--- /srv/rebuilderd/tmp/rebuilderdLqYWgZ/inputs/qemu-system-arm_10.1.2+ds-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdLqYWgZ/out/qemu-system-arm_10.1.2+ds-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-11-13 08:38:07.000000 debian-binary │ -rw-r--r-- 0 0 0 1428 2025-11-13 08:38:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4112064 2025-11-13 08:38:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4113540 2025-11-13 08:38:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x292635 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xa88e68 0x00a88e68 0x00a88e68 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xa88dc0 0x00a88dc0 0x00a88dc0 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xa88e94 0xa88e94 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xa88dec 0xa88dec R E 0x10000 │ │ │ │ LOAD 0xa8cd70 0x00a9cd70 0x00a9cd70 0x820f4c 0x849bb0 RW 0x10000 │ │ │ │ DYNAMIC 0x11b89c8 0x011c89c8 0x011c89c8 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xa88e74 0x00a88e74 0x00a88e74 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xa88dcc 0x00a88dcc 0x00a88dcc 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xa8cd70 0x00a9cd70 0x00a9cd70 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xa8cd70 0x00a9cd70 0x00a9cd70 0x733290 0x733290 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00099b0c 099b0c 0b8b4b 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00152658 152658 00d0f0 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0015f748 15f748 000410 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0015fb58 15fb58 126b28 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00286680 286680 001f88 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00288608 288608 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00288614 288614 00317c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0028b790 28b790 6189f8 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 008a4188 8a4188 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 008a4190 8a4190 1e4cd8 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00a88e68 a88e68 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00a88e70 a88e70 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00a88e74 a88e74 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0028b790 28b790 61894a 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 008a40dc 8a40dc 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008a40e8 8a40e8 1e4cd8 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00a88dc0 a88dc0 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00a88dc8 a88dc8 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00a88dcc a88dcc 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00a9cd70 a8cd70 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00a9cd70 a8cd70 000d08 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00a9da78 a8da78 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00a9da80 a8da80 72af48 00 WA 0 0 64 │ │ │ │ [22] .dynamic DYNAMIC 011c89c8 11b89c8 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 011c8ba8 11b8ba8 007424 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 011d0000 11c0000 0edcbc 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1065,141 +1065,141 @@ │ │ │ │ 1061: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1062: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1063: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1064: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1065: 012e52fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1066: 00546f19 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1067: 012af5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1068: 00783021 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1068: 00782f69 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1069: 011da728 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1070: 007653b1 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1070: 007652f9 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1071: 012e57fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1072: 012b8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1073: 012bdda8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1074: 012b3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1075: 011e1c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1076: 012e3de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1077: 0080bd5d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1078: 0075eedd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1079: 0085b909 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1077: 0080bca5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1078: 0075ee25 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1079: 0085b851 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1080: 012e4ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1081: 012e5d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1082: 012e48ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1083: 012ad034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1084: 0117ad74 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1085: 012e51a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1086: 0080e369 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1086: 0080e2b1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1087: 002b6911 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1088: 012e5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1089: 012e4d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1090: 012b8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1091: 0084adf9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1092: 008269ad 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1091: 0084ad41 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1092: 008268f5 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1093: 012e5518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1094: 012a9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1095: 00844ad9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1095: 00844a21 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1096: 005fafe1 30 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1097: 012e4698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1098: 0043f6a5 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1099: 00814999 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1099: 008148e1 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1100: 002c6b9d 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1101: 012afb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1102: 00879ea5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1102: 00879ded 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1103: 012e4596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1104: 012e5b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1105: 012b9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1106: 012e3f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1107: 0086657d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1107: 008664c5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1108: 012b5cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1109: 01216c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1110: 012bc88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1111: 008081e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1111: 00808129 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1112: 01177fb0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1113: 012bb384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1114: 012e4adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1115: 012e50ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1116: 012a8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1117: 0047aff1 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1118: 012e40de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1119: 00789739 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1120: 007085e9 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1119: 00789681 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1120: 00708531 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1121: 012e545c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1122: 012b33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1123: 012e4cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1124: 011fef94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1125: 012a9a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1126: 012e454a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1127: 012b4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1128: 011f1a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1129: 00512611 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1130: 012af650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1131: 012e529e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1132: 007fe105 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1132: 007fe04d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1133: 011fef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1134: 00842d4d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1134: 00842c95 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1135: 012e5732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1136: 005529b9 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1137: 012e45be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1138: 012aa4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1139: 011f1998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1140: 012af870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1141: 00517151 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1142: 0080abe5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1142: 0080ab2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1143: 012e42f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1144: 012e5d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1145: 002fc78d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1146: 008554e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1146: 00855431 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1147: 012e5d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1148: 012e4c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1149: 012a8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1150: 005d64a9 644 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ 1151: 005b7fb1 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1152: 00446ba5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1153: 005b6b35 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1154: 0083001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1155: 0070fc45 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1154: 0082ff65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1155: 0070fb8d 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1156: 005897c9 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1157: 007f1471 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1157: 007f13b9 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1158: 012b0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1159: 0079b1a1 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1159: 0079b0e9 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1160: 012aadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1161: 005fecb9 36 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ 1162: 00597729 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1163: 002ca6d5 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1164: 012e5a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1165: 012c28b0 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1166: 00523f85 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1167: 0084ece1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1167: 0084ec29 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1168: 012a518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1169: 012e490a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1170: 00847b51 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1170: 00847a99 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1171: 012b3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1172: 005ca25d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1173: 012e568e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1174: 012e62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1175: 012e5cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1176: 008282dd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1177: 0085631d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1176: 00828225 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1177: 00856265 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1178: 012e4ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1179: 007f019d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1179: 007f00e5 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1180: 012e5be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1181: 0055c8d5 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1182: 003b7ad9 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1183: 012e3f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1184: 012ba314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1185: 012e41c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1186: 00516f29 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1187: 003ec5f1 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1188: 012abff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1189: 012a9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1190: 0089c6b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1190: 0089c601 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1191: 0032d1b5 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1192: 00785059 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1192: 00784fa1 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1193: 00554bb9 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1194: 00877d45 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1194: 00877c8d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1195: 012a7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1196: 012e5082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1197: 012e574c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1198: 012b64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1199: 0052a5f1 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1200: 012e47ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1201: 00aa78b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1207,439 +1207,439 @@ │ │ │ │ 1203: 002e3d0d 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1204: 012e61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1205: 011f1e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1206: 012ad9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1207: 012b8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1208: 00293e71 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1209: 012e41b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1210: 0083e4e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1211: 006b32e1 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1210: 0083e431 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1211: 006b3229 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1212: 012e5146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1213: 012ab734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1214: 012afd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1215: 011f1db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1216: 012e5102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1217: 012e59d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1218: 012bc4f8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1219: 012e5436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1220: 011e3914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1221: 012e46be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1222: 00503e85 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1223: 012e3ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1224: 00841f95 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1224: 00841edd 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1225: 012ab104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1226: 006cde59 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1226: 006cdda1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1227: 00588d31 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1228: 0086ae49 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1228: 0086ad91 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ 1229: 012043a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1b │ │ │ │ - 1230: 00835555 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1230: 0083549d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1231: 012a9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1232: 003af349 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1233: 0086f68d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1234: 00a5d4f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1233: 0086f5d5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1234: 00a5d450 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1235: 012e4c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1236: 0120431c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1h │ │ │ │ 1237: 012e573a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1238: 0076b87d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1238: 0076b7c5 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1239: 012164e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1240: 012e5c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1241: 012bcc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1242: 0080988d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1242: 008097d5 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1243: 00328b55 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1244: 006ce051 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1245: 008437ad 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1246: 00801c31 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1244: 006cdf99 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1245: 008436f5 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1246: 00801b79 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1247: 012b6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1248: 012bb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1249: 0052c1cd 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1250: 012e43b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1251: 012e5dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1252: 005b2abd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1253: 005fc36d 348 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1254: 012e3c5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1255: 01204298 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1s │ │ │ │ - 1256: 0084cd31 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1256: 0084cc79 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1257: 005892a5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1258: 005031c5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1259: 002ba69d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1260: 002b9999 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1261: 003ad33d 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1262: 011f66f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ 1263: 005c70cd 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1264: 012e41aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ 1265: 005fb471 50 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1266: 00834dcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1266: 00834d15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1267: 011e0710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1268: 011f666c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ 1269: 01204214 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2b │ │ │ │ - 1270: 00745fe5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1270: 00745f2d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1271: 012e3ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1272: 007ba949 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1272: 007ba891 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1273: 012e5cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1274: 0032666d 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1275: 004ba6bd 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1276: 012e4a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1277: 012ba374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1278: 003694f1 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1279: 01204190 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2h │ │ │ │ 1280: 012aa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1281: 012ab874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1282: 005cd061 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1283: 012e3d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1284: 007fb519 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1285: 0072955d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1286: 008516a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1284: 007fb461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1285: 007294a5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1286: 008515ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1287: 003357b9 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1288: 007f9f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1288: 007f9e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1289: 011f65e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1290: 005824ad 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1291: 0120410c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2s │ │ │ │ 1292: 012af540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1293: 012bd608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1294: 00741f99 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1294: 00741ee1 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1295: 005ff0a9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1296: 0053822d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1297: 012e429e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1298: 00886d6d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1298: 00886cb5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1299: 012e5e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1300: 012ad3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1301: 0043a709 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1302: 008625cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1302: 00862515 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1303: 012b6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1304: 005a23e9 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1305: 005ff07d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ - 1306: 0082ef41 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1306: 0082ee89 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1307: 012a5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1308: 00834bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1308: 00834b45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1309: 012b8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1310: 012e3ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1311: 012b32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1312: 00789b15 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1313: 00706c7d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1312: 00789a5d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1313: 00706bc5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1314: 012af710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1315: 002f5689 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1316: 002c0e81 68 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1317: 012e42c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1318: 012bd1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1319: 007cfcc5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1319: 007cfc0d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1320: 012ab134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1321: 005ff0a5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1322: 012b2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1323: 012e5ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1324: 011e9280 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1325: 00822dc9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1325: 00822d11 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1326: 0043f5fd 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1327: 012a81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1328: 002d35e1 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1329: 012e45e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1330: 012bad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1331: 012e5284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1332: 0076db25 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1332: 0076da6d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1333: 01216568 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1334: 012b90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1335: 012abd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1336: 00837e71 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1336: 00837db9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1337: 012e4638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1338: 004551c1 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1339: 01179e40 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1340: 012e45f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1341: 00846855 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1341: 0084679d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1342: 012a81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1343: 012ab7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1344: 0070eff9 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1344: 0070ef41 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1345: 012e4980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1346: 002c2b9d 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1347: 012a5f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1348: 012e56c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1349: 012ace64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1350: 0117a4c8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1351: 012bd320 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1352: 0032c885 108 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1353: 011de820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1354: 006d07c5 88 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1354: 006d070d 88 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1355: 011e068c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1356: 012c32f0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1357: 012e436c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1358: 012e68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1359: 002c546d 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1360: 012e5230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1361: 01204088 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4b │ │ │ │ 1362: 012e4768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1363: 004df189 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1364: 005cce09 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1365: 003ec5ad 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1366: 004d2bbd 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1367: 00768bbd 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1367: 00768b05 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1368: 002f9e95 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1369: 0089adc1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1370: 007805fd 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1371: 0081d511 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1369: 0089ad09 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1370: 00780545 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1371: 0081d459 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1372: 01204004 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4h │ │ │ │ 1373: 0117a64c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1374: 00665361 80 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1375: 012e3c1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1376: 012e5f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1377: 005b2ea5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1378: 0052e159 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1379: 0085df71 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1379: 0085deb9 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1380: 012e4112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1381: 006e1ea5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1381: 006e1ded 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1382: 012ada04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1383: 005d19a1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ 1384: 01203f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4s │ │ │ │ - 1385: 0087a5c1 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1385: 0087a509 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1386: 011e6140 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1387: 012e5c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1388: 005af255 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1389: 00783309 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1389: 00783251 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1390: 002c29a1 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1391: 012e5b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1392: 00437ded 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1393: 012e6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1394: 008188b9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1394: 00818801 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1395: 012e4220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1396: 006549a1 136 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1397: 00830185 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1397: 008300cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1398: 012e4a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1399: 00702e61 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1400: 0081e785 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1399: 00702da9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1400: 0081e6cd 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1401: 011ee920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1402: 011ee89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1403: 005cdb35 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1404: 00587139 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1405: 008251ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1405: 008250f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1406: 0054d961 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1407: 012b2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1408: 012b58ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1409: 012e5466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1410: 00305501 580 FUNC GLOBAL DEFAULT 12 build_append_pci_bus_devices │ │ │ │ 1411: 0047af9d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1412: 012b7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1413: 012b3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1414: 005fb001 74 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1415: 006d09c5 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1415: 006d090d 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ 1416: 00524869 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1417: 012bbc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1418: 00396ce1 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1419: 012a89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1420: 012bdc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1421: 012e535a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1422: 0054b475 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1423: 00811e01 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1423: 00811d49 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1424: 012ad5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1425: 012bd93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1426: 012a6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1427: 012b62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1428: 012e4c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1429: 012e5708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1430: 00767185 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1431: 00840629 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1430: 007670cd 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1431: 00840571 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1432: 012a9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1433: 012a7b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1434: 005dfb1d 200 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1435: 00a5d558 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1435: 00a5d4b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1436: 012add34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1437: 011de79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1438: 005a2325 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1439: 00561a01 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1440: 012e6544 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1441: 004da24d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1442: 011e9490 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1443: 0084014d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1444: 00739805 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1443: 00840095 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1444: 0073974d 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1445: 012a7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1446: 008932e1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1447: 0088f2f5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1446: 00893229 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1447: 0088f23d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1448: 012e56fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1449: 012b2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1450: 012e565a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1451: 012e6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1452: 00808729 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1452: 00808671 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1453: 002c6855 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1454: 0072d8d9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1454: 0072d821 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1455: 012e46b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1456: 012b7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1457: 00368ba9 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1458: 008599f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1458: 00859941 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1459: 012e6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1460: 012b0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1461: 012e46a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1462: 012e57f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1463: 012e4b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1464: 012e4b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1465: 00846e01 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1465: 00846d49 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1466: 012e5788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1467: 012acf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1468: 012e5e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1469: 0120b618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ 1470: 0059e355 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1471: 008886c1 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1471: 00888609 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1472: 012e61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1473: 006bc3f9 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1474: 00740975 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1475: 0086f819 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1473: 006bc341 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1474: 007408bd 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1475: 0086f761 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1476: 012a50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1477: 011dcc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1478: 0120b720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1479: 012e5c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1480: 0076f0f1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1480: 0076f039 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1481: 012a98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1482: 005d0ca1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1483: 0073c96d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1483: 0073c8b5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1484: 0031a5e5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1485: 003a83f9 212 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1486: 012e5e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1487: 00664e5d 68 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1488: 012e61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1489: 012aa230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1490: 012e4ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1491: 012a7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1492: 011eeb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1493: 0120b69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1494: 011e0608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1495: 011eeaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1496: 012e4b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1497: 00746201 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1497: 00746149 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1498: 012aec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1499: 012e403e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1500: 00784815 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1501: 0089f735 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1502: 0081b8c1 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1500: 0078475d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1501: 0089f67d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1502: 0081b809 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1503: 012b88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1504: 012b3884 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1505: 012e40ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1506: 012e4634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1507: 00891011 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1508: 0086ffa1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1509: 0078964d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1507: 00890f59 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1508: 0086fee9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1509: 00789595 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1510: 00390055 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1511: 011d06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1512: 012b642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1513: 012a7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1514: 0120683c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1515: 006b9c91 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1515: 006b9bd9 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1516: 012066b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1517: 00821fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1517: 00821f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1518: 005c1489 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ - 1519: 006b9ce5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1519: 006b9c2d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1520: 012067b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1521: 012aaef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1522: 00512501 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1523: 00517621 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1524: 012b0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1525: 012e5bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1526: 012aa034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1527: 00304f65 428 FUNC GLOBAL DEFAULT 12 build_append_notification_callback │ │ │ │ 1528: 004acf25 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1529: 008387cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1530: 0084d025 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1529: 00838715 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1530: 0084cf6d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1531: 012b57fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1532: 012a6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1533: 0084b3bd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1533: 0084b305 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1534: 012c21e4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1535: 01206734 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1536: 012e3e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1537: 012e4dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1538: 006b9d4d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1538: 006b9c95 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ 1539: 005ca181 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1540: 005699cd 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1541: 012e5e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1542: 012c1a58 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1543: 00501499 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1544: 012e4cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1545: 004487c1 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1546: 005d0e31 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1547: 007b9031 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1548: 0081b4f1 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1547: 007b8f79 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1548: 0081b439 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1549: 012b14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1550: 005d1265 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1551: 0117a32c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1552: 012e5476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1553: 012b8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1554: 012b633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1555: 012e5b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1556: 012afc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1557: 0083a9b9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1557: 0083a901 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1558: 0120a514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1559: 012bce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1560: 00789215 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1560: 0078915d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1561: 005184e5 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1562: 0120a388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1563: 00872dad 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1563: 00872cf5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1564: 012b526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1565: 007775bd 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1566: 0081280d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1565: 00777505 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1566: 00812755 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1567: 012e62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1568: 005c8e71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1569: 012e5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1570: 0120a490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1571: 012b7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1572: 00519555 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1573: 002b69c1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1574: 00809f25 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1574: 00809e6d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1575: 012a504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1576: 00587c79 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1577: 00843df5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1577: 00843d3d 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1578: 012e527c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1579: 012e57b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1580: 005370b1 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1581: 012e6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1582: 011f31d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1583: 0120a40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1584: 011de718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1585: 003ec56d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1586: 00804079 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1586: 00803fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1587: 0032e581 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1588: 006db0d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1588: 006db019 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1589: 0030dcb9 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1590: 0054a2f5 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1591: 012b1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1592: 012e62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1593: 012e3c48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1594: 006db6d9 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1594: 006db621 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1595: 011f3150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1596: 0080ced9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1597: 00857535 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1596: 0080ce21 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1597: 0085747d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1598: 002c5559 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1599: 012e50e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1600: 012e3fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1601: 006db159 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1601: 006db0a1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1602: 012ad454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1603: 012e60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1604: 0054614d 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1605: 012e6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1606: 012e5d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1607: 007f84fd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1607: 007f8445 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1608: 012e3d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1609: 0054d6d5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1610: 012e4d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1611: 012ab754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1612: 012a6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1613: 012e4416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1614: 0115224c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1615: 0081475d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1616: 006db1e5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1615: 008146a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1616: 006db12d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1617: 011f30cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1618: 012ad2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1619: 005b4581 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1620: 00831329 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1620: 00831271 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1621: 012e5ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1622: 004d27b9 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1623: 0075e83d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1623: 0075e785 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1624: 011c86d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1625: 007e0d5d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1625: 007e0ca5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1626: 00380c0d 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1627: 00387931 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1628: 005a1ccd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1629: 00865181 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1629: 008650c9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1630: 012b2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1631: 012ab764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1632: 00855d65 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1632: 00855cad 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1633: 012e5222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1634: 0086b041 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1634: 0086af89 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1635: 012abc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1636: 012a9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1637: 002b6861 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1638: 0043565d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1639: 004d5ae5 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1640: 012a6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1641: 005d15ad 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1657,71 +1657,71 @@ │ │ │ │ 1653: 012e5d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1654: 00446299 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1655: 0033e801 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1656: 00328435 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1657: 002bb059 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1658: 012e58c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1659: 01212914 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1660: 006e121d 492 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1661: 0086bff5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1660: 006e1165 492 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1661: 0086bf3d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1662: 004328d9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1663: 006c02a5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1663: 006c01ed 116 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1664: 012e56f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1665: 012e6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1666: 012a99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1667: 003eba15 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1668: 012b5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1669: 0038409d 124 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ 1670: 005f4cc9 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1671: 012afe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1672: 012ab9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1673: 005fbf25 42 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1674: 005ba709 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1675: 012e49dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1676: 012e5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1677: 006c0319 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1678: 0072530d 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1677: 006c0261 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1678: 00725255 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1679: 00517d51 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1680: 006c2bc5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1680: 006c2b0d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1681: 012e4d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1682: 012e47f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1683: 0089de01 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1683: 0089dd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1684: 012bb654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1685: 012e4ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1686: 0073496d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1686: 007348b5 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ 1687: 005f4f29 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1688: 012e4146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1689: 008220cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1689: 00822015 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1690: 011f3048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1691: 012bc2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1692: 005bafa5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1693: 008640d1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1693: 00864019 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1694: 011ea0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1695: 00897d55 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1695: 00897c9d 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1696: 012b8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1697: 006c03b9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1697: 006c0301 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1698: 011f2fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1699: 012b13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1700: 0084de15 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1700: 0084dd5d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1701: 003edb55 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1702: 01207f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1703: 012ab744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1704: 0081820d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1704: 00818155 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1705: 005f4e55 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1706: 012e5f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1707: 01207de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1708: 003caaa1 92 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1709: 012e58d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1710: 012e4fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1711: 0078a209 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1711: 0078a151 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1712: 01207eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1713: 012b2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1714: 008476e9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1715: 00742981 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1716: 00879b2d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1714: 00847631 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1715: 007428c9 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1716: 00879a75 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1717: 012e4a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1718: 005183dd 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1719: 012e576c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1720: 012e51cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1721: 012120d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1722: 012e60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1723: 012b4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ @@ -1735,312 +1735,312 @@ │ │ │ │ 1731: 005e8a7d 4 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1732: 002b4d8d 192 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1733: 011ec16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1734: 012a95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1735: 0052dba5 524 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1736: 011f4254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1737: 012aee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1738: 006c95d5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1738: 006c951d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1739: 011f41d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1740: 012e5602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1741: 012b67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1742: 012b2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1743: 012e5d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1744: 012aa004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1745: 012e4d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1746: 012156f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1747: 011ec064 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1748: 0084db99 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1748: 0084dae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1749: 012e5a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1750: 011dcfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1751: 012b9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1752: 006c9649 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1752: 006c9591 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1753: 012b52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1754: 00730a11 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1754: 00730959 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1755: 012b8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1756: 005ff6e1 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1757: 012e47b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1758: 0050d305 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1759: 0084c231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1759: 0084c179 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1760: 012e42d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1761: 006cb155 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1761: 006cb09d 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1762: 004d5749 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1763: 012e4078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1764: 012e4438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1765: 0083ef45 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1765: 0083ee8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1766: 012b4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1767: 008926d1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1767: 00892619 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1768: 005ff635 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1769: 002b79f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1770: 012a9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1771: 012e5500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1772: 011d78e0 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1773: 00293e31 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1774: 0085d91d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1774: 0085d865 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1775: 012e4f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1776: 0114de10 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1777: 007836d9 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1777: 00783621 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1778: 012e46fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1779: 012a58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1780: 00823d1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1781: 006cb2bd 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1780: 00823c65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1781: 006cb205 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1782: 012e4632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1783: 012e46f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1784: 006c96bd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1784: 006c9605 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1785: 012a79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1786: 005ff681 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1787: 012bcca4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1788: 005f4f71 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ 1789: 004f023d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1790: 012e4ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1791: 007e7af9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1791: 007e7a41 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1792: 0059a5e9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1793: 012e5122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1794: 006c2cf9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1794: 006c2c41 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1795: 012e4664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1796: 007f9719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1796: 007f9661 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1797: 012e3fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1798: 012e45aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1799: 00834475 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1799: 008343bd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1800: 006653b1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ 1801: 005f51cd 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1802: 0067e745 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1802: 0067e68d 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1803: 00536149 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1804: 012ac074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1805: 012e3f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1806: 008389d9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1806: 00838921 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1807: 012e5784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1808: 012bbcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1809: 012ad834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1810: 0032a211 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1811: 008801b9 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1812: 0084cc59 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1811: 00880101 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1812: 0084cba1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1813: 012e4914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1814: 00874281 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1814: 008741c9 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1815: 00665085 82 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ 1816: 005f50fd 206 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1817: 008057b9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1818: 008317c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1819: 00764a89 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1817: 00805701 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1818: 0083170d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1819: 007649d1 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1820: 004d6321 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1821: 012e456c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1822: 012ba114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1823: 0032d2e9 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1824: 012e43ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1825: 012e43ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1826: 012b6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1827: 0043e0fd 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1828: 002ba0ed 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1829: 003ed965 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1830: 01212050 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1831: 011fa6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1832: 01209938 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1833: 003269e1 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1834: 00739285 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1834: 007391cd 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1835: 012e494e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1836: 012afcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1837: 012e5e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1838: 011fa65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1839: 002b4e4d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1840: 0083e70d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1841: 00838c49 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1840: 0083e655 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1841: 00838b91 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1842: 012a73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1843: 002f6cb1 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1844: 012a4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1845: 012ac754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1846: 012155f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1847: 007f96dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1848: 00740e3d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1849: 006e086d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1847: 007f9625 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1848: 00740d85 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1849: 006e07b5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1850: 012e5d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1851: 0089989d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1851: 008997e5 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1852: 004aa7ad 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1853: 012e45b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1854: 011f8454 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1855: 006e09b9 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1855: 006e0901 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1856: 01209a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1857: 012e48a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1858: 012b21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1859: 007d2839 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1860: 006e08e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1859: 007d2781 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1860: 006e0829 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1861: 002ca389 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1862: 011fa5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1863: 00aa7868 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1864: 012e5b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1865: 012e4804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1866: 012bcef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1867: 011ee1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1868: 012aad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1869: 00890df5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1870: 007aa345 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1869: 00890d3d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1870: 007aa28d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1871: 012b3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1872: 0084a111 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1872: 0084a059 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1873: 00505a59 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1874: 012e5e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1875: 012e591c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1876: 01177af4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1877: 0077a6b1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1877: 0077a5f9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1878: 0058549d 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1879: 00731405 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1880: 0085aee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1881: 0081e171 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1879: 0073134d 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1880: 0085ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1881: 0081e0b9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1882: 011f83d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1883: 012bc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1884: 012acf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1885: 012aff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1886: 012b8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1887: 008a3299 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1888: 006c3fa1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1889: 006e0951 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1887: 008a31e1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1888: 006c3ee9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1889: 006e0899 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ 1890: 005253cd 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1891: 012a7b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1892: 012aa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1893: 0089132d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1894: 007fb591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1893: 00891275 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1894: 007fb4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1895: 00293ea1 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1896: 012b3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1897: 012e58fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1898: 006c4059 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1898: 006c3fa1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1899: 00501539 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1900: 00825ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1900: 00825c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1901: 002b29c5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1902: 012e42e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1903: 00814889 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1904: 0076e231 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1903: 008147d1 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1904: 0076e179 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1905: 0041b845 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1906: 005cd7b5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1907: 005dc65d 288 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1908: 012e6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1909: 012ad4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1910: 00842345 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1910: 0084228d 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1911: 005bdb5d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1912: 012b9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1913: 005b015d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1914: 012a8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1915: 012e4fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1916: 0057371d 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1917: 00333331 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1918: 012b671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1919: 002fce89 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1920: 012af830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1921: 00828b91 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1921: 00828ad9 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1922: 012bf3e4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1923: 006c4121 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1923: 006c4069 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1924: 004ace61 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1925: 00455639 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1926: 012e3d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1927: 012e631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1928: 002c573d 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1929: 012bcfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1930: 004d5af9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1931: 012b1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1932: 012e580c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1933: 012b55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1934: 002fd1e9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1935: 0080db11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1935: 0080da59 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1936: 012ad464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1937: 012b4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1938: 012e52d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1939: 011853e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1940: 00448f45 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1941: 002b24c1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1942: 012e5256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1943: 012a4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1944: 0085bfdd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1944: 0085bf25 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1945: 012b7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1946: 012aaa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1947: 00380709 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1948: 0081951d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1949: 0072c9fd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1948: 00819465 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1949: 0072c945 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1950: 00573db5 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1951: 012a5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1952: 005c4bfd 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1953: 012a8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1954: 004aa30d 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1955: 0078a559 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1955: 0078a4a1 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1956: 012a5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1957: 011f9978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1958: 012e5d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1959: 005d0e39 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1960: 012b3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1961: 00848c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1962: 00844991 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1963: 0076e8d5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1964: 0076aedd 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1961: 00848b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1962: 008448d9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1963: 0076e81d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1964: 0076ae25 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1965: 012e5dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1966: 002d0479 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1967: 011ea408 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1968: 012b728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1969: 011e00e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1970: 012ac744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1971: 011f98f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1972: 0089f8d5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1972: 0089f81d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1973: 012e4a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1974: 00293eb1 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1975: 012e5d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1976: 007eef3d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1976: 007eee85 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1977: 012e61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1978: 00535559 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1979: 012af4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1980: 012e5f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1981: 012b065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1982: 00a5d480 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1983: 006c3d69 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1984: 00783725 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1982: 00a5d3d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1983: 006c3cb1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1984: 0078366d 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1985: 012abd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1986: 012e61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1987: 006d5965 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1987: 006d58ad 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1988: 012bb004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1989: 0086b145 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1989: 0086b08d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1990: 012b30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1991: 006c3e15 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1991: 006c3d5d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1992: 011f9870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1993: 012e4344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1994: 012bb424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1995: 002c00b5 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1996: 005aa6cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1997: 00724ca5 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1997: 00724bed 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1998: 012e5c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1999: 012e4cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 2000: 005bdbd9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 2001: 002b4f05 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 2002: 005dfa29 242 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 2003: 012e4018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 2004: 012e4ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 2005: 00838925 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 2006: 00879ea1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 2005: 0083886d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 2006: 00879de9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 2007: 012e4860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 2008: 012154e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 2009: 012bc348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 2010: 00803fb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 2010: 00803f01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 2011: 012a68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 2012: 011ee26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 2013: 0076179d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 2014: 006c3ed9 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 2013: 007616e5 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 2014: 006c3e21 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 2015: 012e57a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 2016: 012e52b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 2017: 007faac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 2018: 0080b299 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 2017: 007faa11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 2018: 0080b1e1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 2019: 012aad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 2020: 0059d9e1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 2021: 008306b5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 2021: 008305fd 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 2022: 012e5f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 2023: 012b3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 2024: 012e4b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 2025: 007fe8cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 2025: 007fe815 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 2026: 012b4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 2027: 008a24b5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 2027: 008a23fd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 2028: 012e4168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 2029: 012b1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 2030: 012e3c6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 2031: 012e5a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 2032: 012e5c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2033: 0117b0dc 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2034: 012abce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2035: 00890be1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2035: 00890b29 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2036: 012e53e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2037: 00589639 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2038: 012e5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2039: 0057a94d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2040: 00555c35 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2041: 012aaa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2042: 012e5374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2055,287 +2055,287 @@ │ │ │ │ 2051: 011eea28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2052: 012e5d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 2053: 002c0e45 30 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2054: 012e4984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2055: 011eec38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2056: 012b6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 2057: 005b1075 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2058: 007f7ce5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2058: 007f7c2d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2059: 00665481 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2060: 012ac3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2061: 011e005c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2062: 012bd46c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 2063: 005cc061 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2064: 012b8524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2065: 012e46e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2066: 012e5e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2067: 007295a1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2067: 007294e9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2068: 012e415c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2069: 007644a5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2069: 007643ed 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2070: 012e3c43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2071: 011ea48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2072: 012e3cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2073: 012e430c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2074: 012b0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2075: 012e5464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2076: 0072eb6d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2076: 0072eab5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 2077: 005b1369 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2078: 012e3cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2079: 012b2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 2080: 005c93f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2081: 00464df9 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2082: 00732d21 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2083: 0080c23d 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2082: 00732c69 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2083: 0080c185 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2084: 012bc358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2085: 012e46ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2086: 008a14a5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2086: 008a13ed 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2087: 012e5038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2088: 012a6e38 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2089: 0083d425 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2090: 00859ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2089: 0083d36d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2090: 00859a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2091: 012b6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2092: 004fdfbd 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2093: 012e554a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2094: 003b0389 108 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2095: 002b25b1 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2096: 012e5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2097: 007b92a9 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2098: 006c9979 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2097: 007b91f1 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2098: 006c98c1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ 2099: 005b18f1 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2100: 012b662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2101: 012e3c53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2102: 012ad0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2103: 0082f17d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2103: 0082f0c5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2104: 012e595c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2105: 01212ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2106: 012bda8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2107: 0078937d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2107: 007892c5 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 2108: 005fd0cd 116 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2109: 0088ade1 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2109: 0088ad29 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2110: 012b3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2111: 012e567e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2112: 012bc188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2113: 0117b1b0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2114: 012b5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2115: 004de9fd 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2116: 012b505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2117: 007b17cd 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2118: 007be3d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2117: 007b1715 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2118: 007be319 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2119: 012e55ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2120: 005c02a9 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2121: 005d0cad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2122: 0080400d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2123: 007813d1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2122: 00803f55 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2123: 00781319 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2124: 00584861 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2125: 0088488d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2126: 007fc675 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2125: 008847d5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2126: 007fc5bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2127: 00380e19 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2128: 005d6819 114 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2129: 0088477d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2129: 008846c5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2130: 012ac434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2131: 012e5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2132: 00396e55 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2133: 007804d5 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2133: 0078041d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2134: 012e61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2135: 012e4648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2136: 012e4760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2137: 005bdc59 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2138: 005cbee1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2139: 005234cd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2140: 011ee9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2141: 0055c66d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2142: 00733839 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2142: 00733781 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2143: 011eebb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2144: 012e5586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2145: 005b1e81 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2146: 002fd481 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2147: 012e4d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2148: 012a5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2149: 00447175 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2150: 012b9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2151: 012ab834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 2152: 012a5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2153: 012e5074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2154: 006b72cd 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2154: 006b7215 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2155: 00639fe9 192 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2156: 002c5a09 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2157: 003eb19d 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2158: 012af290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2159: 012e61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2160: 012b6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2161: 012aa310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2162: 0052de29 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2163: 00391635 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2164: 00732909 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2164: 00732851 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2165: 012baff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2166: 012e59e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2167: 012e59ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2168: 012aae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2169: 002c682d 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2170: 005a0d0d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2171: 008556a5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2172: 00782995 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2171: 008555ed 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2172: 007828dd 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2173: 003015d9 324 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2174: 00894ff5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2175: 0078204d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2174: 00894f3d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2175: 00781f95 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2176: 005e4c01 36 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2177: 012b643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2178: 008542b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2179: 0087a149 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2178: 008541f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2179: 0087a091 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2180: 012b9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2181: 012e5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2182: 00832f8d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2182: 00832ed5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2183: 012a8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2184: 00446451 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2185: 0088924d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2186: 0078dc05 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2185: 00889195 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2186: 0078db4d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2187: 012e5ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2188: 008517d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2188: 00851719 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2189: 002c5111 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2190: 01216358 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2191: 012e60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2192: 012b9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2193: 007406dd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2193: 00740625 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2194: 002d7281 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2195: 012be20c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2196: 012a78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2197: 012a91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2198: 012e5036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2199: 012e4608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2200: 012e4a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2201: 0078bb49 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2201: 0078ba91 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2202: 012af980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2203: 012e68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2204: 01212d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2205: 012e4552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2206: 0088c13d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2206: 0088c085 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2207: 0121d56c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2208: 012ac384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2209: 012b1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2210: 011dffd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2211: 006afca9 7364 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2211: 006afbf9 7360 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2212: 002c55e5 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2213: 00824f3d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2214: 0088d7d1 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2213: 00824e85 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2214: 0088d719 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2215: 012e4556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ 2216: 00597acd 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2217: 0076db65 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2217: 0076daad 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2218: 005b9799 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2219: 005cc70d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2220: 012e6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2221: 01185488 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2222: 012e4e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2223: 012b4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2224: 00336399 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2225: 012e563a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2226: 005fd1c9 348 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2227: 012b3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2228: 011f4b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2229: 012e3c4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2230: 0044313d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2231: 002f99b5 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2232: 0082177d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2233: 00806fed 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2232: 008216c5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2233: 00806f35 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2234: 012e5a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2235: 012af9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2236: 011f4a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2237: 0081988d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2237: 008197d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2238: 002f3d61 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2239: 012b3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2240: 012e45dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2241: 012e4dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2242: 012bcc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2243: 0054663d 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2244: 002f831d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2245: 012e43ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2246: 0054dc3d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2247: 0117a9f4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2248: 012e41d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2249: 012e39b1 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2250: 00831589 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2250: 008314d1 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2251: 012b574c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2252: 012c31bc 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2253: 002f41c5 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2254: 012e4526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2255: 012e3ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2256: 0032cfad 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2257: 011fc96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2258: 012a61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2259: 012e6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2260: 012e603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2261: 00804271 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2261: 008041b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2262: 012e4c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2263: 011f4a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2264: 0117a2f4 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2265: 012e68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2266: 00730079 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2266: 0072ffc1 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2267: 012e3d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2268: 012e62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2269: 007faa8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2269: 007fa9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2270: 012e4b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2271: 00877691 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2272: 009d251c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2271: 008775d9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2272: 009d2474 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2273: 012e68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2274: 00380bc5 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2275: 012e54b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2276: 012e45ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2277: 012bb364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2278: 007f6371 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2279: 0085f009 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2280: 0087355d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2281: 00898ca1 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2278: 007f62b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2279: 0085ef51 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2280: 008734a5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2281: 00898be9 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2282: 011fc864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2283: 012afb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2284: 007644b5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2285: 0089066d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2284: 007643fd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2285: 008905b5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2286: 002bb631 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2287: 012b93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2288: 012ab034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2289: 00556639 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2290: 011e0794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2291: 012b5c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2292: 00858b79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2292: 00858ac1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2293: 011ebf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2294: 012b754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2295: 012e3f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2296: 0087a385 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2296: 0087a2cd 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2297: 012e4d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2298: 011ebfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2299: 012ac474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2300: 012b071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2301: 012e5aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2302: 005d0ba5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2303: 0082b129 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2304: 00782269 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2303: 0082b071 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2304: 007821b1 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2305: 005f91fd 244 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2306: 012ae600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2307: 002ab41d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2308: 012e4bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2309: 012e4b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2310: 012a8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2311: 012b9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2312: 011ebed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ 2313: 005f9821 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2314: 00867d7d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2314: 00867cc5 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2315: 012b1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2316: 01213ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2317: 00789971 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2317: 007898b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2318: 012e5646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2319: 0033ea71 992 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2320: 005b9819 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2321: 002fd425 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2322: 0075cbf9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2322: 0075cb41 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2323: 005f9451 240 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2324: 002f6249 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2325: 005e9dfd 208 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2326: 007833c5 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2326: 0078330d 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2327: 00544705 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2328: 012b8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2329: 012e61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2330: 0087b955 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2330: 0087b89d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2331: 005355c5 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2332: 0033db25 48 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2333: 002e9bcd 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2334: 012ad0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2335: 002f8941 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2336: 012ba6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2337: 012e41ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ @@ -2343,77 +2343,77 @@ │ │ │ │ 2339: 011f498c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ 2340: 005f95f5 244 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2341: 0056ce09 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2342: 005caa89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2343: 005f77f9 230 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2344: 012b72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2345: 012b2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2346: 008a24b9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2346: 008a2401 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2347: 003a1235 138 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ 2348: 005ca805 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2349: 011f4908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2350: 012bd254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2351: 002b6e89 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2352: 0083afe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2352: 0083af2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2353: 005d2c65 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2354: 012e50b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2355: 012e3ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2356: 0085f4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2356: 0085f3ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2357: 012e5b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2358: 012b527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2359: 0087cc19 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2360: 00833409 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2361: 00829af5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2359: 0087cb61 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2360: 00833351 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2361: 00829a3d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2362: 012b0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2363: 012e3e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2364: 012e4092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2365: 012b90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2366: 0086b1e1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2366: 0086b129 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2367: 012b2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2368: 00763891 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2369: 00782d35 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2370: 00763201 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2371: 006c91e1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2368: 007637d9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2369: 00782c7d 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2370: 00763149 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2371: 006c9129 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2372: 012e4aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2373: 00838225 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2373: 0083816d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2374: 012a8990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2375: 00720399 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2375: 007202e1 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2376: 005fbe19 80 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ - 2377: 006d4d21 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ + 2377: 006d4c69 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ 2378: 011f4884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2379: 012ad644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2380: 012e5e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2381: 006c9251 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2381: 006c9199 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2382: 012ba424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2383: 012e4a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2384: 00587d61 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2385: 012e4b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2386: 00456741 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2387: 012e52e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2388: 00781b8d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2388: 00781ad5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2389: 004c8645 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2390: 0085c1dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2390: 0085c125 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2391: 012e5eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2392: 0081e329 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2392: 0081e271 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2393: 012b3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2394: 00873a49 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2395: 0084abf9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2396: 007fb3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2397: 0089aafd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2394: 00873991 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2395: 0084ab41 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2396: 007fb335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2397: 0089aa45 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2398: 0121115c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2399: 012afe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2400: 006c92c1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2401: 0084653d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2400: 006c9209 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2401: 00846485 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2402: 003948e9 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2403: 012e5e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2404: 00332ad5 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2405: 012e4872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2406: 005b3275 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2407: 012e6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2408: 0082a7a5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2408: 0082a6ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2409: 012e39f0 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2410: 012e5f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2411: 005c94c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2412: 012bd538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2413: 004df5e1 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2414: 012ad124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2415: 002b8371 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2422,974 +2422,974 @@ │ │ │ │ 2418: 012add14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2419: 00536b11 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2420: 012e526e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2421: 0059e9f5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2422: 012e48d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2423: 012aeb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2424: 004df6c1 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2425: 00740915 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2425: 0074085d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2426: 012bf4c0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2427: 012abdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2428: 012a90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2429: 011d0fd8 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2430: 012e5168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2431: 00855df5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2431: 00855d3d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2432: 005a97e9 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2433: 0083c475 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2434: 00a77b68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2433: 0083c3bd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2434: 00a77ac0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2435: 00600bb5 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ 2436: 005c85c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2437: 002f9309 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2438: 012bc3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2439: 005d1079 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2440: 012e4ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2441: 00516fb5 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2442: 004d9e41 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2443: 012e5814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2444: 012e53f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2445: 012e4098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2446: 00778321 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2446: 00778269 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2447: 005f7edd 242 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ 2448: 004df651 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2449: 012e403c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2450: 012e51d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2451: 0073433d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2451: 00734285 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2452: 012e4afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2453: 0089110d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2454: 00818b95 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2453: 00891055 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2454: 00818add 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2455: 012b045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2456: 012b8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2457: 0084a05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2457: 00849fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2458: 012af8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2459: 012e5c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2460: 0044659d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2461: 012a9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2462: 0050dfb5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2463: 012a9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2464: 012bb1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2465: 00859369 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2465: 008592b1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2466: 005fbe91 32 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2467: 012e409c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2468: 00745d01 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2468: 00745c49 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2469: 012bcc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2470: 005ffa89 98 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2471: 012e5594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2472: 005b9891 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2473: 012b85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2474: 00600229 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2475: 007909b1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2476: 008798ed 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2475: 007908f9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2476: 00879835 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2477: 012b4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2478: 012e4882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2479: 006c28dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2479: 006c2825 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2480: 012e57c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2481: 012e50cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2482: 00833419 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2482: 00833361 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2483: 012e4094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2484: 00878d49 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2485: 0082894d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2486: 006c2959 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2487: 00832a35 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2484: 00878c91 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2485: 00828895 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2486: 006c28a1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2487: 0083297d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2488: 012e6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2489: 012b8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2490: 00654a29 76 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2491: 012b8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2492: 012e3f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2493: 012bb8fc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2494: 005ffe6d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2495: 012e4b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2496: 012e4fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2497: 012e5f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2498: 012bcdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2499: 012e4d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2500: 0084c1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2501: 008428ad 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2502: 0080149d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2503: 00871bf9 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2504: 0081d2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2500: 0084c101 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2501: 008427f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2502: 008013e5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2503: 00871b41 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2504: 0081d201 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2505: 012e50fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2506: 00470cd5 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2507: 012e4eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2508: 006c9085 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2508: 006c8fcd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2509: 012e62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2510: 006c29d5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2510: 006c291d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2511: 00664fa9 144 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2512: 002fa959 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2513: 005979c5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2514: 00389389 118 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2515: 004ed791 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2516: 00556739 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2517: 006c90f9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2517: 006c9041 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ 2518: 002e7621 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2519: 0077fda5 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2519: 0077fced 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2520: 005ff6a9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2521: 00aa6930 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2522: 012adcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2523: 012ba364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2524: 005ff611 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2525: 00871061 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2525: 00870fa9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2526: 011eda2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2527: 012e684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2528: 004ada89 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2529: 012ab964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2530: 003310b9 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2531: 012e4c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2532: 012e410e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2533: 012e5164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2534: 00778b51 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2534: 00778a99 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2535: 012a9ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2536: 012e61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2537: 012a9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2538: 01213d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2539: 006c916d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2539: 006c90b5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ 2540: 002bfa9d 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2541: 007f68bd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2541: 007f6805 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2542: 005ff65d 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2543: 005bb695 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2544: 00860c25 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2544: 00860b6d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2545: 012a804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2546: 012e68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2547: 012e6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2548: 005195c9 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2549: 012e4500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2550: 0077ad91 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2550: 0077acd9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2551: 0043fec1 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2552: 012e6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2553: 005b0431 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2554: 012b4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2555: 0054d275 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2556: 006cee19 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2556: 006ced61 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2557: 012e637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2558: 012bdb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2559: 012e5460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2560: 012e5cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2561: 012b53ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2562: 005cb3c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2563: 012e5c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2564: 002e6cfd 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2565: 0072aea5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2566: 007808b5 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2565: 0072aded 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2566: 007807fd 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2567: 012e458c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2568: 012bc6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2569: 0055bba9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2570: 00561a61 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2571: 0089a32d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2572: 006cf011 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2571: 0089a275 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2572: 006cef59 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ 2573: 005a2f01 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2574: 00727005 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2574: 00726f4d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2575: 012e5054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2576: 012b04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2577: 012a9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2578: 012e598e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2579: 008282d9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2579: 00828221 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2580: 0051a7a1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2581: 00396099 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2582: 012bc9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2583: 012e55a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2584: 012b3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2585: 00524c95 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2586: 004ecb71 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2587: 0121178c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2588: 012b2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2589: 012b87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2590: 0087d4a1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2590: 0087d3e9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2591: 012adba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2592: 012b098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2593: 012e4f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2594: 012e502e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2595: 012e42c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2596: 007e50c9 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2597: 0081856d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2596: 007e5011 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2597: 008184b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2598: 0121955c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ 2599: 005d1901 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2600: 00748d65 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2600: 00748cad 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2601: 012ab0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2602: 011f00d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ - 2603: 006d515d 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ + 2603: 006d50a5 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ 2604: 003011b5 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2605: 012e4fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2606: 012a5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2607: 012e6840 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2608: 00829b05 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2608: 00829a4d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2609: 011f0054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2610: 012baaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2611: 0082b315 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2612: 006c8c91 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2613: 008372dd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2611: 0082b25d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2612: 006c8bd9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2613: 00837225 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2614: 012e561a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ 2615: 005fbef5 46 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2616: 0075cc95 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2616: 0075cbdd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2617: 0032d2f1 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2618: 012e5efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2619: 012e49a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2620: 00808ea1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2621: 0082add5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2620: 00808de9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2621: 0082ad1d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2622: 005b4ef5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2623: 0046d83d 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2624: 002be78d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2625: 006c8d01 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2625: 006c8c49 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ 2626: 002c0a9d 52 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2627: 005df8f1 312 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2628: 00421019 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2629: 012e3d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2630: 012e3ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2631: 005c4985 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2632: 011d0f28 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2633: 011effd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2634: 00885671 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2634: 008855b9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2635: 012e5d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2636: 011d0f48 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2637: 002e61bd 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2638: 0085d16d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2638: 0085d0b5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2639: 011d0f88 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2640: 00552915 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2641: 012b581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2642: 0088d899 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2642: 0088d7e1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2643: 012b1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2644: 006b9801 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2644: 006b9749 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2645: 00516f45 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2646: 012b049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2647: 008045dd 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2648: 006c8d71 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2647: 00804525 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2648: 006c8cb9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2649: 012b92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2650: 005d2149 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2651: 012bcfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2652: 00896739 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2652: 00896681 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2653: 005cb191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2654: 0053651d 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2655: 012aeeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2656: 0084a2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2656: 0084a1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2657: 012e407c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2658: 012b7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2659: 012e5b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2660: 00396789 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2661: 0076ee59 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2662: 0088da79 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2661: 0076eda1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2662: 0088d9c1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2663: 012af440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2664: 007a8259 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2664: 007a81a1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2665: 003af021 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2666: 0059f14d 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2667: 0052dded 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2668: 00713711 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2669: 008077e9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2668: 00713659 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2669: 00807731 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2670: 0038030d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ 2671: 005ffb89 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2672: 00829bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2672: 00829b19 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2673: 012e3c68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2674: 00a5b988 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2674: 00a5b8e0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2675: 012e407a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2676: 012ae630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2677: 012e5d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2678: 00800265 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2679: 0073261d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2678: 008001ad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2679: 00732565 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2680: 012b53bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2681: 01203950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ 2682: 006002f9 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ 2683: 005c7729 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2684: 012e53aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2685: 006c7be5 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2685: 006c7b2d 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2686: 012e59fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2687: 005219e9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2688: 012e3898 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2689: 012b5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2690: 012038cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2691: 012e47e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2692: 011e0fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2693: 012a791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2694: 012e5eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2695: 012ba7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2696: 0083ff31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2696: 0083fe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2697: 005fff1d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2698: 00534fad 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ - 2699: 006d4a69 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ + 2699: 006d49b1 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ 2700: 012bc9e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2701: 004ad8bd 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2702: 0055bda5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2703: 012e4690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2704: 0085e24d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2705: 00852c45 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2704: 0085e195 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2705: 00852b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2706: 002bf3c5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2707: 00502651 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2708: 0087ad05 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2708: 0087ac4d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2709: 012a7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2710: 012b0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2711: 00853431 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2711: 00853379 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2712: 012b2e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2713: 012e5dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2714: 012b09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2715: 012a8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ - 2716: 006d4e0d 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ + 2716: 006d4d55 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ 2717: 012e4e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2718: 012ba144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2719: 01203848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2720: 012e481a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2721: 012ba434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2722: 005b04b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2723: 012e5396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2724: 012e47a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2725: 00844d19 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2725: 00844c61 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2726: 012e577a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2727: 00516515 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2728: 00857a5d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2729: 008493f5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2728: 008579a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2729: 0084933d 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2730: 011e50cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2731: 012e42de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2732: 006bc3ad 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2732: 006bc2f5 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ 2733: 005fafa9 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2734: 0085dc1d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2734: 0085db65 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2735: 012e4cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2736: 0080b479 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2736: 0080b3c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2737: 011e8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2738: 012e5874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2739: 0077aa51 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2740: 0074f025 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2739: 0077a999 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2740: 0074ef6d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2741: 012e5a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2742: 012e5de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2743: 00778855 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2744: 006c41e5 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2745: 0072b25d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2743: 0077879d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2744: 006c412d 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2745: 0072b1a5 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2746: 0117a2b4 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2747: 002c88d1 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2748: 012e414a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2749: 012bdc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2750: 005a8d81 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2751: 00764c3d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2751: 00764b85 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2752: 002d7699 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2753: 011f9e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2754: 0117ab24 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2755: 00440b09 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2756: 0083f6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2757: 007404d5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2758: 006c4299 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2759: 00a68600 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2756: 0083f645 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2757: 0074041d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2758: 006c41e1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2759: 00a68558 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2760: 012b28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2761: 012ba2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2762: 0078dc19 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2762: 0078db61 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2763: 011f9d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2764: 004471cd 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2765: 012e5f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2766: 01185370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2767: 012b2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2768: 012a91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2769: 00856945 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2770: 0087b25d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2769: 0085688d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2770: 0087b1a5 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2771: 012aac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2772: 011f8664 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2773: 012e482a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2774: 012c1fa0 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2775: 0117aedc 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2776: 00446cb9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2777: 012b636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2778: 011e1cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2779: 012e5c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2780: 012e5ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2781: 0084dc29 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2782: 006c4369 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2783: 007790a1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2781: 0084db71 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2782: 006c42b1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2783: 00778fe9 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2784: 012e4e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2785: 00291ced 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2786: 012e4b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2787: 012ac7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2788: 00833ea5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2788: 00833ded 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2789: 011f9d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2790: 012b9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2791: 011f85e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2792: 012a99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2793: 012e481e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2794: 012e59ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2795: 012af070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2796: 01185550 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2797: 00536509 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2798: 0117b2f8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2799: 01215dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2800: 012a4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2801: 012e62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2802: 007826fd 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2802: 00782645 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2803: 012e5a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2804: 012e5b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2805: 002c4c89 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2806: 002f9f45 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2807: 012e4a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2808: 002b7d71 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2809: 002fa18d 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2810: 003a2c11 220 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2811: 002f8a81 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2812: 012bbc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2813: 012bc178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2814: 012e4ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2815: 002bb699 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2816: 00a5d450 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2816: 00a5d3a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2817: 005ca725 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2818: 012b7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2819: 007070b5 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2820: 0083fbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2819: 00706ffd 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2820: 0083faf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2821: 012e4e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2822: 00665261 48 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ 2823: 005a4361 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2824: 012b2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2825: 012a5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2826: 012e5274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2827: 012e55c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2828: 012e5e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2829: 004ed8c9 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2830: 00665201 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ 2831: 005b2791 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2832: 011ea06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2833: 012ac034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2834: 007baf69 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2834: 007baeb1 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2835: 012aa1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2836: 012bb344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2837: 012e4c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2838: 012190b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2839: 00399125 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2840: 012e59dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2841: 012e5810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2842: 00478209 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2843: 012e4122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2844: 012ae740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2845: 00819cd9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2845: 00819c21 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2846: 003845f9 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2847: 012e3ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2848: 00335631 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2849: 012e5842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2850: 005c9d89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2851: 007b2af5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2852: 00867c9d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2851: 007b2a3d 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2852: 00867be5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2853: 012e62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2854: 005d37e9 14 FUNC GLOBAL DEFAULT 12 arm_cpu_mmu_index │ │ │ │ 2855: 012e5a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2856: 012a8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2857: 0089a395 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2857: 0089a2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2858: 011e4700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2859: 007e2bc9 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2859: 007e2b11 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2860: 012babf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2861: 012e420c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2862: 00720f45 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2862: 00720e8d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2863: 012e4134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2864: 012e525a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2865: 003040b9 276 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2866: 00a77b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2866: 00a77a7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2867: 012e48d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2868: 012a9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2869: 00523ed5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2870: 004de501 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2871: 0082df45 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2871: 0082de8d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2872: 002bb5b1 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2873: 00731741 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2873: 00731689 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2874: 012b8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2875: 012ad2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2876: 00801251 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2876: 00801199 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2877: 012e59ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2878: 00502a2d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2879: 00446529 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2880: 012bdc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2881: 00879fb5 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2882: 0085b2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2881: 00879efd 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2882: 0085b229 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2883: 012a6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2884: 007e1bc1 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2885: 00799f59 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2884: 007e1b09 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2885: 00799ea1 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2886: 004acaad 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2887: 012a68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2888: 012b07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2889: 00816da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2889: 00816ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2890: 0117a30c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2891: 0089c549 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2891: 0089c491 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2892: 012b84f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2893: 00897209 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2893: 00897151 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2894: 01215e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ 2895: 002e4d25 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2896: 005dfdd1 196 FUNC GLOBAL DEFAULT 12 aarch64_set_svcr │ │ │ │ 2897: 012e5c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2898: 012e5c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2899: 01217900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ 2900: 005c742d 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2901: 012b54bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2902: 012af010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2903: 0089bf55 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2903: 0089be9d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2904: 012af190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2905: 0065082d 188 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2906: 006fbde1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2906: 006fbd29 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2907: 0050cd6d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2908: 0052fda9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2909: 0076cf95 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2909: 0076cedd 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2910: 012e4568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2911: 011e257c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2912: 00418c29 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2913: 011e3998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2914: 012005c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2915: 0084b249 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2915: 0084b191 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2916: 0117a6fc 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2917: 005f68d1 86 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2918: 012b0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2919: 012e5a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2920: 0089dfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2921: 007e4385 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2920: 0089deed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2921: 007e42cd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2922: 002e625d 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2923: 012e58ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2924: 0117b13c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2925: 005f9a9d 428 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2926: 012ac104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2927: 0121346c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2928: 012e4282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2929: 012e4414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2930: 005ffbf5 88 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2931: 012b8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2932: 00838e11 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2932: 00838d59 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2933: 012e4dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2934: 012bba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2935: 012e30b0 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2936: 00366b39 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2937: 0060034d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2938: 012b3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2939: 0083c865 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2939: 0083c7ad 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2940: 012ba244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2941: 012e5154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2942: 012e52d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2943: 012b8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2944: 012bcc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ 2945: 01202a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2946: 00860059 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2947: 00842e89 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2946: 0085ffa1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2947: 00842dd1 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2948: 005fff51 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2949: 012e5550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2950: 012b2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2951: 00899ca5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2952: 0081c4e9 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2951: 00899bed 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2952: 0081c431 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2953: 005125b9 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2954: 00789989 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2955: 00789df1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2956: 00851669 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2954: 007898d1 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2955: 00789d39 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2956: 008515b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2957: 012e5bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2958: 004b33c9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2959: 012e5d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2960: 008518c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2960: 00851809 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2961: 004ab4c1 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2962: 004ee7dd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2963: 012a6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2964: 012ac424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2965: 012a9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2966: 006e1f19 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2966: 006e1e61 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2967: 012e4cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2968: 006d0b0d 58 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2968: 006d0a55 58 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2969: 011f5778 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2970: 0087b079 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2970: 0087afc1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2971: 012b7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2972: 008a1641 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2973: 00853ff1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2974: 008925c1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2975: 00720235 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2972: 008a1589 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2973: 00853f39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2974: 00892509 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2975: 0072017d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2976: 012e5738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2977: 012ae950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2978: 012b41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2979: 011f56f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2980: 007f6155 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2980: 007f609d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2981: 005abaa5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2982: 005c7559 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2983: 012e4242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2984: 012a6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2985: 0117a634 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2986: 002ba3fd 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2987: 012a4e2c 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2988: 012e4c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2989: 012b3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2990: 012e537e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2991: 012bdc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2992: 012b1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2993: 008263d5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2993: 0082631d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2994: 005f3711 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2995: 012bcd28 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2996: 00538a71 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2997: 012b40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2998: 008621d9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2998: 00862121 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2999: 0031a635 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 3000: 012e5e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 3001: 00830275 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 3001: 008301bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 3002: 011f5670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 3003: 005351c1 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 3004: 007f1ea9 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 3004: 007f1df1 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 3005: 012b9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 3006: 00330b0d 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 3007: 00389411 16 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 3008: 00789c35 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 3009: 0087f61d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 3008: 00789b7d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 3009: 0087f565 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 3010: 012b8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 3011: 0117b6fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 3012: 00421075 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 3013: 005772c1 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 3014: 012abfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 3015: 00517d7d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 3016: 012ab714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 3017: 006fe971 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 3017: 006fe8b9 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 3018: 012a8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 3019: 012b87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 3020: 005b8941 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 3021: 0121367c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 3022: 0121325c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 3023: 012e4a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 3024: 012029d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 3025: 002f6f35 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 3026: 012a4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 3027: 012a509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 3028: 0086b3f9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 3028: 0086b341 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 3029: 012b3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 3030: 0066c8c1 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 3031: 0072770d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 3030: 0066c88d 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 3031: 00727655 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 3032: 012e5798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 3033: 012bc9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 3034: 012e5330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 3035: 012ab1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 3036: 012af0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 3037: 012e4c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 3038: 012a6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 3039: 007f655d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 3039: 007f64a5 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 3040: 00600299 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 3041: 012e3d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 3042: 012e5932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 3043: 012e5628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 3044: 005174cd 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 3045: 006c9cfd 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 3045: 006c9c45 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 3046: 01202954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 3047: 012bb2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 3048: 012aec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 3049: 0086532d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 3049: 00865275 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 3050: 012b6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 3051: 012a6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 3052: 012b653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 3053: 012e47a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 3054: 00789275 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 3054: 007891bd 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ 3055: 005f5761 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 3056: 007f9c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 3056: 007f9bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 3057: 012e4688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3058: 012e41e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3059: 0055cb35 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3060: 012e50d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3061: 00842621 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3062: 006c9d61 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3063: 00848d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3061: 00842569 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3062: 006c9ca9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3063: 00848c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3064: 012e49ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3065: 012e5446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3066: 002bb789 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 3067: 0078be9d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3068: 006b73c9 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3067: 0078bde5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3068: 006b7311 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3069: 012a7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ 3070: 005f5949 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3071: 012b7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3072: 00823a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3072: 008239cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3073: 0120de50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3074: 012b5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3075: 0086ff69 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3075: 0086feb1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3076: 012ac404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3077: 002c55c1 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3078: 00335de1 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3079: 0120df58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3080: 012b4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3081: 005c7919 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3082: 012a9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3083: 00841ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3083: 00841e19 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3084: 012b8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3085: 007642dd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3085: 00764225 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3086: 012abba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3087: 006c9dd1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3088: 006c23a9 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3087: 006c9d19 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3088: 006c22f1 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3089: 012e4328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3090: 00847561 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3090: 008474a9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ 3091: 005f58a9 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3092: 0088a189 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3092: 0088a0d1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3093: 00589241 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3094: 012e61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3095: 012b586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3096: 006b7459 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3096: 006b73a1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ 3097: 0051fc35 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3098: 012a6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3099: 00a77b7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3099: 00a77ad4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3100: 011e90f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3101: 0120ded4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3102: 011dd614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3103: 012e465e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3104: 011e3b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3105: 007e443d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3105: 007e4385 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3106: 002d3221 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3107: 002f8529 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3108: 0120f26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3109: 006ea0c9 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3109: 006ea011 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3110: 002c9359 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3111: 007803f9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3112: 006c24b5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3111: 00780341 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3112: 006c23fd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ 3113: 005b2301 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3114: 005c8985 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3115: 0056a339 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3116: 00720001 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3117: 006d2d11 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3118: 0076bdd5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3116: 0071ff49 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3117: 006d2c59 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3118: 0076bd1d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3119: 012e5eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3120: 012bab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3121: 006d4305 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3121: 006d424d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3122: 011dcdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3123: 012af350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3124: 005b6321 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3125: 00875449 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3125: 00875391 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3126: 004acfe9 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3127: 012e57de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3128: 00832509 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3129: 006d3505 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3128: 00832451 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3129: 006d344d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3130: 002a5035 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3131: 0082afa5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3131: 0082aeed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3132: 0043f839 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3133: 012e3e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3134: 002b3a01 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3135: 012e4c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3136: 012e5008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3137: 0076157d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3137: 007614c5 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3138: 012ba9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3139: 012e5e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3140: 012e44e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3141: 005e4ce9 162 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3142: 007645c1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3143: 006d3e79 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3142: 00764509 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3143: 006d3dc1 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3144: 012aaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3145: 006d2c79 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3145: 006d2bc1 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3146: 012bc458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3147: 00827601 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3148: 006d40b1 284 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3147: 00827549 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3148: 006d3ff9 284 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3149: 004ab781 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3150: 0041e189 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3151: 00856cc1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3151: 00856c09 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3152: 004887dd 3084 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3153: 012e5188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3154: 012ad064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3155: 006d2e29 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3155: 006d2d71 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3156: 012e62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3157: 012e57a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3158: 012b2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3159: 0087d639 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3159: 0087d581 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3160: 012e6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3161: 012e49ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3162: 012bb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3163: 0057e4b1 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3164: 012e58a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3165: 012e5cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3166: 012ac114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3167: 0077a7c5 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3167: 0077a70d 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3168: 012e438e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3169: 012e581a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3170: 012bbf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3171: 002dc0a5 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3172: 006d3715 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3173: 0084e355 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3172: 006d365d 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3173: 0084e29d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3174: 012e45bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3175: 012b1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3176: 012bdcbc 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3177: 012a7ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3178: 012e556e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3179: 007410a1 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3179: 00740fe9 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3180: 012aea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3181: 01185320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3182: 002ca5ad 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3183: 012e432c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3184: 012e436a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3185: 012b4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3186: 012e497c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3187: 012e4cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3188: 011dabb8 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3189: 011fc8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3190: 012b8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3191: 012e4ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3192: 0087cf61 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3192: 0087cea9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3193: 005a4b75 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3194: 0083437d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3194: 008342c5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3195: 012e5b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3196: 012b5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3197: 0043d68d 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3198: 01210688 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3199: 012a5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3200: 0084ed45 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3200: 0084ec8d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3201: 012a6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3202: 011d06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3203: 012b3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3204: 012e3c84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3205: 012b50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3206: 006e18fd 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3206: 006e1845 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3207: 0121afa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ 3208: 011e1058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3209: 0089d0d9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3210: 00899899 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3209: 0089d021 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3210: 008997e1 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3211: 0121b0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3212: 005dc7e9 194 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3213: 00707951 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3213: 00707899 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3214: 012b6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3215: 012b0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3216: 011fc7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3217: 012adcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3218: 0082db2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3218: 0082da75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3219: 012e5150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3220: 0115b00c 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3221: 012b37f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3222: 0072250d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3222: 00722455 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3223: 012af9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3224: 00859739 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3225: 008006bd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3226: 007e04b1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3224: 00859681 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3225: 00800605 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3226: 007e03f9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3227: 012a6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3228: 0050e611 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ 3229: 005fb8e5 110 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3230: 0121b02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3231: 00857c95 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3232: 006d9619 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3231: 00857bdd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3232: 006d9561 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3233: 0043df0d 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3234: 0085245d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3234: 008523a5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3235: 012b0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3236: 007f7871 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3237: 006d94bd 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3238: 006cd055 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3239: 0072b3ed 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3240: 007f38f1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3236: 007f77b9 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3237: 006d9405 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3238: 006ccf9d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3239: 0072b335 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3240: 007f3839 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3241: 012b050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3242: 012bc970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3243: 0083b869 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3243: 0083b7b1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3244: 005cdf5d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3245: 012a5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3246: 012b28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3247: 012e501e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3248: 012b1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3249: 00816e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3249: 00816d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3250: 012e44ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3251: 012e5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3252: 006cd149 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3252: 006cd091 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3253: 012bc3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3254: 012b563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3255: 006d9569 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3256: 00849c95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3257: 00739445 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3255: 006d94b1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3256: 00849bdd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3257: 0073938d 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3258: 012a67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3259: 0086faa1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3259: 0086f9e9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3260: 01205bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3261: 012b3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3262: 012e4d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3263: 012e58e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3264: 012bd89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3265: 012b6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3266: 0055a18d 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3267: 00872b85 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3268: 00886d2d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3267: 00872acd 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3268: 00886c75 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3269: 012b2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3270: 012a8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3271: 012e3c69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3272: 012a7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3273: 0089b0e9 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3273: 0089b031 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3274: 012e4b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3275: 0053f469 316 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3276: 008519b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3277: 00733e91 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3276: 008518f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3277: 00733dd9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3278: 012e5b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3279: 005f41d1 288 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3280: 012bc4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3281: 00328681 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3282: 012e46f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3283: 005c8a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3284: 0085f271 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3285: 0087b205 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3284: 0085f1b9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3285: 0087b14d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3286: 012e47ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3287: 012b9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3288: 0043e659 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3289: 0076dc05 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3289: 0076db4d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3290: 011e1d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3291: 0070fb69 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3291: 0070fab1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3292: 012aeee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3293: 012e4f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3294: 005f438d 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3295: 012a4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3296: 012b678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3297: 00294d25 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3298: 012e5f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3299: 00800569 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3300: 008741fd 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3299: 008004b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3300: 00874145 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3301: 00665641 88 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3302: 0076b4e9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3302: 0076b431 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3303: 012e47a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3304: 012e4604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3305: 0087c89d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3305: 0087c7e5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3306: 0120539c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ 3307: 005fffa5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ 3308: 005c1189 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3309: 012e5ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3310: 0089bfe5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3310: 0089bf2d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3311: 012b8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3312: 00338231 32 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3313: 012054a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3314: 011ff3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3315: 007f2f45 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3315: 007f2e8d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ 3316: 005f42f1 154 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3317: 00665699 92 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3318: 00748f01 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3318: 00748e49 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3319: 012e68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3320: 012e5280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3321: 007401cd 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3321: 00740115 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3322: 012afae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3323: 008909f9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3323: 00890941 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3324: 011ff330 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3325: 006d7ff1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3325: 006d7f39 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3326: 00588535 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3327: 012e39a0 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3328: 012e459c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ 3329: 005f6001 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3330: 00765365 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3330: 007652ad 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3331: 012e553e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3332: 005bb615 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3333: 012b1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3334: 006d7ee1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3334: 006d7e29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3335: 002e22c1 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3336: 01205420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ 3337: 005a1e45 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3338: 012b9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3339: 002c72ed 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3340: 012e3ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3341: 00840099 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3341: 0083ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3342: 012ac2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3343: 012a7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3344: 012e52aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3345: 005f61e9 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3346: 00863ac1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3347: 00809e61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3346: 00863a09 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3347: 00809da9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3348: 01208180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ 3349: 005a98fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3350: 012afc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3351: 01207ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3352: 006d7f69 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3352: 006d7eb1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3353: 012e410a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3354: 00838bb9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3355: 00782359 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3356: 0085f9c9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3354: 00838b01 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3355: 007822a1 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3356: 0085f911 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3357: 012080fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3358: 01214fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3359: 006d0f15 32 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3360: 00823245 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3359: 006d0e5d 32 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3360: 0082318d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3361: 005f6149 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3362: 002c5331 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3363: 01214e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3364: 0055ff19 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3365: 012b0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3366: 012aa260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3367: 005d28f1 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3368: 012e442c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3369: 00807af1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3370: 008573dd 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3369: 00807a39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3370: 00857325 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3371: 01214f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3372: 008255e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3372: 0082552d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3373: 010b3ed4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3374: 01208078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3375: 012e591a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3376: 00393da5 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3377: 012a8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3378: 007e08e5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3378: 007e082d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3379: 012e4444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3380: 0084f931 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3381: 007fa21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3382: 00734b01 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3380: 0084f879 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3381: 007fa165 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3382: 00734a49 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3383: 012bacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3384: 00783191 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3384: 007830d9 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3385: 01177f38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3386: 012b26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3387: 012e602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3388: 01214eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3389: 00294921 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3390: 0056a085 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3391: 012a9f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3399,132 +3399,132 @@ │ │ │ │ 3395: 002d85a5 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3396: 012aaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3397: 012a9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3398: 012e68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3399: 011e467c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3400: 012e3fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3401: 012e3dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3402: 007f99ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3402: 007f98f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3403: 004f574d 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3404: 011fea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3405: 012b565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3406: 012e5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3407: 005dd525 2 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3408: 0066ce0d 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3408: 0066cdd9 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3409: 012a61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3410: 012e5a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3411: 012a6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3412: 012e60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3413: 00789c89 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3413: 00789bd1 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3414: 0052ae05 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3415: 00801315 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3415: 0080125d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3416: 006656f5 100 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3417: 0079ac79 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3417: 0079abc1 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3418: 012a6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3419: 012e50f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3420: 012aec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3421: 005f92f1 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3422: 012bd32c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3423: 0120f794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_2h │ │ │ │ - 3424: 0084da6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3424: 0084d9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3425: 0053b98d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3426: 012e577e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3427: 012e4ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3428: 012e4dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3429: 012e634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3430: 0121b99c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3431: 00845989 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3431: 008458d1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3432: 012bb034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 3433: 005f5bb1 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3434: 0074046d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3435: 00839565 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3436: 0083b14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3434: 007403b5 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3435: 008394ad 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3436: 0083b095 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3437: 012b7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3438: 012ae750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3439: 00780379 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3439: 007802c1 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3440: 012e416c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3441: 012e5dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3442: 0117a3c8 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3443: 012abb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3444: 012e521e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3445: 002afe39 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3446: 0083b4f9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3446: 0083b441 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3447: 012ab064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3448: 00876fb1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3448: 00876ef9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3449: 002c6135 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3450: 00859a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3450: 0085997d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3451: 011e2600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3452: 006d7e41 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3453: 00851579 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3452: 006d7d89 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3453: 008514c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3454: 011e3a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3455: 00574e41 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3456: 0054e825 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3457: 005f5d99 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3458: 012e5134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3459: 012e5a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3460: 007f7a0d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3461: 00749235 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3460: 007f7955 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3461: 0074917d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3462: 012e5b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3463: 006d7d21 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3463: 006d7c69 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3464: 012bbda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3465: 012e5f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3466: 012b1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3467: 004e32a1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3468: 005dc7d1 22 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3469: 010ac840 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3470: 00879449 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3470: 00879391 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3471: 012e46fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3472: 012af4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3473: 0084ffe1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3473: 0084ff29 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3474: 012c1fb0 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3475: 0054a2e5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3476: 005f5cf9 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3477: 006d20f1 150 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3478: 006d7db1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3477: 006d2039 150 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3478: 006d7cf9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3479: 00440dad 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3480: 012e49d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3481: 007e94c5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3481: 007e940d 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3482: 00556615 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3483: 012aba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3484: 012e48e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3485: 012e60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3486: 00522bf9 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3487: 0114f880 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3488: 00503b4d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3489: 00841041 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3490: 00848c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3489: 00840f89 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3490: 00848bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3491: 002f3c71 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3492: 00880abd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3492: 00880a05 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3493: 0043af2d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3494: 012e62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3495: 005f3e41 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ 3496: 005a1dbd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3497: 012ab164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3498: 00829a19 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3499: 0080015d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3500: 006d7449 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3501: 007e5f81 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3502: 006d730d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3498: 00829961 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3499: 008000a5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3500: 006d7391 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3501: 007e5ec9 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3502: 006d7255 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ 3503: 005cba55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3504: 0052ee51 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3505: 005f3ff5 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ 3506: 0059e45d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3507: 012e469c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3508: 007ee529 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3508: 007ee471 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3509: 005f994d 100 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3510: 0120faac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4b │ │ │ │ 3511: 012bdb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3512: 0080aa1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3513: 00825351 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3514: 00887b85 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3515: 0074196d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3516: 006d73ad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3512: 0080a965 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3513: 00825299 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3514: 00887acd 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3515: 007418b5 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3516: 006d72f5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ 3517: 005a487d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3518: 005860e5 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3519: 0086c501 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3519: 0086c449 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3520: 002b9961 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3521: 0120f9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4h │ │ │ │ 3522: 012b6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3523: 011f95dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ 3524: 005f3f59 154 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3525: 012e68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3526: 012e44ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ @@ -3537,292 +3537,292 @@ │ │ │ │ 3533: 012e3f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3534: 0059cd0d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3535: 012e622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3536: 012e3cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3537: 011f9558 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3538: 012ad294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3539: 012b9aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3540: 0075d60d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3540: 0075d555 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3541: 011d0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3542: 0120bccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_s │ │ │ │ 3543: 0055c31d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3544: 012a7dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3545: 0086fca9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3545: 0086fbf1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3546: 004ad57d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3547: 012002a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3548: 002b42a9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3549: 0088b995 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3549: 0088b8dd 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3550: 012e4412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3551: 0089a181 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3551: 0089a0c9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3552: 012bbeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3553: 012e49f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3554: 01200224 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ 3555: 005ff139 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3556: 002fd595 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3557: 012e5cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3558: 004465f5 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3559: 012e3f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3560: 0078b571 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3560: 0078b4b9 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3561: 012e602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3562: 005d0791 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3563: 012e4d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3564: 011f8d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ 3565: 005ff10d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3566: 011fe85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3567: 012e482e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3568: 012e5092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3569: 012bc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3570: 012a50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3571: 011fe7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3572: 012e52f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3573: 0085c9f9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3574: 007eefbd 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3575: 007adf35 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3573: 0085c941 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3574: 007eef05 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3575: 007ade7d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3576: 004de8ed 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3577: 012001a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3578: 011f8d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3579: 00536c4d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3580: 005ff135 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3581: 012e3c29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3582: 007800b5 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3583: 0083b23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3584: 0087979d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3585: 0083eae1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3582: 0077fffd 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3583: 0083b185 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3584: 008796e5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3585: 0083ea29 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3586: 012e5258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3587: 0083052d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3587: 00830475 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3588: 012a92c4 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3589: 00320169 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3590: 012e3fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3591: 004a1dd5 30 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3592: 008793f9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3592: 00879341 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3593: 011fe754 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3594: 007746a5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3595: 0084dbd5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3594: 007745ed 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3595: 0084db1d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3596: 012e5a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3597: 012b4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3598: 012afbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3599: 0072503d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3599: 00724f85 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3600: 012e501a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3601: 012e60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3602: 0084f6a1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3602: 0084f5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3603: 005c00fd 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3604: 0084c399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3605: 00828c6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3604: 0084c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3605: 00828bb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3606: 00582655 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3607: 012e48f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3608: 012a9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3609: 007f9b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3609: 007f9a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3610: 00333719 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3611: 012ab864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3612: 012a7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3613: 012e5426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3614: 0087a55d 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3614: 0087a4a5 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3615: 012b0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3616: 012e4fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3617: 012e5030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3618: 0087d1d1 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3618: 0087d119 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3619: 0052c485 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3620: 011e3ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3621: 00445645 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3622: 012a8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3623: 006fc5a1 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3623: 006fc4e9 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3624: 012e5282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3625: 012bbf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3626: 0052bb85 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3627: 005c7c39 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3628: 006b6a15 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3628: 006b695d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3629: 012bd7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ 3630: 005fb8b1 34 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3631: 007f2b91 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3631: 007f2ad9 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3632: 012b1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3633: 012e45ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3634: 003b49d5 44 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3635: 0115db38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3636: 012afe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3637: 011d04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3638: 005b5979 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3639: 012e4ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3640: 007ef3e5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3640: 007ef32d 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3641: 004aa3a9 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3642: 011e7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3643: 012a81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3644: 012a8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3645: 012e68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3646: 012e4bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3647: 012e581e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3648: 0086af35 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3648: 0086ae7d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3649: 005280e5 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3650: 012e49ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3651: 012b4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3652: 012e477e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3653: 008225d5 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3653: 0082251d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3654: 005a1d2d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3655: 012baa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3656: 012ba1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3657: 012e50d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3658: 004422b5 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3659: 00573b05 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3660: 0033caa1 186 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ 3661: 005f99b1 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3662: 012e550c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3663: 00739809 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3663: 00739751 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3664: 012e4b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3665: 0075c5b5 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3665: 0075c4fd 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3666: 012e4abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3667: 0038062d 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3668: 0054df69 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3669: 012e3f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3670: 00885cd9 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3670: 00885c21 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3671: 012ae920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3672: 0088a98d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3673: 00851f29 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3672: 0088a8d5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3673: 00851e71 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3674: 012e5670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3675: 00574ec9 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3676: 007f6335 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3676: 007f627d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3677: 012e46de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3678: 007e0bf1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3678: 007e0b39 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3679: 012a8f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3680: 012e5470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3681: 012aed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3682: 012bd318 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3683: 012e5e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3684: 012e47ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3685: 0082901d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3686: 0070ec19 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3685: 00828f65 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3686: 0070eb61 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3687: 00440a5d 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3688: 0085cec5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3688: 0085ce0d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3689: 00295669 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3690: 012b4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3691: 005a0619 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3692: 012a5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3693: 012e40d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3694: 012e690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3695: 012e55d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3696: 00852199 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3696: 008520e1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3697: 012a5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3698: 01212f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3699: 012e45ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3700: 0041bbb5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3701: 012e5414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3702: 012b513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3703: 012e551a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3704: 011eded0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3705: 0083d4e9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3705: 0083d431 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3706: 0029571d 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3707: 00508b95 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3708: 00335bd5 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3709: 012a788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3710: 005d8c35 260 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3711: 00546f09 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3712: 0081aa95 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3713: 006b6bf5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3714: 00741eb9 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3715: 00804a15 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3712: 0081a9dd 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3713: 006b6b3d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3714: 00741e01 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3715: 0080495d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3716: 012e58f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3717: 011df504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3718: 012b2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3719: 012a8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3720: 012e4458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3721: 0117b9b0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3722: 00870ecd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3722: 00870e15 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3723: 0057f745 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3724: 00294031 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3725: 004d0cd9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3726: 008705d5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3727: 0081263d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3726: 0087051d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3727: 00812585 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3728: 011df0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3729: 0043457d 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3730: 005c132d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3731: 007f9629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3731: 007f9571 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3732: 0055a3c9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3733: 012e5cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3734: 0088d7a1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3734: 0088d6e9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3735: 012e5d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3736: 00555bd9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3737: 012b64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ - 3738: 006d8b35 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ + 3738: 006d8a7d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ 3739: 0029481d 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3740: 0074adcd 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3741: 006b6c6d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3740: 0074ad15 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3741: 006b6bb5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3742: 0043fda9 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3743: 007fa439 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3743: 007fa381 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3744: 003a1979 72 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ 3745: 005fb891 30 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3746: 01214570 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3747: 012a6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3748: 012143e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ 3749: 005ca325 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3750: 00707bf1 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3751: 00742841 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3752: 009f4080 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3750: 00707b39 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3751: 00742789 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3752: 009f3fd8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3753: 012e5556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3754: 006d8bbd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ + 3754: 006d8b05 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ 3755: 012144ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3756: 007f819d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3756: 007f80e5 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3757: 012e5b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3758: 012e68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3759: 012e4454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3760: 00733381 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3761: 0072e619 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3760: 007332c9 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3761: 0072e561 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3762: 003a82dd 148 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3763: 009f4078 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3763: 009f3fd0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3764: 012b3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3765: 007067f9 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3765: 00706741 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3766: 012e5b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3767: 0063a2fd 288 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3768: 012b72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3769: 012a90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3770: 00741cc5 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3770: 00741c0d 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3771: 012aec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3772: 002b9831 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3773: 0082c6ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3773: 0082c5f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3774: 00535885 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3775: 005bcc91 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3776: 006c1e6d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3776: 006c1db5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3777: 01214468 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3778: 004d6885 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3779: 012b25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3780: 012e48d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3781: 0086d499 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3781: 0086d3e1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3782: 004ee81d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3783: 002ecb59 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3784: 006c1f01 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3784: 006c1e49 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3785: 012e5bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3786: 012b9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3787: 00805be5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3787: 00805b2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3788: 004a9dc1 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3789: 0053947d 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3790: 0084255d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3790: 008424a5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3791: 00557181 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3792: 007329f5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3792: 0073293d 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3793: 0031a515 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3794: 012e3cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3795: 012d3cec 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3796: 012e4430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3797: 00856879 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3798: 0075579d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3797: 008567c1 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3798: 007556e5 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3799: 012b2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3800: 01212db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3801: 00326d81 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 3802: 005c7639 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3803: 00849f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3804: 006c1fe9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3803: 00849e85 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3804: 006c1f31 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3805: 01222a74 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3806: 008805dd 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3806: 00880525 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3807: 012e3f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3808: 012e57a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3809: 0087ac2d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3809: 0087ab75 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3810: 012a7d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3811: 011e9ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3812: 012e5e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3813: 012ba0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3814: 002fa699 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3815: 012e5084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3816: 002bfa39 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3817: 00881795 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3817: 008816dd 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3818: 012e4840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3819: 012a86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3820: 012e3da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3821: 012e524c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3822: 00594fb5 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3823: 012e55a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3824: 012e5be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3830,227 +3830,227 @@ │ │ │ │ 3826: 012aff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3827: 012e41c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3828: 012e52ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3829: 012e5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3830: 012ba1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3831: 00524e85 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3832: 005c8731 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3833: 007a828d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3834: 0086bbc1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3833: 007a81d5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3834: 0086bb09 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3835: 0121dc10 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3836: 012e5840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3837: 0117af24 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3838: 012b772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3839: 012e4010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3840: 012b99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3841: 012ba794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3842: 012e400a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3843: 0086f8b9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3843: 0086f801 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3844: 0031176d 74 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ 3845: 005af679 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3846: 012e5568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3847: 012e4bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3848: 012ba254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3849: 012b518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3850: 012e592a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3851: 0120e588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3852: 00336ac1 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3853: 012a5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3854: 0041bdad 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3855: 00a5aeec 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3856: 00886f8d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3857: 006b8cdd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3855: 00a5ae44 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3856: 00886ed5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3857: 006b8c25 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3858: 012b2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3859: 0051c511 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3860: 0076254d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3860: 00762495 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3861: 012e3eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3862: 007d0935 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3862: 007d087d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3863: 002e7945 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3864: 012b6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3865: 012a76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3866: 012a9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3867: 012b0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3868: 0120e504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3869: 005bcd15 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3870: 008719c9 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3871: 00829be1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3870: 00871911 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3871: 00829b29 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3872: 012e4026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3873: 0054b4fd 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3874: 007491b1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3874: 007490f9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3875: 012a8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3876: 012e6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3877: 0072de01 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3877: 0072dd49 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3878: 01212788 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ 3879: 005c778d 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3880: 012e57ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3881: 006d2449 556 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3881: 006d2391 556 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ 3882: 005b5fcd 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3883: 012e5422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3884: 008918bd 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3884: 00891805 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3885: 002c519d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3886: 012b7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3887: 00529a99 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3888: 012e57c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3889: 00a6e7dc 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3890: 00812059 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3889: 00a6e734 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3890: 00811fa1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3891: 012e4008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3892: 00331a69 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3893: 004fb0e1 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3894: 012e4bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3895: 008104b1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3895: 008103f9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3896: 00452e5d 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3897: 008833a1 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3897: 008832e9 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3898: 012abc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3899: 008302b1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3899: 008301f9 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3900: 0054b629 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3901: 012bc298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3902: 0089b9a1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3902: 0089b8e9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3903: 012e48ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3904: 00553989 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3905: 002957b9 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3906: 012e5e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3907: 0086bc01 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3907: 0086bb49 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3908: 005d2bd1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3909: 0085c48d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3909: 0085c3d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3910: 0055d531 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3911: 012e550a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3912: 012e683c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3913: 012e690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3914: 00854611 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3914: 00854559 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3915: 01177f5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3916: 0037a13d 72 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3917: 012bb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3918: 01179fd0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3919: 01179e80 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3920: 012e5560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3921: 002a5a35 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3922: 008227d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3922: 00822721 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3923: 012a7e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3924: 012a8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3925: 005dc77d 84 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3926: 012aa400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3927: 012e4834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3928: 007e2885 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3929: 00810ee1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3928: 007e27cd 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3929: 00810e29 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3930: 012bd164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3931: 012b5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3932: 005f0fad 188 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3933: 012e56ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3934: 0083f8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3934: 0083f7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3935: 012e4086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3936: 0037feb5 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3937: 00889c3d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3937: 00889b85 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3938: 005b37a5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3939: 012e5630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3940: 006d5ab1 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3940: 006d59f9 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3941: 012bc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3942: 012b79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3943: 007fba15 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3943: 007fb95d 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3944: 0050e135 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3945: 012a5f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3946: 006d55d1 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3947: 0084a14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3946: 006d5519 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3947: 0084a095 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3948: 005b6b99 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3949: 012e4d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3950: 005b3749 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3951: 01179ffc 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3952: 01216460 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3953: 012e4b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3954: 012b06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3955: 012bc228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3956: 00839419 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3956: 00839361 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3957: 002f9dad 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3958: 012a9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3959: 012b509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3960: 012e4246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3961: 00600a85 68 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3962: 012b4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3963: 012e6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3964: 006d5841 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3965: 0075f2e9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3964: 006d5789 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3965: 0075f231 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3966: 005c1ac9 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3967: 012afb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3968: 00541ec1 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3969: 0117a064 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3970: 00693de9 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3970: 00693d4d 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3971: 012e68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3972: 012e5f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3973: 012b6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3974: 008909d1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3974: 00890919 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3975: 012a5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3976: 0060050d 364 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3977: 005694ed 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3978: 012e514c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3979: 00707899 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3980: 00840551 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3979: 007077e1 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3980: 00840499 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3981: 012e5c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3982: 012e5900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3983: 005c8b1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3984: 004886d1 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3985: 012e6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3986: 0120f374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3987: 007dfeb9 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3987: 007dfe01 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3988: 012b4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3989: 00899b4d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3989: 00899a95 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3990: 012a9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3991: 00500ce1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3992: 012e567a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3993: 0120f584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3994: 01216670 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3995: 012e54fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3996: 012e56e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3997: 012e5c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3998: 006bad51 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3998: 006bac99 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3999: 012b9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 4000: 012e62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 4001: 012e4288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 4002: 012e45d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 4003: 008071a5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 4003: 008070ed 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 4004: 005d309d 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 4005: 00438ce1 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 4006: 012e5ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 4007: 012aa448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 4008: 006bada9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 4008: 006bacf1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 4009: 012e4304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 4010: 003df599 48 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 4011: 012bbabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 4012: 012b93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 4013: 011e10dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 4014: 012bb994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 4015: 0120f47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 4016: 012e54dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 4017: 0121787c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 4018: 0085bc15 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 4019: 0071e709 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 4018: 0085bb5d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 4019: 0071e651 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ 4020: 005f388d 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 4021: 0082538d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 4021: 008252d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 4022: 012e4892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 4023: 012ac374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 4024: 011ffe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 4025: 007fee1d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 4025: 007fed65 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 4026: 012ab8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 4027: 007f6d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 4027: 007f6c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 4028: 012e4bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 4029: 012e472e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 4030: 005bcd9d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 4031: 011ffe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 4032: 006bae19 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 4032: 006bad61 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ 4033: 005240ed 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 4034: 012ae780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 4035: 003ea745 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 4036: 006c0d79 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 4036: 006c0cc1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 4037: 012bcb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 4038: 012abc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 4039: 011dfcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 4040: 012e5bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 4041: 012e6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 4042: 006c0e21 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 4042: 006c0d69 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 4043: 012ad6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 4044: 012bb314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 4045: 0082fdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 4045: 0082fd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 4046: 012e541a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 4047: 012b37d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 4048: 002c28f1 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 4049: 012e4b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 4050: 011ffd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 4051: 012a9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 4052: 00420569 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ @@ -4060,84 +4060,84 @@ │ │ │ │ 4056: 012ad174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 4057: 012a61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 4058: 012e48dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 4059: 01202c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 4060: 002ca0ad 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 4061: 012e6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 4062: 00442b95 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 4063: 007830a5 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 4063: 00782fed 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 4064: 012e578a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 4065: 011f6da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 4066: 012b5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 4067: 006c0eed 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 4068: 0072954d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 4067: 006c0e35 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 4068: 00729495 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 4069: 012a7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 4070: 012af1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 4071: 012b05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 4072: 00600679 6 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 4073: 012e4110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 4074: 0121b994 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 4075: 007e7065 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 4075: 007e6fad 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 4076: 012b1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 4077: 012ad264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 4078: 005aa425 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 4079: 01202be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 4080: 012bdccc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 4081: 005fc28d 150 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 4082: 0065487d 20 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 4083: 012e568c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 4084: 012b21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4085: 00731bf1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4085: 00731b39 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4086: 011f6d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4087: 0078a291 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4088: 0088a16d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4087: 0078a1d9 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4088: 0088a0b5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 4089: 00600e95 124 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4090: 005864dd 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4091: 003a185d 76 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4092: 006bae89 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4092: 006badd1 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ 4093: 005c75c9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4094: 007f6245 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4094: 007f618d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4095: 012a9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4096: 012b8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 4097: 005c9a35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 4098: 002e85ed 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4099: 00394cb5 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4100: 0083e55d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4100: 0083e4a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4101: 003ed9a9 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4102: 006baee1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4102: 006bae29 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4103: 012b9ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4104: 012ac584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4105: 012b92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4106: 002b9975 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4107: 012b1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4108: 012af410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4109: 0117b038 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 4110: 005ff985 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4111: 012e5c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4112: 005ce775 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 4113: 0057e325 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4114: 0083461d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4114: 00834565 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4115: 002c4365 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4116: 012e5626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 4117: 00600129 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4118: 012e5958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4119: 006d8311 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4119: 006d8259 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4120: 012e5af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4121: 00589225 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4122: 012e4bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4123: 012b2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4124: 012b6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4125: 012ac224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4126: 012a88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4127: 006d8211 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4127: 006d8159 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4128: 012e52b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4129: 0082e109 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4130: 006baf51 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4129: 0082e051 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4130: 006bae99 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4131: 012e5a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4132: 0088ae01 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4132: 0088ad49 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4133: 012e5e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4134: 005e2d99 638 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4135: 012b1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4136: 012b77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4137: 011dfc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4138: 012a8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4139: 012b4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ @@ -4145,82 +4145,82 @@ │ │ │ │ 4141: 012b691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4142: 011d10a8 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4143: 012e4a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4144: 011d1128 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4145: 012abb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4146: 011d1138 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4147: 012aa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4148: 007a6a71 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4148: 007a69b9 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4149: 004c8031 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4150: 006e1935 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ - 4151: 006d8291 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4152: 00806d05 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4150: 006e187d 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ + 4151: 006d81d9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4152: 00806c4d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4153: 012bbc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4154: 00820f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4155: 00749319 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4156: 006c5c31 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4157: 00821b99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 4158: 006fea4d 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 4154: 00820e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4155: 00749261 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4156: 006c5b79 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4157: 00821ae1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4158: 006fe995 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4159: 012e4e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4160: 0072010d 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4160: 00720055 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4161: 012e4fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4162: 012e4120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4163: 012aa0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4164: 0054b581 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4165: 011deab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4166: 0077ad35 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4166: 0077ac7d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4167: 005871c5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4168: 012e58da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4169: 006c5d89 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4169: 006c5cd1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4170: 004aabc1 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4171: 004d6ff1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4172: 012ad0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4173: 002c5bb5 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4174: 005778c5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ - 4175: 006c30d1 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4175: 006c3019 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4176: 012b4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4177: 007e5761 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4177: 007e56a9 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4178: 012e3f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4179: 0120c2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4180: 012ae580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4181: 00778b99 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4181: 00778ae1 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4182: 005d8e15 220 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4183: 012ba414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4184: 012a4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4185: 012ae5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4186: 008a1455 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4186: 008a139d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4187: 012a6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4188: 008099e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4189: 006c312d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4188: 00809931 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4189: 006c3075 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4190: 005543d1 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4191: 0043abfd 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4192: 0120c404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4193: 0086ba1d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4193: 0086b965 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4194: 00555a71 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4195: 012b2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4196: 012e4320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4197: 012aa518 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4198: 011e4808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4199: 0058630d 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4200: 0084f1b5 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4200: 0084f0fd 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4201: 005b5189 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4202: 012b4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4203: 008725f1 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4203: 00872539 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 4204: 012b9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4205: 0054c095 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4206: 012e3e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4207: 01205b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl │ │ │ │ 4208: 012e3c5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4209: 0120c380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4210: 012e612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4211: 0041be89 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4212: 0117b0a0 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4213: 012e5536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4214: 007260b1 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4215: 006c3189 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4214: 00725ff9 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4215: 006c30d1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4216: 012ac5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4217: 012e5c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4218: 012e48d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4219: 00445a65 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4220: 002b3c21 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4221: 012e40d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4222: 012e510c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ @@ -4229,29 +4229,29 @@ │ │ │ │ 4225: 012b3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4226: 01204d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ 4227: 004f004d 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4228: 004e3319 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4229: 012e5800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4230: 012e5be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4231: 01179f20 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4232: 00879e95 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4232: 00879ddd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4233: 01204e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4234: 012b770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4235: 006dc745 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4235: 006dc68d 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4236: 012c28d8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4237: 00600689 428 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4238: 00293cad 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4239: 006dc98d 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4239: 006dc8d5 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4240: 012e44c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4241: 01202534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4242: 0088a695 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4242: 0088a5dd 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4243: 012b3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4244: 011e2684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4245: 005c481d 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4246: 006dc809 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4246: 006dc751 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4247: 003ec235 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4248: 012089c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4249: 012b667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4250: 012e5882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4251: 005bb915 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4252: 01208834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4253: 012b2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4260,145 +4260,145 @@ │ │ │ │ 4256: 011ff2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovuntb │ │ │ │ 4257: 012e57ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4258: 002c2835 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4259: 005cf4b5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4260: 012e3d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4261: 0120893c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4262: 012e60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4263: 00859ba9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4264: 00891275 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4265: 006dc8cd 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4263: 00859af1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4264: 008911bd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4265: 006dc815 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4266: 011ff228 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4267: 002aa2e9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4268: 006c5f29 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4268: 006c5e71 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4269: 011fc75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4270: 012e51de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4271: 0121b4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4272: 01211fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4273: 0080e3f1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4273: 0080e339 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4274: 012b6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4275: 006c6009 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4275: 006c5f51 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4276: 012088b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4277: 011fc6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4278: 012b2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4279: 00313eb1 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4280: 006c31e9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4280: 006c3131 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4281: 012e4ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4282: 00804711 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4282: 00804659 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4283: 002bb5e1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4284: 006b7791 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4284: 006b76d9 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4285: 004d57b5 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4286: 00887991 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4286: 008878d9 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4287: 012afce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4288: 006c3241 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4288: 006c3189 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4289: 012e3dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4290: 012e5234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4291: 012accf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4292: 00292d79 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4293: 012e61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4294: 012ac6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4295: 011e7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4296: 011fc654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4297: 0081a275 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4297: 0081a1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4298: 00509935 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4299: 006dd6e1 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4299: 006dd629 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4300: 004185bd 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4301: 0052a869 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4302: 003edf69 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4303: 005fb431 14 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4304: 006dd81d 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4304: 006dd765 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4305: 011dfbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4306: 006d2dcd 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4306: 006d2d15 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4307: 012b755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4308: 0055a37d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4309: 008998b1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4310: 007599c5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4311: 006d4459 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4309: 008997f9 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4310: 0075990d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4311: 006d43a1 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4312: 012e5286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4313: 012e591e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4314: 002b5e8d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4315: 006dd74d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4316: 008172cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4315: 006dd695 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4316: 00817215 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4317: 012e411e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4318: 012b1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4319: 012b4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4320: 012e3fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4321: 012aeb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4322: 006c329d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4323: 006d35c1 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4322: 006c31e5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4323: 006d3509 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4324: 012e593c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4325: 012e40a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4326: 0077f899 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4327: 0088f02d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4328: 00788a4d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4326: 0077f7e1 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4327: 0088ef75 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4328: 00788995 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4329: 012e621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4330: 0053b9cd 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4331: 012a70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4332: 012b083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4333: 012b23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4334: 003eb9c9 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4335: 005ca3d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4336: 012b9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4337: 012e49ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4338: 006dd7b5 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4338: 006dd6fd 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4339: 011dbc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4340: 012e4cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4341: 00856631 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4342: 006d3f55 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4341: 00856579 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4342: 006d3e9d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4343: 012e4372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4344: 002947b5 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4345: 012b26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4346: 0082993d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4346: 00829885 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4347: 012bb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4348: 0084d761 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4348: 0084d6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4349: 012b679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4350: 012bba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4351: 002caf89 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4352: 012af1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4353: 012bd80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4354: 005bbc19 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4355: 008145f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4355: 0081453d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4356: 012babe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4357: 00840189 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4357: 008400d1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4358: 01207b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4359: 012b569c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4360: 012079c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ 4361: 005ff6a5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4362: 012a8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4363: 012e49e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4364: 012aef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4365: 01207acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ 4366: 005ff5f1 32 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4367: 00380d01 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4368: 006cf10d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4369: 00804155 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4368: 006cf055 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4369: 0080409d 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4370: 012e5384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4371: 0087ef61 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4371: 0087eea9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4372: 012e46d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4373: 012b98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4374: 00833cc1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4374: 00833c09 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4375: 012b763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4376: 005bb995 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4377: 00573a85 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4378: 0070f959 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4378: 0070f8a1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4379: 012b2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4380: 005be9cd 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4381: 00814f59 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4381: 00814ea1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4382: 012bada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4383: 002fcdc5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4384: 00869e79 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4385: 0082369d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4386: 0074fbd5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4384: 00869dc1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4385: 008235e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4386: 0074fb1d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4387: 01207a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4388: 012e4e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4389: 005ff659 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4390: 006cf305 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4390: 006cf24d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4391: 012b4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4392: 00517561 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4393: 0072de75 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4393: 0072ddbd 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4394: 002b5cad 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4395: 012bd5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4396: 012e4c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4397: 0052de65 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4398: 012e3c79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4399: 012e462a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4400: 005462a1 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4406,23 +4406,23 @@ │ │ │ │ 4402: 012aac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4403: 012e5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4404: 012e616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4405: 012b9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4406: 005545e5 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4407: 0052ddb1 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4408: 012e59a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4409: 0087ccb1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4410: 00838af9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4411: 00884c4d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4409: 0087cbf9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4410: 00838a41 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4411: 00884b95 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4412: 0052e119 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4413: 00846579 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4413: 008464c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4414: 0057a7bd 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4415: 012a6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4416: 008404c1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4417: 0081bad1 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4416: 00840409 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4417: 0081ba19 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4418: 012e4260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4419: 012e57be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4420: 012e44dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4421: 0117a470 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4422: 012e3cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4423: 012e55c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4424: 012e4594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4430,425 +4430,425 @@ │ │ │ │ 4426: 005ca249 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4427: 0052e059 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4428: 012e523a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4429: 00520d09 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4430: 006659a9 92 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4431: 012a96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4432: 011dbbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4433: 0078d7e5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4434: 0089ba8d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4433: 0078d72d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4434: 0089b9d5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4435: 012bbee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4436: 012e41b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4437: 012e412e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4438: 006fe649 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4438: 006fe591 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4439: 012bb014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4440: 012b4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4441: 0083b1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4441: 0083b10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4442: 011e3c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4443: 0052e0d9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4444: 012e3e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4445: 011fb4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4446: 00394925 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4447: 0117a130 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4448: 012b1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4449: 0080677d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4449: 008066c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4450: 00546d3d 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4451: 011fb448 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4452: 012b9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4453: 002c7125 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4454: 00821631 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4455: 008349f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4454: 00821579 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4455: 00834939 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4456: 012a6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4457: 012e4496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4458: 007fad21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4458: 007fac69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4459: 012bb2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4460: 012bb3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4461: 0076bff9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4461: 0076bf41 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4462: 012e582c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4463: 012e62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4464: 012e43fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4465: 012b3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4466: 012b9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4467: 012e5868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4468: 005bbc9d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4469: 0085af21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4469: 0085ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4470: 012ba4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4471: 012e4fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4472: 007fc439 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4473: 0080a7d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4474: 006d0905 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4472: 007fc381 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4473: 0080a721 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4474: 006d084d 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4475: 012b54ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4476: 011fb3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4477: 007f6d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4477: 007f6cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4478: 012bb984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4479: 012e4dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4480: 012b89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4481: 012e4d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4482: 012adad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4483: 007fbf79 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4483: 007fbec1 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4484: 0121b3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4485: 0117a764 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4486: 004ad4a1 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4487: 012b62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4488: 012e5e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4489: 005dd531 2 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4490: 004893e9 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4491: 007ef475 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4491: 007ef3bd 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4492: 012e572e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4493: 0082e2cd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4493: 0082e215 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4494: 012b724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4495: 0081d54d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4496: 008351b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4497: 009d228c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4495: 0081d495 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4496: 008350f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4497: 009d21e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4498: 0043c121 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4499: 004deea9 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4500: 012b9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4501: 00816c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4501: 00816bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4502: 012bcdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4503: 0087d701 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4503: 0087d649 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4504: 005170f9 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4505: 0082fc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4505: 0082fba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4506: 012adc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4507: 011dc510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4508: 012ac764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4509: 00548f6d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4510: 0085d025 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4510: 0085cf6d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4511: 012a77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4512: 005bbf45 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4513: 0054d329 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4514: 011f8c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4515: 0070f4a1 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4516: 0087ab91 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4515: 0070f3e9 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4516: 0087aad9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4517: 012b2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4518: 008164e9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4518: 00816431 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4519: 012e4eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4520: 012ad904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4521: 0051b72d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4522: 01204ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4523: 012e5324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4524: 006b62dd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4525: 0084a201 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4524: 006b6225 104 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4525: 0084a149 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4526: 012e527a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4527: 012c2278 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4528: 012e6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4529: 012e4452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4530: 006d56ed 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4530: 006d5635 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4531: 0050da31 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4532: 006b6345 108 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4532: 006b628d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4533: 01204a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4534: 00892df1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4534: 00892d39 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4535: 011f8c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4536: 012b1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4537: 012e4514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4538: 012afaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4539: 012e3daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4540: 002f9bc5 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4541: 012bb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4542: 0032e519 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4543: 012bd9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4544: 011e1160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4545: 0083f7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4546: 00874f69 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4545: 0083f735 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4546: 00874eb1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4547: 012e4a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4548: 012e41c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4549: 005cd145 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4550: 012b1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4551: 012e686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4552: 007f667d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4552: 007f65c5 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4553: 005322cd 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4554: 012049d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4555: 00535c35 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4556: 011fb340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4557: 012ae940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4558: 012e54f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4559: 012ad224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4560: 012e5878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4561: 006b63b1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4562: 0084895d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4561: 006b62f9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4562: 008488a5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4563: 012a9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4564: 012aad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4565: 00860669 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4566: 009f4058 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4565: 008605b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4566: 009f3fb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4567: 012a6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4568: 012b2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4569: 011fb2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4570: 002c5799 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4571: 008883f1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4571: 00888339 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4572: 002e8059 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4573: 012a8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4574: 0120a0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4575: 00886a71 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4575: 008869b9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4576: 01209f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4577: 007e34ed 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4578: 007330bd 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4577: 007e3435 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4578: 00733005 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4579: 0043fec5 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4580: 0066c931 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ - 4581: 0080d789 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4582: 0078ea05 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4583: 0076c9ad 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4580: 0066c8fd 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ + 4581: 0080d6d1 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4582: 0078e94d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4583: 0076c8f5 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4584: 012e5c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4585: 0088d765 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4586: 0077fef5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4585: 0088d6ad 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4586: 0077fe3d 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4587: 0120a070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4588: 005e324d 60 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4589: 00844f0d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4590: 0085e811 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4589: 00844e55 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4590: 0085e759 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4591: 002f73a9 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4592: 00879ee9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4592: 00879e31 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4593: 012bc70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4594: 011fb238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4595: 0056faa1 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4596: 00846aa5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4596: 008469ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4597: 012b771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4598: 0083ec2d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4598: 0083eb75 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4599: 012e3c83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4600: 012bf374 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4601: 00445779 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4602: 012e6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4603: 012aee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4604: 00594fb1 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4605: 012e39a4 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4606: 0071e7a5 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4607: 0086a725 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4606: 0071e6ed 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4607: 0086a66d 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4608: 011dbb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4609: 012e5980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4610: 01209fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4611: 012e4eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4612: 012e3ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4613: 012e44ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4614: 012bd598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4615: 002bc1e9 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4616: 0082b6dd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4617: 008967cd 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4616: 0082b625 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4617: 00896715 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4618: 012bbef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4619: 008a1619 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4619: 008a1561 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4620: 012102ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4621: 012b0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4622: 0120ffd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4623: 00814799 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4623: 008146e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4624: 012af4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4625: 012ac274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4626: 012e597a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4627: 0078015d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4627: 007800a5 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4628: 0050077d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4629: 0050ccd1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4630: 00894955 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4630: 0089489d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4631: 005b5139 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4632: 012101e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4633: 012e521a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4634: 00535a1d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4635: 012e4186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4636: 006d6171 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4636: 006d60b9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4637: 012e4e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4638: 012e3e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4639: 012e5320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4640: 005d10d5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4641: 002c0e65 28 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4642: 0117a868 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4643: 004a5275 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4644: 012bad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4645: 012e5ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4646: 012e635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4647: 00788cc1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4647: 00788c09 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4648: 012ae690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4649: 006d1639 1816 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4650: 00851759 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4649: 006d1581 1816 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4650: 008516a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4651: 012b6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4652: 006d93f1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4652: 006d9339 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4653: 012100dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4654: 012a501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4655: 004d30f5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4656: 005bbfc9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4657: 00730095 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4657: 0072ffdd 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4658: 012b66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4659: 012aa2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4660: 006d92a9 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4661: 00782195 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4660: 006d91f1 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4661: 007820dd 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4662: 012e4d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4663: 012e56aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4664: 00790f75 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4665: 0084a279 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4664: 00790ebd 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4665: 0084a1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4666: 01206944 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4667: 012bc208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4668: 006d5f29 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ - 4669: 0083bf15 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4668: 006d5e71 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4669: 0083be5d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4670: 012bb064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4671: 006d5dcd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4672: 008146a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4673: 0081ddc9 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4674: 0087aa3d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4675: 006d934d 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4671: 006d5d15 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4672: 008145f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4673: 0081dd11 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4674: 0087a985 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4675: 006d9295 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4676: 005d08f9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4677: 00664d49 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4678: 012b66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4679: 01219c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4680: 012068c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4681: 012aae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4682: 012e49fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4683: 008267b9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4684: 00788da9 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4683: 00826701 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4684: 00788cf1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4685: 01219d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4686: 0120f05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4687: 00556495 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4688: 005b5ca1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4689: 006d5e41 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4689: 006d5d89 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4690: 004461a9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4691: 0089be99 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4691: 0089bde1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4692: 004e32f9 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4693: 00a77b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4693: 00a77a60 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4694: 00664c29 80 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ 4695: 002c0dd9 76 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4696: 012e43e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4697: 002f50e5 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4698: 012e5c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4699: 00523ac9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4700: 005243f1 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4701: 012ae880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4702: 012a59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4703: 007e31bd 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4703: 007e3105 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4704: 012abad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4705: 007e3345 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4705: 007e328d 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4706: 006647ed 92 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4707: 012ae9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4708: 012a7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4709: 01219d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4710: 012e4c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4711: 012a9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4712: 012e51b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4713: 012a5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4714: 008875a5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4714: 008874ed 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4715: 012b7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4716: 012e62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4717: 0050e0b5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4718: 012e486c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4719: 012e3e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4720: 0088a079 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4721: 0077fb3d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4722: 00848cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4720: 00889fc1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4721: 0077fa85 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4722: 00848c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4723: 012a6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4724: 0071e66d 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4724: 0071e5b5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4725: 012e4858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4726: 012e563e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4727: 012ad714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4728: 007ef285 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4728: 007ef1cd 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4729: 012e59a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4730: 012e40c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4731: 012bc68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4732: 0053c339 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4733: 012c23c8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4734: 00865941 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4735: 00829275 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4734: 00865889 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4735: 008291bd 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4736: 005b5be1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4737: 00594ffd 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4738: 012aade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4739: 012ac694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4740: 012e6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4741: 012e4d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4742: 007e2241 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4742: 007e2189 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4743: 012a9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4744: 007af805 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4744: 007af74d 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4745: 011e4784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4746: 012d3c6c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4747: 012bc318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4748: 012e4dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4749: 012ac444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4750: 012e55a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4751: 012bd194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4752: 011e7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4753: 012e4a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4754: 007fa8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4754: 007fa7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4755: 012a5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4756: 012aad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4757: 00883959 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4757: 008838a1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4758: 012b1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4759: 012a6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4760: 0081952d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4760: 00819475 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4761: 012afc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4762: 012ace34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4763: 00a77b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4764: 007fad99 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4763: 00a77aa0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4764: 007face1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4765: 012bb4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4766: 0075f8c9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4766: 0075f811 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4767: 012bb9d0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4768: 0070ff39 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4768: 0070fe81 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4769: 012e4030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4770: 008543ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4770: 008542f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4771: 00444c6d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4772: 012bdb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4773: 0082a8ed 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4773: 0082a835 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4774: 012ba664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4775: 00589689 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4776: 0086cdb5 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4776: 0086ccfd 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4777: 004dd78d 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4778: 0032e791 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4779: 00806f21 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4780: 0073dc59 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4781: 00857631 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4779: 00806e69 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4780: 0073dba1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4781: 00857579 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4782: 005c7a7d 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4783: 005d7b91 44 FUNC GLOBAL DEFAULT 12 kvm_arm_add_vcpu_properties │ │ │ │ 4784: 012e56f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4785: 012aa478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ 4786: 011e2708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4787: 012b1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4788: 012aa9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4789: 012e4106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4790: 012e68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4791: 002b7cb9 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 4792: 005a4b9d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ - 4793: 006d995d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ + 4793: 006d98a5 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ 4794: 012aec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4795: 00664c79 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4796: 011f876c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4797: 006e016d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4797: 006e00b5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4798: 012e3d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4799: 012e48d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4800: 006e01e9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4800: 006e0131 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4801: 012a56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4802: 0114df60 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4803: 012e5c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4804: 012b0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4805: 012e4fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4806: 012e4f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4807: 012b8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4808: 0085a385 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4808: 0085a2cd 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4809: 012b68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4810: 011e4fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4811: 0054d3d5 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4812: 00826921 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4812: 00826869 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4813: 011f86e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4814: 012e512a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4815: 012e3c4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4816: 012b72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4817: 012bb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4818: 003eb23d 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4819: 012e5c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4820: 012b054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4821: 003af081 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4822: 00874991 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4822: 008748d9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4823: 010ad1b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4824: 012e5c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4825: 0081fa0d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4825: 0081f955 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4826: 012e4672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4827: 012e3dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4828: 012e59c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4829: 0080eefd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4830: 00741c91 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4829: 0080ee45 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4830: 00741bd9 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4831: 005232f5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4832: 012e48da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4833: 005b85f5 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4834: 012b753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4835: 005a9c2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4836: 00532369 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4837: 012c1fb4 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4838: 012e5a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4839: 012e6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4840: 012e5098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4841: 012ba7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4842: 00873935 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4843: 007e938d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4842: 0087387d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4843: 007e92d5 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4844: 012bcda4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4845: 012e5c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4846: 012e5eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4847: 011f3990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4848: 011db0b8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4849: 012e46c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4850: 011ea27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ @@ -4861,604 +4861,604 @@ │ │ │ │ 4857: 002f46cd 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4858: 011f2ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4859: 012b05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4860: 012b57cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4861: 012b36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4862: 002c37cd 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4863: 002c4f19 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4864: 00840821 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4865: 00860841 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4864: 00840769 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4865: 00860789 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4866: 012a99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4867: 012ba094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4868: 012e4182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4869: 00852581 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4869: 008524c9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4870: 011ef370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4871: 008262b1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4871: 008261f9 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4872: 011edab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ 4873: 0059f881 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4874: 012e48e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4875: 012170c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4876: 0089b631 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4876: 0089b579 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4877: 011f2e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4878: 012b1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4879: 012e5a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4880: 00784dcd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4880: 00784d15 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4881: 002f51e9 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4882: 005c87f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4883: 005ed241 52 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4884: 00778cbd 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4884: 00778c05 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4885: 002a5651 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4886: 012e6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4887: 002f43c9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4888: 012b2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4889: 007fb555 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4889: 007fb49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4890: 012e5df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4891: 012e3e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4892: 011f3888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4893: 011ef2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ 4894: 00522db1 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4895: 012bce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4896: 0076ece5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4896: 0076ec2d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4897: 002c91cd 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4898: 005cc135 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4899: 0081d3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4899: 0081d2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4900: 012b40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4901: 006e0265 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4901: 006e01ad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4902: 0057a901 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4903: 012b59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4904: 006e02e1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4904: 006e0229 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4905: 00560461 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4906: 002c9f9d 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4907: 00568ba9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4908: 00849b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4909: 00891045 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4908: 00849a95 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4909: 00890f8d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4910: 012b9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4911: 005b9921 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4912: 003ec5f5 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4913: 007918b9 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4914: 007620f5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4915: 00864c05 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4913: 00791801 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4914: 0076203d 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4915: 00864b4d 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4916: 006649b1 312 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4917: 008421b9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4917: 00842101 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4918: 002ac5f9 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4919: 012ad8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4920: 00535705 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4921: 002d1dcd 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4922: 012e5f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4923: 00729549 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4923: 00729491 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4924: 0117804c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4925: 012b8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4926: 005874ad 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4927: 012ad674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4928: 007896a9 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4928: 007895f1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4929: 012ba504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4930: 00848db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4931: 00825ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4930: 00848cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4931: 00825d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4932: 012b4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4933: 0039733d 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4934: 002ff8cd 168 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4935: 00505f1d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4936: 00731fe1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4936: 00731f29 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4937: 01210d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4938: 012e6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4939: 00854941 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4939: 00854889 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4940: 012a5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4941: 00730935 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4941: 0073087d 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4942: 00587485 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4943: 00590295 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4944: 012ad654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4945: 002fbfd5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4946: 007fad5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4946: 007faca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4947: 005f35f5 284 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4948: 012e5a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4949: 012b8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4950: 002c631d 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4951: 012af470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4952: 007f9881 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4953: 00850f09 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4952: 007f97c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4953: 00850e51 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4954: 00654eb9 192 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4955: 012e605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4956: 012e4f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4957: 012bbd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4958: 011e0bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4959: 002a5441 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4960: 0060093d 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ 4961: 004dda95 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4962: 005c94b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4963: 011f3804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4964: 012a9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4965: 008147d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4965: 0081471d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4966: 011e4ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4967: 012b2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4968: 011f3780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4969: 00326a11 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4970: 012a6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4971: 011e3cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4972: 0052e099 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4973: 011f2db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4974: 004aa425 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4975: 008287b1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4975: 008286f9 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4976: 012abf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4977: 012e49bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4978: 007e0cc5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4979: 0087bcc9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4978: 007e0c0d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4979: 0087bc11 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4980: 005cd5c5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4981: 011f2d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4982: 012e4330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4983: 012b716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4984: 002b2c71 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4985: 012a4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4986: 0055f329 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4987: 010a90b8 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4988: 012e4466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4989: 012e491c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4990: 0081484d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4990: 00814795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4991: 012b06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4992: 008387ed 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4993: 008297dd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4992: 00838735 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4993: 00829725 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4994: 011f36fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4995: 012aaba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4996: 004d9479 216 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_device │ │ │ │ 4997: 012e598a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4998: 011fcf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4999: 00505aad 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 5000: 005565cd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 5001: 012a4cd4 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 5002: 005b86f1 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 5003: 0117a8fc 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 5004: 012e497e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 5005: 012e5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 5006: 006e035d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 5006: 006e02a5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 5007: 0033d335 176 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 5008: 012e5bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 5009: 006e03d9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 5009: 006e0321 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 5010: 011fcf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 5011: 012a4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 5012: 00825fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 5012: 00825f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 5013: 012e5cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 5014: 012b780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 5015: 004de6dd 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 5016: 012a8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 5017: 00828af1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 5017: 00828a39 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 5018: 003eb92d 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 5019: 012af160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 5020: 012e408c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 5021: 0059cf91 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 5022: 012e3d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 5023: 00875645 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 5023: 0087558d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 5024: 012a6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 5025: 007fbeb9 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 5026: 00807405 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 5025: 007fbe01 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 5026: 0080734d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 5027: 012b600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 5028: 0075ddbd 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 5028: 0075dd05 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 5029: 011fce94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 5030: 012e4144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ 5031: 005a1ac1 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 5032: 0084a49d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 5033: 00765029 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 5034: 0078915d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 5035: 008905dd 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 5036: 007ff1a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 5032: 0084a3e5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 5033: 00764f71 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 5034: 007890a5 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 5035: 00890525 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 5036: 007ff0e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 5037: 011f897c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 5038: 012e5432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 5039: 012b3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 5040: 00292e81 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 5041: 011e859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 5042: 00860359 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 5042: 008602a1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 5043: 012b21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 5044: 0039fd19 48 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 5045: 007352e9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 5046: 0080f439 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 5047: 0070f441 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 5045: 00735231 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 5046: 0080f381 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 5047: 0070f389 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 5048: 011f88f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 5049: 0043f64d 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 5050: 012e3df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 5051: 00336505 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 5052: 012bd8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 5053: 0078ea5d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 5053: 0078e9a5 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 5054: 012e3e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 5055: 0120bf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 5056: 009b1020 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 5057: 00835c49 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 5058: 00849fcd 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 5059: 00706779 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 5056: 009b0f78 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 5057: 00835b91 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 5058: 00849f15 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 5059: 007066c1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 5060: 012aba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 5061: 0084ded5 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 5061: 0084de1d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 5062: 012a8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 5063: 012e480e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 5064: 00518249 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ 5065: 005fbfe9 46 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 5066: 00866505 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 5066: 0086644d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 5067: 00454251 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 5068: 008603dd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 5069: 0088170d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 5070: 00737fed 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 5068: 00860325 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 5069: 00881655 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 5070: 00737f35 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 5071: 0120bedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 5072: 00309401 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 5073: 00517a85 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 5074: 012e3d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 5075: 012e498e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 5076: 00558735 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 5077: 0053b9b9 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 5078: 00832b71 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 5078: 00832ab9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 5079: 012e5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 5080: 012e5864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 5081: 0047838d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 5082: 012c2284 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 5083: 012b9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 5084: 011fce10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 5085: 012b533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 5086: 012b3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 5087: 00519f05 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 5088: 012a8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 5089: 003a8371 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ 5090: 004d6679 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 5091: 008553bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 5091: 00855305 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 5092: 005461d9 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 5093: 012a62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 5094: 011fcd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 5095: 012e5880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 5096: 012e434a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 5097: 012a7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 5098: 012e4542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 5099: 012adb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 5100: 012ba9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 5101: 0076e4a5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 5102: 0083f7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 5103: 00841785 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 5101: 0076e3ed 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 5102: 0083f6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 5103: 008416cd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 5104: 00292c59 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 5105: 012a9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 5106: 012e45ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 5107: 00885c75 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5108: 007f69dd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 5107: 00885bbd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5108: 007f6925 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5109: 012a78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5110: 012e4710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5111: 0079f165 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5111: 0079f0ad 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5112: 004ae909 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5113: 012e4cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5114: 012024b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5115: 011eef50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5116: 0080eae1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5116: 0080ea29 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5117: 012e4afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5118: 00892ad1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5118: 00892a19 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5119: 011fcd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5120: 012a8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5121: 0078cfc1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5121: 0078cf09 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5122: 002f8601 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5123: 012e4ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5124: 00442ab9 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5125: 003a2451 1984 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5126: 0086f771 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5127: 0075f2d9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5126: 0086f6b9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5127: 0075f221 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 5128: 012aebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5129: 012b36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5130: 012ad364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5131: 00537051 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5132: 011eeecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5133: 012e57a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5134: 012b6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5135: 012af7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5136: 00884241 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5136: 00884189 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5137: 012e5002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5138: 012e560a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5139: 0086bd81 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5139: 0086bcc9 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5140: 002fbd6d 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5141: 012e4f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5142: 002a4ef9 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5143: 012e4792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5144: 012d3ac0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5145: 005d1275 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5146: 012c1a8c 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5147: 012e443c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5148: 00789759 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5149: 006ce92d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5150: 007e0df5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5151: 007f643d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5148: 007896a1 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5149: 006ce875 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5150: 007e0d3d 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5151: 007f6385 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 5152: 0051b769 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 5153: 005c73dd 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5154: 012b3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5155: 012e5b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5156: 005328f5 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5157: 012e4b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5158: 012e5aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5159: 004d68ad 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 5160: 005a07cd 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5161: 0081d2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5162: 0086bec1 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5161: 0081d23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5162: 0086be09 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5163: 012b0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5164: 012a8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5165: 011e7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5166: 006ceb25 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5166: 006cea6d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5167: 012e5aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5168: 00781445 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5168: 0078138d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5169: 012aced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5170: 012e51f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5171: 00825789 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5171: 008256d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5172: 00664849 36 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5173: 0121da08 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 5174: 0044772d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 5175: 006eed2d 1124 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5176: 006c85e5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5177: 00788edd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5178: 007643d9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5175: 006eec75 1124 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5176: 006c852d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5177: 00788e25 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5178: 00764321 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5179: 012e42f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5180: 006c8659 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5180: 006c85a1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5181: 0043b58d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 5182: 012e4368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5183: 003361fd 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5184: 002d82a1 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5185: 00743415 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5185: 0074335d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5186: 002c76c5 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5187: 0048857d 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5188: 0081f58d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5188: 0081f4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5189: 012e4cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5190: 012e402a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5191: 00763c69 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5191: 00763bb1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5192: 00455515 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5193: 0046dad5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5194: 012e3f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5195: 00556369 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5196: 012aeef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5197: 00825a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5197: 008259dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5198: 012abea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5199: 012e4d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5200: 012a5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5201: 0074ef9d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5201: 0074eee5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5202: 011fd2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5203: 012b3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5204: 0066486d 324 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5205: 012b21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5206: 006c86cd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5207: 0082592d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5206: 006c8615 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5207: 00825875 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 5208: 00530a51 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5209: 012e51b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5210: 007aefb9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5210: 007aef01 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 5211: 005b4831 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5212: 005d83e5 416 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5213: 011fd230 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ - 5214: 00708631 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 5214: 00708579 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 5215: 012e589e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5216: 008478b1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5216: 008477f9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5217: 012b08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 5218: 0052336d 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5219: 012e4a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5220: 012b57ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5221: 012e3ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5222: 012e4b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5223: 012a7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5224: 012a5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 5225: 005fc059 56 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5226: 006c6ac5 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5226: 006c6a0d 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5227: 012b3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5228: 012ac0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5229: 012e5e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5230: 012e4716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5231: 00569c85 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5232: 0043c311 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5233: 012b2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5234: 012e4bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5235: 00569a8d 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5236: 011fd1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5237: 006c6c9d 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5238: 0072d9a5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5237: 006c6be5 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5238: 0072d8ed 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5239: 012b87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5240: 00888d85 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5240: 00888ccd 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 5241: 005b31e5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5242: 0083fcd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5242: 0083fc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5243: 012b22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5244: 012e439c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5245: 012ab254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5246: 012a783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5247: 00478089 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5248: 01204634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5249: 012e4d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5250: 0043c221 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5251: 011e4a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5252: 0037c3d5 10 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5253: 0084a2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5253: 0084a239 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5254: 012045b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5255: 0088ef69 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5256: 0067e7a1 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5257: 006e9fed 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5255: 0088eeb1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5256: 0067e6e9 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5257: 006e9f35 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5258: 012a6678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5259: 012e5d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5260: 012ac664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5261: 007dfe05 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5262: 007339f9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5263: 007fb0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5261: 007dfd4d 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5262: 00733941 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5263: 007fb029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5264: 0053dfc1 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5265: 0088e1b1 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5265: 0088e0f9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5266: 0117ae74 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5267: 012e62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5268: 012e4bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5269: 012e4324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5270: 00644e41 58 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5271: 007a8159 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5271: 007a80a1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5272: 00588139 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5273: 012e5e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5274: 012e5776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5275: 002bc299 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5276: 006b9c05 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5276: 006b9b4d 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5277: 00aa78e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5278: 00806569 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5278: 008064b1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5279: 0120452c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5280: 012b77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5281: 012e629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5282: 012aacd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5283: 011dc720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5284: 012b1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5285: 006e1a5d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5285: 006e19a5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5286: 012e5d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5287: 012e5a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5288: 007671e9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5289: 00843d31 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5288: 00767131 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5289: 00843c79 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5290: 005c8685 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5291: 007fe061 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5292: 006e1bd1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5291: 007fdfa9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5292: 006e1b19 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5293: 012e688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5294: 003ea355 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5295: 003ea961 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5296: 012bb540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5297: 004f01bd 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5298: 012e3bd4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5299: 0073c5d9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5300: 00a77b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5299: 0073c521 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5300: 00a77a74 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5301: 0053615d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5302: 012e5ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5303: 012addc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5304: 006e1ad5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5304: 006e1a1d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5305: 002d9239 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5306: 006da959 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ - 5307: 00816859 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5306: 006da8a1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ + 5307: 008167a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5308: 012e5f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5309: 007396ed 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5309: 00739635 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5310: 012b4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5311: 005cc555 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5312: 0087327d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5312: 008731c5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5313: 012e40a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5314: 012ba4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5315: 0085ad7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5315: 0085acc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5316: 011fd128 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5317: 00848c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5317: 00848b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5318: 011e41d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5319: 0073ffb1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5320: 006e1b51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5319: 0073fef9 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5320: 006e1a99 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5321: 011fd0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5322: 012adcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5323: 012b601c 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5324: 012b759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5325: 00a5d5b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5325: 00a5d510 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5326: 012b1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5327: 012b8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5328: 0031a60d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5329: 012b052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5330: 012e5a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5331: 012b7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5332: 00843b79 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5332: 00843ac1 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5333: 003806a5 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5334: 002c48b5 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5335: 012e500a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5336: 0088a701 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5336: 0088a649 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5337: 012e584c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5338: 012e3c6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5339: 0117b128 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5340: 00338835 244 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5341: 012e49f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5342: 012ba5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5343: 012e4108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5344: 012a6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5345: 012e4920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5346: 012e5d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5347: 0117aec4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5348: 0033d279 36 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5349: 008095f9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5350: 00731165 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5349: 00809541 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5350: 007310ad 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5351: 012e3ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5352: 012b1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5353: 012e482c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5354: 00827191 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5354: 008270d9 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5355: 011fd020 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5356: 012b2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5357: 0039deed 1420 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5358: 012abca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5359: 01211d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5360: 002fd495 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5361: 012b3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5362: 009b1800 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5363: 00711a6d 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5364: 0082d159 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5362: 009b1758 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5363: 007119b5 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5364: 0082d0a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5365: 01205ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_bfvdot_idx │ │ │ │ 5366: 005240b1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5367: 007fa6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5367: 007fa615 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5368: 012e3f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5369: 0070f0d5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5369: 0070f01d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5370: 0063a199 356 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5371: 012e407e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5372: 00293101 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5373: 012a9e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5374: 0074dbcd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5374: 0074db15 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5375: 012b6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5376: 0041b6ad 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5377: 00840dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5377: 00840d19 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5378: 012b4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5379: 012ae8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5380: 012e554e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5381: 012e3cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5382: 0071e86d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5382: 0071e7b5 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5383: 012e42ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5384: 0070fb2d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5384: 0070fa75 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5385: 00516c5d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5386: 012e4fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5387: 007899a9 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5387: 007898f1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5388: 012a8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5389: 012e3c7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5390: 0070fc0d 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5391: 0081bc69 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5390: 0070fb55 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5391: 0081bbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5392: 012a775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5393: 0085114d 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5393: 00851095 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5394: 004b41a5 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5395: 012e4734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5396: 012e500c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5397: 002f8c0d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5398: 012ab8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5399: 012a8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5400: 012a793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5401: 007fa925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5402: 0078e809 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5401: 007fa86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5402: 0078e751 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5403: 012e4d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5404: 011dff54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5405: 002ffa19 4336 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5406: 012e4348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5407: 007f9d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5408: 00a77b84 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5409: 0081e631 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5407: 007f9cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5408: 00a77adc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5409: 0081e579 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5410: 012e4978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5411: 012e4a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5412: 012a9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5413: 0052fde9 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5414: 005a8d85 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5415: 005cd8b5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 5416: 00643919 1732 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5417: 00877705 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5418: 007feff9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5417: 0087764d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5418: 007fef41 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5419: 012e467a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5420: 012e6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5421: 012e5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5422: 012e6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5423: 0117a8d0 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5424: 0067e869 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5424: 0067e7b1 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5425: 012e3e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5426: 012b7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5427: 007f9755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5428: 0066c9b1 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5427: 007f969d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5428: 0066c97d 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5429: 002c6059 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5430: 0085ae31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5430: 0085ad79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5431: 005f5215 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5432: 002c3431 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5433: 002ac789 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5434: 003356e5 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5435: 0065b905 102 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5436: 007f76b9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5437: 0089ae45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5436: 007f7601 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5437: 0089ad8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5438: 004ad711 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5439: 0078e9e1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5439: 0078e929 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5440: 002d6c1d 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5441: 005ff885 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ 5442: 005f5475 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5443: 01211cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5444: 012e62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5445: 002cbcc1 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5446: 012bcea0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5447: 0052a851 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5448: 012a764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5449: 004dd17d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5450: 00600075 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5451: 00842281 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5451: 008421c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5452: 002c5e6d 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5453: 007fbb61 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5453: 007fbaa9 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5454: 012af380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5455: 012b500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5456: 0053279d 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5457: 012b4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5458: 012ad9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5459: 012e422c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5460: 012e5846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ @@ -5466,773 +5466,773 @@ │ │ │ │ 5462: 012e4d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5463: 012e5a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5464: 012e5bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5465: 012b2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5466: 012a8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5467: 011f1368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ 5468: 005f53a1 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5469: 00828cd1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5469: 00828c19 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5470: 012e55ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5471: 012e4a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5472: 008291b1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5472: 008290f9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5473: 012aa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5474: 00a84614 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5475: 008762a9 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5474: 00a8456c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5475: 008761f1 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5476: 005ffd1d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5477: 002bb6c9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5478: 012b9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5479: 011f12e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5480: 005d67a1 118 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5481: 007feea5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5481: 007feded 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5482: 012e3d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5483: 003268f1 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5484: 00801cc9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5484: 00801c11 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5485: 012b73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5486: 00843969 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5486: 008438b1 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5487: 0059d8cd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5488: 012a6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5489: 008842c9 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5489: 00884211 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5490: 012b2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5491: 0039016d 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5492: 00884341 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5492: 00884289 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5493: 012a8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5494: 004edea1 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5495: 00832e45 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5495: 00832d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5496: 004f5b01 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5497: 012e590e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5498: 011f1260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5499: 006e1649 692 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5500: 00825bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5499: 006e1591 692 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5500: 00825b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5501: 012aea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5502: 012e6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5503: 002aa2b5 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5504: 012b0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5505: 002c97b9 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5506: 011f3d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5507: 0086c509 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5507: 0086c451 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5508: 012b3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5509: 012afdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5510: 00780c15 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5510: 00780b5d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5511: 012e67f8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5512: 008376a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5512: 008375e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5513: 01213a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5514: 012b4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5515: 002c2c59 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5516: 008086c5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5516: 0080860d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5517: 004d3869 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5518: 00879685 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5519: 007f203d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5518: 008795cd 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5519: 007f1f85 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5520: 0121a978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5521: 012b1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5522: 0076c119 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5522: 0076c061 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5523: 012c1a34 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5524: 012b11b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5525: 012e47bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5526: 012a6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5527: 012a9d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5528: 0121aa80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5529: 012b69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5530: 00520491 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5531: 005f54bd 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5532: 012e4902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5533: 0085c661 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5533: 0085c5a9 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5534: 012e4580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5535: 01177fec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5536: 0087ccdd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5536: 0087cc25 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5537: 01210dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5538: 012e52a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5539: 012b1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5540: 012b42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5541: 0059f931 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5542: 012b711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5543: 011ef160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5544: 01205c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5545: 0085c951 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5545: 0085c899 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5546: 0121a9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5547: 012abb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5548: 012b9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5549: 005f5719 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5550: 0043c031 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5551: 011d0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5552: 012e418a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5553: 012aac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5554: 00818c59 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5554: 00818ba1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5555: 012e6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5556: 012e3dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5557: 012ba6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5558: 0043f8b5 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5559: 011ef0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5560: 005357c1 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5561: 012e427a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5562: 012aead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5563: 0078d0e1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5564: 008739c9 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5563: 0078d029 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5564: 00873911 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5565: 012b2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5566: 005f5649 206 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5567: 012e58b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5568: 0032c1f1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5569: 012b95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5570: 012e4fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5571: 012b2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5572: 012b2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5573: 012e600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5574: 005bed51 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5575: 00825b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5575: 00825a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5576: 012b5b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5577: 012e4e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5578: 012b055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5579: 005b2d79 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5580: 002d2251 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5581: 002f4f81 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5582: 002b88c1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5583: 012e3dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5584: 0041df75 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5585: 012bd1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5586: 0059f889 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5587: 012e54fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5588: 00832925 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5589: 00826cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5590: 007fa961 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5588: 0083286d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5589: 00826c41 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5590: 007fa8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5591: 002f98c5 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5592: 007e45c5 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5592: 007e450d 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5593: 012e3f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5594: 012e592e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5595: 012a5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5596: 012e5714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5597: 0078c1a9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5597: 0078c0f1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5598: 012bb0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5599: 012ad344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5600: 012e4618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5601: 006651b5 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5602: 008900c9 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5603: 0072c3f9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5602: 00890011 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5603: 0072c341 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5604: 012e5c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5605: 007fe799 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5605: 007fe6e1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5606: 012e4ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5607: 012a768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5608: 01211c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5609: 005d7d81 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_pre_save │ │ │ │ 5610: 012a7d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5611: 012aed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5612: 012e49b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5613: 01213a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5614: 012e613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5615: 0088748d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5616: 00a69fe0 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5615: 008873d5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5616: 00a69f38 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5617: 0036e411 224 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5618: 012ad664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5619: 012e46dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5620: 002bccf9 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5621: 012e5bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5622: 012aea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5623: 006e19e5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ - 5624: 00822929 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5623: 006e192d 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ + 5624: 00822871 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5625: 012ad624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5626: 003f4515 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5627: 0051f2d1 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5628: 012e6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5629: 0084ab39 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5629: 0084aa81 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5630: 01177fe0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5631: 011e97a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5632: 011e2fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5633: 00763a01 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5633: 00763949 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5634: 012aa4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5635: 006d209d 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5635: 006d1fe5 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5636: 005dc949 70 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5637: 007804b1 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5637: 007803f9 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5638: 005a0b29 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5639: 00521a05 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5640: 002b926d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5641: 012ad5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5642: 0120a934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5643: 012b8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5644: 012a96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5645: 00639a29 40 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5646: 012e4f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5647: 003edb11 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5648: 0120a7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5649: 0080572d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5650: 0089df69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5649: 00805675 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5650: 0089deb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5651: 003a71c1 2136 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5652: 012e6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5653: 012b10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5654: 012e4364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5655: 0120a8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5656: 012e51f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5657: 012e62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5658: 007f9e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5658: 007f9de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5659: 012b2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5660: 012e45f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5661: 012b8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5662: 00869c8d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5663: 0070e64d 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5662: 00869bd5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5663: 0070e595 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5664: 011e7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5665: 0081d0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5665: 0081d021 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5666: 002fcc39 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5667: 002be66d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5668: 012e4be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5669: 0120a82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5670: 011e7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5671: 012e4f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5672: 007fae89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5672: 007fadd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5673: 012afe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5674: 0088ea31 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5674: 0088e979 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5675: 002b8df5 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5676: 0120e8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5677: 012ba624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5678: 012e4c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5679: 0082c9dd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5679: 0082c925 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5680: 005aa315 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5681: 0087e82d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5682: 007f8c5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5681: 0087e775 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5682: 007f8ba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5683: 0120e690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5684: 00872fa5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5685: 007fc35d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5686: 00825f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5687: 007acc59 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5684: 00872eed 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5685: 007fc2a5 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5686: 00825e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5687: 007acba1 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5688: 012e5756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5689: 004ecf91 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5690: 00506c69 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5691: 012e43b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5692: 005a4715 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5693: 012e60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5694: 012b8fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5695: 012a9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5696: 01177f44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5697: 00550e1d 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5698: 0120e798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5699: 012aa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5700: 007fc599 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5700: 007fc4e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5701: 012e50f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5702: 012b03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5703: 00418155 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5704: 006d63d5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5705: 0088db79 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5706: 00877631 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5704: 006d631d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5705: 0088dac1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5706: 00877579 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5707: 0033355d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5708: 0117b660 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5709: 012e5a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5710: 012b74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5711: 003caa59 4 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5712: 012e4350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5713: 0076e0c5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5713: 0076e00d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5714: 012abbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5715: 012e468e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5716: 008378ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5716: 008377f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5717: 012b746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5718: 006d2fd5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5718: 006d2f1d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5719: 012bbfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5720: 012e4140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5721: 012b8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5722: 012b2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5723: 002edd31 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5724: 007803dd 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5724: 00780325 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5725: 012afc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5726: 012ba104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5727: 00a6ea34 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5727: 00a6e98c 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5728: 012b83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5729: 002a53d9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5730: 012aa280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5731: 003eab8d 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5732: 00815d75 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5732: 00815cbd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5733: 0055a3d9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5734: 012aa360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5735: 005a46a5 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5736: 00832f09 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5736: 00832e51 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5737: 01217354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5738: 01216988 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5739: 012e3f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5740: 00523635 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5741: 005ba821 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5742: 00849969 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5742: 008498b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5743: 00586735 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5744: 004d0f5d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5745: 01216a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5746: 0121724c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5747: 012aed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5748: 008998d5 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5748: 0089981d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5749: 0059de4d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5750: 012b8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5751: 00293c91 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5752: 0083c925 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5752: 0083c86d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5753: 0051dae1 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5754: 012b536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5755: 0120efd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5756: 012e3c3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5757: 00823235 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5757: 0082317d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5758: 005bb0c9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5759: 007672e1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5759: 00767229 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5760: 01216a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5761: 005d116d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5762: 002ca4d9 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5763: 012172d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5764: 012b3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5765: 00779281 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5765: 007791c9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5766: 012b788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5767: 002942f9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5768: 012e4ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5769: 007f9a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5769: 007f996d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5770: 012e5152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5771: 012b712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5772: 008433e1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5772: 00843329 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5773: 012e5a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5774: 012e402c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5775: 012e43fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5776: 012a99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5777: 0120e81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5778: 011eed40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5779: 003ec1c9 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5780: 0052a7d5 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5781: 012e41b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5782: 012b2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5783: 01177fc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5784: 012e5abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5785: 005cd9a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ 5786: 0120e60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ - 5787: 008663f9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5787: 00866341 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5788: 012bcb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5789: 012e5f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5790: 006d6ffd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5790: 006d6f45 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5791: 012e478c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5792: 012e4b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5793: 004d3551 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5794: 0075c511 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5794: 0075c459 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5795: 012b744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5796: 006d6efd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5797: 00802935 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5796: 006d6e45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5797: 0080287d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5798: 00573285 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5799: 012a5ee4 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5800: 012bc66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5801: 0085296d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5801: 008528b5 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5802: 004f9e79 248 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5803: 0032a27d 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5804: 012b076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5805: 011eecbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5806: 00801e1d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5806: 00801d65 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5807: 0120e714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5808: 0063a121 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5809: 0086f9b9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5809: 0086f901 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5810: 012e4940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5811: 00550399 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5812: 005c9101 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5813: 009f40ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5814: 006d6f7d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5815: 006d38a5 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5816: 00855eb5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5817: 0080589d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5813: 009f4004 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5814: 006d6ec5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5815: 006d37ed 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5816: 00855dfd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5817: 008057e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5818: 012af430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5819: 008858a9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5819: 008857f1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5820: 003143f5 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5821: 009f40a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5822: 00874e81 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5821: 009f3ffc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5822: 00874dc9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5823: 012bc1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5824: 012b1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5825: 012b4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5826: 007fe9b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5827: 009f409c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5826: 007fe8fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5827: 009f3ff4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5828: 012e5c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5829: 00303fa1 280 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5830: 00748a45 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5830: 0074898d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5831: 012e4f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5832: 002b94ed 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5833: 012e5e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5834: 007be311 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5834: 007be259 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5835: 00568d45 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5836: 005866e9 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5837: 012ad9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5838: 012a8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5839: 012e3e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5840: 008221f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5841: 0085c54d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5842: 0085a5d9 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5840: 00822141 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5841: 0085c495 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5842: 0085a521 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5843: 012e5a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5844: 0120d37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5845: 01217fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ 5846: 002e4b15 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5847: 007405c1 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5847: 00740509 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5848: 012b6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5849: 012a5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5850: 012b3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5851: 003310b1 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5852: 005fb969 108 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5853: 012a500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5854: 0120d484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5855: 012e5d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5856: 00447855 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5857: 002bc329 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5858: 01217c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5859: 00828eed 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5859: 00828e35 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5860: 011ee2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5861: 012e5ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5862: 007b45ad 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5862: 007b44f5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5863: 005c47dd 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5864: 00305825 508 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5865: 011d11f8 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5866: 00841645 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5866: 0084158d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5867: 011d1268 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5868: 0120d400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5869: 012e3c23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5870: 011d12f8 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5871: 012b2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5872: 012182cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5873: 012af6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5874: 005f6929 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ 5875: 005fb465 12 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5876: 01201094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5877: 0075a9cd 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5877: 0075a915 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5878: 012e5142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5879: 012e5c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5880: 012aaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5881: 012e5d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5882: 007fa295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5883: 0082f5f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5882: 007fa1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5883: 0082f53d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5884: 012a76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5885: 012b95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5886: 01201010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5887: 01210604 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ 5888: 0052a861 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5889: 012e5666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5890: 002fce15 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5891: 012e3c1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5892: 012b8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5893: 0050df1d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5894: 0076158d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5894: 007614d5 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5895: 012e4bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5896: 0089cf05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5896: 0089ce4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5897: 011f5ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ 5898: 00524969 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5899: 012b1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5900: 012bd528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5901: 012ab174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5902: 005c8ccd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5903: 01200f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5904: 007b83cd 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5904: 007b8315 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5905: 012b0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5906: 01215a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5907: 012bb4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5908: 005a130d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5909: 00892e1d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5909: 00892d65 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5910: 012aab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5911: 0088f3a5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5911: 0088f2ed 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5912: 012e5cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5913: 005bd551 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5914: 012b7af8 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5915: 012ae910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5916: 012b4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5917: 0121da14 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5918: 008427fd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5919: 007e6dc9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5920: 00734bad 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5918: 00842745 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5919: 007e6d11 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5920: 00734af5 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5921: 012bd94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5922: 0041813d 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5923: 002949c9 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5924: 007faff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5925: 007bac45 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5924: 007faf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5925: 007bab8d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5926: 012bb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5927: 012af080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5928: 0082a99d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5929: 0078d4d9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5928: 0082a8e5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5929: 0078d421 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5930: 012e5cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5931: 012e5bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5932: 01222a60 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5933: 006fe8cd 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5933: 006fe815 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5934: 012c1fd0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5935: 012e5a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5936: 012e422e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5937: 012a8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5938: 012b3824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5939: 012a9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5940: 012a54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5941: 012b0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5942: 012b6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5943: 0080b335 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5943: 0080b27d 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5944: 012affd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5945: 01212260 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ 5946: 0052b8b9 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5947: 012e3e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5948: 012e3f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5949: 012e499a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5950: 00879dc5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5951: 006ba879 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5950: 00879d0d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5951: 006ba7c1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5952: 012e50fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5953: 0072b3b1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5954: 008548b1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5955: 0072665d 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5953: 0072b2f9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5954: 008547f9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5955: 007265a5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5956: 012b1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5957: 0085d429 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5957: 0085d371 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5958: 012e60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5959: 00888a55 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5959: 0088899d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5960: 011df060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5961: 006ba8d5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5961: 006ba81d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5962: 005b6bd9 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5963: 012b2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5964: 00805eed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5964: 00805e35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5965: 012b0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5966: 012bb1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5967: 0076dd6d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5967: 0076dcb5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5968: 010ad298 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5969: 0053ec21 204 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ 5970: 005f3c21 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5971: 006d081d 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5972: 0088a1fd 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5971: 006d0765 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5972: 0088a145 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5973: 012afa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5974: 005bb595 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5975: 012e4ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5976: 012af8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5977: 012e4740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5978: 012175e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5979: 012e50ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5980: 012b25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5981: 0053e5a5 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5982: 002c5085 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5983: 0058fc5d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5984: 012bcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5985: 012e417e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5986: 0055638d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5987: 00848cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5988: 008255a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5987: 00848c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5988: 008254f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5989: 012e49d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5990: 012e4e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5991: 006ba93d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5992: 00892945 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5991: 006ba885 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5992: 0089288d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5993: 012a8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5994: 012e507a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5995: 002f4469 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5996: 00873591 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5997: 00840f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5996: 008734d9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5997: 00840e85 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5998: 0117ae48 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5999: 011ff09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 6000: 012e4ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 6001: 00749ae5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 6002: 00765901 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 6001: 00749a2d 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 6002: 00765849 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 6003: 012e46d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 6004: 012e55f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 6005: 012b3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 6006: 005fb9d5 66 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 6007: 012a5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 6008: 012bb684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 6009: 012e4178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 6010: 0054d285 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 6011: 012e5e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 6012: 011ff018 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 6013: 005cf45d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 6014: 012e54d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 6015: 007fb285 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 6015: 007fb1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 6016: 004477c1 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 6017: 005bd5cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 6018: 005f3cc1 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 6019: 0054cea1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 6020: 012e63bc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 6021: 012e40dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 6022: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 6023: 00743429 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 6024: 006d0279 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 6023: 00743371 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 6024: 006d01c1 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 6025: 012e61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 6026: 012a88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 6027: 008230cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 6027: 00823015 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 6028: 012a512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 6029: 006b5d1d 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 6029: 006b5c65 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 6030: 011e0500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 6031: 008998c9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 6031: 00899811 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 6032: 005cd305 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 6033: 012e5a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 6034: 00784fdd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 6034: 00784f25 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 6035: 012e5614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 6036: 0089f97d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 6036: 0089f8c5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 6037: 012e3ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 6038: 007e7a3d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 6039: 0086b4a1 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 6038: 007e7985 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 6039: 0086b3e9 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 6040: 012e5474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 6041: 004d27a5 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 6042: 012aa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 6043: 00789af5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 6043: 00789a3d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 6044: 00573001 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 6045: 012bd5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 6046: 011d784c 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 6047: 012b727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 6048: 012a8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 6049: 0088c091 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 6050: 008948f5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 6049: 0088bfd9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 6050: 0089483d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 6051: 012e511c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 6052: 012e542a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 6053: 012e62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 6054: 0080e719 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 6055: 006de705 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 6054: 0080e661 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 6055: 006de64d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 6056: 012a61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 6057: 012a5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 6058: 00755ffd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 6058: 00755f45 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 6059: 012122e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 6060: 0114df90 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 6061: 002c9f41 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 6062: 006de4e5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 6063: 007f1925 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 6062: 006de42d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 6063: 007f186d 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 6064: 012e4460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 6065: 012e4bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 6066: 012b41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 6067: 006ba9ad 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 6067: 006ba8f5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 6068: 011defdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 6069: 012e4592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 6070: 012e6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 6071: 0036989d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 6072: 00854329 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 6072: 00854271 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 6073: 002b23ed 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 6074: 012a5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 6075: 00897ac9 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 6075: 00897a11 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 6076: 012e539c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 6077: 006baa05 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 6077: 006ba94d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ 6078: 005c02a5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 6079: 012e44ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 6080: 006de5f5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 6080: 006de53d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 6081: 011f2574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 6082: 012b2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 6083: 012b0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 6084: 012b8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 6085: 012b4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 6086: 008153f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 6087: 006d0281 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 6086: 00815339 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 6087: 006d01c9 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 6088: 011f24f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 6089: 004de2bd 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 6090: 005869d9 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 6091: 012e6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 6092: 012b75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 6093: 00434699 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 6094: 008386d1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 6094: 00838619 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 6095: 00577ad5 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 6096: 0085d0e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 6096: 0085d031 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 6097: 011ddf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 6098: 006baa6d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 6098: 006ba9b5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 6099: 012b6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 6100: 012e558e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 6101: 012af2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 6102: 0032678d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 6103: 008068c5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 6103: 0080680d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 6104: 012af280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 6105: 011fee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 6106: 006d0365 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 6106: 006d02ad 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 6107: 012e68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 6108: 00398f0d 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 6109: 00327181 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 6110: 012aec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 6111: 012e4a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 6112: 011fee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 6113: 002e3c39 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 6114: 012e4534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 6115: 0089169d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 6115: 008915e5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 6116: 012e5ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 6117: 012e5dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 6118: 012e5b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6119: 012e6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 6120: 00828c7d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 6121: 008438a5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 6120: 00828bc5 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 6121: 008437ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 6122: 00503069 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 6123: 00546dd5 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 6124: 012a72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 6125: 00818431 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 6125: 00818379 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 6126: 003ed8c1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 6127: 0085a205 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 6127: 0085a14d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 6128: 012b36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 6129: 012aef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6130: 012e59b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6131: 012ad694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6132: 012e51ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6133: 00840c39 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6133: 00840b81 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6134: 012b1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6135: 012e5748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6136: 011e047c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6137: 00874315 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6137: 0087425d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6138: 012e52ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6139: 00a77b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6139: 00a77a98 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6140: 012e4de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6141: 011e940c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6142: 012a9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 6143: 012a6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 6144: 0076ac6d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6144: 0076abb5 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6145: 012b78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6146: 007388c5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6146: 0073880d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6147: 012e5d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6148: 002b37e9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6149: 00817435 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6149: 0081737d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6150: 00440469 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6151: 012abe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6152: 006c09d5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6152: 006c091d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6153: 012b3804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6154: 011febf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6155: 012e5a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6156: 012e3f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6157: 012b52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6158: 006c6bb1 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6158: 006c6af9 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6159: 012e5434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6160: 011fec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6161: 0084c8f9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6161: 0084c841 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6162: 012ba234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6163: 012e53a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6164: 012e5d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6165: 012a8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6166: 006c0a4d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6166: 006c0995 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6167: 003b52c9 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6168: 00838611 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6169: 00732401 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6168: 00838559 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6169: 00732349 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6170: 005e4191 388 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6171: 005891f5 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6172: 012e4900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6173: 012b3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6174: 006c6da5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6175: 006cda9d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6174: 006c6ced 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6175: 006cd9e5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6176: 004b37c9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6177: 005cd07d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 6178: 012bbf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6179: 012b3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6180: 006e19ad 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6180: 006e18f5 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6181: 005bd64d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6182: 004dec91 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6183: 0084f06d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6183: 0084efb5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 6184: 005b588d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6185: 012b9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 6186: 005fbfb1 54 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6187: 00734005 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6188: 0082a0c5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6187: 00733f4d 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6188: 0082a00d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6189: 012e49be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6190: 008468f5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6191: 00848ee9 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6192: 008997d9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6190: 0084683d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6191: 00848e31 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6192: 00899721 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6193: 012ac1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6194: 00546109 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6195: 006cdb4d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6196: 006c0ae9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6195: 006cda95 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6196: 006c0a31 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6197: 012e540a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6198: 012a9b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6199: 00898e41 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6200: 006c19f5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6201: 007825ad 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6199: 00898d89 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6200: 006c193d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6201: 007824f5 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6202: 00587c09 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6203: 00830891 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6203: 008307d9 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6204: 005d13d1 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6205: 0074db65 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6205: 0074daad 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6206: 011e9b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6207: 012e5858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6208: 012e5294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6209: 012e4136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6210: 00502fc5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6211: 0121280c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6212: 006c1a9d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6212: 006c19e5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6213: 012b3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6214: 0086d4f5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6215: 0080c6a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6214: 0086d43d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6215: 0080c5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6216: 0058a139 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6217: 011def58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6218: 00875445 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 6219: 0089c069 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 6218: 0087538d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6219: 0089bfb1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 6220: 012e57c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6221: 00762185 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6222: 00841e1d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6221: 007620cd 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6222: 00841d65 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6223: 005752c5 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6224: 012b08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6225: 012e589c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6226: 00823c4d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6227: 0070f391 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6226: 00823b95 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6227: 0070f2d9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 6228: 005b3b61 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6229: 012e59f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6230: 012b670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6231: 012a9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6232: 012e60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6233: 012e3e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6234: 012e4244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -6243,141 +6243,141 @@ │ │ │ │ 6239: 00500631 76 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6240: 012ba334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6241: 005544c9 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6242: 012a9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 6243: 00597a2d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6244: 012e60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6245: 011db0c8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6246: 0067174d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6246: 00671719 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6247: 012e60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6248: 00726469 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6249: 007203e9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6248: 007263b1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6249: 00720331 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6250: 0055bf71 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 6251: 005b3d0d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6252: 012acd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6253: 012e6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6254: 012e51e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6255: 0073071d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6255: 00730665 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 6256: 005b3ee1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6257: 006e1061 444 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6257: 006e0fa9 444 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6258: 002bc34d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6259: 012ac818 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6260: 00440079 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6261: 0085834d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6261: 00858295 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6262: 0057536d 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6263: 0078c1ad 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6263: 0078c0f5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6264: 012e5340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6265: 012b7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 6266: 0052aa85 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6267: 012e543a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6268: 008578a1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6268: 008577e9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6269: 012b3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6270: 002c9839 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6271: 00336a45 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6272: 002ce2d5 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6273: 003106c1 404 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6274: 012e53da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6275: 007bae5d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6275: 007bada5 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6276: 00560c91 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6277: 012e4fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6278: 012e4e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6279: 008470ed 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6279: 00847035 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6280: 011e11e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6281: 012a7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6282: 0084d44d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6282: 0084d395 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6283: 012af810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6284: 011e03f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6285: 00818875 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6286: 0075d82d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6285: 008187bd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6286: 0075d775 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6287: 012e5724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6288: 012e4fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6289: 005f844d 246 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_d │ │ │ │ 6290: 012ba754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6291: 012bb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6292: 00577951 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 6293: 0078c0ad 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6294: 0086fc35 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6293: 0078bff5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6294: 0086fb7d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6295: 012e56d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6296: 002cbb21 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6297: 012d3b18 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6298: 005f8171 156 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_h │ │ │ │ 6299: 012b5c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6300: 012b78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6301: 012a61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6302: 0073127d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6302: 007311c5 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6303: 012e3c7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6304: 0085896d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 6305: 0087aaa1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6304: 008588b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 6305: 0087a9e9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6306: 002f8261 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6307: 0120a304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6308: 00759f19 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6308: 00759e61 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6309: 0120a178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6310: 002c4569 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6311: 008387dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6311: 00838725 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6312: 012bbdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6313: 012e4a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6314: 012e4f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6315: 012e5dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6316: 0120a280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6317: 012e3c38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6318: 00508469 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6319: 00a532b0 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6319: 00a53208 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ 6320: 005f82ad 158 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_s │ │ │ │ 6321: 01205ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl │ │ │ │ - 6322: 00703961 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6322: 007038a9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6323: 005ba065 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6324: 00328b15 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6325: 012ba394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6326: 012e3ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6327: 012ba3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6328: 012a8fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6329: 012e5202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6330: 008934e5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6331: 00874915 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6332: 006d0fa5 36 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6333: 0087a701 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6330: 0089342d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6331: 0087485d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6332: 006d0eed 36 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6333: 0087a649 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6334: 012e3cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6335: 012a9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ 6336: 005fc019 64 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6337: 0080d8a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6337: 0080d7e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6338: 005898ed 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6339: 012e5bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6340: 0120a1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6341: 012b5c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6342: 0089c8d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6343: 0077fb35 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6344: 0085ae6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6342: 0089c821 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6343: 0077fa7d 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6344: 0085adb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6345: 012e4c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6346: 012b9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6347: 012adab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6348: 012e58ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6349: 012e41bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6350: 005b855d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6351: 0086ba5d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6351: 0086b9a5 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6352: 012e3b48 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6353: 012e4e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6354: 01178288 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6355: 007be211 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6356: 0070f461 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6357: 007c1459 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6355: 007be159 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6356: 0070f3a9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6357: 007c13a1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6358: 005880a5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6359: 012e4e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6360: 00582791 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6361: 012e3e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6362: 004ee1e1 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6363: 012e4e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6364: 002ca0bd 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6365: 008230dd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6365: 00823025 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6366: 005cc2cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6367: 004ae729 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6368: 012e5a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6369: 011f2784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6370: 00418d4d 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6371: 012b0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6372: 007f14e5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6372: 007f142d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6373: 0117a174 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6374: 012e6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6375: 012e5382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6376: 012bac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6377: 0036da79 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6378: 003eb69d 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6379: 011f2700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ @@ -6385,320 +6385,320 @@ │ │ │ │ 6381: 01215ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6382: 012e3d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6383: 004d3075 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6384: 005b8925 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6385: 012e399c 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6386: 00555815 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6387: 012a8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6388: 00869e15 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6388: 00869d5d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6389: 012b0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6390: 007114d1 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6390: 00711419 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6391: 002a7dd9 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6392: 012e5bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6393: 00581d49 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6394: 012e62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6395: 012e60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6396: 012e4058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6397: 005d19a9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6398: 0081f465 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6398: 0081f3ad 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6399: 002ec9e5 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6400: 012e5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6401: 0077a5cd 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6401: 0077a515 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6402: 012e6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6403: 004408e9 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6404: 002fa285 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6405: 012b3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6406: 012ba998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6407: 004ac8e9 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6408: 005c6d49 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6409: 00789015 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6410: 007e7519 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6409: 00788f5d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6410: 007e7461 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6411: 0030954d 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6412: 007fa0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6413: 00782785 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6414: 00778c15 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ - 6415: 006d7085 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ + 6412: 007f9ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6413: 007826cd 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6414: 00778b5d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6415: 006d6fcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ 6416: 012e5196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6417: 012bf3e0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6418: 012ac264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6419: 0086b1c5 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6419: 0086b10d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6420: 012b85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6421: 011e8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6422: 012e60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6423: 00399625 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6424: 012b3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6425: 012b2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6426: 012e5b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6427: 0053646d 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6428: 012e525e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6429: 00a5d468 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6429: 00a5d3c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6430: 012e3f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6431: 003ea221 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6432: 012b740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6433: 012e4398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6434: 005b535d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6435: 012e546e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6436: 00488591 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6437: 00734d3d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6437: 00734c85 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6438: 012e42ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6439: 012b5cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6440: 005c7445 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6441: 012e5d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6442: 012a9f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6443: 00292c81 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6444: 012bbc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6445: 0078d495 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6445: 0078d3dd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6446: 012e3c51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6447: 004ffe7d 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6448: 012b9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6449: 011e4910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6450: 005e9d2d 208 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6451: 00555add 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6452: 008182cd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6452: 00818215 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6453: 0120b408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6454: 012b752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6455: 00500d61 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6456: 008853ed 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6456: 00885335 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6457: 012e57e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6458: 012ada54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6459: 011e1e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ - 6460: 006d5fa1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6460: 006d5ee9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6461: 0120b510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ 6462: 005fb8dd 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6463: 002b87ad 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6464: 012e5b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6465: 012aa200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6466: 0084bc7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6466: 0084bbc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6467: 005b4ab5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6468: 012e607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6469: 012e4b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6470: 012aae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6471: 012b69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6472: 012b76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6473: 0058000d 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6474: 012b24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6475: 0085c341 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6475: 0085c289 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6476: 012c28c0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6477: 012e4164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6478: 01215b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6479: 012bc9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6480: 0072b23d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6480: 0072b185 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6481: 00550075 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6482: 005e3289 38 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6483: 00820fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6483: 00820f21 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6484: 0046dab9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6485: 0120b48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6486: 012e514a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6487: 0033d319 26 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6488: 006d6015 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6489: 0083b495 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6488: 006d5f5d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6489: 0083b3dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6490: 012e5db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6491: 00444b55 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6492: 012e42e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6493: 007f9ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6493: 007f9e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6494: 0056d4e9 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6495: 00887b6d 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6495: 00887ab5 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6496: 005d7d21 48 FUNC GLOBAL DEFAULT 12 kvm_arm_reset_vcpu │ │ │ │ 6497: 00599519 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6498: 00663cb9 70 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6499: 012e6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6500: 011ed81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6501: 012e62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6502: 005cc075 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6503: 0055cfbd 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6504: 00819609 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6504: 00819551 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6505: 012ad094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6506: 0059515d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6507: 011766c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6508: 0088d521 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6508: 0088d469 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6509: 012e4456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6510: 012bb7b8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6511: 005d10cd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6512: 012b76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6513: 011e278c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6514: 012aef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6515: 00888415 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6515: 0088835d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6516: 012b32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6517: 007342ed 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6517: 00734235 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6518: 011ed8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6519: 007fc4cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6519: 007fc415 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6520: 012aa0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6521: 01177204 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6522: 012e49fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6523: 00729fa5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6523: 00729eed 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6524: 012ac654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6525: 012e4284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6526: 0072d949 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6527: 0073774d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6526: 0072d891 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6527: 00737695 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6528: 012e5aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6529: 012e3ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6530: 0084a629 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6530: 0084a571 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6531: 012e4bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6532: 0036e3c5 76 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6533: 002bc0ed 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6534: 0088a01d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6535: 007f6ff9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6534: 00889f65 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6535: 007f6f41 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6536: 002b9c85 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6537: 00294e65 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6538: 012e622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6539: 012e5d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6540: 005b3bc1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6541: 012b7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6542: 012a88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6543: 012e54c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6544: 00516cf9 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6545: 012b6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6546: 012e599c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6547: 012e59d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6548: 008a2609 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6548: 008a2551 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6549: 012a5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6550: 011eb8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6551: 012c1ec8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6552: 004ffc31 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6553: 012e3e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6554: 005faa99 190 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6555: 012afee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6556: 007a9a31 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6556: 007a9979 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6557: 012e3e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6558: 00813c1d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6558: 00813b65 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6559: 012bd134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6560: 005b3d51 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6561: 012e4efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6562: 0079f80d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6562: 0079f755 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6563: 003947a1 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6564: 005b3f45 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6565: 012e5488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6566: 011ebab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6567: 012e4848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6568: 0059e769 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6569: 012a5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6570: 012e5750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6571: 012a9df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6572: 0120011c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ 6573: 005f6a09 94 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6574: 006d0269 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6574: 006d01b1 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ 6575: 005cb8a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6576: 012b2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6577: 0082fc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6578: 007fa781 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6577: 0082fbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6578: 007fa6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6579: 011eb9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6580: 012bb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6581: 012e5a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6582: 007f2869 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6582: 007f27b1 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6583: 012e547e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6584: 0082b5ad 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6585: 00814721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6584: 0082b4f5 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6585: 00814669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6586: 012e48c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6587: 012e5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6588: 00859f7d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6588: 00859ec5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6589: 012e68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6590: 006d6259 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6590: 006d61a1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ 6591: 005f6a99 10 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6592: 01200098 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6593: 005b9e45 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6594: 011f96e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6595: 005b9aa5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6596: 012e6916 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6597: 012b30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6598: 012baac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6599: 012b1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6600: 012e4c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6601: 00859909 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6602: 0081d7e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6603: 007b2f19 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6601: 00859851 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6602: 0081d729 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6603: 007b2e61 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6604: 01204ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ 6605: 005f6a69 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6606: 012b06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6607: 0033da69 140 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6608: 012e6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6609: 011f9660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6610: 01212998 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6611: 012afd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6612: 01205000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6613: 012b3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6614: 012bd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6615: 00807bb5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6615: 00807afd 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6616: 012e3c31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6617: 012e6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6618: 011e3368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6619: 00830471 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6619: 008303b9 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6620: 0057533d 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6621: 012e44b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6622: 007fbc79 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6622: 007fbbc1 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6623: 012b2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6624: 012e3c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6625: 012e4f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6626: 002e6df9 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6627: 012e3e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6628: 005870a9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6629: 012a96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6630: 01204f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6631: 00478189 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6632: 012ad544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6633: 00a77b5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6634: 008998d1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6633: 00a77ab4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6634: 00899819 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6635: 012bb464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6636: 012b717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6637: 00584885 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6638: 01215a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6639: 0117a184 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6640: 00589301 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6641: 0043dcfd 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6642: 0052ec99 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6643: 00818795 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6643: 008186dd 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6644: 012e4c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6645: 0085675d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6645: 008566a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6646: 005fae31 98 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6647: 012e5564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6648: 011eb92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6649: 012a69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6650: 012bb304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6651: 0033690d 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6652: 00782ce5 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6652: 00782c2d 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6653: 012b3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6654: 005030fd 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6655: 00569959 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6656: 012a76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6657: 012e4ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6658: 006dd139 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6658: 006dd081 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6659: 005d0cbd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6660: 0074271d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6660: 00742665 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6661: 012e5526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6662: 00555d45 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6663: 012b91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6664: 012e497a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6665: 011ebb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6666: 012e60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6667: 00890aad 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6668: 0076de7d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6667: 008909f5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6668: 0076ddc5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6669: 00516ec5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6670: 00311585 84 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6671: 0080b289 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6672: 00765221 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6671: 0080b1d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6672: 00765169 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6673: 011f225c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6674: 012b0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6675: 012166f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6676: 012e485e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6677: 00835a55 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6677: 0083599d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6678: 012a87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6679: 012e54f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6680: 00445add 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6681: 011eba34 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6682: 012b3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6683: 011f21d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6684: 007411c1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6685: 00755895 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6684: 00741109 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6685: 007557dd 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6686: 005caa9d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6687: 00586f09 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6688: 008a4190 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6688: 008a40e8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6689: 012e3ba8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6690: 007f6065 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6690: 007f5fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6691: 012e477a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6692: 012e433c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6693: 00878e61 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6693: 00878da9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6694: 012e468a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6695: 011e9514 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6696: 012e55f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6697: 011e3d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6698: 012e6554 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6699: 00575145 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6700: 012e4200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ @@ -6707,20 +6707,20 @@ │ │ │ │ 6703: 012b79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6704: 002b7891 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6705: 012e53ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6706: 012b2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6707: 010abd50 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6708: 012b9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6709: 01212a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6710: 0075b875 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6710: 0075b7bd 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6711: 012e42d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6712: 012a9d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6713: 002c0a01 44 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6714: 002954a9 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6715: 006c1b6d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6715: 006c1ab5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6716: 011dcbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6717: 012abcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6718: 012e59de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6719: 012e47aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6720: 012e4c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 6721: 005aff8d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6722: 012b2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ @@ -6728,15 +6728,15 @@ │ │ │ │ 6724: 003944c1 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6725: 012a98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6726: 012b3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6727: 005a2d5d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6728: 004acb35 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6729: 00588edd 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6730: 00333999 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6731: 0080e14d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6731: 0080e095 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6732: 012b2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6733: 002f7751 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6734: 012b6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6735: 012a7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6736: 002f77a9 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6737: 012a5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6738: 002f7809 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6745,23 +6745,23 @@ │ │ │ │ 6741: 002f78ed 128 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6742: 0051d015 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6743: 012e3d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6744: 012e492e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6745: 002f796d 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6746: 002f79f5 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6747: 012e4582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6748: 006c1c15 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6748: 006c1b5d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6749: 012e4ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6750: 00871699 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6751: 0076cd1d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6750: 008715e1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6751: 0076cc65 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6752: 0044847d 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6753: 005479c5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6754: 012bc778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6755: 012ba204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6756: 007fd935 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6756: 007fd87d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6757: 011f3db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6758: 012e5352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6759: 012110d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6760: 012e401c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6761: 012ade64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6762: 012aad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6763: 0121d6c8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ @@ -6770,52 +6770,52 @@ │ │ │ │ 6766: 0058fab1 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6767: 012e39b0 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6768: 012bbaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6769: 012a83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6770: 0030dd7d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6771: 012a96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6772: 002bb2b1 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6773: 0089b66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6773: 0089b5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6774: 012ae660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6775: 012bb704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6776: 0087af49 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6777: 00841d59 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6776: 0087ae91 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6777: 00841ca1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6778: 012aac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6779: 00825045 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6779: 00824f8d 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6780: 012b8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6781: 012b5d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6782: 0085ff89 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6783: 0074f8bd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6784: 006c2539 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6785: 007fdd21 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6782: 0085fed1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6783: 0074f805 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6784: 006c2481 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6785: 007fdc69 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6786: 012b1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6787: 012e6919 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6788: 00595081 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6789: 012b1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6790: 007f011d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6790: 007f0065 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6791: 012e5bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6792: 0080a001 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6793: 006c2599 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6792: 00809f49 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6793: 006c24e1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6794: 01216778 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6795: 011f204c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6796: 012abe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6797: 012e5100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6798: 0039009d 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6799: 008070c9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6799: 00807011 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6800: 00389669 228 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6801: 011f1fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6802: 012afdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6803: 012aee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6804: 012b5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6805: 0082524d 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6805: 00825195 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6806: 012e4c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6807: 012b043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6808: 011e1268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6809: 012b88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6810: 006c25f9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6810: 006c2541 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6811: 012e4ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6812: 012b686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 6813: 005fae95 248 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6814: 012e4918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6815: 012a6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6816: 012bafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6817: 012ae760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ @@ -6824,1096 +6824,1096 @@ │ │ │ │ 6820: 012e46bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6821: 012af150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6822: 002f9bd1 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6823: 012e6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6824: 012e3de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6825: 012e4720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6826: 012aa9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6827: 0081a6a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6827: 0081a5f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6828: 012e4bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6829: 011e0818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6830: 005f8811 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ 6831: 005f446d 156 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ 6832: 005f8db5 278 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6833: 012a89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6834: 012e44ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6835: 012e4730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6836: 011de694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6837: 012b8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6838: 012ab1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6839: 012a69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6840: 012e627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6841: 012bae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6842: 007253d5 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6842: 0072531d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6843: 00523e39 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6844: 005f8a1d 202 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6845: 012b95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6846: 00588e49 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6847: 012bce74 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6848: 007e7389 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6849: 00825ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6850: 00823f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6851: 00888c85 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6848: 007e72d1 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6849: 00825a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6850: 00823e85 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6851: 00888bcd 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6852: 005f88d1 154 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6853: 012b3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6854: 005f4545 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6855: 012b0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6856: 0050db59 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6857: 00869dd5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6857: 00869d1d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6858: 00547201 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6859: 005d2b95 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6860: 012e41e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ 6861: 005f8ba9 232 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6862: 0121b44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6863: 0083ff6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6863: 0083feb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6864: 012e4baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6865: 012e5aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6866: 012b1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6867: 012ba714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6868: 007821f9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6868: 00782141 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6869: 0052fce9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6870: 012bb484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6871: 0076badd 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6871: 0076ba25 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6872: 012a70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6873: 012aa410 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ 6874: 005f4509 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6875: 0043e665 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6876: 00568a51 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6877: 00802925 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6878: 007394d1 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6877: 0080286d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6878: 00739419 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6879: 012b9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6880: 0076a411 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6880: 0076a359 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6881: 012e6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6882: 012ad274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 6883: 005fbf85 42 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6884: 01206c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6885: 012a7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6886: 0070cfb9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6886: 0070cf01 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6887: 0043d495 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6888: 006c2659 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6888: 006c25a1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6889: 002d3179 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6890: 012e5268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6891: 012b3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6892: 00a6a180 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6892: 00a6a0d8 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6893: 012e5674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6894: 012b107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6895: 00739779 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6895: 007396c1 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6896: 012b554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6897: 00555011 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6898: 00587dd5 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6899: 005b3a91 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6900: 012ba674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6901: 012e5d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6902: 006c26b9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6902: 006c2601 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ 6903: 005b5145 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6904: 006000cd 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6905: 012ac624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6906: 012e44e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6907: 01206bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6908: 0089011d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6908: 00890065 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6909: 012e4210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6910: 0083fa09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6910: 0083f951 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6911: 012b2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6912: 0075ed09 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6912: 0075ec51 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6913: 012b8fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6914: 012e432a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6915: 012a9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6916: 012b742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6917: 006f9851 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6917: 006f9799 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6918: 002ee219 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6919: 012e4bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6920: 0121d710 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6921: 00573bc5 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6922: 002fd075 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6923: 012a5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6924: 012a6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6925: 006c2719 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6925: 006c2661 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6926: 012b9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6927: 012e4f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6928: 006195cd 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6929: 012e59b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6930: 002cb949 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6931: 012a4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6932: 012aa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6933: 012e52c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6934: 00819b31 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6934: 00819a79 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6935: 005ffaf5 56 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6936: 012e526a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6937: 002bc141 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6938: 003a1d89 1736 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6939: 012e58ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6940: 0085559d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6941: 00898d95 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6940: 008554e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6941: 00898cdd 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6942: 004aa811 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6943: 012e4e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6944: 005f43cd 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6945: 0083167d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6945: 008315c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6946: 002f7541 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6947: 012af9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6948: 012bbc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6949: 005566c9 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6950: 0084f725 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6951: 008753c1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6950: 0084f66d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6951: 00875309 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6952: 005f8ecd 70 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6953: 012adbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6954: 011e8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6955: 012e453e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6956: 002ca2b5 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6957: 005f9cf1 194 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6958: 00873cd9 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6958: 00873c21 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6959: 005f444d 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6960: 012e3cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6961: 0050ce41 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6962: 012e4d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6963: 0074dbc1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6963: 0074db09 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6964: 012b738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6965: 012b5cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6966: 012a5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6967: 012b4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6968: 012e43a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6969: 012a9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6970: 012e44ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6971: 012e55fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6972: 0083f11d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6972: 0083f065 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6973: 0117873c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6974: 012e50f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6975: 0083f739 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6975: 0083f681 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6976: 002f539d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6977: 012e4acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6978: 00739579 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6978: 007394c1 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6979: 012e53dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6980: 005f4425 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6981: 005d2161 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6982: 006bba05 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6983: 00868515 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6982: 006bb94d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6983: 0086845d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6984: 012b4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6985: 007798ed 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6985: 00779835 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6986: 012b4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6987: 002d2039 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6988: 0059a561 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6989: 007462a5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6989: 007461ed 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6990: 011e488c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6991: 012e5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6992: 006bba7d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6992: 006bb9c5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6993: 0117a6e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6994: 00500e45 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6995: 011e1ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6996: 0088e555 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6996: 0088e49d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6997: 00555909 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6998: 012e531a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6999: 012e4c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 7000: 00799e95 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 7000: 00799ddd 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 7001: 011c88d0 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 7002: 012b1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 7003: 0085a065 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 7003: 00859fad 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 7004: 012e53f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 7005: 00389401 16 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 7006: 006bbb0d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 7006: 006bba55 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ 7007: 002f4885 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 7008: 00731f09 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 7008: 00731e51 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 7009: 011f246c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 7010: 007fc949 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 7011: 0076decd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 7012: 00800515 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 7013: 006fec95 2024 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 7014: 00725bd5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 7010: 007fc891 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 7011: 0076de15 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 7012: 0080045d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 7013: 006febdd 2024 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 7014: 00725b1d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 7015: 005879f1 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 7016: 00a77b6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 7016: 00a77ac4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 7017: 012e3e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 7018: 01210580 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 7019: 011f23e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ 7020: 0052954d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 7021: 0057e401 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 7022: 004f586d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 7023: 00812465 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 7024: 00780a65 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 7023: 008123ad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 7024: 007809ad 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 7025: 012ad1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 7026: 011e2810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 7027: 0120dcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 7028: 012ac7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 7029: 012af9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 7030: 012bd328 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 7031: 012e4cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 7032: 012b3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 7033: 012b522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 7034: 0120ddcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 7035: 00850779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 7035: 008506c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 7036: 002c42d1 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 7037: 011e9070 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 7038: 012e418e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ 7039: 005af505 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ 7040: 005fbd11 158 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 7041: 007e4c5d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 7041: 007e4ba5 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 7042: 012e39ac 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 7043: 005f9e5d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 7044: 012b4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 7045: 005bce3d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 7046: 005ce759 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 7047: 0080a2b9 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 7048: 00738839 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 7047: 0080a201 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 7048: 00738781 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 7049: 012ab7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 7050: 012e597e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 7051: 005895b9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 7052: 006717ed 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 7053: 0081f881 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 7054: 0089c40d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 7052: 006717b9 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 7053: 0081f7c9 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 7054: 0089c355 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 7055: 0052a58d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 7056: 0120dd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 7057: 012e4f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 7058: 0083b369 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 7058: 0083b2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 7059: 012a5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 7060: 00517909 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 7061: 0117ad14 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 7062: 00376631 156 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 7063: 005cca65 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 7064: 012e4382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 7065: 00726d3d 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 7065: 00726c85 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 7066: 012b27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 7067: 012e5e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 7068: 012abe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 7069: 012aee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 7070: 0075b975 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 7070: 0075b8bd 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 7071: 002c5885 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 7072: 004de869 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 7073: 01202e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 7074: 012e3f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 7075: 00588b89 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 7076: 00534dcd 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 7077: 006bbb99 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 7077: 006bbae1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ 7078: 00523309 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 7079: 007ee219 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 7079: 007ee161 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 7080: 012b9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 7081: 005b3b01 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 7082: 012bdb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 7083: 012e50b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 7084: 012aa370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 7085: 00536819 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 7086: 012ac344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 7087: 012e6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 7088: 002b45a1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 7089: 006c11e1 162 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 7089: 006c1129 162 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 7090: 012e44fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 7091: 006bbc11 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 7092: 00821559 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 7091: 006bbb59 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 7092: 008214a1 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 7093: 012e427c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 7094: 002bec25 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 7095: 012b8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 7096: 0117a018 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 7097: 012b0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 7098: 012b6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 7099: 007a5da5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 7099: 007a5ced 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 7100: 00557c71 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 7101: 012a5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 7102: 00335d7d 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 7103: 006c1285 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 7103: 006c11cd 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 7104: 012a7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 7105: 005b3cc9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 7106: 012e52fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 7107: 011df714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 7108: 005b3e7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 7109: 005f8f15 206 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 7110: 012b730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 7111: 0080e239 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 7111: 0080e181 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 7112: 012e5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 7113: 005ffd59 42 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 7114: 012a8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 7115: 006bbca5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 7116: 00818cdd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 7115: 006bbbed 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 7116: 00818c25 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 7117: 0043f949 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 7118: 012bac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 7119: 012e5ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 7120: 0078e721 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 7120: 0078e669 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 7121: 012a765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 7122: 00764489 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 7123: 006c1345 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 7122: 007643d1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 7123: 006c128d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ 7124: 0058f899 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 7125: 0033e641 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 7126: 0085b0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 7126: 0085b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 7127: 012e3db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 7128: 012a6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 7129: 0047bb85 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 7130: 012e3f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 7131: 012e4982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 7132: 007395dd 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 7133: 006f3199 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 7132: 00739525 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 7133: 006f30e1 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 7134: 012e578c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 7135: 01217c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ 7136: 0052b9a5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 7137: 012e47fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 7138: 012e53fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 7139: 012b78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 7140: 012b9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 7141: 002f74c5 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 7142: 00809031 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 7142: 00808f79 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 7143: 012e5f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 7144: 0080236d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 7144: 008022b5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 7145: 012e51aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 7146: 012b649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 7147: 006c807d 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 7147: 006c7fc5 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 7148: 012e59a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 7149: 012aa210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 7150: 00875be1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 7150: 00875b29 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7151: 012a51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 7152: 005f5989 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7153: 012e6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7154: 012a6ccc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7155: 005dfd35 156 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7156: 00838fa5 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7156: 00838eed 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 7157: 005fba79 112 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7158: 012aa508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7159: 012a6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7160: 012e4c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7161: 00819289 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7161: 008191d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7162: 0120b06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7163: 006c80dd 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7164: 008710b5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7163: 006c8025 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7164: 00870ffd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7165: 01218038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7166: 012a5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7167: 00549b19 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7168: 0117b020 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 7169: 005f5b71 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7170: 01217da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7171: 012e5c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7172: 008530b9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7172: 00853001 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 7173: 005fc565 150 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7174: 012b11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7175: 002c8e45 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7176: 012a502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7177: 012e53f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7178: 004abed9 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7179: 00336b31 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7180: 0120afe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7181: 012b2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7182: 012e5d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7183: 0083e851 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7183: 0083e799 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 7184: 005ff789 58 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7185: 012bbed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7186: 0057a3e1 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7187: 00587775 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7188: 0032ccfd 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7189: 006c815d 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7189: 006c80a5 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7190: 012e6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 7191: 012b86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7192: 01218350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ 7193: 005f5ad1 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7194: 00848b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7194: 00848aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7195: 012e5c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7196: 003fc1d1 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7197: 012e52ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7198: 012abeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7199: 012b3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7200: 011e8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7201: 007e7121 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7201: 007e7069 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7202: 012e4ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7203: 002fc4d1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7204: 0054ad51 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 7205: 0059d115 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7206: 00814811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7206: 00814759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7207: 012b33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7208: 007df619 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7208: 007df561 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 7209: 005ce561 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 7210: 002c1349 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7211: 005163cd 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7212: 0076df29 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7212: 0076de71 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7213: 002beae5 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7214: 007f9971 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7215: 008864fd 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7214: 007f98b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7215: 00886445 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7216: 012a6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7217: 002a52f1 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7218: 002ec795 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7219: 007e673d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7219: 007e6685 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7220: 012e546a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7221: 012e4818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 7222: 0059fb35 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7223: 012ad634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7224: 006be431 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7224: 006be379 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ 7225: 005f9ecd 238 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7226: 012b8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7227: 012e6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7228: 012e4334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7229: 012e5c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7230: 00376821 420 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7231: 00740415 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7231: 0074035d 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7232: 00519391 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7233: 006be505 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7233: 006be44d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7234: 00408551 132 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7235: 012e624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7236: 0088b96d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7236: 0088b8b5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7237: 00380c99 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7238: 011e3db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7239: 011f435c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7240: 012bb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7241: 005e3aa1 280 FUNC GLOBAL DEFAULT 12 aarch64_sve_narrow_vq │ │ │ │ 7242: 012b9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7243: 012e4e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7244: 00502f21 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7245: 012bc72c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7246: 00884fc1 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7246: 00884f09 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7247: 012b1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7248: 002cbaa9 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7249: 003f4c25 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 7250: 008400d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 7250: 0084001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 7251: 012e46f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 7252: 00573b39 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7253: 011f42d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7254: 009f4060 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7254: 009f3fb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7255: 012b570c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7256: 006be5fd 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7256: 006be545 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7257: 011fa02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7258: 012a9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7259: 012e4790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7260: 012a7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ 7261: 005d7cf1 48 FUNC GLOBAL DEFAULT 12 kvm_arm_enable_mte │ │ │ │ - 7262: 0085a12d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7262: 0085a075 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7263: 012bc238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 7264: 005fbb0d 40 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7265: 012e4d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7266: 012e41b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7267: 012af700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7268: 008398a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7268: 008397e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7269: 0120284c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7270: 012e46b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7271: 005382a9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7272: 00332e95 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7273: 00506f01 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 7274: 0052fd29 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7275: 0041bb8d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7276: 012bb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 7277: 002c146d 188 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7278: 012e58a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7279: 0087fed1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7279: 0087fe19 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7280: 0056a129 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7281: 00333529 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7282: 012aff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7283: 012b9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7284: 00821231 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7284: 00821179 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7285: 012e4612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 7286: 002c16a1 124 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7287: 012e50e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7288: 0085e335 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7289: 00788875 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7290: 007f1e29 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7291: 00877f95 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7292: 00871019 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7288: 0085e27d 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7289: 007887bd 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7290: 007f1d71 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7291: 00877edd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7292: 00870f61 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7293: 00309399 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7294: 012ad1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7295: 012a519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 7296: 002c15e1 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7297: 01214780 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7298: 012e4874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7299: 012e5b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7300: 012a5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7301: 012e3f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7302: 012145f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7303: 008287fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7303: 00828745 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7304: 012e441c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7305: 012e5468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 7306: 002c1529 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7307: 00892aa9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7308: 00780815 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7307: 008929f1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7308: 0078075d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7309: 012146fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7310: 005d2b69 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7311: 012e3ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7312: 011e89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7313: 012afba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7314: 012bc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7315: 002a5209 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7316: 012e4620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7317: 012e50bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7318: 0085b1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7318: 0085b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7319: 0117b170 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7320: 002cb3c5 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7321: 006b7549 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7321: 006b7491 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7322: 012a5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7323: 0085d63d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7323: 0085d585 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7324: 0050981d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7325: 012b7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7326: 012bb4b4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7327: 01214678 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7328: 012bb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7329: 012e63a8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7330: 012e4a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7331: 011f267c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7332: 0056c6cd 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7333: 012a9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7334: 012e3fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 7335: 005f6aa5 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7336: 012bcd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7337: 00749a31 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7338: 0087dbb9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7337: 00749979 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7338: 0087db01 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7339: 012b655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 7340: 0059dd51 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7341: 0088ef5d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7341: 0088eea5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7342: 00325f9d 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7343: 011f25f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7344: 012b8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7345: 012e47e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7346: 012b9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7347: 006dcf85 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7347: 006dcecd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ 7348: 005f6b15 14 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7349: 011e5258 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7350: 012c1fbc 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7351: 0073afb1 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7352: 0074d6f5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7351: 0073aef9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7352: 0074d63d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7353: 012b36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7354: 006dd025 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7354: 006dcf6d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7355: 012e5f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7356: 012bd024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7357: 012b0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7358: 012e5408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7359: 012e50dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7360: 012e5064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 7361: 012bae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7362: 012e56e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7363: 012b39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7364: 0084f4e1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7364: 0084f429 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 7365: 005f6af1 36 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7366: 012e4e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7367: 012e41d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 7368: 005a0431 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7369: 012b37c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7370: 012afbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7371: 008945b5 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7371: 008944fd 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7372: 012e49c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7373: 01206ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7374: 012ad554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7375: 002c430d 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7376: 002ac9c1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7377: 012e51da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7378: 012e68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7379: 005b9a89 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7380: 006c9731 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7380: 006c9679 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7381: 002c4d11 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7382: 00899069 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7382: 00898fb1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7383: 012e5ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7384: 01206ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7385: 012e4656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7386: 0059ff79 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7387: 012e5c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7388: 006c97a1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7389: 0088a0ed 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7388: 006c96e9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7389: 0088a035 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7390: 012e4a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7391: 0086b649 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7392: 0081c5c1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7391: 0086b591 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7392: 0081c509 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7393: 00561051 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7394: 012a6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7395: 01206f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7396: 003650d5 280 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7397: 012acd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7398: 00550c69 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7399: 012e4870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7400: 002b3085 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7401: 00597415 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7402: 012e4f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7403: 012e621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7404: 007fc5a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7404: 007fc4f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7405: 01177a54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7406: 012e4766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ - 7407: 006c9811 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7407: 006c9759 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7408: 012e4a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7409: 00509831 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7410: 00875431 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7410: 00875379 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7411: 012e3ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7412: 008311d5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7413: 008112b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7412: 0083111d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7413: 008111f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7414: 012b3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7415: 005cbc05 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7416: 002f9c29 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7417: 005fbb49 44 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7418: 012e5c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7419: 005f6229 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7420: 007efb59 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7420: 007efaa1 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7421: 012e3d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7422: 00820d1d 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7422: 00820c65 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7423: 0038af55 192 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7424: 012e61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7425: 00586159 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7426: 012a56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7427: 010aa700 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7428: 012b1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7429: 01214048 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_d │ │ │ │ 7430: 005f6411 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7431: 005dad4d 116 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7432: 01214150 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_h │ │ │ │ 7433: 012e3c86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7434: 004d2bf9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7435: 012e5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7436: 012e59aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7437: 0080a3c5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7437: 0080a30d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7438: 012ba7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7439: 012b4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7440: 0054a305 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7441: 012ae5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7442: 012a7d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7443: 012e5bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7444: 0061997d 64 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ 7445: 005f6371 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7446: 002944c1 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7447: 007f9e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7448: 0077fc5d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7447: 007f9da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7448: 0077fba5 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7449: 002dc121 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 7450: 012140cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_s │ │ │ │ - 7451: 00889365 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7451: 008892ad 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7452: 005d2891 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7453: 007fac6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7453: 007fabb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7454: 012a5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7455: 012a77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7456: 012e414e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7457: 0083b701 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7457: 0083b649 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7458: 005b9599 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7459: 005b9a1d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7460: 0083fef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7460: 0083fe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7461: 012bc338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7462: 012a772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7463: 011dddd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7464: 00826315 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7464: 0082625d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7465: 0054df0d 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7466: 0081eb9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7466: 0081eae5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7467: 0054166d 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7468: 012e455a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7469: 00838a49 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7470: 00895139 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7471: 00764831 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7472: 0078c7dd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7469: 00838991 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7470: 00895081 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7471: 00764779 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7472: 0078c725 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7473: 012e5622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7474: 012a79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7475: 0067e731 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7475: 0067e679 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7476: 012e4970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7477: 012e4564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ 7478: 005a0545 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7479: 011dfb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7480: 012e51a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7481: 012b29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7482: 012afff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7483: 00535dd5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7484: 006c000d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7484: 006bff55 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7485: 011dd590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7486: 0075f2fd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7486: 0075f245 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7487: 005235c9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7488: 012a4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7489: 00536041 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7490: 0076631d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7491: 006c0065 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7490: 00766265 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7491: 006bffad 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7492: 012b074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7493: 0075dd35 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7493: 0075dc7d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7494: 004ad241 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7495: 006bfd75 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7495: 006bfcbd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7496: 0041f6e5 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7497: 0115c978 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7498: 012e5158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7499: 0057224d 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7500: 0080a585 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7501: 006bfdcd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7500: 0080a4cd 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7501: 006bfd15 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7502: 012e5232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7503: 012e620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7504: 005f5dd9 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7505: 0038b015 188 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7506: 012e5c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7507: 012a6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7508: 012af2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7509: 011e5678 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7510: 006c00e1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7510: 006c0029 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7511: 012e5762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7512: 0076e091 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7512: 0076dfd9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7513: 012b9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7514: 012e5e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7515: 012e4af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7516: 002dc269 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7517: 012b673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7518: 004183cd 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7519: 012a6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7520: 012e4fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7521: 0050f0ed 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7522: 011fa9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ 7523: 005f5fc1 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7524: 012b583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7525: 012c1b8c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7526: 006bfe45 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7526: 006bfd8d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7527: 012e5996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7528: 00746375 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7528: 007462bd 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7529: 012b3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7530: 00829551 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7530: 00829499 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7531: 011fa974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7532: 012e5870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7533: 00644a21 104 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7534: 0054639d 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7535: 004ac141 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7536: 0087a405 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7537: 008042c5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7536: 0087a34d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7537: 0080420d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7538: 012e4754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7539: 012e3c77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7540: 00515f65 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7541: 00899d29 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7541: 00899c71 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7542: 005974d9 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ 7543: 005f5f21 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7544: 007813c5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7544: 0078130d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7545: 012e6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7546: 012e5e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7547: 00849605 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7548: 007300cd 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7547: 0084954d 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7548: 00730015 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7549: 012e4426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7550: 012af920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7551: 012e3928 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7552: 012e406a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7553: 00447285 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7554: 005b9619 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7555: 012e466c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7556: 012e509e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7557: 012e50a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7558: 00509841 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7559: 011fa8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ 7560: 005a2055 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7561: 006ce639 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7561: 006ce581 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7562: 012b1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7563: 012e5afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7564: 012bca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7565: 007fea45 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7565: 007fe98d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7566: 01179fe8 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7567: 004adb91 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7568: 012e4128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7569: 012e5f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7570: 012b5c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7571: 005cd899 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7572: 002c5af1 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7573: 011d1348 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7574: 012e45fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7575: 011d13a8 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7576: 012bb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7577: 0054bd89 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7578: 006c13f1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7578: 006c1339 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7579: 011d13c8 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7580: 006ce831 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7580: 006ce779 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7581: 012e4b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7582: 0073ff9d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7582: 0073fee5 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7583: 004d5ab5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7584: 012e533a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7585: 012b8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7586: 007ba93d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7586: 007ba885 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7587: 012a8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7588: 006c1499 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7588: 006c13e1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ 7589: 0052a84d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7590: 0080cd5d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7590: 0080cca5 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7591: 012ac254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7592: 007b7d51 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7592: 007b7c99 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7593: 003889bd 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7594: 012e60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7595: 0053a715 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7596: 012af300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7597: 012e58b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7598: 012bb644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7599: 012b5d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7600: 012aea60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7601: 00519749 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7602: 0072c951 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7602: 0072c899 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7603: 012b53fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7604: 012a5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7605: 012bd558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7606: 012e5854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7607: 012e3ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7608: 012e5904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7609: 012aa4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7610: 011f03f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7611: 006c155d 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7612: 007f9025 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7611: 006c14a5 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7612: 007f8f6d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7613: 012a6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7614: 002fcc5d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7615: 003e3105 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7616: 012b1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7617: 004185b1 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7618: 005b9999 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7619: 0087effd 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7619: 0087ef45 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7620: 012d5810 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7621: 011f036c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7622: 012e5946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7623: 00899051 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7623: 00898f99 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7624: 012e599a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7625: 012114f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7626: 012e5bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7627: 01209cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7628: 00454bdd 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7629: 008998cd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7629: 00899815 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7630: 012b69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7631: 012e3f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7632: 00a874f4 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7632: 00a8744c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7633: 012b2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7634: 012acff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7635: 012a7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7636: 00871591 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7636: 008714d9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7637: 011f02e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7638: 012b3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7639: 011f1704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7640: 012e3d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7641: 012b79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7642: 012e491a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7643: 005aa0f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7644: 007f7e89 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7644: 007f7dd1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7645: 005cb61d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7646: 00508d85 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7647: 012e3eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7648: 012e5b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7649: 012e57e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7650: 006ea7e9 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7651: 0077fea5 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7652: 006c1ce9 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7650: 006ea731 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7651: 0077fded 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7652: 006c1c31 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7653: 005cfbf1 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7654: 011e45f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7655: 006b68c1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7655: 006b6809 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7656: 012e601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7657: 00307535 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7658: 0086a721 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7659: 0080dc35 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7658: 0086a669 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7659: 0080db7d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7660: 0036909d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7661: 00555bb5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7662: 012e4852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7663: 012b524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7664: 012e61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7665: 0038b0d1 176 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7666: 012b2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7667: 0085952d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7667: 00859475 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7668: 0043a809 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7669: 00816e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7669: 00816ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7670: 012e4436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7671: 01206e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7672: 00779549 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7672: 00779491 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7673: 012ac464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7674: 012e4eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7675: 011e5468 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7676: 002c4d69 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7677: 005cdb19 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7678: 012e522c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7679: 012afe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7680: 006c1d95 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7680: 006c1cdd 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7681: 012e5386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7682: 005bc1d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7683: 012e486a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7684: 0043fb89 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7685: 00825801 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7685: 00825749 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7686: 012aa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7687: 007824b9 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7687: 00782401 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7688: 012a7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7689: 012ad794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7690: 005c7415 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7691: 012a7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7692: 0081e231 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7692: 0081e179 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7693: 01206de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7694: 002c34c5 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7695: 00815a35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7695: 0081597d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7696: 0033f35d 292 FUNC GLOBAL DEFAULT 12 cxl_create_dc_event_records_for_extents │ │ │ │ 7697: 012e3e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7698: 012aa270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7699: 012e3d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7700: 006be9a9 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7700: 006be8f1 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7701: 012b07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7702: 012b547c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7703: 012e3fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7704: 003a697d 1992 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7705: 0073226d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7705: 007321b5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7706: 012e3edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7707: 01179e68 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7708: 012e3d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7709: 006bea81 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7709: 006be9c9 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7710: 012b638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7711: 00804951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7711: 00804899 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7712: 002f3039 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7713: 005b968d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7714: 0075dd59 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7714: 0075dca1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7715: 012bb154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7716: 0053a571 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7717: 005a21fd 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7718: 012aae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7719: 012e542c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7720: 00732c59 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7720: 00732ba1 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7721: 012e4028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7722: 012e5362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7723: 0088eced 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7723: 0088ec35 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7724: 0032e511 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7725: 0058f98d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7726: 0083939d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7726: 008392e5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7727: 011efdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ 7728: 002e48a9 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7729: 011e4994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7730: 007888ed 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7731: 0087daf5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7730: 00788835 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7731: 0087da3d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7732: 005890f9 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7733: 012e5abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7734: 006beb81 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7735: 006dd219 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7734: 006beac9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7735: 006dd161 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7736: 012ac3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7737: 00825d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7737: 00825c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7738: 012e5c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7739: 00581e5d 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7740: 012b92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7741: 011efd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7742: 0080099d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7742: 008008e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7743: 012b57ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7744: 012e4ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7745: 002bd0dd 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7746: 00879d45 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7746: 00879c8d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7747: 012e4802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7748: 0032e0ed 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7749: 002c6d51 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7750: 00819e41 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7750: 00819d89 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7751: 012a98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7752: 011dc27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7753: 003f4021 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7754: 00871485 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7754: 008713cd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7755: 012aaf98 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7756: 0089d0a5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7756: 0089cfed 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7757: 012a97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7758: 012a54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7759: 012b4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7760: 012e46e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7761: 005280c9 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7762: 011fed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7763: 007e68e5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7763: 007e682d 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7764: 0059e729 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7765: 0086f765 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7765: 0086f6ad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7766: 012c3100 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7767: 012a8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7768: 004487cd 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7769: 002bb651 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7770: 012b9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7771: 0081b479 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7771: 0081b3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7772: 002bf739 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7773: 007e74d5 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7773: 007e741d 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7774: 012e4370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7775: 002dc0e5 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7776: 012bcb04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7777: 0075ca69 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7778: 00874951 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7777: 0075c9b1 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7778: 00874899 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7779: 01209c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7780: 005bb715 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7781: 00729bf5 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7781: 00729b3d 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7782: 005cb3d5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7783: 011e1f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7784: 00819451 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7785: 00748dd5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7784: 00819399 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7785: 00748d1d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7786: 012a86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7787: 0117aac0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7788: 006ce14d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7788: 006ce095 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ 7789: 0058fd41 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7790: 00801929 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7790: 00801871 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7791: 003fc0b1 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7792: 012e5c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7793: 005bc255 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7794: 007e87dd 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7794: 007e8725 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7795: 005d7db1 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_post_load │ │ │ │ 7796: 012e5ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7797: 004d4925 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7798: 012e604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7799: 002f72c9 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7800: 00448971 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7801: 007fa655 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7801: 007fa59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7802: 012109a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7803: 012a99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7804: 0121091c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7805: 006ce345 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7805: 006ce28d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7806: 012b23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7807: 004d0d8d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7808: 012b51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7809: 007f6e09 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7810: 007fc751 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7809: 007f6d51 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7810: 007fc699 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7811: 012e4bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7812: 005b20f9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7813: 012aa468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ 7814: 005ffa2d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7815: 005db02d 1408 FUNC GLOBAL DEFAULT 12 define_pm_cpregs │ │ │ │ 7816: 012e492c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7817: 0056c2ad 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ 7818: 005faf8d 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7819: 0083b459 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7820: 006dc411 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7819: 0083b3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7820: 006dc359 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7821: 012b3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7822: 006dc621 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7822: 006dc569 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7823: 002bebb9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7824: 00886271 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7825: 00a5b628 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7826: 007fb645 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7827: 006dc4c9 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7824: 008861b9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7825: 00a5b580 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7826: 007fb58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7827: 006dc411 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7828: 012e4f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7829: 012e437c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7830: 012e609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7831: 012a6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7832: 012bbf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7833: 01211264 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7834: 00732ddd 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7834: 00732d25 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7835: 012e44c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7836: 012a9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7837: 012112e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7838: 002fb605 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7839: 012e4bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7840: 00730a01 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7840: 00730949 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7841: 002bb201 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7842: 00847f59 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7842: 00847ea1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7843: 00380311 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7844: 006dc575 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7844: 006dc4bd 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7845: 012a68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7846: 012e60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7847: 011dc1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7848: 005301a1 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7849: 012e5176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7850: 012b5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7851: 0087ab7d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7851: 0087aac5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7852: 01210898 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7853: 00846f09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7853: 00846e51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7854: 01210814 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7855: 012e4068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7856: 012a8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7857: 012e50c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7858: 012e5c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7859: 002b3b15 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7860: 01213e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7861: 006d7285 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7862: 006d8189 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7861: 006d71cd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7862: 006d80d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7863: 012e4070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7864: 003094cd 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7865: 012e5962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7866: 012bcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7867: 012e583e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7868: 007305dd 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7868: 00730525 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7869: 01214db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7870: 004b4145 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7871: 0037fc81 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7872: 006d7185 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7873: 008096a9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7874: 006d8089 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7872: 006d70cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7873: 008095f1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7874: 006d7fd1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7875: 01214c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7876: 012a9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7877: 0084bda1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7878: 0085c83d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7877: 0084bce9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7878: 0085c785 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7879: 012e4758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7880: 00823d2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7880: 00823c75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7881: 004dd2c1 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7882: 012b52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7883: 0074f155 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7884: 0084c26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7883: 0074f09d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7884: 0084c1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7885: 01214d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7886: 002d3b41 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7887: 0078a691 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7887: 0078a5d9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7888: 012a9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7889: 012e5cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7890: 00861c1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7890: 00861b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7891: 012e5dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7892: 012b83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7893: 006d7205 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7893: 006d714d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7894: 012b3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7895: 006d8109 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7895: 006d8051 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7896: 003b0dc5 408 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7897: 005bb795 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7898: 012e5d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7899: 004e6ce9 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7900: 005c8da5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7901: 01214ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7902: 007805e5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7902: 0078052d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7903: 012b8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7904: 012a74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7905: 008027fd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7906: 0080b901 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7905: 00802745 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7906: 0080b849 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7907: 012e3c57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7908: 007c14c5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7908: 007c140d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7909: 012e5342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7910: 012bc86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7911: 005a2d4d 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7912: 012b680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7913: 012ace44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7914: 012ba874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7915: 012a8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ @@ -7921,324 +7921,324 @@ │ │ │ │ 7917: 012b9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7918: 002c42d9 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7919: 0120d0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7920: 002bb7e9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7921: 0120c488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7922: 012a6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7923: 011dc930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7924: 0077b4ed 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7924: 0077b435 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7925: 012aa978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7926: 0120d1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7927: 00aa7980 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7928: 0120c590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7929: 007e450d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7930: 00780b55 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7929: 007e4455 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7930: 00780a9d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7931: 012b4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7932: 012e62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7933: 012e3f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7934: 005ea08d 150 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7935: 0086f87d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7935: 0086f7c5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7936: 012e612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 7937: 005fed01 232 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7938: 007fa3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7938: 007fa309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7939: 005502ed 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7940: 012a6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7941: 012bb3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7942: 008183ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7943: 007be351 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7942: 00818335 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7943: 007be299 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7944: 0033f001 110 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7945: 012b3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7946: 005d8f0d 16 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7947: 0120d16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7948: 0084b519 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7948: 0084b461 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7949: 0120c50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7950: 012ac2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7951: 012b6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7952: 0055d741 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7953: 00665515 100 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7954: 012e41f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7955: 012e4360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7956: 011f6144 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7957: 0074d7e1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7957: 0074d729 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7958: 012e58cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7959: 0078504d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7960: 00799e9d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7959: 00784f95 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7960: 00799de5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7961: 002f90b5 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7962: 005609c1 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7963: 00524b21 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7964: 012e4650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7965: 012b14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7966: 005610bd 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7967: 006c7e11 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7967: 006c7d59 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7968: 012e3ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7969: 00328491 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7970: 0073ffe5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7970: 0073ff2d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7971: 005204d5 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7972: 005c9d9d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7973: 00503271 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7974: 011f834c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7975: 00824859 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7975: 008247a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7976: 0058663d 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7977: 00871265 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7977: 008711ad 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7978: 00508f55 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7979: 012e5120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7980: 0036798d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7981: 00865aa9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7981: 008659f1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7982: 012e59e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7983: 012acf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7984: 012a5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7985: 003eb6dd 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7986: 012e4336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7987: 0083e5b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7987: 0083e4f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7988: 011f60c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7989: 00766061 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7989: 00765fa9 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7990: 012e4dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7991: 005870fd 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7992: 011f82c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7993: 005d6451 86 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7994: 012e4f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7995: 004debf5 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7996: 012a55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7997: 0085af99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7998: 007319d1 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7997: 0085aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7998: 00731919 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7999: 005fbf51 50 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 8000: 012b0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 8001: 012e406e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 8002: 012e4a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 8003: 012a7080 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 8004: 00478109 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 8005: 004475bd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 8006: 002bc491 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 8007: 012e5f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 8008: 00328ccd 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 8009: 008257c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 8009: 0082570d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 8010: 012bda4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 8011: 012e5d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 8012: 007ee395 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 8013: 007557dd 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 8014: 0083fdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 8012: 007ee2dd 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 8013: 00755725 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 8014: 0083fd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 8015: 012ba784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 8016: 007f3a6d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 8016: 007f39b5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 8017: 0033f085 122 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 8018: 012bafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 8019: 011f8244 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 8020: 008098dd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 8021: 007df579 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 8020: 00809825 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 8021: 007df4c1 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 8022: 00519569 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 8023: 011dc174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 8024: 012e5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 8025: 0078255d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 8026: 00847389 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 8025: 007824a5 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 8026: 008472d1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 8027: 012e411a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 8028: 00861405 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 8028: 0086134d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 8029: 012b5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 8030: 012e4b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 8031: 012ada44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 8032: 0121199c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 8033: 005daf89 80 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 8034: 012e4342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 8035: 012e39a5 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 8036: 012ae650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 8037: 005364e1 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 8038: 002ecad1 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 8039: 0077a749 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 8040: 008a2fb5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 8039: 0077a691 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 8040: 008a2efd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 8041: 012e616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 8042: 012e4708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 8043: 006c7b01 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ - 8044: 006e2bc5 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ + 8043: 006c7a49 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 8044: 006e2b0d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ 8045: 002c69d9 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 8046: 00448821 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 8047: 002e7791 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 8048: 012b90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 8049: 011ea69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ - 8050: 006e2d09 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ + 8050: 006e2c51 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ 8051: 0055644d 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 8052: 0056f2bd 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 8053: 003285ed 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 8054: 0054fe7d 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 8055: 005cfb75 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 8056: 00517bc9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 8057: 012e429a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 8058: 012af520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 8059: 012b74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 8060: 0082a869 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 8060: 0082a7b1 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 8061: 011ea7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 8062: 0078b86d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 8062: 0078b7b5 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 8063: 012ace54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 8064: 002ca301 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 8065: 012e5bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ - 8066: 006e2e4d 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ + 8066: 006e2d95 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ 8067: 012e4d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 8068: 012e5c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 8069: 0081ed9d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 8069: 0081ece5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 8070: 00326805 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 8071: 008328a1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 8072: 00891ce9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 8071: 008327e9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 8072: 00891c31 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 8073: 012b58ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 8074: 011ea720 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 8075: 00aa7908 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 8076: 012e4f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 8077: 005b8da9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 8078: 00819375 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 8078: 008192bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 8079: 0041b8d5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 8080: 0076b221 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 8080: 0076b169 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 8081: 01179e08 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 8082: 012e635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 8083: 0072ca61 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 8083: 0072c9a9 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 8084: 0050e2bd 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 8085: 006e0da9 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 8086: 00781b15 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 8085: 006e0cf1 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 8086: 00781a5d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 8087: 012ad004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 8088: 012e53ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ - 8089: 006e2f7d 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ + 8089: 006e2ec5 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ 8090: 012ad3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 8091: 012a5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 8092: 012e3984 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 8093: 012b4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 8094: 0084aac9 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 8094: 0084aa11 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 8095: 00306c19 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 8096: 0081d1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 8096: 0081d111 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 8097: 011f414c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 8098: 004d0a31 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 8099: 004acda1 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ - 8100: 006e3105 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ + 8100: 006e304d 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ 8101: 012e59ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 8102: 012ad824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 8103: 0073189d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 8103: 007317e5 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 8104: 01208390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 8105: 012e6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 8106: 0083ffa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 8106: 0083fef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 8107: 011f40c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 8108: 01208204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 8109: 012b773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 8110: 012e4838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 8111: 012ab154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 8112: 005c0d8d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 8113: 007e366d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 8113: 007e35b5 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 8114: 0120830c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 8115: 0032df89 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 8116: 005247ed 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 8117: 012aeba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 8118: 012e42d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ - 8119: 006e3295 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ + 8119: 006e31dd 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ 8120: 005036a1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 8121: 0087d499 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 8121: 0087d3e1 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 8122: 012abc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 8123: 011ee818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 8124: 012026c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 8125: 012b0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 8126: 012e42a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 8127: 012acdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 8128: 012ad214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 8129: 0029455d 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 8130: 011f4044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 8131: 005e4735 1028 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 8132: 01208288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 8133: 00733e21 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 8133: 00733d69 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 8134: 012b532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 8135: 005a9fe5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 8136: 005cb545 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 8137: 011ee794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 8138: 007eee3d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 8139: 00870761 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 8138: 007eed85 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 8139: 008706a9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 8140: 003fbd21 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 8141: 0084cb91 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 8141: 0084cad9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 8142: 012b3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 8143: 00817129 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 8143: 00817071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 8144: 012e4b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 8145: 0054a2c9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 8146: 007636c9 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 8147: 008146e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 8148: 0070fad5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 8146: 00763611 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 8147: 0081462d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 8148: 0070fa1d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 8149: 0050834d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 8150: 012a781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 8151: 00440391 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 8152: 012e5834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 8153: 012ba9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 8154: 012e5692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 8155: 012e552e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 8156: 012a9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 8157: 012e5ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 8158: 00518c11 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 8159: 00789a7d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 8160: 00874c8d 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 8161: 007fa709 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 8159: 007899c5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 8160: 00874bd5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 8161: 007fa651 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 8162: 005173ad 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 8163: 012a87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 8164: 012af850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 8165: 012af0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 8166: 012e4326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 8167: 012e57cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8168: 012b504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8169: 012bc2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8170: 012b2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8171: 008056a9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8172: 00733b61 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8171: 008055f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8172: 00733aa9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8173: 012e62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8174: 005b8e21 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8175: 00573ce1 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 8176: 0059e97d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8177: 004e33a5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8178: 012b6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8179: 007fb5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8179: 007fb515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8180: 012b1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8181: 0070e629 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8181: 0070e571 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8182: 00586ba9 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8183: 0120abc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls_idx │ │ │ │ 8184: 012e4588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8185: 0045464d 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8186: 00331bb1 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8187: 007aac5d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8187: 007aaba5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8188: 012e5156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8189: 012e4dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8190: 012e4510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8191: 01211894 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8192: 00328929 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 8193: 005b346d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8194: 007200d5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8194: 0072001d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8195: 012acde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8196: 0044653d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8197: 00532105 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8198: 00508be9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8199: 00664ba9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8200: 0050187d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8201: 012bc06c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8202: 012e5392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8203: 0086b5ed 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8203: 0086b535 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8204: 00518a05 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8205: 011f3fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8206: 012b641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8207: 005ccbb1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ - 8208: 006e3405 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ + 8208: 006e334d 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ 8209: 012b4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8210: 00664631 40 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8211: 011f3f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ 8212: 012aecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 8213: 00536171 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 8214: 002fde75 160 FUNC GLOBAL DEFAULT 12 acpi_memory_plug_cb │ │ │ │ 8215: 012b99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 8216: 011f8874 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270h │ │ │ │ 8217: 012b63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_EVENT │ │ │ │ 8218: 012ad4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ 8219: 012e3ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_PRE_SAVE_DSTATE │ │ │ │ 8220: 012b0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_CB_EVENT │ │ │ │ 8221: 012ae5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ - 8222: 006e3581 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ + 8222: 006e34c9 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ 8223: 012ba3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 8224: 012e53fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_RESET_DSTATE │ │ │ │ 8225: 012e58c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8226: 012e52be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8227: 0032e63d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8228: 00294735 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8229: 012add54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8230: 012b5c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8231: 002bb5f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8232: 00827441 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8233: 0082aff9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8232: 00827389 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8233: 0082af41 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8234: 012a6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8235: 011f87f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8236: 011f3eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8237: 012b758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8238: 00581dd5 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8239: 012e3c2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8240: 012a9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8249,97 +8249,97 @@ │ │ │ │ 8245: 012babb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 8246: 012aab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8247: 012b2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8248: 01217b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8249: 0054624d 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8250: 012b104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8251: 002ec7e9 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8252: 0071e8d9 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8253: 0084bb21 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8252: 0071e821 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8253: 0084ba69 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8254: 011ea510 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8255: 012058c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8256: 012b734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8257: 0084a0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8258: 00829615 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8257: 0084a01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8258: 0082955d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8259: 01205738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8260: 012e40b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8261: 003299d5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8262: 012e467c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8263: 012e61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8264: 01205840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8265: 012e43c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ 8266: 0120f89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_4b │ │ │ │ - 8267: 007af629 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8267: 007af571 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8268: 011ea618 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8269: 012b22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8270: 0061cccd 152 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8271: 0053700d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8272: 008075d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8273: 0072c30d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8272: 00807521 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8273: 0072c255 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8274: 002fcef1 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8275: 011dba3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8276: 012057bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8277: 0080667d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8277: 008065c5 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ 8278: 002c1cd5 148 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8279: 011ea594 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ 8280: 002c1d69 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8281: 0089a419 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8282: 0084e5dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8281: 0089a361 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8282: 0084e525 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 8283: 005ff88d 56 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8284: 012aa7ec 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8285: 005881e9 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8286: 012af460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8287: 005069b9 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8288: 012e48f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8289: 012e4cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 8290: 00709661 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 8290: 007095a9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 8291: 002f7219 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8292: 005d7cc5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_get_vls │ │ │ │ 8293: 002c8ec1 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8294: 0084c4c5 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8294: 0084c40d 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8295: 012e4332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8296: 0081d421 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8296: 0081d369 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8297: 012e3ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8298: 00786f35 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8298: 00786e7d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8299: 012e5b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8300: 0056cd15 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8301: 012b1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8302: 0085e971 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8302: 0085e8b9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8303: 012e3c3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8304: 00509951 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8305: 012e557c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8306: 012b068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8307: 012e4558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8308: 00733fb1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8308: 00733ef9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8309: 0055d155 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8310: 00889ef5 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8310: 00889e3d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8311: 012b6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8312: 011e1fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8313: 0051aa9d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8314: 012b1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8315: 002bb759 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8316: 012a9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 8317: 00524a75 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8318: 00729581 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8319: 00729bcd 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8318: 007294c9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8319: 00729b15 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8320: 004aa4e5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8321: 012a8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8322: 012e48a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8323: 012e4d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8324: 012e5d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8325: 00826d7d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8325: 00826cc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8326: 012a6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8327: 00767369 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8328: 007f75bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8327: 007672b1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8328: 007f7505 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8329: 00505e3d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8330: 012e42c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8331: 0031a621 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8332: 012a8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8333: 012b8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8334: 0086d455 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8334: 0086d39d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8335: 012b1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8336: 011e8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8337: 012a8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8338: 012acd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 8339: 005a97e5 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8340: 002bbc39 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8341: 012e62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -8349,714 +8349,714 @@ │ │ │ │ 8345: 012e5072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8346: 012e629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8347: 005b8e9d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8348: 004ecb31 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 8349: 005a3205 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8350: 00328e2d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8351: 011fac8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8352: 00853f61 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8352: 00853ea9 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8353: 012b0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 8354: 004d3b99 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 8355: 00855561 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8355: 008554a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8356: 012bbca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8357: 012a5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8358: 012a5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8359: 005cebc9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 8360: 012e4bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8361: 012e5c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8362: 00886f49 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8362: 00886e91 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8363: 012e4988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8364: 012e57b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8365: 012e5332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8366: 012e58d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8367: 00516821 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8368: 00726501 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8368: 00726449 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8369: 011fac08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8370: 00870f31 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8371: 0089be31 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8372: 00872a85 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8370: 00870e79 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8371: 0089bd79 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8372: 008729cd 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8373: 011e961c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8374: 012b74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8375: 002c6c29 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8376: 00730181 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8376: 007300c9 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8377: 012e4a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8378: 0043fb41 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8379: 012b6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 8380: 0120fcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_4b │ │ │ │ 8381: 005cc7d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8382: 012b534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8383: 012b33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8384: 002bb5d1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8385: 00505ca1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8386: 012adb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8387: 00738b29 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8387: 00738a71 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8388: 011db9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8389: 006e59cd 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8389: 006e5915 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8390: 01177aa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8391: 012a7d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8392: 00740e6d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8392: 00740db5 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 8393: 00523d45 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8394: 012e48fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8395: 00333801 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8396: 0076eadd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8396: 0076ea25 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8397: 0054cec9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8398: 012b37b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8399: 012aaeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 8400: 002e8981 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8401: 012bda2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8402: 012e6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8403: 0075dd25 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8403: 0075dc6d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8404: 012e691a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8405: 0078231d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8405: 00782265 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8406: 012b64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8407: 012e5e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8408: 0078daa5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8409: 0087ac1d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8408: 0078d9ed 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8409: 0087ab65 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8410: 012bb394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8411: 00819299 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8412: 0089a7e9 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8411: 008191e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8412: 0089a731 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8413: 002f60f5 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8414: 0086539d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8414: 008652e5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8415: 012e3fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8416: 0072e345 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8417: 00790fed 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8416: 0072e28d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8417: 00790f35 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8418: 00568c85 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8419: 012e5e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8420: 012a6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8421: 012e687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8422: 012aef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8423: 002b7759 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8424: 004e3589 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8425: 012b8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8426: 0085162d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8427: 0083b2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8426: 00851575 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8427: 0083b1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8428: 002c4141 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 8429: 0059f4c1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8430: 012e3cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8431: 012e3c89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8432: 011f7248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8433: 012a4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8434: 0117b1e4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8435: 0078925d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8435: 007891a5 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8436: 005b9d35 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 8437: 00858d85 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 8437: 00858ccd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 8438: 012bd99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8439: 011f71c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8440: 012e5b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8441: 012a8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8442: 00740819 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8442: 00740761 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8443: 012aa3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8444: 006dfe85 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8445: 008946e1 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8446: 006dff7d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8447: 007ee275 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8444: 006dfdcd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8445: 00894629 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8446: 006dfec5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8447: 007ee1bd 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8448: 002b77e1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8449: 012a4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8450: 012bb6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8451: 006e0075 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8451: 006dffbd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8452: 012e446c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8453: 012b9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8454: 012bc398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8455: 012e5742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8456: 0039920d 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8457: 01201a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8458: 002bea0d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8459: 012e5734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8460: 005d6a81 260 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8461: 007aaa49 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8461: 007aa991 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8462: 012a9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8463: 012113f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8464: 012e4a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8465: 0053a42d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 8466: 00529b71 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8467: 005ba0e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8468: 005fb2a5 94 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8469: 004edfd5 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8470: 012019dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8471: 011f7140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8472: 012b67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8473: 012e5310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8474: 00504175 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8475: 012a6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8476: 0086f885 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8476: 0086f7cd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8477: 005cd6c5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8478: 012b23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8479: 007be251 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8479: 007be199 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8480: 002f9d65 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8481: 008a24dd 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8481: 008a2425 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8482: 012a4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8483: 012e48b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8484: 012a71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8485: 012afa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8486: 012b2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8487: 01178888 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8488: 0086f825 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8488: 0086f76d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8489: 012e54b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8490: 00587505 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8491: 012e5096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8492: 00816cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8492: 00816bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8493: 01201958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8494: 012b2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8495: 012ac234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8496: 0080e475 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8496: 0080e3bd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8497: 00547375 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8498: 004a6229 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8499: 012e506e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8500: 012e5d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8501: 0084c4c9 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8502: 00843ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8501: 0084c411 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8502: 008439fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8503: 012e4a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8504: 007f17b1 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8504: 007f16f9 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8505: 012e5e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8506: 012e5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8507: 007426c5 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8507: 0074260d 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8508: 012e5cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8509: 012018d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8510: 012e61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8511: 006fc551 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8511: 006fc499 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8512: 012e5394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8513: 012e52f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8514: 012a91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8515: 01201850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8516: 00807cbd 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8517: 0066ca19 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8516: 00807c05 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8517: 0066c9e5 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8518: 002c3005 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8519: 00825879 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8519: 008257c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8520: 00571915 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8521: 002bc5b1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8522: 011db934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8523: 012e54c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8524: 012b8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8525: 012e45de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8526: 012ba2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8527: 00445535 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8528: 012e544a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8529: 012e57da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8530: 012e51b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8531: 0081bfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8531: 0081beed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8532: 012e5406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8533: 007fd41d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8533: 007fd365 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8534: 010ad180 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8535: 0076ea2d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8535: 0076e975 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8536: 011de0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8537: 012e3c6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8538: 012017cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8539: 012e3c42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8540: 004aa949 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8541: 0085d7d9 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8541: 0085d721 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8542: 011de484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8543: 006d1019 276 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8544: 006dff01 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8545: 007d5471 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8546: 006dfff9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8543: 006d0f61 276 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8544: 006dfe49 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8545: 007d53b9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8546: 006dff41 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8547: 012ab8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8548: 012ab194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8549: 006e00f1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8550: 00870089 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8551: 0086c7bd 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8549: 006e0039 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8550: 0086ffd1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8551: 0086c705 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8552: 005690cd 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8553: 012e62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8554: 012afe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8555: 012e5ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8556: 0121136c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8557: 012e4138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8558: 005fb379 42 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8559: 012e57aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8560: 012b0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8561: 0081c6d5 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8562: 0075cf0d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8561: 0081c61d 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8562: 0075ce55 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8563: 012e417c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8564: 012b2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8565: 00820b31 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8565: 00820a79 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8566: 012e46ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8567: 012e54be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8568: 011f93cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8569: 0055fad5 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8570: 0084efd5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8570: 0084ef1d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8571: 002a519d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8572: 012bc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8573: 005dacfd 78 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ 8574: 0052a04d 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8575: 0074f0b1 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8575: 0074eff9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8576: 012e476a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8577: 011f7560 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8578: 0086d4a1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8578: 0086d3e9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8579: 012b8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8580: 012a4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8581: 005fd141 136 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8582: 012b44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8583: 0117a254 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8584: 011f9348 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8585: 007493a1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8586: 0087bcb1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8585: 007492e9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8586: 0087bbf9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8587: 002bb065 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8588: 011f74dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ 8589: 005a31ed 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8590: 012b093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8591: 002bc371 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8592: 00800c6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8592: 00800bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8593: 011f7878 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8594: 012b3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8595: 011f91bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8596: 00454655 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8597: 012e4190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8598: 012b720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8599: 012bae48 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8600: 0072c625 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8600: 0072c56d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8601: 00448449 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8602: 012e431a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8603: 011f77f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8604: 012e43de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8605: 00a5d660 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8605: 00a5d5b8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8606: 002b3549 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8607: 00840e91 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8608: 0086ab41 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8609: 0089a61d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8607: 00840dd9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8608: 0086aa89 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8609: 0089a565 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8610: 012e58e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8611: 011f9138 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ 8612: 005c903d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8613: 012a7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8614: 012b537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8615: 011f7458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8616: 0081c209 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8616: 0081c151 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8617: 012e632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8618: 00886c29 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8618: 00886b71 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8619: 0051a775 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8620: 012e3dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8621: 012e40ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8622: 012b1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8623: 002b3175 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8624: 012bbcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8625: 012e55ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8626: 011f7770 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8627: 012131d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8628: 005cf19d 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8629: 00831259 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8629: 008311a1 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8630: 012bb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8631: 0120c170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8632: 00810a95 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8633: 0087bd25 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8634: 0089c221 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8632: 008109dd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8633: 0087bc6d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8634: 0089c169 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8635: 012e4376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8636: 00536fb1 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8637: 00845b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8637: 00845aad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8638: 011f90b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8639: 0117a84c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8640: 0120c278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8641: 012a7e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8642: 012e5a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8643: 012bc788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8644: 0061e1c1 200 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8645: 004aca59 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8646: 012e4b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8647: 0075f15d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8647: 0075f0a5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8648: 012e5706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8649: 012b3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8650: 011f9030 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8651: 00889b8d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8651: 00889ad5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8652: 0120c1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8653: 00764ec9 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8653: 00764e11 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8654: 012b6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8655: 0085d859 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8655: 0085d7a1 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8656: 012abfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8657: 012e605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8658: 002f3fe5 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8659: 007fadd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8660: 007b8669 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8661: 00811651 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8659: 007fad1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8660: 007b85b1 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8661: 00811599 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8662: 012a63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8663: 00851fe9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8664: 0088d699 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8663: 00851f31 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8664: 0088d5e1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8665: 012ba644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8666: 012e55a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8667: 012e498a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8668: 012e3d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8669: 007b53e1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8669: 007b5329 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8670: 00555a05 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8671: 012e4fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8672: 012b561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8673: 012e5d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8674: 00664699 80 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8675: 012c309c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8676: 002c7059 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8677: 012e4c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8678: 012a777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8679: 00561aa1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8680: 0043b561 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8681: 012e4308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8682: 0084a189 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8682: 0084a0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8683: 005b8491 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8684: 002bba11 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8685: 0086fe91 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8685: 0086fdd9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8686: 012a8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8687: 005b0161 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8688: 00a77b74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8688: 00a77acc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8689: 012a9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8690: 002f4911 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8691: 012e4a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8692: 012b550c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8693: 012bc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8694: 003fc0e9 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8695: 012b84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8696: 002bb629 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8697: 007e87f1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8697: 007e8739 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8698: 011f0a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8699: 011e8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8700: 011e91fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8701: 0055f8bd 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8702: 012e4b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8703: 0058fb2d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8704: 006d463d 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8704: 006d4585 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ 8705: 011f099c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8706: 005697d5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8707: 012e5144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8708: 012b1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8709: 006d3695 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8710: 0084d61d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8709: 006d35dd 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8710: 0084d565 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8711: 012e5eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8712: 012c1fac 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8713: 007ff8b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8713: 007ff801 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8714: 00550745 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8715: 004435e9 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8716: 012e3eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8717: 012e3c62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8718: 012e52a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8719: 005a9695 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8720: 012e54c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8721: 012a9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8722: 007e4671 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8723: 007fffc5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8722: 007e45b9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8723: 007fff0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8724: 005d2151 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8725: 012bc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8726: 00516f61 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8727: 005d0d39 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8728: 006d402d 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8728: 006d3f75 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8729: 004d3905 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8730: 012a8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8731: 011f0918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8732: 00585795 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8733: 012a6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8734: 012e572a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8735: 005cdc0d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8736: 012e58c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8737: 012e5bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8738: 0087a51d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8738: 0087a465 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8739: 012a66a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8740: 006dd299 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8740: 006dd1e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8741: 012ac454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8742: 012e57d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8743: 0086f769 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8743: 0086f6b1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8744: 012e685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8745: 012a82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8746: 006dd4c1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8746: 006dd409 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8747: 012bbc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8748: 00749405 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8748: 0074934d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8749: 012af760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8750: 012bac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8751: 00729f89 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8751: 00729ed1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8752: 011e24f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8753: 0038056d 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8754: 0055c72d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8755: 004ddc15 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8756: 011f1680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8757: 00515fbd 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8758: 012c1a38 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8759: 012b0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8760: 002dc035 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8761: 002b32d9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8762: 011f15fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8763: 0083b279 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8764: 00851a65 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8765: 00819ce9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8763: 0083b1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8764: 008519ad 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8765: 00819c31 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8766: 012a69d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8767: 0086a861 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8767: 0086a7a9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8768: 012e4cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8769: 0055f46d 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8770: 008465b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8770: 008464fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8771: 002beb85 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8772: 012bf4b8 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8773: 012ad044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8774: 012e6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8775: 012e621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8776: 01155bfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8777: 006b7345 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8777: 006b728d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8778: 012e62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8779: 012b3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8780: 012098b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8781: 0081d331 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8781: 0081d279 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8782: 012ac774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8783: 006bc42d 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8783: 006bc375 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8784: 011f1578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8785: 006cfa7d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8785: 006cf9c5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8786: 012afdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8787: 006cfb65 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8788: 0078fd75 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8787: 006cfaad 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8788: 0078fcbd 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8789: 012a7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8790: 01209830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8791: 012e510a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8792: 007122f1 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8792: 00712239 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8793: 005d0e51 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8794: 0055c9b5 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8795: 0077832d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8795: 00778275 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8796: 012a86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8797: 00853771 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8797: 008536b9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8798: 012e489c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8799: 002c5251 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8800: 012b558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8801: 008312dd 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8801: 00831225 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8802: 012e612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8803: 0073c2b5 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8803: 0073c1fd 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8804: 00585331 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8805: 012e504e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8806: 012bd8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8807: 006d5eb5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8807: 006d5dfd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8808: 012b2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8809: 012b2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8810: 004d3ac5 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8811: 0046daad 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8812: 005b8f91 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8813: 012e5f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8814: 012e555e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8815: 012e44f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8816: 004d26f9 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8817: 012e48c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8818: 0088eff1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8818: 0088ef39 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8819: 012e48fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8820: 012a5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8821: 0076f07d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8821: 0076efc5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8822: 002c6e95 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8823: 012e3c1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8824: 002c6ed5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8825: 00788c71 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8825: 00788bb9 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8826: 012bb9a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8827: 012e403a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8828: 0088fe21 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8828: 0088fd69 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8829: 012e4718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8830: 012a801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8831: 007809d5 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8831: 0078091d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8832: 00517bf1 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8833: 005604a9 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8834: 012b8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8835: 012a8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8836: 0085180d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8837: 0072b451 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8838: 0085ddc5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8836: 00851755 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8837: 0072b399 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8838: 0085dd0d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8839: 005176ad 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8840: 012e44a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8841: 007a7459 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8842: 008141a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8843: 00774711 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8841: 007a73a1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8842: 008140f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8843: 00774659 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8844: 004e7101 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8845: 007fa1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8845: 007fa129 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8846: 012e5440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8847: 00aa10bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ 8848: 005cbb19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8849: 0087ff51 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8849: 0087fe99 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8850: 012e5b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8851: 012e3e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8852: 006fec65 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8852: 006febad 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8853: 012ad244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8854: 012e5e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8855: 012ac334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8856: 00784c05 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8857: 007a65b5 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8856: 00784b4d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8857: 007a64fd 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8858: 002e76b1 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8859: 012e3d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8860: 012e60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8861: 012b51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8862: 0085d2d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8862: 0085d21d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8863: 011dfed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8864: 012b2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8865: 00872c59 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8866: 00888705 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8865: 00872ba1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8866: 0088864d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8867: 0033e825 228 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8868: 007ef615 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8868: 007ef55d 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8869: 012e5272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8870: 004ee89d 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8871: 012bb694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8872: 0117af98 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8873: 002bb5c1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8874: 00a87474 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8874: 00a873cc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8875: 002f7db1 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8876: 012e3fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8877: 012e6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8878: 00729595 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8878: 007294dd 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8879: 012ad924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8880: 012e614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8881: 00784bfd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8882: 006cf6d5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8881: 00784b45 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8882: 006cf61d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ 8883: 00525111 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8884: 012b25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8885: 006cf7c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8885: 006cf709 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8886: 012ac214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8887: 012e3f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8888: 012e5066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8889: 00854555 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8889: 0085449d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8890: 012e4052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8891: 012e3d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8892: 002f986d 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8893: 012e51ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8894: 012b08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8895: 012af3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8896: 012b9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8897: 012e560c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8898: 012b52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8899: 00729d71 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8899: 00729cb9 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8900: 012bd5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8901: 012e5bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8902: 012e4644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8903: 0085ea4d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8904: 0072dc09 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8903: 0085e995 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8904: 0072db51 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8905: 005b9019 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8906: 012e464e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8907: 00765355 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8907: 0076529d 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8908: 0059f6f1 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8909: 012b1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8910: 002a7025 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8911: 012e47ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8912: 012e576e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8913: 004f5369 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8914: 00850e4d 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8914: 00850d95 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8915: 012e5194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8916: 008340d1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8916: 00834019 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8917: 012e4e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8918: 0085b269 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8918: 0085b1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8919: 012af0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8920: 012e60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8921: 005c8445 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8922: 00328b8d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8923: 012e5f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8924: 00704271 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8925: 007f28ed 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8924: 007041b9 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8925: 007f2835 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8926: 005d10bd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8927: 012bc198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8928: 005ba8a9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8929: 012e492a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8930: 012e43be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8931: 012bc92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8932: 012b3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8933: 0075b8e9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8933: 0075b831 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8934: 0117a570 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8935: 011fa344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8936: 012b631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8937: 004472a1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8938: 012e4d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8939: 012e4d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8940: 012b7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8941: 012ae7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8942: 012e48ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8943: 005bb151 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8944: 011fa2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8945: 012e48e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8946: 009d27ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8947: 00842c89 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8948: 007b0079 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8949: 0081d061 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8946: 009d2704 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8947: 00842bd1 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8948: 007affc1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8949: 0081cfa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8950: 012abcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8951: 002c2719 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8952: 005cbd61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8953: 011dfe4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8954: 008704fd 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8954: 00870445 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8955: 00551bc1 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8956: 007e4721 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8956: 007e4669 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8957: 012ba814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8958: 00390d49 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8959: 012e5a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8960: 012e562a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8961: 0083361d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8961: 00833565 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8962: 012bb2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8963: 0083f955 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8963: 0083f89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8964: 011fa23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8965: 012e512e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8966: 007aed3d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8966: 007aec85 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8967: 012a8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8968: 012aaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8969: 012e4dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8970: 011e51d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8971: 012e56c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8972: 012e626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8973: 005c6e9d 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8974: 012e4cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8975: 00814e11 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8975: 00814d59 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8976: 012e4924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8977: 0086fc95 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8977: 0086fbdd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8978: 012adb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8979: 012ba978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8980: 00818da1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8980: 00818ce9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8981: 012bdb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8982: 012b8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8983: 012e4bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8984: 008935a9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8984: 008934f1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8985: 012b59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8986: 006d54b1 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8986: 006d53f9 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8987: 012e4130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8988: 003f4509 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8989: 0082146d 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8989: 008213b5 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8990: 0052eafd 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8991: 005d7af9 44 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8992: 012e42fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8993: 00886e01 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8993: 00886d49 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8994: 012e55f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8995: 005f7449 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8996: 006d52f5 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8996: 006d523d 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8997: 00aa7930 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8998: 006c2d75 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8998: 006c2cbd 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8999: 012b8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 9000: 01213154 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ 9001: 005f74cd 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 9002: 0085f945 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 9003: 00885e59 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 9002: 0085f88d 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 9003: 00885da1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 9004: 012b4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 9005: 012ac6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 9006: 012aceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 9007: 00558e05 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 9008: 008226e9 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 9008: 00822631 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 9009: 005cf0c9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 9010: 01216d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ 9011: 005f7331 278 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 9012: 012b8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 9013: 0076e8c5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 9014: 006d53d5 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 9013: 0076e80d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 9014: 006d531d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ 9015: 005233e1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 9016: 012ba484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 9017: 012b7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 9018: 002f6471 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 9019: 0041be09 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 9020: 005c8389 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 9021: 00558665 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 9022: 012a8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 9023: 0080be65 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 9023: 0080bdad 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 9024: 0043c309 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 9025: 002c384d 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 9026: 012e5cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 9027: 002ca651 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 9028: 011fa1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 9029: 00822f3d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 9029: 00822e85 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 9030: 012e3fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 9031: 012a68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 9032: 01216fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ 9033: 012e586a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 9034: 012ae830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 9035: 0053eced 196 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 9036: 012a6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 9037: 012e4c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 9038: 011fa134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 9039: 00665bd1 100 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 9040: 009d23d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 9040: 009d232c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 9041: 0120f608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 9042: 0056d3a5 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 9043: 012ad564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 9044: 012bc1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 9045: 012e614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 9046: 012b99e0 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 9047: 00852ac5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 9047: 00852a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 9048: 0120f710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 9049: 005b90a1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 9050: 011e8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 9051: 007a8165 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 9051: 007a80ad 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 9052: 012ad204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 9053: 005a19a9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 9054: 00559cb5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 9055: 012badc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 9056: 00331a21 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 9057: 012e42dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 9058: 002bb649 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -9068,184 +9068,184 @@ │ │ │ │ 9064: 00292f39 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 9065: 012b2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 9066: 00541721 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 9067: 012a7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 9068: 012e3ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 9069: 002bb639 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 9070: 0058fa31 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 9071: 007326ed 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 9071: 00732635 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 9072: 012acf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 9073: 012e528e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 9074: 012e4cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 9075: 012af210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 9076: 00784fcd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 9077: 006c0645 108 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 9076: 00784f15 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 9077: 006c058d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 9078: 012e532a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 9079: 00569725 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 9080: 002c6f95 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 9081: 011f4464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 9082: 012e59f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 9083: 012e4e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 9084: 012b4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 9085: 012a503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 9086: 012ac5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 9087: 011ef058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 9088: 00735641 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 9089: 006c06b1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 9088: 00735589 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 9089: 006c05f9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 9090: 01211a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 9091: 00726691 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 9091: 007265d9 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 9092: 012e528a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 9093: 0084e839 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 9094: 008190d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 9093: 0084e781 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 9094: 00819019 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 9095: 012b8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 9096: 012e5d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 9097: 005a9dc5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 9098: 005f6e0d 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 9099: 011f43e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 9100: 012e3d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 9101: 00549bd1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 9102: 005f726d 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 9103: 012a5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 9104: 011dfdc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 9105: 004550d5 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 9106: 006dd0bd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 9106: 006dd005 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 9107: 011eefd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 9108: 012b24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 9109: 012e4f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 9110: 005f6e7d 74 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ 9111: 005f72f1 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 9112: 012e3c7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 9113: 0050842d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 9114: 005fc669 424 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 9115: 006c0745 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 9115: 006c068d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 9116: 012e481c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 9117: 009f4068 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 9118: 007425a5 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 9117: 009f3fc0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 9118: 007424ed 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 9119: 012e60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 9120: 012b91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 9121: 002a4fed 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ 9122: 005f7155 278 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ 9123: 005f6d6d 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 9124: 007490c1 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 9124: 00749009 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 9125: 012e42e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 9126: 012ab944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 9127: 012e535e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 9128: 012e4728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 9129: 00519239 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 9130: 012e4300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 9131: 00549935 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 9132: 012e538a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 9133: 005b5d01 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 9134: 012e4432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 9135: 007f1ee1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 9135: 007f1e29 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 9136: 012e59b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 9137: 01216f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 9138: 00859945 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 9138: 0085988d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 9139: 012e5dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 9140: 011e1dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 9141: 007e2a21 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 9141: 007e2969 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 9142: 012e3c2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 9143: 00445a6d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 9144: 00865ed5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 9144: 00865e1d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 9145: 00506f75 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 9146: 002ec345 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 9147: 0052fa25 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 9148: 012b1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 9149: 012e3fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 9150: 00852281 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 9151: 007b05e5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 9152: 0077acf5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 9150: 008521c9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 9151: 007b052d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 9152: 0077ac3d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 9153: 004f4dbd 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 9154: 00669b09 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 9154: 00669ad5 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 9155: 012a78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 9156: 01208d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 9157: 012e428c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 9158: 00331a65 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 9159: 003ea8e9 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 9160: 012e47f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 9161: 005189b9 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 9162: 00524e25 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 9163: 012a74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 9164: 007eefa5 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 9165: 007633e9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 9166: 00869bb5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 9164: 007eeeed 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 9165: 00763331 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 9166: 00869afd 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 9167: 012e6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 9168: 012b4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 9169: 011fed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 9170: 012e3ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 9171: 012e5768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9172: 0117879c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 9173: 0085b79d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 9173: 0085b6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 9174: 0029565d 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 9175: 012e4e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 9176: 012e5da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 9177: 005b5c41 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 9178: 012a6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 9179: 007f70b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 9179: 007f6ffd 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 9180: 002f5471 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 9181: 002babf1 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 9182: 012a82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9183: 00537139 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9184: 012e4578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9185: 0074ea61 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9185: 0074e9a9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9186: 012b9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9187: 012abd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9188: 008173bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9188: 00817305 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9189: 012ab8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9190: 00725e09 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9191: 00815655 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9190: 00725d51 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9191: 0081559d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9192: 012b747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9193: 012b8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9194: 012b1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9195: 006d6089 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9196: 008222ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9197: 00773765 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9195: 006d5fd1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9196: 008221f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9197: 007736ad 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9198: 005766f1 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9199: 012db088 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9200: 012e5544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9201: 0080e5e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9202: 00789979 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9201: 0080e529 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9202: 007898c1 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9203: 012e6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9204: 012a6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9205: 012e47dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9206: 012e4956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 9207: 002e6dc9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9208: 012e5bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 9209: 005f698d 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9210: 012a6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9211: 002b73d1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9212: 0084782d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9213: 00790909 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9212: 00847775 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9213: 00790851 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9214: 012e5c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9215: 011dd9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9216: 012bdc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9217: 012e5a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9218: 00325f21 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9219: 006e9e9d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9219: 006e9de5 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9220: 012e5d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9221: 00801fe9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9221: 00801f31 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9222: 012e53ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 9223: 005f6a05 4 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9224: 00541259 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9225: 0080114d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9225: 00801095 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9226: 012e447c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9227: 012b4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9228: 00741dbd 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9228: 00741d05 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9229: 012e47e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9230: 012e5ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9231: 002ca115 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9232: 012b0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9233: 003366bd 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9234: 012b1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9235: 0089e01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 9236: 00899115 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9235: 0089df65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 9236: 0089905d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9237: 011fd5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9238: 00328169 404 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9239: 012e4e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9240: 00723b51 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9240: 00723a99 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9241: 012ad994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9242: 012e3f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9243: 012ac044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9244: 012e6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9245: 012e4102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9246: 012aa014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9247: 011dd170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ @@ -9253,266 +9253,266 @@ │ │ │ │ 9249: 011e98b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9250: 011fd548 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9251: 012e4958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9252: 012b778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9253: 012e580e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9254: 012a96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9255: 01178010 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9256: 00865fcd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9256: 00865f15 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9257: 011d13d8 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9258: 00821569 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9258: 008214b1 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9259: 012e3f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9260: 012085a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9261: 011d13f8 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9262: 00369085 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9263: 011d1438 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9264: 0044639d 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9265: 01208414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9266: 007e4ae5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9266: 007e4a2d 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9267: 012bc71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9268: 008763e1 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9268: 00876329 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9269: 01211918 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9270: 0120851c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9271: 0081a0a5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9271: 00819fed 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9272: 012a4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9273: 012e3d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9274: 00394179 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9275: 012b3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9276: 0086ae45 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9276: 0086ad8d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 9277: 005a4ae1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9278: 011fd4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9279: 012b8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9280: 005e3d09 28 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9281: 012b665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9282: 003266c5 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9283: 002b5a99 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9284: 0081b67d 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9284: 0081b5c5 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9285: 01208498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9286: 012e4082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9287: 012bc93c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9288: 0076c709 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9288: 0076c651 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9289: 01219fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ 9290: 0059e0ed 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9291: 012e68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9292: 00447665 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9293: 0076de85 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9294: 0089907d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9293: 0076ddcd 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9294: 00898fc5 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9295: 012b105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9296: 007f9449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9296: 007f9391 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9297: 012e43e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9298: 00555951 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9299: 007426bd 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9299: 00742605 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9300: 012b3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9301: 012b22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9302: 006baadd 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9302: 006baa25 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9303: 0044681d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9304: 007fa169 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9304: 007fa0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9305: 00396e0d 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9306: 012b5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9307: 012e5d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9308: 012e6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9309: 00898fd1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9309: 00898f19 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9310: 01216e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9311: 00891529 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9311: 00891471 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9312: 012ac1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9313: 0085fd55 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9314: 006bab39 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9313: 0085fc9d 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9314: 006baa81 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9315: 012e4fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9316: 012e5f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9317: 012ad1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9318: 012bb978 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9319: 012b2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9320: 012e42fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9321: 0120fbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_2h │ │ │ │ 9322: 005bb339 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9323: 002b7481 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9324: 008258b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9325: 008174ad 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9324: 008257fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9325: 008173f5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9326: 00588af5 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9327: 00869ec5 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9327: 00869e0d 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9328: 002c5f99 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9329: 0086ad6d 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9330: 0076c74d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9329: 0086acb5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9330: 0076c695 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9331: 012e6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9332: 012e3e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9333: 012e49ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9334: 012e4722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9335: 012aba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9336: 002b9d61 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9337: 0033fa21 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9338: 012e5712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9339: 002c9925 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9340: 012e59fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9341: 00840b01 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9341: 00840a49 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9342: 002f70b9 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9343: 012a5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9344: 012c2420 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9345: 012b515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9346: 006baba5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9347: 008531b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9346: 006baaed 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9347: 008530fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9348: 00390f55 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9349: 012e4a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9350: 012b35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9351: 011fd440 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9352: 012bb104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9353: 0081d655 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9354: 007e5c4d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9353: 0081d59d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9354: 007e5b95 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9355: 0051a9b5 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9356: 012e514e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9357: 011fd3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ 9358: 005b218d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9359: 00701775 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9359: 007016bd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9360: 012e416e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9361: 00390769 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9362: 008884dd 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9362: 00888425 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9363: 00516fcd 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 9364: 002e57e1 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9365: 012e418c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9366: 003e3165 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9367: 0087cc75 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9368: 0083b3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9369: 007f6e8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9367: 0087cbbd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9368: 0083b2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9369: 007f6dd5 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 9370: 012b6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 9371: 00807341 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9371: 00807289 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9372: 012bc388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9373: 0117b30c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 9374: 005a9a95 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9375: 012aabe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9376: 012bb264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9377: 012b9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 9378: 0059cc21 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9379: 011fd338 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9380: 004ee02d 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9381: 012afe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9382: 007d058d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9382: 007d04d5 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9383: 012aace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9384: 007f27a1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9384: 007f26e9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9385: 012e3d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9386: 012ad4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9387: 0041bda9 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9388: 011e215c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9389: 00851795 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9389: 008516dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 9390: 006001a5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9391: 003804b9 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9392: 012e5f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 9393: 00590131 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9394: 012e4b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9395: 012a6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9396: 0032d9a1 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9397: 0067e905 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9397: 0067e84d 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9398: 012e4354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 9399: 005fb189 50 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ 9400: 002c0915 46 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9401: 0120e480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9402: 012e56ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9403: 006bac19 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9404: 0070eaa1 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9403: 006bab61 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9404: 0070e9e9 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9405: 006644c9 72 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9406: 012e5cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9407: 012afac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9408: 0120fe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4b │ │ │ │ 9409: 00517731 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9410: 011f5460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9411: 008660bd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9412: 00833911 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9411: 00866005 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9412: 00833859 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9413: 002c9af5 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9414: 00860591 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9415: 006bac71 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9414: 008604d9 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9415: 006babb9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ 9416: 002c0825 94 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9417: 012aed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9418: 00762841 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9418: 00762789 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9419: 0120fd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4h │ │ │ │ 9420: 012e4f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9421: 004205b5 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9422: 012bca5c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9423: 011f53dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9424: 007fcb31 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9424: 007fca79 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9425: 0120e3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9426: 0117ba14 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 9427: 012e4e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9428: 012bce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9429: 012b652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9430: 011e0374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9431: 002fd0c9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 9432: 005ce975 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 9433: 0078e119 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9434: 006cf8ad 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9433: 0078e061 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9434: 006cf7f5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9435: 011e1a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9436: 012e5b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9437: 0083b711 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9437: 0083b659 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9438: 005cf801 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9439: 012e3da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9440: 008496ed 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9441: 006cf4fd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9440: 00849635 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9441: 006cf445 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9442: 012e5138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9443: 012accb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9444: 006bacdd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9444: 006bac25 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9445: 003309f9 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9446: 009f51a8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9446: 009f5100 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9447: 011f5358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ 9448: 005a15d1 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9449: 012aaab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9450: 002f885d 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9451: 012e5c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9452: 0089cc01 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 9453: 00845795 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9452: 0089cb49 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 9453: 008456dd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9454: 0054f2f9 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9455: 012e435a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9456: 012b0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9457: 011e0584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9458: 00a77b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9458: 00a77a9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9459: 012b087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9460: 012e68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9461: 0120be58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9462: 012ae8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9463: 012e613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9464: 012e3c24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9465: 012e450e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9466: 012bcb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9467: 00837ab9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9468: 0070f35d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9467: 00837a01 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9468: 0070f2a5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9469: 012a6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9470: 012ab9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9471: 004e701d 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9472: 0081b83d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9472: 0081b785 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9473: 012b8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9474: 0076dbad 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9474: 0076daf5 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9475: 012b8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9476: 012e44b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9477: 0087aaf9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9477: 0087aa41 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9478: 012aa220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9479: 00a6e910 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9480: 00833f41 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9481: 00810cd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9482: 0082b899 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9479: 00a6e868 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9480: 00833e89 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9481: 00810c1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9482: 0082b7e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9483: 012af7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9484: 012a8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9485: 0120bdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9486: 012b8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9487: 0053f085 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_file_dma │ │ │ │ 9488: 012e46ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9489: 012b1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 9490: 0089dfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 9490: 0089df29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 9491: 002b752d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9492: 012e5afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 9493: 005caf59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9494: 008a130d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9494: 008a1255 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9495: 012e4a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9496: 012b2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9497: 012099bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9498: 007770cd 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9498: 00777015 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 9499: 005a4d79 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9500: 012e5a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9501: 012e528c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9502: 00723df9 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9503: 00762821 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9502: 00723d41 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9503: 00762769 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9504: 012e3f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9505: 012e3f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 9506: 005b4df9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9507: 00825ff9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9507: 00825f41 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9508: 012b3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9509: 012b588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9510: 011e77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9511: 012e488a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9512: 012a58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9513: 012e5f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9514: 012e5010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9524,830 +9524,830 @@ │ │ │ │ 9520: 012e47a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9521: 00556535 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9522: 012b4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9523: 01209ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9524: 012e6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9525: 002cc2f9 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9526: 012ba044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9527: 0076d219 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9527: 0076d161 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9528: 012e4046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9529: 012b3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9530: 00755709 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9530: 00755651 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9531: 012ad7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9532: 005b549d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9533: 012a5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9534: 012e5f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9535: 0066594d 92 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9536: 012e43c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9537: 012e5d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9538: 012b7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9539: 011f76ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9540: 004a52d5 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9541: 007a7879 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9542: 006cf995 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9543: 00764d89 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9544: 00822c25 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9541: 007a77c1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9542: 006cf8dd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9543: 00764cd1 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9544: 00822b6d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9545: 0059fc9d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9546: 012e654c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9547: 0081bced 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9547: 0081bc35 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9548: 012e3fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9549: 006cf5e9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9550: 00856721 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9551: 00893071 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9549: 006cf531 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9550: 00856669 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9551: 00892fb9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9552: 00573b7d 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9553: 00610445 228 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9554: 011f7668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9555: 00827e21 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9556: 00851c09 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9555: 00827d69 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9556: 00851b51 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9557: 012b83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9558: 00885c6d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9558: 00885bb5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9559: 012bca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9560: 012e6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9561: 012e4b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9562: 012e4c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9563: 008503fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9563: 00850345 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9564: 012e45d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9565: 006bd141 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9566: 007121a9 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9567: 0067e9a1 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9565: 006bd089 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9566: 007120f1 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9567: 0067e8e9 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9568: 011e982c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9569: 012e5a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 9570: 005b5121 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9571: 012b6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9572: 012e4da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9573: 003929d5 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9574: 006bd1dd 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9574: 006bd125 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9575: 012bccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9576: 011f75e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9577: 00573851 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9578: 002c6ccd 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9579: 00573201 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9580: 012aa3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9581: 012a57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9582: 00a77b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9582: 00a77aa4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9583: 012b12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9584: 012acf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9585: 012ba9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9586: 012e614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9587: 012b7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9588: 012e5ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9589: 012e4d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9590: 012e48aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9591: 012ac194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9592: 005542f9 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9593: 012b43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9594: 0052b821 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9595: 0074d6e5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9595: 0074d62d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9596: 012a8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9597: 006bd299 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9597: 006bd1e1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9598: 012e449e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9599: 012a79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9600: 002bd3c5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9601: 002ec961 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9602: 012e58ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9603: 005b4b29 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9604: 0117a378 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9605: 012e61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9606: 0076bfb5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9606: 0076befd 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9607: 012ad6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9608: 012e449a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9609: 0082fe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9610: 0084cee9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9609: 0082fdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9610: 0084ce31 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9611: 002cb221 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9612: 00807211 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9612: 00807159 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9613: 005d8d39 220 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9614: 002c5ee1 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9615: 00822325 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9616: 00846119 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9617: 0085b089 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9615: 0082226d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9616: 00846061 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9617: 0085afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9618: 012008d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9619: 006ca335 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9619: 006ca27d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9620: 012bb5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9621: 012aab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9622: 003269e9 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9623: 012b8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9624: 0089a671 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9624: 0089a5b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9625: 002e17b5 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9626: 0066ce19 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9626: 0066cde5 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9627: 012b45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9628: 0043dc21 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9629: 002d9135 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9630: 008553f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9630: 00855341 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9631: 002c7561 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9632: 0059f509 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9633: 006c3301 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9634: 00898b69 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9633: 006c3249 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9634: 00898ab1 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9635: 012e54fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9636: 006ca425 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9637: 00884039 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9636: 006ca36d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9637: 00883f81 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9638: 005bd755 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9639: 00899529 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9639: 00899471 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9640: 00520239 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9641: 006c335d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9642: 0077a8e5 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9641: 006c32a5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9642: 0077a82d 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9643: 012e603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9644: 012b32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9645: 002b2239 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9646: 011e8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9647: 003af0f9 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9648: 002ba29d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 9649: 005b2c2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9650: 011e7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9651: 011f4674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9652: 012e6044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9653: 00588d95 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9654: 005cebf9 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9655: 011fa554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9656: 012e5334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9657: 006c33b9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9657: 006c3301 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9658: 011df270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9659: 012b8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9660: 0077f911 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9660: 0077f859 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9661: 012a95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9662: 0077ad8d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9662: 0077acd5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9663: 012e5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9664: 012e6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9665: 012a5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9666: 012e4960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9667: 0120cdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9668: 012a6698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9669: 012ba614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 9670: 011f45f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9671: 008559d5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9671: 0085591d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9672: 0120ced8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9673: 012e5ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9674: 00829f89 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9675: 00814631 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9674: 00829ed1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9675: 00814579 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9676: 012b9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9677: 012e3cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9678: 00444cdd 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9679: 011fa4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9680: 006d9195 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9681: 0077a8a1 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9680: 006d90dd 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9681: 0077a7e9 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9682: 012b639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9683: 012aae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9684: 011dee50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9685: 008159b1 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9685: 008158f9 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9686: 012ac6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9687: 006d908d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9687: 006d8fd5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9688: 012abbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 9689: 005f6bc5 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9690: 012ab204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9691: 012e4310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9692: 00326419 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9693: 0120ce54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9694: 012e5458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9695: 00749711 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9695: 00749659 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9696: 005a31fd 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9697: 00866151 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9698: 0086b711 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9697: 00866099 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9698: 0086b659 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9699: 012e50e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9700: 0043f8d1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9701: 005a4d2d 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9702: 00841311 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9702: 00841259 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9703: 00447c9d 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9704: 00a77b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9704: 00a77a68 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ 9705: 005f6c01 70 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9706: 00889dc1 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9707: 006d1d51 84 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9706: 00889d09 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9707: 006d1c99 84 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9708: 012a6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9709: 011f456c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9710: 002a651d 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9711: 006d9111 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9711: 006d9059 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9712: 012e4748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9713: 012e484e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9714: 012a5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9715: 005f6b25 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9716: 002b5911 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9717: 002b6221 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9718: 0117a990 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9719: 006e9f1d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9719: 006e9e65 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9720: 012e536a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9721: 0082cf4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9722: 0084c821 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9721: 0082ce95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9722: 0084c769 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9723: 012e5bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9724: 012bc1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9725: 012b2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9726: 011d996c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9727: 012aa340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9728: 00506d8d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9729: 00516c69 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9730: 00828449 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9730: 00828391 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9731: 011f44e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9732: 012e4764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9733: 00755e75 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9734: 006d2d71 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9733: 00755dbd 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9734: 006d2cb9 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9735: 012e473c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9736: 005ca011 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9737: 0085eeb1 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9738: 006d4385 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9737: 0085edf9 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9738: 006d42cd 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9739: 010b0d28 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9740: 005bd7d1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9741: 00851cc5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9742: 006c3419 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9741: 00851c0d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9742: 006c3361 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9743: 00aa7504 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9744: 002f6391 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9745: 006d3569 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9745: 006d34b1 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ 9746: 005ca8e5 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9747: 0086aeb9 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9747: 0086ae01 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9748: 0055be5d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9749: 012b23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9750: 006c3469 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9751: 0087bd31 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9750: 006c33b1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9751: 0087bc79 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9752: 012e4bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9753: 012b63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9754: 00437035 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9755: 012e4eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9756: 012e4b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9757: 012e5802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9758: 0054c07d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9759: 002f7345 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9760: 004d0b21 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9761: 005b591d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9762: 012a8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9763: 006c7e71 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9764: 0085478d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9763: 006c7db9 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9764: 008546d5 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9765: 002ba875 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9766: 006d3ef9 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9766: 006d3e41 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9767: 0057a531 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9768: 00729579 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9768: 007294c1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9769: 012e49de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9770: 012e43ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9771: 012b4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9772: 012e5dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9773: 00780b05 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9773: 00780a4d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9774: 011df1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9775: 012a8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9776: 012bd618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9777: 0071e90d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9777: 0071e855 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9778: 012ae900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9779: 00748f5d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9780: 006c34b9 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9779: 00748ea5 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9780: 006c3401 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9781: 005087ed 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9782: 002fa535 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9783: 012b29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9784: 012e3f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9785: 012aabb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9786: 01207520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9787: 012e3c82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9788: 012b5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9789: 01207394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9790: 0050674d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9791: 0121c3b4 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9792: 012e45ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9793: 00848581 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9794: 006e1c81 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9793: 008484c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9794: 006e1bc9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9795: 003335fd 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9796: 0120749c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9797: 006e1df5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9797: 006e1d3d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9798: 012b1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9799: 012ba864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9800: 012bd324 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9801: 00729df5 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9802: 0083db59 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9801: 00729d3d 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9802: 0083daa1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9803: 002f460d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9804: 011dedcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9805: 006e1cf9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9805: 006e1c41 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9806: 01215d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9807: 012a9ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9808: 012e58f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9809: 005a31f5 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9810: 0052ffd5 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9811: 004428cd 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9812: 0085ec91 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9812: 0085ebd9 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9813: 012b647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9814: 01177fbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9815: 00523895 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9816: 012e5006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9817: 01207418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9818: 012b8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9819: 012e4fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9820: 003035ed 152 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9821: 008356ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9822: 006d1fe5 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9823: 0071e6c1 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9824: 006c49cd 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9825: 006e1d75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9826: 00733771 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9821: 00835635 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9822: 006d1f2d 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9823: 0071e609 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9824: 006c4915 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9825: 006e1cbd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9826: 007336b9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9827: 0117a458 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9828: 0085f569 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9828: 0085f4b1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9829: 00380c59 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9830: 008381e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9831: 0086f9f5 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9830: 00838131 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9831: 0086f93d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9832: 012e5ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9833: 005b6c09 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9834: 006c4a91 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9834: 006c49d9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9835: 012e5e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9836: 012e58aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9837: 00843465 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9837: 008433ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9838: 002c6c8d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9839: 007b8d4d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9840: 00780525 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9839: 007b8c95 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9840: 0078046d 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9841: 002a50d9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9842: 003b7911 6 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9843: 002c97a5 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9844: 00447251 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9845: 012e53c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9846: 012e5e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9847: 0043e1d9 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9848: 012b37e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9849: 0083d831 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9849: 0083d779 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9850: 012e42e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9851: 005b4fed 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9852: 0080626d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9853: 007e797d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9852: 008061b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9853: 007e78c5 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9854: 012bcbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9855: 0082ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9855: 0082fe75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9856: 0052c35d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9857: 00329c49 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9858: 012e4fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9859: 012b3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9860: 0089f82d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9860: 0089f775 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9861: 005bd4d5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9862: 012e5cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9863: 012aa0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9864: 012b2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9865: 012a73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9866: 012e490e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9867: 005f779d 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9868: 006d6d75 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9868: 006d6cbd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9869: 012e4184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9870: 012b82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9871: 006c4b65 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9871: 006c4aad 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9872: 012e504a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9873: 012af8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9874: 0072e3f1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9874: 0072e339 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9875: 0050067d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9876: 00369a15 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9877: 002c529d 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9878: 012e4b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9879: 006d6c75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9879: 006d6bbd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ 9880: 005ff721 32 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9881: 011f2cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9882: 012e4ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9883: 00437171 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9884: 012e5976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9885: 012aeb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9886: 012e4218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9887: 012e45b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9888: 008887b5 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9888: 008886fd 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9889: 012e3bf0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9890: 00397059 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9891: 011f2c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9892: 012ad4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9893: 0070f451 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9893: 0070f399 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9894: 012b3444 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9895: 006d6cf5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9895: 006d6c3d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9896: 00368d61 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9897: 00701689 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9897: 007015d1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9898: 012e558c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9899: 012e56cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9900: 012b3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9901: 005041ad 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9902: 00832a89 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9903: 0084c6c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9902: 008329d1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9903: 0084c60d 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9904: 01155dd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9905: 00825da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9906: 0081d4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9905: 00825ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9906: 0081d41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9907: 005b5aa1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9908: 012e41dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9909: 0070cfcd 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9910: 007e2eb9 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9909: 0070cf15 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9910: 007e2e01 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9911: 012e4358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9912: 012e4390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9913: 005fb8d5 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9914: 012e3fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9915: 012ba2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9916: 0055c25d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9917: 012b58cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9918: 00745ff5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9919: 0087abb9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9918: 00745f3d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9919: 0087ab01 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9920: 012b76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9921: 008860a1 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9921: 00885fe9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9922: 01215c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9923: 0083fe41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9923: 0083fd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9924: 012ab7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9925: 0120d610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9926: 0088ced1 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9926: 0088ce19 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9927: 012af610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9928: 012bce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9929: 005bd851 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9930: 012e52c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9931: 00730135 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9931: 0073007d 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9932: 0120d718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9933: 0055feed 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9934: 012e4566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9935: 0081b2a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9936: 007a7a8d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9935: 0081b1f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9936: 007a79d5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9937: 012e4d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9938: 002c57a5 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9939: 0089c8e9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9939: 0089c831 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9940: 012e4e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9941: 012e5cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9942: 012c2270 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9943: 012b8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9944: 012a5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9945: 0081ef1d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9945: 0081ee65 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9946: 012ad8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9947: 012b0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9948: 005b88b9 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9949: 006c4779 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9950: 00812f4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9949: 006c46c1 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9950: 00812e95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9951: 012e534e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9952: 007d03b5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9952: 007d02fd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9953: 012a9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9954: 011ff9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9955: 012a9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9956: 0080d92d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9956: 0080d875 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9957: 0120d694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9958: 00727211 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9958: 00727159 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9959: 002c97b5 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9960: 009f404c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9960: 009f3fa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9961: 002badd5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9962: 0089a4d1 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9962: 0089a419 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9963: 0043324d 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9964: 0085b40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9965: 0089a8cd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9966: 006c482d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9964: 0085b355 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9965: 0089a815 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9966: 006c4775 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9967: 003b0231 48 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9968: 007315ad 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9968: 007314f5 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9969: 00445781 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9970: 008040c9 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9970: 00804011 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9971: 012e402e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9972: 002e1209 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9973: 00789c69 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9974: 008259e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9973: 00789bb1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9974: 00825929 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9975: 011df168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9976: 0038f709 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9977: 003b4a01 544 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9978: 007f61cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9978: 007f6115 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9979: 0051fc05 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9980: 012e3e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9981: 012a9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9982: 011ff8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9983: 0117b198 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9984: 00735269 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9984: 007351b1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9985: 012e5662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9986: 00306c0d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9987: 012b2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9988: 008571f9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9988: 00857141 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9989: 0041ab79 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9990: 012a6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9991: 006c48fd 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9991: 006c4845 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9992: 012e59da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9993: 005fafc5 28 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9994: 011ded48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9995: 005fb249 66 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9996: 011f2ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9997: 004ac1f1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9998: 012a6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9999: 0078a771 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 10000: 0076e021 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9999: 0078a6b9 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 10000: 0076df69 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 10001: 012a5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 10002: 012e3f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 10003: 005c498d 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 10004: 004efe2d 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 10005: 012af0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 10006: 011f2b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 10007: 012b9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ 10008: 005fa3c9 168 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 10009: 0073ae75 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 10009: 0073adbd 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 10010: 00574d6d 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 10011: 012e5016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 10012: 005880bd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 10013: 012bd274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 10014: 012e6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 10015: 00842fc5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 10016: 00805b21 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 10017: 0086520d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 10018: 0082239d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 10015: 00842f0d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 10016: 00805a69 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 10017: 00865155 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 10018: 008222e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 10019: 0120494c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 10020: 012add04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 10021: 012ab794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 10022: 00781259 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 10022: 007811a1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 10023: 011ff6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 10024: 006d06c5 44 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 10025: 007e1efd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 10026: 007eed4d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 10024: 006d060d 44 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 10025: 007e1e45 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 10026: 007eec95 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 10027: 012e516e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 10028: 012b710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 10029: 011fcc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 10030: 012bc488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 10031: 0083cb71 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 10031: 0083cab9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 10032: 012e6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 10033: 012048c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 10034: 00892a21 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 10034: 00892969 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 10035: 011fcc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 10036: 012e4efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 10037: 012e446e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 10038: 006d0cd9 572 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 10038: 006d0c21 572 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 10039: 00587b19 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 10040: 012e4470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 10041: 0087ab21 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 10042: 008a24d5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 10043: 0086cee9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 10041: 0087aa69 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 10042: 008a241d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 10043: 0086ce31 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 10044: 0058212d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 10045: 0088d6c1 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 10045: 0088d609 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 10046: 005d1635 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 10047: 0085b821 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 10047: 0085b769 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 10048: 00399599 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 10049: 012a7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 10050: 012e58fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 10051: 01204844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 10052: 012aa300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 10053: 00333221 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 10054: 012e5546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 10055: 012e4014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 10056: 0089021d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 10056: 00890165 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 10057: 011eab40 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 10058: 00589215 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 10059: 012e4b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 10060: 012e4cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 10061: 012e5c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 10062: 012bc008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 10063: 005ccd5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 10064: 0081f1a9 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 10065: 00763ae9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 10064: 0081f0f1 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 10065: 00763a31 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 10066: 011fcb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 10067: 004372ad 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 10068: 00572105 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 10069: 00824fc1 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 10070: 0085acc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 10069: 00824f09 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 10070: 0085ac11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 10071: 012bc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 10072: 0117b238 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 10073: 012a73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 10074: 012bda5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 10075: 012ad844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 10076: 011ff960 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 10077: 012e636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 10078: 012e5f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 10079: 012ad9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 10080: 0082ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 10080: 0082ff29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 10081: 012e5968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 10082: 00734cd9 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 10082: 00734c21 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 10083: 0059f985 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 10084: 012e6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 10085: 012e5e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 10086: 007ff265 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 10086: 007ff1ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 10087: 011f6564 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 10088: 012e5df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 10089: 0059fc0d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 10090: 011ff858 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 10091: 012e53d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 10092: 011e2054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 10093: 012c1a6c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 10094: 00887b81 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 10094: 00887ac9 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 10095: 011f64e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 10096: 004a52d9 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 10097: 012e5292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 10098: 005323f5 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 10099: 005b9b25 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 10100: 005fb28d 22 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 10101: 01215b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 10102: 008222e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 10103: 00822ce5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 10102: 00822231 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 10103: 00822c2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 10104: 012e4938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 10105: 00a77b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 10105: 00a77a5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 10106: 012e4cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 10107: 012e56d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 10108: 00a6e7e4 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 10108: 00a6e73c 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 10109: 002c6b49 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 10110: 01185348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 10111: 005025b1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 10112: 005fa721 84 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 10113: 012b2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 10114: 012e5648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 10115: 012a7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 10116: 00420cdd 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 10117: 0089bcd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 10117: 0089bc21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 10118: 011f645c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 10119: 012af930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 10120: 012e46c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 10121: 00575419 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 10122: 0117af10 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 10123: 012aeb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 10124: 005b88c5 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 10125: 01216880 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 10126: 012e6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 10127: 0071e915 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 10127: 0071e85d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 10128: 012e637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 10129: 0058a1e5 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 10130: 011e9a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 10131: 007fff79 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 10131: 007ffec1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 10132: 0059f8dd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 10133: 012e62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 10134: 009d213c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 10134: 009d2094 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 10135: 012b1180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 10136: 005f7fd1 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 10137: 011e4d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 10138: 011fcaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ 10139: 005f834d 254 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 10140: 0088ea49 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 10140: 0088e991 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 10141: 012a5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 10142: 00537ed5 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 10143: 005f80d5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 10144: 012ab144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 10145: 006650d9 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 10146: 0073428d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 10147: 0076e8cd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 10146: 007341d5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 10147: 0076e815 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 10148: 011fca74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 10149: 012b9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 10150: 012aa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 10151: 012e55fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 10152: 00732839 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 10152: 00732781 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 10153: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 10154: 0057a5dd 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 10155: 0080d4c1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 10155: 0080d409 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 10156: 002b5c2d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 10157: 012e5d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 10158: 00804ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 10158: 00804df1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 10159: 012ba534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 10160: 0080fb35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 10160: 0080fa7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 10161: 005f820d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 10162: 012e460a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 10163: 011eabc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 10164: 012ac314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 10165: 00809cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 10166: 0077a681 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 10165: 00809c45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 10166: 0077a5c9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 10167: 005d100d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 10168: 012ba0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 10169: 012a6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 10170: 011fc9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 10171: 012e5540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 10172: 00898f65 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 10172: 00898ead 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 10173: 012b9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 10174: 012e4e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 10175: 012e630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10176: 006c9b85 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 10177: 007f3281 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 10176: 006c9acd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 10177: 007f31c9 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 10178: 012e422a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 10179: 0080c93d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 10179: 0080c885 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 10180: 005ccc95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 10181: 012e68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 10182: 006c9be9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 10182: 006c9b31 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 10183: 012e4dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 10184: 0082a231 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 10184: 0082a179 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 10185: 012e44c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 10186: 0072ca0d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 10186: 0072c955 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 10187: 005b9195 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 10188: 012af1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 10189: 012e56c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 10190: 005b5069 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 10191: 002c70e1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 10192: 012ac084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 10193: 011fb1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 10194: 0089c621 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 10195: 006c9c75 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 10194: 0089c569 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 10195: 006c9bbd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 10196: 00440725 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 10197: 012e508e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 10198: 012ab264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10199: 012a7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10200: 011fb130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10201: 0087527d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10201: 008751c5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10202: 012e689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10203: 005d69c9 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10204: 0070f94d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10205: 007f8a8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10204: 0070f895 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10205: 007f89d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 10206: 012e4df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10207: 012b7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10208: 006bcca9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10208: 006bcbf1 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10209: 005848bd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10210: 012e56a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10211: 012b2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10212: 012b687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10213: 00585945 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10214: 012b58dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10215: 012e5b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10216: 012a5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10217: 0089acfd 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10217: 0089ac45 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10218: 012e43c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10219: 012e3c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10220: 006bcd7d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10220: 006bccc5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10221: 012e4942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10222: 012e4c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10223: 0073dced 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10223: 0073dc35 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10224: 012e54f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10225: 012a6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10226: 012e3d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10227: 012e496c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10228: 011fb0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10229: 012e4c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10230: 0085e175 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10230: 0085e0bd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 10231: 005a4749 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10232: 00442851 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10233: 00665b6d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10234: 006cea29 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10234: 006ce971 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10235: 00536119 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10236: 012e3c33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10237: 012e4994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 10238: 005a0171 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10239: 011fa86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10240: 012abd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10241: 007f1dc1 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10241: 007f1d09 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10242: 012bb054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10243: 006bce75 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10244: 00721d71 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10243: 006bcdbd 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10244: 00721cb9 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10245: 002f7535 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10246: 0072afdd 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10246: 0072af25 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10247: 0033d639 520 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10248: 00735329 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10248: 00735271 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10249: 011fa7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10250: 003edac9 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10251: 012a83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10252: 006cec21 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10252: 006ceb69 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10253: 012e4666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10254: 012aab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10255: 0056f2f5 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 10256: 012e5fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10257: 012e43f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10258: 0080cf99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10258: 0080cee1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 10259: 005fa775 232 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10260: 009f51a0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10260: 009f50f8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10261: 002c359d 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10262: 012a9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10263: 012e433e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10264: 006d22a1 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10264: 006d21e9 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ 10265: 00530bd5 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10266: 007ff97d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10266: 007ff8c5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10267: 011fa764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10268: 012b8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10269: 003ca91d 28 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10270: 012e52da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 10271: 005a46dd 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10272: 012b1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10273: 011e4cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10274: 005b920d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10275: 0087e889 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10275: 0087e7d1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10276: 012aa250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10277: 011f0264 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10278: 012ae870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10279: 012b44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10280: 002ff625 592 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10281: 012bd330 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10282: 012ac414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10283: 012e4d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10284: 012e690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10285: 012a7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10286: 012b666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10287: 012ba594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10288: 007fbad5 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10288: 007fba1d 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10289: 011f01e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10290: 00443221 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10291: 012a6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10292: 012e45e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10293: 012aa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10294: 012b30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10295: 00665579 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10296: 00584831 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10297: 012a9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10298: 012e47c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10299: 00729559 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10299: 007294a1 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 10300: 005ce011 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 10301: 0085fc11 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10301: 0085fb59 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10302: 005bdae1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10303: 002b4b71 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10304: 0086bc51 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10304: 0086bb99 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10305: 012ad474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10306: 002afcf1 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10307: 006d5d55 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10307: 006d5c9d 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10308: 012a8a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10309: 012ba8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10310: 00807e39 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10310: 00807d81 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10311: 005d7c99 44 FUNC GLOBAL DEFAULT 12 kvm_arm_steal_time_finalize │ │ │ │ 10312: 012a8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10313: 00891995 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10313: 008918dd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10314: 012e6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10315: 011f015c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ 10316: 005fe5f1 340 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10317: 006d5bf9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10317: 006d5b41 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10318: 003b5de9 128 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10319: 012b93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10320: 003ec1f9 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10321: 012e58b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10322: 012b599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10323: 0121934c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10324: 012e459a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10325: 002bc291 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10326: 007834f5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10326: 0078343d 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10327: 012b4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10328: 008994ed 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10328: 00899435 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10329: 012e518e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10330: 012e588e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10331: 012e6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10332: 006d5c6d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10332: 006d5bb5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10333: 005418a1 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10334: 002d818d 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10335: 012e4b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10336: 0041ac11 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10337: 012e5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10338: 012b040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10339: 012e54ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10340: 00332175 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10341: 00575461 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10342: 00832771 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10342: 008326b9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 10343: 005f7535 10 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10344: 011f6b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10345: 012abb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10346: 012e4864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10347: 00643589 220 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10348: 012e5370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10349: 012b0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -10366,19 +10366,19 @@ │ │ │ │ 10362: 012e4c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10363: 012e68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10364: 012e3dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10365: 005d3861 172 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10366: 012b510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10367: 004ad7ad 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10368: 012b8f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10369: 007ad979 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10370: 007674cd 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10371: 0088d58d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10369: 007ad8c1 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10370: 00767415 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10371: 0088d4d5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 10372: 00597309 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10373: 0080b6d5 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10373: 0080b61d 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10374: 012e4dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10375: 002afb01 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10376: 012b5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 10377: 002e4a39 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10378: 005170c9 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 10379: 012059cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl_idx │ │ │ │ 10380: 005ceb65 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ @@ -10389,44 +10389,44 @@ │ │ │ │ 10385: 012bb024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10386: 011f6a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10387: 0117b068 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10388: 012acdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10389: 012e40f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10390: 012bcf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 10391: 0052a8a5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10392: 00742371 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10393: 0072958d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10392: 007422b9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10393: 007294d5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10394: 012ba064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10395: 0120a724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10396: 00518611 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10397: 002b4c29 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10398: 00842bdd 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10399: 00748e45 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10398: 00842b25 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10399: 00748d8d 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10400: 012e5e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10401: 006f2efd 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10401: 006f2e45 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10402: 011de1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10403: 0120a598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10404: 008515b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10404: 008514fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10405: 012e4a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10406: 0120a6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10407: 012e62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10408: 007b3edd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10409: 00802d15 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10408: 007b3e25 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10409: 00802c5d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 10410: 0059d039 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10411: 00316471 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10412: 012bc990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10413: 012e47e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10414: 00851939 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10414: 00851881 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10415: 012e41ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10416: 012e623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 10417: 0084dae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 10417: 0084da2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 10418: 012b10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10419: 0086aad9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10419: 0086aa21 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10420: 012e40e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10421: 0085c8fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10421: 0085c845 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10422: 012ae810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10423: 002d6bdd 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10424: 012e3f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10425: 012e41e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10426: 012e40cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10427: 0120a61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10428: 011dde54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10435,106 +10435,106 @@ │ │ │ │ 10431: 0117b8a0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10432: 00517205 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10433: 012e463e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10434: 012b8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10435: 005b9289 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10436: 012e5b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10437: 012e5828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10438: 0071e875 96 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10439: 00899ef9 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10438: 0071e7bd 96 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10439: 00899e41 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10440: 012e5b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 10441: 005c4d01 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10442: 012af2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10443: 0085d1f1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 10444: 0089c141 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 10443: 0085d139 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10444: 0089c089 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 10445: 012e3fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10446: 012e5956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10447: 00586799 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10448: 00782285 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10448: 007821cd 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10449: 012b8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 10450: 005cdda1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 10451: 007919ad 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10451: 007918f5 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10452: 012e58de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10453: 0051a93d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10454: 002f82b9 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10455: 012e59c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 10456: 002c09d5 44 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10457: 012a778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10458: 006d5ce1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10458: 006d5c29 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10459: 012e541e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10460: 00702d99 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10460: 00702ce1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10461: 012a59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10462: 012ad414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 10463: 005ffb2d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10464: 005bc459 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10465: 01177f80 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10466: 004dedcd 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10467: 00843051 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10468: 006f29c1 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10469: 0082bef1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10467: 00842f99 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10468: 006f2909 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10469: 0082be39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10470: 012a7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10471: 012a9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10472: 00730ae1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10472: 00730a29 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10473: 012a7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10474: 012adc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10475: 012b96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10476: 00731b89 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10477: 00712291 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10476: 00731ad1 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10477: 007121d9 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10478: 012a8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 10479: 0059d161 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10480: 00731aed 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10480: 00731a35 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10481: 012e53c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10482: 012e49d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10483: 012e3e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10484: 012e4826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10485: 005495e9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10486: 002dc2cd 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10487: 012ad684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10488: 012b3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10489: 008554ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10490: 0083dec9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10489: 008553f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10490: 0083de11 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10491: 012e5456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10492: 012e5514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10493: 00899245 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10493: 0089918d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 10494: 005cbd75 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10495: 0075eb81 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10495: 0075eac9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10496: 012b8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10497: 00885791 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10497: 008856d9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 10498: 002c0f4d 30 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10499: 012b556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10500: 0085a519 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10501: 007fa99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10502: 00861061 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10500: 0085a461 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10501: 007fa8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10502: 00860fa9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10503: 012b9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10504: 012bc448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10505: 00532159 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10506: 0088db6d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10506: 0088dab5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10507: 011e8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10508: 012e49b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10509: 012e545a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10510: 012e457c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10511: 0084e94d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10511: 0084e895 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10512: 004aeb2d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10513: 012e5e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10514: 002bbf75 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10515: 00456141 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10516: 011e79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10517: 007fd6b5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10518: 0083d379 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10519: 00891831 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10517: 007fd5fd 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10518: 0083d2c1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10519: 00891779 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10520: 012e4d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10521: 00a6e7d4 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10521: 00a6e72c 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10522: 012e4006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10523: 00870e45 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10523: 00870d8d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10524: 012a4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10525: 012e5ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10526: 012ba524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 10527: 0051cd59 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10528: 011f057c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10529: 007859fd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10529: 00785945 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10530: 012e43fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10531: 011efbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10532: 012b573c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10533: 012ad4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10534: 012a6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10535: 011f04f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10536: 012e4bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ @@ -10546,96 +10546,96 @@ │ │ │ │ 10542: 002b4cdd 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10543: 012e4050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10544: 012ad7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10545: 011efb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10546: 01177c84 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10547: 012ab6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10548: 012e6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10549: 0083a599 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10550: 007237c5 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10551: 009b1440 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10549: 0083a4e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10550: 0072370d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10551: 009b1398 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10552: 012a8f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10553: 011ff7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10554: 0082baa5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10554: 0082b9ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 10555: 005a03c1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10556: 00558ce9 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10557: 012e44a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10558: 002c6295 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 10559: 005b3095 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10560: 012e4c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10561: 00444b69 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10562: 0089263d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10562: 00892585 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10563: 011f0474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10564: 012a62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10565: 005b9db9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10566: 012e5494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10567: 012e40b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10568: 0121b5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10569: 00830ff1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10570: 00822145 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10569: 00830f39 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10570: 0082208d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10571: 012e4408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10572: 009f4084 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10572: 009f3fdc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10573: 012e4934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10574: 0041f199 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10575: 012b5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10576: 011e20d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 10577: 005fba19 94 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10578: 012b3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10579: 012e463a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10580: 012b585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10581: 005376f1 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10582: 012e483e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10583: 012e3e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 10584: 004f00ed 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10585: 00892da1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10585: 00892ce9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10586: 011f52d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10587: 007f97cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10587: 007f9715 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10588: 012e5e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10589: 012e5910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10590: 012e487c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10591: 002c2691 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10592: 00503e41 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10593: 00587b51 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10594: 011f51cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10595: 012e6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10596: 0070e619 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10596: 0070e561 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10597: 012e61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10598: 012ae8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10599: 0085b31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10600: 00851849 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10599: 0085b265 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10600: 00851791 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10601: 004558bd 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10602: 00333779 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10603: 012e4114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10604: 005d14cd 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10605: 00755949 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10605: 00755891 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10606: 00503f1d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10607: 012e4c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10608: 012e6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10609: 005d2795 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10610: 0070dfe5 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10610: 0070df2d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10611: 012b690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10612: 012a5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10613: 011fa44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10614: 0084d815 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10614: 0084d75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10615: 012b50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10616: 005a0885 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10617: 012aa498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10618: 012b3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10619: 011f50c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10620: 00854de5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10620: 00854d2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10621: 012e52e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10622: 00888f2d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10622: 00888e75 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10623: 012bdcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10624: 012e5462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10625: 0081bae1 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10625: 0081ba29 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10626: 012e4e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10627: 012e5348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10628: 007b8c81 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10629: 008a13c1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10630: 0085e74d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10628: 007b8bc9 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10629: 008a1309 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10630: 0085e695 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10631: 002c22d9 416 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10632: 011f624c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10633: 002b82c1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10634: 002ec719 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10635: 012e433a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10636: 0121db18 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10637: 011d78c0 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ @@ -10643,301 +10643,301 @@ │ │ │ │ 10639: 005cab65 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10640: 012e3c46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10641: 012e520a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10642: 012b94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10643: 012e448e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10644: 011fa3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ 10645: 0052b971 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10646: 006b352d 672 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10646: 006b3475 672 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10647: 012e5014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10648: 0070e9f1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10649: 006abb91 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10648: 0070e939 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10649: 006abaf5 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10650: 012e4f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10651: 012e43d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10652: 012b2e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10653: 011f61c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10654: 0033f1e5 284 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10655: 012e5244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10656: 005b82c5 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10657: 002f2f89 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10658: 012e5050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10659: 004df1c5 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10660: 007f285d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10660: 007f27a5 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10661: 00569e01 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10662: 0087bce9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10662: 0087bc31 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10663: 002c4e0d 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10664: 012bc85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10665: 007a76ed 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10665: 007a7635 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10666: 012e3c28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10667: 012b5c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10668: 012aa044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10669: 00887ea9 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10669: 00887df1 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10670: 012e45e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10671: 01206104 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10672: 010b3cfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10673: 012e58a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10674: 0089c811 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10674: 0089c759 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ 10675: 005fbae9 34 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10676: 007d0ac5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10676: 007d0a0d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10677: 004df2a9 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10678: 0084a6ad 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10678: 0084a5f5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10679: 00537e39 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10680: 012e484c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10681: 012a763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10682: 006db285 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10682: 006db1cd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10683: 004d6db1 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10684: 012b5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10685: 0083aba1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10686: 006db7b9 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10687: 0075ceb5 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10685: 0083aae9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10686: 006db701 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10687: 0075cdfd 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10688: 004402f9 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10689: 012b0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10690: 00853279 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10690: 008531c1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10691: 004df231 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10692: 006db305 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ - 10693: 006d9225 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ + 10692: 006db24d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10693: 006d916d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ 10694: 012a770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10695: 011f5250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10696: 011dc69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10697: 00585ea9 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10698: 005bc989 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10699: 005c0241 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10700: 006c4c39 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10700: 006c4b81 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10701: 012ab8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 10702: 012e4d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10703: 012b6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10704: 005559bd 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10705: 011f5148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10706: 0046daa5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10707: 0052456d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10708: 006c4d85 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10708: 006c4ccd 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10709: 005dfed1 1304 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10710: 006db385 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10710: 006db2cd 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10711: 00546bdd 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10712: 0059e3e9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10713: 012e5e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10714: 00784dd5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10714: 00784d1d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10715: 012e4262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10716: 012e575e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10717: 012b516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10718: 012e59e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10719: 00870e01 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10719: 00870d49 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10720: 002f9e29 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10721: 012e51c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10722: 012e5442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10723: 004d26b9 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10724: 011f5040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10725: 012e3da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10726: 012e3d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10727: 00898fc9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10727: 00898f11 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10728: 00294891 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10729: 0052457d 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10730: 006c4ef5 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10730: 006c4e3d 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10731: 011f603c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10732: 002d6c01 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10733: 0070ff09 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10734: 0085a055 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10733: 0070fe51 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10734: 00859f9d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10735: 0041c005 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10736: 005f456d 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10737: 01211708 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10738: 012e3fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10739: 005b2b8d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10740: 012b88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10741: 00588ca9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10742: 012bcad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10743: 00704dcd 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10743: 00704d15 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10744: 012a5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10745: 012b14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10746: 012e6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10747: 002c05e9 190 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10748: 0050379d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10749: 00876739 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10750: 0077ff4d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10749: 00876681 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10750: 0077fe95 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10751: 012bd8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10752: 002a5c35 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10753: 0086aa4d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10753: 0086a995 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10754: 012bd2e4 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10755: 012b10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10756: 005f4791 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10757: 011f5fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10758: 012e68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10759: 00438229 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10760: 00856a4d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10760: 00856995 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10761: 002a57d1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10762: 01185398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10763: 012b5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10764: 012e62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10765: 00873595 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10765: 008734dd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10766: 002c2d65 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10767: 0059f9d9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10768: 0043a775 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10769: 005b2fd1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10770: 00600cc1 66 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10771: 00879855 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10772: 008034f1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10771: 0087979d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10772: 00803439 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10773: 012e6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10774: 0077f921 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10774: 0077f869 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10775: 005f46c9 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10776: 004fa3ed 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10777: 006d11c5 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10777: 006d110d 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10778: 012d3ac8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10779: 012b9cc8 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10780: 00886f85 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10780: 00886ecd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10781: 012afb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10782: 012e60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10783: 0121d4bc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10784: 012e61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10785: 012e4194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10786: 012aeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10787: 012b5cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10788: 0044917d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10789: 004f5b39 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10790: 011dc618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10791: 008044d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10791: 0080441d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10792: 00535fed 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10793: 012bdbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10794: 005cd1f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10795: 005032e1 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10796: 012e3c37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10797: 0075c541 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10798: 0080b955 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10797: 0075c489 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10798: 0080b89d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10799: 012e4c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10800: 012e5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10801: 01213574 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ 10802: 005fbc11 14 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10803: 012e5c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10804: 005afda1 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10805: 00763775 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10805: 007636bd 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10806: 0030dc75 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10807: 012e4508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10808: 0086f081 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10809: 0085b359 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10808: 0086efc9 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10809: 0085b2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10810: 012e6770 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10811: 0117a558 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10812: 008818f5 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10813: 00669d0d 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10812: 0088183d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10813: 00669cd9 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10814: 002acaf9 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10815: 012a5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10816: 00852ebd 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10816: 00852e05 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10817: 011dc48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10818: 0085cc9d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10818: 0085cbe5 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10819: 012e3c78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10820: 005c4e25 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10821: 011f3ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10822: 0087f631 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10823: 00743a75 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10822: 0087f579 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10823: 007439bd 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10824: 011d0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10825: 012e43aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10826: 012b4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10827: 012e5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10828: 005fbb35 20 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10829: 007038e9 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10830: 007fc149 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10829: 00703831 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10830: 007fc091 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10831: 011f3c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10832: 002a5449 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10833: 0083829d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10833: 008381e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10834: 012a6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10835: 005ca645 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10836: 00886441 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10836: 00886389 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10837: 002ca481 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10838: 012b2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10839: 00833a19 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10839: 00833961 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10840: 012e4f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10841: 0072c0ad 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10841: 0072bff5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10842: 012bbc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10843: 012b1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10844: 012b793c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10845: 012e62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10846: 012aacc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10847: 002c9621 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10848: 00445a89 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10849: 0117b000 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10850: 0072c929 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10850: 0072c871 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10851: 012bac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10852: 012e487a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10853: 012e48e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10854: 006c0b85 146 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10855: 007278d9 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10854: 006c0acd 146 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10855: 00727821 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10856: 012e4954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10857: 011f3ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10858: 012e451a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10859: 006df5a9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10860: 00720301 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10861: 0084ba9d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10859: 006df4f1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10860: 00720249 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10861: 0084b9e5 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10862: 012e5478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10863: 0043f65d 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10864: 006c0c19 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10864: 006c0b61 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ 10865: 006001dd 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10866: 012e505c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10867: 00788c61 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10868: 006df6a5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10869: 0085e8a5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10867: 00788ba9 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10868: 006df5ed 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10869: 0085e7ed 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10870: 012a7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10871: 012e6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10872: 012b29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10873: 012a7cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10874: 0081b945 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10874: 0081b88d 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10875: 012a9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10876: 012e58be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10877: 005a1cfd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10878: 008040b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10879: 007083cd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10880: 0075d759 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10878: 00804001 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10879: 00708315 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10880: 0075d6a1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10881: 012e59ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10882: 007fd5f1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10882: 007fd539 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10883: 012e549c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10884: 006df7a1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10885: 006c0cd1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10884: 006df6e9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10885: 006c0c19 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10886: 0053a469 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10887: 012e4c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10888: 012af270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10889: 0041e0b5 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10890: 00846c31 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10890: 00846b79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10891: 012e5964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10892: 012bc91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10893: 012e5912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10894: 004c84d9 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10895: 007f3c4d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10895: 007f3b95 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10896: 005bf0ed 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10897: 005b84f9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10898: 012e48fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10899: 01213364 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10900: 006d058d 112 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10900: 006d04d5 112 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10901: 0041b8f9 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10902: 0082d921 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10902: 0082d869 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10903: 012b6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10904: 012e3cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10905: 00456315 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10906: 00665039 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10907: 011edc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10908: 007e6445 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10908: 007e638d 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10909: 00437401 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10910: 011edcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10911: 0083cec1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10911: 0083ce09 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10912: 011dc408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10913: 012e45c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10914: 012e3f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10915: 007894e5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10916: 00874c89 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10915: 0078942d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10916: 00874bd1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10917: 012e49f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10918: 005c8b09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10919: 005bb2b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10920: 005a477d 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10921: 003a7a19 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10922: 00871c49 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10922: 00871b91 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10923: 011f3b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10924: 00823ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10924: 00823a09 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10925: 012e55b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10926: 00789871 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10926: 007897b9 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10927: 011f3a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10928: 005d0d99 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10929: 00a85b14 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10929: 00a85a6c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10930: 012e559e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10931: 003141d5 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10932: 0086e3cd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10932: 0086e315 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10933: 011ef790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10934: 012bb354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10935: 012e4962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10936: 004b765d 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10937: 012e515c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10938: 002c08b9 90 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10939: 012b31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ @@ -10948,1056 +10948,1056 @@ │ │ │ │ 10944: 002f7529 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10945: 012e5418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10946: 012e5766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10947: 011dc594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10948: 012aaa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10949: 00567461 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10950: 002c66e5 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10951: 0081a8b5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10952: 00826735 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10953: 00748f55 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10954: 007fc761 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10951: 0081a7fd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10952: 0082667d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10953: 00748e9d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10954: 007fc6a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10955: 012b2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10956: 011f3a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10957: 011ef70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10958: 00664ee5 120 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10959: 00726385 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10959: 007262cd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10960: 00440c8d 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10961: 012bd8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10962: 00827e89 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10962: 00827dd1 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10963: 012ad1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10964: 012e68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10965: 0076a5fd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10965: 0076a545 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10966: 00418139 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10967: 012e5e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10968: 0085d9ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10968: 0085d8f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10969: 012e4b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10970: 0043840d 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10971: 012e4a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10972: 012a67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10973: 012e5b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10974: 0056d405 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10975: 012134f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10976: 007f1ecd 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10976: 007f1e15 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10977: 005ca3e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10978: 0052aa55 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10979: 012e519c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10980: 012accc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10981: 012a5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10982: 011dcd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10983: 012e4274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10984: 00517061 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10985: 012aec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10986: 012b092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10987: 012a6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10988: 01212aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10989: 008277f1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10989: 00827739 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10990: 004ab5d1 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10991: 012027c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10992: 012ad964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10993: 012e3d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10994: 012b576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10995: 012b7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10996: 012b2e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10997: 012b713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10998: 00860dc9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10998: 00860d11 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10999: 012b1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 11000: 012a5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 11001: 012e3aa0 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 11002: 007625b9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 11002: 00762501 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 11003: 012bbd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 11004: 012ac204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 11005: 012a7d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 11006: 012afaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 11007: 01203efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1b │ │ │ │ 11008: 011d1478 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 11009: 011d1498 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 11010: 011d1508 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 11011: 012e465c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 11012: 01202744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 11013: 012e40e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 11014: 00574ba5 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ 11015: 01203e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1h │ │ │ │ - 11016: 007aeda9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 11017: 007f9935 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 11018: 0081f719 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 11016: 007aecf1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 11017: 007f987d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 11018: 0081f661 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 11019: 012e5ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 11020: 0085dac5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 11020: 0085da0d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 11021: 01219034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ 11022: 002c0d21 48 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 11023: 00763ec9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 11023: 00763e11 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 11024: 012e42fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 11025: 012b3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 11026: 012e6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 11027: 0120ae5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 11028: 0053a5e5 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 11029: 012e51be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 11030: 0083dc1d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 11030: 0083db65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 11031: 012e462e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 11032: 01203df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1s │ │ │ │ 11033: 012e438c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 11034: 012e4fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 11035: 0120af64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 11036: 012ac684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 11037: 00863f69 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 11038: 00833fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 11037: 00863eb1 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 11038: 00833ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 11039: 012e4fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 11040: 012ba2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 11041: 00292d21 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 11042: 00302721 748 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 11043: 00817d05 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 11043: 00817c4d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 11044: 005c91c9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 11045: 007bfe89 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 11045: 007bfdd1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 11046: 0059d0c5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 11047: 002c7269 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 11048: 004402b5 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 11049: 012e5078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 11050: 0078075d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 11050: 007806a5 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 11051: 002c4d21 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 11052: 00309465 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 11053: 012a55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 11054: 005f7d29 242 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_d │ │ │ │ 11055: 0120aee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ 11056: 005c9be5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 11057: 008999b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 11057: 008998f9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 11058: 012e573c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 11059: 01203d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2b │ │ │ │ 11060: 012e3c3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 11061: 0031a565 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 11062: 005f7a79 150 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_h │ │ │ │ 11063: 002c5bf9 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 11064: 0078484d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 11064: 00784795 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 11065: 012e5542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 11066: 0117a360 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 11067: 012e4fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 11068: 01203cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2h │ │ │ │ 11069: 012e3ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 11070: 012af910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 11071: 007675b9 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 11071: 00767501 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 11072: 012e4d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 11073: 012e3f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 11074: 012b046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 11075: 012a6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 11076: 007fb6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 11076: 007fb641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 11077: 012abb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 11078: 012b9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 11079: 005f7ba1 142 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_s │ │ │ │ - 11080: 00893e95 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 11080: 00893ddd 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 11081: 012b1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 11082: 005d672d 114 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 11083: 012e5dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 11084: 012132e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 11085: 012e4a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 11086: 012c2288 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 11087: 012e3cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 11088: 012c2264 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 11089: 01203c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2s │ │ │ │ 11090: 011dc384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 11091: 0084ac41 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 11091: 0084ab89 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 11092: 012e47c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 11093: 011e2cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 11094: 005a49fd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 11095: 012e6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 11096: 0085e981 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 11096: 0085e8c9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 11097: 012e4090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 11098: 012a58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 11099: 005ffe25 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 11100: 01185500 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 11101: 00824bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 11101: 00824b41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 11102: 004471b5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 11103: 012b9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 11104: 0057566d 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 11105: 012e4c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 11106: 00662fc1 90 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ 11107: 005b3509 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 11108: 0087bca5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 11108: 0087bbed 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 11109: 005b2739 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 11110: 007a76d9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 11110: 007a7621 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 11111: 0059eef1 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 11112: 0089dcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 11112: 0089dc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 11113: 003eaac1 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 11114: 005c9b0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 11115: 012e4eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 11116: 0080cb35 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 11116: 0080ca7d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 11117: 002d32ad 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 11118: 00866285 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 11118: 008661cd 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 11119: 012a8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 11120: 002e5769 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 11121: 0051b87d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 11122: 005b8851 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 11123: 012e51fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 11124: 012e4560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 11125: 0086a66d 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 11125: 0086a5b5 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 11126: 005970a5 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 11127: 012e5db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 11128: 0051b8c5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 11129: 012bd1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ 11130: 005f3a91 318 FUNC GLOBAL DEFAULT 12 arm_get_tb_cpu_state │ │ │ │ - 11131: 00825315 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 11132: 00a5f0f0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 11131: 0082525d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 11132: 00a5f048 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 11133: 012bce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 11134: 0075baa1 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 11134: 0075b9e9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 11135: 012e5d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 11136: 0075bf65 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 11136: 0075bead 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 11137: 004db2e9 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 11138: 011e33ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 11139: 012037c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 11140: 012ba968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 11141: 012e582e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 11142: 00710001 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 11142: 0070ff49 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 11143: 012e57d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 11144: 012e3c56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 11145: 012e3dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 11146: 012e53e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 11147: 012e5346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 11148: 007f9575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 11148: 007f94bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 11149: 012e6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 11150: 005bd075 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 11151: 012b3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 11152: 00823a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 11153: 006da4dd 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 11154: 0080d639 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 11155: 00a77b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 11152: 00823991 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 11153: 006da425 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 11154: 0080d581 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 11155: 00a77a94 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 11156: 012e5b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 11157: 012a6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 11158: 01203740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 11159: 007fa2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 11159: 007fa219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 11160: 012e3eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 11161: 0084e295 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 11162: 006da325 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 11161: 0084e1dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 11162: 006da26d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ 11163: 0059d949 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 11164: 0114ce44 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 11165: 005c9e69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 11166: 012af7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 11167: 00825621 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 11167: 00825569 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 11168: 003327b9 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ 11169: 01203be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4h │ │ │ │ - 11170: 0076ee61 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 11170: 0076eda9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 11171: 003f467d 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 11172: 0070d69d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 11173: 00875741 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 11172: 0070d5e5 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 11173: 00875689 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 11174: 012b8f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 11175: 012aedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 11176: 005b2f09 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 11177: 012b077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 11178: 012abde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 11179: 00848299 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 11180: 006da401 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 11181: 00842edd 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 11182: 0085b1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 11183: 00872679 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 11179: 008481e1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 11180: 006da349 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 11181: 00842e25 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 11182: 0085b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 11183: 008725c1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 11184: 01203b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4s │ │ │ │ 11185: 012b31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 11186: 012aba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 11187: 006af3b9 1628 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 11188: 00819c0d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 11187: 006af31d 1608 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 11188: 00819b55 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ 11189: 0120a9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls_idx │ │ │ │ - 11190: 008272e1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 11191: 00788e61 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 11190: 00827229 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 11191: 00788da9 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 11192: 012e4ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 11193: 008654f9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 11194: 007ffd0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 11193: 00865441 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 11194: 007ffc55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 11195: 012b27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 11196: 011db8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 11197: 012a70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 11198: 012e5d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 11199: 0121a1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 11200: 012e61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 11201: 005b0d91 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 11202: 012a5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 11203: 0121a2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 11204: 004a8965 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 11205: 012add64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 11206: 005a1ca1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 11207: 0117a298 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 11208: 012bb134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 11209: 00812bad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 11210: 0080dfa9 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 11209: 00812af5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 11210: 0080def1 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 11211: 012b7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 11212: 012e4fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 11213: 012e62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 11214: 004ac9a9 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 11215: 012e61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 11216: 0121a240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ - 11217: 00899ab9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 11217: 00899a01 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 11218: 005b8615 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 11219: 012af6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 11220: 012a5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 11221: 0086fb1d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 11222: 007e26d5 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 11221: 0086fa65 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 11222: 007e261d 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 11223: 002f9109 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 11224: 012e3f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 11225: 0076a385 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 11225: 0076a2cd 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 11226: 012e4ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11227: 0086bcbd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11227: 0086bc05 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 11228: 00597e05 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11229: 009f4088 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11229: 009f3fe0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11230: 012b545c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11231: 012ae890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11232: 002c776d 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11233: 012e5b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11234: 00801359 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11234: 008012a1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11235: 012b5bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 11236: 004f00e5 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11237: 0043ed95 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11238: 012036bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11239: 012a7d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11240: 0054fcb1 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11241: 012ac6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11242: 012b748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11243: 012e5498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11244: 00782365 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11244: 007822ad 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11245: 00502e61 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11246: 00454475 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11247: 0041c02d 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11248: 002c8fd5 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11249: 012b8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11250: 012e5d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 11251: 00740ecd 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11251: 00740e15 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11252: 012e5832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11253: 011eaf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11254: 00827b91 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11255: 006e0e21 198 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11254: 00827ad9 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11255: 006e0d69 198 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11256: 011eaedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11257: 01203638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11258: 004564a5 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11259: 012acfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11260: 00855435 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11260: 0085537d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 11261: 005a40e1 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11262: 006dd3e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11263: 0080e895 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11262: 006dd329 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11263: 0080e7dd 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11264: 012af020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11265: 005ca0b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11266: 0078bb11 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11266: 0078ba59 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 11267: 005aa535 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11268: 0043decd 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 11269: 005c6ddd 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11270: 012e457a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11271: 006dd609 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11271: 006dd551 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11272: 005b8889 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11273: 0070aea9 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11274: 0086c6f5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11275: 007bedb1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11276: 006c7871 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11273: 0070adf1 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11274: 0086c63d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11275: 007becf9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11276: 006c77b9 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11277: 012aaa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11278: 007faca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11278: 007fabf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11279: 002b2d55 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11280: 0117a60c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11281: 012e41fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11282: 002b5549 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11283: 012b8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11284: 012e5b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11285: 007fd195 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11285: 007fd0dd 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11286: 012e4eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11287: 0076ec11 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11287: 0076eb59 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11288: 012e5a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11289: 012e5772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11290: 012e5504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11291: 00824119 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11292: 007f7791 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11291: 00824061 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11292: 007f76d9 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11293: 012e4004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11294: 012e4e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11295: 006c640d 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11295: 006c6355 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11296: 012e4b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11297: 012b1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11298: 012e43ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11299: 012e5cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11300: 012b101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11301: 006c65ed 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11301: 006c6535 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11302: 011ef9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11303: 012ad934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11304: 0085c29d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11305: 00785041 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11304: 0085c1e5 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11305: 00784f89 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11306: 003ec3d9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11307: 0120959c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11308: 012b8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11309: 012e5046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11310: 012a5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 11311: 005a0c61 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 11312: 005ca565 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11313: 01209518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11314: 0075f4d1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11314: 0075f419 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11315: 012e4998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11316: 00883fd5 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11316: 00883f1d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11317: 011ef91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11318: 0120d820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11319: 012e3c41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11320: 002ca9c5 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11321: 012e44a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11322: 0083d2b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11322: 0083d1fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11323: 012aae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 11324: 005f874d 196 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11325: 012e5c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11326: 012e3be8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11327: 012e4908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11328: 0120d928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ 11329: 005f8c91 292 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ 11330: 005c797d 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11331: 012b04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11332: 0081bf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11332: 0081beb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11333: 0117b20c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 11334: 0052fc69 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11335: 012e4e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11336: 007b542d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11336: 007b5375 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11337: 012e4f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11338: 012b3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11339: 012b762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11340: 012e55aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 11341: 005f896d 176 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11342: 0117b2b8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11343: 00861ff9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11343: 00861f41 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11344: 012e5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11345: 00314629 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11346: 012a8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11347: 012b0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11348: 00804559 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11349: 0081aee1 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11348: 008044a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11349: 0081ae29 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11350: 012b1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11351: 012e467e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11352: 012a54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11353: 0120d8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11354: 012e5624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11355: 012e5940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11356: 012b059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11357: 012e56b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11358: 012bbf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11359: 007f7eed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11359: 007f7e35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11360: 005002f1 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11361: 002bea65 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11362: 012e5cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 11363: 002c0fe1 54 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11364: 00569b85 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 11365: 005c8d91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 11366: 005f8ae9 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11367: 012bb614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11368: 00784f71 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11368: 00784eb9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11369: 012b5d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11370: 006c89e9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11370: 006c8931 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11371: 012ae6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11372: 012e4724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 11373: 005309cd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11374: 0055f2d1 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11375: 012b25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11376: 012e5192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11377: 005b8711 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11378: 012a6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11379: 007f88bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11380: 00807665 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11379: 007f8805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11380: 008075ad 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11381: 012e4544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11382: 0086cfc9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11383: 007fb915 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11384: 006c8a59 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11382: 0086cf11 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11383: 007fb85d 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11384: 006c89a1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11385: 002ebe8d 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11386: 0087504d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11386: 00874f95 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 11387: 00597eb1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11388: 012af7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11389: 005546c1 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 11390: 00598161 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11391: 00398f8d 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11392: 012e3dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11393: 00398ff5 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11394: 00854431 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11394: 00854379 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11395: 012ab814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11396: 0039907d 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 11397: 005b4bb1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11398: 002cb171 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11399: 011e88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11400: 012e5978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11401: 006c8ac9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11402: 0085b011 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11401: 006c8a11 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11402: 0085af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11403: 00516fed 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11404: 00a85c14 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11405: 006c6805 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11406: 008196d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11404: 00a85b6c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11405: 006c674d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11406: 0081961d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11407: 0055d355 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11408: 00780609 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11408: 00780551 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11409: 0117b0f0 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11410: 012bd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11411: 012e5a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11412: 012e6538 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11413: 012b5d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11414: 006c6941 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11414: 006c6889 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11415: 00328dcd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11416: 012b1368 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11417: 012e4caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11418: 012e62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11419: 00538555 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11420: 012a6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11421: 00573a1d 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 11422: 00597a95 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11423: 011e425c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 11424: 002c9199 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11425: 005692c5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11426: 012e4468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11427: 005187e5 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11428: 012e423a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11429: 0084c3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11430: 00780309 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11429: 0084c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11430: 00780251 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11431: 012a70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11432: 012b6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11433: 00a5f654 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11433: 00a5f5ac 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11434: 012ace84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11435: 012b58bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11436: 002b7fa1 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11437: 012e6590 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11438: 0086bcc9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11438: 0086bc11 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11439: 0041b6b1 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 11440: 008254f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 11440: 0082543d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 11441: 012e5c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11442: 0080a145 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11443: 00726991 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11442: 0080a08d 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11443: 007268d9 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11444: 011feaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11445: 002b2e79 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11446: 012b6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11447: 012e472a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11448: 012a74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11449: 012e455e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ - 11450: 0082f801 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 11450: 0082f749 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 11451: 012ba0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11452: 00864bb9 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11453: 008332c1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11454: 007e6e55 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11455: 00741151 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11456: 00a84714 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11452: 00864b01 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11453: 00833209 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11454: 007e6d9d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11455: 00741099 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11456: 00a8466c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11457: 011ee0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11458: 0057a8bd 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11459: 012e4266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11460: 005e3019 502 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11461: 012c2298 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11462: 0050ce39 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11463: 012e3f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11464: 002fccfd 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11465: 012ad2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11466: 00808379 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11466: 008082c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11467: 012b54fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11468: 012023a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11469: 012b0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11470: 005035cd 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11471: 002f732d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11472: 007baab5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11472: 007ba9fd 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11473: 00586945 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11474: 01202324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11475: 0036a571 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11476: 011d0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11477: 0088ab41 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11477: 0088aa89 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11478: 012b4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11479: 012e47d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11480: 012e4034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11481: 006deeb1 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11482: 0080e0f5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11481: 006dedf9 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11482: 0080e03d 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11483: 012a7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11484: 012bccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11485: 006df18d 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11485: 006df0d5 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11486: 012e3ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11487: 005ba1f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11488: 012b89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11489: 007f679d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11489: 007f66e5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11490: 012e3e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11491: 006defa5 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11491: 006deeed 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11492: 0117b94c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11493: 008419c1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11493: 00841909 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11494: 012e3ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11495: 00585865 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11496: 012e3f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11497: 012022a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11498: 012b63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11499: 01177f8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11500: 012e469a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11501: 012e58dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11502: 005b8f1d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ - 11503: 006d6e7d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ + 11503: 006d6dc5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ 11504: 005baa81 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11505: 006df099 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11505: 006defe1 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11506: 012b8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11507: 0055fe2d 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11508: 007ee41d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11509: 0081c2f5 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11508: 007ee365 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11509: 0081c23d 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11510: 012e61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 11511: 005ff109 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11512: 004d6791 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11513: 0120221c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11514: 0083bfd5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11514: 0083bf1d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11515: 011d99b0 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11516: 011ee500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ 11517: 005ff0dd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11518: 012b1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11519: 00541961 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11520: 005b87bd 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11521: 01202198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11522: 012b94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 11523: 004f5929 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 11524: 00707fe5 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 11524: 00707f2d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 11525: 012e445e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11526: 008337d5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11526: 0083371d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11527: 01204ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11528: 012b6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 11529: 0032bfe5 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11530: 0072e779 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11531: 0085fec5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11530: 0072e6c1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11531: 0085fe0d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11532: 012e419a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11533: 01204b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11534: 012e52cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11535: 012e5492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11536: 011fbafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ 11537: 005ff105 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11538: 011ddd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11539: 012b64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11540: 012a5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11541: 01204c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11542: 008018a5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11542: 008017ed 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11543: 012b3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11544: 004d2741 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 11545: 012b10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11546: 012a5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11547: 012e601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11548: 004ddfad 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 11549: 012a4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 11550: 007df43d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11551: 00872e49 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11550: 007df385 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11551: 00872d91 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11552: 011fba78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11553: 005d0e49 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11554: 00815bb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11554: 00815afd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11555: 01202114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11556: 00828b81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11557: 0083b41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11558: 0076edc5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11556: 00828ac9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11557: 0083b365 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11558: 0076ed0d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11559: 012a6af8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11560: 0050429d 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11561: 011dd50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11562: 01204be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11563: 012b40b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11564: 0054adcd 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11565: 012a6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11566: 012e5224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11567: 012b8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11568: 011fb9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11569: 012e5eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11570: 011f81c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11571: 012ade34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11572: 00799ee1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11572: 00799e29 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11573: 005e7eed 196 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11574: 011f1050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11575: 012a9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11576: 0038009d 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11577: 011f813c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11578: 012a7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11579: 00553e5d 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11580: 012e5f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11581: 011f0fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11582: 00848d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11582: 00848cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11583: 012e55d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11584: 007e740d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11585: 00732ce9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11586: 0075a10d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11584: 007e7355 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11585: 00732c31 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11586: 0075a055 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11587: 012b4214 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11588: 012e5cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11589: 0051a901 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11590: 00a77b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11590: 00a77aa8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 11591: 011e2d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 11592: 005cc1e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11593: 012b2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11594: 012b6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11595: 012abf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11596: 003310c5 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11597: 005878e5 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11598: 0083e4f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11599: 0085ca75 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11598: 0083e441 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11599: 0085c9bd 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11600: 002cb9b9 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11601: 011f80b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11602: 0081bfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11603: 007fb681 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11602: 0081bf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11603: 007fb5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11604: 011f0f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11605: 00764e85 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11605: 00764dcd 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11606: 012bd284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11607: 0043b7f9 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11608: 00888ca9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11608: 00888bf1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11609: 012e564c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11610: 007fc685 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11610: 007fc5cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11611: 011788c8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11612: 012a5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11613: 0086b049 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11613: 0086af91 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11614: 012b9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11615: 0086e821 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11615: 0086e769 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11616: 012b4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11617: 012b2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11618: 012e5632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11619: 0080c725 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11619: 0080c66d 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11620: 012b1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11621: 012e56a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11622: 01222d60 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11623: 012af3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 11624: 005b2cc1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11625: 0070e219 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11625: 0070e161 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11626: 005759a5 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 11627: 0052409d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11628: 00764565 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11628: 007644ad 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11629: 011fb970 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ 11630: 011e3470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 11631: 002e63e1 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11632: 012e4a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11633: 002f6165 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11634: 00534f91 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11635: 0081a1bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11636: 007f9e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11635: 0081a105 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11636: 007f9d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11637: 012af180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 11638: 005b2c91 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11639: 00860ad9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11639: 00860a21 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11640: 011fb8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11641: 012ad524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11642: 007df161 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11642: 007df0a9 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 11643: 005ff77d 10 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11644: 0056c06d 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11645: 0033dc0d 64 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11646: 012e50a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11647: 00555b01 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11648: 012b7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11649: 012bbce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11650: 007f1ffd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11650: 007f1f45 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11651: 01219664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11652: 004eebb1 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11653: 012e5a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 11654: 005fff7d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11655: 012b9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11656: 0121976c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11657: 006dba4d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11658: 006dbb91 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11657: 006db995 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11658: 006dbad9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11659: 012e4040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11660: 002ebf9d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11661: 0089a58d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 11662: 006feb39 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11663: 00872615 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11664: 0070f961 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11661: 0089a4d5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11662: 006fea81 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 11663: 0087255d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11664: 0070f8a9 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11665: 002c3805 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11666: 012e3c66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11667: 006dbab9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11668: 006d6869 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11667: 006dba01 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11668: 006d67b1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11669: 011fb868 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ 11670: 005ffc4d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11671: 0080b1e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11671: 0080b131 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11672: 00392ff1 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11673: 012196e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11674: 005dafe1 74 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ 11675: 00598659 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11676: 012b71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11677: 002f6f9d 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11678: 01179ec0 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11679: 006d6769 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11679: 006d66b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ 11680: 004f582d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11681: 0085e56d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11681: 0085e4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11682: 0121d6ec 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11683: 0071079d 1252 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11683: 007106e5 1252 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11684: 012e48f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 11685: 005ceb31 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11686: 012e615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11687: 0081d8e9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11687: 0081d831 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11688: 012b1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11689: 006dbb21 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11689: 006dba69 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11690: 012e549e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11691: 0077a75d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11691: 0077a6a5 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11692: 012e4c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11693: 012b14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11694: 00825969 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11694: 008258b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11695: 012e5b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11696: 00836009 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11697: 00733105 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11696: 00835f51 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11697: 0073304d 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11698: 012e5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11699: 0052354d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11700: 012acef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11701: 012e53ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11702: 006d67e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11702: 006d6731 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11703: 012e5d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11704: 004185b9 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11705: 011dc06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11706: 002bb151 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11707: 004ee835 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11708: 012af8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11709: 012e3f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11710: 0078e935 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11711: 0070e979 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11712: 00871991 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11710: 0078e87d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11711: 0070e8c1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11712: 008718d9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11713: 0032e2d9 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11714: 00639dad 292 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11715: 012e41de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11716: 0053a719 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11717: 012b96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11718: 012e5ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11719: 012ba574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11720: 012ade04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11721: 0087b185 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11721: 0087b0cd 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11722: 012ba7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11723: 00826b9d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11723: 00826ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11724: 012e4ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11725: 012a85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11726: 01203320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11727: 0075ca01 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11728: 00874bb5 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11727: 0075c949 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11728: 00874afd 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11729: 005b843d 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11730: 0051c8ad 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11731: 012a4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11732: 0055bbe1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11733: 00746251 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11733: 00746199 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11734: 003ec5ed 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11735: 01210cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11736: 012e3ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11737: 012e43e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11738: 012b8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11739: 01210c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11740: 0070f381 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11740: 0070f2c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11741: 012e40d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11742: 00336701 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11743: 012a787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11744: 0043b619 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11745: 012e50d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11746: 00745775 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11746: 007456bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11747: 012aaf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11748: 0086be91 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11748: 0086bdd9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11749: 012bac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11750: 00819979 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11750: 008198c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11751: 0120329c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ 11752: 005cbfa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11753: 0089dd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11753: 0089dc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11754: 012e4ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11755: 005558c1 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11756: 004f584d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11757: 012bc960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11758: 012e4c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11759: 00555a95 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11760: 012b5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11761: 012e4dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11762: 012e564e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11763: 012e3c5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11764: 011e9dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11765: 0050394d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11766: 0084ec21 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11766: 0084eb69 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11767: 0032d2f9 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11768: 008110b9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11768: 00811001 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11769: 005cb025 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11770: 012e4116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11771: 00712ebd 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ - 11772: 006d8a25 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ + 11771: 00712e05 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11772: 006d896d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ 11773: 0045ee41 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11774: 012e4f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11775: 012a55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11776: 00516895 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11777: 012e4e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11778: 00825f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11779: 0070e6a5 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11778: 00825ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11779: 0070e5ed 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11780: 012b8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11781: 012b6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11782: 002f3ac5 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11783: 00748d2d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11784: 0085e631 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11783: 00748c75 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11784: 0085e579 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11785: 012afcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11786: 005c9271 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11787: 012e56a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11788: 012e5de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11789: 012b8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ - 11790: 006d8aad 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ + 11790: 006d89f5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ 11791: 012e5916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11792: 005f1341 6 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11793: 012e4176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11794: 012e3f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11795: 0089bb4d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11795: 0089ba95 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11796: 0039ea95 128 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11797: 012e3f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11798: 00812d7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11798: 00812cc5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11799: 012e6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11800: 012b9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11801: 006b33d9 340 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11802: 008849c5 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11801: 006b3321 340 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11802: 0088490d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11803: 002f42fd 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11804: 00884809 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11805: 007fcd59 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11806: 00825b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11804: 00884751 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11805: 007fcca1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11806: 00825acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11807: 011dbfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11808: 012a5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11809: 0032c1c1 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11810: 012e4d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11811: 012e488c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11812: 012e4156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11813: 00899965 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11813: 008998ad 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11814: 012e42a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11815: 0059fa5d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11816: 0080e1d1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11816: 0080e119 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11817: 012e5b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11818: 01203194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11819: 012b5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11820: 012b3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11821: 00a77b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11822: 00887485 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11821: 00a77a6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11822: 008873cd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11823: 012e3d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11824: 002d2155 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11825: 01203110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11826: 012e4850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11827: 012aa3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11828: 00762751 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11828: 00762699 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11829: 012b8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11830: 012a4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11831: 0120917c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11832: 00827875 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11832: 008277bd 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11833: 01208ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11834: 003e808d 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11835: 012ad324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11836: 0081e3e9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11836: 0081e331 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11837: 00523d91 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11838: 012e5b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11839: 008867a5 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11839: 008866ed 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11840: 012e523e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11841: 00841ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11841: 00841a31 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11842: 012e50ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11843: 012090f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11844: 00745ed1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11844: 00745e19 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11845: 0121b6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11846: 012e43c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11847: 00740421 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11848: 00854b4d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11847: 00740369 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11848: 00854a95 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11849: 012e48f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11850: 00438c1d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11851: 012ac4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11852: 0120308c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11853: 01178040 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11854: 0052455d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11855: 003b18c1 636 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11856: 012e5914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11857: 01177c0c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11858: 0043f32d 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11859: 01209074 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11860: 012b9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11861: 0085db91 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11861: 0085dad9 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11862: 012e476e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11863: 0073c1f5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11863: 0073c13d 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11864: 012e59f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11865: 012afe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11866: 012b103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11867: 012bcaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11868: 002fd599 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11869: 00767085 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11869: 00766fcd 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11870: 00326875 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11871: 00727331 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11871: 00727279 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11872: 00293fa5 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11873: 0081b7b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11873: 0081b701 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11874: 012e3b4c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11875: 012ae550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11876: 0080da51 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11876: 0080d999 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11877: 00537f79 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11878: 012b714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11879: 012bcf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11880: 003fc571 272 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11881: 01201748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11882: 0084e155 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11883: 007f3921 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11882: 0084e09d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11883: 007f3869 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11884: 012e53ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11885: 012e5af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11886: 0070176d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11887: 008a128d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11886: 007016b5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11887: 008a11d5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11888: 012a5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11889: 012e4546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11890: 00516f7d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11891: 00643571 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11892: 0081dfdd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11892: 0081df25 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11893: 012016c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11894: 012e3bd8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11895: 00890261 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11895: 008901a9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11896: 012e45da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11897: 012e3efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11898: 0034016d 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11899: 005f3809 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11900: 007819e9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11900: 00781931 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11901: 00477a2d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11902: 012b8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11903: 005cfbbd 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11904: 012e4c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11905: 012e61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11906: 012a7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11907: 012a6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11908: 008329b1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11908: 008328f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11909: 012b1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11910: 012ad2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11911: 012e4794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11912: 012e4770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11913: 00375525 308 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11914: 0088f621 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11914: 0088f569 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11915: 00561a31 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11916: 002f4b75 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11917: 01201640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11918: 005748b5 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11919: 012b749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11920: 00435655 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11921: 012e5584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11922: 00aa7818 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11923: 012af320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11924: 011db45c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11925: 012ad3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11926: 0084a5a5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11926: 0084a4ed 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11927: 002cb799 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11928: 002e69e1 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11929: 00742719 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11929: 00742661 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11930: 005d42dd 124 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11931: 00733911 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11931: 00733859 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11932: 012aa0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11933: 0085e3ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11933: 0085e335 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11934: 005ce875 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11935: 005723dd 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11936: 0080d6fd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11936: 0080d645 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11937: 012015bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11938: 002ecbfd 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11939: 012b73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11940: 012e4d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11941: 012e518c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11942: 012bb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11943: 011e42e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11944: 007bab41 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11945: 0070e925 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11944: 007baa89 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11945: 0070e86d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11946: 012bd568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11947: 01201538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ 11948: 0059dd9d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11949: 00763829 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11949: 00763771 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11950: 00533265 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11951: 007808d1 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11952: 007295a5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11951: 00780819 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11952: 007294ed 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11953: 012b8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11954: 00292d99 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11955: 0087958d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11956: 00889d49 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11955: 008794d5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11956: 00889c91 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11957: 011dbf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11958: 012af5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11959: 012e68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11960: 012e4270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11961: 012b580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11962: 012e5512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11963: 002e6361 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11964: 00393369 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11965: 007135ed 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11965: 00713535 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11966: 012a9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11967: 007aca69 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11967: 007ac9b1 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11968: 012014b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11969: 012ab9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11970: 012e5daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11971: 012e4a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11972: 012b664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11973: 00755ff1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11973: 00755f39 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11974: 0059fe2d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11975: 012e3efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11976: 007f7145 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11976: 007f708d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11977: 012b2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11978: 0032e145 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11979: 012b58fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11980: 004d575d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11981: 0072e371 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11982: 006c7f21 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11981: 0072e2b9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11982: 006c7e69 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11983: 01201430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11984: 012e43e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11985: 007efc95 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11985: 007efbdd 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11986: 005aa865 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11987: 012b0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11988: 012e5ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11989: 012167fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11990: 012e4f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11991: 00619501 204 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11992: 006c7f81 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11992: 006c7ec9 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11993: 012aa1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11994: 01200d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11995: 012013ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11996: 00519639 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11997: 0114cb08 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11998: 012aa2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11999: 012a9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -12009,87 +12009,87 @@ │ │ │ │ 12005: 012e3c63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 12006: 012e5a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 12007: 012e50a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 12008: 002bc909 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 12009: 011de400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 12010: 01177bbc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 12011: 012e4670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 12012: 007b7e11 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 12012: 007b7d59 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 12013: 011ed714 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 12014: 012bf3cc 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 12015: 01177b94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 12016: 006c7ffd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 12016: 006c7f45 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 12017: 012e6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 12018: 012b1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 12019: 012acc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 12020: 01201328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 12021: 012e5ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 12022: 0078c185 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 12022: 0078c0cd 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 12023: 012e4c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 12024: 012e54a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 12025: 012b9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 12026: 011ed504 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 12027: 0043a969 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 12028: 012b3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 12029: 0085b6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 12029: 0085b5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 12030: 012a5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 12031: 01200c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 12032: 012e3db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 12033: 012e5b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 12034: 007b8335 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 12034: 007b827d 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 12035: 012a6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 12036: 012012a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 12037: 0051252d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 12038: 012e629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 12039: 005605b9 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 12040: 00701771 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 12040: 007016b9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 12041: 005843f9 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 12042: 012e5128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 12043: 012e60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 12044: 012b4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 12045: 012e4d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 12046: 012b511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 12047: 01201220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 12048: 012e550e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 12049: 0081fa91 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 12050: 0080b089 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 12049: 0081f9d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 12050: 0080afd1 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 12051: 012e60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 12052: 007fa349 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 12052: 007fa291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 12053: 012e58f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 12054: 012ade54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 12055: 002edc51 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 12056: 011ecfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 12057: 0086a6dd 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 12057: 0086a625 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 12058: 012bd588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 12059: 012afea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 12060: 012e3c76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 12061: 012e5afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 12062: 00707571 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 12063: 0089de3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 12062: 007074b9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 12063: 0089dd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 12064: 012b3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 12065: 006d09ad 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 12066: 00826101 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 12065: 006d08f5 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 12066: 00826049 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 12067: 012e57ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 12068: 012b9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 12069: 004ed93d 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 12070: 012e486e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 12071: 0120119c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 12072: 012b542c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 12073: 008407bd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 12074: 008031b1 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 12073: 00840705 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 12074: 008030f9 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 12075: 002d8391 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 12076: 012a63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 12077: 0043aa49 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 12078: 0085fa65 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 12078: 0085f9ad 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 12079: 002c9afd 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 12080: 0030452d 516 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 12081: 012a6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 12082: 012e411c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 12083: 003ec3d5 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 12084: 0076dea5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 12084: 0076dded 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 12085: 012a86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 12086: 012e5366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 12087: 012a64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 12088: 012afc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 12089: 012b8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 12090: 012e5508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 12091: 012e4f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -12099,304 +12099,304 @@ │ │ │ │ 12095: 012b769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 12096: 002e8791 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 12097: 00573815 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 12098: 005a1119 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 12099: 012a7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 12100: 012e5032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 12101: 011ed690 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 12102: 007314f1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 12102: 00731439 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 12103: 012e5888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 12104: 007270c9 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 12104: 00727011 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 12105: 0039456d 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 12106: 0076f669 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 12106: 0076f5b1 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 12107: 005c995d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 12108: 012ac7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 12109: 005cb531 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 12110: 005d8585 284 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 12111: 012a4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 12112: 011ed798 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 12113: 012b1210 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 12114: 0057399d 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 12115: 00817345 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 12115: 0081728d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ 12116: 005fb955 18 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 12117: 007fb069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 12117: 007fafb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 12118: 012e5b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 12119: 008273bd 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 12119: 00827305 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 12120: 012e51d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 12121: 00847ca5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 12121: 00847bed 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 12122: 011ed588 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 12123: 00587301 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 12124: 004ad52d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 12125: 012b5c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 12126: 0085d6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 12126: 0085d615 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 12127: 012e4be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 12128: 012b1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 12129: 00535f09 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 12130: 012e60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 12131: 008156d9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 12131: 00815621 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 12132: 012e4204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 12133: 012e5f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 12134: 0117a6a8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 12135: 012e5e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 12136: 012af800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 12137: 0041ab29 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 12138: 0087126d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 12138: 008711b5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 12139: 005b89b9 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 12140: 012a8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 12141: 008499f5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 12141: 0084993d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 12142: 00292de9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 12143: 0088cffd 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 12143: 0088cf45 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 12144: 012e3d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 12145: 011f9f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ 12146: 002c07c5 94 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 12147: 012e4678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 12148: 012b0060 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 12149: 012a515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 12150: 00780459 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 12151: 0086c725 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 12150: 007803a1 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 12151: 0086c66d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 12152: 012e62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 12153: 0081ba4d 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 12153: 0081b995 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 12154: 012aff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 12155: 0081d36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 12155: 0081d2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 12156: 002c67c5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 12157: 00849449 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 12157: 00849391 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 12158: 012aea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 12159: 012e4c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 12160: 012e5390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 12161: 00730711 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 12162: 00779a55 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 12161: 00730659 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 12162: 0077999d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 12163: 0043a405 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 12164: 012adb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 12165: 012b8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 12166: 012c1a9c 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 12167: 012c1ab0 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ 12168: 002c0bcd 122 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 12169: 012b676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 12170: 00aa7a80 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 12171: 012ad8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 12172: 012af6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 12173: 0120242c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 12174: 012e6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 12175: 012aaee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 12176: 0121d534 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 12177: 008518fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 12177: 00851845 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 12178: 012b090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 12179: 012b5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 12180: 00587edd 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 12181: 006cc319 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 12181: 006cc261 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 12182: 00559cc9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 12183: 012e5182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 12184: 007efc29 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 12184: 007efb71 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 12185: 012e54f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 12186: 00447b71 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 12187: 00899c31 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 12187: 00899b79 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 12188: 012e3fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 12189: 012a79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 12190: 012ac0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 12191: 012e5ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 12192: 012a9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 12193: 0080758d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 12193: 008074d5 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 12194: 012ac024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 12195: 006cc491 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 12195: 006cc3d9 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 12196: 002f3ed5 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 12197: 012af750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 12198: 012e3caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 12199: 005563d5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 12200: 005b9fe1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 12201: 012bc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 12202: 0117acb0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 12203: 002bf9bd 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 12204: 012c1a60 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 12205: 012e5d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 12206: 0053b961 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 12207: 002bb5d9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 12208: 00585c65 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 12209: 00aa77f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 12210: 00891a6d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 12210: 008919b5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 12211: 012e5826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 12212: 012a73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 12213: 0086bb3d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 12213: 0086ba85 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 12214: 002c0e25 30 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ 12215: 0052d0e5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 12216: 00504141 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 12217: 012e4706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 12218: 012e56b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 12219: 006fec41 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 12219: 006feb89 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 12220: 012e561c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 12221: 002f7f11 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 12222: 002c43f5 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 12223: 00789c81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 12223: 00789bc9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 12224: 012bbf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 12225: 012e47f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 12226: 00573a8d 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 12227: 0081d5d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 12227: 0081d519 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 12228: 012e3c21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 12229: 00664559 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 12230: 012a82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 12231: 00875131 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 12231: 00875079 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 12232: 012aa2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 12233: 012e3fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 12234: 00801089 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 12234: 00800fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 12235: 012e6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12236: 004f3cbd 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 12237: 005b8a31 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 12238: 012e686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 12239: 012b6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 12240: 012a95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 12241: 00888e11 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 12241: 00888d59 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 12242: 0053e0e5 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 12243: 005c9705 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 12244: 0052bdd5 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 12245: 012e509a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 12246: 00556321 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12247: 00369929 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12248: 0072c3c1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12248: 0072c309 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12249: 004ae99d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12250: 0075395d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12250: 007538a5 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12251: 012aa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12252: 012e4f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12253: 012abed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12254: 012ba3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12255: 01179fbc 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12256: 012bafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12257: 004abb09 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12258: 007495d1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12258: 00749519 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12259: 012e3e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12260: 007ff2f5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12261: 006d09dd 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12260: 007ff23d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12261: 006d0925 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12262: 012a9de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12263: 012b094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12264: 0072c50d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12264: 0072c455 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12265: 012e42ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12266: 012b8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 12267: 005cb251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12268: 012e3db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12269: 007b3a3d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12270: 008945a5 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12269: 007b3985 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12270: 008944ed 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12271: 012e620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12272: 008082a5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12272: 008081ed 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12273: 012a5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12274: 003334e9 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12275: 002f3861 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12276: 012a78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12277: 0078b80d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12278: 006d06f1 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12277: 0078b755 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12278: 006d0639 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12279: 012e4420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12280: 007462f9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12280: 00746241 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12281: 012e3f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12282: 012e61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12283: 012b23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12284: 012af550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12285: 012b29b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12286: 00726335 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12286: 0072627d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12287: 012e441e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12288: 012e5ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12289: 012ad704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12290: 0055d5d9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 12291: 005f7641 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ 12292: 005beb21 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12293: 011d0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 12294: 005beb7d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12295: 012e3cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12296: 0032e481 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12297: 005377b1 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12298: 003caa5d 68 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12299: 012e471a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12300: 0041f171 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12301: 00820f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12302: 00826849 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12301: 00820ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12302: 00826791 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12303: 012e5838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12304: 00550171 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12305: 012e44a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12306: 012a9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12307: 012bce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12308: 0080bde1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12308: 0080bd29 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12309: 012aeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12310: 012e4b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12311: 002e29b9 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12312: 012e42ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12313: 012e5496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12314: 007f740d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12315: 00a5d5a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12314: 007f7355 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12315: 00a5d4f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12316: 012e59be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12317: 012e6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12318: 0074032d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12318: 00740275 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 12319: 0052efed 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12320: 0076f941 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12320: 0076f889 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12321: 012e41fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12322: 007b304d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12322: 007b2f95 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12323: 012a87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12324: 012b3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12325: 008301fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 12326: 0076c7d5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12325: 00830145 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12326: 0076c71d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12327: 012e4be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12328: 007faec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12329: 00820961 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12328: 007fae0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12329: 008208a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12330: 011eae58 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12331: 002bece9 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12332: 011eadd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12333: 00889f41 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12334: 0084878d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12333: 00889e89 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12334: 008486d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12335: 00555b91 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12336: 007feadd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12336: 007fea25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12337: 002ba34d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12338: 003800f5 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12339: 00a5b990 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12340: 00732485 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12339: 00a5b8e8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12340: 007323cd 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12341: 012a6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12342: 00560ac9 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12343: 012b30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12344: 0073c1d5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12345: 0083d63d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12344: 0073c11d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12345: 0083d585 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12346: 003ad349 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12347: 012bca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12348: 012e3c19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12349: 007faf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12350: 00823d0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12349: 007fae49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12350: 00823c55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12351: 012ac504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12352: 012bcbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12353: 011f0d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12354: 00764439 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12354: 00764381 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12355: 012bd6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12356: 012e3c3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12357: 012a797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12358: 00569d55 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12359: 00553875 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12360: 007f734d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12361: 0087da29 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12362: 006fddb5 2012 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 12363: 00801ead 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12360: 007f7295 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12361: 0087d971 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12362: 006fdcfd 2012 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 12363: 00801df5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12364: 011f0cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12365: 012b4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12366: 012aef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12367: 012bb074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12368: 0032e51d 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12369: 012e5214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12370: 012b12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12371: 00891391 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12371: 008912d9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12372: 01185410 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12373: 002dc051 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12374: 002e11d1 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12375: 012e4506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12376: 012b4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12377: 0076afe9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12377: 0076af31 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12378: 003f47fd 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12379: 0087cb31 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12379: 0087ca79 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12380: 012e51d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12381: 002c0005 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12382: 00823bc9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12382: 00823b11 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12383: 012bc418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12384: 012aa094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12385: 00547081 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12386: 012e566e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12387: 011f0c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12388: 00887495 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12388: 008873dd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12389: 012b4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12390: 011f6a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12391: 00876729 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12391: 00876671 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 12392: 0056edfd 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12393: 011e2dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12394: 012e587c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12395: 0120b1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12396: 012e691c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 12397: 012ba1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 12398: 005f7695 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ @@ -12410,152 +12410,152 @@ │ │ │ │ 12406: 012e4912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12407: 012e41ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12408: 012b9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12409: 012e3c44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12410: 002fd59d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12411: 00406aa1 132 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12412: 012e5e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12413: 006b9eed 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12413: 006b9e35 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12414: 002b38f5 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12415: 012a9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12416: 012e6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12417: 012e4b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12418: 012e4e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12419: 0120b27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12420: 006b9f45 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12420: 006b9e8d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12421: 011f6900 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12422: 0083b2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12422: 0083b239 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 12423: 004d3be5 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 12424: 00763bfd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12425: 00816ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12424: 00763b45 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12425: 00816e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12426: 011e089c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 12427: 005b28e5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 12428: 012e6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12429: 00387a39 556 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12430: 0117a950 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12431: 0086bb81 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12432: 00789b69 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12431: 0086bac9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12432: 00789ab1 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12433: 005bfebd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 12434: 004d5269 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12435: 012e43cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12436: 011e34f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12437: 012a7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12438: 002ba935 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12439: 012e6548 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12440: 012e6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12441: 007afec9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12442: 006b9fb1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12441: 007afe11 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12442: 006b9ef9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12443: 00418129 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12444: 005c77c1 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12445: 006f98c9 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12446: 0085d731 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12445: 006f9811 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12446: 0085d679 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12447: 012153e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ 12448: 0052a121 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12449: 0076f8cd 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12449: 0076f815 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12450: 012e41f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12451: 01215254 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12452: 012ab984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12453: 012aeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12454: 0121535c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12455: 012e5918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12456: 00639cb9 104 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12457: 012b4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12458: 00730a09 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12458: 00730951 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 12459: 004df31d 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 12460: 0052fd69 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12461: 00444409 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12462: 0061b739 148 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12463: 0117a620 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12464: 012e4916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 12465: 005a2971 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12466: 00733dc9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12466: 00733d11 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12467: 012a5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12468: 003b0261 40 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12469: 0115a26c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 12470: 012e5926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12471: 012152d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12472: 012e5204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12473: 012e5412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12474: 012ae7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 12475: 004df419 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 12476: 0052f7fd 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 12477: 0089c93d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 12477: 0089c885 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 12478: 012a9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 12479: 002c1be9 236 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12480: 012bcaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12481: 012bb1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 12482: 007016f9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 12482: 00701641 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 12483: 012e5c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12484: 012e5ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12485: 012e43f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12486: 011ef478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12487: 012e5c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12488: 00556429 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 12489: 004df38d 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12490: 00535df5 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12491: 002cad89 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 12492: 005c48c5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12493: 012bcab0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 12494: 005c9645 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12495: 0044e62d 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12496: 00889e65 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12496: 00889dad 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12497: 012a9f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12498: 012e57b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12499: 012e68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12500: 00898241 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12500: 00898189 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12501: 012b09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 12502: 00522b61 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12503: 011ef3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ 12504: 002c0ad1 116 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12505: 0087cd09 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12506: 007e72b5 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12505: 0087cc51 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12506: 007e71fd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12507: 012e587a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12508: 005cfd81 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12509: 012bbcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12510: 008390f5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12510: 0083903d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12511: 012b1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12512: 00893c61 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12512: 00893ba9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12513: 012e45f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12514: 012e3fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12515: 012a8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12516: 0117a444 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12517: 0053682d 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12518: 012b51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12519: 012e575a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12520: 00828695 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12520: 008285dd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12521: 012b567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12522: 012e5d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12523: 005d8a75 448 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12524: 012bca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12525: 00819441 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12525: 00819389 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12526: 012e5000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12527: 012b0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12528: 012bb254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12529: 0088d315 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12529: 0088d25d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12530: 012ab7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12531: 0064f4bd 508 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12532: 011fc5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12533: 00820f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12534: 00815af9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12533: 00820ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12534: 00815a41 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12535: 011d2024 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12536: 011fc54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12537: 012e3c73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12538: 0085b13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12538: 0085b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12539: 0053eb25 252 FUNC GLOBAL DEFAULT 12 iommufd_change_process │ │ │ │ 12540: 012a8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12541: 002c46f1 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12542: 005bb3c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12543: 005743a5 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12544: 012aba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12545: 012a85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12546: 012e5ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12547: 012a8a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12548: 00517c65 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 12549: 005bf181 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12550: 0073182d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12550: 00731775 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12551: 011f4ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12552: 012e5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 12553: 012aee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12554: 011fc4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12555: 012a73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12556: 00380dc5 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12557: 011f4c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ @@ -12564,398 +12564,398 @@ │ │ │ │ 12560: 012e4bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12561: 012a794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 12562: 012a6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12563: 002b75d9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12564: 012bbbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 12565: 005c9885 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12566: 012a8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12567: 0089a795 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12567: 0089a6dd 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12568: 012b4b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12569: 012e3f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12570: 009d1f44 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12570: 009d1e9c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12571: 005dcb1d 70 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12572: 0053fa51 108 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_detach_hwpt │ │ │ │ 12573: 012ab914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12574: 002bae9d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12575: 006e1a21 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ + 12575: 006e1969 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ 12576: 005b36f1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12577: 012a4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12578: 012a7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12579: 012b1524 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12580: 0072e965 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12580: 0072e8ad 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12581: 011f4b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12582: 012e4dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12583: 00884dc5 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12583: 00884d0d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12584: 012b0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12585: 012e5604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12586: 002be7e9 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12587: 0117b284 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12588: 006bb765 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12588: 006bb6ad 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12589: 012afc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12590: 005f12e9 86 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12591: 012e5dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12592: 012b5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12593: 009f40b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12593: 009f4008 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12594: 012e5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12595: 012bac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12596: 004472d1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12597: 006bb7c1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12597: 006bb709 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ 12598: 005a4c85 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12599: 0084a099 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12599: 00849fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12600: 012e5922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12601: 009f40a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 12602: 008431bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12601: 009f4000 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12602: 00843105 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 12603: 005a2a55 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12604: 012afca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12605: 0056ee4d 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12606: 00665291 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12607: 00537c45 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12608: 004faa59 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12609: 012e3f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 12610: 007805f1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12610: 00780539 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12611: 012e5a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12612: 012b4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12613: 012e524e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12614: 012ae720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12615: 00573835 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12616: 012e39a8 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12617: 00806331 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12617: 00806279 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12618: 00644dc5 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12619: 0032a78d 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12620: 012bda7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12621: 00665231 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12622: 012e57ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12623: 006bb83d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12623: 006bb785 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12624: 012e5672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12625: 00748eb1 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12625: 00748df9 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 12626: 005241a1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12627: 008658b9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12628: 006dad7d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12629: 00898015 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12627: 00865801 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12628: 006dacc5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12629: 00897f5d 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12630: 012b792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12631: 012abf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12632: 0076b5f9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12633: 008272f1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12632: 0076b541 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12633: 00827239 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12634: 012e5040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12635: 012e4a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12636: 006db4b9 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12636: 006db401 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12637: 012a9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12638: 00786e49 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12638: 00786d91 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12639: 012e4f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12640: 012e4216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12641: 012b660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12642: 012e4640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12643: 0080274d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12644: 006dae01 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12643: 00802695 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12644: 006dad49 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12645: 002c4fd1 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12646: 012b3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12647: 007893d1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12647: 00789319 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12648: 012e4096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 12649: 005bedf1 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12650: 012e3e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12651: 012b557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 12652: 002948e1 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12653: 012e53cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12654: 0079a7ed 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12654: 0079a735 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12655: 012a9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12656: 012bcbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12657: 00801b45 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12658: 006dae85 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12657: 00801a8d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12658: 006dadcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12659: 012b86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12660: 012b7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12661: 012afbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12662: 012a8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12663: 00825531 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12663: 00825479 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12664: 0120ba38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12665: 00808af5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12665: 00808a3d 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12666: 012e30e9 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12667: 012e53b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12668: 012b9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12669: 006b96b9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12670: 0071394d 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12669: 006b9601 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12670: 00713895 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12671: 012e5b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 12672: 0120bb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ - 12673: 00899b05 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 12673: 00899a4d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 12674: 012b84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12675: 012b3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12676: 012e4a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12677: 003ca939 96 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12678: 011e3ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 12679: 0041eba9 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12680: 0081228d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12680: 008121d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12681: 011b8eb8 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ 12682: 00611685 8 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12683: 00800b9d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12683: 00800ae5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12684: 012e50ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12685: 006b975d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12685: 006b96a5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12686: 0120babc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12687: 006ca159 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12687: 006ca0a1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12688: 011d1548 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12689: 011d15a8 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12690: 0032725d 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12691: 011d15b8 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12692: 005cfd19 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12693: 00742191 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12693: 007420d9 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12694: 012e41a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12695: 006bb8b9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12696: 006c8741 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12695: 006bb801 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12696: 006c8689 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12697: 012adb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12698: 0120e270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12699: 005e3a39 104 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12700: 012e4806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12701: 012e544e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12702: 006ca249 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12702: 006ca191 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12703: 012b8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12704: 006bb915 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12704: 006bb85d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12705: 012b8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12706: 006c87b1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12706: 006c86f9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12707: 012aed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12708: 00547249 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 12709: 012e454c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12710: 012b109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12711: 011e4364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12712: 008998ad 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12713: 007f9de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12714: 0070e63d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12715: 008623c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12716: 008035b5 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12712: 008997f5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12713: 007f9d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12714: 0070e585 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12715: 00862309 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12716: 008034fd 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12717: 011ee3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12718: 012a7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12719: 012e50ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12720: 006c77ed 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12721: 00780781 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12720: 006c7735 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12721: 007806c9 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12722: 012b3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12723: 012e4202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12724: 00804bdd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12725: 007d04f9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12724: 00804b25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12725: 007d0441 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12726: 01214ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12727: 00a6e7e8 176 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid │ │ │ │ - 12728: 00822ead 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12727: 00a6e740 176 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid │ │ │ │ + 12728: 00822df5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12729: 012a77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12730: 012ab9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12731: 008887a9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12731: 008886f1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12732: 002b7699 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12733: 012a72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12734: 002c0db9 30 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12735: 01214a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12736: 006bb98d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12737: 006c8821 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12736: 006bb8d5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12737: 006c8769 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12738: 012e458e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12739: 002c54f1 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12740: 01214b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12741: 0043b065 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12742: 012e5e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12743: 0115d630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12744: 003310bd 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12745: 012e3e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12746: 00322cd1 220 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12747: 012e5b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12748: 012e3cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12749: 012a89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12750: 012056b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12751: 0086e7d1 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12751: 0086e719 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12752: 012ba634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12753: 012e5898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12754: 012e6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12755: 012a6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12756: 012e43d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12757: 01205528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12758: 00898c31 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12758: 00898b79 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12759: 012e537a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12760: 008a24bd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12760: 008a2405 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12761: 012b71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12762: 011dded8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12763: 01214a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12764: 01205630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12765: 012a9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12766: 012b5c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12767: 0117a1a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12768: 005e8a85 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12769: 00839149 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12770: 007e6ed5 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12769: 00839091 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12770: 007e6e1d 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12771: 012aa290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12772: 0120053c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12773: 012e45e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12774: 009b0ac0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12774: 009b0a18 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12775: 012055ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12776: 00748ff9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12776: 00748f41 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12777: 012004b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12778: 012e5aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12779: 00a77b70 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12780: 0081d6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12779: 00a77ac8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12780: 0081d621 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12781: 012e4602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12782: 012bdb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12783: 007388ed 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12783: 00738835 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12784: 012b7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12785: 006d0835 112 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12785: 006d077d 112 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12786: 012e3e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12787: 012b3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12788: 0033f9e5 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12789: 00838d81 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12789: 00838cc9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12790: 0043e311 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12791: 005c0dc5 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12792: 012bc8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12793: 00822055 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12793: 00821f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12794: 0055867d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12795: 012ad104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12796: 0072cfcd 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12796: 0072cf15 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12797: 012e4e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12798: 012e5770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12799: 00840021 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12799: 0083ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12800: 0054fe95 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12801: 012db080 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12802: 01200434 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12803: 012e3e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12804: 012a7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ 12805: 005b5151 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12806: 012e5a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12807: 004fa12d 344 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12808: 006e0d6d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12808: 006e0cb5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12809: 012e595e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12810: 012e5ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12811: 012baab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12812: 006c39ad 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12813: 0076c845 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12812: 006c38f5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12813: 0076c78d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12814: 012e4c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12815: 006c3a05 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12815: 006c394d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12816: 006601bd 66 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12817: 012ab044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12818: 012e53b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12819: 00816ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12819: 00816f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12820: 012b4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12821: 012bd204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12822: 005b26a9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12823: 00782635 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12823: 0078257d 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12824: 012bba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12825: 0041b57d 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12826: 00815131 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12826: 00815079 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12827: 005a4bdd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12828: 012e3bd1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12829: 0053ef69 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12830: 0089bce9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12830: 0089bc31 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12831: 012a85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12832: 012bcb30 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12833: 012b05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12834: 012e4daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12835: 0086098d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12835: 008608d5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12836: 012e4c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12837: 01200854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12838: 01177ff8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12839: 012af450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12840: 012b09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12841: 005739ed 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12842: 006c888d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12842: 006c87d5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12843: 0063be55 3028 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12844: 006b3341 152 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12845: 00879ae1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12844: 006b3289 152 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12845: 00879a29 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12846: 012007d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12847: 003948c9 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12848: 0081d025 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12848: 0081cf6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12849: 012e431c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12850: 012b4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12851: 012e5f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12852: 008383c1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12852: 00838309 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12853: 005978f5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12854: 012e4d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12855: 0059a4b1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12856: 006c8901 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12856: 006c8849 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12857: 012e451e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12858: 012b9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12859: 012e4868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12860: 0054bdf5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12861: 012e5486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12862: 003ea16d 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12863: 007fa475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12863: 007fa3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12864: 005416bd 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12865: 012b2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12866: 007e3c89 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12866: 007e3bd1 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12867: 012e3d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12868: 005d16bd 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12869: 012ac294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12870: 005386a9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12871: 012e58b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12872: 012b3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12873: 0053ddd5 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12874: 012e5d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12875: 0066cf11 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12875: 0066cedd 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12876: 012ad1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12877: 00532195 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12878: 011f5d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12879: 012e3c7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12880: 006c8975 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12881: 007e1d5d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12880: 006c88bd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12881: 007e1ca5 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12882: 012e568a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12883: 012e4cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12884: 0041b83d 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12885: 012e56ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12886: 012b684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12887: 012baa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12888: 0087a0f1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12888: 0087a039 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12889: 012e561e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12890: 011e2e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12891: 0087d471 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12891: 0087d3b9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12892: 002fbf91 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12893: 002b71d9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12894: 012bcb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12895: 012e57e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12896: 012e5ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12897: 012e3c64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12898: 012e3eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12899: 0033644d 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12900: 0043ddcd 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12901: 012b0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12902: 012e579a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12903: 0083dca1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12904: 00879b8d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12905: 006d0a15 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12906: 008205a9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12903: 0083dbe9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12904: 00879ad5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12905: 006d095d 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12906: 008204f1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12907: 012b3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12908: 012e453a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12909: 00389421 120 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12910: 004e6d9d 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12911: 012e3e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12912: 012e4966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12913: 005a4849 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12914: 00859d19 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12914: 00859c61 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12915: 012b42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12916: 005b33c5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12917: 00502995 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12918: 002c27a1 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12919: 012a8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12920: 0072957d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12921: 0081efe1 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12920: 007294c5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12921: 0081ef29 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12922: 012e5402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12923: 012e41d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12924: 0070f151 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12924: 0070f099 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12925: 00587621 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12926: 012b764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12927: 012b2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12928: 011e0920 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12929: 012b2ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12930: 005b3849 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12931: 006d112d 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12931: 006d1075 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12932: 00554371 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12933: 0077abd9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12934: 0081c01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12933: 0077ab21 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12934: 0081bf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12935: 012aaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12936: 002c3085 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12937: 0078292d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12937: 00782875 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12938: 012e604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12939: 012b9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12940: 00848ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12940: 00848d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12941: 012e5808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12942: 011e3578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12943: 002d22d5 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12944: 00855a95 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12944: 008559dd 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12945: 012b4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12946: 012add84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12947: 012bb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12948: 005b37ed 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12949: 005502d9 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12950: 0080ccd9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12950: 0080cc21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12951: 012e5428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12952: 012aeb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12953: 00328619 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12954: 00550065 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12955: 012e4d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12956: 012e5438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12957: 01218878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12963,19 +12963,19 @@ │ │ │ │ 12959: 012af480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12960: 012aa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12961: 012e517c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12962: 012a6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12963: 012e4cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12964: 012e5746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12965: 005565a9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12966: 00840281 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12966: 008401c9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12967: 01218e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12968: 0087d035 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12968: 0087cf7d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12969: 012e68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12970: 008170b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12970: 00816ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12971: 012ba584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12972: 002dc041 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12973: 005a4a65 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12974: 012acce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12975: 012e5e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12976: 00397381 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12977: 012b8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12983,268 +12983,268 @@ │ │ │ │ 12979: 01218b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12980: 012a79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12981: 00586e19 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12982: 012e55d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12983: 012e688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12984: 0043d611 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12985: 012e474a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12986: 00735889 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12986: 007357d1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12987: 011f5c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12988: 012ba804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12989: 012b50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12990: 0089ab81 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12990: 0089aac9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12991: 004f58cd 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12992: 0076183d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12992: 00761785 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12993: 002b7281 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12994: 00553cc9 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12995: 007354f5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12995: 0073543d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12996: 012e3cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12997: 0052a875 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12998: 006645e9 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12999: 002f3e21 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 13000: 012197f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 13001: 008885a1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 13002: 007f9bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 13001: 008884e9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 13002: 007f9b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 13003: 012ab1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 13004: 012a6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 13005: 012ad144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 13006: 002beb15 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 13007: 012b64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 13008: 0083d911 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 13008: 0083d859 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 13009: 012ac5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 13010: 012198f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 13011: 012afa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 13012: 012b0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 13013: 0059795d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 13014: 012b65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 13015: 00874b0d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 13015: 00874a55 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 13016: 012e55dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 13017: 002a4e91 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 13018: 012e3cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 13019: 012a8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 13020: 005e03e9 80 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 13021: 012e5636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 13022: 01219874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 13023: 012ac164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 13024: 005988fd 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 13025: 003ec419 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 13026: 0117a2e0 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 13027: 012bcf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 13028: 012e5bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 13029: 00886f89 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 13029: 00886ed1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 13030: 012bb570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13031: 012ad954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 13032: 003f5059 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 13033: 012e3c5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 13034: 002cbb79 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 13035: 008242e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 13035: 00824231 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 13036: 012e4df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 13037: 012e46d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 13038: 012e5186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 13039: 00725381 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 13040: 00821da5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 13041: 0086d0d9 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 13039: 007252c9 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 13040: 00821ced 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 13041: 0086d021 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 13042: 00477e19 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 13043: 012e5786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 13044: 012a76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 13045: 00822181 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 13045: 008220c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 13046: 012e40d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 13047: 006c7a19 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 13048: 007fc089 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 13049: 007327f5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 13047: 006c7961 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 13048: 007fbfd1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 13049: 0073273d 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 13050: 012aa054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 13051: 00504239 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 13052: 012abf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 13053: 0087b6d5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 13054: 00780369 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 13055: 0072781d 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 13053: 0087b61d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 13054: 007802b1 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 13055: 00727765 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 13056: 012e5420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 13057: 006ce249 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 13057: 006ce191 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ 13058: 0059e901 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 13059: 012e4d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 13060: 012e4316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 13061: 012e55e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 13062: 0088aea5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 13062: 0088aded 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 13063: 00aa7abc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 13064: 012b2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 13065: 005a2029 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 13066: 0046dac9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 13067: 012b8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 13068: 0082fa15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 13068: 0082f95d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 13069: 012e3f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 13070: 006ce441 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 13070: 006ce389 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 13071: 012b20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 13072: 00703091 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 13072: 00702fd9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 13073: 012e4ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 13074: 012bcf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 13075: 012a66c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 13076: 012af5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 13077: 00819365 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 13077: 008192ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 13078: 002bb5e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 13079: 00596b31 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 13080: 008462b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 13081: 00807725 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 13082: 0081d151 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 13080: 008461f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 13081: 0080766d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 13082: 0081d099 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 13083: 012e4db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 13084: 0084c489 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 13085: 007208a9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 13084: 0084c3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 13085: 007207f1 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 13086: 012b577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 13087: 012e4a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 13088: 005ff079 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 13089: 012e3eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 13090: 002fdf15 112 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 13091: 00806de1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 13091: 00806d29 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 13092: 00399525 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 13093: 005ff04d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 13094: 012ae7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 13095: 012b507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 13096: 012e6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 13097: 006cd40d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 13097: 006cd355 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 13098: 012ac574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 13099: 00446c99 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 13100: 007301d1 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 13100: 00730119 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 13101: 012e5a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 13102: 00524129 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 13103: 002f52cd 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 13104: 012a786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 13105: 0052d355 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 13106: 0030dd2d 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 13107: 012e4b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 13108: 012a9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 13109: 005ff075 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 13110: 012e3e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 13111: 00600b59 56 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ 13112: 005ff3d1 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 13113: 012e566a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 13114: 00723dfd 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 13114: 00723d45 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 13115: 011e5570 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 13116: 00328781 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 13117: 012e5adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 13118: 005ff1f9 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ 13119: 00600afd 48 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 13120: 006cd505 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 13120: 006cd44d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 13121: 012b736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 13122: 012e44d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 13123: 002b7329 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 13124: 002bca11 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 13125: 01210bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 13126: 007f60a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 13127: 0084111d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 13126: 007f5fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 13127: 00841065 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 13128: 012bc2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 13129: 012aeec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 13130: 012e49a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 13131: 008991b9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 13131: 00899101 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 13132: 012187f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 13133: 007e730d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 13133: 007e7255 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 13134: 005ff2e9 116 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ 13135: 00600b2d 42 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 13136: 012e5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 13137: 0080b53d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 13137: 0080b485 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 13138: 00554c21 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 13139: 007a6909 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 13139: 007a6851 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 13140: 002b4429 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 13141: 01218d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 13142: 012affb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 13143: 012b84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 13144: 006d6bf5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ - 13145: 0087aa89 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 13144: 006d6b3d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ + 13145: 0087a9d1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 13146: 012e503e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 13147: 0086a819 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 13148: 00842971 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 13147: 0086a761 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 13148: 008428b9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 13149: 00577635 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 13150: 012e596a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 13151: 002c0f31 28 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 13152: 012e5f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 13153: 012e4a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 13154: 004ee2ad 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 13155: 0073ff85 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 13156: 00865671 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 13155: 0073fecd 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 13156: 008655b9 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 13157: 01218b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 13158: 007fabf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13158: 007fab3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 13159: 00365e19 92 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 13160: 0076440d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 13160: 00764355 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 13161: 00665b19 84 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ 13162: 005cc7ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 13163: 012a8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13164: 00524071 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 13165: 005a4d51 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 13166: 00844a55 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 13166: 0084499d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 13167: 005ccbcd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 13168: 012e4ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 13169: 012e39a2 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 13170: 012a85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 13171: 011e3f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 13172: 012e5848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 13173: 012b9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 13174: 012e5676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 13175: 012bd034 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 13176: 012e5754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 13177: 00841801 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 13177: 00841749 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 13178: 012e4b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 13179: 011ee05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 13180: 005695a5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 13181: 007fcf45 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 13181: 007fce8d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ 13182: 012aa4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 13183: 007433d9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 13183: 00743321 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 13184: 002c0c49 52 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 13185: 0078133d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 13185: 00781285 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 13186: 002b5489 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 13187: 003947f1 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 13188: 00889f99 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 13188: 00889ee1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 13189: 012e607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 13190: 012e597c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 13191: 012e4c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 13192: 00446459 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 13193: 00850645 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 13194: 00761545 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 13195: 00806035 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 13193: 0085058d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 13194: 0076148d 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 13195: 00805f7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 13196: 012b6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 13197: 012bb494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 13198: 01217b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 13199: 012b3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 13200: 007318cd 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 13200: 00731815 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 13201: 012ad534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 13202: 002f769d 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 13203: 005b2815 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 13204: 012e3c61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 13205: 0051aa91 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 13206: 012e5042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 13207: 012e5c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 13208: 011e43e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 13209: 0033d20d 106 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ 13210: 005a3899 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 13211: 012e3d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 13212: 005d695d 108 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 13213: 01200014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 13214: 007e496d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 13214: 007e48b5 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 13215: 012e5a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 13216: 012b594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 13217: 012e68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 13218: 00784f81 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 13218: 00784ec9 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 13219: 0033ee51 30 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 13220: 012b97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 13221: 005a2131 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 13222: 012e3d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 13223: 0059f04d 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 13224: 00293c9d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 13225: 003b4c21 620 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 13226: 0071f189 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 13226: 0071f0d1 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 13227: 011fff90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ 13228: 005b607d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 13229: 004d14f9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 13230: 012ad444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 13231: 00851885 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 13232: 0076ebb5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 13231: 008517cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 13232: 0076eafd 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 13233: 012e3d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 13234: 012ba5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 13235: 0050eca9 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 13236: 004542d5 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 13237: 012e3ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 13238: 00893acd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 13239: 00785045 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 13238: 00893a15 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 13239: 00784f8d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 13240: 012b52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 13241: 005f7741 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 13242: 01201118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 13243: 012b96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 13244: 005ff9f1 58 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 13245: 003b501d 136 FUNC GLOBAL DEFAULT 12 cxl_assign_event_header │ │ │ │ 13246: 011fff0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ @@ -13253,77 +13253,77 @@ │ │ │ │ 13249: 012af0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 13250: 002f6d51 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 13251: 00454131 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 13252: 005b2ddd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 13253: 004d9401 120 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_device │ │ │ │ 13254: 012e4fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 13255: 0038070d 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 13256: 0087a481 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 13256: 0087a3c9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 13257: 012e622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 13258: 012e5eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 13259: 00664451 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 13260: 00897615 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 13260: 0089755d 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 13261: 002b5789 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 13262: 012e6384 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 13263: 012e4ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 13264: 012bc87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 13265: 0117a584 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 13266: 002a5b25 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 13267: 007898ed 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 13267: 00789835 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 13268: 012b9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13269: 012e6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13270: 012b5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13271: 012e3c2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13272: 00748e79 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13273: 007f9cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13272: 00748dc1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13273: 007f9c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13274: 012e60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13275: 012b1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13276: 0117b9ec 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13277: 011e5360 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 13278: 005aa39d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13279: 00814fed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13279: 00814f35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 13280: 004d9249 152 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_iommufd │ │ │ │ - 13281: 0077aca1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13281: 0077abe9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13282: 012e5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13283: 002bb619 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13284: 012e5acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13285: 003162c5 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13286: 006dcd71 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13286: 006dccb9 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13287: 005565f1 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13288: 006d3301 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13288: 006d3249 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13289: 012ae6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13290: 0074841d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13290: 00748365 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13291: 012ba4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 13292: 012b85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13293: 012e52b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13294: 0081cc81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13294: 0081cbc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13295: 002b8de9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13296: 012e633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13297: 004d2cfd 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 13298: 00470a5d 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13299: 0043f85d 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13300: 0080ba3d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13300: 0080b985 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13301: 00560fa1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13302: 012e54e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13303: 0083b4e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13303: 0083b431 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13304: 012aabc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13305: 0082dd39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13306: 008223d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13307: 006d3c25 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13305: 0082dc81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13306: 00822321 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13307: 006d3b6d 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13308: 011e7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13309: 0053e0c1 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13310: 012bc2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13311: 003e7c91 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13312: 0088a65d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13312: 0088a5a5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13313: 012e4814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13314: 012e4c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13315: 006ba649 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13315: 006ba591 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13316: 012e3fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13317: 0038b181 590 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13318: 00891d65 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13318: 00891cad 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13319: 012ba324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13320: 012af3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13321: 012a8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13322: 012e3be0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13323: 012bb6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13324: 00295379 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13325: 012afa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13331,181 +13331,181 @@ │ │ │ │ 13327: 012b6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13328: 012e4b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13329: 012aedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13330: 012180bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13331: 012e42bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13332: 012b9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13333: 012e5290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13334: 007f804d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13334: 007f7f95 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13335: 01217eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13336: 00874415 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13336: 0087435d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13337: 012b8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13338: 00729585 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13338: 007294cd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13339: 012e4a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13340: 012e3c45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13341: 006ba761 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13341: 006ba6a9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13342: 012abf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13343: 012acfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13344: 012a6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13345: 012e4c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13346: 012e5554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13347: 002c36bd 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13348: 004d69d9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13349: 012183d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13350: 0088bffd 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13351: 0081d09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13350: 0088bf45 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13351: 0081cfe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13352: 012af340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13353: 012b1150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13354: 012e6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13355: 012e4538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13356: 012af840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13357: 003f504d 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13358: 012e6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13359: 012e56b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 13360: 012e653c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13361: 012e5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ 13362: 005abad9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13363: 0077ffb5 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13363: 0077fefd 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 13364: 012e4e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 13365: 005fb04d 28 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13366: 007fb4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13367: 00803d19 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13366: 007fb3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13367: 00803c61 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13368: 012e590a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13369: 012e4ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13370: 0076431d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13370: 00764265 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13371: 012ac3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13372: 007a8225 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13372: 007a816d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13373: 012bccd0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13374: 00746211 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13374: 00746159 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 13375: 012b722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 13376: 005a4245 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13377: 012e50e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13378: 012e3e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 13379: 0059ffe5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13380: 004a8a31 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13381: 00693e41 23158 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13381: 00693da5 23158 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13382: 012e59d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13383: 012e4450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13384: 00435fad 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13385: 012e6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13386: 012bbd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13387: 0041bdf5 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13388: 012e511e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13389: 012e52f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13390: 007ff78d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13390: 007ff6d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13391: 01218770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13392: 012e5c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13393: 0075f1f9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13394: 00880691 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13393: 0075f141 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13394: 008805d9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13395: 012e60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13396: 01218c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ 13397: 004f0165 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13398: 012e4312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 13399: 002e566d 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13400: 012aac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13401: 012e5248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13402: 00888449 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13402: 00888391 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 13403: 005c8745 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13404: 012e58d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13405: 00855fb1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13406: 0072d1d5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13405: 00855ef9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13406: 0072d11d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13407: 012adaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13408: 012e3f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13409: 008936b5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13409: 008935fd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13410: 0033922d 90 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13411: 012e4fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13412: 012e49e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13413: 005350a9 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13414: 007e717d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13414: 007e70c5 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13415: 012e54b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13416: 01218a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13417: 0088aacd 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13417: 0088aa15 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13418: 0121ac90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13419: 012b4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13420: 00811821 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13420: 00811769 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13421: 0121ad98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13422: 002a9181 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13423: 012b5bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13424: 012a58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13425: 012e61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13426: 012e5f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 13427: 012af1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13428: 0082b1e1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13429: 0088c3ad 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13428: 0082b129 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13429: 0088c2f5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13430: 012a5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13431: 0075590d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13431: 00755855 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13432: 012b768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13433: 012e5484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13434: 0121ad14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13435: 002c8a25 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13436: 0080f195 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13437: 008833c1 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13436: 0080f0dd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13437: 00883309 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 13438: 0059cbf5 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 13439: 0052bd5d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13440: 006e0f39 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13441: 00866361 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13440: 006e0e81 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13441: 008662a9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13442: 012b7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13443: 012e600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13444: 007fa4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13444: 007fa3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13445: 003b1c39 252 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13446: 007fb339 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13446: 007fb281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13447: 002c3739 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13448: 012a73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13449: 011f11dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13450: 00444a35 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 13451: 012e3ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13452: 00853b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13452: 00853a55 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13453: 012a9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13454: 005d1d45 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13455: 00833a9d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13455: 008339e5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13456: 012e40f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13457: 012e53d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13458: 012abb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13459: 012b696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13460: 00876e19 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13461: 006fc1b9 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13460: 00876d61 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13461: 006fc101 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13462: 011f1158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ 13463: 002c0885 50 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13464: 012e68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13465: 00738689 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13465: 007385d1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13466: 012e5ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13467: 012e4d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 13468: 0052e1d9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13469: 00850b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13469: 00850ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13470: 004ab009 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13471: 00887961 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13471: 008878a9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13472: 012af230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13473: 0081814d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13473: 00818095 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13474: 012e5dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13475: 0121d504 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13476: 012bb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13477: 00822361 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13477: 008222a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13478: 002bb609 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13479: 0086a9e9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13479: 0086a931 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13480: 012e55b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13481: 012e3fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13482: 012e4798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13483: 0041b81d 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13484: 012e4bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13485: 0070f9ed 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13485: 0070f935 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13486: 011f10d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13487: 0117b29c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13488: 012ba724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13489: 012a7cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 13490: 005affe1 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13491: 00721bb9 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13492: 0084eb65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13491: 00721b01 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13492: 0084eaad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13493: 012e5a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13494: 004aaa15 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13495: 011e96a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13496: 0088a199 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13497: 0084f61d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13496: 0088a0e1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13497: 0084f565 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13498: 00573a05 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13499: 012aa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13500: 007e82ed 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13500: 007e8235 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13501: 012ad164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13502: 0045ce95 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13503: 012a5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13504: 012baccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ 13505: 012e4d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13506: 012e3c22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 13507: 005bede1 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ @@ -13519,749 +13519,749 @@ │ │ │ │ 13515: 012aadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13516: 012e616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13517: 012e4f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13518: 012b2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 13519: 00529e39 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13520: 012e4906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13521: 012e5bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13522: 009d2144 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13522: 009d209c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13523: 012c1fd4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13524: 0117a668 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13525: 012a7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13526: 012e5530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13527: 012e62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13528: 005ba16d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13529: 012aefd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13530: 012e546c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13531: 012e42b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13532: 008661f1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13532: 00866139 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13533: 012ab994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13534: 00586e41 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13535: 0084ebb9 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13535: 0084eb01 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13536: 004ee08d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13537: 005b9319 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13538: 0080804d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13539: 0087a7b9 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13538: 00807f95 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13539: 0087a701 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13540: 012acfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13541: 012e4b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13542: 003ebc1d 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13543: 005ba9f5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13544: 012e432e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13545: 008565b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13545: 00856501 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13546: 012e3efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13547: 00814b75 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13547: 00814abd 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13548: 012bc308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13549: 012e5896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13550: 012bb530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13551: 0088a6c5 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13551: 0088a60d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13552: 0117b04c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13553: 012e4e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13554: 012af1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 13555: 00530b1d 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 13556: 005cb48d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13557: 003879ad 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13558: 012bc288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13559: 012b05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 13560: 004d332d 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 13561: 00890fdd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13561: 00890f25 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13562: 012e68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13563: 012b044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13564: 012e4992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13565: 0085b5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13565: 0085b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13566: 01218fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13567: 011d0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13568: 0078d1a9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13568: 0078d0f1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13569: 012b3794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13570: 00384305 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13571: 012ab884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13572: 0087ea21 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13572: 0087e969 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13573: 005b865d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13574: 004af075 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13575: 012e68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13576: 00829469 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13577: 009d1d48 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13578: 0087d105 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13576: 008293b1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13577: 009d1ca0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13578: 0087d04d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13579: 0120b594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls │ │ │ │ 13580: 012ba1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13581: 01179f70 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13582: 012e5a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13583: 012e49da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13584: 012a5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13585: 0117b994 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13586: 00864af1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13586: 00864a39 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13587: 012b082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13588: 00732ead 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13588: 00732df5 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13589: 012afd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13590: 00814a55 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13590: 0081499d 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13591: 012e52f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13592: 012e5a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13593: 012e41a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ 13594: 005f40d9 146 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13595: 00829cad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13596: 00749249 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13595: 00829bf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13596: 00749191 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13597: 005dac1d 224 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13598: 00779829 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13598: 00779771 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13599: 012e5b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 13600: 0059e8b9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13601: 0056cb8d 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13602: 0087d4ad 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13602: 0087d3f5 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13603: 005fc325 72 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13604: 002bb611 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 13605: 005b38c1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13606: 011e0f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 13607: 005f41a9 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13608: 012bd8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13609: 012bb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13610: 012e414c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13611: 012e49f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13612: 012e6650 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13613: 00846b29 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13613: 00846a71 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13614: 012ab234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13615: 002e2505 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13616: 011eac48 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13617: 012e569c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13618: 012e3d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13619: 012afc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13620: 007f9da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13620: 007f9cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13621: 012e569a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13622: 012e41f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13623: 012b36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13624: 0085adf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13624: 0085ad3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13625: 00516c29 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13626: 012ac4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13627: 012a6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ 13628: 005f416d 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13629: 0085af5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 13630: 0089c0ed 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 13629: 0085aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13630: 0089c035 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 13631: 012e60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13632: 0084ba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13632: 0084b9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13633: 011ead50 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13634: 012e55b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13635: 012e4d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 13636: 006003d5 86 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13637: 0076d409 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13638: 00850609 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13639: 00872cc1 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13637: 0076d351 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13638: 00850551 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13639: 00872c09 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13640: 012e5ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 13641: 00600e2d 102 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13642: 012bd5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13643: 012e5c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13644: 00782de5 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13644: 00782d2d 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13645: 012b9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13646: 012e50a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13647: 012b1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 13648: 005c8671 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13649: 0033ca71 46 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ 13650: 005a4995 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13651: 012b91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13652: 0121d4d4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13653: 006d2ed5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13653: 006d2e1d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ 13654: 005fc5fd 64 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13655: 011eaccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13656: 00504039 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13657: 012b9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13658: 0084d8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13658: 0084d811 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13659: 012ba4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13660: 011e09a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 13661: 012e5028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13662: 012e512c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13663: 0038c06d 12 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13664: 00669c3d 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13665: 00873b51 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13664: 00669c09 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13665: 00873a99 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13666: 00569a19 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13667: 003a83b5 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ 13668: 0052c295 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13669: 012bad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 13670: 00600d65 96 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13671: 00859c95 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13671: 00859bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13672: 012bc83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13673: 007f940d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13673: 007f9355 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13674: 011e87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13675: 007b7ef9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13675: 007b7e41 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13676: 012b13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13677: 007201d1 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13677: 00720119 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13678: 012b2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13679: 00781451 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13679: 00781399 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13680: 012b3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13681: 012ab1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13682: 011df480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13683: 002ba4ad 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13684: 012e6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13685: 012a795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13686: 00878f2d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13686: 00878e75 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13687: 012a5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 13688: 002c17b5 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13689: 00a6eca4 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13689: 00a6ebfc 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ 13690: 005c0dfd 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13691: 01212158 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ 13692: 005bec71 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13693: 002b4369 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 13694: 00a9db34 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ 13695: 005fb441 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13696: 0085cb35 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13696: 0085ca7d 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13697: 012e4e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13698: 012e6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13699: 0074b171 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13699: 0074b0b9 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13700: 012b0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13701: 012ad944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13702: 012e4d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13703: 00817471 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13703: 008173b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13704: 00567d79 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 13705: 005f4035 90 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13706: 012addf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13707: 006c58b9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13707: 006c5801 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13708: 012b10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13709: 002bbe61 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13710: 012b56fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13711: 005d89c5 176 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13712: 012e4d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13713: 0072aec1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13714: 006c5911 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13713: 0072ae09 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13714: 006c5859 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13715: 00555b25 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13716: 0085171d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13716: 00851665 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13717: 012e4714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 13718: 005f40b9 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13719: 012bcbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13720: 012e548c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13721: 0077851d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13721: 00778465 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13722: 00547a51 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13723: 0054b6d9 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13724: 00294141 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13725: 012e5f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13726: 0085f389 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13726: 0085f2d1 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13727: 0064372d 492 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13728: 012bc8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13729: 012bac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13730: 00839aad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13731: 00712569 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13730: 008399f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13731: 007124b1 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13732: 012e58fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13733: 012e56a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13734: 005753c5 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 13735: 005f4091 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13736: 012e531e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13737: 00393221 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13738: 0089f051 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13738: 0089ef99 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13739: 005502e1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13740: 006d22f5 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13741: 0089b4bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13740: 006d223d 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13741: 0089b405 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13742: 012e5816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13743: 012e4e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13744: 008150ad 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13745: 00763a6d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13746: 006d37b1 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13744: 00814ff5 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13745: 007639b5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13746: 006d36f9 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13747: 0120f818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_2h │ │ │ │ 13748: 012e44d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13749: 0082e655 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13749: 0082e59d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13750: 005b85d1 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13751: 005cf251 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13752: 012e40f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13753: 012b5c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13754: 00784f1d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13754: 00784e65 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13755: 012e41f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13756: 008464c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13756: 0084640d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13757: 012aa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13758: 0089c2f9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13758: 0089c241 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13759: 012e5ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13760: 006bc465 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13760: 006bc3ad 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13761: 012e4dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13762: 005a2eed 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13763: 0075e839 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13763: 0075e781 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13764: 005d3065 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13765: 003b47bd 236 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13766: 00893621 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13766: 00893569 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13767: 005af621 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13768: 0082565d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13769: 006bc535 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13770: 008418c5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13771: 008466f9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13768: 008255a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13769: 006bc47d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13770: 0084180d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13771: 00846641 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13772: 011df3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13773: 012e630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13774: 008738e1 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13774: 00873829 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13775: 012b1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13776: 004893ed 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13777: 012a9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13778: 0083fe7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13779: 006cc5e9 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13778: 0083fdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13779: 006cc531 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ 13780: 005ca551 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13781: 002fd5a1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13782: 012e5576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13783: 005bba15 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13784: 0088f0b1 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13784: 0088eff9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13785: 0043c1cd 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13786: 012e59d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13787: 012bb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13788: 012a516c 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13789: 012e6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13790: 008055e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13790: 0080552d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13791: 012e6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13792: 008171dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13792: 00817125 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13793: 00333265 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13794: 002f9a9d 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13795: 00807d75 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13795: 00807cbd 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13796: 012e68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13797: 002b93ad 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13798: 005beccd 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13799: 006bc621 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13800: 0084843d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13799: 006bc569 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13800: 00848385 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13801: 012bc158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13802: 006cc765 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13802: 006cc6ad 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13803: 012e5de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13804: 012bccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13805: 012a60a0 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13806: 007f9809 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13806: 007f9751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13807: 012e4214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13808: 012a4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13809: 005f8fe5 352 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13810: 012e6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13811: 012e602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13812: 012a9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13813: 0082574d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13813: 00825695 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13814: 01200bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13815: 012b24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13816: 012e4822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13817: 012e4cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13818: 008906fd 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13819: 0087a745 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13818: 00890645 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13819: 0087a68d 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13820: 012b39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13821: 01200b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13822: 012ace94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13823: 012b2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13824: 012e493c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13825: 002bc6d9 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13826: 012b41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13827: 012e6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13828: 005566ed 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13829: 012e5c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13830: 005853c1 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13831: 012e4222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13832: 011ee164 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13833: 0070fb65 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13834: 0081b9c9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13833: 0070faad 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13834: 0081b911 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13835: 0032e4cd 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13836: 012bb6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13837: 0120fb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4b │ │ │ │ 13838: 005b911d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13839: 012e606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13840: 01200ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13841: 002fbf4d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13842: 0085ef41 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13842: 0085ee89 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13843: 002f740d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13844: 0120fa28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4h │ │ │ │ 13845: 012ad2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13846: 012e44de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13847: 012e501c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13848: 0085a875 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13849: 0085aea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13850: 008999fd 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13848: 0085a7bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13849: 0085adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13850: 00899945 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13851: 012e5ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13852: 012e5d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13853: 0071e679 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13853: 0071e5c1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13854: 012b8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13855: 002d3231 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13856: 012a81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13857: 006d7c95 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13857: 006d7bdd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13858: 012bda6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13859: 012e5a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13860: 005b30f5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13861: 006d7b95 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13861: 006d7add 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ 13862: 002c0b71 44 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13863: 00871bb1 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13863: 00871af9 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13864: 0043a2c5 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13865: 005bbd21 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13866: 002b7c01 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13867: 007eecfd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13868: 008336f1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13869: 00859aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13867: 007eec45 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13868: 00833639 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13869: 008599f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13870: 012aa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13871: 00755d2d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13871: 00755c75 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13872: 012e5bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13873: 012b3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13874: 007409d5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13874: 0074091d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13875: 012b2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13876: 01179ea0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13877: 012af6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13878: 003362b1 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13879: 012e5696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13880: 006d7c15 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13880: 006d7b5d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13881: 003eb135 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13882: 007f9a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13882: 007f99a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13883: 00524b5d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13884: 012a8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13885: 012e4946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13886: 012d3cf0 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13887: 007be291 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13887: 007be1d9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13888: 012a792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13889: 012e552c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13890: 012e5716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13891: 00889429 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13891: 00889371 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13892: 0050e7f1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13893: 012e5d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13894: 00665311 80 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13895: 00824e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13895: 00824d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13896: 00546ee9 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13897: 012e46a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13898: 00856fad 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13899: 00813df5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13898: 00856ef5 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13899: 00813d3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13900: 012e449c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13901: 011e4574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13902: 00817735 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13902: 0081767d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13903: 002f91d9 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13904: 005f8609 322 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13905: 005b86cd 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13906: 005731b9 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13907: 012e4480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13908: 012e46a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13909: 0081f949 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13909: 0081f891 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13910: 004ad0b9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13911: 00512675 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13912: 0120c92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13913: 012e4fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13914: 012e4fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13915: 002b998d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13916: 00847171 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13916: 008470b9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13917: 004dd7d9 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13918: 011e3fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13919: 005cea51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13920: 012b8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13921: 0120ca34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13922: 00822899 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13922: 008227e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13923: 005ca311 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13924: 012a79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13925: 011df378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13926: 012a59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13927: 012e6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13928: 012b87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13929: 012a5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13930: 011fb028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13931: 012e5178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13932: 0072c501 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13932: 0072c449 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13933: 012b3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13934: 0056f7ad 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13935: 012087b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13936: 00729575 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13936: 007294bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13937: 0120c9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13938: 012e4ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13939: 01208624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13940: 011fafa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13941: 006b6ce5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13941: 006b6c2d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13942: 012a9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13943: 00456611 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13944: 0086296d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13945: 0089b541 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13944: 008628b5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13945: 0089b489 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13946: 0041e829 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13947: 00587179 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13948: 0120872c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ 13949: 0041ab69 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13950: 012e59b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13951: 005b2921 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13952: 00898e01 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13952: 00898d49 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13953: 005874bd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13954: 012aea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13955: 008911f5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13956: 00738585 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13957: 0087a141 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13958: 0074975d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13959: 006cc8c5 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13955: 0089113d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13956: 007384cd 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13957: 0087a089 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13958: 007496a5 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13959: 006cc80d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13960: 012a6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13961: 002c51d9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13962: 011f92c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13963: 009f4064 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13964: 006d0afd 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13963: 009f3fbc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13964: 006d0a45 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13965: 004a5431 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13966: 00890399 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13966: 008902e1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13967: 0048fb45 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13968: 004d77f9 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13969: 00814e99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13969: 00814de1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13970: 012a9eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13971: 0051931d 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13972: 012086a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13973: 011faf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13974: 012e419e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13975: 0117a514 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13976: 012194d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13977: 0087dbbd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13977: 0087db05 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13978: 005569d1 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13979: 012ae820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13980: 006cca41 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13980: 006cc989 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13981: 012e513e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13982: 011f9240 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13983: 012e4c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13984: 0082fcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13984: 0082fc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13985: 002c7169 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13986: 0086b661 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13986: 0086b5a9 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13987: 0053de75 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13988: 003b5da1 72 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13989: 00503f71 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13990: 0078cf8d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13990: 0078ced5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13991: 01178034 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13992: 00553ad9 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13993: 011edf54 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13994: 006d7b01 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13994: 006d7a49 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13995: 012e58ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13996: 012e6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13997: 012e4926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13998: 012b74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13999: 005d2a81 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 14000: 006c2779 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 14000: 006c26c1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 14001: 0117b1d0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 14002: 006d79f1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 14002: 006d7939 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 14003: 012e68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 14004: 00789329 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 14004: 00789271 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 14005: 0055307d 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 14006: 00328c55 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 14007: 012e4d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 14008: 00897495 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 14009: 0085e895 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 14008: 008973dd 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 14009: 0085e7dd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 14010: 005c6ba5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 14011: 006c27f1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 14012: 0082523d 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 14011: 006c2739 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 14012: 00825185 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 14013: 011e5048 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 14014: 0120fc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_2h │ │ │ │ 14015: 002a5451 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 14016: 011fc12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 14017: 0088f455 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 14017: 0088f39d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 14018: 012e4c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 14019: 0120f1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 14020: 012e470e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 14021: 012ab954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 14022: 012b058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 14023: 011e7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 14024: 006d7a79 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 14024: 006d79c1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 14025: 012ba684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 14026: 012ad394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 14027: 012e6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 14028: 012e41c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 14029: 011fc0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 14030: 012e5a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 14031: 0082aa81 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 14031: 0082a9c9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 14032: 012e4e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 14033: 012e688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 14034: 012b55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 14035: 007f12b1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 14035: 007f11f9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 14036: 003115d9 132 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 14037: 0054ffc1 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 14038: 007e23b5 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 14038: 007e22fd 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 14039: 012bad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 14040: 0082a511 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 14041: 006c2869 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 14040: 0082a459 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 14041: 006c27b1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 14042: 01179fac 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 14043: 00841565 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 14044: 0066d1a9 144 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 14043: 008414ad 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 14044: 0066d175 144 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ 14045: 002c2479 400 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 14046: 012bd1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 14047: 008569c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 14048: 00731dd9 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 14047: 00856911 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 14048: 00731d21 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 14049: 012e47a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 14050: 012a7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 14051: 012a5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 14052: 00445f85 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 14053: 00848bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 14054: 00891c99 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 14053: 00848b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 14054: 00891be1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 14055: 005bc04d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 14056: 011dbcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 14057: 011fc024 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 14058: 002b2319 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 14059: 012e4f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 14060: 0120cab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 14061: 00759f95 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 14061: 00759edd 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 14062: 002e8a19 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 14063: 0120cbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 14064: 012e485a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 14065: 002a6869 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 14066: 008392b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 14067: 00780a69 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 14068: 007e7161 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 14066: 00839201 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 14067: 007809b1 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 14068: 007e70a9 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 14069: 004d2f59 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 14070: 012b90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 14071: 002f9165 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 14072: 003f4495 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 14073: 012e607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14074: 00840a61 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 14074: 008409a9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 14075: 005777a1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 14076: 012b97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 14077: 012af7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 14078: 0084c44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 14078: 0084c395 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 14079: 012b0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 14080: 00780065 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 14080: 0077ffad 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 14081: 0120cb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ 14082: 0052959d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 14083: 012e4e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 14084: 0043ac85 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 14085: 005b8ba1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 14086: 012e5d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 14087: 012b0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 14088: 012af200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 14089: 012e5c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 14090: 00531469 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 14091: 0085666d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 14091: 008565b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 14092: 012af260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 14093: 005bb895 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 14094: 012e5b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 14095: 0054c009 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 14096: 01178028 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 14097: 012e4b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 14098: 002d39fd 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 14099: 006d6559 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 14099: 006d64a1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ 14100: 002e806d 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 14101: 0086ae05 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 14102: 00858f6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 14103: 0082a165 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 14101: 0086ad4d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 14102: 00858eb5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 14103: 0082a0ad 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 14104: 012ac174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 14105: 0081311d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 14106: 007496a1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 14107: 006d6469 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 14105: 00813065 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 14106: 007495e9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 14107: 006d63b1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 14108: 012abd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 14109: 0046dab5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ 14110: 0120fecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4b │ │ │ │ - 14111: 0070fa55 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 14111: 0070f99d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 14112: 012e4020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 14113: 012e4d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 14114: 00876ee1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 14114: 00876e29 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 14115: 012a8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 14116: 00841a85 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 14117: 0074152d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 14116: 008419cd 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 14117: 00741475 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 14118: 0120fdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4h │ │ │ │ 14119: 0117b5e8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 14120: 00878ead 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 14120: 00878df5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 14121: 012e59c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 14122: 0120f3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 14123: 011fbfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 14124: 0076db91 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 14124: 0076dad9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 14125: 0053589d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 14126: 0073da11 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 14127: 00741409 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 14126: 0073d959 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 14127: 00741351 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 14128: 00301975 988 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 14129: 006d64e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 14129: 006d6429 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 14130: 00585f19 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 14131: 007fc30d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 14131: 007fc255 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 14132: 005ba925 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 14133: 011fbf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 14134: 002c43a9 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 14135: 008325cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 14135: 00832515 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 14136: 012b0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 14137: 012b4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 14138: 002bb659 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 14139: 0038ef95 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 14140: 012ab724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 14141: 011e02f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 14142: 00851975 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 14143: 008511dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 14142: 008518bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 14143: 00851125 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 14144: 012e45fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 14145: 012e4ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 14146: 0087fcb1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 14146: 0087fbf9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 14147: 002c5dad 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 14148: 005bb1cd 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 14149: 003363a9 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 14150: 003295d9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 14151: 007f6c1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 14151: 007f6b65 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 14152: 0032e1dd 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 14153: 00509855 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 14154: 006f8e91 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 14154: 006f8dd9 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 14155: 011dc300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 14156: 011fbe98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 14157: 012bbd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 14158: 011e55f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 14159: 012e3c49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 14160: 005fbbf9 24 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 14161: 00635f5d 1044 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 14162: 012e625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 14163: 012b1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 14164: 0032c8f1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 14165: 007f22e1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 14165: 007f2229 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 14166: 012e5d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 14167: 00523121 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 14168: 00735165 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 14168: 007350ad 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 14169: 012a54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 14170: 00519f01 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 14171: 012b3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 14172: 0044c9dd 8 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 14173: 00329ff5 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 14174: 002be9bd 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 14175: 0072b325 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 14175: 0072b26d 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 14176: 012a8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 14177: 011dbac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 14178: 011e4f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 14179: 0055665d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 14180: 00665451 48 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 14181: 012e3ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 14182: 012e3df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 14183: 011e0c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 14184: 004d0e91 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 14185: 012b1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 14186: 0081a49d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 14187: 0085b539 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 14188: 00780cdd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 14186: 0081a3e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 14187: 0085b481 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 14188: 00780c25 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 14189: 005b8c29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 14190: 011e0a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 14191: 012e4518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 14192: 012b3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 14193: 012e5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14194: 01200a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 14195: 012abc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 14196: 005bbb99 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 14197: 012e41ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 14198: 012ac564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 14199: 012a5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 14200: 012009e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 14201: 006716ed 48 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 14201: 006716b9 48 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 14202: 012a5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 14203: 0041bdb9 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 14204: 012192c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 14205: 012ae640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 14206: 012e4f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 14207: 00894fb1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 14207: 00894ef9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 14208: 012af560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 14209: 012e6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 14210: 012e3e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 14211: 012e3e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 14212: 00524239 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 14213: 00833b2d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 14213: 00833a75 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 14214: 012afd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 14215: 012af770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 14216: 00568ddd 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 14217: 012e5a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 14218: 0041f915 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 14219: 00588009 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 14220: 00a5d4c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 14220: 00a5d420 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 14221: 002ba9f5 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 14222: 0117a5b0 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 14223: 006ba6d5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 14223: 006ba61d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 14224: 00503ee5 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 14225: 002be8c9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 14226: 012e40b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 14227: 0120095c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 14228: 012b2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 14229: 00585281 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 14230: 012a90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 14231: 012e51e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 14232: 0081bead 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 14232: 0081bdf5 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 14233: 012a5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 14234: 012e5cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 14235: 012b640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 14236: 012abe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 14237: 012e3c85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 14238: 012e68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 14239: 012b086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 14240: 00819db5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 14240: 00819cfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 14241: 012e4396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 14242: 012ba304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 14243: 012a55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 14244: 011e026c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 14245: 008650c5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 14245: 0086500d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 14246: 012e5012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 14247: 012e58f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 14248: 006ba7ed 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 14248: 006ba735 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 14249: 012e6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 14250: 012a9ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 14251: 00536451 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 14252: 012af220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 14253: 008a100d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 14253: 008a0f55 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 14254: 012afa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 14255: 012e5184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 14256: 0085b395 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 14256: 0085b2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 14257: 012af240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 14258: 012b4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 14259: 012b654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 14260: 012e4302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 14261: 012a7dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 14262: 012b11c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 14263: 012abd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ @@ -14269,533 +14269,533 @@ │ │ │ │ 14265: 01178004 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 14266: 012e5f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 14267: 012bc278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 14268: 011f2910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ 14269: 0058cefd 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 14270: 002b3e25 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 14271: 00433c5d 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 14272: 0088ea45 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 14272: 0088e98d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 14273: 00293041 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 14274: 011f288c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 14275: 012b97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 14276: 012a7ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 14277: 012e4784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 14278: 012e4d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 14279: 01217a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14280: 011dc0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14281: 012bca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14282: 0082556d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14282: 008254b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14283: 012b0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14284: 007ee20d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14284: 007ee155 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14285: 012b53dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14286: 012e6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14287: 002b9f1d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14288: 007f6b8d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14288: 007f6ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 14289: 0052f18d 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14290: 012e51b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14291: 012e41e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14292: 0086b015 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14292: 0086af5d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14293: 012ab274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14294: 012aed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14295: 012e4886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14296: 012b0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14297: 011edd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14298: 011f2808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14299: 012e55e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14300: 012bdc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14301: 004392a9 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14302: 012e51fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14303: 0076a341 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14303: 0076a289 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14304: 012bcd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14305: 0032a7c9 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14306: 002c67b9 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14307: 0088d2a5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14307: 0088d1ed 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14308: 00442e11 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14309: 01202b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14310: 012a86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14311: 0050d115 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14312: 004fa345 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 14313: 005c9871 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14314: 00328805 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14315: 012a57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14316: 005bc4dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14317: 0088a675 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14317: 0088a5bd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14318: 012e4844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14319: 0081c7e1 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14319: 0081c729 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14320: 011e53e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14321: 00830f39 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14321: 00830e81 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14322: 011e9ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14323: 008408f1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14323: 00840839 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14324: 012ac7c4 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14325: 0082b3d9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14325: 0082b321 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14326: 012ad7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14327: 006de07d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14328: 008154b1 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14327: 006ddfc5 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14328: 008153f9 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14329: 00446815 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14330: 0032c601 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14331: 006d61e5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14332: 00817aa1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14333: 007fa529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14331: 006d612d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14332: 008179e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14333: 007fa471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14334: 012b3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14335: 0087afe9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14336: 006dde5d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14335: 0087af31 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14336: 006ddda5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14337: 003b48a9 240 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14338: 011e9e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14339: 012adca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14340: 012e61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14341: 0043fe4d 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14342: 012e3fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14343: 00854275 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14343: 008541bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 14344: 00598391 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14345: 0086b361 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14345: 0086b2a9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14346: 0051cdd1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14347: 005b8cb1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14348: 012a7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14349: 012b55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14350: 012a51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14351: 0086000d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14351: 0085ff55 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14352: 012e3de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14353: 012e572c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14354: 005bbeb9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14355: 006ddf6d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14356: 0080843d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14355: 006ddeb5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14356: 00808385 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14357: 00335b3d 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14358: 011df690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 14359: 002c2609 136 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14360: 012b1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14361: 012b4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14362: 006dc211 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14363: 006dc361 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14362: 006dc159 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14363: 006dc2a9 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14364: 012b66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14365: 012e4c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14366: 00825e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14367: 008436e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14366: 00825d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14367: 00843631 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14368: 004a6089 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 14369: 0076c6ad 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14369: 0076c5f5 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14370: 012e5cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14371: 006dc285 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14371: 006dc1cd 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14372: 0045519d 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14373: 011dabdc 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14374: 012a6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14375: 007faf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14375: 007fae85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14376: 00560de5 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14377: 012b9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14378: 012e4800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14379: 012b8f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14380: 00804795 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14380: 008046dd 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14381: 0120ef54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14382: 00573e15 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14383: 006dc2f5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14383: 006dc23d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ 14384: 005fbdb1 104 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14385: 00888641 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14385: 00888589 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14386: 012abe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14387: 0120d508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_b16 │ │ │ │ 14388: 011e01e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14389: 005193c9 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14390: 012b8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14391: 003b1111 100 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14392: 0081ead9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14392: 0081ea21 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14393: 012bd9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14394: 0033dc4d 132 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14395: 012e58bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 14396: 012b4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14397: 0045ec41 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 14398: 002c1e15 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14399: 012a507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14400: 012e533c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 14401: 002c1ee5 168 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14402: 012e3f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14403: 0076426d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14403: 007641b5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14404: 002c44e5 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14405: 00805c71 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14405: 00805bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14406: 012e4622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14407: 012e4394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14408: 012e400e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 14409: 005cbb2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14410: 005bc769 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14411: 0044b3a9 208 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14412: 00867d05 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14412: 00867c4d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14413: 002c7731 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14414: 0084a1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14414: 0084a10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14415: 012e6534 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14416: 00766285 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14416: 007661cd 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14417: 012bb674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14418: 0082fd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14418: 0082fcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14419: 003047e1 172 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14420: 005d0e91 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14421: 012ba404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14422: 012afcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14423: 012e60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14424: 0083faf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14424: 0083fa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 14425: 005c723d 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14426: 004aa6dd 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14427: 00443641 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14428: 012e5520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14429: 007fdad1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14430: 0084a23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14429: 007fda19 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14430: 0084a185 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14431: 00438c19 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14432: 002cba7d 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14433: 004fdf91 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 14434: 012a7dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14435: 012b9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14436: 0043c449 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14437: 0041be59 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14438: 002fac89 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14439: 012e4576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14440: 005593d1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14441: 007e5de9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14441: 007e5d31 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14442: 012e3e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14443: 0083fb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14443: 0083fa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14444: 005825bd 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 14445: 00778e79 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 14445: 00778dc1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 14446: 012ada84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14447: 011e404c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 14448: 002e6449 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14449: 011df60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 14450: 005ccf99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 14451: 005c9571 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14452: 0057a609 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14453: 00327455 38 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14454: 00805a69 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14454: 008059b1 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14455: 005d6a29 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14456: 007e2d3d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 14457: 00847301 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 14456: 007e2c85 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14457: 00847249 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 14458: 00446485 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14459: 012b8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14460: 012e4a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14461: 012b6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14462: 012b3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14463: 0033ee71 58 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14464: 0054d7b5 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14465: 0081765d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14466: 0085bec9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14467: 008465f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14465: 008175a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14466: 0085be11 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14467: 00846539 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14468: 012ac244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14469: 012ba554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 14470: 012e4142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14471: 012e632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14472: 00801439 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14472: 00801381 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14473: 012e4d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14474: 012aa3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14475: 00791275 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14475: 007911bd 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14476: 002939a5 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14477: 002bc099 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14478: 003283c1 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14479: 006e1971 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ - 14480: 007fed59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14479: 006e18b9 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ + 14480: 007feca1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14481: 012b4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14482: 00380bd1 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14483: 012e57d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14484: 012e4b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 14485: 005fbe69 38 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ 14486: 005b3155 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14487: 00734845 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14487: 0073478d 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14488: 012e5080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14489: 006f28c1 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14489: 006f2809 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14490: 012e5e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14491: 00865591 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14492: 006b8965 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14491: 008654d9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14492: 006b88ad 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14493: 012aba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14494: 012e47de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14495: 012e68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14496: 012e4cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14497: 0087fccd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14497: 0087fc15 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14498: 012bbc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14499: 006b8aad 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14499: 006b89f5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14500: 012e5e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14501: 0081fe4d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14502: 008337b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14503: 0076c895 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14501: 0081fd95 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14502: 008336fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14503: 0076c7dd 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14504: 012e534a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14505: 00508c1d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14506: 007f9fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14506: 007f9f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14507: 01177710 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14508: 012b8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14509: 0085501d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14510: 0072e865 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14509: 00854f65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14510: 0072e7ad 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14511: 012bc2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14512: 012e6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14513: 006b6421 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14513: 006b6369 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14514: 002bb5b9 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14515: 012ad024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14516: 00762079 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14516: 00761fc1 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14517: 0117a040 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14518: 012e4e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14519: 01179e54 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14520: 012b3834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14521: 00730bad 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14521: 00730af5 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14522: 012aa2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14523: 012bd5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14524: 012e5aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14525: 006b6485 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14526: 006b8bcd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14525: 006b63cd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14526: 006b8b15 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14527: 012a5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14528: 00748a81 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14529: 0074cc25 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14528: 007489c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14529: 0074cb6d 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14530: 012b779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14531: 0078ea2d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14532: 0086bcb1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14531: 0078e975 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14532: 0086bbf9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14533: 012bd678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 14534: 012e5ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 14535: 008563ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14535: 008562f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14536: 012e46b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14537: 012a8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14538: 012bb2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14539: 012e6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14540: 00336301 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14541: 006b8a09 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14542: 0087576d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14541: 006b8951 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14542: 008756b5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 14543: 0052bbf9 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14544: 006d0499 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14545: 006b64e9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14544: 006d03e1 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14545: 006b6431 94 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14546: 012e5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14547: 012bae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14548: 012e4f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14549: 01177fa4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14550: 006b8b3d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14550: 006b8a85 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ 14551: 005a8d7d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14552: 0039a69d 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14553: 012bd578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14554: 011ea1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14555: 0076df8d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14555: 0076ded5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14556: 012aa4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14557: 012e606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14558: 00310855 78 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14559: 012e4256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 14560: 00530415 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14561: 012b9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14562: 012e5ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14563: 005bca29 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14564: 0089cc85 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 14565: 0087d6cd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14566: 0086b44d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14564: 0089cbcd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 14565: 0087d615 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14566: 0086b395 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14567: 012e5790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14568: 012e5522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14569: 007b3abd 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14569: 007b3a05 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14570: 012b53cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14571: 012e4a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14572: 012e5950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14573: 008874d5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14574: 008996e5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14575: 00804cc5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14576: 00865b8d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14577: 006b8c55 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14578: 00789c71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14573: 0088741d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14574: 0089962d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14575: 00804c0d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14576: 00865ad5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14577: 006b8b9d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14578: 00789bb9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14579: 012e5984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 14580: 012b635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14581: 011e2ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14582: 012a5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14583: 012b061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14584: 002c5565 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14585: 012e3ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14586: 003012a5 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14587: 0067f7a9 1508 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14587: 0067f6f1 1508 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14588: 012e3e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14589: 00800055 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14589: 007fff9d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14590: 011e99b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14591: 0089b4ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14591: 0089b3f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14592: 00569fcd 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14593: 002c5429 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ 14594: 0120add8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla_idx │ │ │ │ - 14595: 00822271 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14595: 008221b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14596: 012ae8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14597: 012e4a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14598: 006bfc4d 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14599: 007f741d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14598: 006bfb95 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14599: 007f7365 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14600: 012b41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14601: 012bbd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14602: 011feb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14603: 0083339d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14603: 008332e5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14604: 012b1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14605: 0077acb9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14605: 0077ac01 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14606: 01179e18 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14607: 012e4ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14608: 011df588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14609: 0084aca9 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14610: 00822235 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14611: 006bfc9d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14609: 0084abf1 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14610: 0082217d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14611: 006bfbe5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14612: 012e50f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14613: 00554729 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14614: 0085eb39 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14614: 0085ea81 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14615: 00517001 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 14616: 012a8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 14617: 009d2288 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14617: 009d21e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14618: 012a8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14619: 012a71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14620: 012a72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14621: 007460c9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14621: 00746011 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14622: 012afd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 14623: 007067b5 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 14623: 007066fd 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 14624: 002c5699 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14625: 012b592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14626: 011f8a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14627: 005ba271 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14628: 012b548c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14629: 011e35fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14630: 012e6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14631: 00830df5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14631: 00830d3d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14632: 012ad354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14633: 012ac004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 14634: 005b2a09 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14635: 006bfd09 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14636: 007642e5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14637: 00818311 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14635: 006bfc51 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14636: 0076422d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14637: 00818259 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14638: 003043fd 304 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14639: 00537a79 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 14640: 005fbeb1 68 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14641: 012e3dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14642: 011f8a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14643: 0039a46d 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14644: 012e4f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14645: 012e4494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14646: 006c5989 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14646: 006c58d1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14647: 012e40ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14648: 005baafd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 14649: 005fc1e5 118 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14650: 0086a6a1 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14650: 0086a5e9 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14651: 012e57bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14652: 006c59e5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14652: 006c592d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14653: 0043f5f1 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14654: 012035b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14655: 004a52a1 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14656: 007fe879 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14656: 007fe7c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14657: 011ed9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14658: 012aa350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14659: 007b256d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14659: 007b24b5 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14660: 00535c05 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14661: 012e4726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14662: 007bf195 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14663: 006b6549 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14662: 007bf0dd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14663: 006b6491 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14664: 012e4524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14665: 012aec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14666: 012abdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14667: 012aabd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 14668: 005fb7c1 68 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14669: 012e4a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14670: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14671: 008479e9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14672: 00865c6d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14671: 00847931 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14672: 00865bb5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14673: 012b28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14674: 012b575c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14675: 012b535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14676: 011ddcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14677: 00853899 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14677: 008537e1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14678: 012af960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14679: 007f21c1 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14679: 007f2109 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14680: 012bd82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14681: 00a5307c 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14681: 00a52fd4 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14682: 012b55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14683: 012a9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14684: 012a90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14685: 005741c5 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14686: 012e4a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14687: 012aa074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14688: 012bc4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14689: 006b65b9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14689: 006b6501 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ 14690: 0059cb85 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14691: 011e0cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 14692: 004465b9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14693: 012e5794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14694: 00664b49 48 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14695: 011dd488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14696: 012a64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14697: 0075d4d1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14697: 0075d419 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14698: 012a7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14699: 012a6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14700: 00883ff9 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14700: 00883f41 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14701: 012b89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14702: 012e46d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 14703: 012b0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14704: 007825bd 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14704: 00782505 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14705: 012abf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14706: 004486a9 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14707: 012e4682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14708: 012aff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14709: 012b5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14710: 012a6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14711: 0086b96d 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14712: 007f62f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14711: 0086b8b5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14712: 007f6241 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14713: 004d3cf1 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 14714: 012a5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14715: 012e4e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14716: 012e4b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14717: 00886b01 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14717: 00886a49 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14718: 00328c05 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14719: 0087cd35 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14720: 0080e95d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14719: 0087cc7d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14720: 0080e8a5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14721: 00329ae1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14722: 012a5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14723: 012bcfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14724: 0082ed71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 14725: 007f74e5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14724: 0082ecb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 14725: 007f742d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14726: 012e5f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14727: 012e5c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14728: 012e3de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14729: 012ac364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14730: 012e6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14731: 007806b9 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14731: 00780601 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14732: 012e5944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14733: 011ee584 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14734: 00739135 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14735: 00889341 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 14736: 0078d5f5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 14734: 0073907d 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14735: 00889289 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14736: 0078d53d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 14737: 005d1f0d 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14738: 012b2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14739: 0041e249 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14740: 004ba5b1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 14741: 005fc25d 48 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14742: 012e5376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14743: 0055eec9 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14744: 0117b674 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14745: 00789551 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14745: 00789499 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14746: 012e4a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14747: 012e6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14748: 012b0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14749: 012b9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14750: 007fb02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14750: 007faf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14751: 00644a89 828 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14752: 012e4fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14753: 01203530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14754: 00763669 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14754: 007635b1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 14755: 005f78e1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14756: 012e4e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14757: 012b4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 14758: 005f7c31 248 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14759: 012a7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ 14760: 005fb865 42 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14761: 008a2d85 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14762: 0089b289 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14761: 008a2ccd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14762: 0089b1d1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ 14763: 005f79e1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14764: 006b662d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14765: 00a5d5d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14764: 006b6575 110 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14765: 00a5d528 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 14766: 012e691b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 14767: 0087fd9d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14767: 0087fce5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14768: 012b2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14769: 012b657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14770: 012e46a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14771: 012b9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14772: 012bbe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14773: 012e539a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14774: 0084d7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14774: 0084d721 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14775: 0050e57d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14776: 012e47b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14777: 00738aed 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14777: 00738a35 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14778: 00447601 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14779: 0056cadd 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14780: 00380315 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ 14781: 005f7b11 144 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14782: 0121a4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14783: 0072dbed 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14783: 0072db35 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14784: 00503c9d 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14785: 006b669d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14785: 006b65e5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14786: 012e6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14787: 012e5180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14788: 0121a5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14789: 012a7dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14790: 008261f5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14790: 0082613d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14791: 012a72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14792: 012e3c26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14793: 0117afe4 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14794: 012a8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14795: 012e4c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14796: 012af090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14797: 01202090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ @@ -14803,351 +14803,351 @@ │ │ │ │ 14799: 005b4ea1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14800: 0121a558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14801: 012e4f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14802: 0043e325 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14803: 012e583a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14804: 012e3fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14805: 012bd518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14806: 00833045 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14806: 00832f8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14807: 012e4278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14808: 0120200c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14809: 008859a1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14810: 0082d715 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14809: 008858e9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14810: 0082d65d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14811: 012ba834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14812: 012a8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14813: 012a5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14814: 012e4f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14815: 012e509c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14816: 012e485c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14817: 012e48ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14818: 012bb414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14819: 012e4df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14820: 00662c99 164 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ 14821: 0044787d 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14822: 005aa28d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14823: 012e4562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14824: 012e4f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14825: 006b2fb1 816 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14825: 006b2ef9 816 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14826: 012ab184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14827: 00865d4d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14827: 00865c95 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14828: 012e6551 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14829: 0077914d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14829: 00779095 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14830: 005d10f5 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14831: 012e4f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14832: 012a50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14833: 012b1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14834: 006c5cdd 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14834: 006c5c25 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ 14835: 005697b1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14836: 012b572c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14837: 01201f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14838: 012e5ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14839: 012e56fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14840: 008a0cc9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14840: 008a0c11 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14841: 002c4309 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14842: 007be111 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14843: 006c5e59 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14842: 007be059 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14843: 006c5da1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14844: 012a8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14845: 012e5510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14846: 004f5235 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14847: 01207940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14848: 012e3ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14849: 00735ad5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14849: 00735a1d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14850: 012077b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14851: 012ae560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14852: 012b71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14853: 00883b35 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14853: 00883a7d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14854: 012b67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14855: 00560109 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14856: 01201f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14857: 012078bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14858: 012a7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14859: 0089b30d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14860: 0086b16d 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14859: 0089b255 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14860: 0086b0b5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14861: 005ca0cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14862: 012ae9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14863: 00420849 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14864: 01201e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14865: 012e46cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14866: 0054d64d 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14867: 012e4298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14868: 012e496a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14869: 012e5c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14870: 00855471 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14870: 008553b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14871: 012e57b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14872: 012b96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14873: 012e44f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14874: 012afa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14875: 01207838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14876: 006d8621 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14876: 006d8569 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14877: 012e57dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14878: 0076c051 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14879: 006d8521 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14878: 0076bf99 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14879: 006d8469 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14880: 012e506a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14881: 012e4520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14882: 0072dcb1 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14882: 0072dbf9 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14883: 012e4b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14884: 012adc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14885: 012e5600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14886: 00573f5d 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14887: 0084f535 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14887: 0084f47d 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14888: 0052cb55 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14889: 007346d1 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14889: 00734619 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14890: 011e4b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14891: 011c8700 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14892: 01201dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14893: 007891b1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14894: 007fd081 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ - 14895: 006a37f1 23492 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14893: 007890f9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14894: 007fcfc9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14895: 006a376d 23488 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14896: 012e3c5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14897: 012ad894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14898: 012b95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14899: 00665401 80 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14900: 012e5c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14901: 012bae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14902: 005757c9 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14903: 006d85a1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14904: 007641fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14905: 0083b111 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14906: 0089df2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14903: 006d84e9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14904: 00764145 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14905: 0083b059 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14906: 0089de75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14907: 012e5b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14908: 006edd7d 496 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14908: 006edcc5 496 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14909: 012b072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14910: 0089cab1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14910: 0089c9f9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14911: 002c1421 76 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14912: 01201d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ 14913: 002c171d 152 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14914: 008526fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14915: 00800d31 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14914: 00852645 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14915: 00800c79 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14916: 011e446c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14917: 00740a5d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14917: 007409a5 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14918: 01201cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14919: 012adc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14920: 012b2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14921: 00665a61 92 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14922: 012a7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14923: 012b24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14924: 00817309 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14925: 0074088d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14926: 00836799 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14924: 00817251 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14925: 007407d5 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14926: 008366e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14927: 012a6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14928: 003116e5 136 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14929: 012e5e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14930: 00782155 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14930: 0078209d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14931: 004885a9 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14932: 010a90e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14933: 00815795 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14933: 008156dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14934: 012e3e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14935: 00732779 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14935: 007326c1 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14936: 012b40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14937: 005a8ed1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14938: 006c5f9d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14938: 006c5ee5 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ 14939: 00600f15 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14940: 00729551 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14940: 00729499 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14941: 012e5930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14942: 0073cc11 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14942: 0073cb59 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14943: 011f94d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14944: 012e5328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14945: 00780d9d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14946: 00864d81 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14945: 00780ce5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14946: 00864cc9 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14947: 01201c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14948: 006c60a1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14949: 0088f22d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14950: 00725331 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14948: 006c5fe9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14949: 0088f175 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14950: 00725279 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14951: 012aad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14952: 00879dcd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14952: 00879d15 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14953: 00573f15 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14954: 012e49ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14955: 0029485d 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14956: 00333a39 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14957: 0039a449 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14958: 012e5e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14959: 011f9450 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14960: 0055394d 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14961: 01201bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14962: 00a77b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14962: 00a77a84 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14963: 012e42c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14964: 0054d169 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14965: 0043ee55 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14966: 00800ab5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14967: 0076cb85 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14966: 008009fd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14967: 0076cacd 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14968: 0055570d 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14969: 012b2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14970: 003031ed 92 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14971: 0086b591 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14971: 0086b4d9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14972: 01201b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14973: 012e45c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14974: 012e3f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14975: 012e4126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14976: 00759c31 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14976: 00759b79 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14977: 0052e65d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14978: 012e444a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14979: 0084ee5d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14979: 0084eda5 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14980: 012ad614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14981: 012e5170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14982: 012ae700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14983: 005aa645 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14984: 012b9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14985: 012bb2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14986: 00842739 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14986: 00842681 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14987: 012abdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14988: 0076f145 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14988: 0076f08d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14989: 012abec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14990: 00662d3d 168 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14991: 012b1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14992: 0121dc60 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14993: 012e611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14994: 012e3dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14995: 0084bbc1 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14995: 0084bb09 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14996: 004dd34d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14997: 012bd548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14998: 012ac324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14999: 005ba401 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 15000: 00852641 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 15000: 00852589 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 15001: 012a6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 15002: 008567d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 15003: 0084d311 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 15004: 0070e365 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 15005: 007a7b01 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 15002: 0085671d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 15003: 0084d259 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 15004: 0070e2ad 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 15005: 007a7a49 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 15006: 003fc6ed 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 15007: 0121b134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 15008: 012e4896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 15009: 00873825 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 15009: 0087376d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 15010: 012a4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 15011: 007e6c65 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 15011: 007e6bad 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 15012: 002c4c3d 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 15013: 01201ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 15014: 007413d5 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 15015: 00836b3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 15014: 0074131d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 15015: 00836a85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 15016: 012b659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 15017: 0070e671 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 15017: 0070e5b9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 15018: 012e68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 15019: 0121b23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 15020: 007626c5 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 15021: 006dce5d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 15020: 0076260d 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 15021: 006dcda5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 15022: 005bac99 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 15023: 00805961 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 15024: 00782425 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 15023: 008058a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 15024: 0078236d 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 15025: 012e5410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 15026: 012b0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 15027: 00588fa9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 15028: 0077f689 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 15029: 006b75d1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 15030: 006dcef1 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 15028: 0077f5d1 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 15029: 006b7519 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 15030: 006dce39 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 15031: 012b1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 15032: 012b0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 15033: 012e413c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 15034: 0033f071 18 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 15035: 012e5e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 15036: 012e55b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 15037: 012b2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 15038: 0121b1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 15039: 012ac144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 15040: 0051740d 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 15041: 0121a348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 15042: 0032cc71 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 15043: 0121a450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 15044: 012bcc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 15045: 00703101 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 15045: 00703049 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 15046: 005dfbe5 6 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 15047: 012a7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 15048: 00802485 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 15048: 008023cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 15049: 011e9304 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 15050: 011ddb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 15051: 012b75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 15052: 0121a3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 15053: 012e3cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 15054: 002bbb25 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 15055: 012b783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 15056: 00546ef9 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 15057: 0080992d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 15058: 007dfe49 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 15057: 00809875 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 15058: 007dfd91 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 15059: 011db6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 15060: 012e5844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 15061: 00536c89 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 15062: 012bcf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 15063: 00823e81 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 15063: 00823dc9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 15064: 012b99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 15065: 00380eb9 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 15066: 012e587e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 15067: 012bd5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 15068: 007400c9 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 15068: 00740011 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 15069: 012a82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 15070: 012e5d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 15071: 012abc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 15072: 01208f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 15073: 012e53c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 15074: 012e47be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 15075: 012bb124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 15076: 011dd2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 15077: 00703199 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 15077: 007030e1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 15078: 011853c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 15079: 012e6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 15080: 012e521c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 15081: 0053590d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 15082: 01208ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 15083: 00899525 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 15083: 0089946d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 15084: 012b8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 15085: 012e6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 15086: 012a9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 15087: 012ae8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 15088: 0038f109 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 15089: 006c1879 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 15089: 006c17c1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 15090: 012b529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 15091: 012bd81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 15092: 012e60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 15093: 0088d145 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 15094: 008a2b55 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 15093: 0088d08d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 15094: 008a2a9d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 15095: 012a7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 15096: 002c3a15 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 15097: 012e55c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 15098: 00662f65 92 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 15099: 012b43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 15100: 00859a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 15100: 008599b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 15101: 012e48f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 15102: 005b4da5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 15103: 006cae85 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 15103: 006cadcd 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 15104: 002c954d 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 15105: 012b658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 15106: 0055c43d 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 15107: 00654c55 180 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 15108: 012b698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 15109: 005315e9 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 15110: 00529b5d 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 15111: 011e2f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 15112: 002f97bd 88 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 15113: 006c1921 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 15113: 006c1869 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 15114: 0053b939 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 15115: 0120263c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 15116: 006cafed 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 15116: 006caf35 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 15117: 012e571c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 15118: 012d3c68 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 15119: 012e5a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 15120: 012a7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 15121: 012e6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 15122: 012bc1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 15123: 012b2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 15124: 012b3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 15125: 00871cad 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 15126: 006cf209 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 15127: 006dd451 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 15125: 00871bf5 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 15126: 006cf151 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 15127: 006dd399 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 15128: 012b2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 15129: 012b1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 15130: 012e5726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 15131: 00503de5 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 15132: 012e3d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 15133: 0084f451 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 15133: 0084f399 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 15134: 012e50e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 15135: 0087e981 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 15135: 0087e8c9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 15136: 002ee1d5 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 15137: 012e6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 15138: 012e45d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 15139: 006dd679 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 15139: 006dd5c1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 15140: 012bb3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 15141: 012e6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 15142: 006cf401 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 15142: 006cf349 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 15143: 012b1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 15144: 012e5b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 15145: 012e4be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 15146: 012e5744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 15147: 012e40a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ 15148: 005b3891 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 15149: 00586d11 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ @@ -15155,545 +15155,545 @@ │ │ │ │ 15151: 012b9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 15152: 00556195 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 15153: 012a76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 15154: 011e3680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 15155: 012aab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 15156: 012abe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 15157: 012e68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 15158: 00880a89 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 15158: 008809d1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 15159: 012e4ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 15160: 012e3f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 15161: 0052e45d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 15162: 002bf9a5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 15163: 00664db1 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 15164: 012e3e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 15165: 012b9a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 15166: 005721d1 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 15167: 00554589 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 15168: 007d0905 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 15168: 007d084d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 15169: 012e3ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 15170: 00650449 128 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 15171: 012b721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 15172: 012a54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 15173: 012b523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 15174: 0081d115 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 15174: 0081d05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 15175: 012bbd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 15176: 002c0ee5 76 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 15177: 002b3d21 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 15178: 0080e4dd 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 15178: 0080e425 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 15179: 011eff4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 15180: 0033f101 228 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 15181: 0089c559 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 15181: 0089c4a1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 15182: 002c1255 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 15183: 01209494 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 15184: 005069fd 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 15185: 012e5a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 15186: 002b56c9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 15187: 012e3c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 15188: 002c1161 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 15189: 012e4694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 15190: 012e522a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 15191: 0088ef09 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 15191: 0088ee51 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 15192: 011efec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 15193: 0045472d 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 15194: 012b79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 15195: 01179f50 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 15196: 002f7a85 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 15197: 012e3faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 15198: 012e52ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 15199: 01209410 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 15200: 012e53e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 15201: 002ff975 164 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 15202: 012e4ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 15203: 012ad804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 15204: 00850bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 15205: 00899b99 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 15206: 007e65bd 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 15207: 0075c509 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 15204: 00850b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 15205: 00899ae1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 15206: 007e6505 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 15207: 0075c451 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 15208: 012e4610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 15209: 012e570e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 15210: 0120d9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 15211: 012e5ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 15212: 012ad084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 15213: 0087ebf1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 15213: 0087eb39 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 15214: 002b6f39 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 15215: 00774a8d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 15215: 007749d5 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 15216: 012e625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 15217: 012b2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 15218: 0120dab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 15219: 012e540e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 15220: 005822a9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 15221: 012a9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 15222: 011efe44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 15223: 012b6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 15224: 0072e8e9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 15224: 0072e831 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 15225: 012bc9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 15226: 012b5d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 15227: 008843a9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 15227: 008842f1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 15228: 012e593e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 15229: 012e5730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 15230: 012e5dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 15231: 012e5a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 15232: 012e556c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 15233: 005982bd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 15234: 012e5f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 15235: 00432c01 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 15236: 008492a9 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 15236: 008491f1 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 15237: 012e466a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 15238: 0120da30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 15239: 006fc655 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 15239: 006fc59d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 15240: 00438365 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 15241: 012b1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 15242: 002949a9 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 15243: 012e5948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15244: 01205210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 15245: 005192b9 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 15246: 012e538e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ 15247: 00600471 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 15248: 00889161 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 15249: 006c9939 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 15248: 008890a9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 15249: 006c9881 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 15250: 0117aa94 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 15251: 01205318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 15252: 011e7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 15253: 0085c179 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 15253: 0085c0c1 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 15254: 00536829 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 15255: 00560d85 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 15256: 0088f151 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 15256: 0088f099 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 15257: 012bd648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 15258: 005ed825 784 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 15259: 0115ee1c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 15260: 0087d9d5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 15260: 0087d91d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 15261: 012a9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 15262: 00589251 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 15263: 007ba861 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 15263: 007ba7a9 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 15264: 012e5886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 15265: 012bbe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 15266: 0059cbe9 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 15267: 011f5e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 15268: 002c470d 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 15269: 01205294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 15270: 012e60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 15271: 012b63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 15272: 005d110d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 15273: 005cca51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 15274: 012bda0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 15275: 012e6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 15276: 012bac10 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 15277: 00840111 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 15277: 00840059 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 15278: 005b8681 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 15279: 012e6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 15280: 008579cd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 15280: 00857915 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 15281: 012ac154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 15282: 012b2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 15283: 011f5da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 15284: 01177f50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 15285: 004efd79 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 15286: 007817f9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 15286: 00781741 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 15287: 00597991 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 15288: 012a8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 15289: 012e3cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 15290: 01210268 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 15291: 00817e25 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 15291: 00817d6d 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 15292: 012e5d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 15293: 012e5f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 15294: 0120ff50 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 15295: 006bcf81 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 15295: 006bcec9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ 15296: 005fbc49 198 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 15297: 01210160 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 15298: 01153b14 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 15299: 012e624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 15300: 0081fd09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 15300: 0081fc51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 15301: 012e6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 15302: 012e67e8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 15303: 008001e1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 15303: 00800129 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 15304: 012e5e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 15305: 0081c405 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15306: 006bcffd 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 15305: 0081c34d 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15306: 006bcf45 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15307: 012aab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15308: 0086d231 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15308: 0086d179 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15309: 012e4ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15310: 00546559 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15311: 005ba591 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15312: 012b9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15313: 012b750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15314: 00294989 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 15315: 005535a5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15316: 011f7b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15317: 0120b9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla │ │ │ │ 15318: 012e56de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15319: 01210058 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15320: 012e5e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15321: 012bc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15322: 0089c231 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 15322: 0089c179 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 15323: 012afc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15324: 012bb634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 15325: 005af5e5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15326: 007f95b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15326: 007f94f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15327: 012e44f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15328: 012e47e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15329: 012e5240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15330: 011f7b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15331: 0043bcf9 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15332: 012a8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15333: 002d7331 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15334: 012e4f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15335: 012e41c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15336: 011f7ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15337: 00582411 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15338: 006bd0a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15338: 006bcfe9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15339: 012e44f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15340: 0085c401 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15341: 0085e001 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15340: 0085c349 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15341: 0085df49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15342: 012b86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15343: 012e51f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15344: 012e5200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15345: 0043a9c1 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15346: 00536bd9 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15347: 011f9fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15348: 005bae29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15349: 010ab014 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15350: 012b3484 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15351: 002c6dd5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15352: 006a93b5 1556 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15353: 0073dded 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15352: 006a932d 1536 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15353: 0073dd35 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15354: 011f7e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15355: 004086c5 308 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15356: 012a800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15357: 012b71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15358: 0081b0d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15359: 0072db25 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15358: 0081b021 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15359: 0072da6d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15360: 012e3dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15361: 012e404e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ 15362: 0120b7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls │ │ │ │ - 15363: 0087b921 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15364: 00826f31 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15363: 0087b869 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15364: 00826e79 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15365: 012e4e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15366: 004185ad 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15367: 012e3f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15368: 002baf65 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15369: 002fc789 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15370: 011f7a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15371: 012e5792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15372: 00396cf5 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15373: 012b538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 15374: 005a9ba5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15375: 0077f819 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15376: 008561e5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15375: 0077f761 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15376: 0085612d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15377: 012b1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15378: 00549475 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15379: 012e3ac8 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15380: 0089dd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15381: 00870f6d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15380: 0089dc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15381: 00870eb5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15382: 011f7da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15383: 012e5bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15384: 012c1f9c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15385: 006bf749 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15385: 006bf691 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15386: 00561e4d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15387: 012e59ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15388: 012e3e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15389: 005ce32d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 15390: 012afbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15391: 012e3f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15392: 00820791 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15392: 008206d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15393: 00664f5d 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15394: 012ba774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ 15395: 012e4180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15396: 00784891 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15396: 007847d9 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15397: 012e3ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15398: 00826e09 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15398: 00826d51 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15399: 012e5f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15400: 012b89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15401: 011fe9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15402: 006bf821 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15402: 006bf769 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15403: 0057769d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 15404: 012b5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15405: 0080438d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15406: 008766a9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15407: 00800791 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15405: 008042d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15406: 008765f1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15407: 008006d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15408: 012e5c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15409: 005cf159 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15410: 0086ac61 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15410: 0086aba9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15411: 00380d4d 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15412: 011fe964 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15413: 012e56c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15414: 002f9815 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15415: 005d332d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15416: 00823d3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15416: 00823c85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 15417: 005982f1 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 15418: 00523cb9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15419: 012e5d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15420: 012a9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 15421: 00850985 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 15421: 008508cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 15422: 0043b785 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15423: 005d1f45 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15424: 006ece55 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15424: 006ecd9d 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ 15425: 005af6e9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15426: 006b959d 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15427: 006bf911 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15426: 006b94e5 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15427: 006bf859 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15428: 012e5694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15429: 012ace74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15430: 005e3211 60 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15431: 008342ed 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15432: 007fb20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15431: 00834235 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15432: 007fb155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15433: 005b847d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15434: 012b784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15435: 012aaaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 15436: 005c7ca9 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15437: 006b95e9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15437: 006b9531 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15438: 011fe8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15439: 012e4a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15440: 008231a5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15440: 008230ed 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15441: 012b33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15442: 012b2b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15443: 012a7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15444: 012b8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15445: 005ce11d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 15446: 012e5566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 15447: 011e21e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ - 15448: 006cb425 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15448: 006cb36d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15449: 012e6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15450: 006b9db9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15450: 006b9d01 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15451: 012b97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15452: 012e54c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15453: 007e209d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15454: 00749af9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15455: 006b9e11 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15453: 007e1fe5 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15454: 00749a41 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15455: 006b9d59 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15456: 00537899 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 15457: 005c4881 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15458: 012aa1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15459: 012e588a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15460: 006b9651 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15461: 006f2cd9 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15460: 006b9599 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15461: 006f2c21 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15462: 0054ff79 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15463: 006cb51d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15463: 006cb465 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15464: 012ba1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15465: 01185460 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15466: 0114defc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15467: 010adda8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15468: 00889ec1 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15469: 0088fd0d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15468: 00889e09 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15469: 0088fc55 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15470: 012ab6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 15471: 005aa975 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15472: 006c3755 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15472: 006c369d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15473: 012e5758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15474: 0089c779 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 15475: 00852341 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15476: 0075b801 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15474: 0089c6c1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 15475: 00852289 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15476: 0075b749 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15477: 012b85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15478: 012e54ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15479: 012b59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15480: 011f5f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15481: 006b9e7d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15482: 006fe825 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 15481: 006b9dc5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15482: 006fe76d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 15483: 005901d5 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15484: 012e5380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15485: 012b5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ 15486: 005f9c49 168 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15487: 006c37b9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15487: 006c3701 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ 15488: 005fa081 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15489: 00806c81 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15489: 00806bc9 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 15490: 005b01fd 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15491: 007b942d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15491: 007b9375 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ 15492: 005f9db5 168 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15493: 0083fd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15493: 0083fc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15494: 012e3f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 15495: 005b512d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15496: 011e44f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15497: 008300d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15498: 007908cd 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15497: 00830019 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15498: 00790815 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 15499: 012e4502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15500: 012e4392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 15501: 005c7749 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15502: 002d3b75 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15503: 012ad5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15504: 012e54a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15505: 0072a041 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15506: 00806bfd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15505: 00729f89 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15506: 00806b45 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15507: 0055cadd 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15508: 011edbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15509: 006bdf41 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15509: 006bde89 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15510: 0041be55 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15511: 012e480c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15512: 011f5eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15513: 012e5c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15514: 012e5d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15515: 00856c21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15515: 00856b69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15516: 0117a6d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15517: 006c381d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15517: 006c3765 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ 15518: 012b6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 15519: 007e0c21 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15519: 007e0b69 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ 15520: 005f9fbd 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15521: 006be005 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15522: 00861ded 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15521: 006bdf4d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15522: 00861d35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15523: 012ad334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15524: 012a5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15525: 0046daa9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15526: 012b9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15527: 011d9bac 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15528: 0074e3d9 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15528: 0074e321 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15529: 012e4b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15530: 012b9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15531: 0043ffe5 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15532: 012e4504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15533: 008914b5 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15533: 008913fd 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15534: 012a9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15535: 0046dabd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15536: 0117b220 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15537: 0055caa1 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 15538: 005295cd 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15539: 012a7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15540: 0033e791 112 FUNC GLOBAL DEFAULT 12 cxl_fmws_get_all_sorted │ │ │ │ 15541: 011ee47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15542: 012b085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15543: 012b2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15544: 012a5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15545: 012e5cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15546: 007fd2c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15546: 007fd211 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15547: 002f6529 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15548: 006be0e9 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15548: 006be031 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15549: 00555c59 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 15550: 00524701 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15551: 011e0d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15552: 006d23b5 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15552: 006d22fd 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15553: 012a90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15554: 00874dd1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15555: 007eeeb5 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15556: 0072c65d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15554: 00874d19 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15555: 007eedfd 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15556: 0072c5a5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15557: 012bbfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15558: 00888541 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15559: 00789c51 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15558: 00888489 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15559: 00789b99 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15560: 005b8b2d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15561: 008537d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15562: 00a77b64 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15563: 0084814d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15561: 0085371d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15562: 00a77abc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15563: 00848095 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15564: 012e4b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15565: 012e5bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15566: 012e5ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15567: 012b11d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15568: 002e7745 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15569: 006d986d 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15569: 006d97b5 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15570: 011e2918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 15571: 012e530a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15572: 012b4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15573: 012e4250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15574: 006d9709 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15574: 006d9651 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15575: 002f9b49 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15576: 007321e9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15577: 00a5d4b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15576: 00732131 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15577: 00a5d408 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15578: 012e50b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15579: 00560c49 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15580: 0072b141 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15580: 0072b089 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15581: 012b1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15582: 006df2b5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15582: 006df1fd 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15583: 012e537c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15584: 0083c535 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15584: 0083c47d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15585: 00547a61 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15586: 012a5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15587: 011ee374 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15588: 006c3881 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15588: 006c37c9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15589: 0117af38 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15590: 008308a1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15590: 008307e9 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15591: 012bbff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15592: 005cf215 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15593: 012b4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15594: 012e543e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15595: 00738fa9 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15595: 00738ef1 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15596: 00508c49 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15597: 006df3b1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15598: 006d97b9 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15599: 0085ac8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15600: 006c38e5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15597: 006df2f9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15598: 006d9701 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15599: 0085abd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15600: 006c382d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15601: 012e4652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15602: 011d99a0 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15603: 012e51d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15604: 007770dd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15604: 00777025 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15605: 012e4a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15606: 012b5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15607: 012e6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15608: 012e3c36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15609: 012b4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15610: 007eefdd 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15610: 007eef25 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15611: 012e4aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15612: 0044e949 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15613: 012aeff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15614: 006df4ad 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15615: 00880a61 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15614: 006df3f5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15615: 008809a9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15616: 00306899 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15617: 012e61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15618: 012e6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15619: 006be1c5 190 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15619: 006be10d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15620: 00519255 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15621: 00892a59 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15621: 008929a1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15622: 003a8109 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15623: 012e4ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15624: 011e3050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 15625: 012e4a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15626: 006c3949 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15626: 006c3891 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15627: 012e592c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15628: 012ba948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15629: 006be285 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15630: 00892629 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15629: 006be1cd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15630: 00892571 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15631: 00365ff5 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15632: 004380f5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15633: 008927a1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15634: 00739605 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15633: 008926e9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15634: 0073954d 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15635: 012a8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15636: 00778eed 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15636: 00778e35 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15637: 012af4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15638: 012e4b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15639: 012b4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15640: 0051767d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15641: 012bd84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15642: 012a5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15643: 00839e51 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15643: 00839d99 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 15644: 005fd051 124 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15645: 002c7215 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15646: 012b1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15647: 012a8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15648: 00587f31 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15649: 006be359 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15649: 006be2a1 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15650: 012e4b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15651: 00886c05 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15652: 00824eb9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15653: 008064d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15651: 00886b4d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15652: 00824e01 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15653: 00806421 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15654: 012bb3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15655: 004d2d61 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 15656: 00535b31 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15657: 0086c5a1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15658: 007fd111 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15657: 0086c4e9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15658: 007fd059 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15659: 012b634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15660: 003918d1 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 15661: 0070677d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 15661: 007066c5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 15662: 012b8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15663: 012e595a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15664: 012e4de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15665: 00517781 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15666: 012bb5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15667: 00535a35 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15668: 012b4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 15669: 00707841 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 15669: 00707789 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 15670: 005174d1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15671: 012ad9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15672: 012e4dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15673: 012a99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15674: 0086ff0d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15675: 009b1914 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15674: 0086fe55 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15675: 009b186c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15676: 012b767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 15677: 005b567d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15678: 0117b908 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15679: 012e4208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15680: 012e5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15681: 00573d45 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15682: 012e52a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15683: 012e4976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 15684: 0045ea0d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15685: 012e44ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15686: 012bd98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15687: 012e3dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15688: 0072b181 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15688: 0072b0c9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15689: 002d1eed 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15690: 002bb5f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15691: 005d36e5 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15692: 012e46b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15693: 005d1a0d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15694: 012e4f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15695: 012e4476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ @@ -15701,271 +15701,271 @@ │ │ │ │ 15697: 0059e1e1 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15698: 012e5d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15699: 0043f96d 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15700: 012e3cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15701: 012e4ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15702: 012b9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 15703: 0052f30d 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15704: 0089b49d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15704: 0089b3e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15705: 012bc1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15706: 004ad8c1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15707: 0117a5c4 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15708: 00547a3d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15709: 012abd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15710: 012e60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15711: 012b5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15712: 002e39c9 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15713: 012e541c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15714: 0084dd09 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15714: 0084dc51 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15715: 002bb661 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15716: 008998b9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15716: 00899801 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15717: 012e5a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15718: 012e610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15719: 012e5070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15720: 00536939 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15721: 00825a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15721: 008259a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15722: 012e3c6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15723: 012e3d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15724: 0087b755 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15724: 0087b69d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15725: 012e68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15726: 012ba0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15727: 012e4de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15728: 012c1f84 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15729: 002bc091 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15730: 012b596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15731: 0081791d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15731: 00817865 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15732: 011e7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15733: 01168b28 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15734: 008528a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15734: 008527f1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15735: 012b1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15736: 012e5cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15737: 00739681 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15737: 007395c9 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15738: 0053edb1 240 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15739: 007e0afd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15739: 007e0a45 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 15740: 012e46f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 15741: 00763941 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15741: 00763889 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15742: 012e6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15743: 012b5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15744: 012034ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15745: 012e527e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15746: 012e57fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15747: 002b2fa5 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15748: 00813695 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15749: 006bf1fd 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15748: 008135dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15749: 006bf145 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15750: 012ba084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15751: 012e43ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15752: 0087080d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15752: 00870755 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15753: 012e5b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 15754: 012e30b4 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15755: 0085ba75 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15755: 0085b9bd 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15756: 00366cbd 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15757: 009b1910 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15757: 009b1868 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 15758: 0059e545 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15759: 012b3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15760: 006bf2cd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15760: 006bf215 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15761: 012aad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15762: 012bc168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15763: 003285d1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15764: 012e5260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15765: 00369215 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15766: 012e6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15767: 002c8925 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15768: 01203428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15769: 0058a31d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15770: 00549f2d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15771: 012b54ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15772: 003889c9 76 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15773: 00848e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15773: 00848d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15774: 012a9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15775: 01213cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15776: 008998c5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15777: 007a96a9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15778: 008343f9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15779: 006bf3b5 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15776: 0089980d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15777: 007a95f1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15778: 00834341 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15779: 006bf2fd 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15780: 012aeb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15781: 0041bbb9 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15782: 0084da31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15783: 00865601 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15782: 0084d979 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15783: 00865549 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15784: 012e4dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15785: 012b83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15786: 012e4d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 15787: 005b62d9 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15788: 008290e1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15788: 00829029 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15789: 005d285d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15790: 012003b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15791: 012b688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15792: 012b4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15793: 00898f01 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15793: 00898e49 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15794: 012e508a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15795: 012e46f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 15796: 0036d421 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15797: 00586979 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15798: 012ace24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15799: 0120032c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15800: 012e4eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15801: 012e5a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15802: 00508035 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15803: 00730735 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15803: 0073067d 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15804: 012e5582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15805: 012a4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 15806: 006004d9 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15807: 006631c9 162 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15808: 012b9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15809: 012b0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15810: 012e5eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15811: 012bb520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15812: 00804ac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15812: 00804a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15813: 012e49aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15814: 012abbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15815: 008866fd 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15816: 00712e49 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15815: 00886645 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15816: 00712d91 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15817: 002b9949 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15818: 005610ad 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 15819: 005cb309 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15820: 012e5f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15821: 012a5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15822: 0084c2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15822: 0084c22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15823: 012e4c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15824: 012e4b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15825: 00575029 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15826: 002c9161 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15827: 006dcacd 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15828: 0072b201 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15827: 006dca15 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15828: 0072b149 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15829: 01203218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15830: 012e4d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15831: 007307e9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15832: 0080c3a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15831: 00730731 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15832: 0080c2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15833: 002d758d 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15834: 002d2161 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15835: 012aeed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15836: 0033d29d 124 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ 15837: 005a16c9 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15838: 012e5cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15839: 00857961 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15839: 008578a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15840: 012e5d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15841: 012e505e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15842: 012e3e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15843: 00729541 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15843: 00729489 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15844: 012ac4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15845: 007f86dd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15846: 007433ed 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15845: 007f8625 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15846: 00743335 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15847: 012a6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 15848: 00520379 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 15849: 004d3641 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 15850: 005fc4c9 112 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15851: 00326bbd 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15852: 012e3e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15853: 0071e671 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15854: 0087fee9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15853: 0071e5b9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15854: 0087fe31 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15855: 011fd8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15856: 012e5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15857: 012b78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15858: 0076244d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15858: 00762395 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15859: 012ab084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15860: 012b5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15861: 012b9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15862: 012b57dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15863: 00741fc9 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15863: 00741f11 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15864: 012e552a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15865: 012b65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15866: 007391dd 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15866: 00739125 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15867: 0120ac4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15868: 011fd860 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15869: 012b8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15870: 002d2f11 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15871: 012e3b04 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15872: 004893f1 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15873: 0120ad54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15874: 007396c1 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15875: 006d3065 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15876: 0087389d 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15874: 00739609 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15875: 006d2fad 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15876: 008737e5 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15877: 00582375 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15878: 012b2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15879: 012e5dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15880: 008794b5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15880: 008793fd 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15881: 004087f9 220 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15882: 011e817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15883: 007f9791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15883: 007f96d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 15884: 005f76e9 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15885: 00519a59 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15886: 012e4584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15887: 003286ed 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15888: 012e494a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15889: 0120acd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15890: 006c0161 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15891: 007a6829 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15890: 006c00a9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15891: 007a6771 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15892: 011fd7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15893: 00763b55 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15894: 006d3951 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15893: 00763a9d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15894: 006d3899 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15895: 012e5b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15896: 005a1d8d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15897: 00444c65 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15898: 0041bdb1 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15899: 005566a5 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15900: 00816f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15901: 006c01b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15900: 00816e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15901: 006c0101 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15902: 012e43bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15903: 012af7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15904: 006bfec1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15904: 006bfe09 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15905: 012a5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15906: 006c53f1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15906: 006c5339 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15907: 012a8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15908: 012e5818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15909: 005256b9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15910: 01203008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15911: 0075e9f9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15912: 006bff19 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15911: 0075e941 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15912: 006bfe61 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ 15913: 005cd4c5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 15914: 006c5529 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15915: 00748a59 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15914: 006c5471 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15915: 007489a1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15916: 012bc438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15917: 012adbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15918: 00823cfd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15919: 00749149 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15918: 00823c45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15919: 00749091 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15920: 005822d9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15921: 012e4400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15922: 004f01c5 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15923: 006c022d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15923: 006c0175 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15924: 012b3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15925: 00788c65 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15926: 00880289 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15925: 00788bad 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15926: 008801d1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15927: 005f75e9 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15928: 0117a4ac 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15929: 0117b740 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15930: 012ad6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15931: 01202f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15932: 012a89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15933: 009f4070 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15933: 009f3fc8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15934: 011e8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15935: 006bff91 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15935: 006bfed9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15936: 012aa488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15937: 012b2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15938: 007adb09 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15938: 007ada51 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15939: 012e52a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15940: 00838081 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15941: 00a77b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15942: 009f406c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15940: 00837fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15941: 00a77a58 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15942: 009f3fc4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15943: 012b1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15944: 00729d6d 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15945: 0087e2e1 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15946: 007f98f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15944: 00729cb5 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15945: 0087e229 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15946: 007f9841 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15947: 012e4bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ 15948: 005fc539 44 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15949: 00783355 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15949: 0078329d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15950: 012e62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15951: 012e3fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15952: 0086f76d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15952: 0086f6b5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15953: 012e3cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15954: 011de37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15955: 012bd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15956: 012d3c48 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15957: 006ca6f5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15957: 006ca63d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15958: 012e505a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15959: 0051798d 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15960: 0075d1fd 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15960: 0075d145 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15961: 012e55cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15962: 005cd2e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15963: 00503fc5 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15964: 012a7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15965: 012e6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15966: 011fd758 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15967: 011e2264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ @@ -15973,573 +15973,573 @@ │ │ │ │ 15969: 012a4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15970: 00600439 54 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15971: 012ad304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15972: 012af490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15973: 0059ed85 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15974: 00654e81 56 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15975: 012a4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15976: 0073862d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15976: 00738575 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15977: 011fd6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15978: 005d08b1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15979: 012e446a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15980: 012abe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15981: 006ca7e5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15981: 006ca72d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15982: 012e4442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15983: 0052bee5 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15984: 006504c9 868 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15985: 012e4b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15986: 012b064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15987: 00825c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15987: 00825b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15988: 012af050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15989: 0084d14d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15989: 0084d095 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15990: 011e0aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15991: 012aa3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15992: 012b76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15993: 012b084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15994: 0087a7a9 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15994: 0087a6f1 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15995: 012e52b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15996: 012e40ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15997: 012e4cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15998: 012e6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15999: 006dcb31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15999: 006dca79 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 16000: 00397265 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 16001: 012e5dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 16002: 005c8431 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 16003: 012ba024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 16004: 011fd650 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 16005: 009d2140 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 16005: 009d2098 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 16006: 0033e665 152 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 16007: 012e3df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 16008: 005e3db9 268 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 16009: 005821f5 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 16010: 00854c99 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 16010: 00854be1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 16011: 012b20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 16012: 0084ad69 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 16012: 0084acb1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 16013: 00586801 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 16014: 0121fb44 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 16015: 012bb234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 16016: 012e40b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 16017: 006c548d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 16017: 006c53d5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 16018: 012b8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 16019: 012b0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 16020: 012e5538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 16021: 002c1f8d 204 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 16022: 00303585 104 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 16023: 0059cf45 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 16024: 002c2059 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 16025: 011f1d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 16026: 012e5400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 16027: 007f6dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 16028: 006c55c5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 16027: 007f6d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 16028: 006c550d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 16029: 00294055 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 16030: 002bb7b9 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 16031: 008288bd 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 16031: 00828805 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 16032: 011f1cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 16033: 003a7b8d 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 16034: 008491e9 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 16035: 00886e95 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 16036: 007397fd 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 16034: 00849131 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 16035: 00886ddd 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 16036: 00739745 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 16037: 012b4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 16038: 006ba021 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 16038: 006b9f69 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 16039: 005d1081 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 16040: 012e50de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 16041: 012ba918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 16042: 00598bf9 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 16043: 012bdc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 16044: 004464d1 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 16045: 002c709d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 16046: 006e0ee9 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 16046: 006e0e31 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 16047: 012e3f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 16048: 006ba099 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 16048: 006b9fe1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 16049: 012e5a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 16050: 0043dfa1 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 16051: 011ff5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 16052: 012b73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 16053: 012b25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 16054: 012b20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 16055: 011f8b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 16056: 011e0dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 16057: 012bdcc0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 16058: 012e594e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 16059: 011ff540 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ 16060: 002c212d 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 16061: 0084d1e9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 16061: 0084d131 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 16062: 0041e065 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ 16063: 002c2201 216 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 16064: 007be2d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 16065: 00717d11 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 16066: 0073af49 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 16067: 006ba111 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 16068: 00740295 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 16064: 007be219 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 16065: 00717c59 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 16066: 0073ae91 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 16067: 006ba059 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 16068: 007401dd 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 16069: 012adb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 16070: 011f8b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 16071: 012a803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 16072: 003697e9 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 16073: 010ab294 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 16074: 00437f89 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 16075: 002c4701 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 16076: 0115ab7c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 16077: 004465d5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 16078: 011e299c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 16079: 01179f84 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 16080: 0059eb05 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 16081: 012e51ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 16082: 0087cb91 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 16082: 0087cad9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 16083: 0117a4f0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 16084: 00826c75 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 16084: 00826bbd 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 16085: 004d9315 68 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_container │ │ │ │ 16086: 012e585c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 16087: 012e51ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 16088: 012b3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 16089: 012e4206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 16090: 012e51a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 16091: 012e5cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 16092: 0076fa81 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 16092: 0076f9c9 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 16093: 005dd529 6 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 16094: 012e4ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 16095: 012e4066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 16096: 00829fdd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 16097: 0070cf95 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 16096: 00829f25 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 16097: 0070cedd 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 16098: 005a9ed5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 16099: 012e4296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 16100: 012b1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 16101: 0087cdd5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 16101: 0087cd1d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 16102: 012e401a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 16103: 012e689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 16104: 005859f1 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 16105: 008837fd 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 16105: 00883745 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 16106: 002e69ad 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 16107: 012a9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 16108: 008353bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 16108: 00835305 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 16109: 012b4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 16110: 007bae2d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 16110: 007bad75 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 16111: 012ac614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 16112: 0072c6c1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 16112: 0072c609 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 16113: 012b9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 16114: 012bc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 16115: 0043fd41 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 16116: 004db435 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 16117: 011e170c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 16118: 012a7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 16119: 012e5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 16120: 011f1b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ 16121: 005cae05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 16122: 0053f9d5 124 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_attach_hwpt │ │ │ │ 16123: 012e4626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 16124: 012b2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 16125: 01216eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 16126: 012bb294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 16127: 00899039 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 16127: 00898f81 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 16128: 006004a5 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 16129: 012a5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 16130: 00749059 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 16131: 0078bb45 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 16130: 00748fa1 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 16131: 0078ba8d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 16132: 011f1aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 16133: 005a3dd9 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 16134: 012e43da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 16135: 011e30d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 16136: 003f4b55 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 16137: 012e479e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 16138: 0086e859 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 16138: 0086e7a1 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 16139: 012e5b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 16140: 012ae730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 16141: 012b0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 16142: 0052344d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 16143: 012b3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 16144: 00846e85 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 16145: 00892619 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 16146: 0085eb29 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 16144: 00846dcd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 16145: 00892561 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 16146: 0085ea71 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 16147: 00522e1d 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 16148: 00729ff9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 16149: 006ba1b1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 16148: 00729f41 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 16149: 006ba0f9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 16150: 012a9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 16151: 010ac80c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 16152: 006ba229 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 16152: 006ba171 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 16153: 012e5ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 16154: 012af600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 16155: 012b1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 16156: 012aa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 16157: 002b193d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 16158: 012a7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 16159: 00803c55 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 16159: 00803b9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 16160: 012e5c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 16161: 00821305 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 16161: 0082124d 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 16162: 0054fed5 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 16163: 012e5056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 16164: 006c833d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 16164: 006c8285 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 16165: 012e4bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 16166: 012a8fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 16167: 008072d5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 16167: 0080721d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 16168: 0043e315 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 16169: 00586671 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 16170: 012a57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 16171: 002b4fbd 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 16172: 0114d0dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 16173: 012a83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 16174: 012a5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 16175: 0075f409 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 16175: 0075f351 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 16176: 012e5b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 16177: 012a9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 16178: 006c83b1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 16178: 006c82f9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ 16179: 005ff169 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ 16180: 002c6d0d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 16181: 005a0351 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 16182: 006ba2a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 16182: 006ba1e9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 16183: 002c639d 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 16184: 012ba1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 16185: 005ff13d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 16186: 002c4859 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 16187: 012e6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 16188: 005d00f9 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 16189: 012ad3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 16190: 012ba704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 16191: 012e4df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 16192: 012e5f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 16193: 008314c9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 16194: 007b88a9 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 16193: 00831411 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 16194: 007b87f1 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 16195: 00303685 332 FUNC GLOBAL DEFAULT 12 build_pci_bridge_edsm │ │ │ │ 16196: 012ad0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 16197: 00654d09 376 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ 16198: 005c9029 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 16199: 005a96a1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 16200: 005ff165 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 16201: 007df38d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 16202: 006c8425 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 16201: 007df2d5 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 16202: 006c836d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 16203: 005505a9 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 16204: 007789bd 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 16204: 00778905 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 16205: 00336251 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 16206: 0043e171 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 16207: 012e4fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 16208: 00444aad 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 16209: 0053f5a5 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ 16210: 005c9345 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 16211: 012a6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 16212: 0071e675 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 16212: 0071e5bd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 16213: 0117b1f8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 16214: 012b6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 16215: 007fd58d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 16215: 007fd4d5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 16216: 00619695 208 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ 16217: 0059ec1d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 16218: 012e50ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 16219: 012e49d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 16220: 012e6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 16221: 004b4401 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 16222: 0078bb89 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 16223: 007d03e5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 16224: 0082ac75 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 16222: 0078bad1 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 16223: 007d032d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 16224: 0082abbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 16225: 0121da2c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 16226: 012e53a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 16227: 012ad5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 16228: 012e4ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 16229: 012e55c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 16230: 004ed675 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 16231: 012b8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 16232: 00748a6d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 16232: 007489b5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 16233: 012a4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 16234: 00536985 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 16235: 012e424a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 16236: 012a5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 16237: 0066ce79 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 16237: 0066ce45 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 16238: 00330aad 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 16239: 00816e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 16239: 00816da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 16240: 012b9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 16241: 012e3f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 16242: 012b551c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 16243: 00445c2d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 16244: 005a3725 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 16245: 0085ea5d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 16245: 0085e9a5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 16246: 012a9ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 16247: 012a9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 16248: 005cc635 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 16249: 012e60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 16250: 011e40d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 16251: 0072d21d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 16251: 0072d165 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 16252: 012a6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 16253: 00561dd5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 16254: 003335ad 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 16255: 007825b1 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 16255: 007824f9 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 16256: 012e683e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 16257: 003f4c2d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 16258: 0076b581 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 16258: 0076b4c9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 16259: 012e3e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 16260: 012a5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 16261: 012e4a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 16262: 012bb184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 16263: 0032d5cd 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 16264: 00440d29 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 16265: 012e5b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16266: 012e5cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 16267: 0084989d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 16267: 008497e5 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 16268: 012ac1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 16269: 008254b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 16269: 00825401 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 16270: 012e3c81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 16271: 005d24a9 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 16272: 012a7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 16273: 002ce271 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 16274: 0072d719 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 16274: 0072d661 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 16275: 012e60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 16276: 012e6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 16277: 012b84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 16278: 012e4c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 16279: 012e4366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 16280: 0052c931 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 16281: 012a4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 16282: 012e52de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 16283: 007e75d5 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 16283: 007e751d 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 16284: 012e57f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 16285: 012bd294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 16286: 012aedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 16287: 012bbf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 16288: 012a7d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 16289: 0061982d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 16290: 006dfb91 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 16290: 006dfad9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 16291: 012e4c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 16292: 005fb649 174 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 16293: 012e6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 16294: 012ac794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 16295: 012b593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 16296: 012b04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 16297: 006dfc8d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 16297: 006dfbd5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 16298: 0044719d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 16299: 006d005d 256 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 16299: 006cffa5 256 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 16300: 002b6461 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 16301: 0085b629 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 16301: 0085b571 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 16302: 012e5296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 16303: 012e61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16304: 002e2c39 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 16305: 002b5089 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 16306: 012e5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 16307: 012e596e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 16308: 00535f51 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 16309: 012e4446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 16310: 006c7019 126 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 16311: 006dfd89 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 16312: 006d015d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 16310: 006c6f61 126 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 16311: 006dfcd1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 16312: 006d00a5 260 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 16313: 012e4f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 16314: 011deed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 16315: 003ea295 192 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ 16316: 005aaaa9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 16317: 012b2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 16318: 012b695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 16319: 006c7115 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 16319: 006c705d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 16320: 012a802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 16321: 012b28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 16322: 012e5350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 16323: 012e3cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 16324: 002c71f5 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 16325: 0084f2e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 16325: 0084f22d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 16326: 011e4e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 16327: 012e3e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16328: 012ac4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 16329: 0050e361 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 16330: 00809aad 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 16330: 008099f5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 16331: 012af530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 16332: 005d7acd 44 FUNC GLOBAL DEFAULT 12 arm_cpu_lpa2_finalize │ │ │ │ 16333: 012e4236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 16334: 012bda9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 16335: 003eb409 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 16336: 002e7731 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 16337: 012ae5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 16338: 0032d259 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16339: 007f7f41 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16340: 008890ed 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16339: 007f7e89 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16340: 00889035 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 16341: 0059d41d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16342: 003eb1cd 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16343: 012e4d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16344: 012186ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16345: 012aeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 16346: 005a3c71 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16347: 012a9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16348: 012e4268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16349: 012b73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16350: 012e4aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16351: 01218ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16352: 011ec508 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16353: 002c9439 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16354: 012e4d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16355: 00809c11 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16355: 00809b59 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16356: 01211bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16357: 012e59e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16358: 0085ec05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16359: 0073c6bd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16358: 0085eb4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16359: 0073c605 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16360: 012ba7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16361: 006cb60d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16361: 006cb555 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16362: 005d27f5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 16363: 00600c65 92 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ - 16364: 006da5d5 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ + 16364: 006da51d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ 16365: 012b571c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16366: 007fa7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16366: 007fa741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16367: 012afd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16368: 012e4ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16369: 012add44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 16370: 0072c845 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16371: 0084227d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16370: 0072c78d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16371: 008421c5 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16372: 012aaac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16373: 011ec718 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16374: 01218a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16375: 012e584a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16376: 012c21d8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16377: 012b71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16378: 0087aea1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16379: 007f2bfd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16380: 00789be1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16378: 0087ade9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16379: 007f2b45 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16380: 00789b29 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 16381: 0051fda5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16382: 0081e58d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16382: 0081e4d5 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16383: 002b7b51 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16384: 006cb709 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16384: 006cb651 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16385: 012db0a1 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16386: 012aa458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16387: 012e53fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16388: 0088e875 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16388: 0088e7bd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16389: 012ba5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 16390: 011ec610 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16391: 012b85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 16392: 005fb5b9 144 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16393: 004edf05 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16394: 005bb815 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16395: 012e6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16396: 012e49f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16397: 002faf05 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16398: 01219b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16399: 010abef0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16400: 012a7b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16401: 01219c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16402: 0086fc85 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16402: 0086fbcd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16403: 012e3c88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16404: 0056d16d 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16405: 0043a449 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16406: 012b648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16407: 00840ffd 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16407: 00840f45 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16408: 012a5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16409: 006c7269 94 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16409: 006c71b1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16410: 0055a069 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16411: 00365a11 210 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16412: 00503369 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16413: 012b70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16414: 012e5c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16415: 012b7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16416: 012b2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16417: 0086fee1 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16417: 0086fe29 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16418: 012e3c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16419: 012e4b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16420: 007fae11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16420: 007fad59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16421: 01219b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16422: 00569f25 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16423: 006c732d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16424: 007f6f11 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16423: 006c7275 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16424: 007f6e59 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16425: 004370e5 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 16426: 005a48b1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16427: 0075ec45 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16427: 0075eb8d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16428: 012e6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16429: 002b4955 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16430: 012e3cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16431: 007114a9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16432: 00738a19 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16431: 007113f1 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16432: 00738961 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16433: 004ad9d5 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16434: 004ad879 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16435: 00830059 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16436: 0076cc29 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16437: 00878f79 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16435: 0082ffa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16436: 0076cb71 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16437: 00878ec1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16438: 012a8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16439: 012ae9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 16440: 00755d89 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16441: 008213c1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16442: 00782b8d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16440: 00755cd1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16441: 00821309 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16442: 00782ad5 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16443: 012bc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16444: 0050ea99 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16445: 004ecbe1 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16446: 012b8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16447: 00749aed 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16447: 00749a35 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16448: 00566b55 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16449: 011e56fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16450: 012e4ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16451: 012accd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16452: 011ec58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16453: 012e5616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16454: 012e49cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16455: 00890d79 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16455: 00890cc1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16456: 002b9ba5 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16457: 0117a744 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16458: 012e5ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16459: 012b2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16460: 012e57ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16461: 0089ce75 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 16461: 0089cdbd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 16462: 0059d499 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16463: 007897c9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16463: 00789711 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16464: 012c1f88 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16465: 012b9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16466: 0120662c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16467: 012e4c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16468: 008175cd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16469: 0079ab81 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16468: 00817515 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16469: 0079aac9 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16470: 011ec79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ 16471: 002c0d6d 74 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16472: 0088aa39 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16472: 0088a981 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16473: 012064a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16474: 012b8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16475: 012a56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16476: 00831855 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16477: 0085b179 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16476: 0083179d 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16477: 0085b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16478: 011e0b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16479: 012e55a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16480: 0078c1cd 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16480: 0078c115 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16481: 012065a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16482: 00879e79 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16482: 00879dc1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16483: 012b2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16484: 005d7995 180 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16485: 012bdacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16486: 005372c9 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16487: 012e4f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16488: 011e4db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16489: 012e51f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16490: 005bbb15 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16491: 00855b35 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16491: 00855a7d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16492: 011ec694 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16493: 00833429 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16493: 00833371 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16494: 00329eb1 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16495: 012e50c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 16496: 0030488d 232 FUNC GLOBAL DEFAULT 12 build_append_pci_dsm_func0_common │ │ │ │ - 16497: 0084a521 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16497: 0084a469 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16498: 01206524 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16499: 011dec40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16500: 012ac304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16501: 005170dd 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 16502: 005ff57d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16503: 002f921d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 16504: 005a09e5 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16505: 0083a3c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16505: 0083a311 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 16506: 005ff4c9 32 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ 16507: 002e8655 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16508: 012e5bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16509: 0085a669 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16509: 0085a5b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16510: 012e4c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16511: 006d082d 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16511: 006d0775 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16512: 012e5876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16513: 003fbf49 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16514: 0086b4ed 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16515: 0077fd55 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16516: 007f26e1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16514: 0086b435 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16515: 0077fc9d 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16516: 007f2629 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16517: 005174f5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16518: 012e4048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16519: 002f6da9 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16520: 012e498c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16521: 012b04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16522: 012e588c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16523: 00390c9d 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16524: 012e3f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16525: 00826859 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16525: 008267a1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16526: 00437221 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16527: 012e3c67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16528: 0120938c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16529: 012b0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16530: 012b77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 16531: 005ff531 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16532: 012ab0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16533: 00780989 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16534: 007039a1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16533: 007808d1 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16534: 007038e9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16535: 003766cd 340 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16536: 012e3d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16537: 005d0fa5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16538: 01209200 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16539: 011f3e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16540: 002f87c5 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 16541: 0059cc75 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ @@ -16552,1114 +16552,1114 @@ │ │ │ │ 16548: 012e48b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16549: 012e4af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16550: 012b9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16551: 012ac5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16552: 012bc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16553: 0114f720 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 16554: 002e84f1 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16555: 00870009 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16555: 0086ff51 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 16556: 005fb0cd 54 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16557: 00848f3d 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16558: 00808539 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16557: 00848e85 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16558: 00808481 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16559: 012e56dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16560: 012b6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16561: 012bc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16562: 002f8e79 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16563: 01209284 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ 16564: 0052a5d9 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16565: 012e475c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16566: 01218668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16567: 012b2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16568: 01218da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16569: 012a6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16570: 00665abd 92 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16571: 00873565 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16571: 008734ad 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16572: 012e3e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16573: 012e611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16574: 012b9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16575: 012b54dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16576: 00702e25 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16576: 00702d6d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16577: 012e5454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16578: 006d8859 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16578: 006d87a1 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16579: 006199bd 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16580: 012e55da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16581: 00504311 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16582: 008019fd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16582: 00801945 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16583: 01218980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16584: 012a9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16585: 012e5068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 16586: 012e5b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16587: 0055c545 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16588: 00861235 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16588: 0086117d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16589: 004391e1 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16590: 0114d860 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16591: 012aa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16592: 006d893d 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16593: 0081bc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16594: 0089dc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16595: 0085be3d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16596: 0080a4c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16592: 006d8885 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16593: 0081bb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16594: 0089dba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16595: 0085bd85 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16596: 0080a409 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16597: 012e6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16598: 012ba7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16599: 012b75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16600: 007df511 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16600: 007df459 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16601: 011debbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16602: 007fa835 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16602: 007fa77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16603: 011d0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16604: 012b31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16605: 012e556a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16606: 002a5cc1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16607: 0117801c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16608: 012e5060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16609: 012bba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16610: 012bb194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16611: 00524949 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16612: 011e54ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16613: 012e5830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16614: 012aa2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 16615: 00525799 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 16616: 011e1790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 16617: 00856811 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16617: 00856759 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16618: 012e6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 16619: 005201e1 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16620: 0056a23d 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16621: 012e50aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16622: 0057a9ad 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16623: 012e3e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16624: 00764f85 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16624: 00764ecd 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 16625: 002c0b45 44 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16626: 005d1539 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 16627: 012e4bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16628: 012bd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16629: 0076fa61 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16629: 0076f9a9 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16630: 012af000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16631: 012e4a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16632: 00851d81 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16632: 00851cc9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16633: 012e4212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 16634: 005a079d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16635: 009b1240 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16635: 009b1198 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16636: 01177f74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16637: 002b213d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16638: 0070f3ad 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16638: 0070f2f5 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16639: 012b27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16640: 00836ea5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16641: 006bb4bd 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16640: 00836ded 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16641: 006bb405 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16642: 0053258d 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16643: 012b9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16644: 0074affd 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16644: 0074af45 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16645: 012e448c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16646: 00519b11 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 16647: 00529889 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ 16648: 005fb105 14 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16649: 00818671 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16650: 00827115 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16649: 008185b9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16650: 0082705d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16651: 012bb3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16652: 006bb519 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16652: 006bb461 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16653: 004eda59 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16654: 0076adbd 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16654: 0076ad05 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16655: 012e6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16656: 005bbe29 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16657: 012e6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16658: 012e563c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16659: 007fd745 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16659: 007fd68d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16660: 011e8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16661: 008370a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16661: 00836fe9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16662: 012bc8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16663: 0048faa5 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16664: 012e62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16665: 0081c4f9 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16666: 00822091 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16665: 0081c441 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16666: 00821fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16667: 0056d6bd 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 16668: 012e39b2 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 16669: 004d3175 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 16670: 0087fee1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16671: 007d0b21 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16670: 0087fe29 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16671: 007d0a69 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16672: 012a62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16673: 007ba811 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16674: 0076fa91 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16673: 007ba759 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16674: 0076f9d9 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16675: 0046b409 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16676: 012b0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16677: 008566e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16678: 00842045 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16677: 0085662d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16678: 00841f8d 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16679: 0117ab08 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16680: 012e5cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16681: 006bb595 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16681: 006bb4dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16682: 00571fa5 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16683: 008764e1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16684: 0088c349 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16683: 00876429 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16684: 0088c291 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16685: 00664e19 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16686: 00824689 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16687: 006daa31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16686: 008245d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16687: 006da979 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16688: 012e5524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16689: 012e5e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16690: 006db419 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16690: 006db361 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16691: 004aa5ad 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16692: 012e5dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16693: 0073dc55 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16694: 0087b151 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16693: 0073db9d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16694: 0087b099 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16695: 012af390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16696: 0043736d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16697: 012a8aa0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16698: 012e440c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16699: 012e5364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16700: 006daab1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16700: 006da9f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16701: 0120f500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ 16702: 0059fdb5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16703: 012e43c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16704: 012e5cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16705: 002b4ac1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16706: 00740af1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16706: 00740a39 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 16707: 005cc469 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16708: 012b5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16709: 00569c05 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16710: 012a64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16711: 0120f164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16712: 0081989d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16712: 008197e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16713: 012b75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16714: 012b2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16715: 004aa875 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16716: 007f35dd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16717: 009f4050 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16718: 00761f61 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16716: 007f3525 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16717: 009f3fa8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16718: 00761ea9 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16719: 012e41a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16720: 007387b9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16720: 00738701 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16721: 012a4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16722: 006dab31 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16723: 0086cd79 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16724: 008711c5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16725: 00833109 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16722: 006daa79 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16723: 0086ccc1 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16724: 0087110d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16725: 00833051 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16726: 012e4ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16727: 002f8185 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16728: 00805d31 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16729: 007f9c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16728: 00805c79 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16729: 007f9b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16730: 012e4b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16731: 0073c3ad 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16732: 00738b0d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16731: 0073c2f5 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16732: 00738a55 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16733: 012b32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16734: 012e4f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16735: 00774b9d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16735: 00774ae5 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16736: 00335aa9 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16737: 007349cd 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16737: 00734915 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16738: 012af860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16739: 012e4bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16740: 012b8ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16741: 012e557e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16742: 012e55e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16743: 012ab824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16744: 012e515a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16745: 012e60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16746: 0057a819 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16747: 012ac594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16748: 0076e145 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16748: 0076e08d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16749: 012e5e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16750: 012b7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16751: 012a9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16752: 00873895 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16753: 0088af09 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16752: 008737dd 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16753: 0088ae51 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 16754: 005cc2b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16755: 012e578e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16756: 012e5448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16757: 005ece61 124 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16758: 011e22e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16759: 012e6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16760: 006bb611 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16760: 006bb559 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16761: 012e5562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16762: 012ba354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 16763: 005b6d81 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 16764: 007af121 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16764: 007af069 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16765: 012b8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16766: 012bdb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16767: 006bb66d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16767: 006bb5b5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16768: 00569649 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16769: 00a5d4e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16769: 00a5d438 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16770: 011e4154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16771: 005dc5e1 124 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16772: 012e547a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16773: 00555ab9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16774: 012b74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16775: 011deb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16776: 0088aa25 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16776: 0088a96d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16777: 012e5c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 16778: 005ca4a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16779: 012ae850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16780: 012e461a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16781: 012e68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16782: 012a6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16783: 00589425 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16784: 012a91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16785: 012b8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16786: 0054ffd1 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16787: 012b97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16788: 0087a661 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16788: 0087a5a9 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 16789: 002c0d51 28 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16790: 006bb6e9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16790: 006bb631 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16791: 012e47ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16792: 00885b4d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16793: 0082607d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16792: 00885a95 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16793: 00825fc5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16794: 00518925 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16795: 0081bd71 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16795: 0081bcb9 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16796: 004de73d 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16797: 012bb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16798: 0081ce8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16798: 0081cdd5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16799: 0041bd45 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16800: 012bbaec 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16801: 011bba68 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16802: 012e4d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16803: 011d04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16804: 012ac1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16805: 012e5682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16806: 012a8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16807: 012b8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16808: 012e6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16809: 0076bf21 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16809: 0076be69 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16810: 012e50d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16811: 012adda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 16812: 0078065d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16812: 007805a5 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16813: 012e6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 16814: 002bf8bd 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16815: 006c2e35 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16815: 006c2d7d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16816: 012b0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16817: 012ba988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16818: 012e4910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16819: 00293df1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16820: 0088adad 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16821: 00874d29 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16820: 0088acf5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16821: 00874c71 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16822: 012e4628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16823: 00802431 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16823: 00802379 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16824: 012a66e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16825: 00664bd9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16826: 012aff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16827: 012a5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 16828: 005fb405 44 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16829: 012185e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16830: 012e6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16831: 007fdf9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16831: 007fdee5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16832: 00293c69 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16833: 0085d6dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16833: 0085d625 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16834: 01218c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16835: 00664739 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16836: 006d8499 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16836: 006d83e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16837: 012e4080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16838: 00819b21 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16839: 006d8399 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16838: 00819a69 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16839: 006d82e1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16840: 0044f02d 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16841: 00573a4d 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16842: 012e409a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16843: 01155670 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 16844: 005aa06d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16845: 00432689 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16846: 0083fa81 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16846: 0083f9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16847: 0041ec29 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16848: 0046dac5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16849: 005162b1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16850: 012188fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16851: 012e4712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16852: 003b5d55 74 FUNC GLOBAL DEFAULT 12 cxl_extent_groups_overlaps_dpa_range │ │ │ │ 16853: 0041bbf9 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16854: 011edfd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ 16855: 0052f65d 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16856: 012e3d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16857: 012e3cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16858: 006d8419 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16858: 006d8361 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16859: 012b8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16860: 012aa9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16861: 00569e81 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16862: 00574325 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16863: 00845f41 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16863: 00845e89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16864: 012ad854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16865: 012ab7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16866: 002d3691 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16867: 005d7c6d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pvtime_init │ │ │ │ 16868: 012e6918 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 16869: 012bc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16870: 012abf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16871: 00872ef1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16871: 00872e39 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16872: 012e5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16873: 012ad914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16874: 012ae680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 16875: 011e2a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16876: 012c1fa4 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16877: 00717cc5 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16877: 00717c0d 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16878: 012a5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16879: 01177b44 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16880: 0080af8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16880: 0080aed5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16881: 012b56bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16882: 01218f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ 16883: 00524951 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16884: 012aae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16885: 007f95ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16886: 00831619 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16887: 007f6ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16888: 007f7c61 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16885: 007f9535 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16886: 00831561 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16887: 007f6be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16888: 007f7ba9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16889: 012e4d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16890: 00816fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16890: 00816f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 16891: 00523185 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16892: 012e44cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16893: 005d3085 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16894: 012e3df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16895: 008337c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16895: 0083370d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16896: 012bbadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16897: 0070e5c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16897: 0070e511 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16898: 002b89bd 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16899: 005172d5 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 16900: 00595201 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16901: 011d9a10 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16902: 012e43a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16903: 01210478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16904: 008361dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16904: 00836125 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16905: 005dcb65 124 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16906: 00418635 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16907: 012e4478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16908: 012e54ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16909: 0084fb69 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16910: 00857139 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16911: 00748f11 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16909: 0084fab1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16910: 00857081 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16911: 00748e59 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16912: 012e5034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16913: 012e47d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16914: 012e3c59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16915: 012a8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16916: 012ba938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16917: 0043b7a5 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16918: 002f9f01 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16919: 00788e55 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16920: 007d0989 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16921: 0086279d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16919: 00788d9d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16920: 007d08d1 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16921: 008626e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16922: 003af3e1 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16923: 005197b9 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16924: 011e3158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16925: 0082360d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16925: 00823555 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16926: 012b088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16927: 00789ad1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16927: 00789a19 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16928: 012bbf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16929: 012e532c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16930: 00333a79 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16931: 012e5796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16932: 012e43ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16933: 0032e269 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16934: 012bade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16935: 006dcc8d 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16935: 006dcbd5 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16936: 012e4c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16937: 0083e5c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16937: 0083e509 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16938: 012e5938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16939: 0083fd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16939: 0083fcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16940: 0037601d 464 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16941: 012e401e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16942: 00879cd9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16943: 007410d5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16942: 00879c21 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16943: 0074101d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16944: 005b9521 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16945: 005e4315 124 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16946: 003ed9f9 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 16947: 005c8f49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16948: 0032bef1 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16949: 012bcbfc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 16950: 005b4a4d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16951: 012e502a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16952: 012e583c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16953: 012e5ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16954: 00847e51 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16954: 00847d99 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16955: 012e4d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16956: 0052a855 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16957: 005535fd 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16958: 0070f379 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16959: 007235e1 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16958: 0070f2c1 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16959: 00723529 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16960: 0120e9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16961: 012e5ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16962: 005758bd 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16963: 0120e924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16964: 005b8d31 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16965: 0082fc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16966: 00759bc9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16967: 0084d9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16965: 0082fb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16966: 00759b11 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16967: 0084d901 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16968: 012a5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16969: 005bb515 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16970: 012e5d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16971: 00875ad1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16972: 008912bd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16971: 00875a19 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16972: 00891205 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16973: 012e4654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16974: 011de16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16975: 012b0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16976: 012aaf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16977: 012b4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16978: 008102dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16978: 00810225 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16979: 00643fdd 2536 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16980: 012b9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16981: 00789a65 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16981: 007899ad 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16982: 012e44d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16983: 00a6ebc4 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16984: 007822ed 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16985: 0070df25 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16986: 008374c5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16987: 007fe6d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16983: 00a6eb1c 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16984: 00782235 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16985: 0070de6d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16986: 0083740d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16987: 007fe61d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16988: 011ff4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16989: 012a5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16990: 011f73d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16991: 002b8f0d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16992: 012e47f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16993: 00535a51 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16994: 011ff438 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16995: 01210370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16996: 002e1a35 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16997: 011f7350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ 16998: 005c1925 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16999: 0074603d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 17000: 00a5d540 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16999: 00745f85 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 17000: 00a5d498 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 17001: 012a4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 17002: 00519e29 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 17003: 005c731d 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 17004: 012b4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 17005: 0121d9fc 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 17006: 012e4662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 17007: 007ade8d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 17008: 007be151 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 17009: 006c45d5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 17007: 007addd5 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 17008: 007be099 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 17009: 006c451d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 17010: 005879c5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 17011: 007fab7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 17011: 007faac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 17012: 005fbbb5 68 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 17013: 012e60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 17014: 0074e3f9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 17014: 0074e341 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 17015: 012b2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 17016: 012e3c72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 17017: 00886e51 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 17017: 00886d99 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 17018: 012a4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 17019: 006c4655 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 17019: 006c459d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 17020: 012e60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 17021: 0055d925 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 17022: 0085bccd 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 17023: 00779519 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 17022: 0085bc15 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 17023: 00779461 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 17024: 011f72cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 17025: 012a70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 17026: 00550d69 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 17027: 012abfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 17028: 012e4f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 17029: 012b35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 17030: 006b8fa1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 17030: 006b8ee9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 17031: 012e48c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 17032: 012e59ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 17033: 00875569 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 17034: 0084033d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 17035: 0078bf61 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 17036: 00707519 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 17033: 008754b1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 17034: 00840285 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 17035: 0078bea9 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 17036: 00707461 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 17037: 012c1a68 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 17038: 004422fd 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 17039: 0072dc4d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 17040: 0076162d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 17039: 0072db95 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 17040: 00761575 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 17041: 012b9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 17042: 012b5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 17043: 006c46e9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 17043: 006c4631 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 17044: 005419f9 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 17045: 012161cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 17046: 012e5570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 17047: 012e3d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 17048: 012e4322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 17049: 012e54da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 17050: 012b4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 17051: 012a62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 17052: 012e447a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 17053: 002b84d1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 17054: 00844b91 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 17054: 00844ad9 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 17055: 012b6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 17056: 002e2425 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 17057: 0044236d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 17058: 0121b554 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 17059: 0072c901 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 17059: 0072c849 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 17060: 00560601 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 17061: 0120edc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 17062: 012b44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 17063: 008519ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 17064: 0083f525 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 17063: 00851935 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 17064: 0083f46d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 17065: 0120ed44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 17066: 012e5444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 17067: 012e6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 17068: 0086ce85 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 17068: 0086cdcd 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 17069: 005b9ed1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 17070: 012a82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 17071: 0084a841 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 17071: 0084a789 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 17072: 011d9990 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 17073: 012a6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 17074: 012e54b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 17075: 007123b1 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 17076: 007398f1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 17075: 007122f9 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 17076: 00739839 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 17077: 012ba224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 17078: 00328641 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 17079: 0041bd1d 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 17080: 012b8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 17081: 0085f1e5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 17082: 007640e5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 17081: 0085f12d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 17082: 0076402d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 17083: 012a7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 17084: 005cf2a1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 17085: 012bba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 17086: 0088e401 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 17086: 0088e349 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 17087: 012b645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 17088: 012e516a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 17089: 006dccf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 17089: 006dcc39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 17090: 012b8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 17091: 012ad7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 17092: 012e5704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 17093: 0057188d 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 17094: 007887fd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 17094: 00788745 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 17095: 012e68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 17096: 0080b051 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 17097: 0082d53d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 17098: 007f9485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 17099: 008229a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 17100: 0081fb99 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 17096: 0080af99 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 17097: 0082d485 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 17098: 007f93cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 17099: 008228e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 17100: 0081fae1 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 17101: 005fecdd 36 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 17102: 005e961d 172 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 17103: 012a9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 17104: 012e430e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 17105: 012e4532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 17106: 012aac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 17107: 00524279 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 17108: 003041cd 560 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 17109: 012b43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 17110: 012b8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 17111: 004426c5 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 17112: 0077f859 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 17113: 007f7635 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 17112: 0077f7a1 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 17113: 007f757d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 17114: 012a790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 17115: 00838171 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 17116: 006c4431 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 17115: 008380b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 17116: 006c4379 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ 17117: 005fbb75 64 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 17118: 012e4704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 17119: 012b7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 17120: 00870035 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 17120: 0086ff7d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 17121: 012aff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 17122: 012a5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 17123: 0072e7f9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 17123: 0072e741 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 17124: 012b1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 17125: 006c44b1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 17125: 006c43f9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 17126: 012aa380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 17127: 0076b1d9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 17127: 0076b121 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 17128: 004d3c45 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 17129: 00314301 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 17130: 0117a790 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 17131: 012e57fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 17132: 005f3985 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 17133: 012e50be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 17134: 012e3c34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 17135: 007f64cd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 17135: 007f6415 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 17136: 012b35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 17137: 012e4150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 17138: 00314889 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 17139: 0050298d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 17140: 012e4a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 17141: 0086d169 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 17141: 0086d0b1 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 17142: 012e52d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 17143: 012b03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 17144: 012b4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 17145: 006c5a59 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 17145: 006c59a1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 17146: 002e1241 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 17147: 0081fd95 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 17147: 0081fcdd 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 17148: 012e3fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 17149: 0081b575 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 17149: 0081b4bd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 17150: 012a4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 17151: 012b8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 17152: 012e5404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 17153: 00331149 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 17154: 0054179d 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 17155: 006c4541 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 17155: 006c4489 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 17156: 012b7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 17157: 006c5abd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 17158: 0083fc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 17157: 006c5a05 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 17158: 0083fbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 17159: 012e4042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 17160: 007017d5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 17160: 0070171d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 17161: 01216250 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 17162: 012e6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 17163: 012e4842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 17164: 012aefa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 17165: 012b777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 17166: 002b9609 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 17167: 012b5d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 17168: 012af630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 17169: 00294661 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 17170: 007fc1e5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 17170: 007fc12d 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 17171: 012e484a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 17172: 012ba6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 17173: 012e43d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 17174: 012e4ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 17175: 011e3aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 17176: 007828b9 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 17176: 00782801 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 17177: 002be851 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 17178: 012e39bd 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 17179: 012e41ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 17180: 0121d578 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 17181: 012121dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 17182: 0120ebb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 17183: 012e609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 17184: 00891dbd 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 17184: 00891d05 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 17185: 012e4b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 17186: 0072953d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 17186: 00729485 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 17187: 012e4f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 17188: 005fb1bd 140 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 17189: 004aa8e1 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 17190: 0120eb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 17191: 012a6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 17192: 012e5220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 17193: 005af131 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 17194: 012b506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 17195: 012e5ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 17196: 012e3f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 17197: 00804f2d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 17197: 00804e75 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 17198: 011f5a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 17199: 00380301 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 17200: 0076d319 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 17200: 0076d261 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 17201: 0041acc9 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 17202: 00855785 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 17202: 008556cd 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 17203: 012aa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 17204: 0086a8f1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 17204: 0086a839 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 17205: 012e3dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 17206: 006ddc6d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 17206: 006ddbb5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 17207: 005417e5 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 17208: 006dddc9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 17209: 007f94c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 17208: 006ddd11 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 17209: 007f9409 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 17210: 012e4c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 17211: 0057a3f9 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 17212: 012e3c32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 17213: 011f5a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 17214: 00817165 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 17214: 008170ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 17215: 012b74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 17216: 012e544c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 17217: 006ddce5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 17217: 006ddc2d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 17218: 0117ad2c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 17219: 007f2349 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 17220: 0089b83d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 17219: 007f2291 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 17220: 0089b785 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 17221: 012e5004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 17222: 012a7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 17223: 012e4280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 17224: 00828a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 17224: 00828975 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 17225: 0117a3b4 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 17226: 012b1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 17227: 00873779 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 17227: 008736c1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 17228: 0117a7e4 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 17229: 0085f679 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 17230: 00763619 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 17229: 0085f5c1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 17230: 00763561 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 17231: 012aa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 17232: 006ccba1 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 17233: 0085ad41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 17234: 0089a9e1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 17232: 006ccae9 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 17233: 0085ac89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 17234: 0089a929 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 17235: 012e57d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 17236: 006ddd59 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 17237: 00888e5d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 17236: 006ddca1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 17237: 00888da5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 17238: 011f5988 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 17239: 003ca9a5 60 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 17240: 012b2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 17241: 012b6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 17242: 012e5bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 17243: 00840b55 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 17243: 00840a9d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 17244: 012e3dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 17245: 01204424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ 17246: 005305a1 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 17247: 006ccd19 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 17247: 006ccc61 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 17248: 0121388c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 17249: 012e608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 17250: 012e49ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 17251: 012e3c70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 17252: 005ffebd 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ 17253: 005cb7b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 17254: 012a7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 17255: 0038f0b9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 17256: 005b0389 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 17257: 0081e09d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 17258: 0074a1a1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 17259: 00764759 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 17257: 0081dfe5 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 17258: 0074a0e9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 17259: 007646a1 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 17260: 012e6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 17261: 01214990 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 17262: 012bb164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 17263: 01214804 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 17264: 012bc248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 17265: 012e3f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 17266: 012badb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 17267: 012ae980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 17268: 007fa5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 17268: 007fa525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 17269: 005308cd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 17270: 0121490c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ - 17271: 0082af51 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 17271: 0082ae99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 17272: 00573899 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 17273: 0117b648 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 17274: 00445ba1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 17275: 002f84d1 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 17276: 012e42ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 17277: 0088566d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 17277: 008855b5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 17278: 00559d6d 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 17279: 012e3d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 17280: 012aed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 17281: 00789a75 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 17281: 007899bd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 17282: 012a6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 17283: 0041b9f5 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 17284: 012e3c4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 17285: 012bc368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 17286: 00389505 108 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 17287: 012e4054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 17288: 01177a7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 17289: 012af5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 17290: 01214888 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 17291: 005d0cb5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 17292: 008659cd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 17292: 00865915 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 17293: 002f8b39 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 17294: 003a7bf9 186 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 17295: 012b11a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 17296: 0072afe9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 17296: 0072af31 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 17297: 0043f90d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 17298: 012acf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 17299: 005bc2d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 17300: 007ab3b5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 17301: 00881529 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 17300: 007ab2fd 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 17301: 00881471 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 17302: 012a7adc 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 17303: 012a5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 17304: 002c0b9d 46 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 17305: 0081c095 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 17306: 00768b8d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 17307: 0078960d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 17305: 0081bfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 17306: 00768ad5 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 17307: 00789555 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 17308: 005cb609 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 17309: 011e236c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 17310: 011ef580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ 17311: 012a8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 17312: 012b6ed4 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 17313: 0084d851 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 17313: 0084d799 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 17314: 0050e4c9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 17315: 0081f385 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 17315: 0081f2cd 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 17316: 011f5904 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 17317: 012b1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 17318: 012e5cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 17319: 012e4986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 17320: 0082c309 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 17320: 0082c251 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 17321: 012ba074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 17322: 005f3a09 136 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 17323: 012a51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 17324: 0117a284 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 17325: 012a5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 17326: 0055a249 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 17327: 012e53ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 17328: 011f5880 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 17329: 007b8989 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 17329: 007b88d1 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 17330: 012e5652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 17331: 005550f5 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 17332: 00726d8d 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 17332: 00726cd5 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 17333: 011ef4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 17334: 012e6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 17335: 006d453d 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 17335: 006d4485 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 17336: 0045cf41 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 17337: 012ae860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 17338: 0084953d 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 17338: 00849485 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 17339: 012e5132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 17340: 006d361d 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 17341: 0070f935 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 17340: 006d3565 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 17341: 0070f87d 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 17342: 012aef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 17343: 004ac861 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 17344: 012e565c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 17345: 0059e5d9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 17346: 012ba884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17347: 012b733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17348: 011f57fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17349: 008258f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17350: 00887ded 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17351: 006d3fb9 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17349: 00825839 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17350: 00887d35 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17351: 006d3f01 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17352: 012e3eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17353: 012e468c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17354: 012addb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17355: 012bc4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17356: 011decc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17357: 012aab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17358: 012e40fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 17359: 005a9f5d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17360: 012ab704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17361: 0066479d 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17362: 012e6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17363: 00a5d618 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17363: 00a5d570 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17364: 012e5c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17365: 00535c91 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17366: 012e5c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17367: 012e4bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17368: 0121a138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17369: 0075cb5d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17369: 0075caa5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17370: 003b1b3d 252 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17371: 012e4528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17372: 01174bb8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17373: 00549d25 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17374: 005b6a85 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 17375: 0050e22d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17376: 004d5739 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 17377: 012e3e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17378: 0080f8f5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17378: 0080f83d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17379: 012e536e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17380: 00741579 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17380: 007414c1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17381: 012ad514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17382: 012e4af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17383: 012ba474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17384: 012e3eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17385: 00516441 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17386: 00389571 108 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17387: 012b1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17388: 012e609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17389: 012e5ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17390: 003a0ed5 272 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ 17391: 005230bd 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17392: 006b992d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17392: 006b9875 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17393: 012aa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17394: 003ac879 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17395: 00782381 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17395: 007822c9 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 17396: 0052d379 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17397: 006daf05 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17398: 0076dfe9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17397: 006dae4d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17398: 0076df31 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17399: 012bd83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17400: 006db61d 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17400: 006db565 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17401: 012b2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17402: 005624c1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17403: 012e5a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17404: 007ffb35 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17404: 007ffa7d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 17405: 0052d5b1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17406: 008382d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17406: 00838221 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17407: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 17408: 004de075 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ - 17409: 006daf95 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17409: 006daedd 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17410: 012aa3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17411: 0085810d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17411: 00858055 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17412: 012e61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17413: 002e192d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17414: 0072dd49 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17414: 0072dc91 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17415: 002caa45 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17416: 012e5710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17417: 0054db79 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17418: 00571cf5 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17419: 012e5a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17420: 012aee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17421: 006db02d 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17422: 00822549 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17423: 0080c559 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17424: 008a0dd5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17425: 00a6eddc 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17421: 006daf75 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17422: 00822491 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17423: 0080c4a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17424: 008a0d1d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17425: 00a6ed34 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17426: 011e2aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17427: 01211f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ 17428: 0052542d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17429: 00888595 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17429: 008884dd 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17430: 0032a885 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17431: 012e3f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17432: 012b106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17433: 012e53b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17434: 012a8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17435: 012e42a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17436: 012e43f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 17437: 0052fa9d 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 17438: 00843f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 17438: 00843eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 17439: 012b40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17440: 00721925 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17440: 0072186d 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17441: 005d11e5 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17442: 012e4264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17443: 012b70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17444: 012e5c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17445: 012e5dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17446: 012e3f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17447: 012e4b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17448: 012e56bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17449: 00512519 20 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17450: 012b5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17451: 011d019c 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17452: 012b44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17453: 011765a4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17454: 012e3dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17455: 006e076d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17455: 006e06b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17456: 00549345 12 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17457: 01176574 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17458: 012e424c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17459: 011e1814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17460: 012bc3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17461: 002b1f55 240 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17462: 012e476c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ 17463: 005aa205 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17464: 01213db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17465: 012a8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17466: 002f8da5 120 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17467: 01177acc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17468: 011e31dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17469: 012e429c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17470: 006e07ed 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17470: 006e0735 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17471: 005cfbed 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17472: 012ab894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17473: 012b3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17474: 004ac1f9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17475: 012b06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17476: 006d237d 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17476: 006d22c5 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17477: 012aa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17478: 012e519a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17479: 0081f651 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17479: 0081f599 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17480: 012e5a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17481: 00847241 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17481: 00847189 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17482: 0055a271 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17483: 00872c5d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17483: 00872ba5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17484: 012e5b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17485: 01179f34 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17486: 012e40c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17487: 00438d39 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17488: 008196e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17489: 007f9c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17490: 0074840d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17488: 0081962d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17489: 007f9b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17490: 00748355 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17491: 012e40be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17492: 00811481 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17492: 008113c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17493: 012e590c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 17494: 0059a699 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17495: 012e6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17496: 012afb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 17497: 005a2bbd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17498: 0076ce31 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17498: 0076cd79 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17499: 012ba4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17500: 00778d89 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17500: 00778cd1 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17501: 002d3ad5 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17502: 012e4c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17503: 012e5954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 17504: 005ffc55 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17505: 012bdadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17506: 007f3bb5 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17506: 007f3afd 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17507: 002c6a91 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17508: 012e4dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17509: 0074e4b9 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17509: 0074e401 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17510: 012e626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17511: 00a5d438 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17511: 00a5d390 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17512: 012a96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17513: 012e3c52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17514: 007fcbf5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17515: 00749045 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17514: 007fcb3d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17515: 00748f8d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17516: 012e5804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17517: 012ad194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17518: 00536181 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17519: 005814a9 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17520: 012e55f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17521: 012e523c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17522: 012b86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 17523: 00446a41 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17524: 012b2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17525: 01211ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17526: 012e42b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17527: 005748bd 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17528: 00815f49 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17528: 00815e91 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17529: 012bd184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17530: 012e4492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17531: 012e4ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17532: 012ba344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17533: 012e5aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17534: 00824e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17534: 00824dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17535: 012e5edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17536: 012bad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17537: 012e461c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17538: 012bb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17539: 012a7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17540: 0051ce5d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17541: 00804de5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17541: 00804d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17542: 012e46ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17543: 012e6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17544: 012e3ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17545: 007e79fd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17545: 007e7945 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17546: 003895dd 140 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17547: 012e5998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17548: 006d2f61 114 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17548: 006d2ea9 114 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17549: 012e617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17550: 012aa0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17551: 012b20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17552: 011eb590 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17553: 012b4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17554: 007a7969 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17554: 007a78b1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 17555: 005cb97d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17556: 012b0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17557: 012e618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17558: 012aad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17559: 012a6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17560: 00833559 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17560: 008334a1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17561: 012e40c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17562: 0087c1f5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17563: 0080e635 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17562: 0087c13d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17563: 0080e57d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17564: 012e443e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17565: 003140f5 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17566: 012e4a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17567: 011eb7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17568: 007295ad 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17569: 006cd231 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17568: 007294f5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17569: 006cd179 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17570: 012e4434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17571: 006b7f15 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17572: 00870e39 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17573: 0066cf69 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17571: 006b7e5d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17572: 00870d81 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17573: 0066cf35 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17574: 01212578 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17575: 00736fc9 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17575: 00736f11 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17576: 012e569e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17577: 00448799 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17578: 0032bfa1 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17579: 011eb698 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17580: 012e3c18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17581: 006b8045 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17581: 006b7f8d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17582: 012e4a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17583: 012a8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17584: 00782c2d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17585: 006cd325 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17584: 00782b75 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17585: 006cd26d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17586: 004ab08d 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17587: 00731281 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17588: 0076e9e5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17587: 007311c9 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17588: 0076e92d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17589: 012e5a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17590: 00818751 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17590: 00818699 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17591: 012b564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17592: 004ee18d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 17593: 005cadf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17594: 00516d49 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17595: 005d0ca5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17596: 002d3a69 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17597: 00587bad 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17598: 00726771 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17598: 007266b9 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17599: 00333ab1 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17600: 002c583d 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17601: 012c32f4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17602: 007f9f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17603: 006b816d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17604: 009d1d44 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17602: 007f9ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17603: 006b80b5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17604: 009d1c9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17605: 0050b4d1 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17606: 012e4022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17607: 012e3c55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17608: 0054162d 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17609: 012e42cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17610: 01177f2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17611: 012e5f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17612: 012b2e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17613: 0075a031 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17613: 00759f79 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17614: 012b3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17615: 012bd86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17616: 003ec519 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17617: 006b7fad 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17617: 006b7ef5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17618: 0041815d 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17619: 012bcdd0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17620: 012e57c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17621: 012b9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17622: 0087d4a5 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17622: 0087d3ed 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17623: 012e3d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17624: 012abcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17625: 012b14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17626: 012e4d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17627: 006b80d9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17627: 006b8021 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17628: 012b91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17629: 002bc2e5 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17630: 00a77b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17630: 00a77a64 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17631: 012e3dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17632: 012e6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17633: 006d3859 76 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17634: 0088ba19 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17633: 006d37a1 76 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17634: 0088b961 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17635: 012b6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17636: 012b7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17637: 012e5e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17638: 00800275 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17638: 008001bd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17639: 012e51ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17640: 00295829 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17641: 006f29ad 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17642: 0087c489 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17641: 006f28f5 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17642: 0087c3d1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17643: 012e4dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17644: 012e548a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17645: 011eb614 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17646: 00532465 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17647: 012e5ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17648: 012e4c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17649: 012b93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17650: 012e5986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 17651: 011eafe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17652: 006b81f5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17653: 006b71c9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17654: 006f2fcd 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17652: 006b813d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17653: 006b7111 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17654: 006f2f15 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17655: 0056a1d5 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17656: 011eb824 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17657: 0032e119 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 17658: 005cab79 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17659: 004dedfd 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17660: 01212470 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17661: 012e5580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ @@ -17668,95 +17668,95 @@ │ │ │ │ 17664: 012b3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17665: 011df2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17666: 01211e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17667: 012e4f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17668: 012e503c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17669: 012e52ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 17670: 0052bc7d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17671: 007e526d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17671: 007e51b5 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17672: 011eb71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17673: 006b7255 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17673: 006b719d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ 17674: 0052d301 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17675: 01211684 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17676: 012e56e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17677: 008516e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17677: 00851629 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17678: 012e3e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 17679: 012e5934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 17680: 00524c59 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17681: 00a77b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17681: 00a77a88 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 17682: 00597109 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17683: 012e6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17684: 012e5da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17685: 0080a1bd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17685: 0080a105 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17686: 0120b828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17687: 012b9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17688: 012bc90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17689: 012a50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17690: 00850699 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17691: 0083406d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17690: 008505e1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17691: 00833fb5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17692: 012a7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17693: 005594dd 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17694: 0120b930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17695: 012e5caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17696: 012e4774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17697: 007084cd 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 17698: 007e4dd9 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17697: 00708415 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 17698: 007e4d21 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17699: 012a505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 17700: 0052c5dd 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17701: 002cb659 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17702: 0084c35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17702: 0084c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17703: 012e4aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17704: 012e40f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17705: 0051cef1 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17706: 012e5d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17707: 012ba2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 17708: 002e67d9 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17709: 012b6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17710: 007e725d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17711: 0087ac99 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17710: 007e71a5 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17711: 0087abe1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17712: 012b6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17713: 0120b8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17714: 0077a98d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17714: 0077a8d5 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17715: 005e3bb9 100 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17716: 012e5be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17717: 0081f341 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17718: 00765631 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 17717: 0081f289 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17718: 00765579 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 17719: 005c76f9 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17720: 0066d049 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17720: 0066d015 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17721: 0050d07d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17722: 00780fd1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17722: 00780f19 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 17723: 005ffbed 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17724: 012a9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17725: 011ddbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 17726: 00600329 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17727: 005040e5 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17728: 00390125 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17729: 011563e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17730: 012e48ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17731: 0053a4a9 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17732: 012aed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17733: 012b3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 17734: 005c8805 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17735: 0080b279 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17735: 0080b1c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17736: 0054ff8d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17737: 0086d1d1 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17738: 00840639 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17737: 0086d119 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17738: 00840581 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17739: 011dd380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 17740: 005fff49 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17741: 005d0f65 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17742: 012a5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17743: 012e4812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 17744: 005ff5b9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ 17745: 005f7541 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17746: 012b41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17747: 0117a2cc 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17748: 00571f05 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17749: 00560011 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17750: 012a6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17751: 00a6e7d0 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17751: 00a6e728 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ 17752: 005c85b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17753: 00571ebd 70 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 17754: 005ff50d 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17755: 012b8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17756: 00536f71 64 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17757: 012a89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17758: 012acd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ @@ -17768,74 +17768,74 @@ │ │ │ │ 17764: 012b5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17765: 012bac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17766: 012a7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17767: 01211600 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ 17768: 002c0f6d 116 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17769: 00438925 72 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17770: 012a6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17771: 00838315 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17772: 006d2345 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17771: 0083825d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17772: 006d228d 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17773: 005d00f5 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17774: 00440541 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 17775: 0083f775 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 17775: 0083f6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 17776: 012aadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17777: 008432f9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17777: 00843241 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17778: 012b0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 17779: 005ff559 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17780: 012b53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17781: 0084cab9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17781: 0084ca01 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17782: 012adc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17783: 012e51c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17784: 012e40ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17785: 011ecb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17786: 0075e945 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17786: 0075e88d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17787: 00552f79 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17788: 002f96fd 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17789: 012a773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17790: 00444c1d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17791: 002c92cd 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17792: 012a76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17793: 005bb439 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17794: 0081bba9 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17795: 007898fd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17794: 0081baf1 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17795: 00789845 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17796: 005bba95 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17797: 012ba6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17798: 011ece50 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17799: 012ae590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 17800: 00825ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 17800: 00825e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 17801: 012e5f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 17802: 012aa024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17803: 0082e491 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17803: 0082e3d9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17804: 004dea7d 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17805: 003932e1 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17806: 012af170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17807: 011eccc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17808: 00549aa1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17809: 012e4570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17810: 012a6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17811: 00571dd9 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17812: 01212368 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17813: 011e0e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17814: 012bc7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17815: 011ec274 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17816: 0074d135 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17816: 0074d07d 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17817: 012bb5d0 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17818: 0051a6a5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17819: 012e4346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17820: 008253c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17821: 007302cd 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17820: 00825311 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17821: 00730215 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17822: 012b3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17823: 007618d9 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17823: 00761821 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17824: 012b544c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17825: 005d7fb1 1076 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17826: 012e3c71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 17827: 011ec2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17828: 002dc221 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17829: 0065b96d 1064 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17830: 007faa15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17830: 007fa95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 17831: 0059cc41 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17832: 011ec1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17833: 012a9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17834: 012bcc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 17835: 005b331d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17836: 0046dad1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17837: 012a9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -17847,15 +17847,15 @@ │ │ │ │ 17843: 005f7595 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17844: 012e4e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17845: 012b72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17846: 01216da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17847: 012a72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 17848: 0059da85 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17849: 012e52e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17850: 0086b271 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17850: 0086b1b9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17851: 0051cc15 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17852: 012bcfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17853: 012a9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17854: 012ada14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 17855: 002c06a9 90 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17856: 00408979 128 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17857: 012e6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -17863,731 +17863,731 @@ │ │ │ │ 17859: 012ac2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 17860: 0060042d 12 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17861: 01213b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ 17862: 005b364d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17863: 012b65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17864: 004487d1 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17865: 012e68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17866: 007399f1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17866: 00739939 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17867: 012a9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 17868: 005a9e4d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17869: 012a6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17870: 00418c41 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17871: 012171c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17872: 012e4cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17873: 00740231 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 17874: 0070166d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17875: 007fc4bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17873: 00740179 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17874: 007015b5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 17875: 007fc405 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17876: 012bc4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17877: 0032a809 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17878: 00569015 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17879: 0086cf61 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17879: 0086cea9 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17880: 005bbda5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 17881: 006fead5 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17882: 00806e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17881: 006fea1d 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 17882: 00806d95 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17883: 003e7d19 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17884: 012af360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17885: 012e5f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17886: 012abfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17887: 012a8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17888: 00741231 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17888: 00741179 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17889: 012e487e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17890: 012c2274 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17891: 003761ed 10 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17892: 012e540c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17893: 006d77a1 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17893: 006d76e9 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17894: 012e52d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17895: 0043fdd9 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17896: 012ad254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17897: 012b3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17898: 012e4630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17899: 012e5b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17900: 006d7689 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17901: 0084f221 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17900: 006d75d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17901: 0084f169 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17902: 0043faf9 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17903: 00a6e7cc 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17903: 00a6e724 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17904: 00588051 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17905: 00732c51 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17905: 00732b99 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17906: 0029417d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17907: 012a4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17908: 012b7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17909: 002f4cd9 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17910: 006d7715 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17910: 006d765d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ 17911: 005b3fa9 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17912: 00535a89 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17913: 012b587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17914: 012b3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17915: 012e4c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17916: 006bef59 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17916: 006beea1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17917: 012e4498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17918: 012e4d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17919: 012e52e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 17920: 005b571d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17921: 005f11e5 46 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ 17922: 00520405 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17923: 00725c21 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17924: 006bf029 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17923: 00725b69 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17924: 006bef71 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17925: 011e5150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17926: 012e502c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 17927: 00600bb9 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17928: 012ac3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17929: 004d2641 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 17930: 012e52d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17931: 011e1898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 17932: 012b62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 17933: 008898cd 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17933: 00889815 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17934: 012e4b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17935: 012e3f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17936: 0079190d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17936: 00791855 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17937: 012aefc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17938: 012a4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17939: 012e6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17940: 0031a575 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17941: 005dc991 220 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17942: 00664b79 48 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17943: 003b77a5 180 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17944: 005b5d61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17945: 01217144 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17946: 006bf119 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17947: 007f74f5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17948: 006b827d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17946: 006bf061 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17947: 007f743d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17948: 006b81c5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17949: 005b1595 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 17950: 012e5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17951: 007265e5 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17951: 0072652d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17952: 00664659 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17953: 007f2d75 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17953: 007f2cbd 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17954: 004eccbd 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17955: 0066cafd 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17955: 0066cac9 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17956: 012a9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17957: 00573fe9 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17958: 012e3e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17959: 012a6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 17960: 00521a15 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17961: 012e4192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ 17962: 005ceb99 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17963: 006b84dd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17964: 006c2ef1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17963: 006b8425 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17964: 006c2e39 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17965: 00589091 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17966: 00726705 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17966: 0072664d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17967: 012e4d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17968: 012e5c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17969: 00440fe5 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17970: 003fc039 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17971: 0059fce5 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17972: 012e4bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17973: 012ad134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17974: 00806415 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17975: 006c2f41 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17974: 0080635d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17975: 006c2e89 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17976: 012ac7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17977: 007e716d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17978: 0088f4a9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17977: 007e70b5 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17978: 0088f3f1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17979: 012a88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17980: 012aa9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17981: 009f4094 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17981: 009f3fec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17982: 012ad754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 17983: 005d7c41 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_init │ │ │ │ - 17984: 008106e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17984: 0081062d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17985: 01216b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ - 17986: 006d5229 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ + 17986: 006d5171 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ 17987: 012e4002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17988: 00501915 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17989: 005e2b59 352 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17990: 007e47f1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17991: 009f408c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17992: 006b875d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17990: 007e4739 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17991: 009f3fe4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17992: 006b86a5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17993: 004a8a25 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17994: 012e3e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17995: 012e56be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17996: 0121d6f8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17997: 0063adb5 124 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17998: 0083e425 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17998: 0083e36d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17999: 00338fa9 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 18000: 01218140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 18001: 012b8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 18002: 012a9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 18003: 012a5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 18004: 012e5db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 18005: 005a0dcd 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 18006: 006c2f91 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 18007: 00801815 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 18006: 006c2ed9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 18007: 0080175d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 18008: 0031a589 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 18009: 01217d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 18010: 012e548e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 18011: 012e5356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 18012: 00800a61 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 18013: 00865a05 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 18014: 006b8315 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 18012: 008009a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 18013: 0086594d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 18014: 006b825d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 18015: 012b4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 18016: 007ff851 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 18016: 007ff799 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 18017: 012e4ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 18018: 012e54e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 18019: 011f4800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 18020: 012b6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 18021: 012e46ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 18022: 012e47c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 18023: 005084d9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 18024: 0120c614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 18025: 006b857d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 18025: 006b84c5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 18026: 012e4512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 18027: 011ecc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 18028: 01218458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ - 18029: 0089cb41 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 18029: 0089ca89 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 18030: 012e5e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 18031: 011f477c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 18032: 0120c71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 18033: 012bc4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 18034: 012e6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 18035: 012a51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 18036: 0121d704 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 18037: 0052a899 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 18038: 012e687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 18039: 012bd004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 18040: 005bc0d1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 18041: 012e3c50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 18042: 00846799 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 18043: 0089b5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 18042: 008466e1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 18043: 0089b53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 18044: 011ecf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 18045: 0084702d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 18045: 00846f75 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 18046: 012e5a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 18047: 012bc8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 18048: 012e5b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 18049: 012e4674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 18050: 0120c698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 18051: 012a85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 18052: 006b87dd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ - 18053: 0082ad09 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 18052: 006b8725 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 18053: 0082ac51 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 18054: 0033e6fd 148 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 18055: 011f46f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 18056: 00727495 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 18056: 007273dd 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 18057: 005c97c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 18058: 012e5d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 18059: 012b719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 18060: 012aa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 18061: 012ab6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 18062: 005732e5 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 18063: 012e3f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 18064: 012e417a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 18065: 011ecdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 18066: 004d7719 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 18067: 0085153d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 18068: 0078c071 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 18067: 00851485 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 18068: 0078bfb9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 18069: 011e52dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 18070: 006c5b41 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 18070: 006c5a89 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 18071: 012b3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 18072: 006b83ad 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 18073: 006b6f51 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 18072: 006b82f5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 18073: 006b6e99 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 18074: 012a7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 18075: 012e3eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18076: 002b8021 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 18077: 0120074c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 18078: 006c5bad 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 18078: 006c5af5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 18079: 012ba384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 18080: 006b861d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 18080: 006b8565 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 18081: 012e55be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 18082: 006c2fe1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 18082: 006c2f29 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 18083: 012e4a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 18084: 012b4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 18085: 012006c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 18086: 012e3c35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 18087: 012e3fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 18088: 012e3c6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 18089: 005c9631 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 18090: 00732c55 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 18091: 00725d89 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 18090: 00732b9d 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 18091: 00725cd1 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 18092: 01179ef4 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ - 18093: 006d4b55 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ + 18093: 006d4a9d 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ 18094: 002ecbd1 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 18095: 006c3031 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 18095: 006c2f79 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 18096: 005d7be9 44 FUNC GLOBAL DEFAULT 12 kvm_arm_vgic_probe │ │ │ │ 18097: 012b98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 18098: 008380bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 18099: 00a77b80 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 18098: 00838005 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 18099: 00a77ad8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 18100: 0120b384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_b16 │ │ │ │ - 18101: 0066d6ad 144 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 18101: 0066d679 144 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 18102: 0121a0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 18103: 00886665 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 18104: 006d66dd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 18103: 008865ad 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 18104: 006d6625 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 18105: 012ac784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 18106: 0083ed71 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 18107: 00748f61 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 18106: 0083ecb9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 18107: 00748ea9 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 18108: 012e499e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 18109: 012b68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ - 18110: 006d4f3d 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ + 18110: 006d4e85 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ 18111: 012e44aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 18112: 012adc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 18113: 012e45c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 18114: 006d65dd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 18114: 006d6525 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 18115: 011f8fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 18116: 00814a99 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 18116: 008149e1 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 18117: 012b5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 18118: 006da861 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 18119: 006b8861 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 18120: 0079ae05 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 18118: 006da7a9 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 18119: 006b87a9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 18120: 0079ad4d 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 18121: 012e4172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 18122: 0063ace5 160 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 18123: 012b1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 18124: 01200644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 18125: 006da6b1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 18125: 006da5f9 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 18126: 012e44a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 18127: 0044230d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 18128: 0089bbdd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 18129: 006c3081 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 18128: 0089bb25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 18129: 006c2fc9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 18130: 012e5a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 18131: 00851a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 18131: 00851971 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 18132: 0121ab04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 18133: 012e3c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 18134: 006d665d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 18134: 006d65a5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 18135: 011f8f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 18136: 0084c411 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 18137: 0084ce0d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 18138: 008070d9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18136: 0084c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 18137: 0084cd55 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 18138: 00807021 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 18139: 012aa9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 18140: 006b8445 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 18140: 006b838d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 18141: 012a5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 18142: 0121ac0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 18143: 0056d581 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 18144: 0121703c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 18145: 012e5cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 18146: 012b9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 18147: 006da789 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 18147: 006da6d1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 18148: 012bb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 18149: 0041b8d9 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 18150: 007205f5 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 18150: 0072053d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 18151: 012a4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 18152: 006b86bd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 18152: 006b8605 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 18153: 011ecbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 18154: 012e53ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 18155: 011fc444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 18156: 00537cd5 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 18157: 0085f121 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 18157: 0085f069 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 18158: 012e3f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 18159: 006cfc4d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 18159: 006cfb95 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 18160: 012e4f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 18161: 012e427e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 18162: 0121ab88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 18163: 012e5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18164: 0120c7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 18165: 011fc3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ 18166: 005b4cf9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 18167: 0087d179 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 18168: 0088804d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 18167: 0087d0c1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 18168: 00887f95 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ 18169: 005fb779 70 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 18170: 007e42a9 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 18170: 007e41f1 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 18171: 012e5d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 18172: 012b21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 18173: 011eced4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 18174: 0085a445 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 18174: 0085a38d 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 18175: 00556585 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 18176: 002fd585 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 18177: 00a5d630 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 18177: 00a5d588 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 18178: 0120c8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 18179: 0117b108 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 18180: 012b4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 18181: 006b88e1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 18182: 006cfe55 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 18183: 00833199 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 18181: 006b8829 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 18182: 006cfd9d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 18183: 008330e1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 18184: 012b2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 18185: 012aacb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 18186: 012b31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 18187: 0052cbd9 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 18188: 012e5618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 18189: 0066cfd9 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 18190: 00863ec1 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 18189: 0066cfa5 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 18190: 00863e09 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 18191: 012ad1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 18192: 006d2cb1 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 18192: 006d2bf9 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ 18193: 0059f35d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 18194: 012e4cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 18195: 012ad384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 18196: 012e4c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 18197: 006d41cd 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 18197: 006d4115 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 18198: 011ecd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 18199: 009b1444 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 18199: 009b139c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 18200: 011fc33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 18201: 0084d941 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 18201: 0084d889 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 18202: 0120c824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 18203: 002c7019 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 18204: 012a4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 18205: 00588b05 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 18206: 006d34a1 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 18206: 006d33e9 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 18207: 0055f9c9 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 18208: 012e5f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 18209: 002c6e15 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 18210: 005cceed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 18211: 012e530e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 18212: 012af3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 18213: 012b2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 18214: 006d30e9 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 18214: 006d3031 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 18215: 012e3fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 18216: 011e2894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 18217: 012b4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 18218: 012bb1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 18219: 008000d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 18220: 0083cfcd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 18219: 00800021 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 18220: 0083cf15 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 18221: 012e5306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 18222: 006d9c65 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 18223: 006d3e01 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 18222: 006d9bad 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 18223: 006d3d49 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 18224: 005d0d25 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 18225: 012e5266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 18226: 012e536c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 18227: 004aa689 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 18228: 00706c15 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 18229: 0078a181 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 18228: 00706b5d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 18229: 0078a0c9 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 18230: 012b4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 18231: 012e43b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 18232: 006d39dd 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 18232: 006d3925 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 18233: 012e3e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 18234: 006d9d35 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 18235: 00729545 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 18234: 006d9c7d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 18235: 0072948d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 18236: 012b6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 18237: 012bcb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 18238: 011ee608 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 18239: 012ad484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 18240: 012b7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 18241: 0086fac5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 18241: 0086fa0d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 18242: 012e4abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 18243: 012e44bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 18244: 012e5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 18245: 00791331 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 18245: 00791279 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 18246: 002bcd75 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 18247: 007f29ed 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 18247: 007f2935 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 18248: 012e3bcc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 18249: 00723901 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 18250: 007fa691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 18249: 00723849 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 18250: 007fa5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 18251: 012e43d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 18252: 0078d539 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 18252: 0078d481 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 18253: 012e4386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ - 18254: 006d4c35 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ + 18254: 006d4b7d 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ 18255: 0055cf65 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 18256: 0121a030 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 18257: 012e4e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 18258: 004d2aad 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 18259: 00831151 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 18260: 00874ec9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 18259: 00831099 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 18260: 00874e11 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 18261: 012e3fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 18262: 0121d560 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 18263: 011fc2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 18264: 01219e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 18265: 0070d4b1 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 18266: 0083d08d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 18267: 006cfd51 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 18268: 0086a5e1 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 18265: 0070d3f9 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 18266: 0083cfd5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 18267: 006cfc99 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 18268: 0086a529 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 18269: 005fb841 36 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 18270: 01219f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 18271: 01217564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 18272: 012b0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 18273: 012b079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 18274: 011fc234 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 18275: 012ac714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 18276: 0082aa71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 18277: 0067171d 48 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 18278: 008305f5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 18279: 00703a65 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 18276: 0082a9b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 18277: 006716e9 48 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 18278: 0083053d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 18279: 007039ad 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 18280: 012e5d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 18281: 012e3c1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 18282: 00573a35 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 18283: 0075de55 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 18283: 0075dd9d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 18284: 012b85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 18285: 006cff59 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 18285: 006cfea1 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 18286: 005ba481 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 18287: 012b9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 18288: 012bc328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 18289: 012e5cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 18290: 012a5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 18291: 012e4160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 18292: 01219ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 18293: 012e610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 18294: 012b0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 18295: 012adde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 18296: 00856799 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 18296: 008566e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 18297: 012e5c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 18298: 004abb55 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 18299: 011fc1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 18300: 012e4e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 18301: 012e5572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 18302: 005bad15 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 18303: 012e3d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 18304: 012ba5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 18305: 012e4e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 18306: 00789c5d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 18306: 00789ba5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 18307: 00541da5 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 18308: 012e3cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 18309: 012bd9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 18310: 012e52f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 18311: 00840561 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 18312: 0082b469 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 18311: 008404a9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 18312: 0082b3b1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 18313: 012a68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 18314: 012b2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 18315: 012a9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 18316: 012e59ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 18317: 012e4890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 18318: 012e479a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 18319: 004e7199 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 18320: 002956cd 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 18321: 012ac2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 18322: 0046dacd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 18323: 00447571 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 18324: 003eab11 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 18325: 00884be9 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 18325: 00884b31 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 18326: 0117aef4 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 18327: 004f9f71 212 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 18328: 012e494c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 18329: 012e462c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 18330: 00720599 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 18330: 007204e1 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 18331: 012e3f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 18332: 0074d8d9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 18333: 007f2935 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 18334: 00817d49 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 18335: 008396b5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 18332: 0074d821 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 18333: 007f287d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 18334: 00817c91 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 18335: 008395fd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 18336: 011ddab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 18337: 012e48e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 18338: 0082198d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 18338: 008218d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 18339: 012a8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 18340: 012e5720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 18341: 012a6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 18342: 0042b7c9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 18343: 0066d111 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 18343: 0066d0dd 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 18344: 012e6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 18345: 012b07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 18346: 005a45a9 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 18347: 012e61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18348: 012e3cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 18349: 00774b15 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 18349: 00774a5d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 18350: 012a5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 18351: 0041be9d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 18352: 012e3e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 18353: 006b6711 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 18353: 006b6659 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 18354: 011e0ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 18355: 011e9fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 18356: 007c2149 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 18356: 007c2091 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 18357: 004fae65 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 18358: 012a88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 18359: 012b56ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 18360: 004542c9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 18361: 012aece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 18362: 011dd278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 18363: 012e5c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 18364: 012b4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 18365: 012e3ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 18366: 008053d9 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 18366: 00805321 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 18367: 012b8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 18368: 002b7aa1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 18369: 005a9d3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 18370: 012e533e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 18371: 0072b655 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 18372: 00712351 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 18373: 007fb249 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 18374: 008259a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18375: 007c20a9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 18371: 0072b59d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 18372: 00712299 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 18373: 007fb191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 18374: 008258ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18375: 007c1ff1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18376: 012b3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18377: 012e56f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18378: 002b6fe1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18379: 007fa385 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18379: 007fa2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18380: 01205a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18381: 012e40e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18382: 012e51e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18383: 012b9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18384: 007ee589 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18384: 007ee4d1 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18385: 011ec400 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18386: 0047d285 84 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18387: 007fa1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18387: 007fa0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18388: 00664ce1 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ 18389: 005fb4c1 248 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18390: 012e5c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18391: 012a56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18392: 012e54a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18393: 00a5d588 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18394: 0087f565 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18393: 00a5d4e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18394: 0087f4ad 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18395: 011ec484 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18396: 002edd05 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18397: 00394cf5 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18398: 0029523d 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18399: 00558655 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18400: 012e438a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18401: 00836931 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18401: 00836879 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18402: 012ba9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18403: 007fb2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18403: 007fb209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18404: 012e4786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18405: 012e4aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18406: 00328b0d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 18407: 009f40b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 18407: 009f4010 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 18408: 011ec37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18409: 00435ec5 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18410: 003310cd 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 18411: 0052bdb5 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18412: 0063ab41 420 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18413: 012b1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18414: 012bd154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18415: 012e559c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18416: 002b8c99 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18417: 0033112d 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18418: 0117b340 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18419: 0084b189 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18419: 0084b0d1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18420: 004d5785 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 18421: 012e5114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18422: 0043a849 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18423: 002e221d 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18424: 012a55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18425: 012e5bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18426: 012a67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18427: 005dcbe1 1004 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18428: 012e5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18429: 01203adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18430: 012b3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18431: 00842a39 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18432: 00a77afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18431: 00842981 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18432: 00a77a54 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18433: 004d36bd 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18434: 0121745c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18435: 01203a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18436: 00764639 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18436: 00764581 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18437: 012b2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18438: 0082547d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18438: 008253c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18439: 012e52ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18440: 012e5a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18441: 00853a19 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18441: 00853961 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18442: 00573d7d 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18443: 012e3e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18444: 012e4aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18445: 012a9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18446: 012aed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18447: 00588e3d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18448: 012b8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18449: 012b9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18450: 006bf491 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18450: 006bf3d9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18451: 011f97ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18452: 00774965 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18452: 007748ad 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18453: 012e5288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18454: 012e4e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18455: 012aae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18456: 00818a71 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18457: 00879e85 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18458: 007f6029 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18456: 008189b9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18457: 00879dcd 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18458: 007f5f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18459: 0056103d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18460: 006bf565 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18461: 006b6785 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18460: 006bf4ad 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18461: 006b66cd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18462: 012039d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18463: 0071e669 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18464: 0084eaa5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18463: 0071e5b1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18464: 0084e9ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18465: 01206188 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18466: 012e4b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18467: 012b5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18468: 012ade74 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18469: 011f9768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18470: 01176544 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18471: 012bc84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18472: 012e56e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18473: 01206290 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18474: 007fd9f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18474: 007fd93d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18475: 012b12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18476: 012e6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18477: 0078a649 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 18478: 0084071d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 18477: 0078a591 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18478: 00840665 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 18479: 012aa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18480: 0082383d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18480: 00823785 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18481: 012bd264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18482: 006bf65d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18482: 006bf5a5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18483: 0051a979 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18484: 012e4406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18485: 002b7089 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18486: 012bb144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18487: 012a7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18488: 002d7501 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18489: 0081010d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18489: 00810055 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18490: 011d169c 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 18491: 0041e0fd 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18492: 012e4b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18493: 006646e9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18494: 0087b831 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18494: 0087b779 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18495: 012e5a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18496: 0120620c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18497: 012aa240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18498: 007304b9 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18499: 0085e0f1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18500: 0082c845 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18498: 00730401 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18499: 0085e039 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18500: 0082c78d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18501: 012a8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18502: 004ac621 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18503: 00a77b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18503: 00a77a80 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18504: 012bd668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18505: 012e5ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18506: 012b7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18507: 002a5b15 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18508: 00aa7890 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18509: 012e5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18510: 005563b1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18511: 006c1745 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18511: 006c168d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18512: 004884b9 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 18513: 00524759 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18514: 011df8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18515: 012e3e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18516: 0121766c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ 18517: 002c18b1 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18518: 012ad6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18519: 012e4bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18520: 012ae7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18521: 012b552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18522: 0075e8dd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18523: 006c179d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18522: 0075e825 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18523: 006c16e5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18524: 005170b9 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18525: 005bdce5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18526: 007a4eed 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18526: 007a4e35 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18527: 00440e1d 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18528: 012bd88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18529: 0117a3e0 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18530: 008244b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18530: 00824401 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18531: 012a7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18532: 012b4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18533: 012e40da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18534: 012abc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18535: 0085a13d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18535: 0085a085 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18536: 00455241 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18537: 007e6ab1 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18538: 0084b7e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18539: 006c1809 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18537: 007e69f9 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18538: 0084b731 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18539: 006c1751 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18540: 012ab0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18541: 00504481 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18542: 012bf3d8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18543: 012e5cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18544: 0084ef45 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18544: 0084ee8d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18545: 012e4da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18546: 00874905 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18546: 0087484d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18547: 0053a3b5 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18548: 012e684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 18549: 005cc995 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18550: 012bb1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18551: 0082f3b9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18551: 0082f301 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 18552: 005c82d5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18553: 012e3f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18554: 0043896d 80 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18555: 00720329 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18555: 00720271 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18556: 012e4772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18557: 00880ab9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18557: 00880a01 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18558: 012e5b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18559: 007b41f1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18560: 007d3211 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18559: 007b4139 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18560: 007d3159 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18561: 012b9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 18562: 007fb429 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18563: 00749e01 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18562: 007fb371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18563: 00749d49 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18564: 012bd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18565: 012e4472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18566: 00733ae1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18566: 00733a29 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18567: 012a7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18568: 00733991 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18568: 007338d9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18569: 012e4f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18570: 011db490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18571: 00805315 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18571: 0080525d 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 18572: 005aa755 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18573: 00743435 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18573: 0074337d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18574: 005d13ad 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18575: 012bd2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18576: 00477d19 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 18577: 0052e965 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18578: 012ad874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18579: 003fc759 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18580: 012e5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18581: 0032e601 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18582: 007f7b19 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18582: 007f7a61 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18583: 0032e6f5 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 18584: 005f7979 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18585: 012e6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18586: 012e4f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 18587: 005c099d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18588: 012e62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18589: 012b2e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -18596,173 +18596,173 @@ │ │ │ │ 18592: 012e3fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 18593: 00520431 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18594: 012a7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18595: 012e54d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18596: 012b4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18597: 012b66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18598: 012e5302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18599: 0073b3a5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18599: 0073b2ed 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18600: 0043b251 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18601: 0051cdb9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18602: 005ce859 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 18603: 012ad7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18604: 0085f881 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18604: 0085f7c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18605: 012e62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18606: 012b82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18607: 011df81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18608: 012e4b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18609: 012e4af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18610: 012e4d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18611: 00849c11 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18611: 00849b59 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ 18612: 005ffd25 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18613: 0087f051 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18613: 0087ef99 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18614: 0117af60 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18615: 012e4474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18616: 00293e59 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18617: 012e4cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18618: 007ff9e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18618: 007ff92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18619: 012e41a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18620: 00825405 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18620: 0082534d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18621: 004d634d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18622: 012a69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18623: 002c94c1 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18624: 00584949 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18625: 00729d99 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18625: 00729ce1 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18626: 012e5124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18627: 00440805 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18628: 012b9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18629: 012b22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18630: 012a5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 18631: 012ac124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18632: 012b5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18633: 0075f311 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18633: 0075f259 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18634: 012e4e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18635: 0076c9bd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18635: 0076c905 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18636: 012ba958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 18637: 005a9a0d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18638: 00892679 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18639: 0084d79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18638: 008925c1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18639: 0084d6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18640: 012e53b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18641: 012ba294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18642: 012e59f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18643: 00874495 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18643: 008743dd 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18644: 012ad8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18645: 012a91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18646: 0084c9d1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18646: 0084c919 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18647: 002b7131 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18648: 012bd8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18649: 006d86a9 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18650: 00855651 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18649: 006d85f1 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18650: 00855599 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18651: 012bd0b0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18652: 012e6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18653: 002fc129 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18654: 012e4c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18655: 005876b5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18656: 012e4076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18657: 012bdaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18658: 008884e9 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18658: 00888431 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18659: 012a8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18660: 012e4b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18661: 00784fa9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18662: 006b9895 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18663: 006d8781 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18664: 00855525 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18661: 00784ef1 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18662: 006b97dd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18663: 006d86c9 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18664: 0085546d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18665: 012e570c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18666: 00879aed 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18666: 00879a35 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18667: 005de071 108 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18668: 0085731d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 18669: 00789a6d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18668: 00857265 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18669: 007899b5 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18670: 012e4ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18671: 012e4ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18672: 012ba164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18673: 012e5c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18674: 011e8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18675: 00816f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18675: 00816e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18676: 012e686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18677: 00839fe9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18677: 00839f31 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18678: 012e5b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18679: 00861a11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18679: 00861959 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 18680: 005f7e1d 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18681: 012e4c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18682: 012b751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18683: 0084128d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18683: 008411d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 18684: 005c7b69 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18685: 012e4ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18686: 00890d0d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18686: 00890c55 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18687: 012e4aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18688: 012e5ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18689: 012b2e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18690: 012e5e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18691: 012a5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18692: 00825441 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18693: 0074270d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18692: 00825389 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18693: 00742655 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18694: 00506ba9 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18695: 003283b5 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18696: 00850c45 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18696: 00850b8d 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18697: 0047828d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18698: 012e4e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18699: 012e5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18700: 012bdb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18701: 012e51fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18702: 0081766d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18703: 007800c1 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18702: 008175b5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18703: 00780009 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18704: 0054d425 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18705: 012a77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18706: 006c7445 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18707: 007c218d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18706: 006c738d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18707: 007c20d5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 18708: 005b53fd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18709: 006bfb1d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18710: 00732665 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18709: 006bfa65 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18710: 007325ad 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18711: 00369091 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18712: 0072ea9d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18712: 0072e9e5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18713: 012baba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18714: 002ecb55 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18715: 012e4e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18716: 005d0d29 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18717: 006c7529 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18718: 00879021 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18719: 006bfb75 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18720: 00748339 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18717: 006c7471 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18718: 00878f69 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18719: 006bfabd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18720: 00748281 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18721: 012e415a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18722: 002b6a71 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18723: 012e40bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18724: 004ad939 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18725: 002d3191 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18726: 012e5642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18727: 012bd144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18728: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18729: 012e4a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18730: 012b9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18731: 002b083d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18732: 0070e62d 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18733: 006bfbe1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18734: 0086a761 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18735: 00806d15 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18732: 0070e575 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18733: 006bfb29 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18734: 0086a6a9 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18735: 00806c5d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18736: 012a70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18737: 012a5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18738: 0032bf45 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18739: 00765bb5 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18739: 00765afd 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ 18740: 005fa9d5 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18741: 00804b89 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18741: 00804ad1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 18742: 005facdd 338 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18743: 012af4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18744: 007d09dd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18744: 007d0925 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18745: 012e3c3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18746: 012aea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18747: 012e47c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18748: 012177f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ 18749: 005fab59 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18750: 012a4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 18751: 005b38f9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18752: 011df798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18753: 002be915 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18754: 012ab224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18755: 012e5dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18756: 00788ccd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18757: 006e0de5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18756: 00788c15 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18757: 006e0d2d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18758: 012e5162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18759: 012e577c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18760: 011f687c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18761: 003a1545 34 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18762: 012e5e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18763: 012e54cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 18764: 0052ad69 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -18774,108 +18774,108 @@ │ │ │ │ 18770: 005b3c41 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18771: 011f67f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18772: 012e4ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18773: 012e5f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 18774: 005b3db5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18775: 012a87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18776: 01202f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18777: 007e5ab1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18777: 007e59f9 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18778: 005d2829 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18779: 012b677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18780: 012af6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18781: 012b67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 18782: 012a6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18783: 0038ef11 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18784: 012e633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18785: 012e4ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18786: 012e4b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18787: 012e5588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18788: 00781109 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18788: 00781051 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18789: 00639d21 140 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18790: 005f1215 80 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18791: 012bd124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18792: 002ba5ad 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18793: 011f6774 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18794: 012bba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18795: 012b1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18796: 012e5018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18797: 011e3704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18798: 0072e4ed 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18799: 006cdd5d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18798: 0072e435 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18799: 006cdca5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18800: 012a805c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 18801: 005fede9 46 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18802: 011854b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18803: 012e579e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18804: 012b541c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18805: 012e586e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18806: 012e5608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 18807: 005f3d3d 42 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18808: 0117aad8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18809: 012e475a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18810: 012e43dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18811: 00727f6d 5572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18811: 00727eb5 5572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18812: 012b31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18813: 012b790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18814: 00886761 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18815: 006cdf55 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18814: 008866a9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18815: 006cde9d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18816: 012afd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18817: 012b2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18818: 012a6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18819: 012e42f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18820: 0055bb85 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18821: 005b6a21 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 18822: 0031a59d 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18823: 012a5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18824: 002be5b5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18825: 007201a9 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18825: 007200f1 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18826: 0031a5b5 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18827: 0080e885 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18827: 0080e7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18828: 012e5df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18829: 012e447e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18830: 012e442e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18831: 012e5398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ 18832: 005f7e49 148 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18833: 0086ad29 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18833: 0086ac71 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18834: 012e3c8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18835: 012aa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18836: 012b03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18837: 0053a721 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18838: 012e51a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18839: 005d7a75 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sve_finalize │ │ │ │ 18840: 012e3c40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18841: 00553375 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18842: 00338761 212 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18843: 00435695 88 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18844: 011d9b58 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18845: 012aada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18846: 012abb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18847: 012acfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18848: 00a6fbc8 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18848: 00a6fb20 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18849: 012e3dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18850: 012b081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18851: 012e6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18852: 0075cd31 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18853: 006c20ad 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18852: 0075cc79 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18853: 006c1ff5 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18854: 003310d5 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18855: 00738f29 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18856: 00730475 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18855: 00738e71 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18856: 007303bd 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 18857: 002949e9 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 18858: 0080aae1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18859: 0077fb99 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18858: 0080aa29 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18859: 0077fae1 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18860: 012ac644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18861: 012bd31c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18862: 012e3f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18863: 0070fb7d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18863: 0070fac5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18864: 012e604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18865: 006c218d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18865: 006c20d5 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18866: 0121d54c 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18867: 002f4509 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18868: 00816d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18868: 00816c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 18869: 00535de5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 18870: 0085b4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18870: 0085b409 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18871: 011e8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18872: 012e62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18873: 011e7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18874: 002f47c5 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18875: 005bcc09 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18876: 012e57f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18877: 012e627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18892,115 +18892,115 @@ │ │ │ │ 18888: 004458c1 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18889: 00586201 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18890: 012b8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18891: 012b8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18892: 012e68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18893: 012e4016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18894: 00516005 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18895: 0088a731 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18895: 0088a679 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18896: 002b5849 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18897: 00838e95 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18897: 00838ddd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 18898: 00520081 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18899: 012bab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18900: 012bab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18901: 002f93e1 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18902: 012af6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18903: 012e61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18904: 002b9125 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18905: 01185528 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18906: 007e3f9d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18907: 00761509 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18908: 0080ff1d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18909: 008276a1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18906: 007e3ee5 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18907: 00761451 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18908: 0080fe65 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18909: 008275e9 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18910: 012e4e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18911: 012b9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 18912: 005c9e7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18913: 012e3d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18914: 011dcb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18915: 007fb0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18915: 007fafed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18916: 012b4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18917: 0087b38d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18918: 006bbd31 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18917: 0087b2d5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18918: 006bbc79 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18919: 012e5358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18920: 00817381 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18920: 008172c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18921: 012a7d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ 18922: 0052cdad 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18923: 011d06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18924: 005ce661 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 18925: 0117ab5c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18926: 00814d51 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18926: 00814c99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18927: 011df924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18928: 012e4a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18929: 012a57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18930: 006bbdb5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18931: 006f2855 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18930: 006bbcfd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18931: 006f279d 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18932: 005d126d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18933: 012e4464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18934: 012e6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18935: 012e4f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18936: 006c2269 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18937: 0086a941 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18936: 006c21b1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18937: 0086a889 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18938: 0051a879 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18939: 002f565d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18940: 003699b5 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18941: 005b69bd 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 18942: 002e84e9 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18943: 007fae4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18944: 00891dad 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18943: 007fad95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18944: 00891cf5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18945: 012aea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18946: 00883d99 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18946: 00883ce1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18947: 012bb444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18948: 00732bbd 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18948: 00732b05 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18949: 012e5656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18950: 004abdf5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18951: 00335861 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18952: 003e3331 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18953: 00838761 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18953: 008386a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18954: 012aff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18955: 012aec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18956: 006bbe51 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18957: 00732aad 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18956: 006bbd99 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18957: 007329f5 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18958: 012ae960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 18959: 00589951 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18960: 012bdbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 18961: 00524219 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18962: 006c8ddd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18963: 006c22c9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18962: 006c8d25 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18963: 006c2211 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18964: 012e44c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18965: 007684d5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18966: 006c8e51 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18967: 00847905 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18965: 0076841d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18966: 006c8d99 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18967: 0084784d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18968: 003fc2d9 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18969: 012aee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18970: 002fdd71 84 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18971: 012e5c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18972: 002b8581 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18973: 00720311 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18974: 008511ed 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18973: 00720259 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18974: 00851135 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ 18975: 005ca7f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18976: 012a6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18977: 00740751 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18977: 00740699 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18978: 012b6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18979: 012a98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18980: 0086fbd5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18980: 0086fb1d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 18981: 005c0a7d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18982: 00791105 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18982: 0079104d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18983: 012e6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18984: 0085108d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18984: 00850fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18985: 011ffb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ 18986: 005f3d15 38 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18987: 012e4c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18988: 012a6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18989: 006c8ec5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18989: 006c8e0d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18990: 012e47cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18991: 012b9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18992: 012e6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18993: 0077fc11 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18993: 0077fb59 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18994: 012b8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18995: 007f9665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18995: 007f95ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18996: 012e62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18997: 005ba611 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18998: 011ffaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18999: 012b668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 19000: 012e50c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 19001: 012e47ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 19002: 012be208 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -19009,194 +19009,194 @@ │ │ │ │ 19005: 012e5686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 19006: 012a5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 19007: 012e49b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 19008: 012b6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 19009: 011de064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 19010: 00561cf1 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 19011: 012e46a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 19012: 0086a765 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 19013: 0083b0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 19012: 0086a6ad 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 19013: 0083b01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 19014: 012b0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 19015: 012b8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 19016: 012e45d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 19017: 012e3e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 19018: 005baeb1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 19019: 005ca631 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 19020: 012e3e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 19021: 005ffaed 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 19022: 006bbee5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 19022: 006bbe2d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 19023: 011ffa68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 19024: 011e23f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 19025: 012bc3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 19026: 0075e001 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 19026: 0075df49 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 19027: 00600275 36 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ 19028: 0052be19 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 19029: 004d9359 6 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_container │ │ │ │ 19030: 012b6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 19031: 006bbf69 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 19031: 006bbeb1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 19032: 012b2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 19033: 0070fe7d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 19033: 0070fdc5 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 19034: 012e450a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 19035: 00333785 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 19036: 012abac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 19037: 005b39c5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 19038: 012e4548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 19039: 005ffeb5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 19040: 0067e6f1 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 19041: 0075abb1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 19040: 0067e639 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 19041: 0075aaf9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 19042: 012e4c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 19043: 00852ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 19043: 00852f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 19044: 005b7d31 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 19045: 012e53f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 19046: 012a9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 19047: 011dd92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 19048: 012a8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 19049: 012b2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 19050: 012e551c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 19051: 005b3c85 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 19052: 012e3d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 19053: 006bc005 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 19053: 006bbf4d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 19054: 005d1255 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 19055: 011ef898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ 19056: 005b3e19 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 19057: 012adbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 19058: 0088a51d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 19058: 0088a465 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 19059: 012bcf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 19060: 012a9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 19061: 012e6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 19062: 012e5a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 19063: 012e57e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 19064: 0080e0f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 19064: 0080e041 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 19065: 012a782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 19066: 0085251d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 19066: 00852465 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 19067: 012ae710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 19068: 0052ccad 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 19069: 005c13e1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 19070: 011dd0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 19071: 012e44b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 19072: 012a9ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 19073: 011ef814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 19074: 012bc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 19075: 005cb0e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 19076: 012b3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 19077: 012bbfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19078: 00830969 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 19078: 008308b1 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 19079: 004dd155 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 19080: 008903ed 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 19080: 00890335 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 19081: 012b774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 19082: 00843529 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 19082: 00843471 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 19083: 0065dc35 312 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 19084: 007fab05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 19084: 007faa4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 19085: 01179a34 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 19086: 012b2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 19087: 012e5024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 19088: 012ac3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 19089: 002c38c1 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 19090: 008601c1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 19090: 00860109 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 19091: 005cd989 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 19092: 012ba854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 19093: 012b4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 19094: 007fb159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 19094: 007fb0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 19095: 012e4dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 19096: 002f7701 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 19097: 005d0e41 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 19098: 012ad184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 19099: 00303249 828 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 19100: 012e538c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 19101: 012e60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 19102: 012e6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 19103: 012aaed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 19104: 00782371 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 19104: 007822b9 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 19105: 012b1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 19106: 007f694d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 19106: 007f6895 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 19107: 005dc299 400 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 19108: 012e603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 19109: 0083adad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 19109: 0083acf5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 19110: 00517911 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 19111: 00748f09 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 19111: 00748e51 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 19112: 011e86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 19113: 012b4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 19114: 012e50d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 19115: 012a9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 19116: 012e6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 19117: 011fb7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 19118: 012bd508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 19119: 012b8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 19120: 003eb981 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 19121: 012e4e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 19122: 012e3da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 19123: 003ed865 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 19124: 011fb760 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 19125: 01216904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 19126: 00850c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 19126: 00850b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 19127: 00326985 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 19128: 012adce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 19129: 002c2f0d 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 19130: 011e2b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 19131: 005b6c49 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 19132: 0052b7ed 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 19133: 006dc011 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 19133: 006dbf59 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 19134: 005166ed 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 19135: 012b528c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 19136: 006dc15d 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 19137: 0086f731 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 19136: 006dc0a5 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 19137: 0086f679 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 19138: 012e4696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 19139: 012b64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 19140: 00505e41 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 19141: 011fb6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 19142: 00665125 144 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 19143: 012e57a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 19144: 008327f5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 19145: 006dc081 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 19144: 0083273d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 19145: 006dbfc9 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ 19146: 005b2e41 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 19147: 007fa7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 19148: 0076c029 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 19147: 007fa705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 19148: 0076bf71 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 19149: 012e61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 19150: 003ea6b1 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 19151: 012e5606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 19152: 0082fd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 19153: 00801ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 19152: 0082fc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 19153: 00801a09 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 19154: 012b8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 19155: 012e5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 19156: 012a64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 19157: 00781659 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 19157: 007815a1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 19158: 002a5bad 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 19159: 012b2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 19160: 006dc0f1 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 19160: 006dc039 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 19161: 012b3f7c 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 19162: 004d747d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 19163: 007f682d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 19163: 007f6775 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 19164: 012a4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 19165: 012b757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 19166: 00815cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 19166: 00815bf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 19167: 012b86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 19168: 012e3d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 19169: 00743401 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 19169: 00743349 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 19170: 012e4600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 19171: 0055693d 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 19172: 011e3260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 19173: 004d9361 160 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_device │ │ │ │ - 19174: 0082fe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 19174: 0082fd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 19175: 012e40fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 19176: 012e4238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 19177: 012e50ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 19178: 00554f41 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 19179: 002ca5f5 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 19180: 00376615 26 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 19181: 012b2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 19182: 00336775 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 19183: 012e5534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 19184: 012a785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 19185: 01205d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 19186: 011e2c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 19187: 00669e6d 116 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 19187: 00669e39 116 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ 19188: 002e6675 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 19189: 00777779 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 19189: 007776c1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 19190: 012bab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 19191: 008a2c99 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 19191: 008a2be1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 19192: 012b5c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 19193: 0043f9b5 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 19194: 012e4b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 19195: 012e515e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 19196: 012e3d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 19197: 011f0708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 19198: 012e4990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -19207,674 +19207,674 @@ │ │ │ │ 19203: 005316e5 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 19204: 003f4921 564 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 19205: 011f0684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 19206: 011fb5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ 19207: 005c6c6d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 19208: 012e40a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 19209: 012b73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 19210: 006e0455 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 19210: 006e039d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 19211: 012e56d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 19212: 0085afd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 19212: 0085af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 19213: 012a7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 19214: 00816c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 19215: 0087445d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 19216: 00838045 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 19214: 00816b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 19215: 008743a5 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 19216: 00837f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 19217: 012b9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 19218: 006e0665 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 19218: 006e05ad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 19219: 0043ded5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 19220: 012e510e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 19221: 007fea89 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 19222: 007fafb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 19221: 007fe9d1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 19222: 007faefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 19223: 012aec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 19224: 012e4ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 19225: 011f0600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 19226: 008285d1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 19227: 0081c28d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 19226: 00828519 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 19227: 0081c1d5 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 19228: 012e5502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 19229: 011fb550 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 19230: 00328e8d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 19231: 012e4db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 19232: 012e61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 19233: 006e055d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 19234: 0070f4cd 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 19233: 006e04a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 19234: 0070f415 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 19235: 003caafd 6 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 19236: 00589a79 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 19237: 012e5eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 19238: 012e3f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 19239: 012e4a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 19240: 012b7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 19241: 004474a9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 19242: 0078a3f9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 19243: 00819bfd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 19242: 0078a341 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 19243: 00819b45 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 19244: 00598901 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 19245: 012e3d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 19246: 00598909 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 19247: 012e507e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 19248: 012b2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 19249: 004541f1 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 19250: 00598935 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 19251: 002b5f41 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 19252: 012e55d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 19253: 005989a1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 19254: 00598a11 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 19255: 00825e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 19255: 00825d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 19256: 012e5a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 19257: 011556a4 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 19258: 00598a85 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 19259: 012e4d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 19260: 00598afd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 19261: 0059cb79 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 19262: 00823ced 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 19262: 00823c35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 19263: 00598b79 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 19264: 004482d5 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 19265: 0059a62d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 19266: 012abb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 19267: 00559649 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 19268: 00554cfd 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 19269: 012b0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 19270: 002baaf9 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 19271: 006b92a1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 19271: 006b91e9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 19272: 0055d811 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 19273: 005c9f55 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 19274: 0083e151 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 19274: 0083e099 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 19275: 012e60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 19276: 006d148d 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 19276: 006d13d5 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ 19277: 005b3959 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 19278: 005f7715 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 19279: 011f8ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 19280: 012e3d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 19281: 00764819 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 19281: 00764761 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 19282: 012e42d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 19283: 005a8d89 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 19284: 012e42da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 19285: 0054cf29 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 19286: 0050dd51 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 19287: 012e483a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 19288: 012e5af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 19289: 006642e9 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 19290: 0037ff59 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 19291: 012b8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 19292: 012e4586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 19293: 007f94fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 19293: 007f9445 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 19294: 004f4e09 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 19295: 012181c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 19296: 012e3f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 19297: 012b8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 19298: 012a6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 19299: 012b9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 19300: 0084dda9 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 19301: 007398ad 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 19300: 0084dcf1 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 19301: 007397f5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 19302: 011f8e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 19303: 0085dead 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 19304: 008706c9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 19303: 0085ddf5 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 19304: 00870611 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 19305: 01217e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 19306: 012e3e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 19307: 00782841 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 19307: 00782789 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 19308: 012e5f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 19309: 0083fb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 19309: 0083fab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 19310: 004403c1 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 19311: 012a6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 19312: 007f15cd 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 19313: 0087662d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 19314: 0087012d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 19312: 007f1515 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 19313: 00876575 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 19314: 00870075 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 19315: 012b8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 19316: 012aadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 19317: 00870359 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 19318: 006c9a09 102 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 19317: 008702a1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 19318: 006c9951 102 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 19319: 011da6ac 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 19320: 012b4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 19321: 00822b39 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 19321: 00822a81 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 19322: 005a01b9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 19323: 005bc561 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 19324: 012aa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 19325: 0041bb69 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 19326: 012184dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 19327: 00783569 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 19327: 007834b1 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 19328: 012abb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 19329: 006e04d9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 19330: 007fa0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 19331: 006c9a71 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 19329: 006e0421 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 19330: 007fa039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 19331: 006c99b9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ 19332: 002e68c9 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 19333: 012bc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 19334: 012e4922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 19335: 012e4032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 19336: 012b8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 19337: 005f7615 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 19338: 012a9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 19339: 006e06e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 19339: 006e0631 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 19340: 002d71f5 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 19341: 00328eed 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 19342: 008134c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 19342: 0081340d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 19343: 012e419c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 19344: 012ace14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 19345: 003b0289 256 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 19346: 012b90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 19347: 012e428e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 19348: 007f6a6d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 19348: 007f69b5 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 19349: 002ba011 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 19350: 004aa485 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 19351: 00737739 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 19352: 006e05e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 19351: 00737681 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 19352: 006e0529 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 19353: 012e49fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 19354: 006c9afd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 19355: 0081d45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 19354: 006c9a45 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 19355: 0081d3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 19356: 012e470a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 19357: 005b223d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 19358: 011dbe5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 19359: 012c1a74 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 19360: 012e5c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 19361: 0041bd19 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 19362: 00561ec5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 19363: 006c81dd 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 19363: 006c8125 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 19364: 002b5ff9 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 19365: 012b2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 19366: 006fc455 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 19367: 00781ee1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 19366: 006fc39d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 19367: 00781e29 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 19368: 012bcc50 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 19369: 012e4be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 19370: 006c823d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 19370: 006c8185 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 19371: 012e4a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 19372: 0086b199 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 19372: 0086b0e1 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 19373: 012e5d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 19374: 012bc758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 19375: 012e4778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 19376: 00661211 154 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 19377: 011db82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 19378: 005d0df9 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 19379: 007422d1 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 19379: 00742219 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 19380: 00597f5d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 19381: 006db871 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ - 19382: 0089e0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 19383: 009f40b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 19381: 006db7b9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 19382: 0089e019 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 19383: 009f400c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 19384: 002eca4d 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 19385: 006db9b9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 19385: 006db901 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 19386: 012e3cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 19387: 012a6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19388: 0082abf1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19388: 0082ab39 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19389: 012bb434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19390: 00885771 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19391: 008870f1 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19390: 008856b9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19391: 00887039 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19392: 012e4750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19393: 012bbe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19394: 006db8e1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19395: 0086e861 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19394: 006db829 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19395: 0086e7a9 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19396: 012e58ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19397: 006c82bd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19398: 0085bb01 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19397: 006c8205 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19398: 0085ba49 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19399: 012e3fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19400: 012e4340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19401: 007fa5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19401: 007fa4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19402: 0117b248 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19403: 012b2e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19404: 00740619 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19405: 007896a5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19404: 00740561 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19405: 007895ed 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19406: 012b9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19407: 012ace04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19408: 012ae570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19409: 006db949 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19409: 006db891 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19410: 0043d4e9 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 19411: 0052e509 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19412: 012e5eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19413: 012e4824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19414: 012a9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19415: 012b1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19416: 012aaf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19417: 0055c78d 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19418: 012b28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19419: 012e3d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19420: 002a6789 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19421: 005bc7e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19422: 0089b3e1 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19423: 00838261 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19422: 0089b329 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19423: 008381a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19424: 0048f949 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19425: 01208bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19426: 012e4aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19427: 00865a15 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19427: 0086595d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19428: 012bb500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19429: 01208a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19430: 012e4c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19431: 006dd309 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19431: 006dd251 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19432: 012e5314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19433: 01210aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19434: 0117a898 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19435: 01208b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19436: 008087ed 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19437: 007749d9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19436: 00808735 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19437: 00774921 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19438: 01210a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19439: 0079a6fd 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19439: 0079a645 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19440: 012a7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19441: 002b80c9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 19442: 005af3c9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19443: 007a8085 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19444: 0083ce01 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19443: 007a7fcd 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19444: 0083cd49 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19445: 012ab974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19446: 0117a8e4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19447: 005d2699 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19448: 007d00e1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19449: 00735151 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19450: 006dd531 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19451: 0070e5d9 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19448: 007d0029 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19449: 00735099 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19450: 006dd479 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19451: 0070e521 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19452: 012b0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19453: 011dbdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19454: 012e4cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19455: 012e3d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19456: 012b68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19457: 01205ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19458: 012e483c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19459: 012a6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19460: 012bb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19461: 004c1d41 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19462: 01208ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19463: 012a8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 19464: 0052a755 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 19465: 004d3341 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 19466: 00725e85 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19466: 00725dcd 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19467: 012e48bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19468: 012e5174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19469: 012e61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19470: 007be1d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19470: 007be119 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19471: 012b55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19472: 0050e67d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19473: 012b0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19474: 012b27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19475: 012e45ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19476: 002afbf1 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19477: 007adc3d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19478: 00887d59 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19477: 007adb85 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19478: 00887ca1 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19479: 011db7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19480: 012adb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19481: 00555051 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19482: 00879c39 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19482: 00879b81 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19483: 002f6e9d 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19484: 007791ed 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19485: 00844031 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19484: 00779135 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19485: 00843f79 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19486: 0043b4fd 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 19487: 005c9af9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19488: 012e599e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 19489: 002e805d 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19490: 012e3dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19491: 012e5bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19492: 012e43a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19493: 012e5eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19494: 012ab094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19495: 006c7669 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19495: 006c75b1 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19496: 012b6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19497: 012097ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19498: 0081da89 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19498: 0081d9d1 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19499: 00444851 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 19500: 003b557d 468 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19501: 012e473e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19502: 012bbe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19503: 012e516c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19504: 012ade44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19505: 012e460c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19506: 012e4b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19507: 01209728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19508: 012e685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19509: 012a8f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19510: 012b9a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19511: 012a6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19512: 012aad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19513: 00825b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19513: 00825a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 19514: 005b22a1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19515: 012e4ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19516: 002caad1 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19517: 012e3eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19518: 006b39bd 6392 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19518: 006b3905 6392 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ 19519: 005ff7c5 92 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19520: 012e4a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19521: 012abf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19522: 006fe949 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19523: 00826465 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19522: 006fe891 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19523: 008263ad 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19524: 012e455c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19525: 002b60ad 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 19526: 002e6e31 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19527: 012ba928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 19528: 005c9949 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19529: 0080d385 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19530: 0084cb81 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19529: 0080d2cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19530: 0084cac9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19531: 00446715 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19532: 012bb2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19533: 011e2474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19534: 012b3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19535: 00661355 158 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19536: 012e45a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19537: 0089bbed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19537: 0089bb35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19538: 012e3e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19539: 007f6191 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19539: 007f60d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19540: 002b8ab1 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19541: 0083feb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19541: 0083fe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19542: 012b84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19543: 002b8171 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19544: 012e636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19545: 0081dc29 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19545: 0081db71 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19546: 012e4888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19547: 012bbacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19548: 012e495c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19549: 005d2409 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19550: 00825699 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19550: 008255e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19551: 0043a2e5 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19552: 004ba301 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19553: 012e52c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19554: 0080c9fd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19554: 0080c945 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19555: 012e5b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19556: 012e421c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19557: 012afda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19558: 012a8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 19559: 012e44e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19560: 012e49e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19561: 00828e29 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19561: 00828d71 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19562: 012e48a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19563: 012e4072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19564: 004d6e79 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19565: 012e42b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19566: 012e5026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19567: 00368bc9 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19568: 012e618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19569: 0082300d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19569: 00822f55 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19570: 012af2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19571: 012e4646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19572: 012e4174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19573: 0081c651 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19574: 0083d149 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19573: 0081c599 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19574: 0083d091 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19575: 012ae770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19576: 012a5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19577: 00436f45 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19578: 00846489 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19579: 0086ea5d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19578: 008463d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19579: 0086e9a5 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19580: 005bcac9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19581: 0072c2bd 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19581: 0072c205 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19582: 012b066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19583: 0087e2a1 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19584: 006c74b9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19583: 0087e1e9 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19584: 006c7401 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19585: 0054b3d5 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19586: 002f5531 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19587: 012e56c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19588: 012b579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19589: 012b9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19590: 012b9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19591: 006c75c9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19591: 006c7511 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19592: 012e56da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19593: 012e61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19594: 012e48be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19595: 012b0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19596: 012b9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19597: 007f6119 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19597: 007f6061 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19598: 005826ed 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19599: 0041b775 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19600: 007dfba1 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19601: 00815e05 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19600: 007dfae9 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19601: 00815d4d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19602: 011dbd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19603: 012bb5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19604: 012bb550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19605: 012adc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19606: 012ac6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19607: 005d7d51 48 FUNC GLOBAL DEFAULT 12 arm_cpu_kvm_set_irq │ │ │ │ 19608: 012e4a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19609: 0072e659 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19610: 006bc9d1 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19611: 0089c489 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 19609: 0072e5a1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19610: 006bc919 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19611: 0089c3d1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 19612: 005b5de9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19613: 0045beed 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19614: 012e48c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19615: 002c9aa5 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19616: 012b6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 19617: 011db724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19618: 004d9ea9 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19619: 006caaad 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19619: 006ca9f5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19620: 005d6a35 76 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19621: 007fa259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19621: 007fa1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19622: 0041e08d 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19623: 0075e99d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19624: 006bcaa5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19623: 0075e8e5 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19624: 006bc9ed 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19625: 012bcf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19626: 002b9019 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19627: 012e45ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 19628: 0086b311 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19628: 0086b259 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19629: 0063a0a9 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19630: 00338211 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19631: 00886371 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19631: 008862b9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19632: 0046dab1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19633: 012af880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19634: 012b50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19635: 002f86a1 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19636: 011e2bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19637: 006caba5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19638: 009b15ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19639: 0087fd0d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19637: 006caaed 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19638: 009b1544 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19639: 0087fc55 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19640: 012b3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19641: 0041b821 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19642: 012b54cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19643: 012a97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19644: 006bcb9d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19644: 006bcae5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19645: 012a8770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19646: 012b3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19647: 012a9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19648: 012b79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19649: 012b32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19650: 008a2be9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19650: 008a2b31 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19651: 012bb664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19652: 0085b485 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19652: 0085b3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19653: 004fe015 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 19654: 012b6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19655: 012b2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19656: 012e5a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19657: 012e3d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19658: 006cac99 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19658: 006cabe1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19659: 00389321 104 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19660: 012e421a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19661: 011e191c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19662: 0083b32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19663: 007fef69 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19662: 0083b275 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19663: 007feeb1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19664: 012ba8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19665: 0117a5d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19666: 012ac3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19667: 00825bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19667: 00825b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19668: 011e32e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19669: 0037ff35 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19670: 008544b5 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19671: 006cad91 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19670: 008543fd 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19671: 006cacd9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19672: 012e4b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19673: 012b06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19674: 002b8219 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19675: 011dab94 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19676: 012e4f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19677: 012e3f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19678: 008197c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19678: 00819709 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19679: 005853c5 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19680: 012a7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19681: 012e534c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19682: 007f7bfd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19682: 007f7b45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19683: 012e50b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19684: 0076e499 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19685: 00856c31 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19684: 0076e3e1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19685: 00856b79 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19686: 012a9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19687: 0081b4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19687: 0081b3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 19688: 002e6505 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19689: 012a9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19690: 012b87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19691: 006c932d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19691: 006c9275 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19692: 0051cfd1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19693: 012a8fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19694: 00488531 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19695: 012e3d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19696: 012e4810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19697: 0121b998 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19698: 012e3d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19699: 003ea569 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19700: 012e4e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19701: 00893669 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19701: 008935b1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19702: 012b2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 19703: 005b3991 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19704: 0078a775 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19704: 0078a6bd 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19705: 012e4898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19706: 006c93a1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19706: 006c92e9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19707: 002fd239 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19708: 00733c39 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19709: 007fb11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19708: 00733b81 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19709: 007fb065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19710: 012e54aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19711: 012b2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19712: 007653d1 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19712: 00765319 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19713: 0037652d 230 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19714: 012e5548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19715: 012aba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19716: 00890bfd 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19716: 00890b45 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19717: 012b2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19718: 0087bd49 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19718: 0087bc91 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 19719: 005983d1 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19720: 012bdb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19721: 012e5a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19722: 012afa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19723: 0085fb8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19723: 0085fad5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19724: 006643d9 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19725: 005545c9 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19726: 00818e45 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19727: 006c9415 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19726: 00818d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19727: 006c935d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19728: 01213c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ 19729: 002bf855 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19730: 012e5884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19731: 012e4a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19732: 012e5860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19733: 00815211 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19733: 00815159 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19734: 00508215 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19735: 012a511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19736: 012b8fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 19737: 0052a889 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19738: 012a6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19739: 012bacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19740: 012e619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19741: 0072c73d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19741: 0072c685 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19742: 00554bd5 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19743: 012e4fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 19744: 005cb265 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19745: 012e49c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19746: 012bcd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19747: 012e5e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19748: 012a514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19749: 008a1605 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19750: 0080f591 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19749: 008a154d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19750: 0080f4d9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19751: 012aa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19752: 012b584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19753: 012e452a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19754: 012a9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19755: 0087fec5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19755: 0087fe0d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19756: 00664ea1 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19757: 00781e4d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19757: 00781d95 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19758: 012e5bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19759: 002b971d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19760: 005421a1 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19761: 0041af0d 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19762: 012e3da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19763: 012e5598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19764: 0055f3b9 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19765: 00a77b78 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19765: 00a77ad0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19766: 012ba0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19767: 012b674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 19768: 005a290d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19769: 00549351 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19770: 012e689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19771: 0077f639 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19771: 0077f581 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19772: 012e4276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19773: 012ab7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19774: 007f75f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19774: 007f7541 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 19775: 012b12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 19776: 00829ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19776: 00829e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19777: 012ac054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19778: 007334e5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19778: 0073342d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19779: 012b041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19780: 012e4cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19781: 0064d73d 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19782: 0055d889 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19783: 008928dd 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19783: 00892825 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19784: 012b9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19785: 012b9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19786: 012c21e0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19787: 012b1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19788: 005bc155 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19789: 011efaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19790: 00733f59 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19791: 00827b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19790: 00733ea1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19791: 00827a55 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19792: 012e48ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19793: 004abd15 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19794: 00443e51 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19795: 0084e8f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19795: 0084e841 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19796: 012e49a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19797: 0074dfc9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19797: 0074df11 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19798: 012b95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19799: 0117ac04 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19800: 0088a68d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19801: 00858761 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 19802: 007fc009 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19800: 0088a5d5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19801: 008586a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 19802: 007fbf51 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19803: 0117b354 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19804: 011efa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19805: 012afa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19806: 012e3e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19807: 00860c7d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19807: 00860bc5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19808: 005e8491 284 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19809: 00500605 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19810: 012b0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19811: 00782b39 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19812: 007fabb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19811: 00782a81 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19812: 007fab01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19813: 002f75f1 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19814: 012a8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19815: 012e5850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19816: 008409b1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19816: 008408f9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19817: 012e4968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19818: 012e4d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19819: 012aebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19820: 012e52ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19821: 012ada34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19822: 012e4d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19823: 003edc71 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19824: 008a16ed 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19824: 008a1635 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19825: 00663075 162 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19826: 0078347d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19827: 007e3e19 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19826: 007833c5 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19827: 007e3d61 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19828: 012e3e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19829: 012b595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19830: 012a9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19831: 012a5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19832: 008615f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19832: 00861541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 19833: 005b52bd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19834: 012e490c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19835: 012e6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19836: 00833995 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19836: 008338dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 19837: 005cc8b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19838: 012b2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19839: 012b4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19840: 012e4088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19841: 00738d85 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19841: 00738ccd 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19842: 012bc8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 19843: 012aaf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19844: 012b4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19845: 00763f69 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19845: 00763eb1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19846: 00294379 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19847: 012b0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19848: 012e4240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19849: 00748389 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19850: 007f9201 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19849: 007482d1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19850: 007f9149 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19851: 012e473a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 19852: 003012dd 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 19853: 005a9985 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19854: 0088e76d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19854: 0088e6b5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19855: 012e4c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19856: 00328851 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19857: 012e49c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19858: 012e4228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 19859: 005af409 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 19860: 005ce431 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 19861: 00762995 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19861: 007628dd 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19862: 012b44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19863: 012a9dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 19864: 005b2bc9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19865: 012e47b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19866: 005ba2e9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19867: 012e5076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19868: 0089cdb5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 19869: 0075e735 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19868: 0089ccfd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 19869: 0075e67d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19870: 012e504c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19871: 012ba124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19872: 012ba5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 19873: 00522f79 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19874: 004ab6f5 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19875: 012e4c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19876: 011fdbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ @@ -19884,175 +19884,175 @@ │ │ │ │ 19880: 012a6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19881: 012e5022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19882: 011fdb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19883: 012e4df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19884: 005bab75 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19885: 002b615d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19886: 0050334d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19887: 008030ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19888: 0089d11d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19887: 00803035 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19888: 0089d065 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19889: 012e4894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19890: 00842975 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19890: 008428bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19891: 0117b9d4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19892: 00807c39 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19893: 008040a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19892: 00807b81 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19893: 00803ff1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19894: 012e49e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19895: 012e584e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 19896: 002e809d 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19897: 00aa7958 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19898: 002fd1f9 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 19899: 0059dbe9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19900: 00447ca5 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19901: 012e5506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 19902: 005ce221 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 19903: 002e8685 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19904: 008591a5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 19905: 0086ce3d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19906: 006c350d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19907: 00874a71 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19904: 008590ed 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 19905: 0086cd85 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19906: 006c3455 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19907: 008749b9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19908: 011fdaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19909: 002a5551 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19910: 012ae610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19911: 00846cbd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19911: 00846c05 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 19912: 005c8f5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19913: 012b86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19914: 012e4b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19915: 011ddc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19916: 006c3571 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19916: 006c34b9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19917: 00598329 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 19918: 011f34ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19919: 012e43d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19920: 012e4658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 19921: 0089b175 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 19921: 0089b0bd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 19922: 012ba8d4 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19923: 012e4b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 19924: 005a24f5 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19925: 00859b25 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19925: 00859a6d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19926: 012e4c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19927: 012e474e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19928: 011f3468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19929: 012e5218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19930: 002f37d1 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19931: 012b9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19932: 0088bad9 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19933: 00872581 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19934: 0087a845 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19932: 0088ba21 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19933: 008724c9 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19934: 0087a78d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19935: 002fcc19 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19936: 00892989 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19936: 008928d1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19937: 012e5f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19938: 003ed915 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19939: 012b35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19940: 007fb375 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19940: 007fb2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19941: 012aba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19942: 011dd404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19943: 0080c61d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19944: 0089b779 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19943: 0080c565 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19944: 0089b6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19945: 012e5c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19946: 006c35d9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19947: 008363ad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19948: 0087a195 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19946: 006c3521 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19947: 008362f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19948: 0087a0dd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19949: 012aa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19950: 004dd305 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 19951: 012e45a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19952: 012e4856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19953: 0080ca51 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19954: 007b4a51 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19953: 0080c999 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19954: 007b4999 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19955: 012e50ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19956: 012b3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19957: 012e5aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19958: 011e9178 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19959: 005529c9 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19960: 011f33e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19961: 012b4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19962: 00477fb5 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19963: 007950f9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19963: 00795041 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19964: 012abaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19965: 012e628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19966: 00550db1 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19967: 012e5d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19968: 00896879 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19969: 0081d18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19970: 00790231 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19968: 008967c1 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19969: 0081d0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19970: 00790179 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19971: 012b9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19972: 012e637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19973: 011fda70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19974: 004d6a2d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19975: 006bc099 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19975: 006bbfe1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19976: 012be224 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19977: 012b3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19978: 012e53de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19979: 012e5bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19980: 012e4fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19981: 00852b89 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19982: 00828135 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19981: 00852ad1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19982: 0082807d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19983: 012e44d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19984: 011f55ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19985: 006bc0f9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19985: 006bc041 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19986: 011fd9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19987: 00329589 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19988: 007fce81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19988: 007fcdc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19989: 002f86f1 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19990: 002b48a1 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19991: 012e4124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19992: 011852f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19993: 012e50c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19994: 0041be99 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19995: 011f5568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19996: 00555b49 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19997: 012a58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19998: 012e5490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19999: 007f9539 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19999: 007f9481 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 20000: 012e62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 20001: 007b87f5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 20002: 00834205 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 20001: 007b873d 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 20002: 0083414d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 20003: 005c6f99 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 20004: 0058f915 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 20005: 0087f201 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 20006: 006bc17d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 20005: 0087f149 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 20006: 006bc0c5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 20007: 0048faa1 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 20008: 011fd968 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 20009: 012e5d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 20010: 012e43b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 20011: 00895a69 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 20011: 008959b1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 20012: 012e3dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 20013: 012adae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 20014: 006d8d4d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 20015: 00733d01 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 20014: 006d8c95 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 20015: 00733c49 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 20016: 011f54e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ 20017: 005f750d 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 20018: 011f3360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 20019: 006d8c45 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 20019: 006d8b8d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 20020: 012e5326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 20021: 0077a8e9 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 20021: 0077a831 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 20022: 00619a19 80 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 20023: 012ad6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 20024: 012aee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 20025: 012e6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20026: 011f32dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 20027: 004a6195 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 20028: 012aa0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 20029: 007fb465 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 20029: 007fb3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 20030: 004560e9 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 20031: 012abab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 20032: 012abd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 20033: 005f751d 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 20034: 012e453c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 20035: 002c5f89 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 20036: 012a7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 20037: 012b4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 20038: 006d8cc9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 20038: 006d8c11 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 20039: 002c6d95 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 20040: 00585639 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 20041: 005b4c59 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 20042: 00875c85 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 20042: 00875bcd 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 20043: 012afb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 20044: 0052bdc5 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 20045: 012e3ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 20046: 012b737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 20047: 0085b449 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 20047: 0085b391 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 20048: 012b44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 20049: 011f3258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 20050: 012e54e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 20051: 003369a9 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 20052: 012bd014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 20053: 0056dcc1 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 20054: 012e562c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -20065,628 +20065,628 @@ │ │ │ │ 20061: 012e50da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 20062: 012e3ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20063: 006654b1 100 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 20064: 011ec820 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 20065: 012b2f90 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 20066: 012e423c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 20067: 011f0b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 20068: 0082a2c1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 20068: 0082a209 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 20069: 012e5a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 20070: 007fcf99 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 20070: 007fcee1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 20071: 002c9b01 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 20072: 011eddc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 20073: 012bd628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 20074: 00806b39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 20074: 00806a81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 20075: 00454b69 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 20076: 00575851 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 20077: 012e46e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 20078: 0082ebad 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 20078: 0082eaf5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 20079: 012d3b10 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 20080: 011eca30 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 20081: 005d2d41 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 20082: 012e5252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 20083: 012e47ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 20084: 012e441a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 20085: 004ee7ed 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 20086: 006bc201 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 20086: 006bc149 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 20087: 002b6dd9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 20088: 012b43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 20089: 007be411 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 20089: 007be359 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 20090: 002c41a5 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 20091: 012b546c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 20092: 008770d5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 20093: 009b0edc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 20092: 0087701d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 20093: 009b0e34 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 20094: 011f0aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 20095: 008791c1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 20096: 006bc261 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 20097: 00764839 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 20095: 00879109 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 20096: 006bc1a9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 20097: 00764781 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 20098: 002b3fa9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 20099: 012e4f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 20100: 0055a08d 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 20101: 0088ad9d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 20101: 0088ace5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 20102: 012b3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 20103: 012b1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 20104: 002bb8fd 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 20105: 002b65a1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 20106: 00421069 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 20107: 011ec928 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 20108: 012aefb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 20109: 012e54e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 20110: 012c21d4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 20111: 00706861 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 20111: 007067a9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 20112: 012e5ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 20113: 012e54e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 20114: 012b8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 20115: 012e3e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 20116: 002c537d 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 20117: 00516201 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 20118: 012ad494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 20119: 00877079 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 20120: 00712d61 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 20119: 00876fc1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 20120: 00712ca9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 20121: 012b33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 20122: 012e5722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 20123: 012b8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 20124: 004de975 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 20125: 012a78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 20126: 006bc2e1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 20126: 006bc229 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 20127: 012b4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 20128: 005388b5 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 20129: 0053e45d 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 20130: 006dea49 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 20131: 0078e899 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 20130: 006de991 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 20131: 0078e7e1 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 20132: 012e3c7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 20133: 006d62cd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 20133: 006d6215 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 20134: 012e4410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 20135: 012b2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 20136: 006de829 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 20136: 006de771 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 20137: 004e705d 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 20138: 006a99c9 2264 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 20138: 006a992d 2264 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 20139: 0050de85 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 20140: 0075e8b1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 20140: 0075e7f9 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 20141: 012e5b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 20142: 012ad744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 20143: 012a83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 20144: 0052a8c5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 20145: 007e83c5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 20145: 007e830d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 20146: 0032d4e5 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 20147: 0075b765 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 20147: 0075b6ad 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 20148: 00390e2d 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 20149: 012e5052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 20150: 0050c2f9 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 20151: 0053a70d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 20152: 0120d58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfadd │ │ │ │ 20153: 012b5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 20154: 008348ad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 20155: 007016c1 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 20156: 0084db21 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 20154: 008347f5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 20155: 00701609 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 20156: 0084da69 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 20157: 012a6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 20158: 006de939 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 20158: 006de881 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ 20159: 011e1370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 20160: 0084c2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 20161: 0089de79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 20162: 0080aca9 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 20160: 0084c1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20161: 0089ddc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 20162: 0080abf1 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 20163: 012b7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 20164: 0036977d 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 20165: 005b9cb1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 20166: 012abc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 20167: 00849d21 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 20167: 00849c69 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 20168: 012e61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 20169: 004acb8d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 20170: 0039110d 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 20171: 0031168d 88 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 20172: 0117a718 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 20173: 0083b099 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 20174: 006fc095 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 20173: 0083afe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 20174: 006fbfdd 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 20175: 012e48a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 20176: 012e5e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 20177: 012b8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 20178: 012e4836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 20179: 012b2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 20180: 012aab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 20181: 011e19a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 20182: 0043bf4d 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 20183: 011ec8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 20184: 012e585e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 20185: 0041bd99 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 20186: 002c6fd9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 20187: 007fb6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 20187: 007fb605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 20188: 012e435c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 20189: 012b5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 20190: 012ba184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 20191: 0083f8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 20191: 0083f825 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 20192: 012e3f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 20193: 005b9f5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 20194: 011e8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 20195: 00853dc5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 20196: 007e0f41 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 20195: 00853d0d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 20196: 007e0e89 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 20197: 012aa084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 20198: 011f5b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ 20199: 002c1019 104 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 20200: 012ba8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 20201: 0086ba95 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 20201: 0086b9dd 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 20202: 0031a5f9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 20203: 012b2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 20204: 012ad764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 20205: 0085adb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 20205: 0085ad01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 20206: 00506e8d 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 20207: 011ecab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 20208: 0031eb0d 164 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 20209: 0087b9d9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 20209: 0087b921 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 20210: 012e3cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 20211: 005c7711 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 20212: 006b9009 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 20213: 0089b915 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 20214: 0080062d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 20212: 006b8f51 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 20213: 0089b85d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 20214: 00800575 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 20215: 002f64e5 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 20216: 012e51f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 20217: 00455fb5 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 20218: 012e564a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 20219: 00589765 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 20220: 006b9071 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 20220: 006b8fb9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 20221: 011ec9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 20222: 012b598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 20223: 007737f9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 20223: 00773741 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 20224: 0117a9bc 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 20225: 012e54ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 20226: 012e4170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 20227: 007bafd1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 20227: 007baf19 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 20228: 005d2db5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 20229: 00879115 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 20229: 0087905d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 20230: 011dea30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 20231: 012e6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20232: 003fc6f5 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 20233: 002f62cd 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 20234: 012ad584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 20235: 007418b9 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 20235: 00741801 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 20236: 012e5e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 20237: 012e4440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 20238: 002f3969 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 20239: 00749221 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 20240: 00780579 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 20241: 00732575 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 20242: 0081808d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 20243: 00740531 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 20239: 00749169 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 20240: 007804c1 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 20241: 007324bd 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 20242: 00817fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 20243: 00740479 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 20244: 0033574d 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 20245: 012e3fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 20246: 002950c9 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 20247: 012e42be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 20248: 012e4e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 20249: 012a6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 20250: 00818999 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 20251: 00780869 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 20250: 008188e1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 20251: 007807b1 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 20252: 012a6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 20253: 0081e475 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 20253: 0081e3bd 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 20254: 012af100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 20255: 012bc6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 20256: 0084c909 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 20256: 0084c851 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 20257: 00508291 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 20258: 012b9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 20259: 012e5866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 20260: 006ff47d 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 20260: 006ff3c5 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 20261: 012bd224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 20262: 003273c5 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 20263: 0070e569 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 20263: 0070e4b1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 20264: 012bc018 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 20265: 012e4428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 20266: 00702e5d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 20266: 00702da5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 20267: 011f3678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 20268: 0081904d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 20268: 00818f95 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 20269: 012b0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 20270: 012b8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 20271: 00860f15 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 20271: 00860e5d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 20272: 012baae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 20273: 012a779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 20274: 012e40ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 20275: 004185d5 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 20276: 0065b7fd 264 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 20277: 012bb580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 20278: 005b0091 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 20279: 012e5d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 20280: 011f35f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 20281: 012a6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 20282: 002bb641 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 20283: 002f3bc5 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 20284: 0048faed 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 20285: 008380f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 20285: 00838041 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 20286: 004aca69 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 20287: 012bc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 20288: 008867b1 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 20289: 00814c95 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 20290: 0082d365 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 20288: 008866f9 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 20289: 00814bdd 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 20290: 0082d2ad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 20291: 011ede4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 20292: 012e4422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 20293: 00878eed 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 20293: 00878e35 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 20294: 012e428a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 20295: 012e54a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 20296: 012bca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 20297: 0080a89d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 20297: 0080a7e5 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 20298: 00326f8d 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 20299: 007fa871 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 20300: 007082b9 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 20301: 0083074d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 20299: 007fa7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 20300: 00708201 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 20301: 00830695 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 20302: 011f3570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 20303: 004547bd 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 20304: 003a0ba1 100 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 20305: 006dbe25 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 20305: 006dbd6d 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 20306: 0117b8f4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 20307: 007386e1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 20307: 00738629 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 20308: 012b2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 20309: 0054fff9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 20310: 011dfd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 20311: 0047bbb1 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 20312: 012bc8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ - 20313: 006dbf71 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 20313: 006dbeb9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 20314: 012e46da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 20315: 005c7505 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 20316: 006bc719 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 20316: 006bc661 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 20317: 012ac4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 20318: 00537da1 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 20319: 005ece0d 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 20320: 0070f565 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 20320: 0070f4ad 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 20321: 002ce049 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 20322: 006dbe95 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 20322: 006dbddd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 20323: 012e4762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 20324: 006bc7e9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 20324: 006bc731 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 20325: 00502df9 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 20326: 002dc1d5 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 20327: 012a8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 20328: 00732165 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 20329: 00806841 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 20328: 007320ad 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 20329: 00806789 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 20330: 012b7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 20331: 012e5e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 20332: 011de9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 20333: 012b5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 20334: 002f8481 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 20335: 0117aaa8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 20336: 004dd501 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ 20337: 00369855 72 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 20338: 012e3c54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 20339: 006dbf01 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 20340: 006cbd89 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 20339: 006dbe49 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 20340: 006cbcd1 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 20341: 00555a29 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 20342: 012e53f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 20343: 00535a0d 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 20344: 012a6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 20345: 00558d81 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 20346: 006bc8d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 20346: 006bc81d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 20347: 005b8845 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 20348: 012e4e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 20349: 00664ae9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 20350: 012a87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 20351: 012e5736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 20352: 012e431e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 20353: 006cbef9 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 20353: 006cbe41 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 20354: 012e454e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 20355: 007ef969 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 20356: 007898f5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 20355: 007ef8b1 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 20356: 0078983d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 20357: 012e5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 20358: 012e6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 20359: 012aff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 20360: 011e8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 20361: 012e59a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 20362: 012e5d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 20363: 012e477c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 20364: 004ba4c5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 20365: 00448519 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 20366: 012b9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 20367: 008496dd 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 20368: 006d50c1 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ + 20367: 00849625 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 20368: 006d5009 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ 20369: 005cbbf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 20370: 012a8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 20371: 012e5efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 20372: 0045c11d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 20373: 00534e1d 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 20374: 00664b19 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 20375: 012a8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 20376: 012aac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 20377: 012b0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 20378: 012e5822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 20379: 00840af1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 20379: 00840a39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 20380: 0121d584 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 20381: 012e5a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 20382: 00778a59 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 20382: 007789a1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 20383: 005252e1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 20384: 012aa988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 20385: 012ba214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 20386: 005cd5a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 20387: 00872bfd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 20387: 00872b45 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 20388: 005352a1 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 20389: 0041814d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 20390: 0084ee09 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 20390: 0084ed51 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 20391: 011dd71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 20392: 012b111c 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 20393: 0077f9c1 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 20394: 007d03a5 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 20395: 00813869 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 20393: 0077f909 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 20394: 007d02ed 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 20395: 008137b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 20396: 0032d3d5 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 20397: 012bc408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 20398: 00a5d570 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 20398: 00a5d4c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 20399: 012b09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 20400: 012b0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 20401: 00503085 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 20402: 00a6e898 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 20402: 00a6e7f0 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 20403: 012e4a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 20404: 012b26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 20405: 00743441 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 20405: 00743389 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 20406: 0053e1ad 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 20407: 012e47b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 20408: 0032740d 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 20409: 005bc5e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 20410: 012a55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 20411: 012e6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20412: 011dcedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 20413: 0089a6f5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 20414: 007801d5 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 20413: 0089a63d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 20414: 0078011d 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 20415: 005aa4ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 20416: 0121d6d4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 20417: 005ce545 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 20418: 01205948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl_idx │ │ │ │ 20419: 00454065 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20420: 012ab9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20421: 0083fc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20422: 00819a45 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20421: 0083fb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20422: 0081998d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 20423: 004f00b9 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 20424: 005237e9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20425: 012e49d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20426: 012e53d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ 20427: 00aa14fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_acpi_pcihp_pci_status │ │ │ │ 20428: 005d7de1 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_default_ipa_bit_size │ │ │ │ 20429: 012b3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20430: 012aeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20431: 012b68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20432: 012afcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20433: 012e6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20434: 007e0a09 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20434: 007e0951 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20435: 012b051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20436: 005cd3cd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 20437: 012bdaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20438: 0081ec21 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20439: 00848009 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20438: 0081eb69 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20439: 00847f51 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20440: 012b1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20441: 0087d4bd 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20441: 0087d405 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20442: 004ee8f9 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20443: 012d3ce8 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20444: 012c21dc 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20445: 002f91ad 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20446: 012e49c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20447: 012a7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20448: 0075dee1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20448: 0075de29 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20449: 012ae7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20450: 012e444c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20451: 012e3c39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20452: 00730721 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20453: 0080e28d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20452: 00730669 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20453: 0080e1d5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20454: 0117a148 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20455: 0050ebf1 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20456: 0081fb15 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20457: 006d47e9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ - 20458: 00865831 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20456: 0081fa5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20457: 006d4731 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ + 20458: 00865779 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20459: 012b9ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20460: 012e632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20461: 00778fd5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20462: 00865de1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20463: 00881161 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20461: 00778f1d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20462: 00865d29 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20463: 008810a9 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20464: 00547931 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20465: 012e444e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20466: 00316481 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20467: 012e52b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20468: 0080ec4d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20468: 0080eb95 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20469: 0043b5b9 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20470: 012af120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20471: 004abc91 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20472: 0081c0d1 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ - 20473: 006d49c9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ + 20472: 0081c019 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20473: 006d4911 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ 20474: 011db61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20475: 012a7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20476: 006c9489 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20477: 0072e41d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20476: 006c93d1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20477: 0072e365 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20478: 012e579c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20479: 00892f4d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20480: 0083b7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20479: 00892e95 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20480: 0083b721 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20481: 012e4bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20482: 012b41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20483: 012e539e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20484: 011de928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20485: 012e49ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20486: 006c94f9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20486: 006c9441 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20487: 012e5094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20488: 00791a55 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20488: 0079199d 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20489: 012e5cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20490: 012ae8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20491: 00789c61 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20492: 00802705 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20491: 00789ba9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20492: 0080264d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20493: 012b729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20494: 003695b1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20495: 007412e5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20496: 007e5905 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20495: 0074122d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20496: 007e584d 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20497: 012e50a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20498: 008765a5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20498: 008764ed 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20499: 012bd638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20500: 011e838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20501: 012a9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20502: 005866d1 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20503: 005b8861 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20504: 012ade14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20505: 011e9c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20506: 0117ac4c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20507: 012e5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20508: 00418545 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20509: 00504409 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20510: 012e4a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20511: 00707dfd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20512: 006c9569 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20511: 00707d45 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20512: 006c94b1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20513: 012e52a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20514: 012e4dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20515: 0081d241 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20515: 0081d189 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20516: 012e5318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20517: 005e8a89 4 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20518: 00761b31 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20518: 00761a79 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20519: 012e5e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20520: 0071f291 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20520: 0071f1d9 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20521: 012e3ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20522: 012aa4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20523: 012e6834 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20524: 012e5130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20525: 0043e335 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20526: 005bc869 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20527: 012bc798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20528: 012d3c74 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20529: 012b2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20530: 00873ab5 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20530: 008739fd 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20531: 012a97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20532: 006e7089 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20532: 006e6fd1 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20533: 012b0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20534: 012a7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20535: 012e4f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20536: 01212ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20537: 0058a2c9 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20538: 012e5136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20539: 00a6e7d8 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20539: 00a6e730 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20540: 012e54c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20541: 00804451 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20541: 00804399 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20542: 011f0894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20543: 012e51d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20544: 012e59cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 20545: 002c09a5 46 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20546: 004d68b9 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 20547: 005c9115 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20548: 0073de41 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20548: 0073dd89 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20549: 00446449 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20550: 00502fe9 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20551: 004fdfe9 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 20552: 011dc8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20553: 00890a45 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20554: 00780939 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20553: 0089098d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20554: 00780881 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 20555: 0052b6a5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20556: 012b6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 20557: 012c1fcc 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20558: 011f0810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20559: 012e517e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20560: 012b9874 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20561: 012e4a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20562: 00a5d498 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20563: 00846bad 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20562: 00a5d3f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20563: 00846af5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20564: 012ad8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20565: 012ac2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 20566: 0059f431 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20567: 0087a01d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20567: 00879f65 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20568: 012e6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20569: 012e41b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20570: 0084daa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20570: 0084d9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20571: 00558d1d 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20572: 012b5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20573: 012bc7f8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20574: 012e5372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20575: 011db598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20576: 012b5bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20577: 0076264d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20577: 00762595 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20578: 0037ff41 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20579: 012b597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20580: 011f078c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20581: 012ac6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20582: 004abd6d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20583: 00874319 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20584: 0067ea29 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20583: 00874261 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20584: 0067e971 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20585: 012add94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20586: 0075e791 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20586: 0075e6d9 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20587: 0053622d 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20588: 012e617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20589: 012bb214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20590: 012e4e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20591: 012e58e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20592: 012e45ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20593: 0033581d 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20594: 012b95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20595: 00a61d38 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20595: 00a61c90 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20596: 00435c09 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20597: 012ae990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20598: 012af690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20599: 003ea611 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20600: 012e535c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 20601: 005b553d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20602: 0041e191 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20603: 002bb6f9 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20604: 012e4294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 20605: 005f6979 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20606: 011da6d4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20607: 012e4832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20608: 006b6d5d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20609: 00738f91 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20608: 006b6ca5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20609: 00738ed9 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20610: 012e55b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20611: 012e4e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20612: 0085c9a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20613: 0073d8f5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20614: 0084bd1d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20612: 0085c8ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20613: 0073d83d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20614: 0084bc65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20615: 0043e0a1 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20616: 012e61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20617: 012b6dcc 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 20618: 012e5928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20619: 012135f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20620: 005d2229 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20621: 0088d6b5 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20622: 00733a79 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20621: 0088d5fd 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20622: 007339c1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20623: 002dc11d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20624: 0074e2dd 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20625: 0081c3b1 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20624: 0074e225 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20625: 0081c2f9 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20626: 012bb6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 20627: 005c88c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20628: 009b1804 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20629: 00880991 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20628: 009b175c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20629: 008808d9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20630: 012e4d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20631: 012b2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20632: 007f6281 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20632: 007f61c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20633: 012a8a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20634: 006d33d1 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20634: 006d3319 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20635: 012ba2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20636: 00823fcd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20636: 00823f15 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20637: 012bdafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20638: 0054bf6d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20639: 008132f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20639: 0081323d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20640: 012e41ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20641: 012e4b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20642: 002b4069 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20643: 012b29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20644: 012b77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20645: 011dc828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20646: 006d3d09 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20646: 006d3c51 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20647: 012e4820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20648: 004fa8bd 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20649: 002bce19 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20650: 0120e1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20651: 012e4ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20652: 00541151 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20653: 012a85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20654: 008310b1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20654: 00830ff9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20655: 0120e378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20656: 012b09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20657: 012bbf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20658: 0081d205 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20658: 0081d14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20659: 012e4756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20660: 012e5ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20661: 012e4b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20662: 0080bc99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20662: 0080bbe1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20663: 012ad5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 20664: 002e83f5 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20665: 012a9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 20666: 005ca9c1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20667: 0079b56d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20668: 0080541d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20667: 0079b4b5 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20668: 00805365 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20669: 012bcff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20670: 012a6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20671: 0043b6a5 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20672: 012a4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20673: 005bcb69 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20674: 0120e2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20675: 012e4eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20676: 012b4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20677: 011e13f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 20678: 011ff648 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20679: 012b591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20680: 00831f11 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20681: 00701779 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20680: 00831e59 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20681: 007016c1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20682: 012e5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 20683: 005c01d1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20684: 011ea300 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20685: 012b5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20686: 012b5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20687: 012a774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20688: 00571d25 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -20694,1188 +20694,1188 @@ │ │ │ │ 20690: 012b45c4 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20691: 012af5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20692: 012e5e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20693: 002ff875 88 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20694: 012bbea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20695: 002b6d29 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 20696: 0053eaad 120 FUNC GLOBAL DEFAULT 12 iommufd_change_process_capable │ │ │ │ - 20697: 007f6209 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20697: 007f6151 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20698: 005b6b65 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20699: 012e3e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20700: 005174d5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20701: 0075edd5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20701: 0075ed1d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20702: 012e683f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20703: 012e4aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20704: 003fc681 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20705: 006cd7dd 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20705: 006cd725 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20706: 002b3ee9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20707: 012e683d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20708: 008762fd 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20708: 00876245 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20709: 012b766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20710: 012a8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20711: 00517361 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20712: 01205084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20713: 012a8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20714: 012e4590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20715: 005bd331 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20716: 012133e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ 20717: 002bf911 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20718: 012d34f8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20719: 005b8539 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20720: 012e4388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20721: 006d3239 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20721: 006d3181 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ 20722: 0059cd89 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20723: 002b5d9d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20724: 0038ae95 192 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20725: 012e5dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20726: 0120518c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ 20727: 005a1811 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20728: 012b2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20729: 0081d3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20730: 006cd88d 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20729: 0081d32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20730: 006cd7d5 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20731: 012b8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20732: 012e68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20733: 012e3e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20734: 00880699 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20734: 008805e1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20735: 011db514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20736: 0117b9c0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 20737: 012b94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20738: 006d3b49 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20738: 006d3a91 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20739: 012e4aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20740: 00569db9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20741: 012a9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20742: 01205108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20743: 005d1afd 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20744: 0086f97d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20744: 0086f8c5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20745: 005c8099 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 20746: 0043a361 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20747: 012a6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20748: 0043c769 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20749: 00898bc9 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20749: 00898b11 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20750: 00664511 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20751: 002b2b8d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20752: 003403d5 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20753: 012e3d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20754: 011ee710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20755: 0088107d 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20755: 00880fc5 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20756: 012e4b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20757: 012ac484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20758: 00887d95 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20758: 00887cdd 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20759: 012e5516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20760: 012e6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20761: 00802a01 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20761: 00802949 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20762: 012b765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20763: 006cd93d 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20764: 0078a449 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20763: 006cd885 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20764: 0078a391 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20765: 0043df6d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20766: 007a474d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20766: 007a4695 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20767: 012afb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20768: 0120707c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20769: 005d125d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20770: 007fac31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20770: 007fab79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 20771: 0059faed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20772: 011ee68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20773: 00302ed9 160 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20774: 01207184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20775: 006cd9ed 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20775: 006cd935 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ 20776: 005c0d9d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20777: 01179ed8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20778: 012e41ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20779: 0117aaec 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20780: 012e4374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20781: 012e3fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20782: 007ef415 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20783: 0081e959 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20782: 007ef35d 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20783: 0081e8a1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20784: 012aaaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20785: 01216b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20786: 012e5e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20787: 007e6121 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20787: 007e6069 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20788: 012e5d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20789: 004ed0ad 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20790: 01207100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20791: 012e3dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20792: 012e5298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20793: 012e6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20794: 012b43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20795: 0083d209 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20795: 0083d151 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20796: 0032e699 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20797: 012e59d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20798: 012e4636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20799: 0076bd49 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20799: 0076bc91 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20800: 012e4e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 20801: 00520279 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20802: 006655dd 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20803: 012a4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20804: 012e5e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20805: 012b0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20806: 0054d8f1 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20807: 012e3c5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20808: 00834fd9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20809: 00809b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20808: 00834f21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20809: 00809a95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20810: 005cdce5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ - 20811: 00669ce5 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20811: 00669cb1 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20812: 011dc7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20813: 00547271 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 20814: 012e475e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20815: 005bd3ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20816: 00546461 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20817: 0074d9c5 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20817: 0074d90d 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20818: 012b5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20819: 012e5b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20820: 012b2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20821: 012e5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20822: 0050c091 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20823: 00329861 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20824: 012e51ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20825: 00518b59 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20826: 00745f91 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20826: 00745ed9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20827: 002f7599 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20828: 012e594c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20829: 006b6de1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20829: 006b6d29 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20830: 012e4da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20831: 012b2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20832: 012e5354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20833: 0054b89d 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20834: 00505a1d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 20835: 005cea6d 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20836: 012b3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20837: 0076e0dd 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20838: 00845555 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20837: 0076e025 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20838: 0084549d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20839: 004ae041 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20840: 00826ac5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20840: 00826a0d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20841: 0117b924 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20842: 012ae6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20843: 0041de99 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20844: 011e8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20845: 005cfecd 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20846: 003b5751 186 FUNC GLOBAL DEFAULT 12 cxl_extents_overlaps_dpa_range │ │ │ │ 20847: 012b501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20848: 00721d05 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20848: 00721c4d 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20849: 012bb624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20850: 0043d7d5 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20851: 0121d71c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20852: 012a9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20853: 006c8b35 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20854: 0084cd41 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20853: 006c8a7d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20854: 0084cc89 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20855: 0117a598 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20856: 012ba3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20857: 00a77b60 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20857: 00a77ab8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20858: 01211474 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20859: 012e5e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20860: 011f6c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20861: 012e4bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20862: 012ae930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 20863: 012b672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20864: 011f0ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20865: 012e5892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20866: 0085b04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20867: 006c8ba9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20866: 0085af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20867: 006c8af1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ 20868: 0058f87d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20869: 012bb044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20870: 011fab84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20871: 012b9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20872: 012b2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20873: 0089bbfd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20874: 007a97a9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20873: 0089bb45 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20874: 007a96f1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20875: 011f0e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20876: 012e5dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 20877: 002e8959 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20878: 011fab00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20879: 012e54d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20880: 012b56ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20881: 012e5b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20882: 006b5b31 492 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20882: 006b5a79 492 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ 20883: 005a02a5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20884: 012b4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20885: 012b91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20886: 011f6c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20887: 012e5300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 20888: 004d277d 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 20889: 0085b575 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20889: 0085b4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20890: 012e5660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20891: 012bb204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20892: 012a7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20893: 006c8c1d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20893: 006c8b65 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20894: 012b4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20895: 012b14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20896: 012ae800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20897: 012a68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 20898: 004f5719 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20899: 002fcded 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20900: 0055d63d 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20901: 011f0dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20902: 00571b2d 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20903: 006c5661 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20903: 006c55a9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ 20904: 006002cd 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20905: 0044b305 80 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20906: 00394301 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20907: 012e42d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20908: 011faa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20909: 0057e159 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20910: 0089a951 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20910: 0089a899 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20911: 012ba004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20912: 012e5cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20913: 0083010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20914: 00884af5 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20913: 00830055 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20914: 00884a3d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20915: 012b93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20916: 00778f39 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20917: 006c5791 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20916: 00778e81 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20917: 006c56d9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ 20918: 012e405a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20919: 006b6e5d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20919: 006b6da5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20920: 012e5236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20921: 012a7510 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20922: 005df8cd 36 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ - 20923: 0074d129 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 20923: 0074d071 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 20924: 0121d51c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20925: 012e598c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 20926: 0117a160 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20927: 012b682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20928: 0050c81d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20929: 003ebd4d 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20930: 012b2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20931: 012b3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 20932: 0059ff09 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20933: 00720b7d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20933: 00720ac5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20934: 012b4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20935: 00827691 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20935: 008275d9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20936: 012e3cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20937: 0076b0cd 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20938: 00811bc5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20939: 006b6ed9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20937: 0076b015 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20938: 00811b0d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20939: 006b6e21 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20940: 00555c85 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 20941: 002c6e55 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20942: 008059e5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20942: 0080592d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20943: 0056f129 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20944: 003382f5 424 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ 20945: 0059fb7d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20946: 012b3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20947: 012e562e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20948: 006b784d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20948: 006b7795 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20949: 012125fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20950: 0085dd39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20950: 0085dc81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20951: 00569d29 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20952: 006b704d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20952: 006b6f95 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20953: 012b59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20954: 012e4702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20955: 002a5129 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20956: 012e5d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20957: 012bda3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20958: 012e4a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 20959: 005cd6a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 20960: 006b7a8d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20961: 00896a35 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20960: 006b79d5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20961: 0089697d 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20962: 012a5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20963: 01202ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ 20964: 005cc8c5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20965: 006b70c5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20965: 006b700d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20966: 012e4742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20967: 012aaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20968: 012baad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20969: 00390481 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20970: 0055fde5 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20971: 012ba034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 20972: 01213ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_d │ │ │ │ - 20973: 0089619d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20973: 008960e5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20974: 004ab9a1 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20975: 012a9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20976: 012ba264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20977: 012b5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20978: 0089ddc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20978: 0089dd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20979: 012b0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20980: 01213fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_h │ │ │ │ 20981: 012afed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20982: 012bb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 20983: 005c128d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20984: 0083b021 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20984: 0083af69 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20985: 005bd42d 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20986: 00338685 220 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20987: 0053647d 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20988: 006b7d0d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20988: 006b7c55 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20989: 012e5450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20990: 012b1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20991: 00877e05 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20992: 00783651 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20993: 00886a29 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20994: 006b7151 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20991: 00877d4d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20992: 00783599 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20993: 00886971 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20994: 006b7099 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20995: 012af970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20996: 012e3d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20997: 00516e7d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ 20998: 01213f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_s │ │ │ │ - 20999: 0083fc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20999: 0083fba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 21000: 00515f9d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 21001: 0041b825 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 21002: 006b78dd 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 21002: 006b7825 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 21003: 012b3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 21004: 012b9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 21005: 0087bd19 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 21005: 0087bc61 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 21006: 012e5578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 21007: 006c56f9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 21007: 006c5641 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 21008: 0032cb99 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 21009: 002ca8c5 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 21010: 0085e4b1 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 21011: 00a77b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 21010: 0085e3f9 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 21011: 00a77a70 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 21012: 012e4bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 21013: 006b7b2d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 21013: 006b7a75 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 21014: 012a8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 21015: 006c5825 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 21015: 006c576d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 21016: 012a8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 21017: 005b58bd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 21018: 0082fef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 21018: 0082fe39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 21019: 01213700 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 21020: 007fa12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 21021: 008497c5 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 21020: 007fa075 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 21021: 0084970d 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 21022: 004fe06d 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 21023: 012a4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 21024: 012a789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 21025: 0121157c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 21026: 006df89d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 21026: 006df7e5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 21027: 012b65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 21028: 012e6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 21029: 006d0271 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 21029: 006d01b9 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 21030: 0054d629 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 21031: 012aecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 21032: 006ba341 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 21032: 006ba289 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 21033: 012b9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 21034: 00306c11 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 21035: 0087e791 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 21035: 0087e6d9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 21036: 012e5a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 21037: 006b7d8d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 21038: 006df999 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 21037: 006b7cd5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 21038: 006df8e1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 21039: 012a6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 21040: 0117b618 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 21041: 005193f1 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 21042: 006ba3b1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 21042: 006ba2f9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 21043: 0033665d 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 21044: 012af990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 21045: 0052bb45 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 21046: 00376379 436 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 21047: 0076b8a9 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 21047: 0076b7f1 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 21048: 012e3f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 21049: 012a7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 21050: 012e5206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 21051: 012124f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 21052: 012ab1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 21053: 012acfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 21054: 012b2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 21055: 005619d5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 21056: 006dfa95 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 21056: 006df9dd 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 21057: 002b27e9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 21058: 006b796d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 21058: 006b78b5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 21059: 012ba174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 21060: 005f3ded 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 21061: 012e50fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 21062: 01209ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 21063: 00876ff5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 21064: 006ba425 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 21063: 00876f3d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 21064: 006ba36d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 21065: 01209d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ 21066: 005c4889 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 21067: 0053262d 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 21068: 006b7bcd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 21068: 006b7b15 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 21069: 012aeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 21070: 007f670d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 21070: 007f6655 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 21071: 00546c8d 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 21072: 01209e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 21073: 012e4314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 21074: 012e42e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 21075: 012a6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 21076: 012a9d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 21077: 00aa7840 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 21078: 012b3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 21079: 012b9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 21080: 012aab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 21081: 012b743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 21082: 007b8b29 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 21082: 007b8a71 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 21083: 012ac514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 21084: 012e5212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 21085: 0052e7b5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 21086: 0056d4c9 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 21087: 007ffaa9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 21088: 00799ea5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 21089: 006ca511 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 21087: 007ff9f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 21088: 00799ded 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 21089: 006ca459 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 21090: 0032da29 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 21091: 006b7e11 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 21091: 006b7d59 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 21092: 01209ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 21093: 01176934 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 21094: 008659f5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 21095: 008819d9 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 21094: 0086593d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 21095: 00881921 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 21096: 0046da99 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 21097: 0083ffe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 21097: 0083ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 21098: 005bf8b5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 21099: 0121d938 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 21100: 012a97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 21101: 00293145 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 21102: 012e5680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 21103: 0117b2d8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 21104: 012e4ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 21105: 012a95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 21106: 0051b6c9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 21107: 012aff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 21108: 007fa3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 21108: 007fa345 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 21109: 012aac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 21110: 002e8949 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 21111: 00516f99 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 21112: 012e41a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 21113: 012b0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 21114: 00879521 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 21114: 00879469 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 21115: 012b4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 21116: 0114ce10 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 21117: 006ca605 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 21117: 006ca54d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 21118: 012e52c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 21119: 012b9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 21120: 012ac724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 21121: 0072a261 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 21121: 0072a1a9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 21122: 005a00c1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 21123: 006b79fd 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 21124: 0087ea99 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 21125: 0081c059 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 21123: 006b7945 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 21124: 0087e9e1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 21125: 0081bfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 21126: 012b540c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 21127: 00508cd1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 21128: 012b0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 21129: 012e4c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 21130: 012a9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 21131: 006abad9 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 21132: 00825a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 21131: 006aba3d 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 21132: 00825965 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 21133: 012e40aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 21134: 006b7c6d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 21134: 006b7bb5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 21135: 012e44be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 21136: 012e5228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 21137: 012e3d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 21138: 007fb1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 21138: 007fb119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 21139: 005ffef1 42 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ - 21140: 006fe599 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 21140: 006fe4e1 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 21141: 012b669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 21142: 012a57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 21143: 012a7b30 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 21144: 012e469e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 21145: 002b44e9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 21146: 012e4a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 21147: 004dd9c9 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 21148: 012ba654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 21149: 012af4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 21150: 005884d5 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 21151: 012e58c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 21152: 002c0cf5 44 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 21153: 00897325 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 21154: 006ba4c5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 21153: 0089726d 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 21154: 006ba40d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 21155: 002f2e9d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 21156: 0117b088 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 21157: 0078bad5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 21158: 006b7e91 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 21157: 0078ba1d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 21158: 006b7dd9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 21159: 012a4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 21160: 012ba844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 21161: 007f65ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 21161: 007f6535 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 21162: 00517db5 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 21163: 006ba535 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 21164: 007e37e9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 21165: 008a27e5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 21163: 006ba47d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 21164: 007e3731 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 21165: 008a272d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 21166: 012b4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 21167: 00756155 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 21167: 0075609d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 21168: 0059eb71 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 21169: 012e5eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 21170: 002b28e5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 21171: 00781269 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 21171: 007811b1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 21172: 012aa320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 21173: 0055cce9 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 21174: 0121d604 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 21175: 012b0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 21176: 007b5341 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 21176: 007b5289 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 21177: 012acea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 21178: 00856071 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 21178: 00855fb9 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 21179: 005f3e0d 50 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 21180: 003285a5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 21181: 012b3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 21182: 012e3c3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 21183: 012e43b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 21184: 005aa7dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 21185: 0088e235 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 21186: 006ba5a9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 21185: 0088e17d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 21186: 006ba4f1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ 21187: 005c7bd1 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 21188: 005a9011 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 21189: 012bcb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 21190: 012e5b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 21191: 00530acd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 21192: 012b8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 21193: 012e62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 21194: 008960a1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 21194: 00895fe9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 21195: 012e4b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 21196: 005c88b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 21197: 012b4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 21198: 012ad014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 21199: 004ad17d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 21200: 012bd4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 21201: 012e3c47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 21202: 012a7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 21203: 012b539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 21204: 012e5f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 21205: 0117a5fc 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 21206: 012b108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 21207: 00a5aec0 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 21207: 00a5ae18 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 21208: 005bc355 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 21209: 012ba464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 21210: 012e5482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 21211: 0041bbc9 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 21212: 008515f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 21212: 00851539 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 21213: 012ad734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 21214: 00584845 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 21215: 00a5d528 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 21215: 00a5d480 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 21216: 005cc541 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 21217: 009d27b4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 21217: 009d270c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 21218: 012e3d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 21219: 00761b45 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 21220: 007fa9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 21219: 00761a8d 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 21220: 007fa921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 21221: 012123ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 21222: 012ab214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 21223: 0032c781 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 21224: 009d27b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 21224: 009d2708 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 21225: 012e4154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 21226: 012e4ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 21227: 012b7d68 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 21228: 008221bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 21228: 00822105 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 21229: 00424ec1 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 21230: 012e525c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 21231: 0078da25 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 21231: 0078d96d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 21232: 012e62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 21233: 0055fea1 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 21234: 0080e7f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 21235: 0087ef21 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 21234: 0080e73d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 21235: 0087ee69 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 21236: 012aeea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 21237: 012e5872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 21238: 008a17a5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 21238: 008a16ed 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 21239: 002f2ea5 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 21240: 008406c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 21240: 00840611 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 21241: 012b7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 21242: 012e39a7 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 21243: 012bd418 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 21244: 009d2664 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 21244: 009d25bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 21245: 0055d575 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 21246: 012e5806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 21247: 012a8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 21248: 005c79e5 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 21249: 00556681 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 21250: 012e6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21251: 012e4d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 21252: 0070ed95 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 21253: 008805ad 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 21254: 0082fd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 21252: 0070ecdd 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 21253: 008804f5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 21254: 0082fc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 21255: 002c685d 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 21256: 012bd9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 21257: 011eb278 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ 21258: 005cc391 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 21259: 011ff750 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 21260: 012e5d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 21261: 007e2529 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 21261: 007e2471 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 21262: 003e7f95 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 21263: 012b7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 21264: 012aa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 21265: 008a1005 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 21265: 008a0f4d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 21266: 012bd85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 21267: 012e4e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 21268: 011eb380 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 21269: 007f9d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 21269: 007f9c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 21270: 012b630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 21271: 005c8159 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 21272: 0086ef41 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 21272: 0086ee89 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 21273: 0120bc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_h │ │ │ │ 21274: 005c7d21 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 21275: 0051ff9d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 21276: 0081a211 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 21276: 0081a159 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 21277: 012e606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 21278: 012bd2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 21279: 003e7e05 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 21280: 008170ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 21281: 007204a1 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 21280: 00817035 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 21281: 007203e9 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 21282: 012a56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 21283: 00555b6d 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 21284: 012e43ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 21285: 008884ed 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 21286: 00855925 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 21285: 00888435 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 21286: 0085586d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 21287: 01177cac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 21288: 011eb2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 21289: 00831e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 21289: 00831d95 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 21290: 00440bf1 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 21291: 008551ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 21292: 007e7685 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 21291: 00855135 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 21292: 007e75cd 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 21293: 0120bbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_s │ │ │ │ 21294: 012a9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 21295: 00780ebd 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 21295: 00780e05 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 21296: 012e5752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 21297: 0081f7bd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 21297: 0081f705 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 21298: 012e3c7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 21299: 005d19a5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 21300: 005e3fcd 450 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ 21301: 005fb4a5 28 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 21302: 012e66f8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 21303: 0032a07d 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 21304: 002e89cd 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 21305: 005e53a9 158 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 21306: 012bc3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 21307: 012e507c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 21308: 00817075 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 21308: 00816fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 21309: 012e4f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 21310: 005a3c49 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 21311: 012e5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 21312: 012ae9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 21313: 007312f9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 21313: 00731241 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 21314: 012e5970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 21315: 012e5472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 21316: 0079f31d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 21316: 0079f265 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 21317: 012e55ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 21318: 012e6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 21319: 00749549 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 21319: 00749491 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 21320: 005c8a45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 21321: 00843645 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 21321: 0084358d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 21322: 012bad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 21323: 008129dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 21323: 00812925 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 21324: 012b078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 21325: 012e5c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 21326: 002b41e9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 21327: 002f3481 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 21328: 012e488e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 21329: 012a9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 21330: 007388cd 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 21331: 006c7099 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 21330: 00738815 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 21331: 006c6fe1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 21332: 012adc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 21333: 005d7b5d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_mte_supported │ │ │ │ 21334: 012e4a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 21335: 012e5416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 21336: 012b24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 21337: 004ae525 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 21338: 005a9371 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 21339: 012e5552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 21340: 012a4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 21341: 007fa4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 21341: 007fa435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 21342: 012e41fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 21343: 006c71c1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 21344: 0083a181 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 21343: 006c7109 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 21344: 0083a0c9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 21345: 00572035 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 21346: 01208cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 21347: 012e3c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 21348: 0087cab9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 21348: 0087ca01 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 21349: 012e5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 21350: 012b1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 21351: 012e3cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 21352: 0083658d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 21352: 008364d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 21353: 012bb1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 21354: 012bb284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 21355: 00748e55 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 21355: 00748d9d 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 21356: 002c8865 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 21357: 007ee3cd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 21358: 00850f8d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 21357: 007ee315 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 21358: 00850ed5 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 21359: 002c1aed 250 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ 21360: 005a9cb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 21361: 012b6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 21362: 012af130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 21363: 0075d0d1 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 21364: 008301c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 21363: 0075d019 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 21364: 00830109 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 21365: 012e426a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 21366: 0117ae90 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 21367: 008527c1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 21367: 00852709 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 21368: 00582309 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 21369: 00600dc5 102 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 21370: 012b053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 21371: 012b1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 21372: 00842a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 21373: 00877c01 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 21374: 0081db15 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 21372: 00842985 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 21373: 00877b49 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 21374: 0081da5d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 21375: 012e520c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 21376: 012b3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 21377: 0051f389 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 21378: 012e460e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 21379: 012a7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 21380: 007f98bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 21381: 00734cf5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 21380: 007f9805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 21381: 00734c3d 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 21382: 012e5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 21383: 012bdbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 21384: 012ad974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 21385: 012e3eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 21386: 01179f0c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 21387: 008a2761 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 21387: 008a26a9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 21388: 012e458a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 21389: 00600d05 96 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 21390: 012e493a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 21391: 002b7ee1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 21392: 012bacdc 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 21393: 012afe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 21394: 0072e549 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 21394: 0072e491 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 21395: 00518185 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 21396: 004efebd 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 21397: 007baf59 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 21397: 007baea1 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 21398: 012e62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 21399: 00720641 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 21399: 00720589 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 21400: 012b521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 21401: 012bab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 21402: 0073c87d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 21402: 0073c7c5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 21403: 0121997c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 21404: 007af7d1 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 21404: 007af719 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 21405: 01219a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 21406: 00391955 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 21407: 00864c91 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 21407: 00864bd9 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 21408: 002beb49 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 21409: 006ca8d1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 21410: 0083b645 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 21409: 006ca819 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 21410: 0083b58d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 21411: 012b5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 21412: 00802861 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 21412: 008027a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 21413: 012e5276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 21414: 007911bd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 21414: 00791105 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 21415: 012e5b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 21416: 006dabb5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 21416: 006daafd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 21417: 012a92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 21418: 0084e095 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 21419: 00859e05 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 21420: 007a8325 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 21421: 006db561 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 21418: 0084dfdd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 21419: 00859d4d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 21420: 007a826d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 21421: 006db4a9 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 21422: 012e4258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 21423: 012b1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 21424: 006dac41 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 21424: 006dab89 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 21425: 01219a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 21426: 007ee4a9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 21427: 006ca9c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 21426: 007ee3f1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 21427: 006ca909 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ 21428: 005c19b9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 21429: 012b1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 21430: 006c72c9 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 21430: 006c7211 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ 21431: 0033daf5 46 FUNC GLOBAL DEFAULT 12 cxl_destroy_cci │ │ │ │ - 21432: 0085e1f9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 21432: 0085e141 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 21433: 012b8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ - 21434: 006d8ddd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ + 21434: 006d8d25 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ 21435: 012bdc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 21436: 006c73b9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 21436: 006c7301 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 21437: 0057362d 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 21438: 012b8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 21439: 007fbd35 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 21440: 0084901d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 21439: 007fbc7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 21440: 00848f65 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 21441: 012b3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 21442: 006dacd9 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 21442: 006dac21 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 21443: 012e3fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 21444: 00746149 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 21445: 00887329 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 21444: 00746091 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 21445: 00887271 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 21446: 012a9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21447: 012e5388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21448: 012e4384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21449: 012b20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21450: 0089e095 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 21450: 0089dfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 21451: 005248f5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21452: 006bd899 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21453: 0081f655 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21452: 006bd7e1 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21453: 0081f59d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21454: 012b69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21455: 012bab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21456: 0084c321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21456: 0084c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21457: 012a9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ - 21458: 006d9005 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ + 21458: 006d8f4d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ 21459: 012e3e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21460: 006bd929 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21460: 006bd871 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21461: 0056d2fd 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21462: 00806949 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21463: 00883415 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21462: 00806891 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21463: 0088335d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21464: 012e5df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21465: 0070f1a9 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21466: 0088a321 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21465: 0070f0f1 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21466: 0088a269 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21467: 00556471 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21468: 012e4118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21469: 012ad0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 21470: 0084b01d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21470: 0084af65 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21471: 012e5aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21472: 0041bf19 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21473: 012e45b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21474: 0086499d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21474: 008648e5 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21475: 012b4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21476: 00558911 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21477: 0089e059 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 21478: 006bd9e5 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21477: 0089dfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 21478: 006bd92d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21479: 012e526c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21480: 011ed924 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21481: 0081ee61 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21481: 0081eda9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21482: 011e1478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21483: 005381d9 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21484: 012b0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21485: 012a6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21486: 002c76bd 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21487: 012160c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21488: 0078db25 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21488: 0078da6d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21489: 012bb560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21490: 002cb54d 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21491: 012a508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21492: 012a9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21493: 012e480a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21494: 012b9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21495: 012b637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21496: 006c210d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21496: 006c2055 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21497: 012e461e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21498: 002b996d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21499: 012b0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21500: 012e48ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21501: 00871d6d 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21502: 008542ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21501: 00871cb5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21502: 00854235 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 21503: 012ab904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 21504: 0052041d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21505: 008a24c5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21505: 008a240d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21506: 012e3c20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21507: 0070fb71 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21507: 0070fab9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21508: 012b632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21509: 012bcd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21510: 011e8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21511: 012bc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21512: 005f245d 228 FUNC GLOBAL DEFAULT 12 define_at_insn_regs │ │ │ │ 21513: 012e4c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21514: 00780a21 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21515: 007fa8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21514: 00780969 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21515: 007fa831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21516: 005f1069 148 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21517: 012af9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21518: 00589555 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21519: 00555999 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21520: 006c21ed 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21521: 006c7dcd 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21522: 00819ef1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21520: 006c2135 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21521: 006c7d15 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21522: 00819e39 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 21523: 005c4821 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21524: 012af140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21525: 0056efc5 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21526: 0038ae05 144 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21527: 006645a1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21528: 005756b9 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21529: 007332e9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21529: 00733231 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 21530: 005b521d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21531: 00881319 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21532: 0086d041 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21533: 00774a01 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21531: 00881261 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21532: 0086cf89 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21533: 00774949 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 21534: 005b35a5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21535: 00857475 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21535: 008573bd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21536: 012a63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21537: 01211aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21538: 012a767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21539: 012aee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21540: 002c0199 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21541: 007fa03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21541: 007f9f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21542: 012b22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21543: 0081a265 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21544: 0070f159 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21543: 0081a1ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21544: 0070f0a1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21545: 003289e9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21546: 0085d399 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21546: 0085d2e1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21547: 003e7ef9 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21548: 012b8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21549: 006afa15 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21549: 006af965 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21550: 00586915 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21551: 006bd6fd 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21551: 006bd645 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21552: 01212b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21553: 006ce53d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21553: 006ce485 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21554: 012e5086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21555: 012b5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21556: 005d1b71 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21557: 006bd769 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21558: 00898d29 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21557: 006bd6b1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21558: 00898c71 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21559: 012adbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21560: 0076faf1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21560: 0076fa39 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21561: 003e7d89 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21562: 004ee321 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21563: 012b07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21564: 012abe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 21565: 005fb6f9 128 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21566: 006ce735 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21566: 006ce67d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21567: 012a5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21568: 012e493e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21569: 012e4490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21570: 006d0261 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21571: 0084ce1d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21572: 00823399 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21573: 006bd801 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21570: 006d01a9 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21571: 0084cd65 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21572: 008232e1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21573: 006bd749 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21574: 01215fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21575: 00729d65 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21576: 0083d579 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21575: 00729cad 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21576: 0083d4c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21577: 0045e235 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21578: 0080464d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21578: 00804595 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21579: 012e3884 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ 21580: 005979f9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21581: 002edca5 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21582: 012e5650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21583: 0054b589 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21584: 00778e21 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21584: 00778d69 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21585: 012e5a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21586: 003e732d 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21587: 012e5322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21588: 005b9a95 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21589: 00585521 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21590: 012e4614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21591: 012c28d4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21592: 012b2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21593: 002bb07d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21594: 0087eb8d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21594: 0087ead5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21595: 012e5f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21596: 012af720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21597: 012e6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 21598: 0059c821 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21599: 012ac1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 21600: 0059c855 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21601: 00855865 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21601: 008557ad 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21602: 012e5b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 21603: 0059c88d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 21604: 0059c951 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 21605: 0059c991 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21606: 012b5d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21607: 012b94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 21608: 0059c9d5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21609: 00825f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21609: 00825e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21610: 012e5d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21611: 012b8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 21612: 00520409 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21613: 012e570a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21614: 00749af5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21614: 00749a3d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21615: 012b5d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21616: 012e4f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21617: 012b9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21618: 012b2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21619: 00853e9d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21619: 00853de5 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21620: 01216ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ - 21621: 0089deb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 21621: 0089ddfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 21622: 012e4550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21623: 002f5201 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21624: 0082105d 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21624: 00820fa5 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21625: 012acf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21626: 012e61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 21627: 005c48a5 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21628: 006b2f45 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21628: 006b2e8d 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21629: 012b12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 21630: 012b4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21631: 007e3961 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21632: 00723941 528 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21631: 007e38a9 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21632: 00723889 528 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21633: 012e3ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21634: 00823b45 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21635: 00763e2d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21634: 00823a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21635: 00763d75 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21636: 012b2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21637: 012abae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21638: 006d6341 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21638: 006d6289 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21639: 012b59ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21640: 0083e26d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21640: 0083e1b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21641: 012afdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21642: 012b9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21643: 00550021 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21644: 012e60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21645: 005fa85d 376 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21646: 003365ad 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21647: 01205e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ 21648: 005fb805 60 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21649: 012a83f8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21650: 0084988d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21651: 0073dbdd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21650: 008497d5 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21651: 0073db25 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21652: 012b35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21653: 012b66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21654: 005564dd 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21655: 0084a32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21656: 007835dd 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21655: 0084a275 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21656: 00783525 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21657: 011e9934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21658: 012b9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21659: 012af950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21660: 0117ac34 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21661: 00501895 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 21662: 005986a1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21663: 012e48a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21664: 012b0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21665: 011f2364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21666: 006d0f49 72 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21666: 006d0e91 72 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21667: 012b2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21668: 00896be5 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21669: 006b2f25 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21670: 007057a5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21668: 00896b2d 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21669: 006b2e6d 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21670: 007056ed 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21671: 012e3d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 21672: 0052f9e9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21673: 012e4afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 21674: 012e5eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 21675: 005af105 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21676: 012e495e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21677: 005814f1 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21678: 011f22e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21679: 00554b71 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21680: 004491ed 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21681: 00555bfd 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21682: 0083f919 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21682: 0083f861 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21683: 012e4bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21684: 012e3c4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21685: 012e549a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21686: 012e4522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21687: 00748e0d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21688: 00759a19 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21689: 00856239 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21687: 00748d55 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21688: 00759961 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21689: 00856181 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21690: 0120f0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21691: 01211dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21692: 00763c61 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21692: 00763ba9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21693: 012aba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 21694: 005cb891 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21695: 00729e05 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21696: 0086d19d 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21695: 00729d4d 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21696: 0086d0e5 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21697: 00644e7d 1188 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21698: 012e6839 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21699: 011ea930 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21700: 002d7385 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21701: 012bd2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21702: 012a6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21703: 012b99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21704: 012a78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21705: 00825711 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21705: 00825659 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21706: 012e5baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21707: 0078d951 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21707: 0078d899 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 21708: 012e4bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21709: 00813a39 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21709: 00813981 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21710: 002fa821 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21711: 00879dc9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21712: 00871355 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21711: 00879d11 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21712: 0087129d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21713: 012e5664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21714: 012adc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21715: 01215eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ 21716: 005cc621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21717: 004089f9 320 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21718: 012e4f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21719: 00389049 148 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21720: 012e4c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21721: 00573135 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21722: 012e54f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21723: 00546b81 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21724: 00749af1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21725: 0075393d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21724: 00749a39 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21725: 00753885 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21726: 012b8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 21727: 005cb6e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21728: 00470f61 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21729: 012b656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21730: 012b43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21731: 012bda1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21732: 012baaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ 21733: 005fa1a9 360 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21734: 00887491 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21735: 0072c9ed 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21734: 008873d9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21735: 0072c935 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 21736: 005fc091 340 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21737: 012b756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21738: 002c67d1 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21739: 012a4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21740: 012e5e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21741: 0078d741 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21741: 0078d689 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21742: 012e5344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21743: 012e56a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21744: 0057a3f5 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 21745: 0051fc71 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21746: 0039fae5 564 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21747: 008432a5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21747: 008431ed 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21748: 011f2154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21749: 012b3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21750: 012e4ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21751: 012e3fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21752: 006d2189 280 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21752: 006d20d1 280 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21753: 012e5d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 21754: 0059f479 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21755: 012a6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21756: 0055a2ad 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21757: 012e47d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21758: 012e4616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21759: 011f20d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21760: 007fa619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21760: 007fa561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21761: 002b51d9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21762: 006c7945 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21763: 0077fcdd 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21762: 006c788d 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21763: 0077fc25 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21764: 012e4e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21765: 012e57ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21766: 012aeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21767: 012e4462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21768: 012b5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21769: 012e42f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21770: 012b92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21771: 0086baf9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21771: 0086ba41 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 21772: 0052a865 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21773: 0051966d 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21774: 00838561 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21774: 008384a9 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21775: 012e5b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21776: 012e4d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21777: 012e5684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21778: 00669c85 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21779: 0075dd79 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21778: 00669c51 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21779: 0075dcc1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21780: 012e3108 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21781: 003381f1 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21782: 011ed060 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21783: 012e503a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21784: 012b3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21785: 012a9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21786: 002fdf85 208 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21787: 006b52b5 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21788: 007d045d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21787: 006b51fd 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21788: 007d03a5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21789: 011e7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21790: 0082cd69 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21790: 0082ccb1 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21791: 004ee805 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21792: 00843569 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21792: 008434b1 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21793: 012ba734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21794: 012b90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21795: 00838841 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21796: 0072b5a9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21795: 00838789 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21796: 0072b4f1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21797: 01177f98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21798: 012ac064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21799: 011ed378 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21800: 0055c1fd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21801: 012af250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21802: 012ab0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21803: 012e5ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 21804: 0059c4f1 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21805: 012a5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21806: 008a0fad 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21806: 008a0ef5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21807: 012b2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21808: 012a95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21809: 012b1190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21810: 00720159 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21810: 007200a1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21811: 011ed1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21812: 00663d35 74 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21813: 012e5718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21814: 012e4fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21815: 012b36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 21816: 0084db5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 21816: 0084daa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 21817: 012b6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21818: 006c3be5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21818: 006c3b2d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21819: 012e545e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21820: 0085b5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21820: 0085b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 21821: 005a18c1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21822: 012a513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21823: 006b945d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21823: 006b93a5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21824: 012e5de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21825: 0077f79d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21825: 0077f6e5 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21826: 012111e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21827: 006c3c59 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21828: 0088906d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21827: 006c3ba1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21828: 00888fb5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21829: 012e47fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21830: 006bec75 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21830: 006bebbd 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21831: 002bb42d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21832: 006b5659 1240 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21832: 006b55a1 1240 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21833: 012b1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21834: 012e3c80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21835: 00759ae9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21835: 00759a31 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21836: 0114e11c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21837: 0041e39d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21838: 012e4b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21839: 011de610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21840: 008841b9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21840: 00884101 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 21841: 005c8505 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21842: 00720e09 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21843: 00832cd9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21842: 00720d51 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21843: 00832c21 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21844: 002944fd 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21845: 006bed55 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21845: 006bec9d 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ 21846: 0052e4b9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21847: 006b94fd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21847: 006b9445 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21848: 012e3f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21849: 012affe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21850: 003ea815 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21851: 012b067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21852: 0038040d 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 21853: 004f589d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21854: 012afd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21855: 006c3ce1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21856: 0082a5d5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21855: 006c3c29 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21856: 0082a51d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21857: 012bc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21858: 0079b42d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21858: 0079b375 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21859: 012bb324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21860: 012adaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21861: 011854d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21862: 00329f3d 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21863: 012e5f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21864: 005d2385 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ 21865: 002c058d 90 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21866: 0083e309 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21866: 0083e251 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21867: 00619979 4 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21868: 012bd174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21869: 006bee5d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21870: 0080b83d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21869: 006beda5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21870: 0080b785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21871: 012e4686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21872: 00292635 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21873: 0036902d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21874: 012e3c2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21875: 012e408e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21876: 012e3e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21877: 0117a7b8 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -21887,364 +21887,364 @@ │ │ │ │ 21883: 012e5994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21884: 012a95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 21885: 0052a5b1 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21886: 012b23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21887: 012bcc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21888: 005d0ef9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21889: 012e628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21890: 007b3a8d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21890: 007b39d5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21891: 002cbb59 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21892: 012e4b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 21893: 00444511 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 21894: 0086f105 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21894: 0086f04d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21895: 012e6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21896: 012e50b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21897: 0087ebd1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21898: 0084a9f5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21897: 0087eb19 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21898: 0084a93d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21899: 011d98b8 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 21900: 002fcc21 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21901: 003ebd15 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21902: 012ac2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21903: 0081850d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21903: 00818455 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21904: 01211054 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21905: 012e3e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21906: 00805df5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21906: 00805d3d 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21907: 012a51fc 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21908: 011ea9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21909: 012e5bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21910: 007fb735 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21910: 007fb67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21911: 012e3dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21912: 012e489a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21913: 012e5360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21914: 012e4c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21915: 002c89a9 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21916: 01210ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21917: 007a80c9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21917: 007a8011 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21918: 002ce31d 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21919: 0085da31 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21919: 0085d979 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21920: 012aa064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21921: 005b88e5 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21922: 00822109 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21922: 00822051 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21923: 00313c6d 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21924: 012ae5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21925: 006bb231 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21925: 006bb179 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21926: 0054cef1 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21927: 01210f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21928: 012e47d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21929: 00829861 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21929: 008297a9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21930: 01210fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ 21931: 005a1869 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21932: 0054cc99 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21933: 012e3d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21934: 012b2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21935: 006bb28d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21936: 0072cf85 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21935: 006bb1d5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21936: 0072cecd 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21937: 012e39a1 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ 21938: 005f806d 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21939: 0085022d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21939: 00850175 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21940: 012bc1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21941: 002b52d1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21942: 012e463c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21943: 012e61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21944: 0089186d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21945: 006c3a5d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21944: 008917b5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21945: 006c39a5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21946: 012e3eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21947: 012e5c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21948: 00823771 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21948: 008236b9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21949: 012b3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21950: 004ac0c1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 21951: 005c9cc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21952: 012e44e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 21953: 005cda69 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 21954: 00a8338c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21954: 00a832e4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21955: 01221fe8 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21956: 012e5558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21957: 005d86a1 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21958: 002fbffd 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21959: 006c3ad5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21959: 006c3a1d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21960: 011de58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21961: 0081f0e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21961: 0081f02d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21962: 012ada64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21963: 012e5a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21964: 005dc429 268 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ 21965: 005f35cd 40 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21966: 005ce44d 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 21967: 0056bfb5 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 21968: 005d7e0d 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_max_ipa_bit_size │ │ │ │ - 21969: 007f2249 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21969: 007f2191 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21970: 012e6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21971: 012e4b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21972: 012b562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21973: 006bb301 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21974: 0084a965 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21975: 0089c801 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 21976: 0082776d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21973: 006bb249 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21974: 0084a8ad 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21975: 0089c749 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 21976: 008276b5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21977: 012e45b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21978: 012e4c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21979: 00816311 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21979: 00816259 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21980: 012e400c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21981: 007a83e9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21981: 007a8331 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 21982: 0051feb5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21983: 00aa7644 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21984: 012e5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21985: 012e42ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21986: 006c64fd 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21987: 006c3b5d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21986: 006c6445 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21987: 006c3aa5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21988: 012ba9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21989: 012a8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21990: 012b05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21991: 0076e181 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21991: 0076e0c9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21992: 012e5c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21993: 012b0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21994: 006c66f5 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21994: 006c663d 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21995: 012aac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21996: 007811fd 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21996: 00781145 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21997: 012b96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 21998: 012b9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21999: 006d0a75 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21999: 006d09bd 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 22000: 00558f99 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 22001: 011e14fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 22002: 0085b2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 22002: 0085b1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 22003: 012e4d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 22004: 012e42b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 22005: 0079f245 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 22005: 0079f18d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 22006: 0051fddd 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 22007: 012e5044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 22008: 0074a655 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 22008: 0074a59d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 22009: 012e5c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 22010: 012e3fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 22011: 012e5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 22012: 012e5b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 22013: 012e4db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 22014: 005b7ba9 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 22015: 005e2cbd 120 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 22016: 012a8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ 22017: 005d7b51 4 FUNC GLOBAL DEFAULT 12 kvm_arm_aarch32_supported │ │ │ │ - 22018: 00782349 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 22018: 00782291 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 22019: 002a5355 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 22020: 012b0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 22021: 00789c79 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 22021: 00789bc1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 22022: 005ce349 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 22023: 0082feb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 22023: 0082fdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 22024: 012e4cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 22025: 012e4424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 22026: 012b2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 22027: 003cab05 360 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 22028: 012e3d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 22029: 012e4f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 22030: 012e4862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 22031: 012aaca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 22032: 00879581 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 22032: 008794c9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 22033: 012b8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 22034: 0083b05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 22034: 0083afa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 22035: 005c1a99 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 22036: 00395ff9 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 22037: 012e5702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 22038: 00868fa5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 22039: 006bb375 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 22038: 00868eed 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 22039: 006bb2bd 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 22040: 005b8735 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 22041: 012e4b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 22042: 0080c46d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 22043: 00717c3d 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 22044: 0088bd6d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 22042: 0080c3b5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 22043: 00717b85 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 22044: 0088bcb5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 22045: 005f8545 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 22046: 012e5728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 22047: 005d7aa1 44 FUNC GLOBAL DEFAULT 12 arm_cpu_pauth_finalize │ │ │ │ 22048: 012e442a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 22049: 006bb3d1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 22050: 0082a155 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 22049: 006bb319 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 22050: 0082a09d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 22051: 005c7f39 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 22052: 012b69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 22053: 012e634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22054: 002c5a81 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 22055: 012b9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 22056: 00816d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 22057: 00832659 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 22056: 00816cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 22057: 008325a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 22058: 012e4950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 22059: 012b56dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 22060: 012e4226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 22061: 012e3ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 22062: 012e4362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 22063: 00745de1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 22063: 00745d29 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 22064: 012e4aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 22065: 011ed168 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 22066: 012e624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22067: 012e5424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 22068: 0083f829 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 22068: 0083f771 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 22069: 012b9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 22070: 012b3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 22071: 00890379 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 22072: 006bb449 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 22073: 00828ba1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 22074: 0084d97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 22071: 008902c1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 22072: 006bb391 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 22073: 00828ae9 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 22074: 0084d8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 22075: 010aa768 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 22076: 0117b258 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 22077: 00824e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 22077: 00824d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 22078: 012e631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 22079: 012a5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 22080: 012e4196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 22081: 012e496e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 22082: 011ed480 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 22083: 00855bf5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 22084: 0085aa81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 22083: 00855b3d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 22084: 0085a9c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 22085: 005cce25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 22086: 012e5e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 22087: 012e52fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 22088: 012bbc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 22089: 012ba454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 22090: 012c1fad 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 22091: 006c68a5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 22091: 006c67ed 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 22092: 012a9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 22093: 012e5106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 22094: 012ba604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 22095: 012bdd98 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 22096: 005b8905 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 22097: 0073fd35 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 22098: 0088a161 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 22099: 006c6a05 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 22100: 0080552d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 22097: 0073fc7d 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 22098: 0088a0a9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 22099: 006c694d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 22100: 00805475 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 22101: 011ed2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 22102: 006b7655 180 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 22102: 006b759d 180 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 22103: 012e5242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 22104: 012e4846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 22105: 008599bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 22106: 00717665 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 22105: 00859905 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 22106: 007175ad 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 22107: 012e4036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 22108: 00816a31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 22108: 00816979 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 22109: 012b5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 22110: 012e3f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 22111: 0077b59d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 22111: 0077b4e5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 22112: 012e4482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 22113: 011de508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 22114: 003a818d 336 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 22115: 00573819 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 22116: 005cac41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 22117: 004437f1 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 22118: 004ecf61 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 22119: 012b87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 22120: 012aaae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 22121: 0087518d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 22121: 008750d5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 22122: 012e54ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 22123: 002c5ab9 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 22124: 012b65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 22125: 005ff8c5 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 22126: 0084cc69 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 22127: 0086a565 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 22126: 0084cbb1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 22127: 0086a4ad 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 22128: 012e580a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 22129: 012e61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 22130: 012ac134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 22131: 012b568c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 22132: 00823d4d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 22132: 00823c95 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 22133: 012afde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 22134: 01207208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 22135: 012b78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 22136: 012e3d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 22137: 012e5592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 22138: 012a766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 22139: 0041e185 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 22140: 00589319 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 22141: 009d2290 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 22141: 009d21e8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 22142: 012e5aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 22143: 01207310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 22144: 00735725 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 22144: 0073566d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 22145: 012b0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 22146: 0058a0e1 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 22147: 0031165d 48 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 22148: 0120dfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 22149: 003a7b11 122 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 22150: 012e4234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 22151: 0053b9c5 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 22152: 012e6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 22153: 00398f45 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 22154: 0120e168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 22155: 012a6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 22156: 012a6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 22157: 0050e8fd 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 22158: 008119f1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 22158: 00811939 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 22159: 0120728c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 22160: 012b718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 22161: 012e5890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 22162: 0081466d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 22162: 008145b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 22163: 012a5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 22164: 012e5a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 22165: 012e5ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 22166: 00608b79 32 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 22167: 012e387c 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 22168: 0072c05d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 22168: 0072bfa5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 22169: 012e4158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 22170: 00391675 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 22171: 0059d3d1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 22172: 012e6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 22173: 0117acf8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 22174: 012b8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 22175: 0039a299 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 22176: 002f4271 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 22177: 006c1611 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 22177: 006c1559 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 22178: 011ed0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 22179: 012e4f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 22180: 012aa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 22181: 0120e0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 22182: 0074a5a5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 22182: 0074a4ed 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 22183: 012e42c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 22184: 005f3da9 66 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 22185: 012e4488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 22186: 0087cb45 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 22186: 0087ca8d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 22187: 012addd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 22188: 012e413a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 22189: 006c1669 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 22189: 006c15b1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ 22190: 012e5b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 22191: 00a6e7e0 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 22192: 007fe1c9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 22191: 00a6e738 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 22192: 007fe111 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 22193: 012e4ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 22194: 011ed3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 22195: 005ba691 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 22196: 012ae620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 22197: 002c76e5 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 22198: 012e3e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 22199: 012e4fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 22200: 006be6dd 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 22200: 006be625 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 22201: 012afab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 22202: 012a7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 22203: 0070ea41 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 22203: 0070e989 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 22204: 005f8571 150 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 22205: 006c16d5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 22205: 006c161d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 22206: 011ed270 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 22207: 006be7b9 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 22207: 006be701 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 22208: 012e42aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 22209: 00328a19 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 22210: 0050c855 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 22211: 002e8611 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 22212: 012e58e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 22213: 005baf2d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ 22214: 004d92e1 52 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_iommufd │ │ │ │ - 22215: 0076dc11 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 22215: 0076db59 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 22216: 0121da20 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 22217: 0052db69 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 22218: 012b7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 22219: 00892a91 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 22219: 008929d9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 22220: 012a98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 22221: 011e8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 22222: 0080dd55 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 22222: 0080dc9d 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 22223: 004e6f2d 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 22224: 00815819 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 22224: 00815761 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 22225: 0056c565 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 22226: 007be451 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 22226: 007be399 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 22227: 012bb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 22228: 004fafcd 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 22229: 00896569 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 22229: 008964b1 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 22230: 012e6674 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 22231: 003889b1 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 22232: 00516ded 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 22233: 0032c1d1 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 22234: 006be8bd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 22234: 006be805 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ 22235: 005caf6d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 22236: 012a8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 22237: 005ca195 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 22238: 012e44e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 22239: 008541fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 22239: 00854145 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 22240: 003ca9e1 120 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 22241: 012e6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22242: 002f560d 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 22243: 00477c05 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 22244: 012b5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 22245: 012b9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 22246: 012aeda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ @@ -22252,351 +22252,351 @@ │ │ │ │ 22248: 011dd8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 22249: 012e4162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 22250: 012aa1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 22251: 005b9ba9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 22252: 012e5b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 22253: 002c45e1 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 22254: 0117ba4c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 22255: 0088ae91 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 22255: 0088add9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 22256: 002c5035 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 22257: 012e4a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 22258: 0082ab2d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 22258: 0082aa75 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 22259: 012ac534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 22260: 012e6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22261: 012b9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 22262: 007812d1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 22262: 00781219 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 22263: 012b0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 22264: 012bc378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 22265: 011ea384 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ 22266: 005b02b5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 22267: 005d2145 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 22268: 012e4aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 22269: 011dd068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 22270: 005cb969 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 22271: 012e4f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 22272: 00819a55 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 22272: 0081999d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 22273: 012ad3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 22274: 008089ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 22274: 008088f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 22275: 012e4d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 22276: 005c8e85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 22277: 005f6451 372 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 22278: 012e617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 22279: 005f65c5 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 22280: 0117a398 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 22281: 012e5c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 22282: 012a9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 22283: 012aa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 22284: 003b50a5 548 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 22285: 006dd8ad 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 22286: 00731d5d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 22287: 00749475 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 22288: 00836d0d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 22285: 006dd7f5 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 22286: 00731ca5 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 22287: 007493bd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 22288: 00836c55 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 22289: 0031a5cd 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 22290: 012e5cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 22291: 0085dab5 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 22291: 0085d9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 22292: 012b98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 22293: 006dd9e9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 22293: 006dd931 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 22294: 012ab934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 22295: 005b4f71 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 22296: 012a7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 22297: 006dd919 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 22297: 006dd861 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ 22298: 005b1029 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 22299: 005b18a1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 22300: 012e3c60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 22301: 008179f1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 22302: 007b8065 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 22301: 00817939 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 22302: 007b7fad 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 22303: 005b1bcd 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 22304: 012b9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 22305: 003f4c91 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 22306: 012bd6c8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 22307: 006dd981 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 22308: 0089aced 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 22307: 006dd8c9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 22308: 0089ac35 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 22309: 012b12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 22310: 007af781 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 22310: 007af6c9 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 22311: 004abc19 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 22312: 012e59e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 22313: 01155a40 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 22314: 012bd1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 22315: 012e4ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 22316: 012ba564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 22317: 0047830d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 22318: 002fb865 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 22319: 005a048d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 22320: 0043baf1 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 22321: 012e5668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 22322: 008065f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 22322: 00806541 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 22323: 012a63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 22324: 006ced1d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 22324: 006cec65 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 22325: 012b7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 22326: 0073caf9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 22326: 0073ca41 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 22327: 002bde91 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 22328: 0086c755 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 22328: 0086c69d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 22329: 012aae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 22330: 00846995 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 22330: 008468dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 22331: 012af370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 22332: 012b32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 22333: 012b8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 22334: 00738c71 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 22334: 00738bb9 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 22335: 012b4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 22336: 005875a9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 22337: 012b519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 22338: 006cef15 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 22338: 006cee5d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 22339: 012e5ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 22340: 012e5a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 22341: 006d69e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 22341: 006d692d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 22342: 003365fd 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 22343: 0053e62d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 22344: 0033555d 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 22345: 004aae91 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 22346: 012ad434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 22347: 0072db8d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 22348: 00890f05 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 22347: 0072dad5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 22348: 00890e4d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 22349: 012e5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 22350: 00855ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 22351: 006d68f5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 22350: 00855bed 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 22351: 006d683d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 22352: 012e45a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 22353: 00389499 108 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 22354: 002d31a5 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 22355: 002c5215 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 22356: 012e45fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 22357: 00573805 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 22358: 004a1cc1 268 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ 22359: 012e4100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 22360: 012e4290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 22361: 012b4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 22362: 012bb454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 22363: 00500339 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 22364: 00442fa9 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 22365: 0084f2f5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 22365: 0084f23d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 22366: 012e3d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 22367: 002b53c5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 22368: 006d696d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 22368: 006d68b5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 22369: 012aabf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 22370: 012e6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 22371: 008998a9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 22372: 0075676d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 22371: 008997f1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 22372: 007566b5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 22373: 012e5172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 22374: 007ffdd1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 22375: 007f63ad 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 22374: 007ffd19 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 22375: 007f62f5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 22376: 012e5f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 22377: 012a5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ 22378: 005f3d69 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 22379: 00743439 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 22380: 00885ca5 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 22381: 00826675 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 22382: 00887e35 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 22379: 00743381 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 22380: 00885bed 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 22381: 008265bd 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 22382: 00887d7d 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 22383: 012e5090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 22384: 012afc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 22385: 00765f59 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 22385: 00765ea1 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 22386: 002f8f69 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 22387: 01208c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 22388: 012a63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 22389: 00546e81 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 22390: 012e425a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 22391: 012b789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 22392: 00701731 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 22392: 00701679 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 22393: 0056f405 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 22394: 0059ccc1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 22395: 0043f8a9 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 22396: 012e4188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 22397: 0084b47d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 22398: 00764d25 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 22397: 0084b3c5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 22398: 00764c6d 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 22399: 012e39a3 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 22400: 007d0ac1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 22400: 007d0a09 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 22401: 003c53b5 74 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 22402: 0032737d 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 22403: 003df54d 76 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 22404: 0117a8b4 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 22405: 0085336d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 22405: 008532b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 22406: 012a89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 22407: 012e478a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 22408: 012bbde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 22409: 0074dc95 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 22409: 0074dbdd 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 22410: 005bd6d9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 22411: 012e59fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 22412: 012e6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 22413: 012e4f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 22414: 012b6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 22415: 012e3d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 22416: 0117ab84 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 22417: 005cbef5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 22418: 00440695 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 22419: 012e55bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 22420: 01159c18 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 22421: 01211810 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 22422: 00827a89 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 22422: 008279d1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 22423: 0041f965 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 22424: 0121b764 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 22425: 00732065 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 22425: 00731fad 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 22426: 0051ce49 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 22427: 003b5c95 190 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 22428: 002bc2a1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 22429: 005ce959 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 22430: 012ad6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22431: 005413d9 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 22432: 012e61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 22433: 005b26e5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 22434: 012e60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 22435: 012e55ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 22436: 0056c019 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 22437: 012b5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 22438: 005d2ab1 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 22439: 007869c1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 22440: 0075c8e9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 22441: 0076178d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 22439: 00786909 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 22440: 0075c831 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 22441: 007616d5 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 22442: 011efcb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 22443: 012af5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 22444: 0077a621 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 22444: 0077a569 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 22445: 012a8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 22446: 0121b8ec 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 22447: 0072eb19 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 22447: 0072ea61 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 22448: 012e6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 22449: 00470c61 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 22450: 012e5af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 22451: 005973a9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 22452: 00712231 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 22453: 0087ef71 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 22452: 00712179 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 22453: 0087eeb9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 22454: 012e4198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 22455: 005cdf41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 22456: 012a784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 22457: 011efc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 22458: 002ca641 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 22459: 012e6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 22460: 012a66b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 22461: 002ca55d 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 22462: 012bb224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 22463: 012e4880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22464: 012e6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22465: 012aab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22466: 00739971 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22466: 007398b9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22467: 00aa6084 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22468: 012b68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22469: 007fa565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22469: 007fa4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 22470: 004d3b25 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 22471: 00834121 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22471: 00834069 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22472: 012b8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22473: 0083cab1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22474: 0088c54d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22473: 0083c9f9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22474: 0088c495 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22475: 012e48c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22476: 012e42f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22477: 012e43f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22478: 012b96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22479: 006b9b71 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22479: 006b9ab9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22480: 012a510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22481: 0077ae29 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22482: 00846675 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22483: 00847f01 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22481: 0077ad71 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22482: 008465bd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22483: 00847e49 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22484: 012e3c4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22485: 012e58a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22486: 0067e66d 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22487: 00801d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22486: 0067e5b5 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22487: 00801cd5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22488: 012e5620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22489: 0117a81c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22490: 003b7925 272 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22491: 006b9ae5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22491: 006b9a2d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22492: 012b7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22493: 012e3cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22494: 012b3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22495: 012a780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22496: 012a61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22497: 012e5e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22498: 00807f89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22498: 00807ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22499: 012e6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 22500: 005ce23d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 22501: 005b287d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22502: 012e474c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22503: 012b8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22504: 0055fd89 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22505: 004d2ff9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 22506: 012e4f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22507: 012b0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22508: 012a69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 22509: 012e5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22510: 008152d1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22510: 00815219 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22511: 012e4d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22512: 00820395 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22513: 006bf9f5 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22512: 008202dd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22513: 006bf93d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22514: 012e452c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22515: 00817b61 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22516: 0087b8b1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22515: 00817aa9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22516: 0087b7f9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22517: 0055a235 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22518: 011f4fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ 22519: 0059df5d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22520: 00878ce9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22521: 00819969 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22522: 008381ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22523: 006bfa49 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22520: 00878c31 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22521: 008198b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22522: 008380f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22523: 006bf991 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22524: 012a8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22525: 012a74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22526: 0121d6e0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22527: 012e4b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22528: 012e4152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22529: 011f4f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22530: 012afeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22531: 012e53c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22532: 012b2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22533: 00822a71 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22533: 008229b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22534: 012e5644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22535: 00535b05 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22536: 012e3f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22537: 006d08a5 94 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22537: 006d07ed 94 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22538: 00328629 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22539: 012ba0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22540: 012e5ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22541: 012b2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22542: 006cdbfd 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22543: 006bfab1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22542: 006cdb45 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22543: 006bf9f9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22544: 005043bd 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22545: 00556559 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22546: 011f4eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22547: 007f82f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22547: 007f8239 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 22548: 005fffdd 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22549: 01217a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22550: 0114cb3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22551: 012e3ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22552: 007ab35d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22553: 0087d8e9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22552: 007ab2a5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22553: 0087d831 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22554: 002be969 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 22555: 002e879d 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 22556: 005a0269 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22557: 00832669 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22558: 006cdcad 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22557: 008325b1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22558: 006cdbf5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22559: 012e40c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22560: 012adb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22561: 0047ae99 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22562: 0087f5c1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22563: 008986d5 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22562: 0087f509 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22563: 0089861d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22564: 012e3c6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22565: 012b67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 22566: 012a7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22567: 012a8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22568: 008197b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22569: 0083fbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22570: 0085b6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22571: 00852d09 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22572: 00759eb5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22568: 008196f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22569: 0083fb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22570: 0085b625 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22571: 00852c51 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22572: 00759dfd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22573: 012bc980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 22574: 005c7fe9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22575: 011f9b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22576: 012bb404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22577: 00890fa9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22577: 00890ef1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22578: 002fd091 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 22579: 00600ac9 52 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22580: 00418541 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22581: 00830149 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22581: 00830091 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22582: 012b694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22583: 012e3888 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22584: 0083e08d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22584: 0083dfd5 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22585: 00331069 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22586: 012bb0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22587: 011f9a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22588: 00a6e7c8 4 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid_len │ │ │ │ - 22589: 0082aa61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22588: 00a6e720 4 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid_len │ │ │ │ + 22589: 0082a9a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22590: 0043b021 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22591: 00706c2d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 22591: 00706b75 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 22592: 0052d7a5 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22593: 012b566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22594: 00571c49 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22595: 012e5262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22596: 012bb474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22597: 00456645 252 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22598: 012e4e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -22606,42 +22606,42 @@ │ │ │ │ 22602: 012e6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22603: 012e4dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22604: 012ada94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22605: 012e6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22606: 012e4d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22607: 00619a69 4768 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22608: 012e3d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22609: 0084c641 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22609: 0084c589 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22610: 012e555a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ 22611: 011f99fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22612: 0087f4d5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22612: 0087f41d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22613: 012b1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22614: 0085b665 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22614: 0085b5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22615: 012a9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22616: 0072b549 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22616: 0072b491 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22617: 012e3c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22618: 008813b1 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22618: 008812f9 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22619: 012e5bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22620: 012b069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22621: 002fc2b9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22622: 011f4e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22623: 00894515 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22623: 0089445d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22624: 012badd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22625: 012b4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22626: 012b37a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22627: 012b1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22628: 00588211 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22629: 005171f5 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22630: 0085c061 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22631: 007043c9 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22630: 0085bfa9 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22631: 00704311 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22632: 011f4dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22633: 012bbe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22634: 012a62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22635: 011d2044 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22636: 0080d411 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22636: 0080d359 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22637: 012b24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22638: 0032cd8d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22639: 012e5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22640: 012a6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22641: 012e5226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22642: 012b26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22643: 012b5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -22654,276 +22654,276 @@ │ │ │ │ 22650: 005c9f41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22651: 012ae7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22652: 012e4e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22653: 00639b8d 300 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22654: 012b4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22655: 012e5b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22656: 011f4d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22657: 00817039 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22657: 00816f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22658: 002c75c5 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22659: 01211b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22660: 007fb4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22660: 007fb425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22661: 012e56b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22662: 012e5ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22663: 012e5480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22664: 011f9ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22665: 012ac394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22666: 012b2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22667: 012b98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22668: 012bb334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22669: 0088d6cd 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22669: 0088d615 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22670: 012e625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22671: 00808f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22671: 00808eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22672: 012b2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22673: 00574939 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22674: 012e3d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22675: 00723cfd 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22675: 00723c45 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22676: 011f5b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22677: 00856b61 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22677: 00856aa9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22678: 012e5b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22679: 012e4f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 22680: 005a1451 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22681: 012e4f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22682: 00832c4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22682: 00832b95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22683: 012a7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22684: 012a59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22685: 00890791 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22685: 008906d9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22686: 012e5e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22687: 012af780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22688: 00896fdd 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22689: 007b4841 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22690: 0082e9dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22688: 00896f25 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22689: 007b4789 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22690: 0082e925 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22691: 012e3dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22692: 005e32b1 1928 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22693: 0117ab44 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22694: 002b4721 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22695: 012e6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22696: 002b6c79 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 22697: 00600935 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22698: 012b042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22699: 012191c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22700: 012e6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22701: 005cfcb5 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22702: 012e56fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 22703: 009f407c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22704: 0088a3fd 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22705: 00885a29 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22706: 00844bc9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22707: 00817291 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22703: 009f3fd4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22704: 0088a345 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22705: 00885971 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22706: 00844b11 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22707: 008171d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ 22708: 00600099 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22709: 011ffcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22710: 00827fe1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22710: 00827f29 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22711: 012bd9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22712: 0083fe05 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22712: 0083fd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22713: 0033db91 124 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22714: 002b9955 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22715: 012af400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22716: 009f4074 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22717: 0078bc89 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22716: 009f3fcc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22717: 0078bbd1 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22718: 0041b6a9 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22719: 012b5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22720: 002adc49 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22721: 012e5216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22722: 011ffc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22723: 012e4fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22724: 012b2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22725: 0082994d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22725: 00829895 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22726: 012b33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22727: 0083fd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22728: 007febc5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22727: 0083fc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22728: 007feb0d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22729: 012e5048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22730: 012b5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22731: 007557d9 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22731: 00755721 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22732: 005d2bc1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22733: 0032d479 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22734: 012b8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 22735: 0052d9ad 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22736: 012e3d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22737: 012b9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22738: 012e53e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22739: 012b3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22740: 00729561 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22740: 007294a9 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22741: 0043b829 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22742: 00784c5d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22742: 00784ba5 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22743: 012e4448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22744: 002a507d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22745: 012e46fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22746: 011ffbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22747: 012ba444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22748: 011f1914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22749: 012e4ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22750: 012e6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22751: 00835885 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22751: 008357cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 22752: 0052c71d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22753: 012e40ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22754: 005736a5 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22755: 00669a2d 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22755: 006699f9 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22756: 01205ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22757: 012e3c1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22758: 012afb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 22759: 012e5902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22760: 012ba154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22761: 011f1890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22762: 012bd698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22763: 012ab0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22764: 006d1de5 428 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22765: 0073de95 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22764: 006d1d2d 428 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22765: 0073dddd 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22766: 00549b49 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22767: 006d1da5 64 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22767: 006d1ced 64 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22768: 012e3d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22769: 012e5ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22770: 00881231 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22770: 00881179 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22771: 012a8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22772: 012b05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22773: 012bb3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22774: 012b2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22775: 005b85b1 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22776: 012e4f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22777: 007ef449 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22777: 007ef391 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22778: 00316479 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22779: 012b4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22780: 012e471e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22781: 012e412c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 22782: 005ffc8d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22783: 002cb099 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22784: 01177b1c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22785: 005b4c01 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22786: 012ac5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 22787: 005bef09 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22788: 012b741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22789: 011ef688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22790: 00853bd1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22791: 00879599 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22790: 00853b19 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22791: 008794e1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22792: 002c71ad 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22793: 002bb621 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22794: 00519409 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22795: 012e4064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22796: 00a8318c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22796: 00a830e4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22797: 012e6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22798: 00597665 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22799: 012ad114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 22800: 012e3880 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22801: 00535c65 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22802: 012b29c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22803: 012bbe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22804: 0052548d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22805: 012b5bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22806: 00872c55 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22807: 006d60fd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22808: 00743145 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22806: 00872b9d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22807: 006d6045 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22808: 0074308d 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22809: 00532511 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22810: 012b8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22811: 011ef604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22812: 0084dd99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22812: 0084dce1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22813: 012e4224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22814: 012e5d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22815: 012bbd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22816: 012afec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22817: 012a8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 22818: 005b4d51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22819: 00890199 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22820: 0072cfe5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22819: 008900e1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22820: 0072cf2d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22821: 00573e55 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 22822: 0052995d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22823: 012e46c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22824: 0089db85 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22824: 0089dacd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22825: 010a7e1c 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22826: 012e405e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22827: 00776bc1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22828: 0073558d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22827: 00776b09 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22828: 007354d5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22829: 0121dbe4 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22830: 002f38ed 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22831: 008017c9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22831: 00801711 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 22832: 0051ae9d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22833: 006f29c9 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22834: 0076f015 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22833: 006f2911 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22834: 0076ef5d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22835: 00554c01 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22836: 012e61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22837: 0086a8a9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22837: 0086a7f1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22838: 011dcabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22839: 011d1638 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 22840: 012a8950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22841: 012e6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22842: 0051a6bd 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22843: 00720831 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22844: 0085b719 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22843: 00720779 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22844: 0085b661 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22845: 012e4ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 22846: 005ff741 60 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ 22847: 0051b035 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22848: 012e5b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22849: 0082fe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22849: 0082fd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22850: 012e3f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22851: 0076c1e9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22851: 0076c131 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22852: 012bafb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22853: 012e6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ - 22854: 006da24d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ + 22854: 006da195 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ 22855: 012e6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22856: 00889a29 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22856: 00889971 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 22857: 005c7541 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22858: 007f3f19 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22858: 007f3e61 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 22859: 0051af51 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22860: 012bc478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22861: 006e0a81 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22861: 006e09c9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22862: 012b63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22863: 012af310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22864: 012e4c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22865: 012e4338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 22866: 00600945 320 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22867: 012b82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22868: 012e3c30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22869: 006e0bcd 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22870: 00846f95 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22871: 008a13d1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22869: 006e0b15 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22870: 00846edd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22871: 008a1319 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22872: 012e5e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22873: 0082276d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22874: 0085ce35 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22873: 008226b5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22874: 0085cd7d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22875: 0051a705 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22876: 0072b101 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22877: 00764b45 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22878: 0084d905 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22879: 0074db05 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22880: 006e0af5 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22876: 0072b049 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22877: 00764a8d 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22878: 0084d84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22879: 0074da4d 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22880: 006e0a3d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22881: 002f7015 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 22882: 002e8051 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22883: 00814bb9 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22883: 00814b01 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 22884: 012e5596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22885: 0083f9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22886: 00860295 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22885: 0083f915 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22886: 008601dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22887: 012b075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22888: 012b5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22889: 0076e8dd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22889: 0076e825 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22890: 012b92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22891: 011d9b98 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22892: 0041e17d 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22893: 0054bd1d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 22894: 012e683a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 22895: 006e0b65 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22896: 0083d9d5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22895: 006e0aad 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22896: 0083d91d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22897: 012e3ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22898: 012e57b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22899: 008751f9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22899: 00875141 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22900: 01206d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22901: 0055a305 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22902: 0081613d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22902: 00816085 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22903: 011edb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22904: 007e6c35 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22905: 007667d1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22904: 007e6b7d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22905: 00766719 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22906: 00446581 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22907: 00731525 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22908: 006d1241 144 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22907: 0073146d 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22908: 006d1189 144 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22909: 003ea881 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22910: 01206ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22911: 012e56ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22912: 012e531c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22913: 00762829 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22913: 00762771 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22914: 012e684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22915: 005b86ad 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 22916: 005de00d 100 FUNC GLOBAL DEFAULT 12 raw_read │ │ │ │ - 22917: 008108bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22918: 006af3a5 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22917: 00810805 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22918: 006af309 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22919: 012e4c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22920: 012025b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22921: 011dca38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22922: 004acce5 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22923: 012e613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22924: 00541901 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22925: 012e465a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22931,304 +22931,304 @@ │ │ │ │ 22927: 012add24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22928: 012e519e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22929: 003b4999 58 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22930: 012e435e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22931: 012aa998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22932: 012e4c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22933: 012e3c1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22934: 006d1f91 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22934: 006d1ed9 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22935: 012e4ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22936: 005ed275 1456 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22937: 012e5bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22938: 0084caa9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22938: 0084c9f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22939: 012b787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22940: 012e5b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 22941: 005cad2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22942: 012bb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22943: 012e608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22944: 0056ca9d 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22945: 00804099 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22945: 00803fe1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 22946: 005ccc79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 22947: 00887971 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22947: 008878b9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22948: 012a6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22949: 0043e4ad 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22950: 003b42e1 164 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22951: 012e6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22952: 00442ba5 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22953: 00581395 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22954: 0086b775 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22954: 0086b6bd 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22955: 0117aea4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22956: 006b7709 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22956: 006b7651 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22957: 002932fd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22958: 012aa2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22959: 007b7ff5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22960: 00817511 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22959: 007b7f3d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22960: 00817459 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22961: 012e420a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22962: 012a77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ 22963: 005d7b65 44 FUNC GLOBAL DEFAULT 12 kvm_arm_set_cpu_features_from_host │ │ │ │ - 22964: 0082354d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22964: 00823495 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 22965: 00520c09 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22966: 005d25c5 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22967: 004a530d 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22968: 012e571e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 22969: 006fdd69 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 22969: 006fdcb1 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 22970: 012a6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22971: 012e511a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22972: 012e5bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22973: 012b723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22974: 012b8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22975: 005cd129 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 22976: 012b644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22977: 008a0ff9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22977: 008a0f41 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22978: 012bcfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22979: 012a6540 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22980: 012a6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22981: 00380309 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22982: 012ab8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22983: 012b93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22984: 01206b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ 22985: 012ab124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22986: 007313ad 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22986: 007312f5 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22987: 012e421e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22988: 012bc6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22989: 012e56ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 22990: 012b3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22991: 007f9b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22991: 007f9ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22992: 00294901 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 22993: 01206ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22994: 012b76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22995: 00693e01 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22996: 006c6135 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22995: 00693d65 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22996: 006c607d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22997: 012e5368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22998: 0044601d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22999: 012a6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 23000: 01206a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 23001: 00842b11 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 23001: 00842a59 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 23002: 005ff44d 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 23003: 012b3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 23004: 012b7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 23005: 012e6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 23006: 012afc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 23007: 012e4060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 23008: 006c6275 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 23008: 006c61bd 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ 23009: 005ff271 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 23010: 012e59a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 23011: 0070ee15 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 23011: 0070ed5d 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 23012: 0055c85d 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 23013: 003972b5 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 23014: 00292c0d 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 23015: 012b4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 23016: 012e412a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 23017: 012aebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 23018: 0076d2a5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 23018: 0076d1ed 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 23019: 012bb0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 23020: 005ce139 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ 23021: 012069c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 23022: 0072ea01 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 23022: 0072e949 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 23023: 012a9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 23024: 002f55c9 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 23025: 012e4b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 23026: 012e41be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 23027: 012e5e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 23028: 012aaad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 23029: 005ff35d 116 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 23030: 002b7941 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 23031: 012e4fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 23032: 012e4540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 23033: 012b3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 23034: 012b56cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 23035: 00889df9 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 23036: 00890c41 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 23037: 00817219 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 23035: 00889d41 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 23036: 00890b89 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 23037: 00817161 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 23038: 012e4248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 23039: 012e4e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 23040: 012b5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 23041: 012a5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 23042: 012b78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 23043: 012e5774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 23044: 0076f215 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 23044: 0076f15d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 23045: 012b5d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 23046: 012e520e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 23047: 012b6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 23048: 00447129 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 23049: 012e5924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 23050: 012b775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 23051: 012b9a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 23052: 00842da1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 23052: 00842ce9 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 23053: 005cfe8d 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 23054: 012e5820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 23055: 012b25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 23056: 012a6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 23057: 006dcbb1 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 23057: 006dcaf9 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 23058: 0032de3d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 23059: 011e8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 23060: 012e513c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 23061: 007e81cd 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 23061: 007e8115 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 23062: 012e49a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 23063: 012aef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 23064: 00393269 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 23065: 007f7221 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 23065: 007f7169 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 23066: 012e4e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 23067: 005f7051 258 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 23068: 011dc9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 23069: 012aecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 23070: 012e48cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 23071: 0072c369 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 23071: 0072c2b1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 23072: 012bdbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 23073: 00596af9 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 23074: 002e8809 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 23075: 002c6b59 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 23076: 012af060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 23077: 012e6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 23078: 012a9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 23079: 0089def1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 23079: 0089de39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 23080: 012a6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 23081: 012e5856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 23082: 002b3719 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 23083: 012e4ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 23084: 00600c2d 54 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 23085: 00847cfd 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 23085: 00847c45 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 23086: 012b2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 23087: 012c227c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 23088: 006652c1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 23089: 00a59818 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 23089: 00a59770 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 23090: 00600bbd 56 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 23091: 012bd688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 23092: 0074e4ad 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 23093: 007614cd 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 23092: 0074e3f5 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 23093: 00761415 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 23094: 0120eab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 23095: 006b67f9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 23095: 006b6741 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ 23096: 0052d5e9 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 23097: 0120eed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 23098: 0087b841 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 23098: 0087b789 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 23099: 0120ecc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 23100: 012e5ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 23101: 012b2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 23102: 00851e41 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 23103: 008074c9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 23102: 00851d89 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 23103: 00807411 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 23104: 0054d6c9 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 23105: 00600bf5 54 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 23106: 012e47da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 23107: 012b4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 23108: 012b1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 23109: 0072d7fd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 23110: 00827055 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 23111: 0083f2ed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 23109: 0072d745 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 23110: 00826f9d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 23111: 0083f235 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 23112: 012e4292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 23113: 012a4f4c 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 23114: 012a9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 23115: 0085cbd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 23115: 0085cb21 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 23116: 012e56e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 23117: 012e567c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 23118: 012e4ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 23119: 0041bed9 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 23120: 008190e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 23121: 006b6861 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 23120: 00819029 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 23121: 006b67a9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 23122: 002fd26d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 23123: 012ac184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 23124: 00855615 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 23124: 0085555d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 23125: 012e3e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 23126: 012e4936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 23127: 00541799 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 23128: 012e3eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 23129: 0086adbd 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 23129: 0086ad05 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 23130: 012b3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 23131: 0085b3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 23131: 0085b319 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 23132: 012e3dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23133: 012b4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 23134: 012e5b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 23135: 012a5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 23136: 005dfc29 268 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 23137: 012a6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 23138: 012e4254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 23139: 0059e4d1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 23140: 012e596c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 23141: 012e4f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 23142: 012a7d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 23143: 012e4f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 23144: 005cde8d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 23145: 005d7a49 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sme_finalize │ │ │ │ - 23146: 0089054d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 23146: 00890495 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 23147: 012e4cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 23148: 012b0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 23149: 00660179 66 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ 23150: 005ff1c9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 23151: 00559441 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 23152: 0088a375 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 23152: 0088a2bd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 23153: 012ad814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 23154: 005ff19d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 23155: 012aef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 23156: 012e60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 23157: 012e5198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 23158: 012e6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23159: 012e436e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 23160: 007e6fed 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 23160: 007e6f35 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 23161: 005b851d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 23162: 008474a1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 23162: 008473e9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 23163: 0056caf9 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 23164: 012b661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 23165: 002dc219 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 23166: 0072c509 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 23166: 0072c451 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 23167: 00503ecd 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 23168: 012e43a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 23169: 005fa311 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 23170: 012b3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 23171: 002c42f1 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 23172: 00550da9 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 23173: 0074cc19 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 23173: 0074cb61 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 23174: 004df49d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 23175: 005fa5e5 316 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ 23176: 005ff1c5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 23177: 012e426e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 23178: 012a5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 23179: 012b40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 23180: 012b1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 23181: 012e5824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 23182: 00739085 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 23182: 00738fcd 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 23183: 0120ea2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ 23184: 005fa471 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 23185: 008191bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 23185: 00819105 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 23186: 0120ee4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ 23187: 005c8bf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 23188: 002e25b5 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 23189: 012e5920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 23190: 012abaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 23191: 012b88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 23192: 0120ec3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 23193: 008813a9 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 23193: 008812f1 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 23194: 004df575 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 23195: 012b048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 23196: 012acd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 23197: 012abe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 23198: 008998bd 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 23199: 00878a7d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 23198: 00899805 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 23199: 008789c5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 23200: 012bc67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 23201: 002b47e1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 23202: 00302f79 628 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 23203: 00442305 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 23204: 0033849d 488 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 23205: 012e524a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 23206: 002c6f15 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 23207: 005ff199 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 23208: 00846a21 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 23208: 00846969 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 23209: 005fa529 186 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 23210: 012b731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 23211: 00a5d648 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 23211: 00a5d5a0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 23212: 012e415e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 23213: 012ad594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 23214: 012b4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 23215: 00777a81 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 23215: 007779c9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 23216: 005ff16d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 23217: 012ad9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 23218: 0121a7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ 23219: 004df509 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 23220: 005ccb0d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 23221: 004abdfd 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 23222: 00524109 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 23223: 0086f1bd 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 23223: 0086f105 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 23224: 0121a8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ 23225: 0052a8b5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 23226: 012ab074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 23227: 012e5906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 23228: 012e470c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 23229: 012e57c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 23230: 012b9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -23240,56 +23240,56 @@ │ │ │ │ 23236: 012b1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 23237: 00293171 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 23238: 012e5bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 23239: 005ff195 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 23240: 012e3d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 23241: 004d3a25 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 23242: 012e4ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 23243: 00805fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 23243: 00805ef9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 23244: 012e4a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 23245: 012aaec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 23246: 0121a870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 23247: 012ac604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 23248: 012bbcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 23249: 011e9d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 23250: 002edfb9 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 23251: 002ecc29 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 23252: 012aea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 23253: 0032d551 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 23254: 00785505 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 23254: 0078544d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 23255: 012b2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 23256: 011e9cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 23257: 012abf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 23258: 00849335 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 23258: 0084927d 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 23259: 012e3e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 23260: 0073072d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 23261: 007f9a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 23260: 00730675 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 23261: 007f99e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 23262: 012b27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 23263: 012e51e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 23264: 012e5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 23265: 002fd589 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 23266: 006c987d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 23266: 006c97c5 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 23267: 012aedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 23268: 012e5304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 23269: 012e3f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 23270: 0077aa19 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 23270: 0077a961 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 23271: 012e59c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 23272: 012ad2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 23273: 0121a660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 23274: 00380041 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 23275: 011f9c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 23276: 012a9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 23277: 00530951 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 23278: 012e5698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 23279: 012e4700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 23280: 012a57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 23281: 0121a768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 23282: 012b785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 23283: 0087fd09 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 23284: 0075f76d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 23283: 0087fc51 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 23284: 0075f6b5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 23285: 012aa390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 23286: 002b4661 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 23287: 011f9c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 23288: 012acee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 23289: 012a6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 23290: 012a4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 23291: 012b4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ @@ -23302,18 +23302,18 @@ │ │ │ │ 23298: 012b063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 23299: 0063ad85 46 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 23300: 012e5b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 23301: 0057aa05 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 23302: 0121a6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 23303: 005cd4e1 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 23304: 012a66f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 23305: 00859981 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 23305: 008598c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 23306: 012e5988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 23307: 00305111 1008 FUNC GLOBAL DEFAULT 12 build_append_pcihp_slots │ │ │ │ - 23308: 007e4125 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 23308: 007e406d 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 23309: 012e4ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23310: 011f9b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ 23311: 005219f1 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 23312: 012bd244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 23313: 011e4a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 23314: 012bbe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 23315: 012af110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ @@ -23324,19 +23324,19 @@ │ │ │ │ 23320: 012e5d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 23321: 0117a974 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 23322: 012b2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 23323: 012b651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 23324: 005a1d5d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 23325: 00506a91 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 23326: 002b7e21 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 23327: 007fa30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 23327: 007fa255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 23328: 012e45d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 23329: 012d3ce4 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 23330: 012a8a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 23331: 00841521 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 23331: 00841469 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 23332: 012bc258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 23333: 0041e181 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 23334: 004338b9 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 23335: 012e68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 23336: 012e5a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 23337: 0058570d 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 23338: 00339131 252 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -23347,41 +23347,41 @@ │ │ │ │ 23343: 012e5d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 23344: 011de8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 23345: 0032a74d 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 23346: 012b31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 23347: 012a9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 23348: 005f6751 186 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ 23349: 005f680d 194 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 23350: 0082850d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 23351: 006dd371 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 23350: 00828455 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 23351: 006dd2b9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 23352: 012e3894 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 23353: 012e3db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 23354: 012e3f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 23355: 012e5ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 23356: 012b693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 23357: 012bbdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 23358: 012e582a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 23359: 012bbe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 23360: 012aefe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 23361: 011e0164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 23362: 006dd599 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 23362: 006dd4e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 23363: 0038c079 180 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 23364: 00816f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 23365: 0087ac25 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 23364: 00816ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 23365: 0087ab6d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 23366: 012e41d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 23367: 00780abd 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 23367: 00780a05 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 23368: 012b3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 23369: 012b0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 23370: 003108a5 332 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 23371: 002b8ddd 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 23372: 0070fa59 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 23372: 0070f9a1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 23373: 012e5992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 23374: 012b9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 23375: 012e39a6 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 23376: 00899c59 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 23376: 00899ba1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 23377: 012bb590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 23378: 012a5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 23379: 012e6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 23380: 012e4dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 23381: 003b7919 12 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ 23382: 012b59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 23383: 0041bbc5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -23390,17 +23390,17 @@ │ │ │ │ 23386: 0041bb61 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 23387: 012e4fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 23388: 012a6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 23389: 002f60b9 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 23390: 0043b5e9 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 23391: 012b35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 23392: 00328515 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 23393: 0078b4ed 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 23394: 0082e819 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 23395: 0075f78d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 23393: 0078b435 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 23394: 0082e761 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 23395: 0075f6d5 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 23396: 012b92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 23397: 002f8e1d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 23398: 012e4a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 23399: 011f6f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 23400: 012e634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 23401: 005ff719 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 23402: 011e9388 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ @@ -23411,42 +23411,42 @@ │ │ │ │ 23407: 012ae9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 23408: 012e48b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 23409: 005fee19 564 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 23410: 005cddbd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 23411: 011f6eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 23412: 012e425c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 23413: 012b4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 23414: 007fab41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 23414: 007faa89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 23415: 0052d7dd 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 23416: 00600f11 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 23417: 012a5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 23418: 01209620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 23419: 012a69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 23420: 006c6eb1 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 23420: 006c6df9 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 23421: 011da750 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 23422: 0080d5e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 23422: 0080d52d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 23423: 012e4cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 23424: 006cb7fd 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 23424: 006cb745 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 23425: 012bbd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 23426: 012e5a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 23427: 006c6efd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 23427: 006c6e45 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 23428: 012e54ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 23429: 012e63b0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 23430: 0080eda9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 23431: 008807c9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 23432: 006d0aa1 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 23433: 0089b769 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 23430: 0080ecf1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 23431: 00880711 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 23432: 006d09e9 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 23433: 0089b6b1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 23434: 012e600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 23435: 012b3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 23436: 012b9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 23437: 011f6e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 23438: 002e7759 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 23439: 005b2a39 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 23440: 012b76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 23441: 006cb971 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 23441: 006cb8b9 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 23442: 012e5f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 23443: 012a56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 23444: 012bba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ 23445: 0052d971 58 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 23446: 012e5dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 23447: 00573b21 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 23448: 005ca8d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ @@ -23454,16 +23454,16 @@ │ │ │ │ 23450: 012bcdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 23451: 0041b1c1 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 23452: 01212c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 23453: 012e448a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 23454: 012e4c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 23455: 005ba4f9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 23456: 00330a39 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 23457: 0080d63d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 23458: 0072de05 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 23457: 0080d585 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 23458: 0072dd4d 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 23459: 005f9145 182 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 23460: 012e62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 23461: 012ab924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 23462: 00448495 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 23463: 005f96e9 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 23464: 012bdbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 23465: 0117a5e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ @@ -23477,15 +23477,15 @@ │ │ │ │ 23473: 012b2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 23474: 012e5782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 23475: 012bcac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 23476: 005bad8d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 23477: 002ca765 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 23478: 002c2e55 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 23479: 012e5ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 23480: 009f4054 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 23480: 009f3fac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 23481: 004fe041 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 23482: 012e54a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 23483: 00550cd9 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 23484: 012e48de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 23485: 012e611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 23486: 0051b721 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 23487: 0050e711 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -23494,237 +23494,237 @@ │ │ │ │ 23490: 0120e060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ 23491: 005300ed 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 23492: 005f9541 180 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23493: 011f14f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23494: 012af040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23495: 012e5a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 23496: 005ca711 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23497: 008893e9 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23497: 00889331 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 23498: 005c9405 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23499: 007e3041 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23499: 007e2f89 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23500: 005869c5 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23501: 012e54d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23502: 012bcd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23503: 00444351 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23504: 012e53c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23505: 00897845 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23505: 0089778d 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23506: 011f1470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23507: 012e5fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23508: 005ce02d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 23509: 012b2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23510: 0057a4f9 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23511: 012e532e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23512: 012e404a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23513: 012a4e58 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23514: 00733bc5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23514: 00733b0d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23515: 011dda34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23516: 012ad8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23517: 012e3f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23518: 012a6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23519: 006cc051 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23519: 006cbf99 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23520: 0050dc35 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23521: 00535b71 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23522: 011e9598 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23523: 012ab854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 23524: 012e54ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23525: 005e8a79 4 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23526: 012e49b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23527: 011f13ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23528: 012e586c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23529: 00418131 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23530: 011dd1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23531: 00768475 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23531: 007683bd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23532: 012e5d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23533: 006cc1c1 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23534: 007e6c4d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23533: 006cc109 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23534: 007e6b95 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23535: 012e3f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23536: 012e4d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23537: 0081a285 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23537: 0081a1cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23538: 012ac7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23539: 012e5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23540: 012ab294 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ 23541: 005ffded 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23542: 007f8e2d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23542: 007f8d75 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23543: 00333a71 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 23544: 0120d79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_b16 │ │ │ │ 23545: 005b50b9 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23546: 00779661 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23546: 007795a9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23547: 012e4ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23548: 012e5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23549: 0057570d 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23550: 012e574a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23551: 012af820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23552: 0081ca75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23553: 00713689 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23554: 0082b065 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23552: 0081c9bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23553: 007135d1 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23554: 0082afad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23555: 012b9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23556: 008792b9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23556: 00879201 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23557: 012a9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23558: 012a67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23559: 012e566c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23560: 006b37cd 496 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23560: 006b3715 496 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ 23561: 005cbcb9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 23562: 00522c65 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23563: 0083dd75 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23563: 0083dcbd 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23564: 012a9944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23565: 006bc365 72 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23565: 006bc2ad 72 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23566: 012a9e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23567: 008566a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23568: 007820d9 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23567: 008565f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23568: 00782021 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23569: 00519895 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23570: 012e3f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23571: 012e3ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23572: 012e60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23573: 00789c49 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23573: 00789b91 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23574: 012b531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 23575: 004409bd 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 23576: 0074d8d1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23576: 0074d819 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23577: 012e4f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23578: 005d1165 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23579: 0032ca2d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23580: 0078b371 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23580: 0078b2b9 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23581: 012a6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23582: 00532091 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23583: 004ed8c1 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23584: 012b590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 23585: 0052a87d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23586: 012e45f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23587: 012e413e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23588: 012b08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23589: 012e5760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23590: 00730c7d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23590: 00730bc5 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23591: 012e3d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23592: 00875b45 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23592: 00875a8d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23593: 012e4f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23594: 0055d715 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23595: 0061168d 184 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23596: 002f89c1 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23597: 00574295 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23598: 0088f811 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23598: 0088f759 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23599: 005dc535 172 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23600: 012e3e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23601: 006d0ff5 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23601: 006d0f3d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23602: 012a6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 23603: 005af221 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23604: 012b0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23605: 012bd658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23606: 0056d0e5 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23607: 012b726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23608: 012b582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23609: 011dd698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23610: 012e5780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23611: 012e5634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23612: 00517439 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23613: 012a67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23614: 0075a09d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23615: 00889ad1 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23616: 00875781 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23614: 00759fe5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23615: 00889a19 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23616: 008756c9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23617: 004d2c9d 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 23618: 012e5ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23619: 012e5312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23620: 00781d1d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23620: 00781c65 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23621: 002ecbcd 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 23622: 005cc47d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23623: 011fdf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23624: 00872a19 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23624: 00872961 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23625: 011dce58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23626: 012e5e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23627: 00815591 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23627: 008154d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23628: 012e5bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23629: 00737fb9 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23629: 00737f01 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23630: 004472c9 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23631: 011fde90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23632: 012b646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23633: 012af730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23634: 00548329 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23635: 012e60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23636: 005b9c2d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23637: 012a97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23638: 01217984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23639: 0086b3ad 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23640: 00764dc9 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23639: 0086b2f5 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23640: 00764d11 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23641: 012a7dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23642: 00853cd9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23642: 00853c21 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23643: 012a6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 23644: 012b65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23645: 004546f5 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23646: 012a6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23647: 011fde0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23648: 011f180c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23649: 012afd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23650: 012b692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23651: 003962a9 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23652: 0082753d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23652: 00827485 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 23653: 0059cef9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23654: 012e4378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23655: 0030171d 600 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23656: 012bbd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23657: 006c2329 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23657: 006c2271 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23658: 012e5e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23659: 011f1788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ - 23660: 006d487d 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ + 23660: 006d47c5 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ 23661: 003234f9 24 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23662: 007b9189 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23663: 00755e11 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23662: 007b90d1 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23663: 00755d59 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23664: 012e3e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23665: 00447711 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23666: 0070d6b5 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23667: 0086e421 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23666: 0070d5fd 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23667: 0086e369 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23668: 012e4e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23669: 002cb451 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23670: 00896d55 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23671: 0073c1e5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23672: 0083f991 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23670: 00896c9d 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23671: 0073c12d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23672: 0083f8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23673: 00519cf1 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 23674: 005cb1a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23675: 006c2435 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23676: 0086c609 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23675: 006c237d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23676: 0086c551 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23677: 012e6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23678: 003c5359 92 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23679: 012e479c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23680: 012b77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23681: 012b27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23682: 012e5c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23683: 012e4b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23684: 0057bb59 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23685: 005b69a1 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23686: 012a5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23687: 005cdbf1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 23688: 007fbdf5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23688: 007fbd3d 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23689: 004aa549 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23690: 012e4b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23691: 0043c29d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23692: 012af9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23693: 00335d19 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23694: 008a24ad 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23694: 008a23f5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23695: 012e4b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23696: 00743431 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23696: 00743379 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23697: 012e5690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23698: 00546f2d 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23699: 0065b6c1 316 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23700: 005d34a5 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23701: 00800341 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23701: 00800289 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23702: 0121d694 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23703: 00a6eafc 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23703: 00a6ea54 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23704: 012ab284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23705: 012e5dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23706: 007295a9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23706: 007294f1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23707: 012adb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23708: 011fdd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23709: 012b543c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23710: 005d298d 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23711: 012b3814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23712: 006e1fe9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23712: 006e1f31 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23713: 005361b5 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23714: 011f7a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23715: 0117a540 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23716: 011e1580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23717: 0087a145 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23718: 0073fc5d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23719: 0089b6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23717: 0087a08d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23718: 0073fba5 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23719: 0089b5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23720: 012e3fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 23721: 012e4fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23722: 0050c01d 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 23723: 00523019 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23724: 011fdd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23725: 012e4404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 23726: 005cc981 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ @@ -23736,15 +23736,15 @@ │ │ │ │ 23732: 012e5610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23733: 012e40b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23734: 011f7980 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23735: 012e557a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23736: 0043a4f5 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23737: 011f7d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23738: 012a6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23739: 0070da05 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23739: 0070d94d 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23740: 00516f0d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23741: 012e44ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23742: 005e2d35 100 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23743: 011f7c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23744: 002a5951 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23745: 012ac494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23746: 012e4b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23753,161 +23753,161 @@ │ │ │ │ 23749: 011fdc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23750: 012ad404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23751: 005cd3e9 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 23752: 012b2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23753: 012e5740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23754: 011f78fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23755: 012e4166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23756: 0074217d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23756: 007420c5 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23757: 012ba3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23758: 0088d0bd 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23758: 0088d005 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 23759: 005cc121 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23760: 012a59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23761: 005ba381 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ - 23762: 006d7105 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ + 23762: 006d704d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ 23763: 011f7c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23764: 012e5aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23765: 0085f791 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23765: 0085f6d9 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23766: 012a6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23767: 00654a75 480 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23768: 002c6005 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23769: 00828db9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23769: 00828d01 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23770: 012e5b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23771: 012e5db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23772: 012e3194 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23773: 012b663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23774: 012e457e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 23775: 0052fca9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23776: 012e5278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23777: 0080e041 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23777: 0080df89 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23778: 002bff2d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23779: 0083844d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23779: 00838395 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23780: 012e633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23781: 005bac11 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23782: 012e6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23783: 0076c021 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23784: 0070fcd1 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23783: 0076bf69 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23784: 0070fc19 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23785: 012e3e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23786: 012e42a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23787: 012e4b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23788: 0083922d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23788: 00839175 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23789: 012e4f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23790: 00302a0d 108 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23791: 0084c759 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23791: 0084c6a1 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23792: 012b5d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23793: 0084d3a1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23794: 00844c99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23793: 0084d2e9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23794: 00844be1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23795: 012b6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23796: 012b097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 23797: 0059cdd5 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23798: 0086ce05 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23798: 0086cd4d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23799: 012e5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23800: 00837c95 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23800: 00837bdd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 23801: 005a02e1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23802: 0085d785 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23802: 0085d6cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23803: 012b3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 23804: 005b57bd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23805: 012e58d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23806: 012e5208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23807: 012b51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23808: 004ecc21 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 23809: 005b3a25 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23810: 0054d085 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23811: 0084f131 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23812: 0080f6e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23811: 0084f079 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23812: 0080f631 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23813: 00435a55 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23814: 012e52e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23815: 005681c5 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23816: 0086fca5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23816: 0086fbed 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23817: 012e4866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23818: 012e58a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23819: 012ad574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23820: 007ba935 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23821: 0078143d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23820: 007ba87d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23821: 00781385 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23822: 012bafa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23823: 00847fb1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23824: 0082cb75 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23823: 00847ef9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23824: 0082cabd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23825: 012ad3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 23826: 012e5f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 23827: 0086a995 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23827: 0086a8dd 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23828: 012bb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23829: 012e4ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 23830: 0059d881 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23831: 012e3d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23832: 0117ae5c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23833: 012af500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23834: 012e601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23835: 00878da9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23836: 007ffc49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23835: 00878cf1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23836: 007ffb91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23837: 012e3e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23838: 012b073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23839: 002aff19 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23840: 012e4486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23841: 0078d87d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23842: 00a5d5e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23841: 0078d7c5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23842: 00a5d540 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23843: 012b04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23844: 0086bec5 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23845: 00788c59 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23844: 0086be0d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23845: 00788ba1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23846: 012e4a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23847: 00759da1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23847: 00759ce9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23848: 012e5e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23849: 008191ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23850: 007baac9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23849: 008190f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23850: 007baa11 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23851: 0115a30c 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23852: 012ba894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23853: 0084bc8d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23853: 0084bbd5 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 23854: 012bb114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23855: 01207d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23856: 00833829 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23856: 00833771 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23857: 012e54ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23858: 012a7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23859: 012e44d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23860: 0086072d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23860: 00860675 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23861: 01207bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23862: 012a7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23863: 012e5108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23864: 0080b611 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23864: 0080b559 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23865: 01207cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23866: 005744c9 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23867: 012e4ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23868: 012e4808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23869: 012bd90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23870: 012ba6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23871: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23872: 012e47f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23873: 00326b11 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23874: 0050885d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23875: 00516369 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23876: 012e5c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23877: 003a84cd 368 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23878: 0070f74d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23878: 0070f695 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23879: 005bd959 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23880: 012e3d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23881: 007896c9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23881: 00789611 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23882: 01207c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23883: 012b2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23884: 012e553a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23885: 012e52bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23886: 007a5fa1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23887: 0089b84d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23886: 007a5ee9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23887: 0089b795 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23888: 012a5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 23889: 0052d575 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23890: 012a506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23891: 012e53ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23892: 004d38a1 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23893: 0082c0fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23893: 0082c045 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 23894: 005c4829 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23895: 011eb0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23896: 007322f1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23896: 00732239 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23897: 012e51c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23898: 012e5952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23899: 012e593a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23900: 00439979 92 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23901: 007ac44d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23902: 0089d189 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23901: 007ac395 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23902: 0089d0d1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23903: 00574365 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23904: 012b070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23905: 004ad65d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23906: 004fafbd 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23907: 012b89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23908: 011eb1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23909: 012e5678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ @@ -23915,323 +23915,323 @@ │ │ │ │ 23911: 012c1fa8 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23912: 0055fe79 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23913: 0053a659 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23914: 012b07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 23915: 005c4bb9 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23916: 012e5b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23917: 002d83a1 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23918: 007fb3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23918: 007fb2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23919: 012e51ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23920: 012e53a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23921: 012bc218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23922: 002a4f35 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23923: 012ab804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23924: 011eb170 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23925: 00442665 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 23926: 0059faa5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23927: 012e5862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23928: 012ba054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23929: 00766361 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23930: 0075eabd 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23931: 006c61d5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23929: 007662a9 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23930: 0075ea05 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23931: 006c611d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23932: 012b739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23933: 012e4f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23934: 0074955d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23934: 007494a5 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23935: 012e5378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23936: 012e4bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23937: 012e4012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23938: 005475c9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23939: 00873ac1 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23939: 00873a09 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 23940: 005ff0d9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ 23941: 005c8971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23942: 007392f9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23942: 00739241 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23943: 005166c1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23944: 006c6341 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23944: 006c6289 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ 23945: 005ff0ad 38 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23946: 012e3c8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23947: 012bfc00 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23948: 00380001 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23949: 0086b045 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23949: 0086af8d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23950: 012e4684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23951: 0076db4d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23951: 0076da95 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23952: 012aba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23953: 011d049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23954: 012e5658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23955: 012e4876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23956: 0117a02c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23957: 012bbe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 23958: 005c9bd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 23959: 005ff0d5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23960: 00573b1d 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ - 23961: 006e20d1 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ + 23961: 006e2019 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ 23962: 002b8699 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23963: 012e4c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23964: 012e631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23965: 012e437e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23966: 0071004d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23966: 0070ff95 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23967: 012e489e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23968: 01212890 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ - 23969: 006e21dd 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ + 23969: 006e2125 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ 23970: 012e5e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 23971: 005a0671 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23972: 012e5b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23973: 002edcd9 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23974: 012ae840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23975: 012e56d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23976: 011fe22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23977: 005bd9d5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23978: 012b0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23979: 012e542e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23980: 012e5dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 23981: 005af471 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23982: 007799bd 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23982: 00779905 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23983: 005e8a71 4 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23984: 005e9ecd 318 FUNC GLOBAL DEFAULT 12 aarch64_sve_change_el │ │ │ │ 23985: 011fe1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23986: 012b9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23987: 012e5118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23988: 002edffd 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23989: 006e22ed 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ - 23990: 00784ea1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23989: 006e2235 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ + 23990: 00784de9 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23991: 012e3e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23992: 011dcccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23993: 00817849 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23993: 00817791 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23994: 012e471c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23995: 007dffe1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23995: 007dff29 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23996: 012e41cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 23997: 005a04e9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23998: 012a9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23999: 00887241 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23999: 00887189 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 24000: 005ca9ad 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 24001: 007649d5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 24002: 00827251 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 24001: 0076491d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 24002: 00827199 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 24003: 01212704 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 24004: 0087ca7d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 24005: 00804089 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 24004: 0087c9c5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 24005: 00803fd1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 24006: 012a7cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 24007: 006c0f9d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 24007: 006c0ee5 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 24008: 012e4132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 24009: 012e3dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 24010: 012e4306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 24011: 012e585a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 24012: 012b8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 24013: 012bbe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 24014: 012acd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 24015: 004aac11 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 24016: 007788bd 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 24016: 00778805 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 24017: 002e5681 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 24018: 005c9a21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 24019: 005c4699 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 24020: 002bb361 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 24021: 00734599 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 24021: 007344e1 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 24022: 011fe124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ 24023: 002f4add 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 24024: 006c1055 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 24025: 006e23e5 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ - 24026: 00822a61 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 24027: 0084005d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 24024: 006c0f9d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 24025: 006e232d 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ + 24026: 008229a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 24027: 0083ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 24028: 011e8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 24029: 012bc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ - 24030: 006e2549 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ + 24030: 006e2491 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ 24031: 012ab9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 24032: 00611da5 26 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 24033: 012b699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 24034: 011e12ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 24035: 012e58ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 24036: 012aa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 24037: 0051c981 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 24038: 0044782d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ - 24039: 006c1129 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 24039: 006c1071 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 24040: 00588be1 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 24041: 012e4edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 24042: 00838c9d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 24042: 00838be5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 24043: 012a5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 24044: 012b8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 24045: 0121d614 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ - 24046: 006e26a5 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ + 24046: 006e25ed 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ 24047: 012ac544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 24048: 012af900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 24049: 00788aa9 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 24050: 00732a69 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 24049: 007889f1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 24050: 007329b1 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 24051: 012b9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 24052: 012b745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 24053: 012e62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 24054: 012b6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 24055: 005b4ca9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 24056: 011d06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 24057: 01215674 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 24058: 012e61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 24059: 004de821 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 24060: 012e53e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 24061: 012bd1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 24062: 004f5361 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 24063: 012bc2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 24064: 00529e29 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 24065: 00842109 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 24065: 00842051 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 24066: 0120f920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_4b │ │ │ │ 24067: 0054d98d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 24068: 012e57ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 24069: 0059835d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 24070: 012e478e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 24071: 012e46ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 24072: 012e46ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 24073: 002ba1c9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 24074: 01219454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 24075: 00894e4d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 24075: 00894d95 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 24076: 00573f1d 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 24077: 00a77b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 24077: 00a77ab0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 24078: 00442169 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 24079: 0086b825 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 24079: 0086b76d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 24080: 012ac808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 24081: 012bd2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 24082: 0085ad05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 24082: 0085ac4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 24083: 01213910 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ 24084: 005be9a1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 24085: 012a4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 24086: 012af940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 24087: 006b99c5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 24087: 006b990d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 24088: 012e3e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 24089: 012b1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 24090: 011fe0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 24091: 012bb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 24092: 012b2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 24093: 012b3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 24094: 012bb510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 24095: 00a5d510 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 24095: 00a5d468 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 24096: 0059fe9d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 24097: 012e4796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 24098: 011fe01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 24099: 00761b05 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 24099: 00761a4d 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 24100: 012baa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 24101: 012e5b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 24102: 00569d61 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 24103: 005cc3a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 24104: 004404d5 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 24105: 0084952d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 24106: 00874c49 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 24105: 00849475 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 24106: 00874b91 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 24107: 012e5532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 24108: 00860135 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 24108: 0086007d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 24109: 012bdabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 24110: 0088a2e1 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 24110: 0088a229 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 24111: 012a64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 24112: 005564b9 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 24113: 007fd38d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 24113: 007fd2d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 24114: 012e46e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 24115: 00817255 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 24115: 0081719d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 24116: 012ba694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 24117: 012b4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 24118: 012ae970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 24119: 00829a29 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 24119: 00829971 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 24120: 00503851 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 24121: 011fdf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 24122: 012e4bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ - 24123: 006e27e9 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ + 24123: 006e2731 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ 24124: 00518bcd 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 24125: 00569685 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 24126: 012b0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 24127: 012e41da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 24128: 012e5574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 24129: 012e53be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 24130: 012e6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 24131: 006e2931 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ - 24132: 00896681 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 24131: 006e2879 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ + 24132: 008965c9 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 24133: 012a9d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 24134: 0041bb65 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 24135: 012a9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 24136: 0059ce55 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 24137: 012e49a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 24138: 0045c519 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 24139: 005bda55 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 24140: 002f4e61 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 24141: 006d0fc9 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 24142: 009f0f5c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 24141: 006d0f11 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 24142: 009f0eb4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 24143: 012e610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 24144: 012e529a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ - 24145: 006e2a89 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ + 24145: 006e29d1 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ 24146: 012abfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 24147: 01212fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 24148: 00829871 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 24148: 008297b9 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 24149: 012e3de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 24150: 012e5d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 24151: 012e41d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 24152: 012e6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24153: 0121556c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 24154: 007e62ad 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 24154: 007e61f5 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 24155: 005c154d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 24156: 0072b1c1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 24156: 0072b109 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 24157: 004deb85 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 24158: 005ff71d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 24159: 0089be21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 24159: 0089bd69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 24160: 01212680 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 24161: 012aa104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 24162: 008546fd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 24162: 00854645 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 24163: 012bd87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 24164: 00888761 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 24164: 008886a9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 24165: 012b3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 24166: 002ba78d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 24167: 0088d6d5 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 24167: 0088d61d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 24168: 012b4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 24169: 012b9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 24170: 002fd591 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 24171: 006e9e69 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 24171: 006e9db1 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 24172: 012e4744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 24173: 005364f5 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 24174: 012e4f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 24175: 0086f979 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 24175: 0086f8c1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 24176: 012bab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 24177: 012abbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 24178: 012ba134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 24179: 012e4286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 24180: 011eb068 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 24181: 012e55c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 24182: 0073c329 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 24183: 007461b9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 24182: 0073c271 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 24183: 00746101 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 24184: 012130d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 24185: 005d2549 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 24186: 0072959d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 24186: 007294e5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 24187: 002fa37d 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 24188: 007f60dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 24188: 007f6025 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 24189: 00561d4d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 24190: 012e5528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 24191: 012bb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 24192: 012ba824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 24193: 012e61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 24194: 008970f5 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 24195: 0087d801 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 24194: 0089703d 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 24195: 0087d749 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 24196: 012e4928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 24197: 008565f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 24197: 0085653d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 24198: 005c9585 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 24199: 005aa5bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 24200: 012e56ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 24201: 012b3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 24202: 012b7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 24203: 0054a599 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 24204: 0056f375 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 24205: 0078c02d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 24205: 0078bf75 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 24206: 012e5de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 24207: 004ac009 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 24208: 005ccd41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 24209: 012e5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 24210: 012e5bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 24211: 012a74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 24212: 0083e99d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 24212: 0083e8e5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 24213: 012b4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 24214: 012e5f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 24215: 012e5338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 24216: 012b9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 24217: 007899a1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 24217: 007898e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 24218: 0050ed7d 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 24219: 012bdbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 24220: 00a77b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 24221: 0076c9b9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 24220: 00a77aac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 24221: 0076c901 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 24222: 0055c951 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 24223: 012e4572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 24224: 012bcd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 24225: 012e51b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 24226: 00801f01 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 24226: 00801e49 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 24227: 012b07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 24228: 012b30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 24229: 005d7c15 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_set_irq │ │ │ │ 24230: 00328589 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 24231: 012e424e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 24232: 012bc69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 24233: 012e5852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ @@ -24242,77 +24242,77 @@ │ │ │ │ 24238: 0121304c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 24239: 011e1604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 24240: 012a81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 24241: 011e80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 24242: 0054d745 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 24243: 012b10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 24244: 012e608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 24245: 00896b09 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 24245: 00896a51 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 24246: 005cb011 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 24247: 007e3af9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 24247: 007e3a41 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 24248: 012b5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 24249: 002f8c81 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 24250: 012e4230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 24251: 0043d9fd 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 24252: 005b84a5 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 24253: 012ad604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 24254: 00869d95 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 24254: 00869cdd 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 24255: 0055296d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 24256: 002b6501 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 24257: 012e5e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 24258: 0054fe29 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 24259: 011e8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 24260: 007275a5 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 24261: 008279c5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 24260: 007274ed 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 24261: 0082790d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 24262: 012bb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 24263: 012acd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 24264: 0087e955 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 24264: 0087e89d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 24265: 011fe544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 24266: 012e3ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 24267: 011eee48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 24268: 012a769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 24269: 012b28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 24270: 012b1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 24271: 012e4de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 24272: 012a62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 24273: 012b3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 24274: 00392b65 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 24275: 012e3c2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 24276: 007895e5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 24276: 0078952d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 24277: 01219244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 24278: 0114dff0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 24279: 011fe4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ 24280: 002c0a2d 112 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ 24281: 005cb479 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 24282: 012b9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 24283: 005419ad 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 24284: 00763305 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 24285: 0087ac15 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 24284: 0076324d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 24285: 0087ab5d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 24286: 012e5ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 24287: 01177f68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 24288: 012bc9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 24289: 005a06f9 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 24290: 007fc8b9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 24290: 007fc801 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 24291: 012ac284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 24292: 011eedc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 24293: 00304e99 204 FUNC GLOBAL DEFAULT 12 build_append_pcihp_resources │ │ │ │ 24294: 002c2f89 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 24295: 00856eed 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 24296: 0072a001 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 24295: 00856e35 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 24296: 00729f49 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 24297: 011ea8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 24298: 012aebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 24299: 0032c029 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 24300: 0084cf75 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 24300: 0084cebd 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 24301: 005c7dd1 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 24302: 0071e665 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 24302: 0071e5ad 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 24303: 012b091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 24304: 0080cc19 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 24304: 0080cb61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 24305: 012e3d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 24306: 0089456d 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 24307: 0085f5ed 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 24306: 008944b5 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 24307: 0085f535 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 24308: 005d7b61 4 FUNC GLOBAL DEFAULT 12 kvm_arm_el2_supported │ │ │ │ 24309: 012a776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 24310: 011fe43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 24311: 012ba5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 24312: 012b1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 24313: 012e5812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 24314: 003ec199 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ @@ -24330,166 +24330,166 @@ │ │ │ │ 24326: 002bace9 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 24327: 011e8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 24328: 012e626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 24329: 012e4746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 24330: 0059dc9d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 24331: 012e3cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 24332: 012af3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 24333: 00745fed 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 24333: 00745f35 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 24334: 002fd58d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 24335: 011ea828 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 24336: 012e57ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 24337: 012e3cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 24338: 012e4c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 24339: 00730b5d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 24339: 00730aa5 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 24340: 012e6550 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 24341: 0085b4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 24341: 0085b445 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 24342: 0041f95d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 24343: 005b8639 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 24344: 00560b1d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 24345: 012bc6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 24346: 00825cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 24346: 00825bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 24347: 012e4974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 24348: 012a6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 24349: 00853955 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 24349: 0085389d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 24350: 012e4d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 24351: 0086be51 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 24352: 00a77b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 24351: 0086bd99 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 24352: 00a77a90 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 24353: 002c5a15 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 24354: 006c6f65 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 24354: 006c6ead 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 24355: 012b4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 24356: 012e59f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 24357: 012af330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 24358: 002c53dd 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 24359: 007bdffd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 24359: 007bdf45 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 24360: 00548295 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 24361: 012c1fb8 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 24362: 012bad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 24363: 006c6fb5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 24363: 006c6efd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 24364: 012e4e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 24365: 012b8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 24366: 00815bc5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 24366: 00815b0d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 24367: 005ed229 24 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 24368: 002e2bf5 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 24369: 0080bb95 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 24370: 00891641 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 24369: 0080badd 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 24370: 00891589 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 24371: 012e3ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 24372: 0053805d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 24373: 012a6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 24374: 012bbfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 24375: 00a77b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 24375: 00a77a78 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 24376: 012ad0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 24377: 012ae5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 24378: 00332161 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 24379: 012b45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 24380: 008085fd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 24381: 00a5d600 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 24380: 00808545 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 24381: 00a5d558 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 24382: 012b675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 24383: 012a54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 24384: 002b5609 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 24385: 012e5b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 24386: 012e6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 24387: 012b5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 24388: 00730bdd 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 24389: 00860429 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 24390: 007efa9d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 24388: 00730b25 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 24389: 00860371 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 24390: 007ef9e5 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 24391: 011fe3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 24392: 012e5df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 24393: 005f1265 132 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 24394: 00869cb9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 24395: 00848e65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 24394: 00869c01 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 24395: 00848dad 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 24396: 011fe334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 24397: 012ad724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 24398: 012e4642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 24399: 012a9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 24400: 011f855c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 24401: 011d2054 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 24402: 012e4f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 24403: 003b4739 132 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 24404: 012ba284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 24405: 005dafd9 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 24406: 012a7e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 24407: 012b5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 24408: 012abd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 24409: 008078d5 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 24409: 0080781d 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 24410: 0052d3b5 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 24411: 012e3d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 24412: 01220328 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 24413: 012b6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 24414: 0059ced1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 24415: 012e4ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 24416: 012e615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 24417: 0076443d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 24417: 00764385 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 24418: 011f84d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 24419: 004f35e1 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 24420: 011fe2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 24421: 012e4ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 24422: 0117b68c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 24423: 012e5836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 24424: 012ba764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 24425: 012bc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 24426: 01212e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 24427: 012a98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 24428: 0043ba7d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 24429: 00806f11 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 24429: 00806e59 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 24430: 012e40e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 24431: 012e68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 24432: 0056ef19 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 24433: 00552a3d 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 24434: 007b82a9 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 24435: 00890125 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 24436: 007b8e91 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 24434: 007b81f1 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 24435: 0089006d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 24436: 007b8dd9 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 24437: 004ee7e5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 24438: 00748d9d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 24438: 00748ce5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 24439: 0059c4f5 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 24440: 0087571d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 24440: 00875665 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 24441: 012ab054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 24442: 00726bb5 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 24442: 00726afd 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 24443: 00432eb5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 24444: 003eb8c9 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 24445: 00809dc1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 24445: 00809d09 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 24446: 012e61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 24447: 0076725d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 24447: 007671a5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 24448: 012e48b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 24449: 00619765 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 24450: 012b3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 24451: 007fce1d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 24451: 007fcd65 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 24452: 0121598c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 24453: 012e4044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 24454: 00899a25 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 24454: 0089996d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 24455: 012e3974 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 24456: 012b5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 24457: 012e4352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 24458: 00788a0d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 24458: 00788955 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 24459: 012bd96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 24460: 005c8be1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 24461: 002e23a5 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 24462: 0070d759 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 24462: 0070d6a1 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 24463: 012e4db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 24464: 012e491e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 24465: 012e44fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 24466: 012aa330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 24467: 012e58d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 24468: 012b30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 24469: 012bcf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 24470: 00538765 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 24471: 00720325 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 24472: 0084c831 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 24471: 0072026d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 24472: 0084c779 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 24473: 012e4d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 24474: 008054a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 24474: 008053e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 24475: 005a10e9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 24476: 012e5dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 24477: 005231e5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 24478: 006c9f7d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 24478: 006c9ec5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 24479: 012e5c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 24480: 002e3a95 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 24481: 012e6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 24482: 012e68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 24483: 012e54bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 24484: 009b1d40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 24484: 009b1c98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 24485: 01185438 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 24486: 012e404c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 24487: 012b0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 24488: 00398f01 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 24489: 012e4ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 24490: 012b2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 24491: 00503cf5 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -24498,342 +24498,342 @@ │ │ │ │ 24494: 005ce645 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 24495: 012b681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 24496: 0053e1c9 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 24497: 002d8239 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 24498: 005fbc21 30 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 24499: 012bd9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 24500: 012e4bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 24501: 00884085 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 24502: 006ca06d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 24501: 00883fcd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 24502: 006c9fb5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 24503: 012b22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 24504: 012b5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 24505: 012162d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ - 24506: 0082acf9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 24506: 0082ac41 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 24507: 012e5f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 24508: 012e56b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 24509: 00874f09 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 24509: 00874e51 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 24510: 012e4680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 24511: 012ac674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 24512: 007619cd 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 24512: 00761915 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 24513: 0035cec5 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 24514: 012e4f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 24515: 00528211 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24516: 00887105 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 24516: 0088704d 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24517: 012abef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24518: 012e4ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24519: 00822019 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24519: 00821f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24520: 012b71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24521: 008995b1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24521: 008994f9 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 24522: 005c9cb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24523: 012b8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24524: 01212cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24525: 002be731 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24526: 012e3cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24527: 008195f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24527: 00819541 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24528: 012e5d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24529: 012a7110 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24530: 012b57bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24531: 012a7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24532: 00436e69 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24533: 012e47d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24534: 0085b101 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24535: 0086a719 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24534: 0085b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24535: 0086a661 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24536: 012e4e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24537: 012ad374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24538: 012e4000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24539: 00547b25 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24540: 011f2a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24541: 008536ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24542: 0082583d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24543: 006da155 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24544: 007e8381 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24545: 008416c1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24541: 008535f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24542: 00825785 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24543: 006da09d 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24544: 007e82c9 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24545: 00841609 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24546: 006198f5 132 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24547: 00857ecd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24547: 00857e15 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24548: 012e6008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24549: 006d9fa5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24549: 006d9eed 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24550: 012e5c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24551: 007e6f6d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24551: 007e6eb5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24552: 011f2a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24553: 0088a0a1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24553: 00889fe9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24554: 012abc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24555: 012e49c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24556: 0086a731 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24556: 0086a679 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24557: 012bb174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24558: 00885661 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24558: 008855a9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24559: 012e4380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24560: 01215908 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24561: 012e4904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24562: 012a8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24563: 0114f0c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24564: 012b517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24565: 012e464c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24566: 012afa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24567: 006da07d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24567: 006d9fc5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24568: 012e4932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24569: 00554289 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24570: 012e5d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24571: 012b5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 24572: 005a9b1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24573: 0055395d 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24574: 012abb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24575: 012ba3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24576: 011f2994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ - 24577: 007f99e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 24577: 007f9931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 24578: 012d3ab8 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24579: 012bcc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24580: 0043ff55 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24581: 012e4536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 24582: 005a0755 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24583: 00432f25 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24584: 00825e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24584: 00825dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24585: 012e499c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24586: 00782bdd 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24587: 0084a88d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24586: 00782b25 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24587: 0084a7d5 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24588: 0033db55 60 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24589: 012e5058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24590: 012e4b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24591: 002b8ba5 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24592: 012a7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24593: 012e5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24594: 00779375 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24594: 007792bd 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24595: 012a4be0 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24596: 012abcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24597: 0080b1a1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24597: 0080b0e9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 24598: 005a4921 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24599: 007f9b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24599: 007f9a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24600: 012aaea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24601: 00886dbd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24601: 00886d05 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 24602: 0052aa5d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24603: 00707d85 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ - 24604: 00764e4d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24603: 00707ccd 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 24604: 00764d95 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24605: 012e571a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24606: 012b9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 24607: 005fbc41 6 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24608: 012e3d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24609: 012e5ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24610: 012e42a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24611: 0082245d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24611: 008223a5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24612: 00501875 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24613: 012b3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24614: 012b8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24615: 00829719 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24615: 00829661 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24616: 002a5291 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24617: 012e605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24618: 012e627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24619: 012e4d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24620: 008256d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24621: 006b9339 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24620: 0082561d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24621: 006b9281 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24622: 005d2115 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24623: 00883899 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24623: 008837e1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24624: 012e56ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24625: 012e6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24626: 0072b7c9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24626: 0072b711 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24627: 0121577c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24628: 00588251 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24629: 012af420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24630: 002bb071 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24631: 007351d1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24631: 00735119 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24632: 012b110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24633: 006b9385 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24633: 006b92cd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24634: 01213808 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24635: 005d7b55 4 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_supported │ │ │ │ 24636: 0053eea1 200 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24637: 00886d05 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24637: 00886c4d 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24638: 012e4d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24639: 01210b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24640: 0078fff9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24640: 0078ff41 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24641: 012e60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24642: 012bd4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24643: 012ad284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24644: 004c8875 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ 24645: 002c0705 190 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24646: 009d2668 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24646: 009d25c0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24647: 002c42cd 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24648: 009d2520 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24648: 009d2478 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24649: 002ca969 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24650: 00733ee9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24650: 00733e31 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24651: 012e5ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24652: 009d23d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24652: 009d2330 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24653: 012c2280 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24654: 012abda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24655: 00896441 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24655: 00896389 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24656: 012e554c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24657: 0084fda5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24657: 0084fced 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24658: 0046daa1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24659: 012b2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24660: 006b93f1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24660: 006b9339 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24661: 012b11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24662: 00896ed5 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24663: 00738735 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24662: 00896e1d 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24663: 0073867d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24664: 012b88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24665: 012b72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24666: 012b056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24667: 00547485 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 24668: 005aa8ed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24669: 0076c90d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24669: 0076c855 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24670: 012e6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24671: 012e636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24672: 012e5972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24673: 00851331 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24673: 00851279 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24674: 002f5701 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24675: 012b8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24676: 0043de89 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24677: 0084e001 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24677: 0084df49 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24678: 012e3d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24679: 007fa079 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24679: 007f9fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24680: 002c7649 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24681: 003a0fe5 48 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24682: 0072ddd1 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24682: 0072dd19 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24683: 005563f9 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24684: 0057ab3d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24685: 00826ad5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24685: 00826a1d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24686: 012bce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24687: 012e4cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24688: 0075f0c9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24688: 0075f011 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24689: 00436ff5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24690: 012a9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24691: 0043a55d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24692: 012ad234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24693: 005385ed 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24694: 012acda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24695: 012b512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24696: 012bb714 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24697: 012abdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24698: 012b0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24699: 008936ed 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24700: 0088fa91 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24699: 00893635 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24700: 0088f9d9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24701: 012ad314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24702: 012e68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24703: 002fddc5 176 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24704: 012b89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24705: 012b2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24706: 012e4aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24707: 012ad504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24708: 005ccfb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 24709: 012e4516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24710: 012e50c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24711: 012e53a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24712: 002c9409 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24713: 012ac4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24714: 012bdb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24715: 0083f865 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24715: 0083f7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24716: 012e62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24717: 0080d01d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24717: 0080cf65 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24718: 012a798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24719: 00733d59 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24720: 00886239 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24721: 00763c01 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24719: 00733ca1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24720: 00886181 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24721: 00763b49 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24722: 003fc44d 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24723: 00560d05 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24724: 0075f04d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24724: 0075ef95 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24725: 012a9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24726: 005371bd 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24727: 00785031 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24727: 00784f79 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24728: 01215884 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ 24729: 012e4bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24730: 012e4dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24731: 011e4c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24732: 00a6f918 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24732: 00a6f870 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24733: 012b102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24734: 00367349 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24735: 012e6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24736: 01213784 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24737: 01215800 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24738: 0082ae8d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 24739: 008585c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 24738: 0082add5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 24739: 00858511 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 24740: 005b6869 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24741: 0055592d 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24742: 006d3175 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24743: 00816de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24744: 00800815 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24745: 0072c5cd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24742: 006d30bd 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24743: 00816d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24744: 0080075d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24745: 0072c515 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24746: 003eba19 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24747: 012b0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24748: 012b2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 24749: 005f3bd1 26 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24750: 012af3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24751: 003b4261 128 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24752: 012a8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24753: 007807a1 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24754: 00827d81 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24755: 006d3a79 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24756: 0076457d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24753: 007806e9 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24754: 00827cc9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24755: 006d39c1 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24756: 007644c5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24757: 012e4e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24758: 012e4eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 24759: 00523e8d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24760: 012e4a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24761: 012acd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24762: 0059db35 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24763: 01214360 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ 24764: 00597a61 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24765: 012e3c8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24766: 009f40a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24767: 00814379 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24768: 007f6cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24769: 006c2a51 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24766: 009f3ff8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24767: 008142c1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24768: 007f6c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24769: 006c2999 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24770: 012e451c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24771: 012141d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24772: 012e5b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24773: 009f4098 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24774: 007b4b19 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24773: 009f3ff0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24774: 007b4a61 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24775: 012142dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24776: 006d795d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24776: 006d78a5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24777: 012b4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24778: 0121d930 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24779: 006c2acd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24780: 007faf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24781: 006d784d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24782: 009f4090 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24779: 006c2a15 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24780: 007faec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24781: 006d7795 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24782: 009f3fe8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24783: 012e618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24784: 012e4cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24785: 012e53d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24786: 00725c51 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24786: 00725b99 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24787: 012ab844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 24788: 012aecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24789: 012e573e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24790: 01214258 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24791: 005bd101 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24792: 01209bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ - 24793: 007f1365 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 24793: 007f12ad 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 24794: 012b83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24795: 012b4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24796: 006d78d5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24796: 006d781d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24797: 012e440a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24798: 012e45cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24799: 00447cfd 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24800: 002c4f81 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 24801: 005cd20d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ - 24802: 006c2b49 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24802: 006c2a91 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24803: 012e58b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 24804: 0043dff1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24805: 012abd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24806: 012e4cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24807: 01217774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24808: 012e4062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24809: 007be191 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24809: 007be0d9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24810: 011e1688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 24811: 005ff821 98 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24812: 012e456a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24813: 0087e921 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24813: 0087e869 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24814: 004debe1 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 24815: 00600029 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24816: 008411c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24817: 00827cbd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24816: 00841111 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24817: 00827c05 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24818: 012e54d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 24819: 002e4939 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24820: 007a8399 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24820: 007a82e1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24821: 012e6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24822: 0120cc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24823: 012e6838 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24824: 012e5112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24825: 008250f1 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24825: 00825039 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24826: 00586af1 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24827: 0050cef1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24828: 0084e69d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24828: 0084e5e5 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24829: 0120cd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ 24830: 00525729 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 24831: 005ffcd5 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24832: 012e423e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24833: 012e53d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24834: 002ecacd 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24835: 012e5990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ @@ -24842,1072 +24842,1072 @@ │ │ │ │ 24838: 00516e35 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 24839: 005c7e89 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24840: 012e4e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24841: 012e52c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24842: 0120ccc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24843: 012e60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24844: 004471fd 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24845: 00761c71 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24845: 00761bb9 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24846: 012afd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24847: 012bab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24848: 012b04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 24849: 005f3bed 52 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24850: 012e4eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24851: 012e4a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24852: 012e3e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24853: 002f9dd9 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24854: 012e4782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 24855: 005caeb1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24856: 012bc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24857: 012e6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24858: 00859f8d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24858: 00859ed5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24859: 012e5908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 24860: 005ff581 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24861: 011d03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24862: 002c412d 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24863: 012e3c2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 24864: 005ff4e9 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24865: 012b06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24866: 012af1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24867: 0080b159 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24867: 0080b0a1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 24868: 0052a8d9 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 24869: 0081d75d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24869: 0081d6a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24870: 012aac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24871: 012b0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24872: 012e5f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24873: 012e46aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24874: 002c8965 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24875: 012e40a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24876: 012e5e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 24877: 005ff535 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24878: 012bb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24879: 012e5246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24880: 005bd181 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24881: 011e3e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24882: 011ef268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24883: 012104fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24884: 0089f60d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24885: 007fa001 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24884: 0089f555 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24885: 007f9f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24886: 0056d47d 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24887: 005855f5 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24888: 00723845 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24888: 0072378d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24889: 012e3d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24890: 012e551e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24891: 012e57f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24892: 012ac524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24893: 012a6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24894: 012b8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24895: 00340389 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24896: 012b77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24897: 011ef1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24898: 00778f85 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24898: 00778ecd 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24899: 012e547c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24900: 012b095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24901: 00517415 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24902: 00726591 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24903: 0086fb75 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24904: 0081ace9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24902: 007264d9 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24903: 0086fabd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24904: 0081ac31 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24905: 012e60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24906: 0081fc45 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24906: 0081fb8d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24907: 01216148 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24908: 012e5166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24909: 004aab19 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24910: 006dda79 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24910: 006dd9c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24911: 002edf7d 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24912: 005d7b59 4 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_supported │ │ │ │ 24913: 012ab244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24914: 006ddbd9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24914: 006ddb21 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24915: 012e456e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24916: 004adaad 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24917: 005d2735 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24918: 012b3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 24919: 005cb7cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24920: 012e434c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24921: 002c41e9 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 24922: 005a0e91 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24923: 0083b3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24924: 006ddaf1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24925: 00802641 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24923: 0083b329 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24924: 006dda39 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24925: 00802589 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24926: 002b26a9 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24927: 012b553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24928: 012af640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24929: 00823761 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24930: 00726ae9 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24929: 008236a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24930: 00726a31 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24931: 012af790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24932: 0089f031 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24932: 0089ef79 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24933: 012b8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24934: 012bb374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24935: 004d39ad 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24936: 0080d2c5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24936: 0080d20d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24937: 005e2cb9 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24938: 012e4e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24939: 00587b75 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24940: 006ddb69 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24940: 006ddab1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24941: 00556345 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24942: 012af620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 24943: 0059fc55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24944: 012ba014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24945: 012ae540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24946: 01209b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24947: 00586081 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24948: 006d1171 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24948: 006d10b9 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24949: 011e1aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 24950: 003eda7d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24951: 012e5c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24952: 00839065 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24952: 00838fad 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24953: 002fe055 3680 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24954: 006c7ec1 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24954: 006c7e09 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24955: 00519dd5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24956: 012add74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24957: 012e4484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24958: 012e44c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24959: 01207730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24960: 007793ed 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24960: 00779335 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24961: 012075a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24962: 012b1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24963: 006d12d1 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24964: 007e4f55 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24963: 006d1219 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24964: 007e4e9d 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24965: 012e5126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24966: 012aed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24967: 008805e5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24967: 0088052d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24968: 004d7219 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24969: 012e41f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24970: 012076ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24971: 007b52a1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24971: 007b51e9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24972: 012e5688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24973: 012e42b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24974: 0075e949 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24974: 0075e891 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24975: 012b8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24976: 010ad264 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24977: 0046da9d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24978: 011e4ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24979: 012e452e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24980: 012103f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24981: 00360b01 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24982: 0089dc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24982: 0089dbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24983: 012174e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24984: 00725c8d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24984: 00725bd5 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24985: 003f5f59 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24986: 01207628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24987: 00841bad 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24988: 007494d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24987: 00841af5 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24988: 00749421 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24989: 012bd6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24990: 012e4530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24991: 00aa6960 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24992: 012e4738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24993: 012a5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24994: 012e4d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24995: 012b6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24996: 00891209 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24997: 00890a79 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24996: 00891151 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24997: 008909c1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24998: 012a5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24999: 012aae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 25000: 002fcfdd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 25001: 0053062d 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 25002: 01216040 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 25003: 00574a1d 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 25004: 0120bfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 25005: 00338ff5 316 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 25006: 006d9e05 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 25006: 006d9d4d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 25007: 012aef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 25008: 012e5966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 25009: 005ff921 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 25010: 012e5148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 25011: 0120c0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 25012: 00890f5d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 25013: 0083e54d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 25012: 00890ea5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 25013: 0083e495 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 25014: 006000f9 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 25015: 012e51ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 25016: 012a8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 25017: 0089af55 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 25018: 008547f1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 25017: 0089ae9d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 25018: 00854739 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 25019: 012a8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 25020: 0079a389 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 25021: 0073db2d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 25020: 0079a2d1 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 25021: 0073da75 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 25022: 012b520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 25023: 00738e59 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 25023: 00738da1 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 25024: 00534f79 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 25025: 004d776d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 25026: 006d9ed5 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 25026: 006d9e1d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 25027: 004e3249 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 25028: 00847acd 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 25028: 00847a15 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 25029: 005cd799 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 25030: 005cbe21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 25031: 0055cd81 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 25032: 0072c989 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 25032: 0072c8d1 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 25033: 0120c068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 25034: 00845149 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 25035: 00823311 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 25034: 00845091 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 25035: 00823259 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 25036: 005bd2b5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 25037: 005ffd85 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 25038: 012a9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 25039: 012abee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 25040: 012ac1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 25041: 00739e49 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 25041: 00739d91 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 25042: 005bd205 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 25043: 005cbfb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 25044: 012b760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 25045: 012e4272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 25046: 00330c01 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 25047: 006feb99 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 25048: 007fdc5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 25047: 006feae1 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 25048: 007fdba5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 25049: 012a9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 25050: 006d8f71 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 25050: 006d8eb9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 25051: 012e4b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 25052: 006dbc29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 25052: 006dbb71 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 25053: 012b08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 25054: 006dbd81 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 25054: 006dbcc9 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 25055: 012b3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 25056: 00569761 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 25057: 006d8e61 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 25058: 00845381 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 25057: 006d8da9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 25058: 008452c9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 25059: 012b51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 25060: 006dbca1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 25060: 006dbbe9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 25061: 0050d869 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 25062: 012a7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 25063: 012bb274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 25064: 0089991d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 25064: 00899865 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 25065: 012e5ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 25066: 00442141 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 25067: 006c9e3d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 25067: 006c9d85 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 25068: 012b3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 25069: 0055621d 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 25070: 012ad984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 25071: 012a7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 25072: 012b13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 25073: 00853c55 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 25074: 006d8ee9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 25073: 00853b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 25074: 006d8e31 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ 25075: 0052a859 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ - 25076: 006dbd11 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 25076: 006dbc59 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 25077: 012e558a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 25078: 012e4232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 25079: 006c9ea1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 25079: 006c9de9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 25080: 00329695 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 25081: 012b555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 25082: 0052a8d1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 25083: 00532161 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 25084: 00517695 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 25085: 011f63d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 25086: 003b0f5d 436 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 25087: 0086c65d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 25087: 0086c5a5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 25088: 012b88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 25089: 011e3788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 25090: 012e619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 25091: 00587061 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 25092: 012e46c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 25093: 007faa51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 25094: 006d2049 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 25095: 0086b315 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 25093: 007fa999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 25094: 006d1f91 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 25095: 0086b25d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 25096: 011f6354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 25097: 012e45c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 25098: 005a0201 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 25099: 012bb0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 25100: 006c9f11 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 25101: 00729599 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 25100: 006c9e59 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 25101: 007294e1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 25102: 003ea9d1 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 25103: 012e408a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 25104: 008535f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 25104: 00853539 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 25105: 0057aa0d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 25106: 006b6fc9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 25106: 006b6f11 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 25107: 00650409 62 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 25108: 012e5e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ - 25109: 006d5035 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ + 25109: 006d4f7d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ 25110: 012e51c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 25111: 012e4cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 25112: 0031804d 492 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 25113: 00778ffd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 25113: 00778f45 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 25114: 012e4eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 25115: 011f62d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 25116: 012e4cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 25117: 012e620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 25118: 005d0755 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 25119: 0086acc9 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 25119: 0086ac11 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 25120: 012e5efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 25121: 012b13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 25122: 00848b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 25122: 00848add 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 25123: 012e3eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 25124: 005cc1f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 25125: 0080bad1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 25125: 0080ba19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 25126: 002f6e49 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 25127: 00540079 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 25128: 0080c179 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 25128: 0080c0c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 25129: 002b9e41 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 25130: 012e6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 25131: 011eaa38 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 25132: 012bce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 25133: 008334ad 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 25134: 00820139 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 25135: 00833d85 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 25133: 008333f5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 25134: 00820081 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 25135: 00833ccd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 25136: 012e5110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 25137: 012af030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 25138: 00890725 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 25139: 0081862d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 25140: 0086540d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 25138: 0089066d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 25139: 00818575 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 25140: 00865355 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 25141: 005d1379 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 25142: 012ab774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 25143: 01206314 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 25144: 00839cb9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 25145: 00879c95 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 25146: 007fb2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 25147: 00887519 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 25144: 00839c01 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 25145: 00879bdd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 25146: 007fb245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 25147: 00887461 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 25148: 012e425e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 25149: 0120641c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 25150: 012a50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 25151: 007abf31 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 25152: 0084bfd9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 25151: 007abe79 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 25152: 0084bf21 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 25153: 012ac554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 25154: 0066cecd 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 25154: 0066ce99 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 25155: 01215f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 25156: 012b508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 25157: 002ce3e9 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 25158: 0054a021 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 25159: 009b1d44 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 25159: 009b1c9c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 25160: 012b5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 25161: 00825c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 25161: 00825bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 25162: 012e51bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 25163: 00899a71 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 25163: 008999b9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 25164: 01206398 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 25165: 002b27a5 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 25166: 012baf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 25167: 012e58ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 25168: 012e4ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 25169: 012e3dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 25170: 0075c495 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 25170: 0075c3dd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ 25171: 002c13b5 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 25172: 008555d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 25173: 006c7775 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 25174: 007ee37d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 25172: 00855521 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 25173: 006c76bd 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 25174: 007ee2c5 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 25175: 005f6ce9 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 25176: 012e5a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 25177: 012b589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 25178: 007fda05 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 25179: 008a2ec9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 25178: 007fd94d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 25179: 008a2e11 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 25180: 00522755 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 25181: 012e4828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 25182: 005f6d25 70 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 25183: 004ee245 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 25184: 0070e765 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 25184: 0070e6ad 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 25185: 012e439e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 25186: 002ce055 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 25187: 012ac704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 25188: 011e9f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ 25189: 005ff9e5 10 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 25190: 012ba274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 25191: 012e543c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 25192: 00740579 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 25192: 007404c1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 25193: 004a51ad 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 25194: 012e6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 25195: 0057aa11 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 25196: 005f6c49 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 25197: 012e5be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ - 25198: 006d474d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ + 25198: 006d4695 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ 25199: 012b057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 25200: 011fae9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 25201: 012b75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 25202: 012ae790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 25203: 012a8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 25204: 0054b7c5 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 25205: 0060017d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 25206: 012e61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 25207: 012a9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 25208: 00a77b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 25208: 00a77a8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 25209: 00520129 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 25210: 012e4606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ - 25211: 006d4911 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ + 25211: 006d4859 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ 25212: 012e685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 25213: 005b6d35 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 25214: 011fae18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 25215: 012e4e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 25216: 002e6d99 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 25217: 012a9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 25218: 012e4f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 25219: 0089aed1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 25219: 0089ae19 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 25220: 012a5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 25221: 012bc268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 25222: 00726f01 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 25223: 00879b25 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 25222: 00726e49 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 25223: 00879a6d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 25224: 012bcae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 25225: 012e3ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 25226: 005ffde5 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 25227: 012b3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 25228: 002bb669 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 25229: 012e5778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 25230: 006ded8d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 25230: 006decd5 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 25231: 012e3e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 25232: 005ecdb9 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 25233: 005175ed 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 25234: 006deb6d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 25234: 006deab5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ 25235: 005fb069 100 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 25236: 012af2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 25237: 012af670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25238: 012e518a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 25239: 005161ed 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 25240: 0081d975 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 25240: 0081d8bd 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 25241: 012a58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 25242: 011fad94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 25243: 005a969d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 25244: 012e434e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 25245: 00859ec1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 25245: 00859e09 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 25246: 012aa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 25247: 012b8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 25248: 012e4f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 25249: 012e5254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 25250: 006dec7d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 25250: 006debc5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 25251: 012e464a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 25252: 012e5a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 25253: 006b6921 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 25253: 006b6869 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ 25254: 00525309 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 25255: 012e43f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 25256: 0053f335 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 25257: 012e5430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 25258: 012b6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 25259: 012e4a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 25260: 012e574e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 25261: 012bb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 25262: 00550e6d 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 25263: 0032e585 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 25264: 012e405c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 25265: 0083e1dd 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 25265: 0083e125 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 25266: 003b1175 240 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 25267: 012afb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 25268: 012e4780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 25269: 005ff98d 88 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 25270: 012e6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 25271: 012e6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 25272: 005d2ce1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 25273: 0060014d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 25274: 006b699d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 25274: 006b68e5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 25275: 012abe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 25276: 012a6808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 25277: 012b03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 25278: 012e4952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 25279: 0089695d 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 25279: 008968a5 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 25280: 005f0f21 140 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 25281: 012b549c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 25282: 012e5210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 25283: 002c96b9 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 25284: 00725c29 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 25284: 00725b71 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 25285: 005ffdb9 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 25286: 012aef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 25287: 00854239 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 25287: 00854181 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 25288: 012a9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 25289: 003b03f5 2512 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 25290: 002bb5a9 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 25291: 007f9845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 25291: 007f978d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 25292: 004ee181 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 25293: 0087d875 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 25293: 0087d7bd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 25294: 012a88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 25295: 012bc498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 25296: 012e4c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 25297: 0081ff11 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 25297: 0081fe59 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 25298: 012e4972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 25299: 012b69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 25300: 012e4b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 25301: 004181a5 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 25302: 012e623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 25303: 0089bd85 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 25303: 0089bccd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 25304: 012a72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 25305: 012e56d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 25306: 0121913c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 25307: 012e4e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 25308: 00500285 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 25309: 012b0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 25310: 00734bf1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 25310: 00734b39 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 25311: 012e6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 25312: 007894dd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 25312: 00789425 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 25313: 003ebb09 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 25314: 012e3b04 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 25315: 012e495a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 25316: 009d1f40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 25317: 008173f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 25318: 00782ac1 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 25319: 00860505 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 25316: 009d1e98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 25317: 00817341 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 25318: 00782a09 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 25319: 0086044d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 25320: 012bc428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 25321: 012bd97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 25322: 005d1161 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 25323: 005fb305 116 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 25324: 012ab114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 25325: 012a7e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 25326: 012e4cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 25327: 0083a769 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 25327: 0083a6b1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 25328: 012ae9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 25329: 00759d11 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 25329: 00759c59 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 25330: 011eaabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 25331: 006b6a8d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 25332: 007e5411 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 25333: 007015f1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 25334: 0072b0e1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 25331: 006b69d5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 25332: 007e5359 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 25333: 00701539 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 25334: 0072b029 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 25335: 005896ed 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 25336: 012a6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 25337: 006b6b05 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 25338: 00780711 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 25339: 008097c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 25340: 00847625 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 25341: 0084d9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 25342: 007adb11 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 25337: 006b6a4d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 25338: 00780659 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 25339: 00809711 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 25340: 0084756d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 25341: 0084d93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 25342: 007ada59 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 25343: 002e3a41 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 25344: 012e57e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 25345: 0080256d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 25345: 008024b5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 25346: 012e5104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 25347: 012b6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 25348: 0084ba25 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 25349: 006b6b7d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 25348: 0084b96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 25349: 006b6ac5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 25350: 012e5a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 25351: 005a9699 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 25352: 012e565e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 25353: 012bca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 25354: 0121b2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 25355: 012e3df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 25356: 012ac0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 25357: 012a4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 25358: 012b502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 25359: 00861805 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 25359: 0086174d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 25360: 012e4830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 25361: 0076e995 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 25361: 0076e8dd 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 25362: 012e6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 25363: 0073a5e1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 25363: 0073a529 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 25364: 012adcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 25365: 005cb6f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 25366: 012e4964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 25367: 005559e1 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 25368: 0052fa61 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 25369: 012e3d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 25370: 00336139 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 25371: 007f9cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 25372: 006cce79 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 25373: 006c3641 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 25371: 007f9c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 25372: 006ccdc1 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 25373: 006c3589 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 25374: 012b4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 25375: 0060037d 86 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 25376: 00726eb1 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 25377: 00876f9d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 25378: 00818b35 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 25376: 00726df9 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 25377: 00876ee5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 25378: 00818a7d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 25379: 012e3c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 25380: 00813fc9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 25380: 00813f11 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 25381: 012b8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 25382: 006c369d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 25383: 0070f475 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 25382: 006c35e5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 25383: 0070f3bd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 25384: 012e575c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 25385: 012a83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 25386: 0080dbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 25386: 0080daf9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 25387: 002c3811 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 25388: 012e51e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 25389: 005cac55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 25390: 012a6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 25391: 0083de45 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 25392: 0089631d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 25393: 006ccf6d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 25394: 006e205d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 25391: 0083dd8d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 25392: 00896265 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 25393: 006cceb5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 25394: 006e1fa5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 25395: 003283d9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 25396: 006d0985 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 25397: 00824a29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 25396: 006d08cd 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 25397: 00824971 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 25398: 012e5116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 25399: 005b2d15 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 25400: 00573bdd 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 25401: 012e4668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 25402: 006d0f91 18 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 25402: 006d0ed9 18 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 25403: 012b3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 25404: 00323511 152 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 25405: 005169d5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 25406: 006d095d 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 25407: 006c36f9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 25406: 006d08a5 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 25407: 006c3641 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ 25408: 0059cc01 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 25409: 005fb3a5 96 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 25410: 012e5d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 25411: 012e48b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 25412: 01177fd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 25413: 0117ac1c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 25414: 012e4fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 25415: 011ebbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 25416: 0055c6cd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 25417: 012e4db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 25418: 012e5f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 25419: 012aacf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 25420: 006f8ee9 2288 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 25421: 006b90d9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 25420: 006f8e31 2288 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 25421: 006b9021 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 25422: 012e55d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 25423: 012b9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 25424: 0085d579 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 25424: 0085d4c1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 25425: 005bc3d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 25426: 012e53b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 25427: 012ab1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 25428: 012e5336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 25429: 005bcec5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 25430: 003286cd 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 25431: 004de325 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 25432: 007483d9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 25432: 00748321 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 25433: 012b52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 25434: 012a9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 25435: 012e4038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 25436: 006b916d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 25436: 006b90b5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 25437: 011ebdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 25438: 003a7cb5 1108 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 25439: 012b51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 25440: 011e1b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 25441: 006c8f39 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 25442: 0086c11d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 25441: 006c8e81 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 25442: 0086c065 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 25443: 012e55ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 25444: 002e62d1 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 25445: 012b786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 25446: 012e3f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 25447: 006c8fa9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 25447: 006c8ef1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 25448: 00477ef1 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 25449: 01200f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 25450: 012e4a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 25451: 012a9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 25452: 011561a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 25453: 01177b6c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 25454: 012a8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 25455: 011ebcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 25456: 012a9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 25457: 00829d39 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 25457: 00829c81 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 25458: 00502c35 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 25459: 0085a291 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 25459: 0085a1d9 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 25460: 012b2e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 25461: 006b920d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 25461: 006b9155 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 25462: 01200e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 25463: 00808a71 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 25464: 0085b22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 25465: 00871d21 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 25466: 0081c1bd 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 25463: 008089b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 25464: 0085b175 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 25465: 00871c69 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 25466: 0081c105 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 25467: 00562455 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 25468: 012e623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 25469: 012e517a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 25470: 012e49e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 25471: 006c9019 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 25471: 006c8f61 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 25472: 012aeca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 25473: 0052b885 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 25474: 01218248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 25475: 012e4660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 25476: 006d093d 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 25477: 006d2e65 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 25476: 006d0885 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 25477: 006d2dad 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 25478: 01217f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 25479: 012b3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 25480: 012e4e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 25481: 012e40ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 25482: 012e3db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 25483: 00762239 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 25483: 00762181 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 25484: 01200e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 25485: 00575225 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 25486: 0072c4bd 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 25486: 0072c405 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 25487: 012a7d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 25488: 012afb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 25489: 0051b115 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 25490: 012e4dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 25491: 005c8205 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 25492: 0078b4d9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 25493: 006bd4f9 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 25492: 0078b421 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 25493: 006bd441 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 25494: 012173d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 25495: 011f70bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ 25496: 0052580d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 25497: 012047c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 25498: 012e5020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 25499: 005d1229 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 25500: 01218560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 25501: 006bd589 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 25501: 006bd4d1 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 25502: 012a6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 25503: 012e4e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 25504: 0120473c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 25505: 012b5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 25506: 011f7038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 25507: 0081c8a1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 25507: 0081c7e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 25508: 012e5b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 25509: 0070e781 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 25509: 0070e6c9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 25510: 0051b4e9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 25511: 0052aa39 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 25512: 0059f551 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 25513: 005aa9fd 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 25514: 002b6b21 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 25515: 012e576a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 25516: 012b94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 25517: 006f29b9 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 25517: 006f2901 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 25518: 012bbc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 25519: 002c6f55 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 25520: 012bab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 25521: 0075e079 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 25521: 0075dfc1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 25522: 012b3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 25523: 012ba6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 25524: 012e581c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ 25525: 012046b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 25526: 0087cc85 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 25527: 006b9a51 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 25526: 0087cbcd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 25527: 006b9999 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 25528: 0063bd55 256 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 25529: 012a5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 25530: 0051b2f9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 25531: 012e560e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 25532: 006bd645 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 25532: 006bd58d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25533: 002f8cf5 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 25534: 005cb0d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25535: 012e4fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 25536: 005c4ab1 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25537: 012e4fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25538: 005bc669 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25539: 011ebc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25540: 011f6fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25541: 005bcf4d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25542: 00574f95 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 25543: 005a0055 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25544: 00856935 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25545: 007775f9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25544: 0085687d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25545: 00777541 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25546: 012e529c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25547: 006e0c95 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25547: 006e0bdd 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25548: 012e4084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25549: 012b6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25550: 012d3c70 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25551: 0052ccfd 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25552: 002c347d 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25553: 011ebe54 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25554: 012e5cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25555: 0117a9dc 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 25556: 00870dc9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25556: 00870d11 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25557: 00535655 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25558: 012a8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25559: 00733c91 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25560: 0083d76d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25559: 00733bd9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25560: 0083d6b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25561: 005586ed 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25562: 011ebd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25563: 012b63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 25564: 004fa045 232 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25565: 0070e35d 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25565: 0070e2a5 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 25566: 005aff15 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25567: 012e40c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25568: 002c8c95 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25569: 002bbd4d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25570: 007f773d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25570: 007f7685 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25571: 012e5ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25572: 012ae670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 25573: 012e4d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25574: 012ad054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25575: 0080fd41 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25575: 0080fc89 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25576: 012aa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25577: 012e4930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25578: 006d3769 70 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25578: 006d36b1 70 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25579: 011de2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25580: 00845d35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25580: 00845c7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25581: 012e500e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25582: 00548555 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25583: 012a5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25584: 011e380c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 25585: 012e43e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25586: 012e60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 25587: 005a1a3d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25588: 006bd345 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25588: 006bd28d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25589: 012b4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25590: 01210790 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25591: 0121070c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25592: 004c1d29 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25593: 002bb729 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25594: 012b8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 25595: 0059d085 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25596: 008090d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25596: 0080901d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25597: 012e49b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25598: 003270cd 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25599: 006bd3bd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25599: 006bd305 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ 25600: 005978c1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25601: 00293c4d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25602: 012bc6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25603: 012b0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25604: 012e5db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25605: 012af8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25606: 008865b5 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25606: 008864fd 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25607: 012e437a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25608: 005461e5 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25609: 002b5b65 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25610: 011eb404 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25611: 0073888d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25612: 006cd5f5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25611: 007387d5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25612: 006cd53d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25613: 012a5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25614: 008060b9 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25614: 00806001 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25615: 005cf781 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25616: 00394ead 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25617: 012e4cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25618: 00799f1d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25618: 00799e65 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25619: 012e3c87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25620: 00852df9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25621: 006bd45d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25620: 00852d41 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25621: 006bd3a5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25622: 012a59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25623: 00517e41 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25624: 01208e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25625: 008520d9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25625: 00852021 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25626: 002a4f89 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25627: 008757fd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25628: 0087596d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25629: 00732379 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25627: 00875745 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25628: 008758b5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25629: 007322c1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25630: 011eb50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25631: 00693d99 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25631: 00693cfd 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25632: 012ae6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 25633: 005afec5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25634: 0070e031 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25635: 006cd6ed 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25634: 0070df79 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25635: 006cd635 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25636: 01208de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25637: 012bb0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25638: 007689d1 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25639: 00876749 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25640: 008929d1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25638: 00768919 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25639: 00876691 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25640: 00892919 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25641: 012e4e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25642: 012e426c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25643: 00826ff1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25643: 00826f39 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25644: 012e5e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25645: 0033f301 90 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25646: 0117a26c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25647: 012e3cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25648: 007f6d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25649: 00872bed 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25648: 007f6c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25649: 00872b35 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25650: 011eb488 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25651: 012e59b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25652: 012e45e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25653: 012ade24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25654: 012a9c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25655: 012a77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25656: 012e4e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25657: 01202df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25658: 012e4948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 25659: 005a1919 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25660: 0087e7fd 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25660: 0087e745 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25661: 006508e9 212 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25662: 012e6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25663: 012e52ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25664: 011db46c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25665: 008575a1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25665: 008574e9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25666: 012e439a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25667: 012a6688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25668: 012ad5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25669: 012ac0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25670: 012a6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25671: 012b2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25672: 01202d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25673: 002bb5c9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25674: 012e5af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25675: 0047796d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25676: 0084f3c1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25676: 0084f309 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25677: 012a8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25678: 012b2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25679: 012e4816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25680: 012b8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25681: 0117aa14 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25682: 012e522e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25683: 012e4a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25684: 0080f041 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25685: 0084c9e1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25684: 0080ef89 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25685: 0084c929 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25686: 012e4faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25687: 012ad784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25688: 012af8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25689: 005bc8e9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25690: 0080a0dd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25691: 0086bf31 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25690: 0080a025 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25691: 0086be79 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25692: 005bcfd5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25693: 012e4996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25694: 002f4a11 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25695: 012e410c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25696: 003ec499 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25697: 012e5b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 25698: 005f47e1 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25699: 012e4b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25700: 00518039 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25701: 00835e31 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25701: 00835d79 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 25702: 005fb115 114 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25703: 01202cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25704: 0085cd71 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25705: 006cbabd 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25704: 0085ccb9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25705: 006cba05 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25706: 005194d9 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25707: 0077a8ed 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25707: 0077a835 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25708: 010a7d18 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25709: 004aadc5 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25710: 012bbec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25711: 006b8d41 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25712: 00767a19 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25711: 006b8c89 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25712: 00767961 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 25713: 005f4a05 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25714: 004d78b1 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 25715: 005f6f85 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25716: 012e5700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25717: 00726145 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25717: 0072608d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25718: 012195e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25719: 00555a4d 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25720: 006cbc35 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25721: 006b8d95 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25720: 006cbb7d 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25721: 006b8cdd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25722: 012e4056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25723: 0083fabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25723: 0083fa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25724: 0053602d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 25725: 005f6fd5 124 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25726: 0088ea75 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25726: 0088e9bd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25727: 012b26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25728: 007646ad 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25728: 007645f5 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25729: 012e5088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25730: 005179ed 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 25731: 005f493d 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25732: 012aa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25733: 012e59c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ 25734: 005f6ec9 186 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25735: 007f9f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25735: 007f9e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25736: 012bb0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25737: 012e6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25738: 012b50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25739: 006c2c41 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25739: 006c2b89 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25740: 012bb6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25741: 0085b9b9 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25741: 0085b901 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25742: 012a9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25743: 012a51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25744: 00729ef5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25745: 0081dcb5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25744: 00729e3d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25745: 0081dbfd 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25746: 012a799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25747: 012b2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25748: 012a5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25749: 006b8e05 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25749: 006b8d4d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25750: 012e47ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25751: 012afbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25752: 007be391 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25752: 007be2d9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25753: 012e5238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25754: 008177c5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25755: 007fb195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25754: 0081770d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25755: 007fb0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25756: 00505f25 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 25757: 005a1c99 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25758: 012e4418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25759: 012bc468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25760: 012b060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25761: 01213994 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25762: 0115af04 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25763: 00843169 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25763: 008430b1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25764: 012e62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 25765: 012b4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25766: 012aaf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25767: 010a87bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25768: 012b560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25769: 012ad074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25770: 012acd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25771: 0032d225 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25772: 00767449 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25772: 00767391 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 25773: 005a8d99 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25774: 012babc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 25775: 005a07fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25776: 00788f9d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25776: 00788ee5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25777: 012afad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 25778: 00597929 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25779: 002f557d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25780: 012aa9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25781: 00665759 100 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25782: 00720a09 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25782: 00720951 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25783: 00328cd9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25784: 012bc89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25785: 0089174d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25786: 008171a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25785: 00891695 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25786: 008170e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25787: 012b8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25788: 012e4318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25789: 012e619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25790: 00731d05 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25791: 006d75fd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25792: 00817c45 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25790: 00731c4d 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25791: 006d7545 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25792: 00817b8d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25793: 002bc7f9 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25794: 00310679 72 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25795: 012e4f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25796: 006d74fd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25796: 006d7445 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25797: 00541ded 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25798: 008477a9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25798: 008476f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25799: 00558679 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25800: 0088113d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25800: 00881085 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25801: 012a5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25802: 0114df30 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25803: 012ad424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25804: 005558e5 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25805: 00745cd9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25805: 00745c21 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25806: 012e5eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25807: 012e4e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 25808: 005f4a55 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25809: 012e5d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 25810: 005cc6f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25811: 011f8034 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25812: 006c7ce9 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25813: 006d757d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25812: 006c7c31 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25813: 006d74c5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25814: 012e41ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25815: 012b79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25816: 012a5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25817: 0082a379 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25817: 0082a2c1 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25818: 012e615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25819: 012b791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25820: 012a7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 25821: 005f4c79 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25822: 011f7fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25823: 012b1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25824: 00816681 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25825: 008745dd 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25824: 008165c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25825: 00874525 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25826: 012aaf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25827: 012e420e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25828: 012b6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25829: 012e3c27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25830: 002f4ee9 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25831: 012e46ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25832: 012a6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25833: 00555975 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25834: 005d2cf9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25835: 012af590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25836: 007816d1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25837: 00729c1d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25836: 00781619 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25837: 00729b65 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25838: 012e47b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25839: 012bc5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25840: 007f1555 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25840: 007f149d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25841: 012ab784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25842: 012e4356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25843: 0077f74d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25843: 0077f695 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 25844: 012b67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 25845: 0086e915 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25845: 0086e85d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 25846: 005f4bb1 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25847: 012b514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 25848: 00600681 6 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25849: 005dfbed 60 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25850: 0120cf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25851: 012bca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25852: 002f4d95 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25853: 011f7f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25854: 012bccfc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25855: 012c22b0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25856: 0084a781 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25857: 0074342d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25856: 0084a6c9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25857: 00743375 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25858: 0120d064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25859: 012e4732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25860: 00789995 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25860: 007898dd 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25861: 012bab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25862: 012e5316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25863: 012e4c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25864: 012e3ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25865: 007f9ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25865: 007f9a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25866: 012e46c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25867: 012bc3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25868: 00294435 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 25869: 0089ca21 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 25869: 0089c969 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 25870: 012bb084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25871: 012e508c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25872: 0081f27d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25872: 0081f1c5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25873: 0120cfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25874: 012b5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25875: 00553ea9 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25876: 0055d019 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 25877: 012e4de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25878: 012e3f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25879: 002c8ef5 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25880: 012e5d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25881: 008293a5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25881: 008292ed 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25882: 01205dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25883: 012aaf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25884: 012e59bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25885: 012c1a7c 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25886: 012e5a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25887: 008887cd 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25887: 00888715 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25888: 012e5da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25889: 012b2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25890: 012b8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25891: 00899be5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 25892: 008483e5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25891: 00899b2d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 25892: 0084832d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25893: 012b559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25894: 012ada74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25895: 0081ea1d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25895: 0081e965 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25896: 012b9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25897: 0121ae1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ 25898: 005c18fd 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25899: 0046dac1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25900: 00742459 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25900: 007423a1 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25901: 012a771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25902: 00880add 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25902: 00880a25 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25903: 012b725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25904: 012e45a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25905: 0121af24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25906: 012ba4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25907: 005d7bbd 44 FUNC GLOBAL DEFAULT 12 kvm_arm_get_max_vm_ipa_size │ │ │ │ 25908: 00325ec1 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25909: 012ad864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ @@ -25921,480 +25921,480 @@ │ │ │ │ 25917: 012b530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25918: 005029ad 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25919: 012ac354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 25920: 005c1175 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25921: 012b715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25922: 012e5638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25923: 0121aea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25924: 006d9b91 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25925: 0076b45d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25924: 006d9ad9 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25925: 0076b3a5 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25926: 012028d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25927: 006657bd 104 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25928: 012e5d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25929: 00746209 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25929: 00746151 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25930: 002fd355 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25931: 012e61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25932: 006d9a19 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25933: 0087eeed 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25932: 006d9961 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25933: 0087ee35 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 25934: 00530af5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25935: 012bd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25936: 0084145d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25936: 008413a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25937: 012e443a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25938: 012e5b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25939: 005d7b25 44 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25940: 002f8429 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25941: 006d9ad5 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25941: 006d9a1d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25942: 012e45a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25943: 0080f2e1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25943: 0080f229 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25944: 002d21a9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25945: 012bba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25946: 012ba514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25947: 007f6afd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25947: 007f6a45 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25948: 012e4252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25949: 00438a4d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25950: 012b2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25951: 012e4da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25952: 0084b2d9 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25952: 0084b221 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25953: 0120aa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25954: 012e68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25955: 012e5da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25956: 012193d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25957: 0053f721 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25958: 002f806d 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25959: 012a7e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ 25960: 0120ab44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25961: 004383b1 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25962: 012e4a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25963: 01177c5c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25964: 00842b01 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25965: 006b74d1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25964: 00842a49 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25965: 006b7419 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25966: 012e4a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 25967: 004dd549 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 25968: 0082ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25968: 0082feed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25969: 012b42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25970: 012b26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25971: 011f1f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25972: 004441f9 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25973: 002b3629 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25974: 0076eb99 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25974: 0076eae1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25975: 0120aac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25976: 00587a5d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25977: 003eb975 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25978: 012b0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25979: 005326f9 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25980: 0083080d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25980: 00830755 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25981: 012a9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25982: 011782a8 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25983: 011f1ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25984: 012151d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25985: 0086bf95 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25985: 0086bedd 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25986: 0041e055 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 25987: 005b585d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25988: 012033a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25989: 01215044 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25990: 012e4e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25991: 005d1a91 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25992: 00870d91 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25992: 00870cd9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25993: 012e44b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25994: 007dff81 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25994: 007dfec9 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25995: 005d10d9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25996: 00839349 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25997: 009b15f0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25996: 00839291 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25997: 009b1548 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25998: 012e46b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25999: 0121514c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 26000: 004aa741 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 26001: 012e68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 26002: 0070f505 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 26002: 0070f44d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 26003: 0053c2a9 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 26004: 002bc089 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 26005: 012e3e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 26006: 012af660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 26007: 006bafc1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 26007: 006baf09 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 26008: 012e5c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 26009: 012e54de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 26010: 002b9981 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 26011: 00840401 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 26011: 00840349 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 26012: 0053f1b9 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 26013: 012150c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 26014: 006bb019 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 26014: 006baf61 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 26015: 012e683b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 26016: 012aeb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 26017: 012e5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 26018: 00897725 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 26018: 0089766d 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 26019: 0055c185 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 26020: 0054ce41 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 26021: 011e8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ 26022: 005cad19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 26023: 007df3cd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 26024: 0086d205 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 26023: 007df315 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 26024: 0086d14d 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 26025: 012e4c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 26026: 002c37a1 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 26027: 00665825 144 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 26028: 012ad4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 26029: 012a90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 26030: 01178a10 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 26031: 012b2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 26032: 005b938d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 26033: 012e51dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 26034: 012b6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 26035: 012a82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 26036: 012e630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 26037: 005098b5 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 26038: 0081a2d9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 26039: 0085bd7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 26040: 0087b0bd 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 26041: 007403c5 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 26038: 0081a221 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 26039: 0085bcc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 26040: 0087b005 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 26041: 0074030d 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 26042: 012ac094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 26043: 012a8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 26044: 006bb089 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 26045: 007b4289 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 26044: 006bafd1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 26045: 007b41d1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 26046: 0120b174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 26047: 0063fe8d 760 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 26048: 012e42ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 26049: 005675ed 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 26050: 0081d865 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 26051: 00725ff9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 26050: 0081d7ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 26051: 00725f41 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 26052: 005ca491 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 26053: 012e62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 26054: 0120d2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfsub │ │ │ │ 26055: 012e4944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 26056: 0120b0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 26057: 00741c3d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 26058: 0078b7e9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 26057: 00741b85 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 26058: 0078b731 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 26059: 002ecc2d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 26060: 002b6bd1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 26061: 01177c34 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 26062: 002c0c7d 120 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 26063: 01220504 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 26064: 012e40d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 26065: 002b59d9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 26066: 012e6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 26067: 0076a58d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 26067: 0076a4d5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 26068: 012e5c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 26069: 012e5dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 26070: 012e4efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 26071: 007f7c0d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 26072: 00870229 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 26071: 007f7b55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 26072: 00870171 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 26073: 012e45b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 26074: 0081b5f9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 26074: 0081b541 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 26075: 002f6139 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 26076: 0072dd79 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 26077: 007461fd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 26076: 0072dcc1 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 26077: 00746145 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 26078: 002d83a9 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 26079: 012e3c4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 26080: 005d0c39 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 26081: 012b83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 26082: 00870421 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 26082: 00870369 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 26083: 0051a8bd 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 26084: 008280a5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 26084: 00827fed 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 26085: 012e3cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 26086: 011dfab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 26087: 012e4dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 26088: 0044b355 84 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 26089: 012abc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 26090: 00831141 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 26091: 0089da25 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 26090: 00831089 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 26091: 0089d96d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 26092: 012b685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 26093: 00765281 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 26093: 007651c9 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 26094: 012e5264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 26095: 00505eb1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 26096: 002b3441 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 26097: 012e5b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 26098: 0067e765 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 26098: 0067e6ad 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 26099: 012e466e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 26100: 00664361 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ 26101: 012e62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ - 26102: 006b8e79 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 26102: 006b8dc1 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 26103: 012e4598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 26104: 005496cd 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 26105: 012b2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 26106: 012b2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 26107: 012e4af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 26108: 012b3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 26109: 012ac734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 26110: 002f3521 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 26111: 006b8ec9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 26111: 006b8e11 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 26112: 012af510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 26113: 006bb0f9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 26113: 006bb041 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 26114: 0039059d 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 26115: 0052ba19 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 26116: 012a87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 26117: 012bc768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 26118: 011ea174 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 26119: 012bb094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 26120: 006bb151 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 26120: 006bb099 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 26121: 002b6701 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 26122: 012e4574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 26123: 012e43a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 26124: 008998a5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 26124: 008997ed 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 26125: 012e4074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 26126: 012bbdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 26127: 012b735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 26128: 012bcf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 26129: 002e8599 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 26130: 005b9411 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 26131: 012e41e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 26132: 006b8f35 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 26132: 006b8e7d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 26133: 012bd92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ 26134: 00304975 1316 FUNC GLOBAL DEFAULT 12 build_acpi_pci_hotplug │ │ │ │ - 26135: 0083b189 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 26136: 00740b55 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 26135: 0083b0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 26136: 00740a9d 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 26137: 005e3d25 146 FUNC GLOBAL DEFAULT 12 arm_pan_enabled │ │ │ │ 26138: 00aa646c 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 26139: 012aee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 26140: 012e3c58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 26141: 005b9719 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 26142: 012e3fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 26143: 012b8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 26144: 012e5936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 26145: 012b5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 26146: 006bb1c1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 26146: 006bb109 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 26147: 012b062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 26148: 012e409e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 26149: 012a64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 26150: 00505a3d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 26151: 012acf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 26152: 00825d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 26152: 00825cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 26153: 012e3ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 26154: 012e4148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 26155: 00566771 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 26156: 012a8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 26157: 00575a6d 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 26158: 012e4d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 26159: 007175cd 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 26160: 0076454d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 26161: 00831405 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 26162: 0080de9d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 26159: 00717515 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 26160: 00764495 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 26161: 0083134d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 26162: 0080dde5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 26163: 012a6668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 26164: 007fb609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 26164: 007fb551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 26165: 012e4e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 26166: 00849e79 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 26167: 0084c1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 26166: 00849dc1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 26167: 0084c13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 26168: 012b75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 26169: 00893bdd 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 26170: 006c5029 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 26169: 00893b25 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 26170: 006c4f71 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 26171: 00541855 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 26172: 012a9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 26173: 005b6911 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 26174: 012e5e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 26175: 00569359 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 26176: 002bf4f1 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 26177: 0086bce1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 26177: 0086bc29 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 26178: 012e58c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 26179: 00503a01 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 26180: 012adac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 26181: 0050e035 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 26182: 0084d88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 26182: 0084d7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 26183: 012e3fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 26184: 009f405c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 26184: 009f3fb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 26185: 012e594a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 26186: 012aede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 26187: 011dfa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 26188: 012b91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 26189: 006c5165 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 26189: 006c50ad 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 26190: 012bba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 26191: 012e62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 26192: 012ac014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 26193: 006658b5 152 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 26194: 012e555c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 26195: 0115aa74 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 26196: 012a6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 26197: 012b2e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 26198: 007fc82d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 26198: 007fc775 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 26199: 00454559 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 26200: 012e6917 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 26201: 00586e55 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 26202: 007b7dad 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 26203: 0083dd41 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 26204: 0071e8d5 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 26202: 007b7cf5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 26203: 0083dc89 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 26204: 0071e81d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 26205: 012b8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 26206: 012e5974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 26207: 009b123c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 26208: 006c52c9 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 26207: 009b1194 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 26208: 006c5211 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 26209: 012ac634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 26210: 012e4776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 26211: 012e6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 26212: 00795261 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 26212: 007951a9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 26213: 012e55fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 26214: 0081e6f5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 26214: 0081e63d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 26215: 012e5b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 26216: 003651ed 302 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 26217: 012a9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 26218: 012e44f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 26219: 012e5640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 26220: 012bb6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 26221: 012e589a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 26222: 01177be4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 26223: 012ba544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 26224: 0120f2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 26225: 012a9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 26226: 0072c649 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 26227: 0087d735 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 26226: 0072c591 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 26227: 0087d67d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 26228: 00530639 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 26229: 00554fdd 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 26230: 012bdc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 26231: 012ae6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 26232: 00832b81 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 26232: 00832ac9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 26233: 0053e0b9 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 26234: 012b50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 26235: 012e53a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 26236: 012b9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 26237: 012e4554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 26238: 00550341 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 26239: 002a6625 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 26240: 0082c515 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 26241: 00778429 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 26240: 0082c45d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 26241: 00778371 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 26242: 012e5764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 26243: 00535e05 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 26244: 007f62bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 26244: 007f6205 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 26245: 011dbee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 26246: 012e6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 26247: 012e5f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 26248: 0059ea51 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 26249: 00707c85 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 26249: 00707bcd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 26250: 012b782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 26251: 011fe6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 26252: 012e52dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 26253: 011e1bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 26254: 0083b201 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 26254: 0083b149 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 26255: 012e4692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 26256: 012e57d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 26257: 005c4c19 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 26258: 0087652d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 26258: 00876475 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 26259: 011fe64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ 26260: 002c1981 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 26261: 00847ea9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 26261: 00847df1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 26262: 002c1a2d 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ - 26263: 006d6dfd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ + 26263: 006d6d45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ 26264: 0050e995 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 26265: 012e4ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 26266: 008657b1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 26266: 008656f9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 26267: 0043aa25 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 26268: 0041bdd9 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 26269: 012163dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 26270: 0085e06d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 26271: 00730889 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 26270: 0085dfb5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 26271: 007307d1 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 26272: 002f7339 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 26273: 005d1375 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 26274: 00834761 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 26275: 00788a35 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 26274: 008346a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 26275: 0078897d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 26276: 002b62e1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 26277: 012e4104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 26278: 005b9499 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 26279: 012a9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 26280: 012abf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 26281: 012bbf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 26282: 002c0ec5 30 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 26283: 012a8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 26284: 012e58f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 26285: 00639ed1 280 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 26286: 008725cd 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 26286: 00872515 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 26287: 012e4624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 26288: 006d6b69 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 26288: 006d6ab1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 26289: 011fe5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ 26290: 0059fbc5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 26291: 012e6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 26292: 0072c661 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 26293: 00806ffd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 26292: 0072c5a9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 26293: 00806f45 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 26294: 012e5250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 26295: 005b3035 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 26296: 006d6a69 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 26296: 006d69b1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 26297: 002c993d 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 26298: 004aa9a9 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 26299: 0043ad39 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 26300: 0088fb0d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 26300: 0088fa55 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 26301: 012e4676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 26302: 012e5270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 26303: 005c78b5 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 26304: 012b047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 26305: 0085352d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 26305: 00853475 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 26306: 012bdc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 26307: 00822d75 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 26308: 006d6ae9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 26307: 00822cbd 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 26308: 006d6a31 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 26309: 0056775d 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 26310: 002a5d4d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 26311: 005cb31d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 26312: 004abdc9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 26313: 012b68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 26314: 006de3c1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 26315: 0078a701 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 26314: 006de309 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 26315: 0078a649 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 26316: 012165ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 26317: 012e4d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 26318: 012acca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 26319: 006de1a1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 26319: 006de0e9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 26320: 012b080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 26321: 012e5590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 26322: 003ec459 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 26323: 0120db38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 26324: 012a92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 26325: 0041e129 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 26326: 011df9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 26327: 0120dc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 26328: 012e61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 26329: 012bb244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 26330: 012e513a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 26331: 012e6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 26332: 006e1409 576 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ + 26332: 006e1351 576 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ 26333: 004ae6b5 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 26334: 005cba41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 26335: 007652e1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 26336: 006de2b1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 26335: 00765229 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 26336: 006de1f9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 26337: 012bd214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 26338: 0064fa45 256 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 26339: 00826bad 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 26339: 00826af5 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 26340: 005b4e4d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 26341: 005d63f9 86 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 26342: 012e5e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 26343: 012b20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 26344: 006d0f35 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 26344: 006d0e7d 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 26345: 012b3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 26346: 012e459e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 26347: 012af740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 26348: 012e40fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 26349: 00516925 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 26350: 0088cb8d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 26350: 0088cad5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 26351: 012e5ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 26352: 012e4752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 26353: 0072c5fd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 26353: 0072c545 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 26354: 0120dbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 26355: 0088c049 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 26356: 006d0b49 400 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 26357: 0074eb01 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 26355: 0088bf91 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 26356: 006d0a91 400 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 26357: 0074ea49 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 26358: 0052f4c1 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 26359: 012b3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 26360: 012b8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 26361: 011e793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 26362: 00876cd9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 26362: 00876c21 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 26363: 012e4d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 26364: 012b2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 26365: 012b732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 26366: 012e5654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 26367: 012e55ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 26368: 005e8a81 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 26369: 005ba7a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 26370: 007f7901 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 26371: 00781491 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 26370: 007f7849 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 26371: 007813d9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 26372: 012b2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 26373: 00782a21 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 26373: 00782969 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 26374: 012b4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 26375: 012e5aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 26376: 005d3b95 48 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 26377: 005bf969 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 26378: 005722bd 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 26379: 0117a920 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 26380: 0121b344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 26381: 005bb041 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 26382: 0052be75 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 26383: 007e48c1 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 26383: 007e4809 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 26384: 005c84f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 26385: 0089b05d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 26386: 008497b5 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 26387: 0086f6c5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 26388: 007fa745 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 26389: 00838135 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 26385: 0089afa5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 26386: 008496fd 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 26387: 0086f60d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 26388: 007fa68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 26389: 0083807d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 26390: 012e4ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 26391: 012b2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 26392: 012b525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 26393: 012af0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 26394: 012b2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 26395: 0039a6dd 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 26396: 012affc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -26403,343 +26403,343 @@ │ │ │ │ 26399: 012e472c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 26400: 002edcf9 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 26401: 005a34a1 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 26402: 00420805 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 26403: 00523de5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 26404: 012e3fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 26405: 012e5612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 26406: 00712f69 1668 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 26406: 00712eb1 1668 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 26407: 011dd7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 26408: 012acdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 26409: 00542175 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 26410: 0087bd69 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 26411: 00855f45 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 26410: 0087bcb1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 26411: 00855e8d 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 26412: 002b8421 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 26413: 0082ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 26414: 0081d27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 26413: 0082feb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 26414: 0081d1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 26415: 012ada24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 26416: 012a8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 26417: 012e3f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 26418: 006c07d9 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 26418: 006c0721 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 26419: 012e46e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 26420: 0084df41 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 26420: 0084de89 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 26421: 00506e0d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 26422: 011dcf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 26423: 006c0869 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 26423: 006c07b1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 26424: 012bc6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 26425: 012badf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 26426: 005a0129 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 26427: 006c0455 138 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 26428: 007f72e1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 26427: 006c039d 138 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 26428: 007f7229 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 26429: 012a8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 26430: 00550085 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 26431: 012a74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 26432: 007341ed 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 26432: 00734135 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 26433: 012b9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 26434: 00888111 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 26435: 008211ad 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 26434: 00888059 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 26435: 008210f5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 26436: 0043b805 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 26437: 006c04e1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 26437: 006c0429 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 26438: 012e30e4 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 26439: 005e0439 10016 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 26440: 012bd95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 26441: 012a6b24 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 26442: 008326ed 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 26442: 00832635 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 26443: 012e5190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 26444: 0054fe59 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 26445: 012b3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 26446: 006c091d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 26446: 006c0865 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 26447: 004af6d1 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 26448: 012ba194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 26449: 012e4024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 26450: 012bd91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 26451: 011d0dc8 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 26452: 0084af8d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 26452: 0084aed5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 26453: 005874cd 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 26454: 012b8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 26455: 011d0df8 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 26456: 012ba494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 26457: 00885f5d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 26458: 007be039 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 26457: 00885ea5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 26458: 007bdf81 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 26459: 011d0e48 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 26460: 011d0ee8 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 26461: 012a67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 26462: 006c0595 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 26462: 006c04dd 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 26463: 012e5dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 26464: 012e5894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 26465: 008a13c9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 26465: 008a1311 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 26466: 005b29b5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 26467: 002c31fd 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 26468: 005cde71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 26469: 00732c31 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 26469: 00732b79 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 26470: 012e559a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 26471: 002c1081 100 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 26472: 00477aed 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 26473: 012b6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 26474: 012e4f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 26475: 012e4402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 26476: 012e5b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 26477: 012aea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 26478: 00830eb5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 26479: 0075cdd1 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 26478: 00830dfd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 26479: 0075cd19 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 26480: 012b4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 26481: 00391255 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 26482: 012e628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 26483: 012b7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 26484: 006bda9d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 26484: 006bd9e5 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ 26485: 005b2985 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 26486: 008344d9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 26486: 00834421 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 26487: 002f8381 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 26488: 012e3e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 26489: 007433b1 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 26489: 007432f9 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 26490: 005d22f1 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 26491: 006bdb59 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 26491: 006bdaa1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ 26492: 005b4541 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 26493: 012a97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 26494: 00733781 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 26495: 0089b6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 26494: 007336c9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 26495: 0089b62d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 26496: 0053f83d 408 FUNC GLOBAL DEFAULT 12 iommufd_backend_invalidate_cache │ │ │ │ 26497: 012aa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 26498: 00764821 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 26498: 00764769 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 26499: 012b66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 26500: 00816cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 26500: 00816c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 26501: 00456235 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 26502: 0084072d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 26503: 0081d499 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 26502: 00840675 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 26503: 0081d3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 26504: 012b9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 26505: 005b42a9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 26506: 012e40f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 26507: 012b4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 26508: 00846501 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 26508: 00846449 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 26509: 012e4c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 26510: 012adbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 26511: 005b55dd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 26512: 012e57f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 26513: 012e56ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 26514: 005b4931 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 26515: 007867ed 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 26516: 006bdc29 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 26515: 00786735 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 26516: 006bdb71 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ 26517: 005b4971 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 26518: 005b49b5 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 26519: 012e3d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 26520: 012b3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 26521: 012e4854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 26522: 0117a938 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 26523: 005c9331 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 26524: 012e56f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 26525: 005b49fd 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 26526: 012e3fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 26527: 012e635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 26528: 0070cf8d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 26528: 0070ced5 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 26529: 012b089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 26530: 0075d345 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 26530: 0075d28d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 26531: 012b5ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 26532: 008145b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 26532: 00814501 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 26533: 012af570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 26534: 0121dcdc 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 26535: 012e4eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 26536: 012e5f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 26537: 012acd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 26538: 00849615 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 26538: 0084955d 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 26539: 012e4d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 26540: 003a7a85 138 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26541: 012af680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26542: 00808601 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26543: 0084aecd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26542: 00808549 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26543: 0084ae15 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26544: 012e6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26545: 012b94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26546: 012a8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 26547: 012aa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26548: 012e4a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26549: 00550e45 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26550: 0058574d 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26551: 006c8499 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26551: 006c83e1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26552: 012e3c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26553: 012b7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 26554: 005c97b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26555: 0081a019 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26555: 00819f61 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26556: 012b1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26557: 012e4da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26558: 00731e8d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26558: 00731dd5 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26559: 012a91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26560: 012e5308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ - 26561: 006c8509 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26561: 006c8451 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26562: 005d6a05 36 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26563: 0054b759 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26564: 012a8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26565: 0076b055 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26566: 00703889 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26565: 0076af9d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26566: 007037d1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26567: 012e3e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26568: 00541dd1 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26569: 005cdcc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 26570: 012e4c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26571: 012e406c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26572: 012e530c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26573: 0084c749 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26573: 0084c691 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 26574: 005c4a25 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26575: 011e78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26576: 012b2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 26577: 0052e199 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26578: 012e55f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26579: 00755ff9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26580: 007bab95 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26579: 00755f41 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26580: 007baadd 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26581: 010abdc0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26582: 012abbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26583: 012e4e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26584: 006c8579 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26585: 007f1921 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26584: 006c84c1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26585: 007f1869 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 26586: 005c7161 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26587: 012bad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26588: 012e4e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26589: 007face5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26589: 007fac2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26590: 00448835 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26591: 0085c5d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ - 26592: 006bdcf1 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26591: 0085c519 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26592: 006bdc39 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26593: 012e4736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26594: 011fbe14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26595: 005e85ad 12 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26596: 012b9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26597: 008873e1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26597: 00887329 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 26598: 011de274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26599: 007e55bd 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26600: 006bdda5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26599: 007e5505 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26600: 006bdced 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26601: 011fbd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ 26602: 00598009 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26603: 01206080 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26604: 004d38d1 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26605: 002c7289 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26606: 0070d6fd 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26606: 0070d645 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26607: 012e45f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26608: 012a5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26609: 012e54b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 26610: 005aa17d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26611: 007204f5 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26611: 0072043d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 26612: 00524c61 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26613: 012bba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26614: 00830095 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26615: 0083fa45 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26616: 007f3ce5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26617: 007baf4d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26618: 006bde71 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ - 26619: 0089dd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 26614: 0082ffdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26615: 0083f98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26616: 007f3c2d 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26617: 007bae95 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26618: 006bddb9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26619: 0089dcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 26620: 011ddfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26621: 0084b5a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26621: 0084b4f1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26622: 011fbd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26623: 00294f2d 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26624: 012e47c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26625: 012b096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26626: 012b2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26627: 012e5c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26628: 00881af9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26628: 00881a41 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26629: 012b8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26630: 00738881 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26630: 007387c9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26631: 012e3c25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26632: 003e7cc5 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26633: 012e3d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26634: 002b67b1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26635: 012a86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26636: 012b2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26637: 012e55ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26638: 012e4884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26639: 012b3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 26640: 005c0b29 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26641: 012e6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26642: 012e4f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26643: 0085eded 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26643: 0085ed35 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26644: 012a63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26645: 012af890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26646: 012afe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26647: 007f2115 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26647: 007f205d 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26648: 012bcb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26649: 0088346d 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26649: 008833b5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26650: 012e430a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26651: 007f2089 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26651: 007f1fd1 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26652: 012e3c65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26653: 003a095d 580 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26654: 00777495 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26654: 007773dd 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26655: 012af580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26656: 012b689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26657: 007fd4a1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26658: 0089f5a9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26657: 007fd3e9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26658: 0089f4f1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26659: 012e3d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26660: 012adc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26661: 012b09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26662: 012ad884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26663: 012b503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 26664: 005c9285 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26665: 012e5960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26666: 012b03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26667: 005497dd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26668: 012e5160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26669: 007a648d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26669: 007a63d5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26670: 004ee121 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26671: 012e68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26672: 012e42ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26673: 012e3c74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26674: 012aebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 26675: 005ff1f5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26676: 012ac5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26677: 007340ed 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26677: 00734035 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26678: 012e5a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26679: 012b08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26680: 012a8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26681: 0032a909 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26682: 007970d1 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26682: 00797019 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26683: 012044a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ 26684: 005ff1cd 34 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26685: 011fbc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ 26686: 005b2f6d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26687: 012b776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26688: 012a8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26689: 012bccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26690: 012bbd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26691: 002b6651 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26692: 002f33d9 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26693: 012aa114 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26694: 012e4f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26695: 002f7169 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26696: 00830239 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26696: 00830181 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26697: 011fbc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26698: 007a74c9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26698: 007a7411 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26699: 011ff1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26700: 003ec309 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ 26701: 005ff1f1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26702: 008341b1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26703: 0082bce5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26704: 007f96a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26702: 008340f9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26703: 0082bc2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26704: 007f95e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26705: 0054a2e1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26706: 007f1f0d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26706: 007f1e55 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26707: 012a8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26708: 011f1c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ 26709: 0052422d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26710: 012ba744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26711: 012e3ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26712: 011ff120 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26713: 008853b1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26714: 00789079 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26713: 008852f9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26714: 00788fc1 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26715: 012b2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26716: 0087cc7d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26716: 0087cbc5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26717: 011f1ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26718: 003ca999 12 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26719: 002b5151 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26720: 00340199 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26721: 012e4eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26722: 011fbb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26723: 012e4c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26724: 002c57e1 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26725: 00517269 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26726: 00327645 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26727: 004d3569 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 26728: 012bcbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26729: 00584989 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ 26730: 0120d274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_b16 │ │ │ │ - 26731: 00831741 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26731: 00831689 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26732: 012e3f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 26733: 004f5a25 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26734: 00878e15 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26734: 00878d5d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26735: 012b100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26736: 012e6540 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 26737: 00600b91 34 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26738: 010abec8 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26739: 00444bf9 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26740: 012e60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26741: 005507a5 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x288608 │ │ │ │ - 0x0000000d (FINI) 0x8a4188 │ │ │ │ + 0x0000000d (FINI) 0x8a40dc │ │ │ │ 0x00000019 (INIT_ARRAY) 0xa9cd70 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3336 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xa9da78 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x99b0c │ │ │ │ 0x00000006 (SYMTAB) 0x3138c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e5d8495146c7ff91083aa046905e9734fa7d93fd │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1e7430b4cd7d52a986f24bae04be377f6dc8ec1a │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -26736,15 +26736,15 @@ │ │ │ │ H{DyDd3xD │ │ │ │ H{DyD|3xD │ │ │ │ %I%KyD%JAc{D%IzD FyDl │ │ │ │ #K#J F#I{DzDyDl │ │ │ │ !K"J F"I{DzDyDl │ │ │ │ K J F I{DzDyDl │ │ │ │ I{DzDyDl │ │ │ │ -I{DzDyDl │ │ │ │ +I{DzDyDk │ │ │ │ F5I~D}D2F │ │ │ │ #~D:F1F`a@5 │ │ │ │ J1F|D@FzD │ │ │ │ I?HyDT1xD │ │ │ │ DNK!F"h{DMH │ │ │ │ 0I"F0H3FyD │ │ │ │ #I3F#HyD │ │ │ │ I3F HyD │ │ │ │ HyDxD$1 │ │ │ │ -HyDxD81 │ │ │ │ KIKHyDxD|1 │ │ │ │ " I H{DyDh3xD │ │ │ │ #(L~D}D2F|D)F │ │ │ │ I{DzD43yD │ │ │ │ J"# I|D │ │ │ │ FzD%#,4yD │ │ │ │ LKMJMI{D<3zD │ │ │ │ @@ -28146,15 +28145,15 @@ │ │ │ │ F"F0FyDk │ │ │ │ NJ$#NI 5zD │ │ │ │ &I;F2FyD F │ │ │ │ VKWJWI{D03WMyD │ │ │ │ -I-HyDxDRF[FD1 │ │ │ │ &I'HyDxD │ │ │ │ I{D|DD3yD │ │ │ │ -IzDM#0FyDh │ │ │ │ +IzDM#0FyDg │ │ │ │ IzDM#0FyDt4g │ │ │ │ #J$IT#$LzDyD │ │ │ │ :K:J;I{D03zD │ │ │ │ 4zDyDM#0F │ │ │ │ ^IM#^J FyD$1 │ │ │ │ 9JC#9I|DzD,4yD │ │ │ │ F$K8F$J%I{D$3zD │ │ │ │ @@ -28325,15 +28324,15 @@ │ │ │ │ J}D)F|DzD │ │ │ │ IzD(F(4yDP │ │ │ │ Y`zD#K)F │ │ │ │ F3I3J~DyD │ │ │ │ F{D F}DyDO │ │ │ │ ;I │ │ │ │ Br{D@1 F │ │ │ │ JM# I|D │ │ │ │ IzDc#0FyDD4> │ │ │ │ Br{D@1 F │ │ │ │ zDM#yD@0> │ │ │ │ #JM##I|D │ │ │ │ IzDc#0FyDD4> │ │ │ │ @@ -30036,16 +30035,16 @@ │ │ │ │ IzDc#0FyDP49 │ │ │ │ pr{D@1 F │ │ │ │ %JM#%I|D │ │ │ │ IzDc#0FyDH49 │ │ │ │ zr{D@1 F │ │ │ │ F%I|DzD&#yD │ │ │ │ %JM#%I|D │ │ │ │ -IzDc#0FyDD49 │ │ │ │ -"+cyD(F4 │ │ │ │ +IzDc#0FyDD48 │ │ │ │ +"+cyD(F3 │ │ │ │ Zr@1 F{D │ │ │ │ F$I|DzD'#yD │ │ │ │ %JM#%I|D │ │ │ │ IzDc#0FyDD48 │ │ │ │ Xr@1 F{D │ │ │ │ F$I|DzD!#yD │ │ │ │ %JM#%I|D │ │ │ │ @@ -30058,19 +30057,19 @@ │ │ │ │ JM# I|D │ │ │ │ IzDc#0FyDD48 │ │ │ │ @r{D@1 F │ │ │ │ IzD0F$4yD8 │ │ │ │ 4"9F}D@F │ │ │ │ !JM#!I|D │ │ │ │ IzDc#0FyD<48 │ │ │ │ -zDM#yD@08 │ │ │ │ +zDM#yD@07 │ │ │ │ !JM#!I|D │ │ │ │ IzDc#0FyD@48 │ │ │ │ L JM# I|DzD │ │ │ │ -IzD0F$4yD8 │ │ │ │ +IzD0F$4yD7 │ │ │ │ I|DzD84yD │ │ │ │ D@4(F!F{DO │ │ │ │ K"F(F{D │ │ │ │ @{DyDT3zD │ │ │ │ JM# I|D │ │ │ │ #8FyD@47 │ │ │ │ zDc#8FyD │ │ │ │ @@ -30096,15 +30095,15 @@ │ │ │ │ !L"JM#"I|DzD │ │ │ │ IzD0F$4yD7 │ │ │ │ zD^I{D^M │ │ │ │ @M#*F!F@0 │ │ │ │ ;L;";K|D;I │ │ │ │ #KA"#L$I{D|D │ │ │ │ ;L;JM#;I|DzD │ │ │ │ -c#6IzD0FyD7 │ │ │ │ +c#6IzD0FyD6 │ │ │ │ J!KzD!I{D │ │ │ │ # KyD J{D │ │ │ │ 5@FzDyDM# │ │ │ │ @#F2F)F@0 │ │ │ │ (FM#zDyD6 │ │ │ │ @3FBF9F@0 │ │ │ │ F{D!F0FO │ │ │ │ @@ -30320,15 +30319,15 @@ │ │ │ │ !MJckzD8X │ │ │ │ HK0FHJII{DzD │ │ │ │ CKDJDI{DzD │ │ │ │ ;KM │ │ │ │ "F3FQF(FD │ │ │ │ >KRh{D>I │ │ │ │ 1J1K2IzD │ │ │ │ -J.K.IzD │ │ │ │ )J*K*IzD │ │ │ │ -HBF+FxD; │ │ │ │ +HBF+FxD: │ │ │ │ H{DyD<3xDC │ │ │ │ "F #)F0F │ │ │ │ H{DyDT3xDC │ │ │ │ MB+I,H{DyD │ │ │ │ DB)I)H{DyD │ │ │ │ _r H)F{DxD │ │ │ │ H{DyDxDB │ │ │ │ @@ -30973,15 +30972,15 @@ │ │ │ │ DthIF(F"h │ │ │ │ F3F!FZFHF │ │ │ │ 5KHF5I{DyD │ │ │ │ .IHF.MyD │ │ │ │ -K-J}D{D)FzDHF │ │ │ │ 3FZF!FHF │ │ │ │ H{DyD(3xD │ │ │ │ -H{DyDxD& │ │ │ │ +H{DyDxD% │ │ │ │ h7K8"7IyD │ │ │ │ ;FRFIF0F │ │ │ │ L;FRFIF|D │ │ │ │ IyD JCF │ │ │ │ V CFl!zDHFO │ │ │ │ 0%@3yDzD │ │ │ │ {D@3zDyD │ │ │ │ @@ -31744,15 +31743,15 @@ │ │ │ │ 4.F{DH3 │ │ │ │ I{DzDH3yD │ │ │ │ ]I]H{DyD │ │ │ │ rZIZH{DyD │ │ │ │ WIWH{DyD │ │ │ │ ps|Dh2yD8F │ │ │ │ FTJTI~DzD │ │ │ │ -+F.J!F.HzDxDu │ │ │ │ ++F.J!F.HzDxDt │ │ │ │ $I "$HyD │ │ │ │ H4FyD "xDp1 │ │ │ │ "I"F"HyDxD │ │ │ │ %I&HyDxD │ │ │ │ D+4J2KzD │ │ │ │ yDxD"F+F │ │ │ │ !FAJ=KzD │ │ │ │ @@ -32418,23 +32417,25 @@ │ │ │ │ EKzDEM}D │ │ │ │ SFJFAF8F │ │ │ │ )FXFYF(F0 │ │ │ │ xKAF {D │ │ │ │ +F2F1F ) │ │ │ │ IF#nJF , │ │ │ │ P"F)FleH │ │ │ │ +{D1F@FzD │ │ │ │ +{D1F@FzD │ │ │ │ I2FyD hZ │ │ │ │ -jJ1F@FzD │ │ │ │ +iJ1F@FzD │ │ │ │ iJ1F@FzD │ │ │ │ aJ1F@FzD │ │ │ │ CzD1F@F │ │ │ │ LJ1F@FzD │ │ │ │ CzD1F@F │ │ │ │ -r{1F}J F │ │ │ │ -eK\JeHzD │ │ │ │ +r{1F|J F │ │ │ │ +eK[JeHzD │ │ │ │ 1F F1F F │ │ │ │ =I=H{DyD │ │ │ │ b3I4H{DyD │ │ │ │ 0I1H{DyD │ │ │ │ (I(H{DyD │ │ │ │ #!FCF:F0F │ │ │ │ }K1F8F{D │ │ │ │ @@ -32461,15 +32462,15 @@ │ │ │ │ #h:FAF0F │ │ │ │ #h9F*F@F │ │ │ │ #h2F)FHF │ │ │ │ {D0FzDsDrD │ │ │ │ '0F{DzDS │ │ │ │ jJ!F0FzD │ │ │ │ 6J!F0FzD │ │ │ │ -((0F{DzDS │ │ │ │ +$(0F{DzDS │ │ │ │ '0F{DzDS │ │ │ │ ]J!F0FzD │ │ │ │ KJ!F0FzD │ │ │ │ \)!F0FzD │ │ │ │ FlJ0F{DzDS │ │ │ │ 0FcKdJ{D │ │ │ │ 0FHKHJ{D │ │ │ │ @@ -33008,15 +33009,15 @@ │ │ │ │ H{DyDl3xDh │ │ │ │ H{DyDl3xDh │ │ │ │ MKzDMM}D │ │ │ │ 4J3FaFpFzD │ │ │ │ H{DyDl3xDh │ │ │ │ H{DyDl3xDh │ │ │ │ H{DyDl3xDh │ │ │ │ -I H{DyDl3xDg │ │ │ │ +I H{DyDl3xDh │ │ │ │ xKHFxJxI{D │ │ │ │ [KHF[J[I{D │ │ │ │ MKHFMJ)F{D │ │ │ │ 3KHF3J3I{DzD │ │ │ │ .KHF.J.I{DzD │ │ │ │ )Ke")I)H{DyDl3xDg │ │ │ │ H{DyDl3xDg │ │ │ │ @@ -33033,15 +33034,15 @@ │ │ │ │ H{DyDl3xDe │ │ │ │ H{DyDl3xDe │ │ │ │ H{DyDl3xDe │ │ │ │ xKIFxH{DxD │ │ │ │ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf784 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec02 │ │ │ │ - rsbseq r2, r2, ip, lsr sp │ │ │ │ - rsbeq r8, r1, lr, ror #23 │ │ │ │ - rsbeq r8, r1, r4, lsl #24 │ │ │ │ + @ instruction: 0x00722c94 │ │ │ │ + rsbeq r8, r1, r6, asr #22 │ │ │ │ + rsbeq r8, r1, ip, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede29cc <__bss_end__@@Base+0xfdafc0ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f7b4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffd497d8 <__bss_end__@@Base+0xfea62eb8> │ │ │ │ - @ instruction: 0x0072369e │ │ │ │ - rsbeq r9, r1, r8, ror #19 │ │ │ │ - rsbeq r9, r1, r2, lsl #20 │ │ │ │ + ldrshteq r3, [r2], #-86 @ 0xffffffaa │ │ │ │ + rsbeq r9, r1, r0, asr #18 │ │ │ │ + rsbeq r9, r1, sl, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede29f8 <__bss_end__@@Base+0xfdafc0d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f7e0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff7c9804 <__bss_end__@@Base+0xfe4e2ee4> │ │ │ │ - rsbseq r3, r2, r2, lsr #15 │ │ │ │ - rsbeq r9, r1, ip, asr #25 │ │ │ │ - ldrdeq r9, [r1], #-202 @ 0xffffff36 @ │ │ │ │ + ldrshteq r3, [r2], #-106 @ 0xffffff96 │ │ │ │ + rsbeq r9, r1, r4, lsr #24 │ │ │ │ + rsbeq r9, r1, r2, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a24 <__bss_end__@@Base+0xfdafc104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f80c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff249830 <__bss_end__@@Base+0xfdf62f10> │ │ │ │ - rsbseq r5, r2, lr, ror #4 │ │ │ │ - strdeq sl, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r1, r6, lsl #16 │ │ │ │ + rsbseq r5, r2, r6, asr #3 │ │ │ │ + rsbeq sl, r1, ip, asr #14 │ │ │ │ + rsbeq sl, r1, lr, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a50 <__bss_end__@@Base+0xfdafc130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf838 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eba8 │ │ │ │ - rsbseq r3, r6, lr, lsr #7 │ │ │ │ - strdeq sp, [r1], #-8 @ │ │ │ │ - rsbeq sp, r1, r4, lsl #2 │ │ │ │ + rsbseq r3, r6, r6, lsl #6 │ │ │ │ + rsbeq sp, r1, r0, asr r0 │ │ │ │ + rsbeq sp, r1, ip, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a80 <__bss_end__@@Base+0xfdafc160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf868 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb90 │ │ │ │ - rsbseq r5, r6, r2, lsr #4 │ │ │ │ - mlseq r2, r8, sl, r0 │ │ │ │ - rsbeq r0, r2, r8, lsr #21 │ │ │ │ + rsbseq r5, r6, sl, ror r1 │ │ │ │ + strdeq r0, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, r2, r0, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ab0 <__bss_end__@@Base+0xfdafc190> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f898 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 20c98bc <__bss_end__@@Base+0xde2f9c> │ │ │ │ - rsbseq r5, r6, r2, lsl #5 │ │ │ │ - rsbeq r0, r2, r8, lsl #25 │ │ │ │ - mlseq r2, lr, ip, r0 │ │ │ │ + ldrsbteq r5, [r6], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq r0, r2, r0, ror #23 │ │ │ │ + strdeq r0, [r2], #-182 @ 0xffffff4a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2adc <__bss_end__@@Base+0xfdafc1bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f8c4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1b498e8 <__bss_end__@@Base+0x862fc8> │ │ │ │ - rsbseq r5, r6, r2, asr #18 │ │ │ │ - rsbeq r9, r1, r0, lsl #19 │ │ │ │ - mlseq r1, sl, r9, r9 │ │ │ │ + @ instruction: 0x0076589a │ │ │ │ + ldrdeq r9, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r9, [r1], #-130 @ 0xffffff7e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b08 <__bss_end__@@Base+0xfdafc1e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf8f0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 1549918 <__bss_end__@@Base+0x262ff8> │ │ │ │ - rsbseq r6, r6, r0, lsr sl │ │ │ │ - rsbeq r7, r2, lr, asr #5 │ │ │ │ - rsbeq r7, r2, r2, ror #5 │ │ │ │ + rsbseq r6, r6, r8, lsl #19 │ │ │ │ + rsbeq r7, r2, r6, lsr #4 │ │ │ │ + rsbeq r7, r2, sl, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b38 <__bss_end__@@Base+0xfdafc218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf920 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl f49948 │ │ │ │ - rsbseq r6, r6, r0, lsl #20 │ │ │ │ - mlseq r2, lr, r2, r7 │ │ │ │ - strhteq r7, [r2], #-34 @ 0xffffffde │ │ │ │ + rsbseq r6, r6, r8, asr r9 │ │ │ │ + strdeq r7, [r2], #-22 @ 0xffffffea @ │ │ │ │ + rsbeq r7, r2, sl, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b68 <__bss_end__@@Base+0xfdafc248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf950 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ - bl 949978 <_IO_stdin_used@@Base+0xa57e8> │ │ │ │ - ldrshteq r7, [r6], #-160 @ 0xffffff60 │ │ │ │ - rsbeq r7, r2, lr, ror #4 │ │ │ │ - rsbeq r7, r2, r2, lsl #5 │ │ │ │ + bl 949978 <_IO_stdin_used@@Base+0xa5890> │ │ │ │ + rsbseq r7, r6, r8, asr #20 │ │ │ │ + rsbeq r7, r2, r6, asr #3 │ │ │ │ + ldrdeq r7, [r2], #-26 @ 0xffffffe6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b98 <__bss_end__@@Base+0xfdafc278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf980 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 3499a8 │ │ │ │ - rsbseq r7, r6, r0, asr #21 │ │ │ │ - rsbeq r7, r2, lr, lsr r2 │ │ │ │ - strhteq r9, [r2], #-166 @ 0xffffff5a │ │ │ │ + rsbseq r7, r6, r8, lsl sl │ │ │ │ + mlseq r2, r6, r1, r7 │ │ │ │ + rsbeq r9, r2, lr, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2bc8 <__bss_end__@@Base+0xfdafc2a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf9b0 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaec │ │ │ │ - rsbseq r8, r6, ip, asr r0 │ │ │ │ - rsbeq fp, r2, lr, asr #5 │ │ │ │ - rsbeq fp, r2, r0, ror #5 │ │ │ │ + ldrhteq r7, [r6], #-244 @ 0xffffff0c │ │ │ │ + rsbeq fp, r2, r6, lsr #4 │ │ │ │ + rsbeq fp, r2, r8, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2bf8 <__bss_end__@@Base+0xfdafc2d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f9e0 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff7c9a04 <__bss_end__@@Base+0xfe4e30e4> │ │ │ │ - rsbseq r8, r6, r2, asr #5 │ │ │ │ - rsbeq fp, r2, r8, ror fp │ │ │ │ - rsbeq fp, r2, r6, lsl #23 │ │ │ │ + rsbseq r8, r6, sl, lsl r2 │ │ │ │ + ldrdeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq fp, [r2], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c24 <__bss_end__@@Base+0xfdafc304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfa0c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff1c9a34 <__bss_end__@@Base+0xfdee3114> │ │ │ │ - rsbseq r8, r6, r0, asr r8 │ │ │ │ - rsbeq lr, r2, r6, ror #29 │ │ │ │ - rsbeq pc, r2, sl, lsr r3 @ │ │ │ │ + rsbseq r8, r6, r8, lsr #15 │ │ │ │ + rsbeq lr, r2, lr, lsr lr │ │ │ │ + mlseq r2, r2, r2, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c54 <__bss_end__@@Base+0xfdafc334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38fa3c │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fec49a60 <__bss_end__@@Base+0xfd963140> │ │ │ │ - rsbseq r8, r6, lr, asr #20 │ │ │ │ - strdeq pc, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, r2, r6, lsl fp @ │ │ │ │ + rsbseq r8, r6, r6, lsr #19 │ │ │ │ + rsbeq pc, r2, ip, asr #20 │ │ │ │ + rsbeq pc, r2, lr, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c80 <__bss_end__@@Base+0xfdafc360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfa68 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbseq r8, r6, r6, lsr #28 │ │ │ │ - mlseq r2, r4, r1, pc @ │ │ │ │ - rsbeq pc, r2, r8, lsr #3 │ │ │ │ + rsbseq r8, r6, lr, ror sp │ │ │ │ + rsbeq pc, r2, ip, ror #1 │ │ │ │ + rsbeq pc, r2, r0, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2cb0 <__bss_end__@@Base+0xfdafc390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfa98 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ b 2049ac0 <__bss_end__@@Base+0xd631a0> │ │ │ │ - rsbseq r8, r6, r0, lsr pc │ │ │ │ - rsbeq r7, r2, r6, lsr #2 │ │ │ │ - rsbeq r7, r2, sl, lsr r1 │ │ │ │ + rsbseq r8, r6, r8, lsl #29 │ │ │ │ + rsbeq r7, r2, lr, ror r0 │ │ │ │ + mlseq r2, r2, r0, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ce0 <__bss_end__@@Base+0xfdafc3c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfac8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ b 1a49af0 <__bss_end__@@Base+0x7631d0> │ │ │ │ - ldrhteq r9, [r6], #-112 @ 0xffffff90 │ │ │ │ - strdeq r7, [r2], #-6 @ │ │ │ │ - rsbeq r7, r2, sl, lsl #2 │ │ │ │ + rsbseq r9, r6, r8, lsl #14 │ │ │ │ + rsbeq r7, r2, lr, asr #32 │ │ │ │ + rsbeq r7, r2, r2, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d10 <__bss_end__@@Base+0xfdafc3f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfaf8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 1449b20 <__bss_end__@@Base+0x163200> │ │ │ │ - rsbseq r9, r6, r0, lsl #15 │ │ │ │ - rsbeq r7, r2, r6, asr #1 │ │ │ │ - ldrdeq r7, [r2], #-10 @ │ │ │ │ + ldrsbteq r9, [r6], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r7, r2, lr, lsl r0 │ │ │ │ + rsbeq r7, r2, r2, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d40 <__bss_end__@@Base+0xfdafc420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb28 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b e49b50 │ │ │ │ - rsbseq r9, r6, r0, asr r7 │ │ │ │ - mlseq r2, r6, r0, r7 │ │ │ │ - strdeq fp, [r2], #-50 @ 0xffffffce @ │ │ │ │ + rsbseq r9, r6, r8, lsr #13 │ │ │ │ + rsbeq r6, r2, lr, ror #31 │ │ │ │ + rsbeq fp, r2, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d70 <__bss_end__@@Base+0xfdafc450> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb58 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ - b 849b80 │ │ │ │ - rsbseq r9, r6, r4, asr fp │ │ │ │ - rsbeq r7, r2, r6, rrx │ │ │ │ - rsbeq r7, r2, sl, ror r0 │ │ │ │ + b 849b80 │ │ │ │ + rsbseq r9, r6, ip, lsr #21 │ │ │ │ + strhteq r6, [r2], #-254 @ 0xffffff02 │ │ │ │ + ldrdeq r6, [r2], #-242 @ 0xffffff0e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2da0 <__bss_end__@@Base+0xfdafc480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb88 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmib lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, r4, ror #24 │ │ │ │ - rsbeq r7, r2, r6, lsr r0 │ │ │ │ - rsbeq r7, r2, sl, asr #32 │ │ │ │ + ldrhteq r9, [r6], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r6, r2, lr, lsl #31 │ │ │ │ + rsbeq r6, r2, r2, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2dd0 <__bss_end__@@Base+0xfdafc4b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfbb8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r9, [r6], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r7, r2, r6 │ │ │ │ - rsbeq r7, r2, sl, lsl r0 │ │ │ │ + rsbseq r9, r6, r4, lsr ip │ │ │ │ + rsbeq r6, r2, lr, asr pc │ │ │ │ + rsbeq r6, r2, r2, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e00 <__bss_end__@@Base+0xfdafc4e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfbe8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, ip, lsr #25 │ │ │ │ - ldrdeq r6, [r2], #-246 @ 0xffffff0a @ │ │ │ │ - rsbeq fp, r2, r2, lsr r3 │ │ │ │ + rsbseq r9, r6, r4, lsl #24 │ │ │ │ + rsbeq r6, r2, lr, lsr #30 │ │ │ │ + rsbeq fp, r2, sl, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e30 <__bss_end__@@Base+0xfdafc510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc18 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, r6, ip, ror ip │ │ │ │ - rsbeq r6, r2, r6, lsr #31 │ │ │ │ - strhteq r6, [r2], #-250 @ 0xffffff06 │ │ │ │ + ldrsbteq r9, [r6], #-180 @ 0xffffff4c │ │ │ │ + strdeq r6, [r2], #-238 @ 0xffffff12 @ │ │ │ │ + rsbeq r6, r2, r2, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e60 <__bss_end__@@Base+0xfdafc540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc48 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, r6, r4, asr #25 │ │ │ │ - rsbeq r6, r2, r6, ror pc │ │ │ │ - rsbeq r6, r2, sl, lsl #31 │ │ │ │ + rsbseq r9, r6, ip, lsl ip │ │ │ │ + rsbeq r6, r2, lr, asr #29 │ │ │ │ + rsbeq r6, r2, r2, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e90 <__bss_end__@@Base+0xfdafc570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc78 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, r6, r4, asr sp │ │ │ │ - rsbeq r6, r2, r6, asr #30 │ │ │ │ - rsbeq r6, r2, sl, asr pc │ │ │ │ + rsbseq r9, r6, ip, lsr #25 │ │ │ │ + mlseq r2, lr, lr, r6 │ │ │ │ + strhteq r6, [r2], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ec0 <__bss_end__@@Base+0xfdafc5a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfca8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, r4, lsr #26 │ │ │ │ - rsbeq r6, r2, r6, lsl pc │ │ │ │ - rsbeq r6, r2, sl, lsr #30 │ │ │ │ + rsbseq r9, r6, ip, ror ip │ │ │ │ + rsbeq r6, r2, lr, ror #28 │ │ │ │ + rsbeq r6, r2, r2, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ef0 <__bss_end__@@Base+0xfdafc5d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfcd8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldmdb r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, ip, lsr #29 │ │ │ │ - rsbeq r6, r2, r6, ror #29 │ │ │ │ - strdeq r6, [r2], #-234 @ 0xffffff16 @ │ │ │ │ + rsbseq r9, r6, r4, lsl #28 │ │ │ │ + rsbeq r6, r2, lr, lsr lr │ │ │ │ + rsbeq r6, r2, r2, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f20 <__bss_end__@@Base+0xfdafc600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 40fd08 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicmi pc, r4, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - rsbseq r9, r6, r8, lsl pc │ │ │ │ - strhteq r6, [r2], #-230 @ 0xffffff1a │ │ │ │ - rsbeq r6, r2, r8, asr #29 │ │ │ │ + rsbseq r9, r6, r0, ror lr │ │ │ │ + rsbeq r6, r2, lr, lsl #28 │ │ │ │ + rsbeq r6, r2, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f54 <__bss_end__@@Base+0xfdafc634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 40fd3c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e924 │ │ │ │ - rsbseq r9, r6, r4, ror #29 │ │ │ │ - rsbeq r6, r2, r2, lsl #29 │ │ │ │ - mlseq r2, r4, lr, r6 │ │ │ │ + rsbseq r9, r6, ip, lsr lr │ │ │ │ + ldrdeq r6, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r6, r2, ip, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f88 <__bss_end__@@Base+0xfdafc668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfd70 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmdb sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, r6, r0, lsl fp │ │ │ │ - rsbeq r6, r2, lr, asr #28 │ │ │ │ - rsbeq r6, r2, r2, ror #28 │ │ │ │ + rsbseq fp, r6, r8, ror #20 │ │ │ │ + rsbeq r6, r2, r6, lsr #27 │ │ │ │ + strhteq r6, [r2], #-218 @ 0xffffff26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2fb8 <__bss_end__@@Base+0xfdafc698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfda0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldm r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, r6, ip, lsr #27 │ │ │ │ - rsbeq r6, r2, lr, lsl lr │ │ │ │ - rsbeq r6, r2, r2, lsr lr │ │ │ │ + rsbseq fp, r6, r4, lsl #26 │ │ │ │ + rsbeq r6, r2, r6, ror sp │ │ │ │ + rsbeq r6, r2, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2fe8 <__bss_end__@@Base+0xfdafc6c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfdd0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8dc │ │ │ │ - rsbseq fp, r6, r8, lsl #28 │ │ │ │ - rsbeq r6, r2, lr, ror #27 │ │ │ │ - rsbeq r6, r2, r4, lsl #28 │ │ │ │ + rsbseq fp, r6, r0, ror #26 │ │ │ │ + rsbeq r6, r2, r6, asr #26 │ │ │ │ + rsbeq r6, r2, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3018 <__bss_end__@@Base+0xfdafc6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe00 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8c4 │ │ │ │ - rsbseq ip, r6, r4 │ │ │ │ - strhteq r6, [r2], #-222 @ 0xffffff22 │ │ │ │ - ldrdeq r6, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, r6, ip, asr pc │ │ │ │ + rsbeq r6, r2, r6, lsl sp │ │ │ │ + rsbeq r6, r2, ip, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3048 <__bss_end__@@Base+0xfdafc728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe30 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmia sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq fp, [r6], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r6, r2, lr, lsl #27 │ │ │ │ - rsbeq r6, r2, r2, lsr #27 │ │ │ │ + rsbseq fp, r6, ip, lsr #30 │ │ │ │ + rsbeq r6, r2, r6, ror #25 │ │ │ │ + strdeq r6, [r2], #-202 @ 0xffffff36 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3078 <__bss_end__@@Base+0xfdafc758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe60 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ ldm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq ip, [r6], #-0 │ │ │ │ - rsbeq r6, r2, lr, asr sp │ │ │ │ - strhteq fp, [r2], #-10 │ │ │ │ + rsbseq ip, r6, r8, lsr #32 │ │ │ │ + strhteq r6, [r2], #-198 @ 0xffffff3a │ │ │ │ + rsbeq fp, r2, r2, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede30a8 <__bss_end__@@Base+0xfdafc788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38fe90 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq ip, r6, r6, ror r7 │ │ │ │ - rsbeq lr, r2, ip, ror #26 │ │ │ │ - rsbeq lr, r2, r2, lsl #27 │ │ │ │ + rsbseq ip, r6, lr, asr #13 │ │ │ │ + rsbeq lr, r2, r4, asr #25 │ │ │ │ + ldrdeq lr, [r2], #-202 @ 0xffffff36 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede30d4 <__bss_end__@@Base+0xfdafc7b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfebc │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e866 │ │ │ │ - rsbseq ip, r6, sl, asr #14 │ │ │ │ - rsbeq lr, r2, r0, asr #26 │ │ │ │ - mlseq r2, r0, sp, lr │ │ │ │ + rsbseq ip, r6, r2, lsr #13 │ │ │ │ + mlseq r2, r8, ip, lr │ │ │ │ + rsbeq lr, r2, r8, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3104 <__bss_end__@@Base+0xfdafc7e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfeec │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e84e │ │ │ │ - rsbseq ip, r6, sl, lsl r7 │ │ │ │ - rsbeq lr, r2, r0, lsl sp │ │ │ │ - rsbeq lr, r2, r0, ror #26 │ │ │ │ + rsbseq ip, r6, r2, ror r6 │ │ │ │ + rsbeq lr, r2, r8, ror #24 │ │ │ │ + strhteq lr, [r2], #-200 @ 0xffffff38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3134 <__bss_end__@@Base+0xfdafc814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff1c │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e836 │ │ │ │ - rsbseq ip, r6, r2, asr #20 │ │ │ │ - rsbeq lr, r2, r0, ror #25 │ │ │ │ - strdeq lr, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0076c99a │ │ │ │ + rsbeq lr, r2, r8, lsr ip │ │ │ │ + rsbeq lr, r2, ip, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3164 <__bss_end__@@Base+0xfdafc844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff4c │ │ │ │ andspl pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r6, r0, lsl sl │ │ │ │ - rsbeq ip, r3, r6, lsl #26 │ │ │ │ - rsbeq ip, r3, sl, ror #26 │ │ │ │ + rsbseq ip, r6, r8, ror #18 │ │ │ │ + rsbeq ip, r3, lr, asr ip │ │ │ │ + rsbeq ip, r3, r2, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3194 <__bss_end__@@Base+0xfdafc874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff7c │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e806 │ │ │ │ - rsbseq ip, r6, lr, asr #29 │ │ │ │ - rsbeq sp, r3, r0, lsr #22 │ │ │ │ - strhteq sp, [r3], #-176 @ 0xffffff50 │ │ │ │ + rsbseq ip, r6, r6, lsr #28 │ │ │ │ + rsbeq sp, r3, r8, ror sl │ │ │ │ + rsbeq sp, r3, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede31c4 <__bss_end__@@Base+0xfdafc8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cffac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00ecf7fc │ │ │ │ - rsbseq sp, r6, r4, asr #10 │ │ │ │ - rsbeq r6, r2, r2, lsl ip │ │ │ │ - rsbeq r6, r2, r6, lsr #24 │ │ │ │ + @ instruction: 0x0076d49c │ │ │ │ + rsbeq r6, r2, sl, ror #22 │ │ │ │ + rsbeq r6, r2, lr, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede31f4 <__bss_end__@@Base+0xfdafc8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cffdc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00d4f7fc │ │ │ │ - rsbseq r1, r7, r4, asr lr │ │ │ │ - rsbeq r6, r2, r2, ror #23 │ │ │ │ - strdeq r6, [r2], #-182 @ 0xffffff4a @ │ │ │ │ + rsbseq r1, r7, ip, lsr #27 │ │ │ │ + rsbeq r6, r2, sl, lsr fp │ │ │ │ + rsbeq r6, r2, lr, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3224 <__bss_end__@@Base+0xfdafc904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d000c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x00bcf7fc │ │ │ │ - ldrhteq r3, [r7], #-32 @ 0xffffffe0 │ │ │ │ - strhteq r6, [r2], #-178 @ 0xffffff4e │ │ │ │ - rsbeq r6, r2, r6, asr #23 │ │ │ │ + rsbseq r3, r7, r8, lsl #4 │ │ │ │ + rsbeq r6, r2, sl, lsl #22 │ │ │ │ + rsbeq r6, r2, lr, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3254 <__bss_end__@@Base+0xfdafc934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d003c │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa6 │ │ │ │ - rsbseq r3, r7, r2, lsl #8 │ │ │ │ - rsbeq r1, r4, r0, ror #28 │ │ │ │ - rsbeq r1, r4, r4, ror lr │ │ │ │ + rsbseq r3, r7, sl, asr r3 │ │ │ │ + strhteq r1, [r4], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r1, r4, ip, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3284 <__bss_end__@@Base+0xfdafc964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d006c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x008cf7fc │ │ │ │ - rsbseq r3, r7, r8, lsl #18 │ │ │ │ - rsbeq r6, r2, r2, asr fp │ │ │ │ - rsbeq r6, r2, r6, ror #22 │ │ │ │ + rsbseq r3, r7, r0, ror #16 │ │ │ │ + rsbeq r6, r2, sl, lsr #21 │ │ │ │ + strhteq r6, [r2], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede32b4 <__bss_end__@@Base+0xfdafc994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d009c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x0074f7fc │ │ │ │ - rsbseq r3, r7, ip, asr sl │ │ │ │ - rsbeq r6, r2, r2, lsr #22 │ │ │ │ - rsbeq r6, r2, r6, lsr fp │ │ │ │ + ldrhteq r3, [r7], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r6, r2, sl, ror sl │ │ │ │ + rsbeq r6, r2, lr, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede32e4 <__bss_end__@@Base+0xfdafc9c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d00cc │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ svc 0x005cf7fc │ │ │ │ - ldrsbteq r3, [r7], #-204 @ 0xffffff34 │ │ │ │ - strdeq r4, [r4], #-30 @ 0xffffffe2 @ │ │ │ │ - rsbeq r4, r4, lr, lsl #4 │ │ │ │ + rsbseq r3, r7, r4, lsr ip │ │ │ │ + rsbeq r4, r4, r6, asr r1 │ │ │ │ + rsbeq r4, r4, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3314 <__bss_end__@@Base+0xfdafc9f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d00fc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0044f7fc │ │ │ │ - rsbseq r3, r7, r4, lsl #29 │ │ │ │ - rsbeq r6, r2, r2, asr #21 │ │ │ │ - ldrdeq r6, [r2], #-166 @ 0xffffff5a @ │ │ │ │ + ldrsbteq r3, [r7], #-220 @ 0xffffff24 │ │ │ │ + rsbeq r6, r2, sl, lsl sl │ │ │ │ + rsbeq r6, r2, lr, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3344 <__bss_end__@@Base+0xfdafca24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d012c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ svc 0x002cf7fc │ │ │ │ - rsbseq r3, r7, r4, asr lr │ │ │ │ - mlseq r2, r2, sl, r6 │ │ │ │ - rsbeq r6, r2, r6, lsr #21 │ │ │ │ + rsbseq r3, r7, ip, lsr #27 │ │ │ │ + rsbeq r6, r2, sl, ror #19 │ │ │ │ + strdeq r6, [r2], #-158 @ 0xffffff62 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3374 <__bss_end__@@Base+0xfdafca54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d015c │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x0014f7fc │ │ │ │ - rsbseq r8, r7, r0, ror r9 │ │ │ │ - ldrdeq r7, [r4], #-50 @ 0xffffffce @ │ │ │ │ - rsbeq r7, r4, lr, ror #7 │ │ │ │ + rsbseq r8, r7, r8, asr #17 │ │ │ │ + rsbeq r7, r4, sl, lsr #6 │ │ │ │ + rsbeq r7, r4, r6, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede33a4 <__bss_end__@@Base+0xfdafca84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d018c │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbseq r8, r7, r0, asr #18 │ │ │ │ - rsbeq r7, r4, r2, lsr #7 │ │ │ │ - strhteq r7, [r4], #-62 @ 0xffffffc2 │ │ │ │ + @ instruction: 0x00778898 │ │ │ │ + strdeq r7, [r4], #-42 @ 0xffffffd6 @ │ │ │ │ + rsbeq r7, r4, r6, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede33d4 <__bss_end__@@Base+0xfdafcab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d01bc │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ mcr 7, 7, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r8, r7, r0, lsl r9 │ │ │ │ - rsbeq r7, r4, r2, ror r3 │ │ │ │ - rsbeq r7, r4, lr, lsr #7 │ │ │ │ + rsbseq r8, r7, r8, ror #16 │ │ │ │ + rsbeq r7, r4, sl, asr #5 │ │ │ │ + rsbeq r7, r4, r6, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3404 <__bss_end__@@Base+0xfdafcae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d01ec │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 7, 6, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq r8, r7, r0, ror #17 │ │ │ │ - rsbeq r7, r4, r2, asr #6 │ │ │ │ - rsbeq r7, r4, r2, lsr #8 │ │ │ │ + rsbseq r8, r7, r8, lsr r8 │ │ │ │ + mlseq r4, sl, r2, r7 │ │ │ │ + rsbeq r7, r4, sl, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3434 <__bss_end__@@Base+0xfdafcb14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d021c │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eeb6 │ │ │ │ - rsbseq r6, r8, r8, lsl #16 │ │ │ │ - rsbeq r8, r4, r6, asr r8 │ │ │ │ - rsbseq pc, r0, r4, lsl #20 │ │ │ │ + rsbseq r6, r8, r0, ror #14 │ │ │ │ + rsbeq r8, r4, lr, lsr #15 │ │ │ │ + rsbseq pc, r0, ip, asr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3464 <__bss_end__@@Base+0xfdafcb44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d024c │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee9e │ │ │ │ - rsbseq r6, r8, ip, lsr ip │ │ │ │ - rsbeq r9, r4, r2, asr #27 │ │ │ │ - ldrdeq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00786b94 │ │ │ │ + rsbeq r9, r4, sl, lsl sp │ │ │ │ + rsbeq r9, r4, r0, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3494 <__bss_end__@@Base+0xfdafcb74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d027c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r1, ip, r0, lsl r7 │ │ │ │ - rsbeq r6, r2, r2, asr #18 │ │ │ │ - rsbeq r6, r2, r6, asr r9 │ │ │ │ + rsbseq r1, ip, r8, ror #12 │ │ │ │ + mlseq r2, sl, r8, r6 │ │ │ │ + rsbeq r6, r2, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede34c4 <__bss_end__@@Base+0xfdafcba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d02ac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 3, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq r1, ip, r8, asr #19 │ │ │ │ - rsbeq r6, r2, r2, lsl r9 │ │ │ │ - rsbeq r6, r2, r6, lsr #18 │ │ │ │ + rsbseq r1, ip, r0, lsr #18 │ │ │ │ + rsbeq r6, r2, sl, ror #16 │ │ │ │ + rsbeq r6, r2, lr, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede34f4 <__bss_end__@@Base+0xfdafcbd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d02dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r2, ip, ip, ror #27 │ │ │ │ - rsbeq fp, r2, lr, lsl #20 │ │ │ │ - rsbeq fp, r2, r2, lsr #20 │ │ │ │ + rsbseq r2, ip, r4, asr #26 │ │ │ │ + rsbeq fp, r2, r6, ror #18 │ │ │ │ + rsbeq fp, r2, sl, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3524 <__bss_end__@@Base+0xfdafcc04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d030c │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - ldrhteq r2, [ip], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r0, r5, lr, lsr fp │ │ │ │ - rsbeq r0, r5, sl, asr #22 │ │ │ │ + rsbseq r2, ip, r4, lsl sp │ │ │ │ + mlseq r5, r6, sl, r0 │ │ │ │ + rsbeq r0, r5, r2, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3554 <__bss_end__@@Base+0xfdafcc34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d033c │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r2, ip, ip, lsl #27 │ │ │ │ - rsbeq r0, r5, lr, lsl #22 │ │ │ │ - rsbeq r0, r5, r2, lsr fp │ │ │ │ + rsbseq r2, ip, r4, ror #25 │ │ │ │ + rsbeq r0, r5, r6, ror #20 │ │ │ │ + rsbeq r0, r5, sl, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3584 <__bss_end__@@Base+0xfdafcc64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d036c │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq r2, ip, ip, asr sp │ │ │ │ - ldrdeq r0, [r5], #-174 @ 0xffffff52 @ │ │ │ │ - rsbeq r0, r5, lr, lsl fp │ │ │ │ + ldrhteq r2, [ip], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r0, r5, r6, lsr sl │ │ │ │ + rsbeq r0, r5, r6, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede35b4 <__bss_end__@@Base+0xfdafcc94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41039c │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edf4 │ │ │ │ - rsbseq r2, ip, ip, lsr #26 │ │ │ │ - rsbeq r0, r5, r6, lsl #13 │ │ │ │ - rsbeq r0, r5, ip, asr fp │ │ │ │ + rsbseq r2, ip, r4, lsl #25 │ │ │ │ + ldrdeq r0, [r5], #-94 @ 0xffffffa2 @ │ │ │ │ + strhteq r0, [r5], #-164 @ 0xffffff5c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede35e8 <__bss_end__@@Base+0xfdafccc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4103d0 │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edda │ │ │ │ - ldrshteq r2, [ip], #-200 @ 0xffffff38 │ │ │ │ - rsbeq r0, r5, r2, asr r6 │ │ │ │ - rsbeq r0, r5, r8, lsr #22 │ │ │ │ + rsbseq r2, ip, r0, asr ip │ │ │ │ + rsbeq r0, r5, sl, lsr #11 │ │ │ │ + rsbeq r0, r5, r0, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede361c <__bss_end__@@Base+0xfdafccfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 410404 │ │ │ │ rscscs pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edc0 │ │ │ │ - rsbseq r2, ip, r4, asr #25 │ │ │ │ - rsbeq r0, r5, lr, lsl r6 │ │ │ │ - rsbeq r0, r5, r4, lsl fp │ │ │ │ + rsbseq r2, ip, ip, lsl ip │ │ │ │ + rsbeq r0, r5, r6, ror r5 │ │ │ │ + rsbeq r0, r5, ip, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3650 <__bss_end__@@Base+0xfdafcd30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0438 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [r6, #1008]! @ 0x3f0 │ │ │ │ - rsbseq r5, ip, r0, ror #1 │ │ │ │ - rsbeq r0, r5, r2, lsl sl │ │ │ │ - rsbeq r0, r5, lr, lsl sl │ │ │ │ + rsbseq r5, ip, r8, lsr r0 │ │ │ │ + rsbeq r0, r5, sl, ror #18 │ │ │ │ + rsbeq r0, r5, r6, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3680 <__bss_end__@@Base+0xfdafcd60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0468 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [lr, #1008] @ 0x3f0 │ │ │ │ - ldrhteq r5, [ip], #-0 │ │ │ │ - rsbeq r0, r5, r2, ror #19 │ │ │ │ - rsbeq r0, r5, r6, lsl #20 │ │ │ │ + rsbseq r5, ip, r8 │ │ │ │ + rsbeq r0, r5, sl, lsr r9 │ │ │ │ + rsbeq r0, r5, lr, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede36b0 <__bss_end__@@Base+0xfdafcd90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0498 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldcl 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrshteq r5, [ip], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq r6, r2, r6, lsr #14 │ │ │ │ - rsbeq r6, r2, sl, lsr r7 │ │ │ │ + rsbseq r5, ip, r0, asr r4 │ │ │ │ + rsbeq r6, r2, lr, ror r6 │ │ │ │ + mlseq r2, r2, r6, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede36e0 <__bss_end__@@Base+0xfdafcdc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d04c8 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed60 │ │ │ │ - rsbseq r5, ip, r2, ror #17 │ │ │ │ - rsbeq lr, r2, r4, lsr r7 │ │ │ │ - rsbeq lr, r2, r8, asr #14 │ │ │ │ + rsbseq r5, ip, sl, lsr r8 │ │ │ │ + rsbeq lr, r2, ip, lsl #13 │ │ │ │ + rsbeq lr, r2, r0, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3710 <__bss_end__@@Base+0xfdafcdf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d04f8 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ stcl 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - ldrhteq r5, [ip], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r6, r5, lr, lsl #13 │ │ │ │ - rsbeq r6, r5, sl, lsr r7 │ │ │ │ + rsbseq r5, ip, r8, lsl #16 │ │ │ │ + rsbeq r6, r5, r6, ror #11 │ │ │ │ + mlseq r5, r2, r6, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3740 <__bss_end__@@Base+0xfdafce20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0528 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed30 │ │ │ │ - ldrsbteq r5, [ip], #-232 @ 0xffffff18 │ │ │ │ - strhteq r8, [r5], #-42 @ 0xffffffd6 │ │ │ │ - rsbeq r8, r5, r8, asr #5 │ │ │ │ + rsbseq r5, ip, r0, lsr lr │ │ │ │ + rsbeq r8, r5, r2, lsl r2 │ │ │ │ + rsbeq r8, r5, r0, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3770 <__bss_end__@@Base+0xfdafce50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0558 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - ldrhteq r6, [ip], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r6, r2, r6, ror #12 │ │ │ │ - rsbeq sl, r2, r2, asr #19 │ │ │ │ + rsbseq r6, ip, r0, lsl r7 │ │ │ │ + strhteq r6, [r2], #-94 @ 0xffffffa2 │ │ │ │ + rsbeq sl, r2, sl, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede37a0 <__bss_end__@@Base+0xfdafce80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0588 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - rsbseq r6, ip, r8, lsr #27 │ │ │ │ - rsbeq r9, r5, r2, asr fp │ │ │ │ - rsbeq r9, r5, r2, ror #22 │ │ │ │ + rsbseq r6, ip, r0, lsl #26 │ │ │ │ + rsbeq r9, r5, sl, lsr #21 │ │ │ │ + strhteq r9, [r5], #-170 @ 0xffffff56 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede37d0 <__bss_end__@@Base+0xfdafceb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d05b8 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ece8 │ │ │ │ - rsbseq r7, ip, sl, asr ip │ │ │ │ - rsbeq r0, r6, r4, lsl #22 │ │ │ │ - rsbeq r0, r6, ip, lsl #22 │ │ │ │ + ldrhteq r7, [ip], #-178 @ 0xffffff4e │ │ │ │ + rsbeq r0, r6, ip, asr sl │ │ │ │ + rsbeq r0, r6, r4, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3800 <__bss_end__@@Base+0xfdafcee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d05e8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbseq r9, ip, ip, lsr r4 │ │ │ │ - ldrdeq r6, [r2], #-86 @ 0xffffffaa @ │ │ │ │ - rsbeq r6, r2, sl, ror #11 │ │ │ │ + @ instruction: 0x007c9394 │ │ │ │ + rsbeq r6, r2, lr, lsr #10 │ │ │ │ + rsbeq r6, r2, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3830 <__bss_end__@@Base+0xfdafcf10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0618 │ │ │ │ sbcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - rsbseq r9, ip, ip, lsl #13 │ │ │ │ - strhteq r5, [r6], #-110 @ 0xffffff92 │ │ │ │ - ldrdeq r5, [r6], #-98 @ 0xffffff9e @ │ │ │ │ + rsbseq r9, ip, r4, ror #11 │ │ │ │ + rsbeq r5, r6, r6, lsl r6 │ │ │ │ + rsbeq r5, r6, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3860 <__bss_end__@@Base+0xfdafcf40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0648 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - ldrshteq r9, [ip], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r6, r2, r6, ror r5 │ │ │ │ - ldrdeq sl, [r2], #-130 @ 0xffffff7e @ │ │ │ │ + rsbseq r9, ip, r8, asr #14 │ │ │ │ + rsbeq r6, r2, lr, asr #9 │ │ │ │ + rsbeq sl, r2, sl, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3890 <__bss_end__@@Base+0xfdafcf70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0678 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbseq r9, ip, r4, lsl #19 │ │ │ │ - rsbeq r6, r2, r6, asr #10 │ │ │ │ - rsbeq r6, r2, sl, asr r5 │ │ │ │ + ldrsbteq r9, [ip], #-140 @ 0xffffff74 │ │ │ │ + mlseq r2, lr, r4, r6 │ │ │ │ + strhteq r6, [r2], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede38c0 <__bss_end__@@Base+0xfdafcfa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d06a8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r9, ip, r4, asr r9 │ │ │ │ - rsbeq r6, r2, r6, lsl r5 │ │ │ │ - rsbeq r6, r2, sl, lsr #10 │ │ │ │ + rsbseq r9, ip, ip, lsr #17 │ │ │ │ + rsbeq r6, r2, lr, ror #8 │ │ │ │ + rsbeq r6, r2, r2, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede38f0 <__bss_end__@@Base+0xfdafcfd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3906d8 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r8, cr12 @ │ │ │ │ - rsbseq sl, ip, lr, lsr #6 │ │ │ │ - rsbeq r7, r6, ip, lsl #24 │ │ │ │ - rsbeq r7, r6, r2, lsr #24 │ │ │ │ + rsbseq sl, ip, r6, lsl #5 │ │ │ │ + rsbeq r7, r6, r4, ror #22 │ │ │ │ + rsbeq r7, r6, sl, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede391c <__bss_end__@@Base+0xfdafcffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0704 │ │ │ │ stmdbmi r5, {r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec42 │ │ │ │ - rsbseq sl, ip, r6, asr #7 │ │ │ │ - rsbeq r8, r6, ip, lsl r1 │ │ │ │ - rsbeq r8, r6, r4, ror #2 │ │ │ │ + rsbseq sl, ip, lr, lsl r3 │ │ │ │ + rsbeq r8, r6, r4, ror r0 │ │ │ │ + strhteq r8, [r6], #-12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede394c <__bss_end__@@Base+0xfdafd02c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0734 │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stc 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq fp, ip, r4, asr #19 │ │ │ │ - strdeq pc, [r6], #-158 @ 0xffffff62 @ │ │ │ │ - rsbeq pc, r6, lr, lsl #20 │ │ │ │ + rsbseq fp, ip, ip, lsl r9 │ │ │ │ + rsbeq pc, r6, r6, asr r9 @ │ │ │ │ + rsbeq pc, r6, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede397c <__bss_end__@@Base+0xfdafd05c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390764 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbseq ip, ip, r2, lsl r1 │ │ │ │ - rsbeq r1, r7, ip, asr #24 │ │ │ │ - rsbeq r1, r7, r6, ror #24 │ │ │ │ + rsbseq ip, ip, sl, rrx │ │ │ │ + rsbeq r1, r7, r4, lsr #23 │ │ │ │ + strhteq r1, [r7], #-190 @ 0xffffff42 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede39a8 <__bss_end__@@Base+0xfdafd088> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390790 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1ca7b0 │ │ │ │ - rsbseq ip, ip, lr, lsr #17 │ │ │ │ - strhteq r8, [r1], #-164 @ 0xffffff5c │ │ │ │ - rsbeq r8, r1, lr, asr #21 │ │ │ │ + rsbseq ip, ip, r6, lsl #16 │ │ │ │ + rsbeq r8, r1, ip, lsl #20 │ │ │ │ + rsbeq r8, r1, r6, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede39d4 <__bss_end__@@Base+0xfdafd0b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d07bc │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ bl ffbca7e0 <__bss_end__@@Base+0xfe8e3ec0> │ │ │ │ - ldrhteq ip, [ip], #-184 @ 0xffffff48 │ │ │ │ - rsbeq r5, r2, sl, ror #20 │ │ │ │ - rsbeq r3, r7, r2, asr sp │ │ │ │ + rsbseq ip, ip, r0, lsl fp │ │ │ │ + rsbeq r5, r2, r2, asr #19 │ │ │ │ + rsbeq r3, r7, sl, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a04 <__bss_end__@@Base+0xfdafd0e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d07ec │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ bl ff5ca810 <__bss_end__@@Base+0xfe2e3ef0> │ │ │ │ - rsbseq ip, ip, r8, lsl #23 │ │ │ │ - rsbeq r3, r7, r6, lsl #26 │ │ │ │ - rsbeq pc, r1, lr, asr ip @ │ │ │ │ + rsbseq ip, ip, r0, ror #21 │ │ │ │ + rsbeq r3, r7, lr, asr ip │ │ │ │ + strhteq pc, [r1], #-182 @ 0xffffff4a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a34 <__bss_end__@@Base+0xfdafd114> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d081c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - rsbseq sp, ip, r6, rrx │ │ │ │ - rsbeq lr, r2, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r0, lsr r4 │ │ │ │ + ldrhteq ip, [ip], #-254 @ 0xffffff02 │ │ │ │ + rsbeq lr, r2, r8, lsr r3 │ │ │ │ + rsbeq lr, r2, r8, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a64 <__bss_end__@@Base+0xfdafd144> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d084c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - rsbseq sp, ip, r6, lsr r0 │ │ │ │ - strhteq lr, [r2], #-48 @ 0xffffffd0 │ │ │ │ - rsbeq lr, r2, r0, lsl #8 │ │ │ │ + rsbseq ip, ip, lr, lsl #31 │ │ │ │ + rsbeq lr, r2, r8, lsl #6 │ │ │ │ + rsbeq lr, r2, r8, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a94 <__bss_end__@@Base+0xfdafd174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d087c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ bl fe3ca8a0 <__bss_end__@@Base+0xfd0e3f80> │ │ │ │ - rsbseq sp, ip, r4, lsr #6 │ │ │ │ - rsbeq r5, r2, sl, lsr #19 │ │ │ │ - mlseq r7, r2, ip, r3 │ │ │ │ + rsbseq sp, ip, ip, ror r2 │ │ │ │ + rsbeq r5, r2, r2, lsl #18 │ │ │ │ + rsbeq r3, r7, sl, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ac4 <__bss_end__@@Base+0xfdafd1a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d08ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ bl 1dca8d0 <__bss_end__@@Base+0xae3fb0> │ │ │ │ - ldrshteq sp, [ip], #-36 @ 0xffffffdc │ │ │ │ - rsbeq fp, r2, lr, lsr r4 │ │ │ │ - rsbeq fp, r2, r2, asr r4 │ │ │ │ + rsbseq sp, ip, ip, asr #4 │ │ │ │ + mlseq r2, r6, r3, fp │ │ │ │ + rsbeq fp, r2, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3af4 <__bss_end__@@Base+0xfdafd1d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d08dc │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb56 │ │ │ │ - rsbseq sp, ip, r6, asr #5 │ │ │ │ - rsbeq r5, r7, ip, lsl #24 │ │ │ │ - strdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sp, ip, lr, lsl r2 │ │ │ │ + rsbeq r5, r7, r4, ror #22 │ │ │ │ + rsbeq r5, r7, r4, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b24 <__bss_end__@@Base+0xfdafd204> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d090c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb3e │ │ │ │ - @ instruction: 0x007cd296 │ │ │ │ - rsbeq pc, r1, r4, lsl ip @ │ │ │ │ - rsbeq pc, r1, r8, lsr #24 │ │ │ │ + rsbseq sp, ip, lr, ror #3 │ │ │ │ + rsbeq pc, r1, ip, ror #22 │ │ │ │ + rsbeq pc, r1, r0, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b54 <__bss_end__@@Base+0xfdafd234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d093c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ bl bca960 │ │ │ │ - rsbseq sp, ip, r4, asr sl │ │ │ │ - rsbeq fp, r2, lr, lsr #7 │ │ │ │ - rsbeq fp, r2, r2, asr #7 │ │ │ │ + rsbseq sp, ip, ip, lsr #19 │ │ │ │ + rsbeq fp, r2, r6, lsl #6 │ │ │ │ + rsbeq fp, r2, sl, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b84 <__bss_end__@@Base+0xfdafd264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d096c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb0e │ │ │ │ - rsbseq pc, ip, sl, lsl #9 │ │ │ │ - ldrdeq r8, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, r2, r0, lsr #1 │ │ │ │ + rsbseq pc, ip, r2, ror #7 │ │ │ │ + rsbeq r8, r1, r0, lsr r8 │ │ │ │ + strdeq r2, [r2], #-248 @ 0xffffff08 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3bb4 <__bss_end__@@Base+0xfdafd294> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d099c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf6 │ │ │ │ - rsbseq pc, ip, sl, asr r4 @ │ │ │ │ - rsbeq r8, r1, r8, lsr #17 │ │ │ │ - rsbeq r8, r1, r0, asr #17 │ │ │ │ + ldrhteq pc, [ip], #-50 @ 0xffffffce @ │ │ │ │ + rsbeq r8, r1, r0, lsl #16 │ │ │ │ + rsbeq r8, r1, r8, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3be4 <__bss_end__@@Base+0xfdafd2c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d09cc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ b ff9ca9f0 <__bss_end__@@Base+0xfe6e40d0> │ │ │ │ - rsbseq pc, ip, r0, lsr r8 @ │ │ │ │ - rsbeq fp, r2, lr, lsl r3 │ │ │ │ - rsbeq fp, r2, r2, lsr r3 │ │ │ │ + rsbseq pc, ip, r8, lsl #15 │ │ │ │ + rsbeq fp, r2, r6, ror r2 │ │ │ │ + rsbeq fp, r2, sl, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c14 <__bss_end__@@Base+0xfdafd2f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d09fc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b ff3caa20 <__bss_end__@@Base+0xfe0e4100> │ │ │ │ - rsbseq pc, ip, r8, asr sl @ │ │ │ │ - rsbeq fp, r2, lr, ror #5 │ │ │ │ - rsbeq fp, r2, r2, lsl #6 │ │ │ │ + ldrhteq pc, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r2, r6, asr #4 │ │ │ │ + rsbeq fp, r2, sl, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c44 <__bss_end__@@Base+0xfdafd324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a2c │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b fedcaa50 <__bss_end__@@Base+0xfdae4130> │ │ │ │ - rsbseq pc, ip, r8, lsr #20 │ │ │ │ - rsbeq r8, r8, lr, lsr #1 │ │ │ │ - ldrdeq r8, [r8], #-6 @ │ │ │ │ + rsbseq pc, ip, r0, lsl #19 │ │ │ │ + rsbeq r8, r8, r6 │ │ │ │ + rsbeq r8, r8, lr, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c74 <__bss_end__@@Base+0xfdafd354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a5c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ b fe7caa80 <__bss_end__@@Base+0xfd4e4160> │ │ │ │ - rsbseq pc, ip, ip, asr #30 │ │ │ │ - rsbeq fp, r2, lr, lsl #5 │ │ │ │ - rsbeq fp, r2, r2, lsr #5 │ │ │ │ + rsbseq pc, ip, r4, lsr #29 │ │ │ │ + rsbeq fp, r2, r6, ror #3 │ │ │ │ + strdeq fp, [r2], #-26 @ 0xffffffe6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ca4 <__bss_end__@@Base+0xfdafd384> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a8c │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea7e │ │ │ │ - rsbseq pc, ip, lr, lsl pc @ │ │ │ │ - rsbeq r8, r8, r0, ror sl │ │ │ │ - rsbeq r8, r8, r8, lsl #21 │ │ │ │ + rsbseq pc, ip, r6, ror lr @ │ │ │ │ + rsbeq r8, r8, r8, asr #19 │ │ │ │ + rsbeq r8, r8, r0, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3cd4 <__bss_end__@@Base+0xfdafd3b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0abc │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ b 1bcaae0 <__bss_end__@@Base+0x8e41c0> │ │ │ │ - rsbseq pc, ip, ip, ror #29 │ │ │ │ - rsbeq r8, r8, sl, lsr r9 │ │ │ │ - rsbeq r8, r8, sl, ror sl │ │ │ │ + rsbseq pc, ip, r4, asr #28 │ │ │ │ + mlseq r8, r2, r8, r8 │ │ │ │ + ldrdeq r8, [r8], #-146 @ 0xffffff6e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3d04 <__bss_end__@@Base+0xfdafd3e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0aec │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - ldrhteq pc, [ip], #-238 @ 0xffffff12 @ │ │ │ │ - rsbeq pc, r1, r4, lsr sl @ │ │ │ │ - rsbeq pc, r1, r8, asr #20 │ │ │ │ + rsbseq pc, ip, r6, lsl lr @ │ │ │ │ + rsbeq pc, r1, ip, lsl #19 │ │ │ │ + rsbeq pc, r1, r0, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede3d34 <__bss_end__@@Base+0xfdafd414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr0, cr13, {7} │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ ldcllt 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - rsbeq r8, r8, r2, asr #20 │ │ │ │ + mlseq r8, sl, r9, r8 │ │ │ │ rscseq ip, r3, r2, rrx │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ - rsbeq r8, r8, r2, asr #20 │ │ │ │ + mlseq r8, sl, r9, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3d74 <__bss_end__@@Base+0xfdafd454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0b5c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea16 │ │ │ │ - rsbseq r0, sp, lr, asr #5 │ │ │ │ - rsbeq r8, r1, r8, ror #13 │ │ │ │ - rsbeq r8, r1, r0, lsl #14 │ │ │ │ + rsbseq r0, sp, r6, lsr #4 │ │ │ │ + rsbeq r8, r1, r0, asr #12 │ │ │ │ + rsbeq r8, r1, r8, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3da4 <__bss_end__@@Base+0xfdafd484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390b8c │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, sp, lr, lsl #22 │ │ │ │ - mlseq r1, r4, r9, pc @ │ │ │ │ - rsbeq pc, r1, sl, lsr #19 │ │ │ │ + rsbseq r1, sp, r6, ror #20 │ │ │ │ + rsbeq pc, r1, ip, ror #17 │ │ │ │ + rsbeq pc, r1, r2, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3dd0 <__bss_end__@@Base+0xfdafd4b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0bb8 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq r1, [sp], #-188 @ 0xffffff44 │ │ │ │ - rsbeq pc, r8, lr, ror pc @ │ │ │ │ - mlseq r8, r2, pc, pc @ │ │ │ │ + rsbseq r1, sp, r4, asr fp │ │ │ │ + ldrdeq pc, [r8], #-230 @ 0xffffff1a @ │ │ │ │ + rsbeq pc, r8, sl, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e00 <__bss_end__@@Base+0xfdafd4e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0be8 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, sp, ip, asr #23 │ │ │ │ - rsbeq pc, r8, lr, asr #30 │ │ │ │ - rsbeq pc, r8, r6, ror pc @ │ │ │ │ + rsbseq r1, sp, r4, lsr #22 │ │ │ │ + rsbeq pc, r8, r6, lsr #29 │ │ │ │ + rsbeq pc, r8, lr, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e30 <__bss_end__@@Base+0xfdafd510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0c18 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007d1b9c │ │ │ │ - rsbeq pc, r8, lr, lsl pc @ │ │ │ │ - rsbeq pc, r8, sl, asr pc @ │ │ │ │ + ldrshteq r1, [sp], #-164 @ 0xffffff5c │ │ │ │ + rsbeq pc, r8, r6, ror lr @ │ │ │ │ + strhteq pc, [r8], #-226 @ 0xffffff1e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e60 <__bss_end__@@Base+0xfdafd540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390c48 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r2, sp, lr, ror #6 │ │ │ │ - strdeq r8, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r8, r1, r6, lsl r6 │ │ │ │ + rsbseq r2, sp, r6, asr #5 │ │ │ │ + rsbeq r8, r1, r4, asr r5 │ │ │ │ + rsbeq r8, r1, lr, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e8c <__bss_end__@@Base+0xfdafd56c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0c74 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmib r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r2, sp, r0, asr #6 │ │ │ │ - rsbeq r2, r9, lr, lsr #4 │ │ │ │ - rsbeq r2, r9, lr, lsr r2 │ │ │ │ + @ instruction: 0x007d2298 │ │ │ │ + rsbeq r2, r9, r6, lsl #3 │ │ │ │ + mlseq r9, r6, r1, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ebc <__bss_end__@@Base+0xfdafd59c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390ca4 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r2, [sp], #-238 @ 0xffffff12 │ │ │ │ - rsbeq r8, r9, r4, ror #2 │ │ │ │ - rsbeq r8, r9, r6, lsr #3 │ │ │ │ + rsbseq r2, sp, r6, lsr lr │ │ │ │ + strhteq r8, [r9], #-12 │ │ │ │ + strdeq r8, [r9], #-14 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ee8 <__bss_end__@@Base+0xfdafd5c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0cd0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e95c │ │ │ │ - ldrhteq r2, [sp], #-226 @ 0xffffff1e │ │ │ │ - rsbeq r8, r1, r4, ror r5 │ │ │ │ - rsbeq r8, r1, ip, lsl #11 │ │ │ │ + rsbseq r2, sp, sl, lsl #28 │ │ │ │ + rsbeq r8, r1, ip, asr #9 │ │ │ │ + rsbeq r8, r1, r4, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f18 <__bss_end__@@Base+0xfdafd5f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d00 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e944 │ │ │ │ - @ instruction: 0x007d3a96 │ │ │ │ - rsbeq fp, r9, r0, asr #8 │ │ │ │ - rsbeq fp, r9, r4, lsr r5 │ │ │ │ + rsbseq r3, sp, lr, ror #19 │ │ │ │ + mlseq r9, r8, r3, fp │ │ │ │ + rsbeq fp, r9, ip, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f48 <__bss_end__@@Base+0xfdafd628> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d30 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ stmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r3, sp, r4, asr #23 │ │ │ │ - rsbeq fp, r9, r2, lsr #22 │ │ │ │ - rsbeq fp, r9, r2, lsr fp │ │ │ │ + rsbseq r3, sp, ip, lsl fp │ │ │ │ + rsbeq fp, r9, sl, ror sl │ │ │ │ + rsbeq fp, r9, sl, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f78 <__bss_end__@@Base+0xfdafd658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d60 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldmdb r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, sp, r8, lsr #9 │ │ │ │ - rsbeq r5, r2, lr, asr lr │ │ │ │ - strhteq sl, [r2], #-26 @ 0xffffffe6 │ │ │ │ + rsbseq r4, sp, r0, lsl #8 │ │ │ │ + strhteq r5, [r2], #-214 @ 0xffffff2a │ │ │ │ + rsbeq sl, r2, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3fa8 <__bss_end__@@Base+0xfdafd688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d90 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, sp, r8, ror r4 │ │ │ │ - rsbeq r5, r2, lr, lsr #28 │ │ │ │ - rsbeq sl, r2, sl, lsl #3 │ │ │ │ + ldrsbteq r4, [sp], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r5, r2, r6, lsl #27 │ │ │ │ + rsbeq sl, r2, r2, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3fd8 <__bss_end__@@Base+0xfdafd6b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0dc0 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stmia r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, sp, r8, asr #8 │ │ │ │ - strdeq r5, [r2], #-222 @ 0xffffff22 @ │ │ │ │ - rsbeq sl, r2, sl, asr r1 │ │ │ │ + rsbseq r4, sp, r0, lsr #7 │ │ │ │ + rsbeq r5, r2, r6, asr sp │ │ │ │ + strhteq sl, [r2], #-2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4008 <__bss_end__@@Base+0xfdafd6e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0df0 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmia sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r5, sp, r0, lsl #4 │ │ │ │ - rsbeq sp, r9, lr, asr #23 │ │ │ │ - rsbeq sp, r9, lr, lsr #24 │ │ │ │ + rsbseq r5, sp, r8, asr r1 │ │ │ │ + rsbeq sp, r9, r6, lsr #22 │ │ │ │ + rsbeq sp, r9, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4038 <__bss_end__@@Base+0xfdafd718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390e20 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r5, [sp], #-130 @ 0xffffff7e │ │ │ │ - strhteq r0, [sl], #-0 │ │ │ │ - ldrdeq r8, [sl], #-22 @ 0xffffffea @ │ │ │ │ + rsbseq r5, sp, sl, lsl #16 │ │ │ │ + rsbeq r0, sl, r8 │ │ │ │ + rsbeq r8, sl, lr, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4064 <__bss_end__@@Base+0xfdafd744> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0e4c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, sp, ip, lsl #30 │ │ │ │ - rsbeq r5, r2, r2, ror sp │ │ │ │ - rsbeq r5, r2, r6, lsl #27 │ │ │ │ + rsbseq sl, sp, r4, ror #28 │ │ │ │ + rsbeq r5, r2, sl, asr #25 │ │ │ │ + ldrdeq r5, [r2], #-206 @ 0xffffff32 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4094 <__bss_end__@@Base+0xfdafd774> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0e7c │ │ │ │ sbcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stm r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq sl, [sp], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r1, sl, lr, asr #10 │ │ │ │ - rsbeq r1, sl, r2, ror #10 │ │ │ │ + rsbseq sl, sp, r4, lsr lr │ │ │ │ + rsbeq r1, sl, r6, lsr #9 │ │ │ │ + strhteq r1, [sl], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede40c4 <__bss_end__@@Base+0xfdafd7a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0eac │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmda ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, sp, ip, lsr #5 │ │ │ │ - rsbeq r5, r2, r2, lsl sp │ │ │ │ - rsbeq sl, r2, lr, rrx │ │ │ │ + rsbseq fp, sp, r4, lsl #4 │ │ │ │ + rsbeq r5, r2, sl, ror #24 │ │ │ │ + rsbeq r9, r2, r6, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede40f4 <__bss_end__@@Base+0xfdafd7d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0edc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldmda r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, sp, ip, ror r2 │ │ │ │ - rsbeq r5, r2, r2, ror #25 │ │ │ │ - strdeq r5, [r2], #-198 @ 0xffffff3a @ │ │ │ │ + ldrsbteq fp, [sp], #-20 @ 0xffffffec │ │ │ │ + rsbeq r5, r2, sl, lsr ip │ │ │ │ + rsbeq r5, r2, lr, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4124 <__bss_end__@@Base+0xfdafd804> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f0c │ │ │ │ addvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e83e │ │ │ │ - ldrsbteq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq r4, sl, r6, asr #13 │ │ │ │ - rsbeq r4, sl, r0, ror #13 │ │ │ │ + rsbseq fp, sp, r0, lsr r5 │ │ │ │ + rsbeq r4, sl, lr, lsl r6 │ │ │ │ + rsbeq r4, sl, r8, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4154 <__bss_end__@@Base+0xfdafd834> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f3c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, sp, r4, ror pc │ │ │ │ - rsbeq r5, r2, r2, lsl #25 │ │ │ │ - mlseq r2, r6, ip, r5 │ │ │ │ + rsbseq fp, sp, ip, asr #29 │ │ │ │ + ldrdeq r5, [r2], #-186 @ 0xffffff46 @ │ │ │ │ + rsbeq r5, r2, lr, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4184 <__bss_end__@@Base+0xfdafd864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f6c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmda ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq lr, [sp], #-84 @ 0xffffffac │ │ │ │ - rsbeq r5, r2, r2, asr ip │ │ │ │ - rsbeq r5, r2, r6, ror #24 │ │ │ │ + rsbseq lr, sp, ip, lsr #10 │ │ │ │ + rsbeq r5, r2, sl, lsr #23 │ │ │ │ + strhteq r5, [r2], #-190 @ 0xffffff42 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede41b4 <__bss_end__@@Base+0xfdafd894> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f9c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ svc 0x00f4f7fb │ │ │ │ - rsbseq lr, sp, r8, lsr #20 │ │ │ │ - rsbeq r5, r2, r2, lsr #24 │ │ │ │ - rsbeq r9, r2, lr, ror pc │ │ │ │ + rsbseq lr, sp, r0, lsl #19 │ │ │ │ + rsbeq r5, r2, sl, ror fp │ │ │ │ + ldrdeq r9, [r2], #-230 @ 0xffffff1a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede41e4 <__bss_end__@@Base+0xfdafd8c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0fcc │ │ │ │ stmdbmi r5, {r1, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efde │ │ │ │ - ldrshteq pc, [sp], #-38 @ 0xffffffda @ │ │ │ │ - mlseq sl, ip, r7, ip │ │ │ │ - strhteq ip, [sl], #-112 @ 0xffffff90 │ │ │ │ + rsbseq pc, sp, lr, asr #4 │ │ │ │ + strdeq ip, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, sl, r8, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4214 <__bss_end__@@Base+0xfdafd8f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0ffc │ │ │ │ stmdbmi r5, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ svc 0x00c4f7fb │ │ │ │ - rsbseq pc, sp, r6, lsr #21 │ │ │ │ - rsbeq sp, sl, ip, lsl fp │ │ │ │ - rsbeq sp, sl, r6, lsr #22 │ │ │ │ + ldrshteq pc, [sp], #-158 @ 0xffffff62 @ │ │ │ │ + rsbeq sp, sl, r4, ror sl │ │ │ │ + rsbeq sp, sl, lr, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4244 <__bss_end__@@Base+0xfdafd924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d102c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00acf7fb │ │ │ │ - rsbseq r2, lr, ip, ror #2 │ │ │ │ - mlseq r2, r2, fp, r5 │ │ │ │ - rsbeq r5, r2, r6, lsr #23 │ │ │ │ + rsbseq r2, lr, r4, asr #1 │ │ │ │ + rsbeq r5, r2, sl, ror #21 │ │ │ │ + strdeq r5, [r2], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4274 <__bss_end__@@Base+0xfdafd954> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d105c │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ svc 0x0094f7fb │ │ │ │ - rsbseq r2, lr, ip, lsr r1 │ │ │ │ - rsbeq lr, sl, r2, ror pc │ │ │ │ - mlseq sl, lr, pc, lr @ │ │ │ │ + @ instruction: 0x007e2094 │ │ │ │ + rsbeq lr, sl, sl, asr #29 │ │ │ │ + strdeq lr, [sl], #-230 @ 0xffffff1a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede42a4 <__bss_end__@@Base+0xfdafd984> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d108c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef7e │ │ │ │ - rsbseq r2, lr, r8, lsr #7 │ │ │ │ - rsbeq r5, r2, r2, lsr fp │ │ │ │ - rsbeq r5, r2, r8, asr #22 │ │ │ │ + rsbseq r2, lr, r0, lsl #6 │ │ │ │ + rsbeq r5, r2, sl, lsl #21 │ │ │ │ + rsbeq r5, r2, r0, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede42d4 <__bss_end__@@Base+0xfdafd9b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d10bc │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef66 │ │ │ │ - rsbseq r2, lr, ip, lsl r8 │ │ │ │ - rsbeq r5, r2, r2, lsl #22 │ │ │ │ - rsbeq r9, r2, r0, ror #28 │ │ │ │ + rsbseq r2, lr, r4, ror r7 │ │ │ │ + rsbeq r5, r2, sl, asr sl │ │ │ │ + strhteq r9, [r2], #-216 @ 0xffffff28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4304 <__bss_end__@@Base+0xfdafd9e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d10ec │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ svc 0x004cf7fb │ │ │ │ - rsbseq r2, lr, ip, ror #15 │ │ │ │ - ldrdeq r5, [r2], #-162 @ 0xffffff5e @ │ │ │ │ - rsbeq r9, r2, lr, lsr #28 │ │ │ │ + rsbseq r2, lr, r4, asr #14 │ │ │ │ + rsbeq r5, r2, sl, lsr #20 │ │ │ │ + rsbeq r9, r2, r6, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4334 <__bss_end__@@Base+0xfdafda14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d111c │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef36 │ │ │ │ - ldrhteq r3, [lr], #-122 @ 0xffffff86 │ │ │ │ - rsbeq r6, fp, r4, lsr #26 │ │ │ │ - rsbeq r7, fp, ip, lsr #32 │ │ │ │ + rsbseq r3, lr, r2, lsl r7 │ │ │ │ + rsbeq r6, fp, ip, ror ip │ │ │ │ + rsbeq r6, fp, r4, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4364 <__bss_end__@@Base+0xfdafda44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d114c │ │ │ │ addcc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ svc 0x001cf7fb │ │ │ │ - rsbseq r3, lr, r8, lsl #15 │ │ │ │ - strdeq r6, [fp], #-194 @ 0xffffff3e @ │ │ │ │ - rsbeq r7, fp, r2, lsr #32 │ │ │ │ + rsbseq r3, lr, r0, ror #13 │ │ │ │ + rsbeq r6, fp, sl, asr #24 │ │ │ │ + rsbeq r6, fp, sl, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4394 <__bss_end__@@Base+0xfdafda74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d117c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x0004f7fb │ │ │ │ - rsbseq r3, lr, r8, asr r7 │ │ │ │ - rsbeq r5, r2, r2, asr #20 │ │ │ │ - rsbeq r5, r2, r6, asr sl │ │ │ │ + ldrhteq r3, [lr], #-96 @ 0xffffffa0 │ │ │ │ + mlseq r2, sl, r9, r5 │ │ │ │ + rsbeq r5, r2, lr, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede43c4 <__bss_end__@@Base+0xfdafdaa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d11ac │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 7, pc, cr12, cr11, {7} @ │ │ │ │ - rsbseq r3, lr, r8, lsr #14 │ │ │ │ - rsbeq r5, r2, r2, lsl sl │ │ │ │ - rsbeq r9, r2, lr, ror #26 │ │ │ │ + rsbseq r3, lr, r0, lsl #13 │ │ │ │ + rsbeq r5, r2, sl, ror #18 │ │ │ │ + rsbeq r9, r2, r6, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede43f4 <__bss_end__@@Base+0xfdafdad4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d11dc │ │ │ │ rscne pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - ldrshteq r3, [lr], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq r0, [sl], #-198 @ 0xffffff3a @ │ │ │ │ - rsbeq r0, sl, r6, lsr #30 │ │ │ │ + rsbseq r3, lr, r0, asr r6 │ │ │ │ + rsbeq r0, sl, lr, lsr #24 │ │ │ │ + rsbeq r0, sl, lr, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4424 <__bss_end__@@Base+0xfdafdb04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d120c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbseq r3, lr, r8, asr #13 │ │ │ │ - strhteq r5, [r2], #-146 @ 0xffffff6e │ │ │ │ - rsbeq r5, r2, r6, asr #19 │ │ │ │ + rsbseq r3, lr, r0, lsr #12 │ │ │ │ + rsbeq r5, r2, sl, lsl #18 │ │ │ │ + rsbeq r5, r2, lr, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4454 <__bss_end__@@Base+0xfdafdb34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d123c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mcr 7, 5, pc, cr4, cr11, {7} @ │ │ │ │ - ldrhteq r3, [lr], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r5, r2, r2, lsl #19 │ │ │ │ - mlseq r2, r6, r9, r5 │ │ │ │ + rsbseq r3, lr, r8, lsl #14 │ │ │ │ + ldrdeq r5, [r2], #-138 @ 0xffffff76 @ │ │ │ │ + rsbeq r5, r2, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4484 <__bss_end__@@Base+0xfdafdb64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d126c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mcr 7, 4, pc, cr12, cr11, {7} @ │ │ │ │ - rsbseq r3, lr, r4, lsr #19 │ │ │ │ - strhteq r4, [r2], #-250 @ 0xffffff06 │ │ │ │ - rsbeq r3, r7, r2, lsr #5 │ │ │ │ + ldrshteq r3, [lr], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r4, r2, r2, lsl pc │ │ │ │ + strdeq r3, [r7], #-26 @ 0xffffffe6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede44b4 <__bss_end__@@Base+0xfdafdb94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d129c │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee76 │ │ │ │ - rsbseq r3, lr, r6, ror r9 │ │ │ │ - rsbeq r8, fp, ip, lsl #24 │ │ │ │ - strdeq r8, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, lr, lr, asr #17 │ │ │ │ + rsbeq r8, fp, r4, ror #22 │ │ │ │ + rsbeq r8, fp, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede44e4 <__bss_end__@@Base+0xfdafdbc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d12cc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee5e │ │ │ │ - rsbseq r3, lr, r6, asr #18 │ │ │ │ - rsbeq r7, r1, r8, ror pc │ │ │ │ - mlseq r1, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x007e389e │ │ │ │ + ldrdeq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r1, r8, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4514 <__bss_end__@@Base+0xfdafdbf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d12fc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mcr 7, 2, pc, cr4, cr11, {7} @ │ │ │ │ - rsbseq r3, lr, r0, asr pc │ │ │ │ - rsbeq sl, r2, lr, ror #19 │ │ │ │ - rsbeq sl, r2, r2, lsl #20 │ │ │ │ + rsbseq r3, lr, r8, lsr #29 │ │ │ │ + rsbeq sl, r2, r6, asr #18 │ │ │ │ + rsbeq sl, r2, sl, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4544 <__bss_end__@@Base+0xfdafdc24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d132c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee2e │ │ │ │ - rsbseq r3, lr, r2, lsr #30 │ │ │ │ - strdeq pc, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r1, r8, lsl #4 │ │ │ │ + rsbseq r3, lr, sl, ror lr │ │ │ │ + rsbeq pc, r1, ip, asr #2 │ │ │ │ + rsbeq pc, r1, r0, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4574 <__bss_end__@@Base+0xfdafdc54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d135c │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrc 7, 0, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r4, lr, r0, ror #8 │ │ │ │ - rsbeq fp, fp, r6, asr #18 │ │ │ │ - rsbeq ip, fp, lr, lsr #17 │ │ │ │ + ldrhteq r4, [lr], #-56 @ 0xffffffc8 │ │ │ │ + mlseq fp, lr, r8, fp │ │ │ │ + rsbeq ip, fp, r6, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede45a4 <__bss_end__@@Base+0xfdafdc84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d138c │ │ │ │ rsbsmi pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - rsbseq r4, lr, ip, asr r7 │ │ │ │ - rsbeq r0, r3, lr, ror r2 │ │ │ │ - ldrdeq sp, [fp], #-246 @ 0xffffff0a @ │ │ │ │ + ldrhteq r4, [lr], #-100 @ 0xffffff9c │ │ │ │ + ldrdeq r0, [r3], #-22 @ 0xffffffea @ │ │ │ │ + rsbeq sp, fp, lr, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede45d4 <__bss_end__@@Base+0xfdafdcb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d13bc │ │ │ │ addsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - rsbseq r4, lr, ip, lsr #14 │ │ │ │ - rsbeq r0, r3, lr, asr #4 │ │ │ │ - rsbeq sp, fp, r6, lsr #31 │ │ │ │ + rsbseq r4, lr, r4, lsl #13 │ │ │ │ + rsbeq r0, r3, r6, lsr #3 │ │ │ │ + strdeq sp, [fp], #-238 @ 0xffffff12 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4604 <__bss_end__@@Base+0xfdafdce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d13ec │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stcl 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - rsbseq r4, lr, r8, ror #21 │ │ │ │ - rsbeq r0, ip, sl, lsr #17 │ │ │ │ - rsbeq r0, ip, r6, lsl #21 │ │ │ │ + rsbseq r4, lr, r0, asr #20 │ │ │ │ + rsbeq r0, ip, r2, lsl #16 │ │ │ │ + ldrdeq r0, [ip], #-158 @ 0xffffff62 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4634 <__bss_end__@@Base+0xfdafdd14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d141c │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - ldrhteq r4, [lr], #-168 @ 0xffffff58 │ │ │ │ - rsbeq r0, ip, sl, ror r8 │ │ │ │ - rsbeq r0, ip, r2, ror sl │ │ │ │ + rsbseq r4, lr, r0, lsl sl │ │ │ │ + ldrdeq r0, [ip], #-114 @ 0xffffff8e @ │ │ │ │ + rsbeq r0, ip, sl, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4664 <__bss_end__@@Base+0xfdafdd44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d144c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed9e │ │ │ │ - rsbseq r5, lr, r4, lsr #6 │ │ │ │ - mlseq r2, lr, r8, sl │ │ │ │ - strhteq sl, [r2], #-132 @ 0xffffff7c │ │ │ │ + rsbseq r5, lr, ip, ror r2 │ │ │ │ + strdeq sl, [r2], #-118 @ 0xffffff8a @ │ │ │ │ + rsbeq sl, r2, ip, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4694 <__bss_end__@@Base+0xfdafdd74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d147c │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - ldrshteq r5, [lr], #-36 @ 0xffffffdc │ │ │ │ - rsbeq r2, ip, lr, lsl fp │ │ │ │ - rsbeq r2, ip, sl, lsr #22 │ │ │ │ + rsbseq r5, lr, ip, asr #4 │ │ │ │ + rsbeq r2, ip, r6, ror sl │ │ │ │ + rsbeq r2, ip, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede46c4 <__bss_end__@@Base+0xfdafdda4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d14ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6e │ │ │ │ - rsbseq r5, lr, r8, lsl r7 │ │ │ │ - rsbeq sl, r2, lr, lsr r8 │ │ │ │ - rsbeq sl, r2, r4, asr r8 │ │ │ │ + rsbseq r5, lr, r0, ror r6 │ │ │ │ + mlseq r2, r6, r7, sl │ │ │ │ + rsbeq sl, r2, ip, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede46f4 <__bss_end__@@Base+0xfdafddd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d14dc │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed56 │ │ │ │ - ldrhteq r5, [lr], #-114 @ 0xffffff8e │ │ │ │ - rsbeq sl, ip, r4, lsl r6 │ │ │ │ - rsbeq sl, ip, ip, lsr r7 │ │ │ │ + rsbseq r5, lr, sl, lsl #14 │ │ │ │ + rsbeq sl, ip, ip, ror #10 │ │ │ │ + mlseq ip, r4, r6, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4724 <__bss_end__@@Base+0xfdafde04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d150c │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed3e │ │ │ │ - rsbseq r5, lr, r2, lsl #15 │ │ │ │ - rsbeq sl, ip, r4, ror #11 │ │ │ │ - rsbeq sl, ip, ip, lsr #14 │ │ │ │ + ldrsbteq r5, [lr], #-106 @ 0xffffff96 │ │ │ │ + rsbeq sl, ip, ip, lsr r5 │ │ │ │ + rsbeq sl, ip, r4, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4754 <__bss_end__@@Base+0xfdafde34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d153c │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq r5, lr, r4, lsr #17 │ │ │ │ - strdeq sl, [ip], #-142 @ 0xffffff72 @ │ │ │ │ - rsbeq ip, sp, sl, asr #21 │ │ │ │ + ldrshteq r5, [lr], #-124 @ 0xffffff84 │ │ │ │ + rsbeq sl, ip, r6, asr r8 │ │ │ │ + rsbeq ip, sp, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4784 <__bss_end__@@Base+0xfdafde64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39156c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq r5, lr, sl, lsr #22 │ │ │ │ - mlseq ip, r4, lr, sl │ │ │ │ - rsbeq sl, ip, r2, lsr #29 │ │ │ │ + rsbseq r5, lr, r2, lsl #21 │ │ │ │ + rsbeq sl, ip, ip, ror #27 │ │ │ │ + strdeq sl, [ip], #-218 @ 0xffffff26 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede47b0 <__bss_end__@@Base+0xfdafde90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391598 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - ldrhteq r5, [lr], #-178 @ 0xffffff4e │ │ │ │ - rsbeq r7, r1, ip, lsr #25 │ │ │ │ - rsbeq r7, r1, r6, asr #25 │ │ │ │ + rsbseq r5, lr, sl, lsl #22 │ │ │ │ + rsbeq r7, r1, r4, lsl #24 │ │ │ │ + rsbeq r7, r1, lr, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede47dc <__bss_end__@@Base+0xfdafdebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d15c4 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ece2 │ │ │ │ - rsbseq r5, lr, r6, lsl #23 │ │ │ │ - rsbeq fp, ip, ip, asr r0 │ │ │ │ - rsbeq fp, ip, ip, ror r0 │ │ │ │ + ldrsbteq r5, [lr], #-174 @ 0xffffff52 │ │ │ │ + strhteq sl, [ip], #-244 @ 0xffffff0c │ │ │ │ + ldrdeq sl, [ip], #-244 @ 0xffffff0c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede480c <__bss_end__@@Base+0xfdafdeec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d15f4 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stcl 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - rsbseq r5, lr, r4, asr fp │ │ │ │ - rsbeq fp, ip, sl, lsr #32 │ │ │ │ - rsbeq sl, ip, r2, lsl #19 │ │ │ │ + rsbseq r5, lr, ip, lsr #21 │ │ │ │ + rsbeq sl, ip, r2, lsl #31 │ │ │ │ + ldrdeq sl, [ip], #-138 @ 0xffffff76 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede483c <__bss_end__@@Base+0xfdafdf1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391624 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - rsbseq r5, lr, r6, ror #29 │ │ │ │ - rsbeq r7, r1, r0, lsr #24 │ │ │ │ - rsbeq r2, r2, sl, ror #7 │ │ │ │ + rsbseq r5, lr, lr, lsr lr │ │ │ │ + rsbeq r7, r1, r8, ror fp │ │ │ │ + rsbeq r2, r2, r2, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4868 <__bss_end__@@Base+0xfdafdf48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1650 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec9c │ │ │ │ - ldrhteq r5, [lr], #-234 @ 0xffffff16 │ │ │ │ - strdeq r7, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r1, ip, lsl #24 │ │ │ │ + rsbseq r5, lr, r2, lsl lr │ │ │ │ + rsbeq r7, r1, ip, asr #22 │ │ │ │ + rsbeq r7, r1, r4, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4898 <__bss_end__@@Base+0xfdafdf78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391680 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbseq r6, lr, r6, asr #7 │ │ │ │ - rsbeq fp, ip, r8, ror #27 │ │ │ │ - strdeq fp, [ip], #-218 @ 0xffffff26 @ │ │ │ │ + rsbseq r6, lr, lr, lsl r3 │ │ │ │ + rsbeq fp, ip, r0, asr #26 │ │ │ │ + rsbeq fp, ip, r2, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede48c4 <__bss_end__@@Base+0xfdafdfa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d16ac │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ stcl 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - @ instruction: 0x007e7b9c │ │ │ │ - strdeq r1, [sp], #-22 @ 0xffffffea @ │ │ │ │ - rsbeq r1, sp, r2, lsl #9 │ │ │ │ + ldrshteq r7, [lr], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r1, sp, lr, asr #2 │ │ │ │ + ldrdeq r1, [sp], #-58 @ 0xffffffc6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede48f4 <__bss_end__@@Base+0xfdafdfd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d16dc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec56 │ │ │ │ - rsbseq r8, lr, sl, lsr #2 │ │ │ │ - rsbeq r7, r1, r8, ror #22 │ │ │ │ - rsbeq r2, r2, r0, lsr r3 │ │ │ │ + rsbseq r8, lr, r2, lsl #1 │ │ │ │ + rsbeq r7, r1, r0, asr #21 │ │ │ │ + rsbeq r2, r2, r8, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4924 <__bss_end__@@Base+0xfdafe004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d170c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - ldrshteq r8, [lr], #-10 │ │ │ │ - rsbeq r7, r1, r8, lsr fp │ │ │ │ - rsbeq r7, r1, r0, asr fp │ │ │ │ + rsbseq r8, lr, r2, asr r0 │ │ │ │ + mlseq r1, r0, sl, r7 │ │ │ │ + rsbeq r7, r1, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4954 <__bss_end__@@Base+0xfdafe034> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d173c │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ stc 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ - rsbseq r8, lr, sl, asr #1 │ │ │ │ - strdeq r2, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - mlseq r5, r2, sl, r8 │ │ │ │ + rsbseq r8, lr, r2, lsr #32 │ │ │ │ + rsbeq r2, sp, r8, asr #30 │ │ │ │ + rsbeq r8, r5, sl, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4984 <__bss_end__@@Base+0xfdafe064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d176c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec0e │ │ │ │ - rsbseq r8, lr, lr, ror #13 │ │ │ │ - ldrdeq r7, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, r2, r0, lsr #5 │ │ │ │ + rsbseq r8, lr, r6, asr #12 │ │ │ │ + rsbeq r7, r1, r0, lsr sl │ │ │ │ + strdeq r2, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede49b4 <__bss_end__@@Base+0xfdafe094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41179c │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebf4 │ │ │ │ - ldrhteq r8, [lr], #-108 @ 0xffffff94 │ │ │ │ - strdeq r5, [pc], #-122 @ │ │ │ │ - rsbeq r8, r5, r0, lsr sl │ │ │ │ + rsbseq r8, lr, r4, lsl r6 │ │ │ │ + rsbeq r5, pc, r2, asr r7 @ │ │ │ │ + rsbeq r8, r5, r8, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede49e8 <__bss_end__@@Base+0xfdafe0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4117d0 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebda │ │ │ │ - rsbseq r8, lr, r8, lsl #13 │ │ │ │ - rsbeq r5, pc, r6, asr #15 │ │ │ │ - strdeq r8, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, lr, r0, ror #11 │ │ │ │ + rsbeq r5, pc, lr, lsl r7 @ │ │ │ │ + rsbeq r8, r5, r4, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a1c <__bss_end__@@Base+0xfdafe0fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411804 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebc0 │ │ │ │ - rsbseq r8, lr, r4, asr r6 │ │ │ │ - mlseq pc, r2, r7, r5 @ │ │ │ │ - rsbeq r8, r5, r8, asr #19 │ │ │ │ + rsbseq r8, lr, ip, lsr #11 │ │ │ │ + rsbeq r5, pc, sl, ror #13 │ │ │ │ + rsbeq r8, r5, r0, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a50 <__bss_end__@@Base+0xfdafe130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411838 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eba6 │ │ │ │ - rsbseq r8, lr, r0, lsr #12 │ │ │ │ - rsbeq r5, pc, lr, asr r7 @ │ │ │ │ - mlseq r5, r4, r9, r8 │ │ │ │ + rsbseq r8, lr, r8, ror r5 │ │ │ │ + strhteq r5, [pc], #-102 │ │ │ │ + rsbeq r8, r5, ip, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a84 <__bss_end__@@Base+0xfdafe164> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41186c │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb8c │ │ │ │ - rsbseq r8, lr, ip, ror #11 │ │ │ │ - rsbeq r5, pc, sl, lsr #14 │ │ │ │ - rsbeq r8, r5, r0, ror #18 │ │ │ │ + rsbseq r8, lr, r4, asr #10 │ │ │ │ + rsbeq r5, pc, r2, lsl #13 │ │ │ │ + strhteq r8, [r5], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ab8 <__bss_end__@@Base+0xfdafe198> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d18a0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl 1f4b8c0 <__bss_end__@@Base+0xc64fa0> │ │ │ │ - ldrhteq r8, [lr], #-90 @ 0xffffffa6 │ │ │ │ - rsbeq r7, r1, r4, lsr #19 │ │ │ │ - strhteq r7, [r1], #-154 @ 0xffffff66 │ │ │ │ + rsbseq r8, lr, r2, lsl r5 │ │ │ │ + strdeq r7, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, r1, r2, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ae8 <__bss_end__@@Base+0xfdafe1c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4118d0 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbseq r8, lr, r8, lsl #11 │ │ │ │ - rsbeq r5, pc, r6, asr #13 │ │ │ │ - strdeq r8, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, lr, r0, ror #9 │ │ │ │ + rsbeq r5, pc, lr, lsl r6 @ │ │ │ │ + rsbeq r8, r5, r4, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b1c <__bss_end__@@Base+0xfdafe1fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411904 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - rsbseq r8, lr, r4, asr r5 │ │ │ │ - mlseq pc, r2, r6, r5 @ │ │ │ │ - rsbeq r8, r5, r8, asr #17 │ │ │ │ + rsbseq r8, lr, ip, lsr #9 │ │ │ │ + rsbeq r5, pc, sl, ror #11 │ │ │ │ + rsbeq r8, r5, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b50 <__bss_end__@@Base+0xfdafe230> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411938 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb26 │ │ │ │ - rsbseq r8, lr, r0, lsr #10 │ │ │ │ - rsbeq r5, pc, lr, asr r6 @ │ │ │ │ - mlseq r5, r4, r8, r8 │ │ │ │ + rsbseq r8, lr, r8, ror r4 │ │ │ │ + strhteq r5, [pc], #-86 │ │ │ │ + rsbeq r8, r5, ip, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b84 <__bss_end__@@Base+0xfdafe264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41196c │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb0c │ │ │ │ - rsbseq r8, lr, ip, ror #9 │ │ │ │ - rsbeq r5, pc, sl, lsr #12 │ │ │ │ - rsbeq r4, sp, r8, asr #14 │ │ │ │ + rsbseq r8, lr, r4, asr #8 │ │ │ │ + rsbeq r5, pc, r2, lsl #11 │ │ │ │ + rsbeq r4, sp, r0, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4bb8 <__bss_end__@@Base+0xfdafe298> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4119a0 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf2 │ │ │ │ - ldrhteq r8, [lr], #-72 @ 0xffffffb8 │ │ │ │ - strdeq r5, [pc], #-86 @ │ │ │ │ - rsbeq r8, r5, ip, lsr #16 │ │ │ │ + rsbseq r8, lr, r0, lsl r4 │ │ │ │ + rsbeq r5, pc, lr, asr #10 │ │ │ │ + rsbeq r8, r5, r4, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4bec <__bss_end__@@Base+0xfdafe2cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4119d4 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ead8 │ │ │ │ - rsbseq r8, lr, r4, lsl #9 │ │ │ │ - rsbeq r5, pc, r2, asr #11 │ │ │ │ - rsbeq r4, sp, r4, lsr r7 │ │ │ │ + ldrsbteq r8, [lr], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r5, pc, sl, lsl r5 @ │ │ │ │ + rsbeq r4, sp, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c20 <__bss_end__@@Base+0xfdafe300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a08 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eabe │ │ │ │ - rsbseq r8, lr, r0, asr r4 │ │ │ │ - rsbeq r5, pc, lr, lsl #11 │ │ │ │ - rsbeq r7, sl, r8, asr #23 │ │ │ │ + rsbseq r8, lr, r8, lsr #7 │ │ │ │ + rsbeq r5, pc, r6, ror #9 │ │ │ │ + rsbeq r7, sl, r0, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c54 <__bss_end__@@Base+0xfdafe334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a3c │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaa4 │ │ │ │ - rsbseq r8, lr, ip, lsl r4 │ │ │ │ - rsbeq r5, pc, sl, asr r5 @ │ │ │ │ - mlseq r5, r0, r7, r8 │ │ │ │ + rsbseq r8, lr, r4, ror r3 │ │ │ │ + strhteq r5, [pc], #-66 │ │ │ │ + rsbeq r8, r5, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c88 <__bss_end__@@Base+0xfdafe368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a70 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea8a │ │ │ │ - rsbseq r8, lr, r8, ror #7 │ │ │ │ - rsbeq r5, pc, r6, lsr #10 │ │ │ │ - rsbeq r8, r5, ip, asr r7 │ │ │ │ + rsbseq r8, lr, r0, asr #6 │ │ │ │ + rsbeq r5, pc, lr, ror r4 @ │ │ │ │ + strhteq r8, [r5], #-100 @ 0xffffff9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4cbc <__bss_end__@@Base+0xfdafe39c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411aa4 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea70 │ │ │ │ - ldrhteq r8, [lr], #-52 @ 0xffffffcc │ │ │ │ - strdeq r5, [pc], #-66 @ │ │ │ │ - rsbeq r8, r5, r8, lsr #14 │ │ │ │ + rsbseq r8, lr, ip, lsl #6 │ │ │ │ + rsbeq r5, pc, sl, asr #8 │ │ │ │ + rsbeq r8, r5, r0, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4cf0 <__bss_end__@@Base+0xfdafe3d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391ad8 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 18cbaf4 <__bss_end__@@Base+0x5e51d4> │ │ │ │ - rsbseq r9, lr, lr, asr #15 │ │ │ │ - ldrdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, sp, lr, ror #11 │ │ │ │ + rsbseq r9, lr, r6, lsr #14 │ │ │ │ + rsbeq r6, sp, ip, lsr #10 │ │ │ │ + rsbeq r6, sp, r6, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d1c <__bss_end__@@Base+0xfdafe3fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b04 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea42 │ │ │ │ - rsbseq r9, lr, r2, lsr #15 │ │ │ │ - ldrdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, r5, ip, asr #13 │ │ │ │ + ldrshteq r9, [lr], #-106 @ 0xffffff96 │ │ │ │ + rsbeq r6, sp, ip, lsr #10 │ │ │ │ + rsbeq r8, r5, r4, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d4c <__bss_end__@@Base+0xfdafe42c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b34 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - rsbseq r9, lr, r6, lsr #18 │ │ │ │ - ldrdeq r6, [pc], #-240 @ │ │ │ │ - rsbeq r6, sp, ip, asr r7 │ │ │ │ + rsbseq r9, lr, lr, ror r8 │ │ │ │ + rsbeq r6, pc, r8, lsr #30 │ │ │ │ + strhteq r6, [sp], #-100 @ 0xffffff9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d7c <__bss_end__@@Base+0xfdafe45c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b64 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - ldrshteq r9, [lr], #-134 @ 0xffffff7a │ │ │ │ - rsbeq r6, pc, r0, lsr #31 │ │ │ │ - rsbeq r6, sp, r8, lsr r7 │ │ │ │ + rsbseq r9, lr, lr, asr #16 │ │ │ │ + strdeq r6, [pc], #-232 @ │ │ │ │ + mlseq sp, r0, r6, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4dac <__bss_end__@@Base+0xfdafe48c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b94 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, lr, r4, asr #17 │ │ │ │ - rsbeq r6, pc, lr, ror #30 │ │ │ │ - rsbeq r6, sp, lr, lsr #14 │ │ │ │ + rsbseq r9, lr, ip, lsl r8 │ │ │ │ + rsbeq r6, pc, r6, asr #29 │ │ │ │ + rsbeq r6, sp, r6, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ddc <__bss_end__@@Base+0xfdafe4bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r0, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4df0 <__bss_end__@@Base+0xfdafe4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1bd8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9d8 │ │ │ │ - ldrhteq sl, [lr], #-18 @ 0xffffffee │ │ │ │ - rsbeq r7, r1, ip, ror #12 │ │ │ │ - rsbeq r7, r1, r4, lsl #13 │ │ │ │ + rsbseq sl, lr, sl, lsl #2 │ │ │ │ + rsbeq r7, r1, r4, asr #11 │ │ │ │ + ldrdeq r7, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e20 <__bss_end__@@Base+0xfdafe500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-2318] @ 0xfffff6f2 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - ldrsbteq sl, [lr], #-34 @ 0xffffffde │ │ │ │ - ldrdeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - strhteq r8, [r5], #-84 @ 0xffffffac │ │ │ │ + rsbseq sl, lr, sl, lsr #4 │ │ │ │ + rsbeq fp, sp, r8, lsr #30 │ │ │ │ + rsbeq r8, r5, ip, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e64 <__bss_end__@@Base+0xfdafe544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1c4c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ ldmib ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r0, lsr #5 │ │ │ │ - mlseq sp, lr, pc, fp @ │ │ │ │ - rsbeq r8, r5, r2, lsl #11 │ │ │ │ + ldrshteq sl, [lr], #-24 @ 0xffffffe8 │ │ │ │ + strdeq fp, [sp], #-230 @ 0xffffff1a @ │ │ │ │ + ldrdeq r8, [r5], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e94 <__bss_end__@@Base+0xfdafe574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1c7c │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r0, ror r2 │ │ │ │ - rsbeq fp, sp, lr, ror #30 │ │ │ │ - rsbeq r8, r5, r2, asr r5 │ │ │ │ + rsbseq sl, lr, r8, asr #3 │ │ │ │ + rsbeq fp, sp, r6, asr #29 │ │ │ │ + rsbeq r8, r5, sl, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ec4 <__bss_end__@@Base+0xfdafe5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1cac │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ stmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r0, asr #4 │ │ │ │ - rsbeq fp, sp, lr, lsr pc │ │ │ │ - rsbeq r8, r5, r2, lsr #10 │ │ │ │ + @ instruction: 0x007ea198 │ │ │ │ + mlseq sp, r6, lr, fp │ │ │ │ + rsbeq r8, r5, sl, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ef4 <__bss_end__@@Base+0xfdafe5d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1cdc │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ ldmdb r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r0, lsl r2 │ │ │ │ - rsbeq fp, sp, lr, lsl #30 │ │ │ │ - strdeq r8, [r5], #-66 @ 0xffffffbe @ │ │ │ │ + rsbseq sl, lr, r8, ror #2 │ │ │ │ + rsbeq fp, sp, r6, ror #28 │ │ │ │ + rsbeq r8, r5, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f24 <__bss_end__@@Base+0xfdafe604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1d0c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r0, ror #3 │ │ │ │ - ldrdeq fp, [sp], #-238 @ 0xffffff12 @ │ │ │ │ - rsbeq r8, r5, r2, asr #9 │ │ │ │ + rsbseq sl, lr, r8, lsr r1 │ │ │ │ + rsbeq fp, sp, r6, lsr lr │ │ │ │ + rsbeq r8, r5, sl, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f54 <__bss_end__@@Base+0xfdafe634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391d3c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, lr, lsr r8 │ │ │ │ - rsbeq r6, sp, r0, ror r3 │ │ │ │ - rsbeq r6, sp, sl, lsl #7 │ │ │ │ + @ instruction: 0x007ea796 │ │ │ │ + rsbeq r6, sp, r8, asr #5 │ │ │ │ + rsbeq r6, sp, r2, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f80 <__bss_end__@@Base+0xfdafe660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1d68 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007eaa92 │ │ │ │ - ldrdeq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r7, [r1], #-66 @ 0xffffffbe @ │ │ │ │ + rsbseq sl, lr, sl, ror #19 │ │ │ │ + rsbeq r7, r1, r4, lsr r4 │ │ │ │ + rsbeq r7, r1, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4fb0 <__bss_end__@@Base+0xfdafe690> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1d98 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r8, ror ip │ │ │ │ - strhteq ip, [sp], #-254 @ 0xffffff02 │ │ │ │ - rsbeq sp, sp, sl, lsr r0 │ │ │ │ + ldrsbteq sl, [lr], #-176 @ 0xffffff50 │ │ │ │ + rsbeq ip, sp, r6, lsl pc │ │ │ │ + mlseq sp, r2, pc, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4fe0 <__bss_end__@@Base+0xfdafe6c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1dc8 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r8, asr #24 │ │ │ │ - rsbeq ip, sp, lr, lsl #31 │ │ │ │ - rsbeq sp, sp, sl │ │ │ │ + rsbseq sl, lr, r0, lsr #23 │ │ │ │ + rsbeq ip, sp, r6, ror #29 │ │ │ │ + rsbeq ip, sp, r2, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5010 <__bss_end__@@Base+0xfdafe6f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1df8 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmia r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r4, ror #30 │ │ │ │ - strhteq sp, [sp], #-70 @ 0xffffffba │ │ │ │ - ldrdeq r8, [r5], #-54 @ 0xffffffca @ │ │ │ │ + ldrhteq sl, [lr], #-236 @ 0xffffff14 │ │ │ │ + rsbeq sp, sp, lr, lsl #8 │ │ │ │ + rsbeq r8, r5, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5040 <__bss_end__@@Base+0xfdafe720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1e28 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmia lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r4, lsr pc │ │ │ │ - rsbeq sp, sp, r6, lsl #9 │ │ │ │ - strhteq sp, [sp], #-78 @ 0xffffffb2 │ │ │ │ + rsbseq sl, lr, ip, lsl #29 │ │ │ │ + ldrdeq sp, [sp], #-62 @ 0xffffffc2 @ │ │ │ │ + rsbeq sp, sp, r6, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5070 <__bss_end__@@Base+0xfdafe750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391e58 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, lr, r6, lsr sl │ │ │ │ - rsbeq r7, r1, ip, ror #7 │ │ │ │ - strhteq r1, [r2], #-182 @ 0xffffff4a │ │ │ │ + rsbseq fp, lr, lr, lsl #19 │ │ │ │ + rsbeq r7, r1, r4, asr #6 │ │ │ │ + rsbeq r1, r2, lr, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede509c <__bss_end__@@Base+0xfdafe77c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1e84 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stm r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, lr, lr, ror sl │ │ │ │ - rsbeq r7, r1, r0, asr #7 │ │ │ │ - ldrdeq r7, [r1], #-54 @ 0xffffffca @ │ │ │ │ + ldrsbteq fp, [lr], #-150 @ 0xffffff6a │ │ │ │ + rsbeq r7, r1, r8, lsl r3 │ │ │ │ + rsbeq r7, r1, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede50cc <__bss_end__@@Base+0xfdafe7ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391eb4 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq ip, lr, r6, asr #3 │ │ │ │ - rsbeq r3, lr, r0, lsr #15 │ │ │ │ - strhteq r3, [lr], #-114 @ 0xffffff8e │ │ │ │ + rsbseq ip, lr, lr, lsl r1 │ │ │ │ + strdeq r3, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, lr, sl, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede50f8 <__bss_end__@@Base+0xfdafe7d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1ee0 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldmda r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq ip, lr, r8, asr #4 │ │ │ │ - rsbeq r3, lr, r6, lsr #21 │ │ │ │ - strhteq r3, [lr], #-162 @ 0xffffff5e │ │ │ │ + rsbseq ip, lr, r0, lsr #3 │ │ │ │ + strdeq r3, [lr], #-158 @ 0xffffff62 @ │ │ │ │ + rsbeq r3, lr, sl, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5128 <__bss_end__@@Base+0xfdafe808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f10 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, lr, r4, asr r4 │ │ │ │ - strdeq r4, [lr], #-102 @ 0xffffff9a @ │ │ │ │ - rsbeq r4, lr, r2, lsr #17 │ │ │ │ + rsbseq ip, lr, ip, lsr #7 │ │ │ │ + rsbeq r4, lr, lr, asr #12 │ │ │ │ + strdeq r4, [lr], #-122 @ 0xffffff86 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5158 <__bss_end__@@Base+0xfdafe838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f40 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e824 │ │ │ │ - rsbseq ip, lr, lr, asr #18 │ │ │ │ - rsbeq r6, lr, r4, lsl r8 │ │ │ │ - mlseq r5, r0, r2, r8 │ │ │ │ + rsbseq ip, lr, r6, lsr #17 │ │ │ │ + rsbeq r6, lr, ip, ror #14 │ │ │ │ + rsbeq r8, r5, r8, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5188 <__bss_end__@@Base+0xfdafe868> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f70 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e80c │ │ │ │ - rsbseq ip, lr, lr, lsl r9 │ │ │ │ - ldrdeq r7, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, r1, ip, ror #5 │ │ │ │ + rsbseq ip, lr, r6, ror r8 │ │ │ │ + rsbeq r7, r1, ip, lsr #4 │ │ │ │ + rsbeq r7, r1, r4, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede51b8 <__bss_end__@@Base+0xfdafe898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1fa0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eff4 │ │ │ │ - rsbseq ip, lr, sl, asr sp │ │ │ │ - rsbeq r7, r1, r4, lsr #5 │ │ │ │ - strhteq r7, [r1], #-44 @ 0xffffffd4 │ │ │ │ + ldrhteq ip, [lr], #-194 @ 0xffffff3e │ │ │ │ + strdeq r7, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, r1, r4, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede51e8 <__bss_end__@@Base+0xfdafe8c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1fd0 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efdc │ │ │ │ - rsbseq sp, lr, r2, lsl #10 │ │ │ │ - rsbeq r9, lr, r4, asr #14 │ │ │ │ - strhteq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + rsbseq sp, lr, sl, asr r4 │ │ │ │ + mlseq lr, ip, r6, r9 │ │ │ │ + rsbeq r9, lr, r0, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5218 <__bss_end__@@Base+0xfdafe8f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2000 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00c2f7fa │ │ │ │ - ldrsbteq sp, [lr], #-64 @ 0xffffffc0 │ │ │ │ - rsbeq r9, lr, r2, lsl r7 │ │ │ │ - mlseq lr, r6, r7, r9 │ │ │ │ + rsbseq sp, lr, r8, lsr #8 │ │ │ │ + rsbeq r9, lr, sl, ror #12 │ │ │ │ + rsbeq r9, lr, lr, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5248 <__bss_end__@@Base+0xfdafe928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2030 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00aaf7fa │ │ │ │ - rsbseq sp, lr, r0, lsr #9 │ │ │ │ - rsbeq r9, lr, r2, ror #13 │ │ │ │ - rsbeq r9, lr, r6, ror r7 │ │ │ │ + ldrshteq sp, [lr], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq r9, lr, sl, lsr r6 │ │ │ │ + rsbeq r9, lr, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5278 <__bss_end__@@Base+0xfdafe958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2060 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef94 │ │ │ │ - rsbseq sp, lr, r2, ror r4 │ │ │ │ - strhteq r9, [lr], #-100 @ 0xffffff9c │ │ │ │ - rsbeq r9, lr, r0, lsl #15 │ │ │ │ + rsbseq sp, lr, sl, asr #7 │ │ │ │ + rsbeq r9, lr, ip, lsl #12 │ │ │ │ + ldrdeq r9, [lr], #-104 @ 0xffffff98 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede52a8 <__bss_end__@@Base+0xfdafe988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2090 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef7c │ │ │ │ - rsbseq sp, lr, r2, asr #8 │ │ │ │ - rsbeq r9, lr, r4, lsl #13 │ │ │ │ - strdeq r9, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x007ed39a │ │ │ │ + ldrdeq r9, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, lr, r0, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede52d8 <__bss_end__@@Base+0xfdafe9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d20c0 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef64 │ │ │ │ - rsbseq sp, lr, r2, lsl r4 │ │ │ │ - rsbeq r9, lr, r4, asr r6 │ │ │ │ - rsbeq r9, lr, r0, ror #14 │ │ │ │ + rsbseq sp, lr, sl, ror #6 │ │ │ │ + rsbeq r9, lr, ip, lsr #11 │ │ │ │ + strhteq r9, [lr], #-104 @ 0xffffff98 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5308 <__bss_end__@@Base+0xfdafe9e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d20f0 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x004af7fa │ │ │ │ - rsbseq sp, lr, r8, asr #12 │ │ │ │ - rsbeq sl, lr, sl, lsr r5 │ │ │ │ - rsbeq sl, lr, lr, ror #10 │ │ │ │ + rsbseq sp, lr, r0, lsr #11 │ │ │ │ + mlseq lr, r2, r4, sl │ │ │ │ + rsbeq sl, lr, r6, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5338 <__bss_end__@@Base+0xfdafea18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392120 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0034f7fa │ │ │ │ - rsbseq sp, lr, r2, lsr #29 │ │ │ │ - rsbeq sp, lr, r4, lsr #19 │ │ │ │ - rsbeq r8, r5, r6, ror #12 │ │ │ │ + ldrshteq sp, [lr], #-218 @ 0xffffff26 │ │ │ │ + strdeq sp, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + strhteq r8, [r5], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5364 <__bss_end__@@Base+0xfdafea44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5378 <__bss_end__@@Base+0xfdafea58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2160 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef14 │ │ │ │ - rsbseq lr, lr, sl, asr r7 │ │ │ │ - rsbeq r7, r1, r4, ror #1 │ │ │ │ - strdeq r7, [r1], #-12 @ │ │ │ │ + ldrhteq lr, [lr], #-98 @ 0xffffff9e │ │ │ │ + rsbeq r7, r1, ip, lsr r0 │ │ │ │ + rsbeq r7, r1, r4, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53a8 <__bss_end__@@Base+0xfdafea88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2190 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eefc │ │ │ │ - rsbseq lr, lr, lr, ror #18 │ │ │ │ - strhteq r7, [r1], #-4 │ │ │ │ - rsbeq r7, r1, ip, asr #1 │ │ │ │ + rsbseq lr, lr, r6, asr #17 │ │ │ │ + rsbeq r7, r1, ip │ │ │ │ + rsbeq r7, r1, r4, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53d8 <__bss_end__@@Base+0xfdafeab8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921c0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr4, cr10, {7} @ │ │ │ │ - rsbseq lr, lr, r6, lsr #22 │ │ │ │ - rsbeq r7, r1, r4, lsl #1 │ │ │ │ - mlseq r1, lr, r0, r7 │ │ │ │ + rsbseq lr, lr, lr, ror sl │ │ │ │ + ldrdeq r6, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r6, [r1], #-246 @ 0xffffff0a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5404 <__bss_end__@@Base+0xfdafeae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921ec │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr14, cr10, {7} @ │ │ │ │ - rsbseq pc, lr, sl, lsl #28 │ │ │ │ - rsbeq r7, r1, r8, asr r0 │ │ │ │ - rsbeq r7, r1, r2, ror r0 │ │ │ │ + rsbseq pc, lr, r2, ror #26 │ │ │ │ + strhteq r6, [r1], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r6, r1, sl, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5430 <__bss_end__@@Base+0xfdafeb10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392218 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr8, cr10, {7} │ │ │ │ - rsbseq pc, lr, r2, lsl #31 │ │ │ │ - rsbeq r7, r1, ip, lsr #32 │ │ │ │ - rsbeq r7, r1, r6, asr #32 │ │ │ │ + ldrsbteq pc, [lr], #-234 @ 0xffffff16 @ │ │ │ │ + rsbeq r6, r1, r4, lsl #31 │ │ │ │ + mlseq r1, lr, pc, r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede545c <__bss_end__@@Base+0xfdafeb3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392244 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr2, cr10, {7} @ │ │ │ │ - rsbseq r0, pc, r2, lsr #8 │ │ │ │ - rsbeq r7, r1, r0 │ │ │ │ - rsbeq r7, r1, sl, lsl r0 │ │ │ │ + rsbseq r0, pc, sl, ror r3 @ │ │ │ │ + rsbeq r6, r1, r8, asr pc │ │ │ │ + rsbeq r6, r1, r2, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5488 <__bss_end__@@Base+0xfdafeb68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392270 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr12, cr10, {7} @ │ │ │ │ - rsbseq r0, pc, sl, lsl r8 @ │ │ │ │ - ldrdeq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r1, lr, ror #31 │ │ │ │ + rsbseq r0, pc, r2, ror r7 @ │ │ │ │ + rsbeq r6, r1, ip, lsr #30 │ │ │ │ + rsbeq r6, r1, r6, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54b4 <__bss_end__@@Base+0xfdafeb94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39229c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr10, {7} │ │ │ │ - @ instruction: 0x007f099e │ │ │ │ - rsbeq r6, r1, r8, lsr #31 │ │ │ │ - rsbeq r6, r1, r2, asr #31 │ │ │ │ + ldrshteq r0, [pc], #-134 │ │ │ │ + rsbeq r6, r1, r0, lsl #30 │ │ │ │ + rsbeq r6, r1, sl, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54e0 <__bss_end__@@Base+0xfdafebc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922c8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr0, cr10, {7} @ │ │ │ │ - rsbseq r0, pc, r6, lsl pc @ │ │ │ │ - rsbeq r6, r1, ip, ror pc │ │ │ │ - mlseq r1, r6, pc, r6 @ │ │ │ │ + rsbseq r0, pc, lr, ror #28 │ │ │ │ + ldrdeq r6, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, r1, lr, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede550c <__bss_end__@@Base+0xfdafebec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922f4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr10, cr10, {7} @ │ │ │ │ - rsbseq r1, pc, r6, lsr r3 @ │ │ │ │ - rsbeq r6, r1, r0, asr pc │ │ │ │ - rsbeq r6, r1, sl, ror #30 │ │ │ │ + rsbseq r1, pc, lr, lsl #5 │ │ │ │ + rsbeq r6, r1, r8, lsr #29 │ │ │ │ + rsbeq r6, r1, r2, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5538 <__bss_end__@@Base+0xfdafec18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392320 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr4, cr10, {7} │ │ │ │ - rsbseq r1, pc, sl, ror #7 │ │ │ │ - rsbeq r6, r1, r4, lsr #30 │ │ │ │ - rsbeq r6, r1, lr, lsr pc │ │ │ │ + rsbseq r1, pc, r2, asr #6 │ │ │ │ + rsbeq r6, r1, ip, ror lr │ │ │ │ + mlseq r1, r6, lr, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5564 <__bss_end__@@Base+0xfdafec44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39234c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr14, cr10, {7} │ │ │ │ - rsbseq r1, pc, r2, lsl #12 │ │ │ │ - strdeq r6, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, r1, r2, lsl pc │ │ │ │ + rsbseq r1, pc, sl, asr r5 @ │ │ │ │ + rsbeq r6, r1, r0, asr lr │ │ │ │ + rsbeq r6, r1, sl, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5590 <__bss_end__@@Base+0xfdafec70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392378 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr8, cr10, {7} @ │ │ │ │ - ldrshteq r1, [pc], #-214 │ │ │ │ - rsbeq r6, r1, ip, asr #29 │ │ │ │ - rsbeq r6, r1, r6, ror #29 │ │ │ │ + rsbseq r1, pc, lr, asr #26 │ │ │ │ + rsbeq r6, r1, r4, lsr #28 │ │ │ │ + rsbeq r6, r1, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55bc <__bss_end__@@Base+0xfdafec9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923a4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r2, pc, r6, asr r2 @ │ │ │ │ - rsbeq r6, r1, r0, lsr #29 │ │ │ │ - strhteq r6, [r1], #-234 @ 0xffffff16 │ │ │ │ + rsbseq r2, pc, lr, lsr #3 │ │ │ │ + strdeq r6, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, r1, r2, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55e8 <__bss_end__@@Base+0xfdafecc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923d0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1000] @ 0x3e8 │ │ │ │ - rsbseq r2, pc, r2, asr r4 @ │ │ │ │ - rsbeq r6, r1, r4, ror lr │ │ │ │ - rsbeq r6, r1, lr, lsl #29 │ │ │ │ + rsbseq r2, pc, sl, lsr #7 │ │ │ │ + rsbeq r6, r1, ip, asr #27 │ │ │ │ + rsbeq r6, r1, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5614 <__bss_end__@@Base+0xfdafecf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923fc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1000] @ 0x3e8 │ │ │ │ - @ instruction: 0x007f2792 │ │ │ │ - rsbeq r6, r1, r8, asr #28 │ │ │ │ - rsbeq r6, r1, r2, ror #28 │ │ │ │ + rsbseq r2, pc, sl, ror #13 │ │ │ │ + rsbeq r6, r1, r0, lsr #27 │ │ │ │ + strhteq r6, [r1], #-218 @ 0xffffff26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5640 <__bss_end__@@Base+0xfdafed20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392428 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r2, pc, sl, lsr #28 │ │ │ │ - rsbeq r6, r1, ip, lsl lr │ │ │ │ - rsbeq r6, r1, r6, lsr lr │ │ │ │ + rsbseq r2, pc, r2, lsl #27 │ │ │ │ + rsbeq r6, r1, r4, ror sp │ │ │ │ + rsbeq r6, r1, lr, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede566c <__bss_end__@@Base+0xfdafed4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2454 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r8, #1000] @ 0x3e8 │ │ │ │ - rsbseq r2, pc, r0, lsr #28 │ │ │ │ - ldrhteq r7, [r1], #-110 @ 0xffffff92 │ │ │ │ - rsbseq r7, r1, r2, ror #15 │ │ │ │ + rsbseq r2, pc, r8, ror sp @ │ │ │ │ + rsbseq r7, r1, r6, lsl r6 │ │ │ │ + rsbseq r7, r1, sl, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede569c <__bss_end__@@Base+0xfdafed7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2484 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed82 │ │ │ │ - ldrshteq r2, [pc], #-226 │ │ │ │ - rsbseq r7, r1, ip, asr #16 │ │ │ │ - rsbseq r7, r1, r4, ror #16 │ │ │ │ + rsbseq r2, pc, sl, asr #28 │ │ │ │ + rsbseq r7, r1, r4, lsr #15 │ │ │ │ + ldrhteq r7, [r1], #-124 @ 0xffffff84 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56cc <__bss_end__@@Base+0xfdafedac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3924b4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #-1000]! @ 0xfffffc18 │ │ │ │ - rsbseq r2, pc, lr, lsl #31 │ │ │ │ - mlseq r1, r0, sp, r6 │ │ │ │ - rsbeq r6, r1, sl, lsr #27 │ │ │ │ + rsbseq r2, pc, r6, ror #29 │ │ │ │ + rsbeq r6, r1, r8, ror #25 │ │ │ │ + rsbeq r6, r1, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56f8 <__bss_end__@@Base+0xfdafedd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3924e0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #-1000] @ 0xfffffc18 │ │ │ │ - ldrhteq r3, [pc], #-22 │ │ │ │ - rsbeq r6, r1, r4, ror #26 │ │ │ │ - rsbeq r1, r2, lr, lsr #10 │ │ │ │ + rsbseq r3, pc, lr, lsl #2 │ │ │ │ + strhteq r6, [r1], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r1, r2, r6, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5724 <__bss_end__@@Base+0xfdafee04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d250c │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldc 7, cr15, [ip, #-1000]! @ 0xfffffc18 │ │ │ │ - rsbseq r3, pc, r8, lsl #3 │ │ │ │ - rsbseq r7, r1, lr, ror pc │ │ │ │ - ldrsbteq r7, [r1], #-242 @ 0xffffff0e │ │ │ │ + rsbseq r3, pc, r0, ror #1 │ │ │ │ + ldrsbteq r7, [r1], #-230 @ 0xffffff1a │ │ │ │ + rsbseq r7, r1, sl, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5754 <__bss_end__@@Base+0xfdafee34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d253c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed26 │ │ │ │ - rsbseq r3, pc, sl, asr r1 @ │ │ │ │ - rsbeq r6, r1, r8, lsl #26 │ │ │ │ - rsbeq r6, r1, r0, lsr #26 │ │ │ │ + ldrhteq r3, [pc], #-2 │ │ │ │ + rsbeq r6, r1, r0, ror #24 │ │ │ │ + rsbeq r6, r1, r8, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5784 <__bss_end__@@Base+0xfdafee64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d256c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed0e │ │ │ │ - rsbseq r3, pc, r6, asr r4 @ │ │ │ │ - ldrdeq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r2, r0, lsr #9 │ │ │ │ + rsbseq r3, pc, lr, lsr #7 │ │ │ │ + rsbeq r6, r1, r0, lsr ip │ │ │ │ + strdeq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57b4 <__bss_end__@@Base+0xfdafee94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d259c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecf6 │ │ │ │ - rsbseq r3, pc, r6, lsr #8 │ │ │ │ - @ instruction: 0x0071819c │ │ │ │ - rsbeq fp, sl, r4, ror #11 │ │ │ │ + rsbseq r3, pc, lr, ror r3 @ │ │ │ │ + ldrshteq r8, [r1], #-4 │ │ │ │ + rsbeq fp, sl, ip, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57e4 <__bss_end__@@Base+0xfdafeec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25cc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecde │ │ │ │ - rsbseq r3, pc, lr, lsr r6 @ │ │ │ │ - rsbeq r6, r1, r8, ror ip │ │ │ │ - rsbeq r1, r2, r0, asr #8 │ │ │ │ + @ instruction: 0x007f3596 │ │ │ │ + ldrdeq r6, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + mlseq r2, r8, r3, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5814 <__bss_end__@@Base+0xfdafeef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25fc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecc6 │ │ │ │ - rsbseq r3, pc, lr, lsl #12 │ │ │ │ - rsbeq r6, r1, r8, asr #24 │ │ │ │ - rsbeq r6, r1, r0, ror #24 │ │ │ │ + rsbseq r3, pc, r6, ror #10 │ │ │ │ + rsbeq r6, r1, r0, lsr #23 │ │ │ │ + strhteq r6, [r1], #-184 @ 0xffffff48 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5844 <__bss_end__@@Base+0xfdafef24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39262c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1000 @ 0x3e8 │ │ │ │ - rsbseq r3, pc, sl, lsl r7 @ │ │ │ │ - rsbseq r8, r1, r0, lsl r7 │ │ │ │ - rsbseq r8, r1, r2, lsr #14 │ │ │ │ + rsbseq r3, pc, r2, ror r6 @ │ │ │ │ + rsbseq r8, r1, r8, ror #12 │ │ │ │ + rsbseq r8, r1, sl, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5870 <__bss_end__@@Base+0xfdafef50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392658 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], {250} @ 0xfa │ │ │ │ - rsbseq r3, pc, sl, lsr r7 @ │ │ │ │ - rsbeq r6, r1, ip, ror #23 │ │ │ │ - rsbeq r6, r1, r6, lsl #24 │ │ │ │ + @ instruction: 0x007f3692 │ │ │ │ + rsbeq r6, r1, r4, asr #22 │ │ │ │ + rsbeq r6, r1, lr, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede589c <__bss_end__@@Base+0xfdafef7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392684 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], {250} @ 0xfa │ │ │ │ - rsbseq r3, pc, r6, asr r7 @ │ │ │ │ - rsbeq r6, r1, r0, asr #23 │ │ │ │ - ldrdeq r6, [r1], #-186 @ 0xffffff46 @ │ │ │ │ + rsbseq r3, pc, lr, lsr #13 │ │ │ │ + rsbeq r6, r1, r8, lsl fp │ │ │ │ + rsbeq r6, r1, r2, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58c8 <__bss_end__@@Base+0xfdafefa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3926b0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #-1000 @ 0xfffffc18 │ │ │ │ - @ instruction: 0x007f379a │ │ │ │ - mlseq r1, r4, fp, r6 │ │ │ │ - rsbeq r1, r2, lr, asr r3 │ │ │ │ + ldrshteq r3, [pc], #-98 │ │ │ │ + rsbeq r6, r1, ip, ror #21 │ │ │ │ + strhteq r1, [r2], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58f4 <__bss_end__@@Base+0xfdafefd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26dc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec56 │ │ │ │ - @ instruction: 0x007f3792 │ │ │ │ - rsbeq r6, r1, r8, ror #22 │ │ │ │ - rsbeq r1, r2, r0, lsr r3 │ │ │ │ + rsbseq r3, pc, sl, ror #13 │ │ │ │ + rsbeq r6, r1, r0, asr #21 │ │ │ │ + rsbeq r1, r2, r8, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5924 <__bss_end__@@Base+0xfdaff004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d270c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbseq r3, pc, r2, ror #14 │ │ │ │ - rsbeq r6, r1, r8, lsr fp │ │ │ │ - rsbeq r6, r1, r0, asr fp │ │ │ │ + ldrhteq r3, [pc], #-106 │ │ │ │ + mlseq r1, r0, sl, r6 │ │ │ │ + rsbeq r6, r1, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5954 <__bss_end__@@Base+0xfdaff034> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d273c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec26 │ │ │ │ - rsbseq r3, pc, lr, lsr r8 @ │ │ │ │ - rsbeq r6, r1, r8, lsl #22 │ │ │ │ - rsbeq r6, r1, r0, lsr #22 │ │ │ │ + @ instruction: 0x007f3796 │ │ │ │ + rsbeq r6, r1, r0, ror #20 │ │ │ │ + rsbeq r6, r1, r8, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5984 <__bss_end__@@Base+0xfdaff064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39276c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], {250} @ 0xfa │ │ │ │ - ldrhteq r3, [pc], #-130 │ │ │ │ - ldrdeq r6, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r2, r2, lsr #5 │ │ │ │ + rsbseq r3, pc, sl, lsl #16 │ │ │ │ + rsbeq r6, r1, r0, lsr sl │ │ │ │ + strdeq r1, [r2], #-26 @ 0xffffffe6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59b0 <__bss_end__@@Base+0xfdaff090> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2798 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebf8 │ │ │ │ - rsbseq r3, pc, r6, lsl #17 │ │ │ │ - rsbeq r6, r1, ip, lsr #21 │ │ │ │ - rsbeq r6, r1, r4, asr #21 │ │ │ │ + ldrsbteq r3, [pc], #-126 │ │ │ │ + rsbeq r6, r1, r4, lsl #20 │ │ │ │ + rsbeq r6, r1, ip, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59e0 <__bss_end__@@Base+0xfdaff0c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27c8 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ffa4c7e4 <__bss_end__@@Base+0xfe765ec4> │ │ │ │ - rsbseq r3, pc, r4, asr r9 @ │ │ │ │ - rsbseq r8, r1, sl, lsl #28 │ │ │ │ - rsbseq r8, r1, r2, lsr #28 │ │ │ │ + rsbseq r3, pc, ip, lsr #17 │ │ │ │ + rsbseq r8, r1, r2, ror #26 │ │ │ │ + rsbseq r8, r1, sl, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a10 <__bss_end__@@Base+0xfdaff0f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27f8 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl ff44c814 <__bss_end__@@Base+0xfe165ef4> │ │ │ │ - rsbseq r3, pc, r4, lsr #18 │ │ │ │ - ldrsbteq r8, [r1], #-218 @ 0xffffff26 │ │ │ │ - rsbseq r8, r1, r6, lsr #28 │ │ │ │ + rsbseq r3, pc, ip, ror r8 @ │ │ │ │ + rsbseq r8, r1, r2, lsr sp │ │ │ │ + rsbseq r8, r1, lr, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a40 <__bss_end__@@Base+0xfdaff120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392828 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feecc840 <__bss_end__@@Base+0xfdbe5f20> │ │ │ │ - rsbseq r3, pc, sl, asr fp @ │ │ │ │ - rsbseq r9, r1, r4, ror #11 │ │ │ │ - ldrshteq r9, [r1], #-94 @ 0xffffffa2 │ │ │ │ + ldrhteq r3, [pc], #-162 │ │ │ │ + rsbseq r9, r1, ip, lsr r5 │ │ │ │ + rsbseq r9, r1, r6, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a6c <__bss_end__@@Base+0xfdaff14c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2854 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb9a │ │ │ │ - rsbseq r3, pc, lr, lsr #22 │ │ │ │ - ldrhteq r9, [r1], #-88 @ 0xffffffa8 │ │ │ │ - ldrsbteq r9, [r1], #-80 @ 0xffffffb0 │ │ │ │ + rsbseq r3, pc, r6, lsl #21 │ │ │ │ + rsbseq r9, r1, r0, lsl r5 │ │ │ │ + rsbseq r9, r1, r8, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a9c <__bss_end__@@Base+0xfdaff17c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2884 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb82 │ │ │ │ - ldrshteq r3, [pc], #-174 │ │ │ │ - rsbseq r9, r1, r8, lsl #11 │ │ │ │ - ldrhteq r9, [r1], #-84 @ 0xffffffac │ │ │ │ + rsbseq r3, pc, r6, asr sl @ │ │ │ │ + rsbseq r9, r1, r0, ror #9 │ │ │ │ + rsbseq r9, r1, ip, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5acc <__bss_end__@@Base+0xfdaff1ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28b4 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb6a │ │ │ │ - rsbseq r3, pc, lr, asr #21 │ │ │ │ - rsbseq r9, r1, r8, asr r5 │ │ │ │ - rsbseq r9, r1, r4, lsl #11 │ │ │ │ + rsbseq r3, pc, r6, lsr #20 │ │ │ │ + ldrhteq r9, [r1], #-64 @ 0xffffffc0 │ │ │ │ + ldrsbteq r9, [r1], #-76 @ 0xffffffb4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5afc <__bss_end__@@Base+0xfdaff1dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28e4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - rsbseq r3, pc, r6, ror pc @ │ │ │ │ - rsbeq r6, r1, r0, ror #18 │ │ │ │ - rsbeq r6, r1, r8, ror r9 │ │ │ │ + rsbseq r3, pc, lr, asr #29 │ │ │ │ + strhteq r6, [r1], #-136 @ 0xffffff78 │ │ │ │ + ldrdeq r6, [r1], #-128 @ 0xffffff80 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b2c <__bss_end__@@Base+0xfdaff20c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2914 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - ldrsbteq r3, [pc], #-250 │ │ │ │ - rsbeq r6, r1, r0, lsr r9 │ │ │ │ - strdeq r1, [r2], #-8 @ │ │ │ │ + rsbseq r3, pc, r2, lsr pc @ │ │ │ │ + rsbeq r6, r1, r8, lsl #17 │ │ │ │ + rsbeq r1, r2, r0, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b5c <__bss_end__@@Base+0xfdaff23c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392944 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl b4c95c │ │ │ │ - rsbseq r4, pc, sl, asr r1 @ │ │ │ │ - rsbeq r6, r1, r0, lsl #18 │ │ │ │ - rsbeq r1, r2, sl, asr #1 │ │ │ │ + ldrhteq r4, [pc], #-2 │ │ │ │ + rsbeq r6, r1, r8, asr r8 │ │ │ │ + rsbeq r1, r2, r2, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b88 <__bss_end__@@Base+0xfdaff268> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2970 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb0c │ │ │ │ - rsbseq r4, pc, lr, lsr #2 │ │ │ │ - ldrdeq r6, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r6, r1, ip, ror #17 │ │ │ │ + rsbseq r4, pc, r6, lsl #1 │ │ │ │ + rsbeq r6, r1, ip, lsr #16 │ │ │ │ + rsbeq r6, r1, r4, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bb8 <__bss_end__@@Base+0xfdaff298> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29a0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - ldrsbteq r4, [pc], #-90 │ │ │ │ - rsbeq sp, r1, r0, lsl #23 │ │ │ │ - mlseq r1, r4, fp, sp │ │ │ │ + rsbseq r4, pc, r2, lsr r5 @ │ │ │ │ + ldrdeq sp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r1, ip, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5be8 <__bss_end__@@Base+0xfdaff2c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3929d0 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff9cc9e8 <__bss_end__@@Base+0xfe6e60c8> │ │ │ │ - rsbseq r4, pc, r6, lsr #13 │ │ │ │ - rsbeq ip, r2, ip, lsr #4 │ │ │ │ - rsbeq ip, r2, r2, asr #4 │ │ │ │ + ldrshteq r4, [pc], #-94 │ │ │ │ + rsbeq ip, r2, r4, lsl #3 │ │ │ │ + mlseq r2, sl, r1, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c14 <__bss_end__@@Base+0xfdaff2f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ - rsbseq r4, pc, sl, ror r6 @ │ │ │ │ - rsbeq ip, r2, r0, lsl #4 │ │ │ │ - rsbeq ip, r2, r0, asr r2 │ │ │ │ + ldrsbteq r4, [pc], #-82 │ │ │ │ + rsbeq ip, r2, r8, asr r1 │ │ │ │ + rsbeq ip, r2, r8, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c44 <__bss_end__@@Base+0xfdaff324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a2c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaae │ │ │ │ - rsbseq r4, pc, sl, asr #12 │ │ │ │ - ldrdeq ip, [r2], #-16 @ │ │ │ │ - rsbeq ip, r2, r0, lsr #4 │ │ │ │ + rsbseq r4, pc, r2, lsr #11 │ │ │ │ + rsbeq ip, r2, r8, lsr #2 │ │ │ │ + rsbeq ip, r2, r8, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c74 <__bss_end__@@Base+0xfdaff354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392a5c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe84ca74 <__bss_end__@@Base+0xfd566154> │ │ │ │ - rsbseq r4, pc, sl, ror r6 @ │ │ │ │ - rsbeq ip, r2, r0, lsr #3 │ │ │ │ - strdeq ip, [r2], #-18 @ 0xffffffee @ │ │ │ │ + ldrsbteq r4, [pc], #-82 │ │ │ │ + strdeq ip, [r2], #-8 @ │ │ │ │ + rsbeq ip, r2, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ca0 <__bss_end__@@Base+0xfdaff380> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a88 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea80 │ │ │ │ - rsbseq r4, pc, lr, asr #12 │ │ │ │ - rsbeq ip, r2, r4, ror r1 │ │ │ │ - rsbeq ip, r2, r4, asr #3 │ │ │ │ + rsbseq r4, pc, r6, lsr #11 │ │ │ │ + rsbeq ip, r2, ip, asr #1 │ │ │ │ + rsbeq ip, r2, ip, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cd0 <__bss_end__@@Base+0xfdaff3b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ab8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea68 │ │ │ │ - rsbseq r4, pc, lr, lsl r6 @ │ │ │ │ - rsbeq ip, r2, r4, asr #2 │ │ │ │ - mlseq r2, r4, r1, ip │ │ │ │ + rsbseq r4, pc, r6, ror r5 @ │ │ │ │ + mlseq r2, ip, r0, ip │ │ │ │ + rsbeq ip, r2, ip, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d00 <__bss_end__@@Base+0xfdaff3e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ae8 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - rsbseq r4, pc, r8, lsr #26 │ │ │ │ - rsbseq fp, r1, lr, lsl #13 │ │ │ │ - ldrsbteq fp, [r1], #-108 @ 0xffffff94 │ │ │ │ + rsbseq r4, pc, r0, lsl #25 │ │ │ │ + rsbseq fp, r1, r6, ror #11 │ │ │ │ + rsbseq fp, r1, r4, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d30 <__bss_end__@@Base+0xfdaff410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b18 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b 104cb34 │ │ │ │ - @ instruction: 0x007f4f94 │ │ │ │ - rsbseq fp, r1, sl, ror #28 │ │ │ │ - strdeq sp, [r9], #-86 @ 0xffffffaa @ │ │ │ │ + rsbseq r4, pc, ip, ror #29 │ │ │ │ + rsbseq fp, r1, r2, asr #27 │ │ │ │ + rsbeq sp, r9, lr, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d60 <__bss_end__@@Base+0xfdaff440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b48 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ - b a4cb64 │ │ │ │ - rsbseq r4, pc, r4, ror #30 │ │ │ │ - rsbseq fp, r1, sl, lsr lr │ │ │ │ - rsbeq sp, r9, r6, asr #11 │ │ │ │ + b a4cb64 │ │ │ │ + ldrhteq r4, [pc], #-236 │ │ │ │ + @ instruction: 0x0071bd92 │ │ │ │ + rsbeq sp, r9, lr, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d90 <__bss_end__@@Base+0xfdaff470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b78 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 44cb94 │ │ │ │ - rsbseq r4, pc, r4, lsr pc @ │ │ │ │ - rsbseq fp, r1, sl, lsl #28 │ │ │ │ - rsbseq fp, r1, r2, asr lr │ │ │ │ + rsbseq r4, pc, ip, lsl #29 │ │ │ │ + rsbseq fp, r1, r2, ror #26 │ │ │ │ + rsbseq fp, r1, sl, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dc0 <__bss_end__@@Base+0xfdaff4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392ba8 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r0!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r5, pc, lr, ror #2 │ │ │ │ - rsbseq ip, r1, r4, ror #6 │ │ │ │ - rsbseq ip, r1, lr, ror r3 │ │ │ │ + rsbseq r5, pc, r6, asr #1 │ │ │ │ + ldrhteq ip, [r1], #-44 @ 0xffffffd4 │ │ │ │ + ldrsbteq ip, [r1], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dec <__bss_end__@@Base+0xfdaff4cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bd4 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000e9da │ │ │ │ - rsbseq r8, pc, r6, lsr #20 │ │ │ │ - rsbseq sp, r1, r4, lsr #16 │ │ │ │ - rsbseq sp, r1, ip, lsr r8 │ │ │ │ + rsbseq r8, pc, lr, ror r9 @ │ │ │ │ + rsbseq sp, r1, ip, ror r7 │ │ │ │ + @ instruction: 0x0071d794 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b469 │ │ │ │ andeq r3, r0, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b461 │ │ │ │ andeq r0, r3, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b459 │ │ │ │ ldrdeq r4, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b451 │ │ │ │ andeq r4, r3, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b449 │ │ │ │ andeq r4, r3, r1, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b441 │ │ │ │ andeq r8, r3, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b439 │ │ │ │ andeq sp, r3, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b431 │ │ │ │ andeq sp, r3, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b429 │ │ │ │ andeq pc, r3, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b421 │ │ │ │ andeq r0, r4, r1, ror #23 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b419 │ │ │ │ andeq r2, r4, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b411 │ │ │ │ strdeq r8, [r5], -r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede5edc <__bss_end__@@Base+0xfdaff5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 28e984 │ │ │ │ bmi e7af00 │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -3442,2139 +3442,2139 @@ │ │ │ │ blx 64b14a │ │ │ │ blx feb5315e <__bss_end__@@Base+0xfd86c83e> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 75adb0 │ │ │ │ + blmi 75adb0 │ │ │ │ b 1310eac <__bss_end__@@Base+0x2a58c> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6e6ed4 │ │ │ │ + bmi 6e6ed4 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1eb4478 │ │ │ │ - andcs pc, r1, sp, asr #14 │ │ │ │ + strdcs pc, [r1], -r1 │ │ │ │ stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdb r4!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrhteq r9, [r3], #238 @ 0xee │ │ │ │ muleq r0, r8, r9 │ │ │ │ @ instruction: 0x0103069c │ │ │ │ tsteq r3, lr, asr r6 │ │ │ │ rscseq r9, r3, sl, lsr lr │ │ │ │ - rsbeq lr, r1, r8, ror #22 │ │ │ │ + rsbeq lr, r1, r0, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3f3 │ │ │ │ + svclt 0x0000b397 │ │ │ │ andeq r6, r6, r5, lsr #17 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3eb │ │ │ │ + svclt 0x0000b38f │ │ │ │ andeq sp, r6, r9, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3e3 │ │ │ │ + svclt 0x0000b387 │ │ │ │ andeq r1, r7, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3db │ │ │ │ + svclt 0x0000b37f │ │ │ │ andeq r1, r7, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3d3 │ │ │ │ + svclt 0x0000b377 │ │ │ │ andeq r2, r7, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3cb │ │ │ │ + svclt 0x0000b36f │ │ │ │ andeq r6, r7, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3c3 │ │ │ │ + svclt 0x0000b367 │ │ │ │ andeq r8, r7, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3bb │ │ │ │ + svclt 0x0000b35f │ │ │ │ andeq r8, r7, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3b3 │ │ │ │ + svclt 0x0000b357 │ │ │ │ andeq r9, r7, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ab │ │ │ │ + svclt 0x0000b34f │ │ │ │ andeq sl, r7, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3a3 │ │ │ │ + svclt 0x0000b347 │ │ │ │ andeq sl, r7, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b39b │ │ │ │ + svclt 0x0000b33f │ │ │ │ andeq ip, r7, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b393 │ │ │ │ + svclt 0x0000b337 │ │ │ │ andeq sp, r7, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b38b │ │ │ │ + svclt 0x0000b32f │ │ │ │ andeq lr, r7, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b383 │ │ │ │ + svclt 0x0000b327 │ │ │ │ ldrdeq r0, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b37b │ │ │ │ + svclt 0x0000b31f │ │ │ │ andeq r0, r8, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b373 │ │ │ │ + svclt 0x0000b317 │ │ │ │ andeq r2, r8, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b36b │ │ │ │ + svclt 0x0000b30f │ │ │ │ muleq r8, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b363 │ │ │ │ + svclt 0x0000b307 │ │ │ │ andeq r4, r8, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b35b │ │ │ │ + svclt 0x0000b2ff │ │ │ │ ldrdeq r5, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b353 │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andeq r7, r8, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b34b │ │ │ │ + svclt 0x0000b2ef │ │ │ │ andeq r9, r8, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b343 │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andeq fp, r8, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b33b │ │ │ │ + svclt 0x0000b2df │ │ │ │ andeq ip, r8, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b333 │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x0008ceb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b32b │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andeq sp, r8, r1, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b323 │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andeq lr, r8, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b31b │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andeq lr, r8, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b313 │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ strheq r0, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b30b │ │ │ │ + svclt 0x0000b2af │ │ │ │ andeq r0, r9, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b303 │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andeq r1, r9, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2fb │ │ │ │ + svclt 0x0000b29f │ │ │ │ andeq r1, r9, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f3 │ │ │ │ + svclt 0x0000b297 │ │ │ │ andeq r1, r9, r9, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2eb │ │ │ │ + svclt 0x0000b28f │ │ │ │ andeq r2, r9, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e3 │ │ │ │ + svclt 0x0000b287 │ │ │ │ andeq r2, r9, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2db │ │ │ │ + svclt 0x0000b27f │ │ │ │ andeq r2, r9, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d3 │ │ │ │ + svclt 0x0000b277 │ │ │ │ @ instruction: 0x00093db5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2cb │ │ │ │ + svclt 0x0000b26f │ │ │ │ andeq r4, r9, r9, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c3 │ │ │ │ + svclt 0x0000b267 │ │ │ │ andeq r4, r9, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2bb │ │ │ │ + svclt 0x0000b25f │ │ │ │ andeq r5, r9, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2b3 │ │ │ │ + svclt 0x0000b257 │ │ │ │ andeq r6, r9, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ab │ │ │ │ + svclt 0x0000b24f │ │ │ │ @ instruction: 0x000966b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2a3 │ │ │ │ + svclt 0x0000b247 │ │ │ │ andeq r6, r9, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b29b │ │ │ │ + svclt 0x0000b23f │ │ │ │ muleq r9, r1, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b293 │ │ │ │ + svclt 0x0000b237 │ │ │ │ andeq r7, r9, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b28b │ │ │ │ + svclt 0x0000b22f │ │ │ │ strdeq r8, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b283 │ │ │ │ + svclt 0x0000b227 │ │ │ │ muleq r9, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b27b │ │ │ │ + svclt 0x0000b21f │ │ │ │ andeq r9, r9, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b273 │ │ │ │ + svclt 0x0000b217 │ │ │ │ andeq r9, r9, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b26b │ │ │ │ + svclt 0x0000b20f │ │ │ │ andeq pc, r9, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b263 │ │ │ │ + svclt 0x0000b207 │ │ │ │ andeq r2, sl, r9, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b25b │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andeq r2, sl, r1, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b253 │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andeq r6, sl, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b24b │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andeq r6, sl, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b243 │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ muleq sl, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b23b │ │ │ │ + svclt 0x0000b1df │ │ │ │ andeq r7, sl, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b233 │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andeq r7, sl, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b22b │ │ │ │ + svclt 0x0000b1cf │ │ │ │ strdeq r8, [sl], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b223 │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ muleq sl, r9, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b21b │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andeq lr, sl, r9, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b213 │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andeq r0, fp, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b20b │ │ │ │ + svclt 0x0000b1af │ │ │ │ andeq r0, fp, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b203 │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andeq r1, fp, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1fb │ │ │ │ + svclt 0x0000b19f │ │ │ │ andeq r6, fp, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1f3 │ │ │ │ + svclt 0x0000b197 │ │ │ │ andeq pc, ip, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1eb │ │ │ │ + svclt 0x0000b18f │ │ │ │ andeq pc, ip, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1e3 │ │ │ │ + svclt 0x0000b187 │ │ │ │ andeq r0, sp, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1db │ │ │ │ + svclt 0x0000b17f │ │ │ │ andeq r0, sp, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1d3 │ │ │ │ + svclt 0x0000b177 │ │ │ │ @ instruction: 0x000d13bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1cb │ │ │ │ + svclt 0x0000b16f │ │ │ │ andeq r1, sp, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1c3 │ │ │ │ + svclt 0x0000b167 │ │ │ │ andeq r2, sp, r9, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1bb │ │ │ │ + svclt 0x0000b15f │ │ │ │ strdeq r6, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1b3 │ │ │ │ + svclt 0x0000b157 │ │ │ │ andeq sl, sp, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ab │ │ │ │ + svclt 0x0000b14f │ │ │ │ andeq fp, sp, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1a3 │ │ │ │ + svclt 0x0000b147 │ │ │ │ muleq sp, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b19b │ │ │ │ + svclt 0x0000b13f │ │ │ │ andeq pc, sp, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b193 │ │ │ │ + svclt 0x0000b137 │ │ │ │ andeq r3, lr, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b12f │ │ │ │ andeq r4, lr, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b127 │ │ │ │ andeq r7, lr, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b11f │ │ │ │ andeq r8, lr, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b117 │ │ │ │ andeq r8, lr, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b10f │ │ │ │ ldrdeq r8, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b107 │ │ │ │ andeq r9, lr, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b0ff │ │ │ │ ldrdeq r9, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b153 │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ strdeq sl, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b14b │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andeq sl, lr, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b143 │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andeq fp, lr, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b13b │ │ │ │ + svclt 0x0000b0df │ │ │ │ andeq ip, lr, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b133 │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andeq ip, lr, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b12b │ │ │ │ + svclt 0x0000b0cf │ │ │ │ muleq lr, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b123 │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andeq sp, lr, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b11b │ │ │ │ + svclt 0x0000b0bf │ │ │ │ strdeq lr, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b113 │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ muleq lr, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b10b │ │ │ │ + svclt 0x0000b0af │ │ │ │ strdeq r0, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b103 │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ strdeq r1, [pc], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0fb │ │ │ │ + svclt 0x0000b09f │ │ │ │ andeq r1, pc, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0f3 │ │ │ │ + svclt 0x0000b097 │ │ │ │ andeq r4, pc, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0eb │ │ │ │ + svclt 0x0000b08f │ │ │ │ andeq r5, pc, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0e3 │ │ │ │ + svclt 0x0000b087 │ │ │ │ andeq r5, pc, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0db │ │ │ │ + svclt 0x0000b07f │ │ │ │ ldrdeq r6, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0d3 │ │ │ │ + svclt 0x0000b077 │ │ │ │ muleq pc, r5, sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0cb │ │ │ │ + svclt 0x0000b06f │ │ │ │ andeq r6, pc, sp, asr sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0c3 │ │ │ │ + svclt 0x0000b067 │ │ │ │ andeq r8, pc, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0bb │ │ │ │ + svclt 0x0000b05f │ │ │ │ andeq r8, pc, sp, lsr r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0b3 │ │ │ │ + svclt 0x0000b057 │ │ │ │ andeq r8, pc, r5, lsl sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ab │ │ │ │ + svclt 0x0000b04f │ │ │ │ andeq r9, pc, r9, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0a3 │ │ │ │ + svclt 0x0000b047 │ │ │ │ muleq pc, r1, sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b09b │ │ │ │ + svclt 0x0000b03f │ │ │ │ andeq ip, pc, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b093 │ │ │ │ + svclt 0x0000b037 │ │ │ │ @ instruction: 0x001002d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b08b │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq r0, r0, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b083 │ │ │ │ + svclt 0x0000b027 │ │ │ │ @ instruction: 0x001007d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b07b │ │ │ │ + svclt 0x0000b01f │ │ │ │ andseq r0, r0, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b073 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andseq r0, r0, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b06b │ │ │ │ + svclt 0x0000b00f │ │ │ │ andseq r6, r0, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b063 │ │ │ │ + svclt 0x0000b007 │ │ │ │ andseq r7, r0, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b05b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andseq r8, r0, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b053 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ @ instruction: 0x0010a5b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b04b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andseq sl, r0, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b043 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ andseq fp, r0, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b03b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ andseq fp, r0, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b033 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andseq ip, r0, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b02b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andseq ip, r0, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b023 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andseq pc, r0, r1, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b01b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ @ instruction: 0x001107dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b013 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ andseq r0, r1, r9, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b00b │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andseq r1, r1, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b003 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andseq r1, r1, r9, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7fb │ │ │ │ + svclt 0x0000b79f │ │ │ │ andseq r3, r1, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7f3 │ │ │ │ + svclt 0x0000b797 │ │ │ │ andseq r9, r1, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7eb │ │ │ │ + svclt 0x0000b78f │ │ │ │ @ instruction: 0x001195d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7e3 │ │ │ │ + svclt 0x0000b787 │ │ │ │ andseq sl, r1, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7db │ │ │ │ + svclt 0x0000b77f │ │ │ │ andseq ip, r1, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7d3 │ │ │ │ + svclt 0x0000b777 │ │ │ │ andseq ip, r1, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7cb │ │ │ │ + svclt 0x0000b76f │ │ │ │ @ instruction: 0x0011c8d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7c3 │ │ │ │ + svclt 0x0000b767 │ │ │ │ andseq sp, r1, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7bb │ │ │ │ + svclt 0x0000b75f │ │ │ │ andseq sp, r1, r1, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7b3 │ │ │ │ + svclt 0x0000b757 │ │ │ │ andseq sp, r1, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7ab │ │ │ │ + svclt 0x0000b74f │ │ │ │ andseq lr, r1, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7a3 │ │ │ │ + svclt 0x0000b747 │ │ │ │ andseq lr, r1, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b79b │ │ │ │ + svclt 0x0000b73f │ │ │ │ andseq pc, r1, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b793 │ │ │ │ + svclt 0x0000b737 │ │ │ │ @ instruction: 0x0011f6bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b78b │ │ │ │ + svclt 0x0000b72f │ │ │ │ @ instruction: 0x0011fad5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b783 │ │ │ │ + svclt 0x0000b727 │ │ │ │ andseq pc, r1, r5, lsr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b77b │ │ │ │ + svclt 0x0000b71f │ │ │ │ @ instruction: 0x001207d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b773 │ │ │ │ + svclt 0x0000b717 │ │ │ │ andseq r1, r2, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b76b │ │ │ │ + svclt 0x0000b70f │ │ │ │ andseq r2, r2, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b763 │ │ │ │ + svclt 0x0000b707 │ │ │ │ andseq r2, r2, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b75b │ │ │ │ + svclt 0x0000b6ff │ │ │ │ @ instruction: 0x001233d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b753 │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ andseq r6, r2, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b74b │ │ │ │ + svclt 0x0000b6ef │ │ │ │ @ instruction: 0x001272b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b743 │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ @ instruction: 0x001274f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b73b │ │ │ │ + svclt 0x0000b6df │ │ │ │ andseq r7, r2, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b733 │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ andseq r7, r2, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b72b │ │ │ │ + svclt 0x0000b6cf │ │ │ │ @ instruction: 0x001283d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b723 │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andseq r8, r2, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b71b │ │ │ │ + svclt 0x0000b6bf │ │ │ │ @ instruction: 0x001289d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b713 │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ andseq r8, r2, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b70b │ │ │ │ + svclt 0x0000b6af │ │ │ │ andseq r8, r2, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b703 │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ ldrsbeq r9, [r2], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6fb │ │ │ │ + svclt 0x0000b69f │ │ │ │ andseq sl, r2, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6f3 │ │ │ │ + svclt 0x0000b697 │ │ │ │ andseq fp, r2, r5, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6eb │ │ │ │ + svclt 0x0000b68f │ │ │ │ andseq fp, r2, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6e3 │ │ │ │ + svclt 0x0000b687 │ │ │ │ @ instruction: 0x0012beb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ + svclt 0x0000b67f │ │ │ │ andseq ip, r2, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ + svclt 0x0000b677 │ │ │ │ andseq ip, r2, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ + svclt 0x0000b66f │ │ │ │ andseq ip, r2, sp, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6c3 │ │ │ │ + svclt 0x0000b667 │ │ │ │ @ instruction: 0x0012d1bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6bb │ │ │ │ + svclt 0x0000b65f │ │ │ │ andseq sp, r2, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6b3 │ │ │ │ + svclt 0x0000b657 │ │ │ │ andseq sp, r2, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ab │ │ │ │ + svclt 0x0000b64f │ │ │ │ andseq lr, r2, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6a3 │ │ │ │ + svclt 0x0000b647 │ │ │ │ andseq lr, r2, r5, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b69b │ │ │ │ + svclt 0x0000b63f │ │ │ │ @ instruction: 0x0012f6d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b693 │ │ │ │ + svclt 0x0000b637 │ │ │ │ mulseq r2, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b68b │ │ │ │ + svclt 0x0000b62f │ │ │ │ andseq pc, r2, r5, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b683 │ │ │ │ + svclt 0x0000b627 │ │ │ │ andseq pc, r2, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b67b │ │ │ │ + svclt 0x0000b61f │ │ │ │ andseq r0, r3, r5, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b673 │ │ │ │ + svclt 0x0000b617 │ │ │ │ andseq r0, r3, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b66b │ │ │ │ + svclt 0x0000b60f │ │ │ │ @ instruction: 0x00131fb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b663 │ │ │ │ + svclt 0x0000b607 │ │ │ │ andseq r2, r3, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b65b │ │ │ │ + svclt 0x0000b5ff │ │ │ │ andseq r4, r3, sp, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b653 │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ andseq r4, r3, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b64b │ │ │ │ + svclt 0x0000b5ef │ │ │ │ andseq r5, r3, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b643 │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ @ instruction: 0x001355bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b63b │ │ │ │ + svclt 0x0000b5df │ │ │ │ andseq r5, r3, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b633 │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ andseq r5, r3, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b62b │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andseq r5, r3, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b623 │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ andseq r6, r3, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b61b │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andseq r6, r3, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b613 │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ andseq r7, r3, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b60b │ │ │ │ + svclt 0x0000b5af │ │ │ │ andseq r7, r3, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b603 │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andseq r8, r3, r1, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5fb │ │ │ │ + svclt 0x0000b59f │ │ │ │ andseq r9, r3, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5f3 │ │ │ │ + svclt 0x0000b597 │ │ │ │ andseq r9, r3, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5eb │ │ │ │ + svclt 0x0000b58f │ │ │ │ andseq sl, r3, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5e3 │ │ │ │ + svclt 0x0000b587 │ │ │ │ mulseq r3, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5db │ │ │ │ + svclt 0x0000b57f │ │ │ │ andseq fp, r3, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5d3 │ │ │ │ + svclt 0x0000b577 │ │ │ │ andseq fp, r3, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5cb │ │ │ │ + svclt 0x0000b56f │ │ │ │ andseq sp, r3, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5c3 │ │ │ │ + svclt 0x0000b567 │ │ │ │ andseq sp, r3, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5bb │ │ │ │ + svclt 0x0000b55f │ │ │ │ andseq sp, r3, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5b3 │ │ │ │ + svclt 0x0000b557 │ │ │ │ andseq lr, r3, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ab │ │ │ │ + svclt 0x0000b54f │ │ │ │ andseq pc, r3, sp, asr r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5a3 │ │ │ │ + svclt 0x0000b547 │ │ │ │ andseq pc, r3, r1, lsr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b59b │ │ │ │ + svclt 0x0000b53f │ │ │ │ @ instruction: 0x001403f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b593 │ │ │ │ + svclt 0x0000b537 │ │ │ │ andseq r0, r4, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b58b │ │ │ │ + svclt 0x0000b52f │ │ │ │ andseq r0, r4, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b583 │ │ │ │ + svclt 0x0000b527 │ │ │ │ andseq r1, r4, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b57b │ │ │ │ + svclt 0x0000b51f │ │ │ │ andseq r1, r4, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b573 │ │ │ │ + svclt 0x0000b517 │ │ │ │ andseq r2, r4, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b56b │ │ │ │ + svclt 0x0000b50f │ │ │ │ andseq r4, r4, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b563 │ │ │ │ + svclt 0x0000b507 │ │ │ │ andseq r5, r4, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b55b │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andseq r5, r4, sp, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b553 │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ @ instruction: 0x00146edd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b54b │ │ │ │ + svclt 0x0000b4ef │ │ │ │ andseq r7, r4, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b543 │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andseq r8, r4, r1, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b53b │ │ │ │ + svclt 0x0000b4df │ │ │ │ andseq r9, r4, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b533 │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andseq sl, r4, sp, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b52b │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andseq fp, r4, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b523 │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ andseq fp, r4, sp, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b51b │ │ │ │ + svclt 0x0000b4bf │ │ │ │ andseq fp, r4, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b513 │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andseq fp, r4, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b50b │ │ │ │ + svclt 0x0000b4af │ │ │ │ andseq fp, r4, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b503 │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ andseq ip, r4, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4fb │ │ │ │ + svclt 0x0000b49f │ │ │ │ andseq sp, r4, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4f3 │ │ │ │ + svclt 0x0000b497 │ │ │ │ andseq sp, r4, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4eb │ │ │ │ + svclt 0x0000b48f │ │ │ │ @ instruction: 0x0014f9fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4e3 │ │ │ │ + svclt 0x0000b487 │ │ │ │ andseq pc, r4, r5, asr sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4db │ │ │ │ + svclt 0x0000b47f │ │ │ │ andseq r0, r5, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4d3 │ │ │ │ + svclt 0x0000b477 │ │ │ │ mulseq r5, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4cb │ │ │ │ + svclt 0x0000b46f │ │ │ │ andseq r1, r5, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4c3 │ │ │ │ + svclt 0x0000b467 │ │ │ │ andseq r1, r5, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4bb │ │ │ │ + svclt 0x0000b45f │ │ │ │ mulseq r5, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4b3 │ │ │ │ + svclt 0x0000b457 │ │ │ │ andseq r2, r5, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4ab │ │ │ │ + svclt 0x0000b44f │ │ │ │ andseq r3, r5, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4a3 │ │ │ │ + svclt 0x0000b447 │ │ │ │ andseq r3, r5, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b49b │ │ │ │ + svclt 0x0000b43f │ │ │ │ andseq r5, r5, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b493 │ │ │ │ + svclt 0x0000b437 │ │ │ │ andseq r8, r5, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b48b │ │ │ │ + svclt 0x0000b42f │ │ │ │ andseq lr, r5, r1, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b483 │ │ │ │ + svclt 0x0000b427 │ │ │ │ andseq r5, r6, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b47b │ │ │ │ + svclt 0x0000b41f │ │ │ │ @ instruction: 0x001662b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b473 │ │ │ │ + svclt 0x0000b417 │ │ │ │ andseq ip, r6, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b46b │ │ │ │ + svclt 0x0000b40f │ │ │ │ andseq r0, r7, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b463 │ │ │ │ + svclt 0x0000b407 │ │ │ │ @ instruction: 0x00171efd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b45b │ │ │ │ + svclt 0x0000b3ff │ │ │ │ mulseq r7, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b453 │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ andseq r6, r7, sp, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b44b │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq r8, r7, r9, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b443 │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq r8, r7, r1, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b43b │ │ │ │ + svclt 0x0000b3df │ │ │ │ andseq r9, r7, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b433 │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ @ instruction: 0x0017a8dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b42b │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq fp, r7, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b423 │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ @ instruction: 0x0017cbd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b41b │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andseq pc, r7, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b413 │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andseq r0, r8, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b40b │ │ │ │ + svclt 0x0000b3af │ │ │ │ andseq r0, r8, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b403 │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq r2, r8, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3fb │ │ │ │ + svclt 0x0000b39f │ │ │ │ andseq r2, r8, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3f3 │ │ │ │ + svclt 0x0000b397 │ │ │ │ ldrheq r5, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3eb │ │ │ │ + svclt 0x0000b38f │ │ │ │ andseq r6, r8, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3e3 │ │ │ │ + svclt 0x0000b387 │ │ │ │ ldrsbeq r9, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3db │ │ │ │ + svclt 0x0000b37f │ │ │ │ andseq pc, r8, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3d3 │ │ │ │ + svclt 0x0000b377 │ │ │ │ andseq pc, r8, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3cb │ │ │ │ + svclt 0x0000b36f │ │ │ │ andseq r0, r9, sp, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3c3 │ │ │ │ + svclt 0x0000b367 │ │ │ │ mulseq r9, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3bb │ │ │ │ + svclt 0x0000b35f │ │ │ │ andseq r1, r9, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b3 │ │ │ │ + svclt 0x0000b357 │ │ │ │ andseq r4, sl, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ab │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq r5, sl, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a3 │ │ │ │ + svclt 0x0000b347 │ │ │ │ mulseq sl, sp, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b39b │ │ │ │ + svclt 0x0000b33f │ │ │ │ andseq r6, sl, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b393 │ │ │ │ + svclt 0x0000b337 │ │ │ │ andseq r8, sl, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b38b │ │ │ │ + svclt 0x0000b32f │ │ │ │ @ instruction: 0x001a8eb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b383 │ │ │ │ + svclt 0x0000b327 │ │ │ │ andseq r9, sl, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b37b │ │ │ │ + svclt 0x0000b31f │ │ │ │ andseq r9, sl, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b373 │ │ │ │ + svclt 0x0000b317 │ │ │ │ @ instruction: 0x001aa2dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b36b │ │ │ │ + svclt 0x0000b30f │ │ │ │ andseq sl, sl, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b363 │ │ │ │ + svclt 0x0000b307 │ │ │ │ mulseq sl, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b35b │ │ │ │ + svclt 0x0000b2ff │ │ │ │ mulseq fp, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b353 │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andseq r2, fp, r1, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b34b │ │ │ │ + svclt 0x0000b2ef │ │ │ │ andseq r8, fp, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b343 │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq r9, fp, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b33b │ │ │ │ + svclt 0x0000b2df │ │ │ │ andseq r9, fp, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b333 │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x001b95dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b32b │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq r9, fp, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b323 │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andseq r9, fp, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b31b │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq sl, fp, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b313 │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ @ instruction: 0x001bb4fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b30b │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq fp, fp, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b303 │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andseq fp, fp, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2fb │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq ip, fp, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f3 │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq ip, fp, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2eb │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq ip, fp, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2e3 │ │ │ │ + svclt 0x0000b287 │ │ │ │ andseq lr, fp, sp, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2db │ │ │ │ + svclt 0x0000b27f │ │ │ │ andseq pc, fp, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2d3 │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq pc, fp, sp, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2cb │ │ │ │ + svclt 0x0000b26f │ │ │ │ ldrheq r0, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2c3 │ │ │ │ + svclt 0x0000b267 │ │ │ │ andseq r0, ip, r9, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2bb │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq r0, ip, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2b3 │ │ │ │ + svclt 0x0000b257 │ │ │ │ andseq r1, ip, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ab │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq r1, ip, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2a3 │ │ │ │ + svclt 0x0000b247 │ │ │ │ @ instruction: 0x001c27b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b29b │ │ │ │ + svclt 0x0000b23f │ │ │ │ andseq r3, ip, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b293 │ │ │ │ + svclt 0x0000b237 │ │ │ │ @ instruction: 0x001c69d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b28b │ │ │ │ + svclt 0x0000b22f │ │ │ │ andseq fp, ip, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b283 │ │ │ │ + svclt 0x0000b227 │ │ │ │ andseq ip, ip, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b27b │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq pc, ip, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b273 │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq r0, sp, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b26b │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r4, sp, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b263 │ │ │ │ + svclt 0x0000b207 │ │ │ │ @ instruction: 0x001da3b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b25b │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq sp, sp, sp, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b253 │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andseq r1, lr, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b24b │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq r1, lr, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b243 │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ andseq r2, lr, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b23b │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq r3, lr, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b233 │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq r7, lr, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b22b │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andseq r8, lr, r9, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b223 │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ @ instruction: 0x001ebab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b21b │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andseq fp, lr, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b213 │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andseq ip, lr, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b20b │ │ │ │ + svclt 0x0000b1af │ │ │ │ andseq sp, lr, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b203 │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq sp, lr, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1fb │ │ │ │ + svclt 0x0000b19f │ │ │ │ andseq lr, lr, sp, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1f3 │ │ │ │ + svclt 0x0000b197 │ │ │ │ andseq pc, lr, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1eb │ │ │ │ + svclt 0x0000b18f │ │ │ │ andseq r0, pc, r5, lsl r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1e3 │ │ │ │ + svclt 0x0000b187 │ │ │ │ andseq r0, pc, r5, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1db │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq r1, pc, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1d3 │ │ │ │ + svclt 0x0000b177 │ │ │ │ andseq r1, pc, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1cb │ │ │ │ + svclt 0x0000b16f │ │ │ │ @ instruction: 0x001f1df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1c3 │ │ │ │ + svclt 0x0000b167 │ │ │ │ @ instruction: 0x001f23fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1bb │ │ │ │ + svclt 0x0000b15f │ │ │ │ andseq r2, pc, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1b3 │ │ │ │ + svclt 0x0000b157 │ │ │ │ andseq r3, pc, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1ab │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq r4, pc, sp, lsl r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1a3 │ │ │ │ + svclt 0x0000b147 │ │ │ │ andseq r5, pc, sp, ror #9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b19b │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq r5, pc, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b193 │ │ │ │ + svclt 0x0000b137 │ │ │ │ andseq r9, pc, r9, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b12f │ │ │ │ andseq r9, pc, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b127 │ │ │ │ andseq sp, pc, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq sp, pc, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b117 │ │ │ │ andseq lr, pc, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b10f │ │ │ │ andseq lr, pc, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq pc, pc, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b0ff │ │ │ │ @ instruction: 0x001ff8fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b153 │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq pc, pc, sp, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b14b │ │ │ │ + svclt 0x0000b0ef │ │ │ │ mlaeq r0, sp, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b143 │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ eoreq r2, r0, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b13b │ │ │ │ + svclt 0x0000b0df │ │ │ │ eoreq r3, r0, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b133 │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ strhteq r3, [r0], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b12b │ │ │ │ + svclt 0x0000b0cf │ │ │ │ eoreq r4, r0, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b123 │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ strdeq r4, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b11b │ │ │ │ + svclt 0x0000b0bf │ │ │ │ eoreq r5, r0, r5, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b113 │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ eoreq r5, r0, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b10b │ │ │ │ + svclt 0x0000b0af │ │ │ │ eoreq r6, r0, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b103 │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ strdeq r7, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0fb │ │ │ │ + svclt 0x0000b09f │ │ │ │ eoreq r8, r0, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0f3 │ │ │ │ + svclt 0x0000b097 │ │ │ │ eoreq r9, r0, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0eb │ │ │ │ + svclt 0x0000b08f │ │ │ │ eoreq r9, r0, r9, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0e3 │ │ │ │ + svclt 0x0000b087 │ │ │ │ strhteq r9, [r0], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0db │ │ │ │ + svclt 0x0000b07f │ │ │ │ eoreq fp, r0, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0d3 │ │ │ │ + svclt 0x0000b077 │ │ │ │ eoreq ip, r0, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0cb │ │ │ │ + svclt 0x0000b06f │ │ │ │ strhteq ip, [r0], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0c3 │ │ │ │ + svclt 0x0000b067 │ │ │ │ eoreq sp, r0, r9, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0bb │ │ │ │ + svclt 0x0000b05f │ │ │ │ ldrdeq sp, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0b3 │ │ │ │ + svclt 0x0000b057 │ │ │ │ strhteq lr, [r0], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0ab │ │ │ │ + svclt 0x0000b04f │ │ │ │ eoreq pc, r0, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0a3 │ │ │ │ + svclt 0x0000b047 │ │ │ │ strdeq r0, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b09b │ │ │ │ + svclt 0x0000b03f │ │ │ │ eoreq r0, r1, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b093 │ │ │ │ + svclt 0x0000b037 │ │ │ │ eoreq r1, r1, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b08b │ │ │ │ + svclt 0x0000b02f │ │ │ │ ldrdeq r2, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b083 │ │ │ │ + svclt 0x0000b027 │ │ │ │ eoreq r2, r1, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b07b │ │ │ │ + svclt 0x0000b01f │ │ │ │ eoreq r3, r1, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b073 │ │ │ │ + svclt 0x0000b017 │ │ │ │ strdeq r4, [r1], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b06b │ │ │ │ + svclt 0x0000b00f │ │ │ │ strdeq r5, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b063 │ │ │ │ + svclt 0x0000b007 │ │ │ │ eoreq r5, r1, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b05b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ ldrdeq r9, [r1], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b053 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ eoreq r9, r1, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b04b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ eoreq lr, r1, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b043 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ mlaeq r2, r5, pc, r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b03b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ eoreq r4, r2, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b033 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ eoreq sl, r2, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b02b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ eoreq sl, r2, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b023 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ eoreq fp, r2, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b01b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ eoreq r1, r3, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b013 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ eoreq r2, r3, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b00b │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7af │ │ │ │ eoreq r2, r3, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b003 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ eoreq r5, r3, r9, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7fb │ │ │ │ + svclt 0x0000b79f │ │ │ │ mlaeq r3, r9, r7, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7f3 │ │ │ │ + svclt 0x0000b797 │ │ │ │ eoreq r5, r3, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7eb │ │ │ │ + svclt 0x0000b78f │ │ │ │ eoreq r6, r3, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7e3 │ │ │ │ + svclt 0x0000b787 │ │ │ │ eoreq r7, r3, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7db │ │ │ │ + svclt 0x0000b77f │ │ │ │ eoreq r7, r3, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7d3 │ │ │ │ + svclt 0x0000b777 │ │ │ │ ldrdeq r8, [r3], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7cb │ │ │ │ + svclt 0x0000b76f │ │ │ │ strdeq r8, [r3], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7c3 │ │ │ │ + svclt 0x0000b767 │ │ │ │ eoreq r8, r3, r9, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7bb │ │ │ │ + svclt 0x0000b75f │ │ │ │ eoreq r9, r3, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7b3 │ │ │ │ + svclt 0x0000b757 │ │ │ │ eoreq sl, r3, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7ab │ │ │ │ + svclt 0x0000b74f │ │ │ │ eoreq fp, r3, r1, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7a3 │ │ │ │ + svclt 0x0000b747 │ │ │ │ eoreq fp, r3, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b79b │ │ │ │ + svclt 0x0000b73f │ │ │ │ eoreq pc, r3, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b793 │ │ │ │ + svclt 0x0000b737 │ │ │ │ eoreq r0, r4, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b78b │ │ │ │ + svclt 0x0000b72f │ │ │ │ ldrdeq r0, [r4], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b783 │ │ │ │ + svclt 0x0000b727 │ │ │ │ eoreq r1, r4, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b77b │ │ │ │ + svclt 0x0000b71f │ │ │ │ ldrdeq r1, [r4], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b773 │ │ │ │ + svclt 0x0000b717 │ │ │ │ mlaeq r4, r5, r2, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b76b │ │ │ │ + svclt 0x0000b70f │ │ │ │ eoreq r9, r4, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b763 │ │ │ │ + svclt 0x0000b707 │ │ │ │ eoreq sl, r4, sp, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b75b │ │ │ │ + svclt 0x0000b6ff │ │ │ │ eoreq sp, r4, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b753 │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ mlaeq r4, r5, r0, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b74b │ │ │ │ + svclt 0x0000b6ef │ │ │ │ strhteq r2, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b743 │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ eoreq r4, r5, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b73b │ │ │ │ + svclt 0x0000b6df │ │ │ │ eoreq r6, r5, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b733 │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ eoreq r6, r5, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b72b │ │ │ │ + svclt 0x0000b6cf │ │ │ │ strhteq r9, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b723 │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ eoreq pc, r5, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b71b │ │ │ │ + svclt 0x0000b6bf │ │ │ │ eoreq r0, r6, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b713 │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ mlaeq r6, sp, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b70b │ │ │ │ + svclt 0x0000b6af │ │ │ │ eoreq r0, r6, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b703 │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ strhteq r0, [r6], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6fb │ │ │ │ + svclt 0x0000b69f │ │ │ │ eoreq r0, r6, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6f3 │ │ │ │ + svclt 0x0000b697 │ │ │ │ eoreq r0, r6, r9, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6eb │ │ │ │ + svclt 0x0000b68f │ │ │ │ strdeq r0, [r6], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6e3 │ │ │ │ + svclt 0x0000b687 │ │ │ │ eoreq r0, r6, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ + svclt 0x0000b67f │ │ │ │ eoreq r0, r6, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ + svclt 0x0000b677 │ │ │ │ eoreq r0, r6, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ + svclt 0x0000b66f │ │ │ │ eoreq r1, r6, r5, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6c3 │ │ │ │ + svclt 0x0000b667 │ │ │ │ eoreq r1, r6, r1, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6bb │ │ │ │ + svclt 0x0000b65f │ │ │ │ eoreq r5, r6, r1, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6b3 │ │ │ │ + svclt 0x0000b657 │ │ │ │ strhteq r5, [r6], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6ab │ │ │ │ + svclt 0x0000b64f │ │ │ │ eoreq r6, r6, r5, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6a3 │ │ │ │ + svclt 0x0000b647 │ │ │ │ eoreq r6, r6, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b69b │ │ │ │ + svclt 0x0000b63f │ │ │ │ eoreq r6, r6, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b693 │ │ │ │ + svclt 0x0000b637 │ │ │ │ eoreq r6, r6, r5, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b68b │ │ │ │ + svclt 0x0000b62f │ │ │ │ strdeq r6, [r6], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b683 │ │ │ │ + svclt 0x0000b627 │ │ │ │ eoreq r6, r6, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b67b │ │ │ │ + svclt 0x0000b61f │ │ │ │ eoreq r7, r6, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b673 │ │ │ │ + svclt 0x0000b617 │ │ │ │ eoreq r7, r6, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b66b │ │ │ │ + svclt 0x0000b60f │ │ │ │ eoreq r7, r6, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b663 │ │ │ │ + svclt 0x0000b607 │ │ │ │ eoreq r7, r6, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b65b │ │ │ │ + svclt 0x0000b5ff │ │ │ │ eoreq r7, r6, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b653 │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ ldrdeq r7, [r6], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b64b │ │ │ │ + svclt 0x0000b5ef │ │ │ │ eoreq r7, r6, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b643 │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ eoreq r7, r6, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b63b │ │ │ │ + svclt 0x0000b5df │ │ │ │ eoreq r7, r6, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b633 │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ eoreq r8, r6, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b62b │ │ │ │ + svclt 0x0000b5cf │ │ │ │ eoreq r8, r6, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b623 │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ eoreq r8, r6, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b61b │ │ │ │ + svclt 0x0000b5bf │ │ │ │ eoreq r8, r6, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b613 │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ strhteq r8, [r6], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b60b │ │ │ │ + svclt 0x0000b5af │ │ │ │ eoreq r9, r6, r1, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b603 │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ ldrdeq r9, [r6], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5fb │ │ │ │ + svclt 0x0000b59f │ │ │ │ eoreq sl, r6, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5f3 │ │ │ │ + svclt 0x0000b597 │ │ │ │ eoreq fp, r6, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5eb │ │ │ │ + svclt 0x0000b58f │ │ │ │ eoreq fp, r6, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5e3 │ │ │ │ + svclt 0x0000b587 │ │ │ │ eoreq ip, r6, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5db │ │ │ │ + svclt 0x0000b57f │ │ │ │ eoreq ip, r6, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5d3 │ │ │ │ + svclt 0x0000b577 │ │ │ │ mlaeq r6, sp, r6, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5cb │ │ │ │ + svclt 0x0000b56f │ │ │ │ eoreq sp, r6, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5c3 │ │ │ │ + svclt 0x0000b567 │ │ │ │ eoreq sp, r6, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5bb │ │ │ │ + svclt 0x0000b55f │ │ │ │ eoreq lr, r6, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5b3 │ │ │ │ + svclt 0x0000b557 │ │ │ │ eoreq lr, r6, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5ab │ │ │ │ + svclt 0x0000b54f │ │ │ │ eoreq lr, r6, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5a3 │ │ │ │ + svclt 0x0000b547 │ │ │ │ eoreq r5, r7, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b59b │ │ │ │ + svclt 0x0000b53f │ │ │ │ eoreq r5, r7, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b593 │ │ │ │ + svclt 0x0000b537 │ │ │ │ mlaeq r7, r1, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b58b │ │ │ │ + svclt 0x0000b52f │ │ │ │ strdeq r6, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b583 │ │ │ │ + svclt 0x0000b527 │ │ │ │ eoreq r7, r7, r1, asr #7 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b57b │ │ │ │ + svclt 0x0000b51f │ │ │ │ eoreq r7, r7, r1, asr #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b573 │ │ │ │ + svclt 0x0000b517 │ │ │ │ eoreq fp, r7, r5, lsr r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strlt pc, [r4, -r3, ror #3]! │ │ │ │ + strblt pc, [r8], r3, ror #3 @ │ │ │ │ @ instruction: 0x0103149e │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b509 │ │ │ │ eoreq sl, r8, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b501 │ │ │ │ mlaeq r8, r1, lr, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ strdeq ip, [r8], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ eoreq r1, sl, r9, ror #31 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ eoreq r6, sl, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ eoreq r8, sl, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ eoreq r8, sl, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ ldrdeq r9, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ strdeq r9, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ eoreq sl, sl, r1, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ eoreq fp, sl, r9, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ strdeq fp, [sl], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ strdeq fp, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ eoreq fp, sl, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b499 │ │ │ │ eoreq fp, sl, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b491 │ │ │ │ eoreq ip, sl, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b489 │ │ │ │ eoreq ip, sl, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b481 │ │ │ │ eoreq ip, sl, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b479 │ │ │ │ eoreq sp, sl, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b471 │ │ │ │ strdeq sp, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b469 │ │ │ │ eoreq lr, sl, r9, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b461 │ │ │ │ eoreq pc, sl, r1, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b459 │ │ │ │ eoreq r0, fp, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b451 │ │ │ │ mlaeq fp, r9, r6, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b449 │ │ │ │ eoreq r1, fp, sp, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b441 │ │ │ │ strhteq r5, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b439 │ │ │ │ eoreq fp, fp, sp, asr r6 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b431 │ │ │ │ eoreq r3, ip, sp, lsr ip │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b429 │ │ │ │ strhteq r4, [ip], -r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrtlt pc, [r6], -r3, ror #3 @ │ │ │ │ + ldrblt pc, [sl, #483] @ 0x1e3 @ │ │ │ │ tsteq r3, lr, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b41b │ │ │ │ eoreq r1, sp, r9, lsl #21 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b413 │ │ │ │ strdeq r7, [sp], -sp @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strtlt pc, [r0], -r3, ror #3 │ │ │ │ + strblt pc, [r4, #483] @ 0x1e3 @ │ │ │ │ tsteq r4, lr, asr r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede7ee4 <__bss_end__@@Base+0xfdb015c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8bcf04 <_IO_stdin_used@@Base+0x18d74> │ │ │ │ + blmi 8bcf04 <_IO_stdin_used@@Base+0x18e1c> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf10ef163 │ │ │ │ + @ instruction: 0xf0b2f163 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vld4. {d31,d33,d35,d37}, [r6 :64], r9 │ │ │ │ + vst4. {d15,d17,d19,d21}, [sl :64], r9 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6a70a4 │ │ │ │ + blmi 6a70a4 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 359940 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - pli [r6, #-473] @ 0xfffffe27 │ │ │ │ + vsra.u64 , , #6 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrhteq r7, [r3], #230 @ 0xe6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ strheq r6, [r0], -r0 │ │ │ │ - strdeq r4, [r9], #-102 @ 0xffffff9a @ │ │ │ │ + rsbeq r4, r9, lr, asr #12 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ - rsbeq r4, r9, sl, ror #13 │ │ │ │ + rsbeq r4, r9, r2, asr #12 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b41b │ │ │ │ + svclt 0x0000b3bf │ │ │ │ eoreq sp, sp, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b413 │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ mlaeq sp, r9, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b40b │ │ │ │ + svclt 0x0000b3af │ │ │ │ ldrdeq pc, [sp], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b403 │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ eoreq r0, lr, r1, rrx │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf1e3207c │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b553 │ │ │ │ smlabbeq r4, r4, ip, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b393 │ │ │ │ strdeq r6, [lr], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b38b │ │ │ │ eoreq r9, lr, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b383 │ │ │ │ eoreq sl, lr, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b37b │ │ │ │ ldrdeq r3, [pc], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b373 │ │ │ │ eoreq r3, pc, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b36b │ │ │ │ eoreq r3, pc, r5, asr sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b363 │ │ │ │ ldrhteq r5, [r2], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b35b │ │ │ │ eorseq lr, r2, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b353 │ │ │ │ eorseq lr, r3, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b34b │ │ │ │ eorseq lr, r3, r5, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede8068 <__bss_end__@@Base+0xfdb01748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7f90008 │ │ │ │ @ instruction: 0xf104edcc │ │ │ │ @ instruction: 0xf1e30040 │ │ │ │ - bmi 88e8e8 │ │ │ │ - blmi 862084 │ │ │ │ + bmi 88e778 │ │ │ │ + blmi 862084 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b fe3cee84 <__bss_end__@@Base+0xfd0e8564> │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -5583,918 +5583,918 @@ │ │ │ │ tstcs r0, sl, ror sl │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf1f06064 │ │ │ │ - stmdami sl, {r0, r1, r2, r4, r6, r7, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r3, r4, r5, r6, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - cmpplt r6, r3, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + rsclt pc, sl, r3, lsl r2 @ │ │ │ │ @ instruction: 0x01052292 │ │ │ │ rscseq r7, r3, ip, lsl sp │ │ │ │ @ instruction: 0x00006bb4 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r3, r0, r4, asr #24 │ │ │ │ muleq r0, r8, r2 │ │ │ │ eorseq r0, r4, r7, ror #26 │ │ │ │ eorseq r0, r4, r1, ror lr │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.u8 q10, , │ │ │ │ svclt 0x0000bef7 │ │ │ │ - rsbseq r1, sp, r0, lsr #19 │ │ │ │ + ldrshteq r1, [sp], #-136 @ 0xffffff78 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ ldrshteq r2, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ ldrshteq pc, [r6], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ mlaseq r7, r9, r2, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ eorseq r0, r7, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ eorseq r0, r7, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ eorseq r1, r7, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ ldrsbteq r1, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ mlaseq r7, r5, r3, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ eorseq r2, r7, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ eorseq r3, r7, r5, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b299 │ │ │ │ eorseq r3, r7, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b291 │ │ │ │ ldrhteq r5, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b289 │ │ │ │ eorseq r5, r7, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b281 │ │ │ │ eorseq r5, r7, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b279 │ │ │ │ eorseq r7, r7, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b271 │ │ │ │ mlaseq r7, r9, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b269 │ │ │ │ eorseq r9, r7, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b261 │ │ │ │ eorseq r9, r7, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b259 │ │ │ │ eorseq ip, r7, r1, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b251 │ │ │ │ eorseq ip, r7, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b249 │ │ │ │ ldrshteq lr, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b241 │ │ │ │ eorseq lr, r7, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b239 │ │ │ │ ldrhteq pc, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b231 │ │ │ │ ldrhteq r0, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b229 │ │ │ │ eorseq r9, r8, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b221 │ │ │ │ eorseq sl, r8, r9, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b219 │ │ │ │ eorseq sl, r8, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b211 │ │ │ │ eorseq fp, r8, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b209 │ │ │ │ eorseq ip, r8, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b201 │ │ │ │ eorseq sp, r8, r1, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ eorseq sp, r8, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ eorseq lr, r8, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ ldrhteq pc, [r8], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ ldrshteq r0, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ eorseq r1, r9, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ eorseq r1, r9, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ ldrhteq r3, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ eorseq r4, r9, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ ldrshteq r4, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ mlaseq r9, r9, lr, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ eorseq r5, r9, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ eorseq r6, r9, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b199 │ │ │ │ eorseq r7, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b191 │ │ │ │ eorseq fp, r9, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b189 │ │ │ │ eorseq fp, r9, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b181 │ │ │ │ eorseq sp, r9, r9, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b179 │ │ │ │ ldrhteq pc, [r9], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b171 │ │ │ │ eorseq r1, sl, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b169 │ │ │ │ eorseq r1, sl, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b161 │ │ │ │ ldrsbteq r5, [sl], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b159 │ │ │ │ mlaseq sl, r5, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b151 │ │ │ │ eorseq r6, sl, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b149 │ │ │ │ ldrshteq r7, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b141 │ │ │ │ eorseq r9, sl, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b139 │ │ │ │ eorseq r9, sl, r1, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b131 │ │ │ │ eorseq sl, sl, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b129 │ │ │ │ mlaseq sl, r1, r2, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b121 │ │ │ │ eorseq sl, sl, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b119 │ │ │ │ mlaseq sl, r1, sl, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b111 │ │ │ │ ldrshteq ip, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b109 │ │ │ │ ldrshteq lr, [sl], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b101 │ │ │ │ ldrhteq pc, [sl], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ eorseq pc, sl, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ eorseq r0, fp, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ ldrsbteq r1, [fp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ ldrshteq r3, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ eorseq r4, fp, r1, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b099 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b091 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b089 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b081 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b079 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b071 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b069 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b061 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b059 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b051 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b049 │ │ │ │ eorseq r4, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b041 │ │ │ │ eorseq r4, fp, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b039 │ │ │ │ eorseq lr, fp, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b031 │ │ │ │ eorseq lr, fp, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b029 │ │ │ │ eorseq pc, fp, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b021 │ │ │ │ eorseq r3, ip, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b019 │ │ │ │ eorseq r3, ip, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b011 │ │ │ │ eorseq r5, ip, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b009 │ │ │ │ eorseq r6, ip, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b001 │ │ │ │ mlaseq ip, r1, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ eorseq r8, ip, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ eorseq r9, ip, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ eorseq sl, ip, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ - subeq r2, r5, r1, asr #3 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ + subeq r2, r5, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ - umaaleq r2, r5, r1, r9 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ + ldrdeq r2, [r5], #-137 @ 0xffffff77 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ - umaaleq r5, r5, r1, ip │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ + ldrdeq r5, [r5], #-185 @ 0xffffff47 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ - subeq r6, r5, r1, asr #28 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ + subeq r6, r5, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ - subeq r8, r5, r1, lsl #27 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ + subeq r8, r5, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ - subeq sp, r5, sp, asr #26 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ + umaaleq sp, r5, r5, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ - ldrdeq r1, [r6], #-217 @ 0xffffff27 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ + subeq r1, r6, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ - subeq r2, r6, sp, lsr #12 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ + subeq r2, r6, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ - subeq r8, r6, r5, ror #7 │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ + subeq r8, r6, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ - strdeq sl, [r6], #-181 @ 0xffffff4b │ │ │ │ + svclt 0x0000b799 │ │ │ │ + subeq sl, r6, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ - subeq sp, r6, r9, lsl #1 │ │ │ │ + svclt 0x0000b791 │ │ │ │ + ldrdeq ip, [r6], #-241 @ 0xffffff0f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ - strdeq sp, [r6], #-225 @ 0xffffff1f │ │ │ │ + svclt 0x0000b789 │ │ │ │ + subeq sp, r6, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ - subeq r3, r7, r9, lsl #6 │ │ │ │ + svclt 0x0000b781 │ │ │ │ + subeq r3, r7, r1, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ - subeq r8, r7, sp, lsl #12 │ │ │ │ + svclt 0x0000b779 │ │ │ │ + subeq r8, r7, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ - ldrdeq r9, [r7], #-73 @ 0xffffffb7 │ │ │ │ + svclt 0x0000b771 │ │ │ │ + subeq r9, r7, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ - umaaleq r6, r8, r1, r7 │ │ │ │ + svclt 0x0000b769 │ │ │ │ + ldrdeq r6, [r8], #-105 @ 0xffffff97 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ - subeq r8, r8, sp, lsl r5 │ │ │ │ + svclt 0x0000b761 │ │ │ │ + subeq r8, r8, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ - subeq r9, r8, r9, lsl #2 │ │ │ │ + svclt 0x0000b759 │ │ │ │ + subeq r9, r8, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ - subeq r9, r8, r1, ror #14 │ │ │ │ + svclt 0x0000b751 │ │ │ │ + subeq r9, r8, r9, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ - subeq r9, r8, sp, asr r7 │ │ │ │ + svclt 0x0000b749 │ │ │ │ + subeq r9, r8, r5, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fede886c <__bss_end__@@Base+0xfdb01f4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 515634 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdami r7, {r1, r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs sp, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f7eb04 │ │ │ │ svclt 0x0000baf1 │ │ │ │ - strheq r4, [r9], #-195 @ 0xffffff3d │ │ │ │ + strdeq r4, [r9], #-187 @ 0xffffff45 │ │ │ │ rscseq sl, r8, r6, lsr sp │ │ │ │ rscseq sl, r8, r8, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b77b │ │ │ │ - subeq r7, r9, r5, lsl #29 │ │ │ │ + svclt 0x0000b71f │ │ │ │ + subeq r7, r9, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b773 │ │ │ │ - ldrdeq r8, [r9], #-1 │ │ │ │ + svclt 0x0000b717 │ │ │ │ + subeq r8, r9, r9, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b76b │ │ │ │ - strheq sl, [r9], #-41 @ 0xffffffd7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ + subeq sl, r9, r1, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b763 │ │ │ │ - subeq fp, r9, r1, ror #18 │ │ │ │ + svclt 0x0000b707 │ │ │ │ + subeq fp, r9, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b75b │ │ │ │ - subeq fp, r9, r9, lsr fp │ │ │ │ + svclt 0x0000b6ff │ │ │ │ + subeq fp, r9, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b753 │ │ │ │ - subeq ip, r9, r9, asr #9 │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ + subeq ip, r9, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b74b │ │ │ │ - ldrdeq ip, [r9], #-69 @ 0xffffffbb │ │ │ │ + svclt 0x0000b6ef │ │ │ │ + subeq ip, r9, sp, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b743 │ │ │ │ - ldrdeq ip, [r9], #-117 @ 0xffffff8b │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ + subeq ip, r9, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b73b │ │ │ │ - subeq sp, r9, r5, lsr r4 │ │ │ │ + svclt 0x0000b6df │ │ │ │ + subeq sp, r9, sp, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b733 │ │ │ │ - subeq lr, r9, r1, lsl #6 │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ + subeq lr, r9, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b72b │ │ │ │ - subeq r2, sl, r1, lsr sl │ │ │ │ + svclt 0x0000b6cf │ │ │ │ + subeq r2, sl, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b723 │ │ │ │ - subeq r3, sl, sp, ror #12 │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ + strheq r3, [sl], #-85 @ 0xffffffab │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b71b │ │ │ │ - subeq r8, sl, sp, ror r3 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ + subeq r8, sl, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b713 │ │ │ │ - subeq r8, sl, sp, asr #14 │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ + umaaleq r8, sl, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b70b │ │ │ │ - subeq r8, sl, r1, asr #31 │ │ │ │ + svclt 0x0000b6af │ │ │ │ + subeq r8, sl, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b703 │ │ │ │ - subeq r9, sl, r5, lsl #19 │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ + subeq r9, sl, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6fb │ │ │ │ - ldrdeq r9, [sl], #-205 @ 0xffffff33 │ │ │ │ + svclt 0x0000b69f │ │ │ │ + subeq r9, sl, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6f3 │ │ │ │ - subeq fp, sl, r5, lsl #19 │ │ │ │ + svclt 0x0000b697 │ │ │ │ + subeq fp, sl, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6eb │ │ │ │ - subeq ip, sl, r1, lsl #17 │ │ │ │ + svclt 0x0000b68f │ │ │ │ + subeq ip, sl, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6e3 │ │ │ │ - subeq lr, sl, r5, lsr r6 │ │ │ │ + svclt 0x0000b687 │ │ │ │ + subeq lr, sl, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ - ldrdeq pc, [sl], #-201 @ 0xffffff37 │ │ │ │ + svclt 0x0000b67f │ │ │ │ + subeq pc, sl, r1, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ - subeq r0, fp, r5, lsr r2 │ │ │ │ + svclt 0x0000b677 │ │ │ │ + subeq r0, fp, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ - subeq r8, fp, r1, lsr #13 │ │ │ │ + svclt 0x0000b66f │ │ │ │ + subeq r8, fp, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6c3 │ │ │ │ - subeq r8, fp, r1, asr #29 │ │ │ │ + svclt 0x0000b667 │ │ │ │ + subeq r8, fp, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6bb │ │ │ │ - strdeq r9, [fp], #-21 @ 0xffffffeb │ │ │ │ + svclt 0x0000b65f │ │ │ │ + subeq r9, fp, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6b3 │ │ │ │ - strheq r9, [fp], #-149 @ 0xffffff6b │ │ │ │ + svclt 0x0000b657 │ │ │ │ + strdeq r9, [fp], #-141 @ 0xffffff73 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6ab │ │ │ │ - subeq r9, fp, r5, lsl #24 │ │ │ │ + svclt 0x0000b64f │ │ │ │ + subeq r9, fp, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6a3 │ │ │ │ - ldrdeq sl, [fp], #-5 │ │ │ │ + svclt 0x0000b647 │ │ │ │ + subeq sl, fp, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b69b │ │ │ │ - ldrdeq ip, [fp], #-229 @ 0xffffff1b │ │ │ │ + svclt 0x0000b63f │ │ │ │ + subeq ip, fp, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b693 │ │ │ │ - ldrdeq sp, [fp], #-25 @ 0xffffffe7 │ │ │ │ + svclt 0x0000b637 │ │ │ │ + subeq sp, fp, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b68b │ │ │ │ - subeq sp, fp, r9, asr #6 │ │ │ │ + svclt 0x0000b62f │ │ │ │ + umaaleq sp, fp, r1, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b683 │ │ │ │ - subeq sp, fp, sp, lsr #18 │ │ │ │ + svclt 0x0000b627 │ │ │ │ + subeq sp, fp, r5, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b67b │ │ │ │ - subeq lr, fp, r5, lsr #1 │ │ │ │ + svclt 0x0000b61f │ │ │ │ + subeq sp, fp, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b673 │ │ │ │ - subeq ip, ip, r1, ror #16 │ │ │ │ + svclt 0x0000b617 │ │ │ │ + subeq ip, ip, r9, lsr #15 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - eorlt pc, r4, r3, ror #3 │ │ │ │ + strblt pc, [r8, r2, ror #3] @ │ │ │ │ ldrdeq r2, [r5, -r6] │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede8adc <__bss_end__@@Base+0xfdb021bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf0e10090 │ │ │ │ - @ instruction: 0xf104f73d │ │ │ │ + @ instruction: 0xf104f6e1 │ │ │ │ @ instruction: 0xf0e10060 │ │ │ │ - @ instruction: 0xf104f739 │ │ │ │ + @ instruction: 0xf104f6dd │ │ │ │ @ instruction: 0xf0e100c0 │ │ │ │ - @ instruction: 0xf104f735 │ │ │ │ + @ instruction: 0xf104f6d9 │ │ │ │ @ instruction: 0xf0e100f0 │ │ │ │ - @ instruction: 0xf504f731 │ │ │ │ + @ instruction: 0xf504f6d5 │ │ │ │ @ instruction: 0xf0e17090 │ │ │ │ - @ instruction: 0xf104f72d │ │ │ │ + @ instruction: 0xf104f6d1 │ │ │ │ @ instruction: 0xf0e10030 │ │ │ │ - strtmi pc, [r0], -r9, lsr #14 │ │ │ │ - @ instruction: 0xf726f0e1 │ │ │ │ + strtmi pc, [r0], -sp, asr #13 │ │ │ │ + @ instruction: 0xf6caf0e1 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf722f0e1 │ │ │ │ + @ instruction: 0xf6c6f0e1 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - pldw [lr, -r1, ror #1] │ │ │ │ + @ instruction: 0xf6c2f0e1 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - pldw [sl, -r1, ror #1] │ │ │ │ + @ instruction: 0xf6bef0e1 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - pldw [r6, -r1, ror #1] │ │ │ │ + @ instruction: 0xf6baf0e1 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - pldw [r2, -r1, ror #1] │ │ │ │ + @ instruction: 0xf6b6f0e1 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf70ef0e1 │ │ │ │ + @ instruction: 0xf6b2f0e1 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf70af0e1 │ │ │ │ + @ instruction: 0xf6aef0e1 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf706f0e1 │ │ │ │ + @ instruction: 0xf6aaf0e1 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf702f0e1 │ │ │ │ + @ instruction: 0xf6a6f0e1 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6fef0e1 │ │ │ │ + @ instruction: 0xf6a2f0e1 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6faf0e1 │ │ │ │ + pldw [lr], r1, ror #1 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6f6f0e1 │ │ │ │ + pldw [sl], r1, ror #1 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6f2f0e1 │ │ │ │ + pldw [r6], r1, ror #1 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6eef0e1 │ │ │ │ + pldw [r2], r1, ror #1 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6eaf0e1 │ │ │ │ + @ instruction: 0xf68ef0e1 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6e6f0e1 │ │ │ │ + @ instruction: 0xf68af0e1 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf6e2f0e1 │ │ │ │ + @ instruction: 0xf686f0e1 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - pli [lr, r1, ror #1] │ │ │ │ + @ instruction: 0xf682f0e1 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - pli [sl, r1, ror #1] │ │ │ │ + @ instruction: 0xf67ef0e1 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - pli [r6, r1, ror #1] │ │ │ │ + @ instruction: 0xf67af0e1 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - pli [r2, r1, ror #1] │ │ │ │ + @ instruction: 0xf676f0e1 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - strblt pc, [ip], r1, ror #1 @ │ │ │ │ + ldrbtlt pc, [r0], -r1, ror #1 @ │ │ │ │ strhteq r7, [lr], #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ - subeq r7, lr, r5, asr #28 │ │ │ │ + svclt 0x0000b589 │ │ │ │ + subeq r7, lr, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ - subeq r8, lr, r9, ror #1 │ │ │ │ + svclt 0x0000b581 │ │ │ │ + subeq r8, lr, r1, lsr r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ - subeq sl, lr, sp, lsr r2 │ │ │ │ + svclt 0x0000b579 │ │ │ │ + subeq sl, lr, r5, lsl #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ - subeq fp, lr, sp, ror ip │ │ │ │ + svclt 0x0000b571 │ │ │ │ + subeq fp, lr, r5, asr #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ - subeq ip, lr, sp, ror #18 │ │ │ │ + svclt 0x0000b569 │ │ │ │ + strheq ip, [lr], #-133 @ 0xffffff7b │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ - subeq r4, pc, r1, asr #6 │ │ │ │ + svclt 0x0000b561 │ │ │ │ + subeq r4, pc, r9, lsl #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ - subeq r4, pc, r9, ror #31 │ │ │ │ + svclt 0x0000b559 │ │ │ │ + subeq r4, pc, r1, lsr pc @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ - subeq r5, pc, sp, ror r6 @ │ │ │ │ + svclt 0x0000b551 │ │ │ │ + subeq r5, pc, r5, asr #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ - subeq r8, pc, r1, lsr #9 │ │ │ │ + svclt 0x0000b549 │ │ │ │ + subeq r8, pc, r9, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fede8c6c <__bss_end__@@Base+0xfdb0234c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf1e29001 │ │ │ │ - stmdals r1, {r0, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3cfbfc │ │ │ │ - strlt pc, [r6, #502] @ 0x1f6 │ │ │ │ + strlt pc, [sl, #-502]! @ 0xfffffe0a │ │ │ │ qaddeq r2, lr, r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ - @ instruction: 0x00503a91 │ │ │ │ + svclt 0x0000b52b │ │ │ │ + ldrsbeq r3, [r0], #-153 @ 0xffffff67 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ - subseq r7, r0, r5, asr #2 │ │ │ │ + svclt 0x0000b523 │ │ │ │ + subseq r7, r0, sp, lsl #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ - ldrheq r7, [r0], #-125 @ 0xffffff83 │ │ │ │ + svclt 0x0000b51b │ │ │ │ + subseq r7, r0, r5, lsl #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ - subseq ip, r0, r9, lsr #4 │ │ │ │ + svclt 0x0000b513 │ │ │ │ + subseq ip, r0, r1, ror r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ - subseq r4, r2, r9, asr #8 │ │ │ │ + svclt 0x0000b50b │ │ │ │ + @ instruction: 0x00524391 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ - ldrheq r5, [r2], #-141 @ 0xffffff73 │ │ │ │ + svclt 0x0000b503 │ │ │ │ + subseq r5, r2, r5, lsl #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ - subseq r7, r2, r1, lsr fp │ │ │ │ + svclt 0x0000b4fb │ │ │ │ + subseq r7, r2, r9, ror sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ - subseq r7, r2, sp, lsl #24 │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ + subseq r7, r2, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ - subseq r8, r2, r9, asr r4 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ + subseq r8, r2, r1, lsr #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ - @ instruction: 0x00529591 │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ + ldrsbeq r9, [r2], #-73 @ 0xffffffb7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ - subseq fp, r2, r9, asr r3 │ │ │ │ + svclt 0x0000b4db │ │ │ │ + subseq fp, r2, r1, lsr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ - subseq sp, r2, r1, ror sp │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ + ldrheq sp, [r2], #-201 @ 0xffffff37 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ - subseq r0, r3, sp, ror #13 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ + subseq r0, r3, r5, lsr r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ - subseq r5, r3, r5, ror r0 │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ + ldrheq r4, [r3], #-253 @ 0xffffff03 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ - ldrsbeq r6, [r3], #-157 @ 0xffffff63 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ + subseq r6, r3, r5, lsr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ - subseq r7, r3, r5, lsl r0 │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ + subseq r6, r3, sp, asr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ - subseq r7, r3, r5, lsr #13 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ + subseq r7, r3, sp, ror #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ - @ instruction: 0x0053d09d │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ + subseq ip, r3, r5, ror #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ - subseq pc, r3, sp, asr #32 │ │ │ │ + svclt 0x0000b49b │ │ │ │ + @ instruction: 0x0053ef95 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ - subseq r1, r4, r5, lsl #15 │ │ │ │ + svclt 0x0000b493 │ │ │ │ + subseq r1, r4, sp, asr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ - subseq r5, r4, r1, lsl r8 │ │ │ │ + svclt 0x0000b48b │ │ │ │ + subseq r5, r4, r9, asr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ - subseq r9, r4, r1, lsr r0 │ │ │ │ + svclt 0x0000b483 │ │ │ │ + subseq r8, r4, r9, ror pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ - subseq r9, r4, r1, asr r1 │ │ │ │ + svclt 0x0000b47b │ │ │ │ + @ instruction: 0x00549099 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ - subseq ip, r4, r1, lsl r2 │ │ │ │ + svclt 0x0000b473 │ │ │ │ + subseq ip, r4, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ - subseq r5, r5, r5, ror #21 │ │ │ │ + svclt 0x0000b46b │ │ │ │ + subseq r5, r5, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ - subseq r5, r5, r1, lsl #30 │ │ │ │ + svclt 0x0000b463 │ │ │ │ + subseq r5, r5, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ - ldrheq r6, [r5], #-205 @ 0xffffff33 │ │ │ │ + svclt 0x0000b45b │ │ │ │ + subseq r6, r5, r5, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ - subseq r7, r5, r5, ror #4 │ │ │ │ + svclt 0x0000b453 │ │ │ │ + subseq r7, r5, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ - ldrheq r7, [r5], #-37 @ 0xffffffdb │ │ │ │ + svclt 0x0000b44b │ │ │ │ + ldrsheq r7, [r5], #-29 @ 0xffffffe3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ - subseq r7, r5, sp, asr #9 │ │ │ │ + svclt 0x0000b443 │ │ │ │ + subseq r7, r5, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ - subseq r7, r5, r1, lsr #20 │ │ │ │ + svclt 0x0000b43b │ │ │ │ + subseq r7, r5, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ - subseq r8, r5, r5, asr r0 │ │ │ │ + svclt 0x0000b433 │ │ │ │ + @ instruction: 0x00557f9d │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ - subseq fp, r5, sp, lsr #4 │ │ │ │ + svclt 0x0000b42b │ │ │ │ + subseq fp, r5, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ - subseq fp, r5, r9, lsl r6 │ │ │ │ + svclt 0x0000b423 │ │ │ │ + subseq fp, r5, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ - subseq fp, r5, r9, asr lr │ │ │ │ + svclt 0x0000b41b │ │ │ │ + subseq fp, r5, r1, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ - subseq lr, r5, r1, rrx │ │ │ │ + svclt 0x0000b413 │ │ │ │ + subseq sp, r5, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ - subseq lr, r5, r1, ror #13 │ │ │ │ + svclt 0x0000b40b │ │ │ │ + subseq lr, r5, r9, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ - subseq lr, r5, r1, asr #22 │ │ │ │ + svclt 0x0000b403 │ │ │ │ + subseq lr, r5, r9, lsl #21 │ │ │ │ │ │ │ │ 00291cec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (291d5c ) │ │ │ │ @@ -6517,672 +6517,672 @@ │ │ │ │ ldr r1, [pc, #68] @ (291d6c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 875448 │ │ │ │ + bl 875390 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (291d70 ) │ │ │ │ ldr r3, [pc, #32] @ (291d60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 291d56 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 7f3ee0 │ │ │ │ + bl 7f3e28 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - movs r1, #181 @ 0xb5 │ │ │ │ + movs r0, #253 @ 0xfd │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (291d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #23 │ │ │ │ + lsrs r5, r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #23 │ │ │ │ + lsrs r1, r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #23 │ │ │ │ + lsrs r5, r5, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #23 │ │ │ │ + lsrs r1, r5, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #23 │ │ │ │ + lsrs r5, r4, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #23 │ │ │ │ + lsrs r1, r4, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #23 │ │ │ │ + lsrs r5, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #23 │ │ │ │ + lsrs r1, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #23 │ │ │ │ + lsrs r5, r2, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #23 │ │ │ │ + lsrs r1, r2, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #23 │ │ │ │ + lsrs r5, r1, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #23 │ │ │ │ + lsrs r1, r1, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #22 │ │ │ │ + lsrs r5, r0, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #22 │ │ │ │ + lsrs r1, r0, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #22 │ │ │ │ + lsrs r5, r7, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #22 │ │ │ │ + lsrs r1, r7, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #22 │ │ │ │ + lsrs r5, r6, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #22 │ │ │ │ + lsrs r1, r6, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #22 │ │ │ │ + lsrs r5, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #22 │ │ │ │ + lsrs r1, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #22 │ │ │ │ + lsrs r5, r4, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #22 │ │ │ │ + lsrs r1, r4, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #22 │ │ │ │ + lsrs r5, r3, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #22 │ │ │ │ + lsrs r1, r3, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #22 │ │ │ │ + lsrs r5, r2, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #22 │ │ │ │ + lsrs r1, r2, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #22 │ │ │ │ + lsrs r5, r1, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #22 │ │ │ │ + lsrs r1, r1, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #21 │ │ │ │ + lsrs r5, r0, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #21 │ │ │ │ + lsrs r1, r0, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #21 │ │ │ │ + lsrs r5, r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #21 │ │ │ │ + lsrs r1, r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #21 │ │ │ │ + lsrs r5, r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #21 │ │ │ │ + lsrs r1, r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #21 │ │ │ │ + lsrs r5, r5, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #21 │ │ │ │ + lsrs r1, r5, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #21 │ │ │ │ + lsrs r5, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #21 │ │ │ │ + lsrs r1, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fe0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #21 │ │ │ │ + lsrs r5, r3, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ff0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #21 │ │ │ │ + lsrs r1, r3, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292000 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #21 │ │ │ │ + lsrs r5, r2, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292010 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #21 │ │ │ │ + lsrs r1, r2, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292020 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #21 │ │ │ │ + lsrs r5, r1, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292030 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #21 │ │ │ │ + lsrs r1, r1, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292040 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #20 │ │ │ │ + lsrs r5, r0, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292050 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #20 │ │ │ │ + lsrs r1, r0, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292060 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #20 │ │ │ │ + lsrs r5, r7, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292070 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #20 │ │ │ │ + lsrs r1, r7, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292080 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #20 │ │ │ │ + lsrs r5, r6, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292090 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #20 │ │ │ │ + lsrs r1, r6, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #20 │ │ │ │ + lsrs r5, r5, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #20 │ │ │ │ + lsrs r1, r5, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #20 │ │ │ │ + lsrs r5, r4, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #20 │ │ │ │ + lsrs r1, r4, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #20 │ │ │ │ + lsrs r5, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #20 │ │ │ │ + lsrs r1, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292100 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #20 │ │ │ │ + lsrs r5, r2, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292110 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #20 │ │ │ │ + lsrs r1, r2, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #20 │ │ │ │ + lsrs r5, r1, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #20 │ │ │ │ + lsrs r1, r1, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292140 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #19 │ │ │ │ + lsrs r5, r0, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292150 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #19 │ │ │ │ + lsrs r1, r0, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292160 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #19 │ │ │ │ + lsrs r5, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292170 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #19 │ │ │ │ + lsrs r1, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292180 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #19 │ │ │ │ + lsrs r5, r6, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292190 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #19 │ │ │ │ + lsrs r1, r6, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #19 │ │ │ │ + lsrs r5, r5, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #19 │ │ │ │ + lsrs r1, r5, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #19 │ │ │ │ + lsrs r5, r4, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #19 │ │ │ │ + lsrs r1, r4, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #19 │ │ │ │ + lsrs r5, r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #19 │ │ │ │ + lsrs r1, r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292200 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #19 │ │ │ │ + lsrs r5, r2, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #19 │ │ │ │ + lsrs r1, r2, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #19 │ │ │ │ + lsrs r5, r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292230 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #19 │ │ │ │ + lsrs r1, r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292240 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #18 │ │ │ │ + lsrs r5, r0, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292250 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #18 │ │ │ │ + lsrs r1, r0, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #18 │ │ │ │ + lsrs r5, r7, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #18 │ │ │ │ + lsrs r1, r7, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292280 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #18 │ │ │ │ + lsrs r5, r6, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292290 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #18 │ │ │ │ + lsrs r1, r6, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #18 │ │ │ │ + lsrs r5, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #18 │ │ │ │ + lsrs r1, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #18 │ │ │ │ + lsrs r5, r4, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #18 │ │ │ │ + lsrs r1, r4, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #18 │ │ │ │ + lsrs r5, r3, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #18 │ │ │ │ + lsrs r1, r3, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292300 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #18 │ │ │ │ + lsrs r5, r2, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292310 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #18 │ │ │ │ + lsrs r1, r2, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2923f8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -7334,59 +7334,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2924c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ lsrs r6, r3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2924f0 ) │ │ │ │ ldr r1, [pc, #24] @ (2924f4 ) │ │ │ │ ldr r0, [pc, #28] @ (2924f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8a4178 │ │ │ │ + bl 8a40c0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 87f2a8 │ │ │ │ + b.w 87f1f0 │ │ │ │ nop │ │ │ │ - ldmia r6, {r0, r4, r5, r6} │ │ │ │ + ldmia r5, {r0, r3, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0, {r0, r1, r5, r7} │ │ │ │ + stmia r7!, {r0, r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r0, r2} │ │ │ │ + ldmia r0, {r0, r2, r3, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292508 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 874914 │ │ │ │ + b.w 87485c │ │ │ │ nop │ │ │ │ rors r6, r1 │ │ │ │ lsls r5, r0, #4 │ │ │ │ ldr r0, [pc, #8] @ (292518 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - strh r5, [r3, r1] │ │ │ │ + str r5, [r4, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2925bc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -7395,15 +7395,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2925c4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr r0, [pc, #128] @ (2925c8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 28a694 │ │ │ │ @@ -7431,15 +7431,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29255a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -7450,15 +7450,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r2 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ tst r4, r4 │ │ │ │ lsls r5, r0, #4 │ │ │ │ str r2, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [pc, #20] @ (2925ec ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -7469,43 +7469,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ tst r6, r3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - cbz r1, 29265c <_start@@Base+0x28> │ │ │ │ + uxtb r1, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292600 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 874914 │ │ │ │ + b.w 87485c │ │ │ │ nop │ │ │ │ tst r2, r1 │ │ │ │ lsls r5, r0, #4 │ │ │ │ ldr r0, [pc, #8] @ (292610 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ + add r0, sp, #324 @ 0x144 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (292620 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - add r1, sp, #20 │ │ │ │ + add r0, sp, #308 @ 0x134 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (292630 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 8765a4 │ │ │ │ + b.w 8764ec │ │ │ │ nop │ │ │ │ - add r3, sp, #404 @ 0x194 │ │ │ │ + add r2, sp, #692 @ 0x2b4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00292634 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -7622,15 +7622,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (292744 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cbz r6, 292796 <_start@@Base+0x162> │ │ │ │ lsls r0, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (292828 <_start@@Base+0x1f4>) │ │ │ │ @@ -7665,15 +7665,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 28b204 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 72b3b0 │ │ │ │ + bl 72b2f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b43c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2927e6 <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7687,15 +7687,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (29283c <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7717,29 +7717,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r0, r5, r6, lr} │ │ │ │ lsls r2, r0, #4 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + cbnz r6, 2928a6 <_start@@Base+0x272> │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, r7, r1 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r4, r0, r1 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r5} │ │ │ │ + cbnz r0, 2928a2 <_start@@Base+0x26e> │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + adds r2, r3, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r3, r0 │ │ │ │ + adds r0, r6, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2928ac <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7751,19 +7751,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2944fc │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 29287a <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 2887d4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 88566c │ │ │ │ + bl 8855b4 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 874e80 │ │ │ │ + bl 874dc8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 288d58 │ │ │ │ @@ -7776,31 +7776,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (29292c <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 292902 <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #80] @ 292930 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (292934 <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cbz r0, 292902 <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 29291a <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7812,68 +7812,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 516f44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 517730 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r6, 292988 <_start@@Base+0x354> │ │ │ │ + hlt 0x002e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (292a10 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (292a14 <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #192] @ (292a18 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ bl 328680 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 288a14 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (292a1c <_start@@Base+0x3e8>) │ │ │ │ blx 288a14 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 874dd0 │ │ │ │ + bl 874d18 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 885660 │ │ │ │ + bl 8855a8 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -7895,19 +7895,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5d2150 │ │ │ │ nop │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r6, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - revsh r2, r4 │ │ │ │ + rev r2, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r2, #28] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7920,35 +7920,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (292ad8 <_start@@Base+0x4a4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (292adc <_start@@Base+0x4a8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (292ae0 <_start@@Base+0x4ac>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #120] @ (292ae4 <_start@@Base+0x4b0>) │ │ │ │ ldr r1, [pc, #124] @ (292ae8 <_start@@Base+0x4b4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #108] @ (292aec <_start@@Base+0x4b8>) │ │ │ │ ldr r3, [pc, #112] @ (292af0 <_start@@Base+0x4bc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (292af4 <_start@@Base+0x4c0>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -7977,27 +7977,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - rev r0, r0 │ │ │ │ + cbnz r0, 292aea <_start@@Base+0x4b6> │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -8062,18 +8062,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 516f98 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (292c08 <_start@@Base+0x5d4>) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 87fd08 │ │ │ │ + bl 87fc50 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 292b70 <_start@@Base+0x53c> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 292bec <_start@@Base+0x5b8> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -8083,23 +8083,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87fd0c │ │ │ │ + bl 87fc54 │ │ │ │ b.n 292b70 <_start@@Base+0x53c> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r6, [r7, #0] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292c0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8160,29 +8160,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r1, [pc, #100] @ (292d10 ) │ │ │ │ ldr r2, [pc, #104] @ (292d14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (292d18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72c50c │ │ │ │ + bl 72c454 │ │ │ │ cbz r0, 292cf2 │ │ │ │ ldr r2, [pc, #80] @ (292d1c ) │ │ │ │ ldr r3, [pc, #60] @ (292d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -8194,29 +8194,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r1, r4] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrsh r6, [r2, r3] │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 00292d20 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8241,15 +8241,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 5174f4 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 517560 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r3, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292d78 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -8303,16 +8303,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (292e6c ) │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c500 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c448 │ │ │ │ ldr r3, [pc, #84] @ (292e70 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 292e38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8333,63 +8333,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292e24 │ │ │ │ ldr r0, [pc, #44] @ (292e7c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r1, r6] │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #18 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292e80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (292f1c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ ldr r2, [pc, #132] @ (292f20 ) │ │ │ │ ldr r1, [pc, #132] @ (292f24 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 292ef6 │ │ │ │ cbz r4, 292f08 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7302cc │ │ │ │ + bl 730214 │ │ │ │ cbz r0, 292ee0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730720 │ │ │ │ + bl 730668 │ │ │ │ cbnz r0, 292ee0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -8415,27 +8415,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (292f34 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r1, #116 @ 0x74 │ │ │ │ + movs r0, #204 @ 0xcc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8443,15 +8443,15 @@ │ │ │ │ bl 294988 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (292fb4 ) │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 292f74 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 2892ac │ │ │ │ cbnz r0, 292f88 │ │ │ │ mov r0, r5 │ │ │ │ @@ -8476,15 +8476,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 29302c │ │ │ │ sub sp, #20 │ │ │ │ @@ -8493,50 +8493,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (293034 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73072c │ │ │ │ + bl 730674 │ │ │ │ bl 292f38 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 293012 │ │ │ │ ldr r0, [pc, #60] @ (293038 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87b0bc │ │ │ │ + bl 87b004 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr r0, [pc, #40] @ (29303c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87b0bc │ │ │ │ + bl 87b004 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + cbz r2, 2930a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00293040 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8551,27 +8551,27 @@ │ │ │ │ cbz r3, 2930ba │ │ │ │ mov r4, r0 │ │ │ │ bl 294988 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 292e80 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2930c8 │ │ │ │ - bl 73072c │ │ │ │ + bl 730674 │ │ │ │ ldr r3, [pc, #112] @ (2930e8 ) │ │ │ │ ldr r2, [pc, #112] @ (2930ec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2930f0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #96] @ (2930f4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -8584,41 +8584,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2930f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #48] @ (2930fc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b668 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - cbz r6, 29315a │ │ │ │ + cbz r6, 293130 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #720] @ (2933c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8664,73 +8664,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2931d8 ) │ │ │ │ bl 294988 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ ldr r1, [pc, #80] @ (2931dc ) │ │ │ │ ldr r2, [pc, #80] @ (2931e0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 2931ac │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730ae0 │ │ │ │ + bl 730a28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2931e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b0bc │ │ │ │ + bl 87b004 │ │ │ │ ldr r1, [pc, #36] @ (2931e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28ab14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 289e7c │ │ │ │ - subs r6, r1, #2 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - uxth r4, r5 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2935e8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2932d0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #204] @ (2932d4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2932d8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 289220 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 29327a │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -8790,57 +8790,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (2932f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 293244 │ │ │ │ nop │ │ │ │ - uxtb r6, r3 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002932fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r3, [pc, #1540] @ 293920 │ │ │ │ ldr.w r2, [pc, #1540] @ 293924 │ │ │ │ ldr.w r1, [pc, #1540] @ 293928 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2935dc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -9029,30 +9029,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (293934 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 293402 │ │ │ │ ldr r3, [pc, #944] @ (293938 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (29393c ) │ │ │ │ ldr r1, [pc, #944] @ (293940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9111,15 +9111,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -9161,15 +9161,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 293860 │ │ │ │ @@ -9184,15 +9184,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 293650 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (293950 ) │ │ │ │ ldr r4, [pc, #564] @ (293954 ) │ │ │ │ @@ -9201,15 +9201,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (293958 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 293462 │ │ │ │ ldr r3, [pc, #528] @ (29395c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -9217,15 +9217,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (293964 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293472 │ │ │ │ ldr r3, [pc, #500] @ (293968 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -9233,15 +9233,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (293970 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -9266,15 +9266,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (29397c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2936d6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293484 │ │ │ │ ldr r3, [pc, #392] @ (293980 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -9282,15 +9282,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (293988 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293494 │ │ │ │ ldr r3, [pc, #364] @ (29398c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -9298,15 +9298,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (293994 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2934a4 │ │ │ │ ldr r3, [pc, #336] @ (293998 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -9314,15 +9314,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (2939a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 29359e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 2938ba │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -9331,15 +9331,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 293650 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 2938ba │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -9348,15 +9348,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 293650 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 293650 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -9364,15 +9364,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 293650 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29378a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -9386,79 +9386,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 2936a4 │ │ │ │ nop │ │ │ │ - cbz r0, 293954 │ │ │ │ + cbz r0, 29392a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #872 @ 0x368 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r0, #17 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r1, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002939a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -9471,25 +9471,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (293be8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #532] @ (293bec ) │ │ │ │ ldr r2, [pc, #536] @ (293bf0 ) │ │ │ │ ldr r1, [pc, #536] @ (293bf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 293a62 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -9515,27 +9515,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2939fa │ │ │ │ ldr r3, [pc, #444] @ (293bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #436] @ (293bfc ) │ │ │ │ ldr r2, [pc, #440] @ (293c00 ) │ │ │ │ ldr r1, [pc, #440] @ (293c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 293b04 │ │ │ │ ldr r3, [pc, #420] @ (293c08 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (293c0c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -9550,21 +9550,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293b90 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 293b62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #368] @ (293c10 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 293ad0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 293b3e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 293b2e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -9581,27 +9581,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293ac2 │ │ │ │ ldr r3, [pc, #312] @ (293c14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #300] @ (293c18 ) │ │ │ │ ldr r2, [pc, #304] @ (293c1c ) │ │ │ │ ldr r1, [pc, #304] @ (293c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (293c24 ) │ │ │ │ ldr r3, [pc, #216] @ (293be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -9639,114 +9639,114 @@ │ │ │ │ bne.n 293a7a │ │ │ │ b.n 293ac8 │ │ │ │ ldr r3, [pc, #176] @ (293c14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #180] @ (293c28 ) │ │ │ │ ldr r2, [pc, #180] @ (293c2c ) │ │ │ │ ldr r1, [pc, #184] @ (293c30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 293b04 │ │ │ │ ldr r3, [pc, #100] @ (293bf8 ) │ │ │ │ ldr r4, [pc, #160] @ (293c34 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #148] @ (293c38 ) │ │ │ │ ldr r1, [pc, #148] @ (293c3c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 293b04 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #120] @ (293c40 ) │ │ │ │ ldr r2, [pc, #120] @ (293c44 ) │ │ │ │ ldr r1, [pc, #124] @ (293c48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ b.n 293ac2 │ │ │ │ nop │ │ │ │ str r0, [r5, r7] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, r7] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #840 @ 0x348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r3, r2] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r5, #31 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r5, #26 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r4, r6, #20 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 00293c4c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -9821,15 +9821,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (293d50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9840,29 +9840,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (293d5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 293d12 │ │ │ │ bl 28b790 │ │ │ │ nop │ │ │ │ - add r7, pc, #912 @ (adr r7, 2940dc ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 293e3c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r3, #12 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 294030 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 293d90 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (293d74 ) │ │ │ │ ldr r2, [pc, #20] @ (293d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (293d7c ) │ │ │ │ @@ -9870,22 +9870,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #256] @ (293e78 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (293d8c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (293de4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -9905,44 +9905,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 517360 │ │ │ │ ldr r5, [pc, #1016] @ (2941e0 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293df0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (293e2c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 874dd0 │ │ │ │ + bl 874d18 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 874dd0 │ │ │ │ + bl 874d18 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 874dd0 │ │ │ │ + b.w 874d18 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00293e30 : │ │ │ │ ldr r3, [pc, #20] @ (293e48 ) │ │ │ │ ldr r2, [pc, #24] @ (293e4c ) │ │ │ │ @@ -9958,28 +9958,28 @@ │ │ │ │ bx r3 │ │ │ │ ldr r5, [pc, #448] @ (29400c ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293e58 : │ │ │ │ ldr r0, [pc, #12] @ (293e68 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (293e6c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293e70 : │ │ │ │ ldr r3, [pc, #40] @ (293e9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 293e92 │ │ │ │ @@ -10091,33 +10091,33 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #896] @ (2942f4 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r1!, {r2, r4} │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r6, pc, #160 @ (adr r6, 294030 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 294190 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, pc, #64 @ (adr r6, 293fdc ) │ │ │ │ + add r5, pc, #416 @ (adr r5, 29413c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r5, #6 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293fa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10164,15 +10164,15 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #936] @ (2943c4 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #4 │ │ │ │ ite │ │ │ │ lsl r3, r6, #3 │ │ │ │ │ │ │ │ 00294030 : │ │ │ │ @@ -10279,15 +10279,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #176] @ (2941e0 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [pc, #32] @ (294154 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ ... │ │ │ │ │ │ │ │ 00294140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10410,15 +10410,15 @@ │ │ │ │ bgt.n 29425a │ │ │ │ ldr r0, [pc, #116] @ (2942e4 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (2942e8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -10444,33 +10444,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #40] @ (2942ec ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ + vmla.i32 q0, q5, d0[1] │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ pop {r1, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - vmla.i16 q8, q2, d0[2] │ │ │ │ + vhadd.u32 q0, q6, q8 │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - vswp q0, q8 │ │ │ │ - add r2, pc, #800 @ (adr r2, 294610 ) │ │ │ │ + vhadd.u8 q0, q5, q8 │ │ │ │ + add r2, pc, #128 @ (adr r2, 294370 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r2, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vhadd.u q8, q3, q8 │ │ │ │ + cdp2 0, 12, cr0, cr14, cr0, {3} │ │ │ │ │ │ │ │ 002942f8 : │ │ │ │ ldr r2, [pc, #104] @ (294364 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (294368 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ @@ -10500,30 +10499,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 874f08 │ │ │ │ + bl 874e50 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #656] @ (2945fc ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - cdp2 0, 14, cr0, cr10, cr0, {3} │ │ │ │ + cdp2 0, 4, cr0, cr2, cr0, {3} │ │ │ │ │ │ │ │ 00294378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #140] @ (294418 ) │ │ │ │ @@ -10587,21 +10586,21 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #80] @ (29446c ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr0, {3} │ │ │ │ + ldc2 0, cr0, [r2, #384] @ 0x180 │ │ │ │ │ │ │ │ 00294434 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #104] @ (2944ac ) │ │ │ │ @@ -10643,23 +10642,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 294484 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 874ec8 │ │ │ │ + bl 874e10 │ │ │ │ b.n 294484 │ │ │ │ bxns fp │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 002944c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10755,15 +10754,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294632 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 294612 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -10779,20 +10778,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2945a6 │ │ │ │ ldr r1, [pc, #96] @ (294658 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r0, [pc, #84] @ (29465c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 874f08 │ │ │ │ + b.w 874e50 │ │ │ │ bl 517560 │ │ │ │ bl 29417c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 2942f8 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -10802,21 +10801,21 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 2945bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ mov r2, r6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], #384 @ 0x180 │ │ │ │ - stc2 0, cr0, [sl], #-384 @ 0xfffffe80 │ │ │ │ + @ instruction: 0xfbf80060 │ │ │ │ + @ instruction: 0xfb820060 │ │ │ │ str r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00294660 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -10883,25 +10882,25 @@ │ │ │ │ bpl.n 2946c4 │ │ │ │ ldr r0, [pc, #32] @ (294730 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2946c4 │ │ │ │ cmp r4, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r0, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00294734 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10938,25 +10937,25 @@ │ │ │ │ bpl.n 294766 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2947b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 294766 │ │ │ │ add r4, fp │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002947b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11087,27 +11086,27 @@ │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 002948e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00294900 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00294920 : │ │ │ │ @@ -11115,89 +11114,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (29497c ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 294952 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr.w ip, [pc, #40] @ 294980 │ │ │ │ ldr r3, [pc, #40] @ (294984 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 864c04 │ │ │ │ + b.w 864b4c │ │ │ │ negs r2, r6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ ... │ │ │ │ │ │ │ │ 00294988 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002949a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002949c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002949e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e914 │ │ │ │ + bl 71e85c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -11330,19 +11329,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - vhadd.u16 q8, q0, q8 │ │ │ │ - vhadd.u16 q0, q1, q8 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr0, {3} │ │ │ │ - cdp2 0, 11, cr0, cr2, cr0, {3} │ │ │ │ - cdp2 0, 7, cr0, cr12, cr0, {3} │ │ │ │ + cdp2 0, 10, cr0, cr8, cr0, {3} │ │ │ │ + cdp2 0, 6, cr0, cr10, cr0, {3} │ │ │ │ + cdp2 0, 3, cr0, cr12, cr0, {3} │ │ │ │ + cdp2 0, 0, cr0, cr10, cr0, {3} │ │ │ │ + ldc2l 0, cr0, [r4, #384] @ 0x180 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (294c44 ) │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -11366,15 +11365,15 @@ │ │ │ │ bl 294a30 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 294be2 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r1, [pc, #140] @ (294c48 ) │ │ │ │ ldr r3, [pc, #140] @ (294c4c ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -11424,21 +11423,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 3, cr0, cr12, cr0, {3} │ │ │ │ - cdp2 0, 0, cr0, cr6, cr0, {3} │ │ │ │ - b.n 2944a8 │ │ │ │ + ldc2 0, cr0, [r4, #384] @ 0x180 │ │ │ │ + ldc2l 0, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ + b.n 295358 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #384]! @ 0x180 │ │ │ │ - ldc2l 0, cr0, [lr, #384] @ 0x180 │ │ │ │ - cmn r2, r0 │ │ │ │ + stc2l 0, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ + ldc2 0, cr0, [r6, #-384]! @ 0xfffffe80 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11637,16 +11636,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #102 @ 0x66 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #186 @ 0xba │ │ │ │ lsls r3, r6, #3 │ │ │ │ - @ instruction: 0xfbc00060 │ │ │ │ - stc2 0, cr0, [r8], {96} @ 0x60 │ │ │ │ + @ instruction: 0xfb180060 │ │ │ │ + @ instruction: 0xfb600060 │ │ │ │ │ │ │ │ 00294e64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -11721,15 +11720,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #28 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - @ instruction: 0xfb620060 │ │ │ │ + @ instruction: 0xfaba0060 │ │ │ │ │ │ │ │ 00294f2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -11866,21 +11865,21 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, #96] @ 0x60 │ │ │ │ + ldr??.w r0, [r4, r0, lsl #2] │ │ │ │ subs r3, #66 @ 0x42 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfa340060 │ │ │ │ - @ instruction: 0xfa460060 │ │ │ │ + vst1.8 {d0[3]}, [ip], r0 │ │ │ │ + ldrsb.w r0, [lr, #96] @ 0x60 │ │ │ │ │ │ │ │ 002950c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -11967,30 +11966,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #96 @ 0x60 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrsb.w r0, [r8, #96] @ 0x60 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + ldr??.w r0, [r0, #96] @ 0x60 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vst4.16 {d16-d19}, [r6 :128], r0 │ │ │ │ - vld4.16 {d16-d19}, [r2 :128], r0 │ │ │ │ + ldrb.w r0, [lr, #96] @ 0x60 │ │ │ │ + ldrh.w r0, [sl, #96] @ 0x60 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (2951d0 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #928] @ (295574 ) │ │ │ │ + ldr r6, [pc, #256] @ (2952d4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -12128,15 +12127,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ lsls r3, r6, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - str??.w r0, [r6, r0, lsl #2] │ │ │ │ + @ instruction: 0xf7be0060 │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ @@ -12275,20 +12274,20 @@ │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #230 @ 0xe6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - @ instruction: 0xf7360060 │ │ │ │ + @ instruction: 0xf68e0060 │ │ │ │ adds r7, #118 @ 0x76 │ │ │ │ lsls r3, r6, #3 │ │ │ │ add r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf4ba0060 │ │ │ │ │ │ │ │ 002954a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r4, r2 │ │ │ │ @@ -12453,43 +12452,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adcs.w r0, ip, #14680064 @ 0xe00000 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + @ instruction: 0xf4b40060 │ │ │ │ + ldr r6, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ + orn r0, ip, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 0029565c : │ │ │ │ ldr r3, [pc, #4] @ (295664 ) │ │ │ │ add r3, pc │ │ │ │ b.n 29558c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4f60060 │ │ │ │ + orr.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 00295668 : │ │ │ │ ldr r3, [pc, #4] @ (295670 ) │ │ │ │ add r3, pc │ │ │ │ b.n 29558c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4f20060 │ │ │ │ + orr.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (29568c ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r1, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12505,16 +12504,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (2956c8 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4ba0060 │ │ │ │ - @ instruction: 0xf4ba0060 │ │ │ │ + ands.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ + ands.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 002956cc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ @@ -12596,18 +12595,18 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - bic.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf37a0060 │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - and.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf35c0060 │ │ │ │ │ │ │ │ 002957b8 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4068] @ 0xfe4 │ │ │ │ @@ -12685,15 +12684,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r0, #4 │ │ │ │ - bvc.n 29578c │ │ │ │ + bvs.n 29583c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 295948 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ ldrd r3, ip, [r0, #8] │ │ │ │ sub sp, #12 │ │ │ │ @@ -13301,21 +13300,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (295f18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldcl 0, cr0, [r2], #384 @ 0x180 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + mcrr 0, 6, r0, sl, cr0 │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [r0], #384 @ 0x180 │ │ │ │ - ldcl 0, cr0, [r8], #384 @ 0x180 │ │ │ │ + ldc 0, cr0, [r8], #-384 @ 0xfffffe80 │ │ │ │ + mrrc 0, 6, r0, r0, cr0 @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -13399,25 +13398,25 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 288a2c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stc 0, cr0, [r6], #-384 @ 0xfffffe80 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + sbcs.w r0, lr, r0, asr #1 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mcrr 0, 6, r0, lr, cr0 │ │ │ │ - @ instruction: 0xebfc0060 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + sub.w r0, r6, r0, asr #1 │ │ │ │ + adcs.w r0, r4, r0, asr #1 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc 0, cr0, [r4], #-384 @ 0xfffffe80 │ │ │ │ - @ instruction: 0xebe20060 │ │ │ │ + @ instruction: 0xeb8c0060 │ │ │ │ + @ instruction: 0xeb3a0060 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r0, [pc, #2728] @ 296af0 │ │ │ │ @@ -14382,61 +14381,61 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296518 │ │ │ │ + b.n 2963c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29654c │ │ │ │ + b.n 2963fc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296514 │ │ │ │ + b.n 2963c4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2963ec │ │ │ │ + b.n 29729c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296f6c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ b.n 296e1c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + b.n 296ccc │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296f80 │ │ │ │ + b.n 296e30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296df8 │ │ │ │ + b.n 296ca8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296f7c │ │ │ │ + b.n 296e2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296e88 │ │ │ │ + b.n 296d38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296da0 │ │ │ │ + b.n 296c50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296d7c │ │ │ │ + b.n 296c2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296d60 │ │ │ │ + b.n 296c10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296dfc │ │ │ │ + b.n 296cac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296e38 │ │ │ │ + b.n 296ce8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 2975fc │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -15386,61 +15385,61 @@ │ │ │ │ nop │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29760c │ │ │ │ + bls.n 2976bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 297640 │ │ │ │ + bls.n 2976f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29760c │ │ │ │ + bls.n 2976bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 2976e4 │ │ │ │ + bhi.n 297594 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 297684 │ │ │ │ + bvs.n 297534 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2976c0 │ │ │ │ + bvs.n 297570 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29764c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ bvs.n 2976fc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + bpl.n 2975ac │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29765c │ │ │ │ + bvs.n 29770c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 2976d4 │ │ │ │ + bpl.n 297584 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 297658 │ │ │ │ + bvs.n 297708 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 297564 │ │ │ │ + bpl.n 297614 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 29767c │ │ │ │ + bpl.n 29772c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 297658 │ │ │ │ + bpl.n 297708 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 29763c │ │ │ │ + bpl.n 2976ec │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 2981c4 │ │ │ │ @@ -16447,61 +16446,61 @@ │ │ │ │ blx 288a2c │ │ │ │ asrs r2, r4, #20 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #15 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r7, #104] @ 0x68 │ │ │ │ + str r6, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 298cd8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17454,64 +17453,64 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #5 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r5, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrh r0, [r3, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + it ge │ │ │ │ + lslge r0, r4, #1 │ │ │ │ + itt gt │ │ │ │ + lslgt r0, r4, #1 │ │ │ │ + ldrgt r4, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - itt hi │ │ │ │ + itte hi │ │ │ │ lslhi r0, r4, #1 │ │ │ │ - ldrhi r4, [r6, r5] │ │ │ │ + bkpt 0x00dc │ │ │ │ + lslls r0, r4, #1 │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ite vs │ │ │ │ - lslvs r0, r4, #1 │ │ │ │ - ldrvc r0, [r3, r5] │ │ │ │ + itet hi │ │ │ │ + lslhi r0, r4, #1 │ │ │ │ + bkpt 0x00c4 │ │ │ │ + lslhi r0, r4, #1 │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + ittt hi │ │ │ │ + lslhi r0, r4, #1 │ │ │ │ + itte eq @ unpredictable │ │ │ │ + lsleq r0, r4, #1 │ │ │ │ + ldreq r2, [r2, r2] │ │ │ │ + lslne r1, r6, #1 │ │ │ │ + bkpt 0x008e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itee ge │ │ │ │ - lslge r0, r4, #1 │ │ │ │ - ldrlt r2, [r7, r4] │ │ │ │ - lsllt r1, r6, #1 │ │ │ │ - itet cc │ │ │ │ - lslcc r0, r4, #1 │ │ │ │ - ldrcs r4, [r4, r4] │ │ │ │ - lslcc r1, r6, #1 │ │ │ │ - wfe │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + bkpt 0x0078 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r2, r4] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - itee eq │ │ │ │ - lsleq r0, r4, #1 │ │ │ │ - ldrbne r2, [r0, #0] │ │ │ │ - movne r3, r0 │ │ │ │ + bkpt 0x0066 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ + mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 298e2c │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ adds r1, #34 @ 0x22 │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -17594,17 +17593,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -19385,61 +19384,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (29a378 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #992] @ (29a700 ) │ │ │ │ + ldr r1, [pc, #320] @ (29a460 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #800] @ (29a648 ) │ │ │ │ + ldr r0, [pc, #128] @ (29a3a8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r6, r7 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #944 @ 0x3b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r0, r5 │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + negs r6, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + negs r2, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r4, r4 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r6, r1 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19518,15 +19517,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19547,15 +19546,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29a65e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20285,49 +20284,49 @@ │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ @ instruction: 0xe80800f2 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 29a7e8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #472 @ (adr r4, 29ae50 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 29afb0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 29ae34 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 29af94 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #24 │ │ │ │ + subs r4, #112 @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 29acdc ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 29ae3c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 29ad40 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 29aea0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #648 @ (adr r0, 29af18 ) │ │ │ │ + ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 29af8c ) │ │ │ │ + add r0, pc, #88 @ (adr r0, 29acec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #184 @ 0xb8 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #552 @ (adr r0, 29aecc ) │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 29ace0 ) │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 29b630 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -20411,15 +20410,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20440,15 +20439,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29afc8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -21216,57 +21215,57 @@ │ │ │ │ ... │ │ │ │ udf #208 @ 0xd0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 29b6e8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #10 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (29b690 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (29b694 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21442,23 +21441,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (29b898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #116 @ 0x74 │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 29b922 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21521,17 +21520,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r3, #252 @ 0xfc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -21698,21 +21697,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 288a2c │ │ │ │ ... │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21810,17 +21809,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cmp r1, #156 @ 0x9c │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21935,17 +21934,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -22031,17 +22030,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (29be9c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 288a2c │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -22271,19 +22270,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c05e │ │ │ │ b.n 29bfbe │ │ │ │ nop │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r4, #200 @ 0xc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r1, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22514,19 +22513,19 @@ │ │ │ │ bne.n 29c29a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c2c0 │ │ │ │ b.n 29c23c │ │ │ │ - movs r3, #14 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -22799,19 +22798,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 29c5a8 │ │ │ │ b.n 29c4e6 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -23042,19 +23041,19 @@ │ │ │ │ bne.n 29c80a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c830 │ │ │ │ b.n 29c7ac │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #28] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23489,19 +23488,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 29cc58 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 29caf8 │ │ │ │ nop │ │ │ │ - subs r2, r0, r1 │ │ │ │ + adds r2, r3, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23735,25 +23734,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29d0e4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -23815,15 +23814,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 29d23e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24474,49 +24473,49 @@ │ │ │ │ ... │ │ │ │ hlt 0x001a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8c4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r6, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 29e110 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24583,15 +24582,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 29da3a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -25280,57 +25279,57 @@ │ │ │ │ ... │ │ │ │ uxtb r2, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r6, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #20 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r7, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (29e170 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (29e174 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (29e534 ) │ │ │ │ @@ -25392,31 +25391,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -25661,27 +25660,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + movs r4, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (29e584 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -25691,19 +25690,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ - lsls r2, r5, #1 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + vmvn.i32 q8, #160 @ 0x000000a0 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r0, #108] @ 0x6c │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 29e5a6 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -26181,21 +26179,21 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 29e9e0 │ │ │ │ b.n 29e8da │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbee0070 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfb460070 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfb480070 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + @ instruction: 0xfaa00070 │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 29f750 │ │ │ │ @@ -27273,20 +27271,20 @@ │ │ │ │ b.n 29f0cc │ │ │ │ add r0, pc, #728 @ (adr r0, 29fa2c ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr.w r0, [r8, r0, lsl #3] │ │ │ │ - @ instruction: 0xf63a0070 │ │ │ │ - @ instruction: 0xf6260070 │ │ │ │ - @ instruction: 0xf4f80070 │ │ │ │ - @ instruction: 0xf1880070 │ │ │ │ - add.w r0, ip, #112 @ 0x70 │ │ │ │ + @ instruction: 0xf7b00070 │ │ │ │ + @ instruction: 0xf5920070 │ │ │ │ + sbcs.w r0, lr, #15728640 @ 0xf00000 │ │ │ │ + orrs.w r0, r0, #15728640 @ 0xf00000 │ │ │ │ + @ instruction: 0xf0e00070 │ │ │ │ + orn r0, r4, #112 @ 0x70 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a001c │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 29f78e │ │ │ │ ldrb.w lr, [r6, #10] │ │ │ │ @@ -28384,75 +28382,75 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (2a0474 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - mcr 0, 2, r0, cr6, cr0, {3} │ │ │ │ - stcl 0, cr0, [ip, #-448] @ 0xfffffe40 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + ldc 0, cr0, [lr, #448] @ 0x1c0 │ │ │ │ + stc 0, cr0, [r4], #448 @ 0x1c0 │ │ │ │ + strh r2, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0000 │ │ │ │ + b.n 29feb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #336] @ (2a0560 ) │ │ │ │ + ldr r3, [pc, #688] @ (2a06c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #448] @ (2a05d4 ) │ │ │ │ + ldr r3, [pc, #800] @ (2a0734 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0b44 │ │ │ │ + b.n 2a09f4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #520] @ (2a0624 ) │ │ │ │ + ldr r1, [pc, #872] @ (2a0784 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a09bc │ │ │ │ + b.n 2a086c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #560] @ (2a0654 ) │ │ │ │ + ldr r0, [pc, #912] @ (2a07b4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #792] @ (2a0740 ) │ │ │ │ + ldr r0, [pc, #120] @ (2a04a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0994 │ │ │ │ + b.n 2a0844 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #344] @ (2a0588 ) │ │ │ │ + ldr r0, [pc, #696] @ (2a06e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #688] @ (2a06e4 ) │ │ │ │ + ldr r0, [pc, #16] @ (2a0444 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0970 │ │ │ │ + b.n 2a0820 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #168] @ (2a04e4 ) │ │ │ │ + ldr r0, [pc, #520] @ (2a0644 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #592] @ (2a0690 ) │ │ │ │ + blxns sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0900 │ │ │ │ + b.n 2a07b0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #192] @ (2a0508 ) │ │ │ │ + ldr r0, [pc, #544] @ (2a0668 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #720] @ (2a071c ) │ │ │ │ + ldr r0, [pc, #48] @ (2a047c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a08dc │ │ │ │ + b.n 2a078c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #200] @ (2a051c ) │ │ │ │ + ldr r0, [pc, #552] @ (2a067c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a08b8 │ │ │ │ + b.n 2a0768 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #176] @ (2a050c ) │ │ │ │ + blxns r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0894 │ │ │ │ + b.n 2a0744 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #96] @ (2a04c4 ) │ │ │ │ + bx lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #192] @ (2a0528 ) │ │ │ │ + blx r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0874 │ │ │ │ + b.n 2a0724 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #0] @ (2a0470 ) │ │ │ │ + bx fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0850 │ │ │ │ + b.n 2a0700 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + bx r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a0492 │ │ │ │ @@ -28802,19 +28800,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a0884 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 288a2c │ │ │ │ - ble.n 2a0858 │ │ │ │ + ble.n 2a0908 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a0960 │ │ │ │ + bgt.n 2a0810 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, fp │ │ │ │ + bics r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -29099,19 +29097,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a0bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 2a0bf0 │ │ │ │ + bls.n 2a0ca0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - eors r4, r3 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eors r0, r7 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2a0c2e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -29175,17 +29173,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 288a2c │ │ │ │ bl 29e558 │ │ │ │ - bls.n 2a0d38 │ │ │ │ + bhi.n 2a0be8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -29317,17 +29315,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a0e08 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 288a2c │ │ │ │ - bvc.n 2a0dd0 │ │ │ │ + bvc.n 2a0e80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29516,21 +29514,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a1030 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 288a2c │ │ │ │ - bvs.n 2a10a4 │ │ │ │ + bpl.n 2a0f54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bpl.n 2a0fbc │ │ │ │ + bpl.n 2a106c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -29645,21 +29643,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a1172 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -29690,15 +29688,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a11f8 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -29707,21 +29705,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -29815,24 +29813,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 2a136e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -29899,22 +29897,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -30297,15 +30295,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 288a2c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 2a156c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2a19ea │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30440,19 +30438,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 2a1732 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a1748 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ strb r6, [r3, #7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -30796,21 +30794,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a1e44 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 288a2c │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30908,17 +30906,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1f58 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 288a2c │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -31009,17 +31007,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2058 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 288a2c │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31211,21 +31209,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 288a2c │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r4!, {r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31400,21 +31398,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -32039,23 +32037,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2a2b9c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 288a2c │ │ │ │ - rev16 r2, r6 │ │ │ │ + cbnz r2, 2a2bc2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + subs r0, r4, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r4, r3 │ │ │ │ + cbnz r4, 2a2bc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2a2ce8 ) │ │ │ │ @@ -32180,27 +32178,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ ldrsh r6, [r5, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2a2d32 │ │ │ │ + cbnz r2, 2a2d08 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsh r2, [r2, r6] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - cbnz r6, 2a2d24 │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r2, 2a2d16 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2a2d14 │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2a2d08 │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r6, #7 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -32293,19 +32291,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -32402,23 +32400,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a2f60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb60c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r6, #2 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r5, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32565,23 +32563,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r6, r5 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -32734,37 +32732,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (2a32b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 2a32fa │ │ │ │ + cbz r4, 2a32d0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r7, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r2, 2a3300 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r6, r0 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 2a3304 │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + adds r2, r1, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r6, 2a330a │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r5, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -32946,21 +32944,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cbz r6, 2a34ea │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 2a34d6 │ │ │ │ + sub sp, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r5, #28 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -33039,15 +33037,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r0, [r7, r2] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsb r0, [r3, r0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33128,15 +33126,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r4, [r4, r4] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33215,15 +33213,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, r3] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r0, [r6, r0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33306,15 +33304,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r4, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r5, sp, #376 @ 0x178 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r6, [r6, r4] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -33517,36 +33515,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33599,15 +33597,15 @@ │ │ │ │ b.n 2a39b4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2a39b4 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -33743,23 +33741,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a3d98 ) │ │ │ │ ldr r0, [pc, #28] @ (2a3d9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r7, pc, #824 @ (adr r7, 2a40c8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r7, pc, #720 @ (adr r7, 2a4068 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (2a40a8 ) │ │ │ │ @@ -33831,22 +33829,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a3e7e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33874,28 +33872,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a3efc │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -34052,23 +34050,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a40fe │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -34097,15 +34095,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 2a4282 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2a427c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -34114,15 +34112,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34330,29 +34328,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2a4424 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #744 @ (adr r2, 2a46f4 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2a4454 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @ instruction: 0x47fe │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2a47a8 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 2a4508 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -34394,15 +34392,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34423,15 +34421,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a458e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34568,25 +34566,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a46a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r2, #23 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2a482c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34620,15 +34618,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -34736,27 +34734,27 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ add sl, sp │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sl │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bics r2, r5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2a4e4c │ │ │ │ @@ -34816,15 +34814,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2a4952 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -35284,34 +35282,33 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ orrs r4, r6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ adcs r6, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, r3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr15, {2} │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + vqadd.u64 q8, q0, │ │ │ │ + ldc2 0, cr0, [ip, #380]! @ 0x17c │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc2 0, 4, r0, cr8, cr15, {2} │ │ │ │ - mrc2 0, 5, r0, cr4, cr15, {2} │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldc2l 0, cr0, [r0, #380]! @ 0x17c │ │ │ │ + mcr2 0, 0, r0, cr12, cr15, {2} │ │ │ │ + str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #380]! @ 0x17c │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + stc2l 0, cr0, [ip, #-380] @ 0xfffffe84 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc2 0, 7, r0, cr0, cr15, {2} │ │ │ │ - ldc2 0, cr0, [r2, #380]! @ 0x17c │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + mcr2 0, 2, r0, cr8, cr15, {2} │ │ │ │ + stc2 0, cr0, [sl, #-380] @ 0xfffffe84 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldc2 0, cr0, [ip, #380] @ 0x17c │ │ │ │ - vqadd.u32 q0, q1, │ │ │ │ + ldc2l 0, cr0, [r4], #380 @ 0x17c │ │ │ │ + mrc2 0, 3, r0, cr10, cr15, {2} │ │ │ │ │ │ │ │ 002a4e90 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -35340,18 +35337,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a4ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #-380] @ 0xfffffe84 │ │ │ │ - ldc2l 0, cr0, [r4, #-380]! @ 0xfffffe84 │ │ │ │ + ldc2 0, cr0, [r0], #380 @ 0x17c │ │ │ │ + stc2l 0, cr0, [ip], {95} @ 0x5f │ │ │ │ │ │ │ │ 002a4ef8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ add.w r1, r3, r1, lsl #15 │ │ │ │ @@ -35816,18 +35813,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a5350 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr??.w r0, [lr, #95] @ 0x5f │ │ │ │ - @ instruction: 0xfa64005f │ │ │ │ + ldr.w r0, [r6, pc, lsl #1] │ │ │ │ + ldrsh.w r0, [ip, #95] @ 0x5f │ │ │ │ │ │ │ │ 002a5354 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [sp, #24] │ │ │ │ @@ -36466,15 +36463,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #162 @ 0xa2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a5a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36550,15 +36547,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, #194 @ 0xc2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a5b14 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 298230 │ │ │ │ @@ -36850,15 +36847,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a5ea0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37515,42 +37512,47 @@ │ │ │ │ ... │ │ │ │ cmp r6, #54 @ 0x36 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #94 @ 0x5e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r3, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - and.w r0, r2, pc, lsr #1 │ │ │ │ - ands.w r0, sl, pc, lsr #1 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + ldrd r0, r0, [sl, #-380] @ 0x17c │ │ │ │ + ldrd r0, r0, [r2, #-380]! @ 0x17c │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe828005f │ │ │ │ - strh r0, [r4, #14] │ │ │ │ + b.n 2a63e8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe83a005f │ │ │ │ - @ instruction: 0xe856005f │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + b.n 2a6414 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 2a6450 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r2, [r2, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strex r0, r0, [ip, #380] @ 0x17c │ │ │ │ - b.n 2a64a0 │ │ │ │ + b.n 2a6444 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + b.n 2a6350 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3, r4, r6} │ │ │ │ - b.n 2a63c0 │ │ │ │ + b.n 2a64ec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + b.n 2a6270 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r2, [r3, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2a6390 │ │ │ │ + b.n 2a6240 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2a636c │ │ │ │ + b.n 2a621c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a651c : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2a65f8 │ │ │ │ @@ -37840,15 +37842,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a6868 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -37914,15 +37916,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a69be │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38573,49 +38575,49 @@ │ │ │ │ ... │ │ │ │ movs r3, #26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #66 @ 0x42 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 20 │ │ │ │ + udf #108 @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a7034 │ │ │ │ + bgt.n 2a70e4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a705c │ │ │ │ + bgt.n 2a6f0c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 2a7098 │ │ │ │ + bgt.n 2a6f48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a708c │ │ │ │ + bgt.n 2a6f3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2a6f98 │ │ │ │ + bgt.n 2a7048 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a6f34 │ │ │ │ + bgt.n 2a6fe4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2a70b8 │ │ │ │ + blt.n 2a6f68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 2a7088 │ │ │ │ + blt.n 2a6f38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 2a7064 │ │ │ │ + blt.n 2a7114 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a7024 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -38727,35 +38729,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -39733,23 +39735,23 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r2, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2a7cf4 │ │ │ │ + beq.n 2a7da4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - beq.n 2a7c78 │ │ │ │ + beq.n 2a7d28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 2a7cb4 │ │ │ │ + beq.n 2a7d64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 2a7d06 │ │ │ │ @@ -39823,39 +39825,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a7dd4 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 288a2c │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7!, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a7dd8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39982,35 +39984,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -40966,41 +40968,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 2a8166 │ │ │ │ nop │ │ │ │ lsrs r4, r6, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r7, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r4, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2a8d92 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2a8dba │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -41568,51 +41570,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (2a917c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bkpt 0x00cc │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x00e8 │ │ │ │ + bkpt 0x0040 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r3, r5} │ │ │ │ + cbnz r0, 2a91b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r4, 2a91be │ │ │ │ + cbnz r4, 2a9194 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2a91da │ │ │ │ + cbnz r0, 2a91b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - revsh r0, r6 │ │ │ │ + rev16 r0, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - revsh r6, r3 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r1, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - revsh r4, r1 │ │ │ │ + rev r4, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a9180 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -41728,15 +41730,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2a9316 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42723,29 +42725,29 @@ │ │ │ │ bne.w 2a954a │ │ │ │ b.n 2a9c0c │ │ │ │ nop │ │ │ │ @ instruction: 0xfa0800f1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf62a00f1 │ │ │ │ - ldr r2, [pc, #576] @ (2aa058 ) │ │ │ │ + ldr r1, [pc, #928] @ (2aa1b8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #264] @ (2a9f28 ) │ │ │ │ + ldr r1, [pc, #616] @ (2aa088 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r4, 2a9e5e │ │ │ │ + cbz r4, 2a9e34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #120] @ (2a9ea4 ) │ │ │ │ + ldr r1, [pc, #472] @ (2aa004 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -43129,45 +43131,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2aa2ac ) │ │ │ │ ldr r0, [pc, #72] @ (2aa2b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - mvns r6, r6 │ │ │ │ + muls r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mvns r6, r3 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bics r6, r3 │ │ │ │ + cmn r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r0, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bics r2, r1 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - muls r6, r6 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002aa2b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -43304,15 +43306,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2aa47e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -44293,29 +44295,29 @@ │ │ │ │ bne.w 2aa6b4 │ │ │ │ b.n 2aad6a │ │ │ │ stmia.w r0!, {r0, r4, r5, r6, r7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2aa8ec │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #592 @ (adr r0, 2ab1d0 ) │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -44704,45 +44706,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ab414 ) │ │ │ │ ldr r0, [pc, #72] @ (2ab418 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ab41c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -44865,15 +44867,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2ab5d6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -45867,29 +45869,29 @@ │ │ │ │ nop │ │ │ │ bvc.n 2ac1e0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2ac1d8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r5, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #114 @ 0x72 │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r3, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 2ab9be │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -46268,45 +46270,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (2ac5f0 ) │ │ │ │ ldr r0, [pc, #72] @ (2ac5f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + subs r4, r3, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #90 @ 0x5a │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ac5f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46729,15 +46731,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - subs r4, r7, r7 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -46858,15 +46860,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2acc96 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -47846,29 +47848,29 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ pop {r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r2, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 2ad278 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 2ad078 │ │ │ │ @@ -48236,45 +48238,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (2adc40 ) │ │ │ │ ldr r0, [pc, #72] @ (2adc44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r6, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + ldr r2, [r6, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002adc48 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48456,35 +48458,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -50879,26 +50881,26 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2af3b8 │ │ │ │ - ldrsb.w r0, [r6, pc, lsl #2] │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + str??.w r0, [lr, pc, lsl #2] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str??.w r0, [r0, #111] @ 0x6f │ │ │ │ - str r2, [r1, #8] │ │ │ │ + ldrh.w r0, [r8, pc, lsl #2] │ │ │ │ + ldrsh r2, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r5, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb.w r0, [r6, #111] @ 0x6f │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + @ instruction: 0xf7ee006f │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -51048,39 +51050,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (2afaf8 ) │ │ │ │ ldr r0, [pc, #72] @ (2afafc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - sub.w r0, r0, pc, asr #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + @ instruction: 0xeaf8006f │ │ │ │ + str r4, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb88006f │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + @ instruction: 0xeae0006f │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sbc.w r0, lr, pc, asr #1 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + pkhtb r0, r6, pc, asr #1 │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adcs.w r0, r4, pc, asr #1 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + @ instruction: 0xeaac006f │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb3e006f │ │ │ │ - str r2, [r7, r4] │ │ │ │ + eors.w r0, r6, pc, asr #1 │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb2a006f │ │ │ │ - str r0, [r5, r4] │ │ │ │ + eor.w r0, r2, pc, asr #1 │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002afb00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -51160,15 +51162,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeabc006f │ │ │ │ + ands.w r0, r4, pc, asr #1 │ │ │ │ ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002afbf0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ @@ -51451,15 +51453,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afe00 │ │ │ │ + b.n 2afcb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002aff18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51542,15 +51544,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51571,15 +51573,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b01fc │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -52309,49 +52311,49 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #16] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b0bc4 │ │ │ │ + b.n 2b0a74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #912] @ (2b0b8c ) │ │ │ │ + ldr r0, [pc, #240] @ (2b08ec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blxns fp │ │ │ │ + bxns r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2b0b10 │ │ │ │ + b.n 2b09c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blxns r0 │ │ │ │ + mov ip, fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blxns r3 │ │ │ │ + mov ip, lr │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + add r2, lr │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + add lr, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + ble.n 2b0794 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r0, ip │ │ │ │ + bics r0, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + ble.n 2b073c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + add r6, fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sl, r1 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #20 │ │ │ │ + ble.n 2b0908 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r0, r2 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #2 │ │ │ │ + ble.n 2b08ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + muls r6, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b083c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52487,25 +52489,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b09c6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52533,36 +52535,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b0a42 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 2b0d48 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52636,21 +52638,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b0b88 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52680,31 +52682,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b0c0e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -53896,49 +53898,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #20] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2b17f8 │ │ │ │ + bcs.n 2b18a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #86 @ 0x56 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r2, #104 @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #252 @ 0xfc │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b193c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54073,24 +54075,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b1ad6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -54119,15 +54121,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b1b5a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 2b1e70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -54135,22 +54137,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -54226,21 +54228,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b1c9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -54271,33 +54273,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b1d28 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ vldr d7, [pc, #328] @ 2b1e70 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54485,19 +54487,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2a0cb0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2b1e36 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r3, r4} │ │ │ │ + stmia r6!, {r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b1f54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54577,15 +54579,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2044 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54670,15 +54672,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b213c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54764,15 +54766,15 @@ │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2238 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55112,26 +55114,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2b2520 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - stmia r0!, {r1, r5, r6} │ │ │ │ - lsls r7, r5, #1 │ │ │ │ + itte lt │ │ │ │ + lsllt r7, r5, #1 │ │ │ │ │ │ │ │ 002b25b0 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushlt {r4, r5, lr} │ │ │ │ + movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #204] @ (2b2690 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #204] @ (2b2694 ) │ │ │ │ add r0, pc │ │ │ │ @@ -55212,25 +55214,25 @@ │ │ │ │ b.n 2b2610 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1} │ │ │ │ + itte pl │ │ │ │ + lslpl r7, r5, #1 │ │ │ │ + ittt ne @ unpredictable │ │ │ │ + lslne r7, r5, #1 │ │ │ │ + strne r6, [r2, #84] @ 0x54 │ │ │ │ + lslne r1, r6, #3 │ │ │ │ + bkpt 0x00c4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - itte gt │ │ │ │ - lslgt r7, r5, #1 │ │ │ │ - strgt r6, [r2, #84] @ 0x54 │ │ │ │ - lslle r1, r6, #3 │ │ │ │ - ite vs │ │ │ │ - lslvs r7, r5, #1 │ │ │ │ │ │ │ │ 002b26a8 : │ │ │ │ - stmdbvc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #212] @ (2b2790 ) │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #212] @ (2b2794 ) │ │ │ │ @@ -55313,18 +55315,18 @@ │ │ │ │ b.n 2b270c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - itee eq │ │ │ │ - lsleq r7, r5, #1 │ │ │ │ - bkpt 0x00cc │ │ │ │ - lslne r7, r5, #1 │ │ │ │ + bkpt 0x0066 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + bkpt 0x0024 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b27a4 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -55437,17 +55439,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2b284e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b28e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55523,19 +55525,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b2940 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + cbnz r2, 2b2a3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r6, #32] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b29c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55610,17 +55612,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2b2a24 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #28] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2b2b10 │ │ │ │ + cbnz r4, 2b2ae6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbnz r4, 2b2b0c │ │ │ │ + cbnz r4, 2b2ae2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r4, [r1, #20] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2aa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55698,17 +55700,17 @@ │ │ │ │ b.n 2b2b04 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r5, #12] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r6 │ │ │ │ + rev16 r4, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + rev r4, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r4, [r4, #4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2b8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55785,17 +55787,17 @@ │ │ │ │ b.n 2b2bec │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, #0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r1 │ │ │ │ + cbnz r2, 2b2c80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbnz r4, 2b2ca6 │ │ │ │ + cbnz r4, 2b2c7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsh r4, [r0, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2c70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55873,19 +55875,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b2ccc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cbnz r4, 2b2d5a │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2b2d50 │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2d54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55986,17 +55988,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2b2e44 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r7, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb7ae │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r6, [r0, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2e78 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56100,17 +56102,17 @@ │ │ │ │ b.n 2b2f6e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r3, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2fa4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56190,15 +56192,15 @@ │ │ │ │ b.n 2b3022 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r5, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3084 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56280,15 +56282,15 @@ │ │ │ │ b.n 2b3112 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r7, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3174 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56410,23 +56412,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2b3330 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [r1, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cbz r4, 2b331a │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b32d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56548,23 +56550,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r4, [r6, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r0 │ │ │ │ + cbz r0, 2b3456 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsb r0, [r4, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cbz r4, 2b3468 │ │ │ │ + cbz r4, 2b343e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, r3, r0 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3440 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56658,19 +56660,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrsb r2, [r7, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r7, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3548 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56748,15 +56750,15 @@ │ │ │ │ b.n 2b35c6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r0, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r0, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3628 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56838,15 +56840,15 @@ │ │ │ │ b.n 2b36b6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r2, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3718 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56921,15 +56923,15 @@ │ │ │ │ b.n 2b3784 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r6, [r0, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b37e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57023,23 +57025,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a2c │ │ │ │ strh r6, [r4, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #864 @ 0x360 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r2, [r5, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b38f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57131,23 +57133,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ strh r2, [r3, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r6, [r3, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r3, sp, #384 @ 0x180 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3a00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57240,25 +57242,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a2c │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r2, [r0, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57350,23 +57352,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a2c │ │ │ │ str r2, [r7, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r1, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3c20 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57455,21 +57457,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 288a2c │ │ │ │ ldr r7, [pc, #440] @ (2b3ec4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [pc, #984] @ (2b40f0 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3d20 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57563,19 +57565,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #360] @ (2b3f78 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #48] @ (2b3e48 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r7, pc, #440 @ (adr r7, 2b3fd4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 2b41a0 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 2b3f00 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3e24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57642,15 +57644,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r5, [pc, #424] @ (2b4084 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #528 @ (adr r7, 2b40f4 ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 2b4254 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #32] @ (2b3f08 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3ee8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57718,15 +57720,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmull.u q10, d31, d22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #768 @ (adr r6, 2b42a4 ) │ │ │ │ + add r6, pc, #96 @ (adr r6, 2b4004 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [pc, #272] @ (2b40b8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3fa8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57794,15 +57796,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r3, [pc, #920] @ (2b43f4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #0 @ (adr r6, 2b4064 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 2b41c4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2b4278 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4068 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57869,15 +57871,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r3, [pc, #152] @ (2b41b4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #256 @ (adr r5, 2b4224 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 2b4384 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #784] @ (2b4438 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4128 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57945,15 +57947,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d20, {d15-d17}, d22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #512 @ (adr r4, 2b43e4 ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 2b4544 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #16] @ (2b41f8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b41e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58021,15 +58023,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [pc, #664] @ (2b4534 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #768 @ (adr r3, 2b45a4 ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 2b4304 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #272] @ (2b43b8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b42a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58096,15 +58098,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [pc, #920] @ (2b46f4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #0 @ (adr r3, 2b4364 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2b44c4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #528] @ (2b4578 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4368 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58170,15 +58172,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff5998 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #336 @ (adr r2, 2b4570 ) │ │ │ │ + add r1, pc, #688 @ (adr r1, 2b46d0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #80] @ (2b4474 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ blxns r8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4428 : │ │ │ │ @@ -58246,15 +58248,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #592 @ (adr r1, 2b4730 ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 2b4890 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bxns sl │ │ │ │ lsls r1, r6, #3 │ │ │ │ bxns r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b44e8 : │ │ │ │ @@ -58319,15 +58321,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #848 @ (adr r0, 2b48e8 ) │ │ │ │ + add r0, pc, #176 @ (adr r0, 2b4648 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ mov ip, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ mov r4, r8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b45a0 : │ │ │ │ @@ -58397,15 +58399,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp lr, sp │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2b467c ) │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp ip, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4660 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58473,15 +58475,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabal.u q10, d15, d30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add ip, r9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4720 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58549,15 +58551,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r6, sp │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b47e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58624,15 +58626,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ bics r6, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ muls r4, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b48a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58695,15 +58697,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r6, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4954 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58766,15 +58768,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ tst r2, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ rors r0, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58836,15 +58838,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r2, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4ac0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58904,15 +58906,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4b70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58975,15 +58977,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ands r6, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4c28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59045,15 +59047,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #102 @ 0x66 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4cdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59113,15 +59115,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4d8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59184,15 +59186,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #146 @ 0x92 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4e4c : │ │ │ │ @@ -59254,15 +59256,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #214 @ 0xd6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4f04 : │ │ │ │ @@ -59324,15 +59326,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4fbc : │ │ │ │ @@ -59401,15 +59403,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5088 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59474,15 +59476,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r3, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5150 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59618,18 +59620,18 @@ │ │ │ │ nop │ │ │ │ subs r1, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #94 @ 0x5e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vst1.8 @ instruction: 0xf98c005e │ │ │ │ - vld1.8 @ instruction: 0xf9a8005e │ │ │ │ + str??.w r0, [r4, #94] @ 0x5e │ │ │ │ + vst4.16 {d0-d3}, [r0 :64], lr │ │ │ │ │ │ │ │ 002b52d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #204] @ (2b53ac ) │ │ │ │ @@ -59709,18 +59711,18 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ subs r0, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #102 @ 0x66 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb.w r0, [r6, #94] @ 0x5e │ │ │ │ - ldrh.w r0, [r2, #94] @ 0x5e │ │ │ │ + @ instruction: 0xf7ee005e │ │ │ │ + strb.w r0, [sl, lr, lsl #1] │ │ │ │ │ │ │ │ 002b53c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -59783,15 +59785,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff37c4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r7, #106 @ 0x6a │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59855,15 +59857,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r7, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, #166 @ 0xa6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5548 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59927,15 +59929,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r5, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60000,15 +60002,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabal.u , d31, d0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r5, #38 @ 0x26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b56c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60072,15 +60074,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, #102 @ 0x66 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5788 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60144,15 +60146,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r4, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r3, #166 @ 0xa6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60219,15 +60221,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff3344 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5910 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60294,15 +60296,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b59d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60366,15 +60368,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r1, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5a98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60441,15 +60443,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #246 @ 0xf6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5b64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60514,15 +60516,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r0, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r6, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5c2c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60655,18 +60657,18 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mrc 0, 5, r0, cr14, cr14, {2} │ │ │ │ - mrc 0, 6, r0, cr10, cr14, {2} │ │ │ │ + mrc 0, 0, r0, cr6, cr14, {2} │ │ │ │ + mrc 0, 1, r0, cr2, cr14, {2} │ │ │ │ │ │ │ │ 002b5d9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #200] @ (2b5e74 ) │ │ │ │ @@ -60745,18 +60747,18 @@ │ │ │ │ nop │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #158 @ 0x9e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldcl 0, cr0, [r0, #376] @ 0x178 │ │ │ │ - stcl 0, cr0, [ip, #376]! @ 0x178 │ │ │ │ + stc 0, cr0, [r8, #-376]! @ 0xfffffe88 │ │ │ │ + stcl 0, cr0, [r4, #-376] @ 0xfffffe88 │ │ │ │ │ │ │ │ 002b5e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60816,15 +60818,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #158 @ 0x9e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5f40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60887,15 +60889,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5ff8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60957,15 +60959,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b60ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61025,15 +61027,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #226 @ 0xe2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #124 @ 0x7c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b615c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61099,15 +61101,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #210 @ 0xd2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61172,15 +61174,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d18, {d15-d16}, d24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b62e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61244,15 +61246,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r0, #78 @ 0x4e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b63a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61316,15 +61318,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61379,15 +61381,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61442,15 +61444,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #136 @ 0x88 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r6, #54 @ 0x36 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b65a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61514,15 +61516,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #238 @ 0xee │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6650 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61585,15 +61587,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #62 @ 0x3e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6700 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61656,15 +61658,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b67b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61725,15 +61727,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #23] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6860 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61796,15 +61798,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6910 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61867,15 +61869,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r6, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b69c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61936,15 +61938,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r1, #206 @ 0xce │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #116 @ 0x74 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6a70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62005,15 +62007,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r0, #196 @ 0xc4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6b20 : │ │ │ │ @@ -62076,15 +62078,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, #92 @ 0x5c │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r0, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6bd0 : │ │ │ │ @@ -62143,15 +62145,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r5, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r4, r4, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6c78 : │ │ │ │ @@ -62217,15 +62219,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r2, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r7, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6d28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62288,15 +62290,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r1, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6dd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62359,15 +62361,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6e88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62428,15 +62430,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, r0, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r5, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62496,15 +62498,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r2, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r6, r7, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6fe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62563,15 +62565,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r5, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r2, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7088 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62630,15 +62632,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r0, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r7, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r5, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7130 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62696,15 +62698,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r3, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r2, r0, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b71d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62763,15 +62765,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r6, r6, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62830,15 +62832,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r1, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r0, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r6, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62896,15 +62898,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r4, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, r1, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b73d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62963,15 +62965,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7480 : │ │ │ │ @@ -63030,15 +63032,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b752c : │ │ │ │ @@ -63096,15 +63098,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r4, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b75d8 : │ │ │ │ @@ -63170,15 +63172,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r6, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r0, #21 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7698 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63241,15 +63243,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r6, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r7, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7758 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63360,15 +63362,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r2, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63427,15 +63429,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r4, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7940 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63493,15 +63495,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r6, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b79f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63561,15 +63563,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r0, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7aa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63628,15 +63630,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r2, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7b50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63694,15 +63696,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r7, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r4, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7c00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63764,15 +63766,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7cb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63834,15 +63836,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7d70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63900,15 +63902,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + str r2, [r2, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r0, #23 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7e20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63972,15 +63974,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #21 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r7, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7ee0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64043,15 +64045,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r6, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7fa0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64162,15 +64164,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r2, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b80c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64229,15 +64231,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r5, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8170 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64296,15 +64298,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r0, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8218 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64362,15 +64364,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r2, r3, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b82c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64431,15 +64433,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r6, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8370 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64499,15 +64501,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8420 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64566,15 +64568,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r2, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b84d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64632,15 +64634,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8580 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64735,15 +64737,15 @@ │ │ │ │ b.n 2b865c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r1, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r7] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r7, #21 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8698 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64838,15 +64840,15 @@ │ │ │ │ b.n 2b8772 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r6, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r4, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b87ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64941,15 +64943,15 @@ │ │ │ │ b.n 2b8886 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r4, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r2, r2, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b88c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65033,15 +65035,15 @@ │ │ │ │ bne.n 2b8912 │ │ │ │ b.n 2b8982 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r1, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r2, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b89bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65124,15 +65126,15 @@ │ │ │ │ b.n 2b8a76 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r2, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r2, r4, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8ab0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65215,15 +65217,15 @@ │ │ │ │ b.n 2b8b6a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r1, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8ba4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65305,15 +65307,15 @@ │ │ │ │ bne.n 2b8bf0 │ │ │ │ b.n 2b8c5e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vshr.u64 q8, q8, #22 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ vqadd.u64 q8, q13, q8 │ │ │ │ │ │ │ │ 002b8c98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65331,15 +65333,15 @@ │ │ │ │ cbnz r2, 2b8d06 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2b8d06 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2b8d06 │ │ │ │ - bl 8a3d7c │ │ │ │ + bl 8a3cc4 │ │ │ │ ldr r2, [pc, #240] @ (2b8dd4 ) │ │ │ │ ldr r3, [pc, #236] @ (2b8dd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65416,15 +65418,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ b.n 2b8ce0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 7, r0, cr2, cr0, {7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 6, r0, cr0, cr0, {7} │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b8ddc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2b8c98 │ │ │ │ @@ -65454,15 +65456,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2b8e5a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2b8e5a │ │ │ │ - bl 8a3d7c │ │ │ │ + bl 8a3cc4 │ │ │ │ ldr r2, [pc, #204] @ (2b8f04 ) │ │ │ │ ldr r3, [pc, #200] @ (2b8f00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65529,15 +65531,15 @@ │ │ │ │ b.n 2b8e34 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r8, #960] @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [ip, #-960]! @ 0xfffffc40 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b8f0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65626,15 +65628,15 @@ │ │ │ │ b.n 2b8f42 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], {240} @ 0xf0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 15, r0, lr, cr0 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b9018 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65723,15 +65725,15 @@ │ │ │ │ b.n 2b904e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb7800f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb5200f0 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b9124 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65748,15 +65750,15 @@ │ │ │ │ cbnz r2, 2b9190 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2b9190 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2b9190 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ ldr r2, [pc, #244] @ (2b9264 ) │ │ │ │ ldr r3, [pc, #240] @ (2b9260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65836,15 +65838,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ b.n 2b916c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa6600f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa3400f0 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b926c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65949,15 +65951,15 @@ │ │ │ │ b.n 2b92ac │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vld4. {d0-d3}, [r2 :256], r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r4, #240] @ 0xf0 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b93ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66062,15 +66064,15 @@ │ │ │ │ b.n 2b93ec │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7e200f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7b400f0 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b94ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66086,15 +66088,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2b9550 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2b9550 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ ldr r2, [pc, #208] @ (2b9600 ) │ │ │ │ ldr r3, [pc, #204] @ (2b95fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66164,15 +66166,15 @@ │ │ │ │ b.n 2b952c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subw r0, r0, #2288 @ 0x8f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf67400f0 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + ldr r7, [pc, #416] @ (2b97a8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b9608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66265,15 +66267,15 @@ │ │ │ │ b.n 2b9642 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf58800f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, lr, #7864320 @ 0x780000 │ │ │ │ - ldr r6, [pc, #1008] @ (2b9b0c ) │ │ │ │ + ldr r6, [pc, #336] @ (2b986c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b971c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66366,15 +66368,15 @@ │ │ │ │ b.n 2b9756 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orns r0, r4, #7864320 @ 0x780000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, sl, #7864320 @ 0x780000 │ │ │ │ - ldr r5, [pc, #928] @ (2b9bd0 ) │ │ │ │ + ldr r5, [pc, #256] @ (2b9930 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b9830 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66466,15 +66468,15 @@ │ │ │ │ bne.n 2b9886 │ │ │ │ b.n 2b990c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf35c00f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #80] @ (2b9994 ) │ │ │ │ + ldr r4, [pc, #432] @ (2b9af4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ movt r0, #49392 @ 0xc0f0 │ │ │ │ │ │ │ │ 002b9948 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -67089,15 +67091,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2b9f60 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldcl 0, cr0, [r2], #-960 @ 0xfffffc40 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r6 │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xebe200f0 │ │ │ │ │ │ │ │ 002ba010 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67166,15 +67168,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2ba07e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ sbcs.w r0, ip, r0, ror #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, sl │ │ │ │ + add ip, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add.w r0, r4, r0, ror #3 │ │ │ │ │ │ │ │ 002ba0ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67243,15 +67245,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2ba15a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeaa000f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bic.w r0, r8, r0, ror #3 │ │ │ │ │ │ │ │ 002ba1c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67319,15 +67321,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 2ba208 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bics r6, r4 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrd r0, r0, [r8, #-960] @ 0x3c0 │ │ │ │ │ │ │ │ 002ba29c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67384,15 +67386,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r0], #960 @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r5 │ │ │ │ + negs r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia.w lr, {r4, r5, r6, r7} │ │ │ │ │ │ │ │ 002ba34c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67449,15 +67451,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strex r0, r0, [r0, #960] @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r7 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba3d8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba3fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67516,15 +67518,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba3c0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r1 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba328 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba4ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67542,15 +67544,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2ba50e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2ba50e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2ba50e │ │ │ │ - bl 8a3d6c │ │ │ │ + bl 8a3cb4 │ │ │ │ ldr r2, [pc, #184] @ (2ba5a4 ) │ │ │ │ ldr r3, [pc, #180] @ (2ba5a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67612,15 +67614,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ b.n 2ba360 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba318 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - eors r0, r5 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba5ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67699,15 +67701,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba254 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba208 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r7, #184 @ 0xb8 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba69c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67786,15 +67788,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba164 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba118 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba78c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67809,15 +67811,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2ba7e8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2ba7e8 │ │ │ │ - bl 8a3d6c │ │ │ │ + bl 8a3cb4 │ │ │ │ ldr r2, [pc, #168] @ (2ba86c ) │ │ │ │ ldr r3, [pc, #160] @ (2ba868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67871,15 +67873,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba068 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bb02c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba874 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67946,15 +67948,15 @@ │ │ │ │ nop │ │ │ │ b.n 2baf60 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2baf1c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba934 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68021,15 +68023,15 @@ │ │ │ │ nop │ │ │ │ b.n 2baea0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bae5c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba9f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68045,15 +68047,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2baa54 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2baa54 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2baa54 │ │ │ │ - bl 8a3b70 │ │ │ │ + bl 8a3ab8 │ │ │ │ ldr r2, [pc, #188] @ (2baaf0 ) │ │ │ │ ldr r3, [pc, #184] @ (2baaec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68117,15 +68119,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ b.n 2bae1c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2badd4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002baaf8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68207,15 +68209,15 @@ │ │ │ │ nop │ │ │ │ b.n 2bad10 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bacbc │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002babf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68297,15 +68299,15 @@ │ │ │ │ nop │ │ │ │ svc 158 @ 0x9e │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ svc 112 @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bace8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68320,15 +68322,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bad42 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bad42 │ │ │ │ - bl 8a3b70 │ │ │ │ + bl 8a3ab8 │ │ │ │ ldr r2, [pc, #172] @ (2badcc ) │ │ │ │ ldr r3, [pc, #164] @ (2badc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68384,15 +68386,15 @@ │ │ │ │ nop │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ udf #130 @ 0x82 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002badd4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68462,15 +68464,15 @@ │ │ │ │ nop │ │ │ │ ble.n 2bae08 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2badbc │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bae9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68540,15 +68542,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 2baf40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2baef4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + adds r6, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002baf64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68625,15 +68627,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bafa8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bgt.n 2bb0a0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2baf8c │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb058 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -68724,15 +68726,15 @@ │ │ │ │ b.n 2bb0bc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2bb164 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb098 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb150 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68791,15 +68793,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2bb26c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb1d4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb200 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68858,15 +68860,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2bb1bc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb324 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb2b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68925,15 +68927,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 2bb30c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb274 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb360 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69496,15 +69498,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + cmp r5, #36 @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2bb80c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2bb8c4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69599,15 +69601,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcs.n 2bbaf8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bb9b0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69702,15 +69704,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ bne.n 2bbbe4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2bba9c │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69805,15 +69807,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ beq.n 2bbcd0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r3, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69908,15 +69910,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r2, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70011,15 +70013,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r6!, {r3, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70114,15 +70116,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r5!, {r2, r4} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70217,15 +70219,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r4!, {} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r4, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70623,23 +70625,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a2c │ │ │ │ ldmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r1, #216 @ 0xd8 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r7!, {r1, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc490 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70739,23 +70741,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r0, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r6!, {r1, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc5b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70856,25 +70858,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #10 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r5!, {r4, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r5!, {r2, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r0, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc6d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70974,23 +70976,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a2c │ │ │ │ stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r4!, {r2, r3, r4} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc7f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71085,21 +71087,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 288a2c │ │ │ │ stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r1, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r3!, {} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r2, r7, #3 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc908 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71193,17 +71195,17 @@ │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmia r2!, {r1} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bca10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71440,25 +71442,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2bccf4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r2, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r3, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r1, r4 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bccf8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71631,31 +71633,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -71793,33 +71795,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd13a │ │ │ │ lsls r0, r6, #3 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bd0dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -72054,25 +72056,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2bd3c0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - asrs r2, r6, #18 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r5, #3] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bd3c4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72163,59 +72165,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -72236,38 +72238,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -72323,33 +72325,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -72409,53 +72411,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 2bd81c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xb7b4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72506,15 +72508,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -73030,33 +73032,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 288a2c │ │ │ │ cbz r2, 2bde66 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bde90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -73143,58 +73145,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -73218,42 +73220,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73310,33 +73312,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73398,44 +73400,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2be2d4 │ │ │ │ ... │ │ │ │ add r4, sp, #904 @ 0x388 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73493,15 +73495,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73683,17 +73685,16 @@ │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #816 @ (adr r6, 2be8d8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - lsls r7, r5, #1 │ │ │ │ - str r0, [r1, #100] @ 0x64 │ │ │ │ + vmla.i32 q0, q2, d14[1] │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be5b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -73754,15 +73755,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #872 @ (adr r5, 2be9c8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vrev64.16 q8, q15 │ │ │ │ + vhadd.u8 q8, q6, q15 │ │ │ │ add r5, pc, #440 @ (adr r5, 2be824 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be66c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -73827,15 +73828,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q8, q7, q15 │ │ │ │ + cdp2 0, 10, cr0, cr6, cr14, {3} │ │ │ │ add r5, pc, #80 @ (adr r5, 2be77c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r4, pc, #672 @ (adr r4, 2be9d0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be730 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -73864,18 +73865,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 6, cr0, cr10, cr14, {3} │ │ │ │ - str r4, [r0, #76] @ 0x4c │ │ │ │ + stc2l 0, cr0, [r2, #440] @ 0x1b8 │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be78c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73901,18 +73902,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 0, cr0, cr14, cr14, {3} │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + stc2l 0, cr0, [r6, #-440]! @ 0xfffffe48 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be7e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73941,18 +73942,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be84c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r6, #440]! @ 0x1b8 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + ldc2l 0, cr0, [lr], #440 @ 0x1b8 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be850 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73985,18 +73986,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2be8c0 ) │ │ │ │ ldr r0, [pc, #20] @ (2be8c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - stc2 0, cr0, [ip, #-440]! @ 0xfffffe48 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + stc2 0, cr0, [r4], {110} @ 0x6e │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be8c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74017,18 +74018,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2be90c ) │ │ │ │ ldr r0, [pc, #20] @ (2be910 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - stc2l 0, cr0, [r0], #440 @ 0x1b8 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + ldc2 0, cr0, [r8], #-440 @ 0xfffffe48 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be914 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -75001,16 +75002,16 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2bf1d6 │ │ │ │ b.n 2bf10a │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ - movw r0, #32878 @ 0x806e │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + sub.w r0, r0, #110 @ 0x6e │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf3c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75311,21 +75312,21 @@ │ │ │ │ bne.n 2bf6b4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 2bf736 │ │ │ │ str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r6, #110 @ 0x6e │ │ │ │ - bics.w r0, r8, #110 @ 0x6e │ │ │ │ + vmla.i32 d16, d14, d14[1] │ │ │ │ + vmla.i16 d0, d0, d6[3] │ │ │ │ str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - vhadd.s32 q0, q5, q15 │ │ │ │ - cdp 0, 14, cr0, cr6, cr14, {3} │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + cdp 0, 8, cr0, cr2, cr14, {3} │ │ │ │ + cdp 0, 3, cr0, cr14, cr14, {3} │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf738 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75399,15 +75400,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (2bf83c ) │ │ │ │ ldr r1, [pc, #76] @ (2bf840 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2bf812 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -75422,23 +75423,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adc.w r0, r0, #15597568 @ 0xee0000 │ │ │ │ - ldr r2, [pc, #632] @ (2bfab8 ) │ │ │ │ + eors.w r0, r8, #15597568 @ 0xee0000 │ │ │ │ + ldr r1, [pc, #984] @ (2bfc18 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2bf850 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ b.n 2bfd3c │ │ │ │ lsls r5, r7, #1 │ │ │ │ │ │ │ │ 002bf854 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75446,108 +75447,108 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2bf8ac ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7307e8 │ │ │ │ + bl 730730 │ │ │ │ ldr.w ip, [pc, #56] @ 2bf8b0 │ │ │ │ ldr r2, [pc, #56] @ (2bf8b4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2bf8b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf4b6006e │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + and.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ + strb r0, [r4, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bf8bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 5b69a0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #44] @ 2bf904 │ │ │ │ ldr r2, [pc, #44] @ (2bf908 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2bf90c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - orrs.w r0, r6, #15597568 @ 0xee0000 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + @ instruction: 0xf3ae006e │ │ │ │ + strb r0, [r0, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bf910 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5b6a84 │ │ │ │ bl 294988 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73072c │ │ │ │ + bl 730674 │ │ │ │ cbz r0, 2bf978 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2bf990 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2bf964 │ │ │ │ ldr r0, [pc, #64] @ (2bf994 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730934 │ │ │ │ + b.w 73087c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75559,21 +75560,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - @ instruction: 0xf3b4006e │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + @ instruction: 0xf30c006e │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf9a4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2bf9b2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75589,25 +75590,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 5b69a0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #80] @ (2bfa2c ) │ │ │ │ ldr r2, [pc, #84] @ (2bfa30 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2bfa34 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2bfa08 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2bfa08 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75627,96 +75628,96 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf356006e │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + subw r0, lr, #110 @ 0x6e │ │ │ │ + strh r6, [r7, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bfa38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5b69a0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #60] @ 2bfa90 │ │ │ │ ldr r2, [pc, #60] @ (2bfa94 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2bfa98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2bfa7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf2d8006e │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + @ instruction: 0xf230006e │ │ │ │ + strh r2, [r0, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bfa9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 5b69a0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #60] @ 2bfaf4 │ │ │ │ ldr r2, [pc, #60] @ (2bfaf8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2bfafc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2bfae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf274006e │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + rsb r0, ip, #110 @ 0x6e │ │ │ │ + strh r6, [r3, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2bfb14 ) │ │ │ │ ldr r2, [pc, #20] @ (2bfb18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2bfb1c ) │ │ │ │ @@ -75724,22 +75725,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #760] @ (2bfe18 ) │ │ │ │ + ldr r5, [pc, #88] @ (2bfb78 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2bfb2c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 874d28 │ │ │ │ + b.w 874c70 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #672] @ (2bfdd0 ) │ │ │ │ + ldr r5, [pc, #0] @ (2bfb30 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -75812,26 +75813,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 884c4c │ │ │ │ + bl 884b94 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 288d54 │ │ │ │ blx 2898a8 │ │ │ │ ldr r1, [pc, #104] @ (2bfc78 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2bfc7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ b.n 2bfbc8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2bfbae │ │ │ │ ldr r4, [pc, #92] @ (2bfc80 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (2bfc84 ) │ │ │ │ ldr r1, [pc, #92] @ (2bfc88 ) │ │ │ │ @@ -75856,39 +75857,39 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [pc, #60] @ (2bfca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ blx 28ae40 │ │ │ │ str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r4, #110 @ 0x6e │ │ │ │ - b.n 2bf7f4 │ │ │ │ + adds.w r0, ip, #110 @ 0x6e │ │ │ │ + b.n 2bf6a4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, pc, #832 @ (adr r1, 2bffc4 ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 2bfd24 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sub.w r0, sl, #110 @ 0x6e │ │ │ │ - str r2, [r0, r7] │ │ │ │ + add.w r0, r2, #110 @ 0x6e │ │ │ │ + str r2, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf194006e │ │ │ │ - str r4, [r5, r6] │ │ │ │ + @ instruction: 0xf0ec006e │ │ │ │ + str r4, [r0, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf182006e │ │ │ │ - str r2, [r3, r6] │ │ │ │ + @ instruction: 0xf0da006e │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2bfe50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -75991,58 +75992,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 864c90 │ │ │ │ + bl 864bd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bfd4e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 289374 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfe3a │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2bfe78 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r0, [pc, #168] @ (2bfe7c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ b.n 2bfd5c │ │ │ │ ldr r3, [pc, #160] @ (2bfe80 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2bfe84 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2bfe88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #1 │ │ │ │ b.n 2bfd7c │ │ │ │ ldr r3, [pc, #144] @ (2bfe8c ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2bfe90 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2bfe94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2bfdf6 │ │ │ │ movs r0, #20 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -76065,45 +76066,45 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 2bfdc8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r4, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - orn r0, lr, #14811136 @ 0xe20000 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + @ instruction: 0xf3c60062 │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vext.8 q8, q0, q15, #0 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + vhadd.s8 q8, q4, q15 │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + ldr r7, [pc, #376] @ (2c0004 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vmla.i16 d16, d4, d6[3] │ │ │ │ - str r6, [r0, r4] │ │ │ │ + vhadd.s32 q0, q6, q15 │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #936] @ (2c0240 ) │ │ │ │ + ldr r7, [pc, #264] @ (2bffa0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmdb r8, {r3, r5, r6} │ │ │ │ - str r2, [r6, r3] │ │ │ │ + ldrd r0, r0, [r0], #-416 @ 0x1a0 │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -76126,15 +76127,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2bfb30 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 874d28 │ │ │ │ + b.w 874c70 │ │ │ │ ldr r3, [pc, #40] @ (2bff20 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (2bff24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (2bff28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -76145,20 +76146,20 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #152] @ (2bffb8 ) │ │ │ │ + ldr r6, [pc, #504] @ (2c0118 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cdp 0, 13, cr0, cr8, cr14, {3} │ │ │ │ - str r6, [r6, r1] │ │ │ │ + cdp 0, 3, cr0, cr0, cr14, {3} │ │ │ │ + ldr r7, [pc, #824] @ (2c0260 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #952] @ (2c02e4 ) │ │ │ │ + ldr r6, [pc, #280] @ (2c0044 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bff2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76195,15 +76196,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 8813b0 │ │ │ │ + bl 8812f8 │ │ │ │ cbz r0, 2bffd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -76219,18 +76220,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl, #440]! @ 0x1b8 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + ldcl 0, cr0, [r2, #-440] @ 0xfffffe48 │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [pc, #64] @ (2c0044 ) │ │ │ │ + ldr r5, [pc, #416] @ (2c01a4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0004 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76247,31 +76248,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2c00a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2c00a4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87b6d4 │ │ │ │ + bl 87b61c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 87d734 │ │ │ │ + bl 87d67c │ │ │ │ cbz r0, 2c008e │ │ │ │ ldr r3, [pc, #92] @ (2c00a8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2c00ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87d104 │ │ │ │ + bl 87d04c │ │ │ │ mov r0, r5 │ │ │ │ - bl 87d4ac │ │ │ │ + bl 87d3f4 │ │ │ │ ldr r2, [pc, #72] @ (2c00b0 ) │ │ │ │ ldr r3, [pc, #52] @ (2c009c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76288,15 +76289,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r1, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #424] @ (2c024c ) │ │ │ │ + ldr r6, [pc, #776] @ (2c03ac ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r4, #26] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r5, [pc, #720] @ (2c037c ) │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ ldrh r4, [r7, #24] │ │ │ │ @@ -76374,27 +76375,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2bfb30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874d28 │ │ │ │ + b.w 874c70 │ │ │ │ bne.n 2c01f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrh r0, [r3, #22] │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47e6 │ │ │ │ + bx r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r4, [pc, #600] @ (2c03f0 ) │ │ │ │ + ldr r3, [pc, #952] @ (2c0550 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0198 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76444,15 +76445,15 @@ │ │ │ │ beq.w 2c04c0 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 884be8 │ │ │ │ + bl 884b30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 28aa14 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76551,15 +76552,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c0462 │ │ │ │ ldr r1, [pc, #464] @ (2c0524 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 874d28 │ │ │ │ + bl 874c70 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c0210 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c0212 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76572,18 +76573,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 884c4c │ │ │ │ + bl 884b94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #396] @ (2c0534 ) │ │ │ │ ldr r3, [pc, #348] @ (2c0504 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76609,15 +76610,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28ac2c │ │ │ │ b.n 2c0396 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76627,43 +76628,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2c054c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c03f4 │ │ │ │ ldr r2, [pc, #300] @ (2c0550 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (2c0554 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (2c0558 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c03f4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 2898a8 │ │ │ │ ldr r3, [pc, #276] @ (2c055c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (2c0560 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (2c0564 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c03f4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (2c0568 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76673,21 +76674,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (2c0570 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 2c04c4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 874d28 │ │ │ │ + bl 874c70 │ │ │ │ b.n 2c039e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (2c0574 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76695,25 +76696,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (2c0578 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (2c057c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c03f4 │ │ │ │ movs r7, #0 │ │ │ │ b.n 2c039e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c00b4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 874d28 │ │ │ │ + bl 874c70 │ │ │ │ b.n 2c039e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 2c02b6 │ │ │ │ ldr r3, [pc, #152] @ (2c0580 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (2c0584 ) │ │ │ │ ldr r1, [pc, #156] @ (2c0588 ) │ │ │ │ @@ -76729,67 +76730,67 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #14] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #416] @ (2c06b4 ) │ │ │ │ + ldr r4, [pc, #768] @ (2c0814 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #600] @ (2c0770 ) │ │ │ │ + ldr r4, [pc, #952] @ (2c08d0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #344] @ (2c067c ) │ │ │ │ + ldr r2, [pc, #696] @ (2c07dc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #608] @ (2c0788 ) │ │ │ │ + ldr r1, [pc, #960] @ (2c08e8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orrs.w r0, r6, lr, asr #1 │ │ │ │ - ldr r4, [pc, #112] @ (2c05a0 ) │ │ │ │ + @ instruction: 0xe9ae006e │ │ │ │ + ldr r3, [pc, #464] @ (2c0700 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #432] @ (2c06e4 ) │ │ │ │ + ldr r1, [pc, #784] @ (2c0844 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrd r0, r0, [r8, #440]! @ 0x1b8 │ │ │ │ - ldr r3, [pc, #760] @ (2c0838 ) │ │ │ │ + ldrd r0, r0, [r0, #-440] @ 0x1b8 │ │ │ │ + ldr r3, [pc, #88] @ (2c0598 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #56] @ (2c057c ) │ │ │ │ + ldr r1, [pc, #408] @ (2c06dc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #808] @ (2c0870 ) │ │ │ │ + ldr r4, [pc, #136] @ (2c05d0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strd r0, r0, [r4, #440] @ 0x1b8 │ │ │ │ - ldr r1, [pc, #880] @ (2c08c0 ) │ │ │ │ + ldmdb ip, {r1, r2, r3, r5, r6} │ │ │ │ + ldr r1, [pc, #208] @ (2c0620 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #688] @ (2c0804 ) │ │ │ │ + ldr r3, [pc, #16] @ (2c0564 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe9a6006e │ │ │ │ - ldr r1, [pc, #760] @ (2c0854 ) │ │ │ │ + ldrd r0, r0, [lr], #440 @ 0x1b8 │ │ │ │ + ldr r1, [pc, #88] @ (2c05b4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #856] @ (2c08b8 ) │ │ │ │ + ldr r3, [pc, #184] @ (2c0618 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #656] @ (2c07f4 ) │ │ │ │ + ldr r0, [pc, #1008] @ (2c0954 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe980006e │ │ │ │ - ldr r4, [pc, #816] @ (2c089c ) │ │ │ │ + @ instruction: 0xe8d8006e │ │ │ │ + ldr r4, [pc, #144] @ (2c05fc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strd r0, r0, [r2, #-440]! @ 0x1b8 │ │ │ │ - ldr r1, [pc, #488] @ (2c075c ) │ │ │ │ + ldmia.w sl!, {r1, r2, r3, r5, r6} │ │ │ │ + ldr r0, [pc, #840] @ (2c08bc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #752] @ (2c0868 ) │ │ │ │ + ldr r3, [pc, #80] @ (2c05c8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmdb r4!, {r1, r2, r3, r5, r6} │ │ │ │ - ldr r1, [pc, #240] @ (2c0670 ) │ │ │ │ + ldrd r0, r0, [ip], #-440 @ 0x1b8 │ │ │ │ + ldr r0, [pc, #592] @ (2c07d0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strd r0, r0, [ip], #440 @ 0x1b8 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + strex r0, r0, [r4, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #8] @ (2c0594 ) │ │ │ │ + ldr r0, [pc, #360] @ (2c06f4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c058c : │ │ │ │ uxth r2, r0 │ │ │ │ push {lr} │ │ │ │ adds r3, r2, r1 │ │ │ │ uxth r3, r3 │ │ │ │ @@ -77890,15 +77891,15 @@ │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87e7fc │ │ │ │ + bl 87e744 │ │ │ │ ldr r2, [pc, #48] @ (2c10e0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c10dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77958,19 +77959,19 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #16] @ (2c1158 ) │ │ │ │ ldr r0, [pc, #16] @ (2c115c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bgt.n 2c114c │ │ │ │ + bgt.n 2c11fc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ands r0, r7 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - eors r6, r2 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -78024,15 +78025,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 896be4 │ │ │ │ + bl 896b2c │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c11be │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c1214 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78060,15 +78061,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2c11a4 │ │ │ │ + bgt.n 2c1254 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r4, [r1, #6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c1254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78124,15 +78125,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 897324 │ │ │ │ + bl 89726c │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c12b2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c1308 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78160,15 +78161,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2c12b0 │ │ │ │ + blt.n 2c1360 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r0, [r3, #2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c1348 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78188,15 +78189,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 896a34 │ │ │ │ + bl 89697c │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c137c │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c13a0 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78231,15 +78232,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 8970f4 │ │ │ │ + bl 89703c │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c13e8 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c140c │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -79347,19 +79348,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2058 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79426,19 +79427,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c212c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79506,19 +79507,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2200 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79586,19 +79587,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r1, #24] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c22d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -79980,19 +79981,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bl 28b7c0 │ │ │ │ str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2718 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80041,19 +80042,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bl 28b7c0 │ │ │ │ str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r2, #106 @ 0x6a │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c27a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80065,32 +80066,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c2828 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #92] @ (2c282c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 86b3ac │ │ │ │ + bl 86b2f4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 8997d8 │ │ │ │ + bl 899720 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2c27f4 │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ ldr r2, [pc, #56] @ (2c2830 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80105,17 +80106,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c2834 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80129,40 +80130,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c28e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c28cc │ │ │ │ mov r1, sp │ │ │ │ - bl 8996e4 │ │ │ │ + bl 89962c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2c28c6 │ │ │ │ cbz r7, 2c2898 │ │ │ │ ldr r6, [pc, #108] @ (2c28e4 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c287a │ │ │ │ mov r0, r7 │ │ │ │ - bl 84ba60 │ │ │ │ + bl 84b9a8 │ │ │ │ ldr r2, [pc, #72] @ (2c28e8 ) │ │ │ │ ldr r3, [pc, #56] @ (2c28dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80172,32 +80173,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ b.n 2c289e │ │ │ │ ldr r0, [pc, #28] @ (2c28ec ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c2866 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r1, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002c28f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80212,15 +80213,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a1ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891dac │ │ │ │ + bl 891cf4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c2950 │ │ │ │ ldr r2, [pc, #108] @ (2c2998 ) │ │ │ │ ldr r3, [pc, #104] @ (2c2994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -80242,35 +80243,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 288a94 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 899050 │ │ │ │ + bl 898f98 │ │ │ │ b.n 2c2978 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 891ce8 │ │ │ │ + bl 891c30 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89907c │ │ │ │ + bl 898fc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2970 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ b.n 2c2928 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c29a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80285,15 +80286,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a1ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891dac │ │ │ │ + bl 891cf4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c2a04 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2c2a3e │ │ │ │ ldr r2, [pc, #156] @ (2c2a7c ) │ │ │ │ ldr r3, [pc, #152] @ (2c2a78 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80317,31 +80318,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 288a94 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 899050 │ │ │ │ + bl 898f98 │ │ │ │ b.n 2c2a2c │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 891ce8 │ │ │ │ + bl 891c30 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89907c │ │ │ │ + bl 898fc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2a24 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ b.n 2c29dc │ │ │ │ ldr r2, [pc, #68] @ (2c2a84 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 891d64 │ │ │ │ + bl 891cac │ │ │ │ ldr r2, [pc, #60] @ (2c2a88 ) │ │ │ │ ldr r3, [pc, #40] @ (2c2a78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80349,65 +80350,65 @@ │ │ │ │ bne.n 2c2a70 │ │ │ │ ldr r2, [pc, #44] @ (2c2a8c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 891d64 │ │ │ │ + b.w 891cac │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r2, [r5, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r6, [r2, #20] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r0, r1 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 28b0c0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2c2b20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #92] @ (2c2b28 ) │ │ │ │ ldr r1, [pc, #92] @ (2c2b2c ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #80] @ (2c2b30 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ ldr r1, [pc, #68] @ (2c2b34 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 289c40 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c2b12 │ │ │ │ @@ -80424,36 +80425,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2887d0 │ │ │ │ ldr.w r8, [pc, #20] @ 2c2b38 │ │ │ │ add r8, pc │ │ │ │ b.n 2c2ac4 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a5e8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80487,20 +80488,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c2c48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c2c2e │ │ │ │ mov r1, sp │ │ │ │ - bl 7f12b0 │ │ │ │ + bl 7f11f8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2c2c08 │ │ │ │ mov r0, r5 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #104] @ (2c2c4c ) │ │ │ │ ldr r3, [pc, #96] @ (2c2c44 ) │ │ │ │ @@ -80523,40 +80524,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2c2c50 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c2c10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 83f7ec │ │ │ │ + bl 83f734 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2c2bda │ │ │ │ ldr r1, [pc, #36] @ (2c2c54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 2c2be0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrsh r0, [r0, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r6, #46 @ 0x2e │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2c58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80570,42 +80571,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b590 │ │ │ │ + bl 86b4d8 │ │ │ │ ldr r1, [pc, #188] @ (2c2d48 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #180] @ (2c2d4c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #172] @ (2c2d50 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2c2cfc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733770 │ │ │ │ + bl 7336b8 │ │ │ │ cbz r0, 2c2d18 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 73261c │ │ │ │ + bl 732564 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #128] @ (2c2d54 ) │ │ │ │ ldr r3, [pc, #104] @ (2c2d40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80619,59 +80620,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 86c500 │ │ │ │ + bl 86c448 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c2ccc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f1470 │ │ │ │ + bl 7f13b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c2ccc │ │ │ │ ldr r2, [pc, #60] @ (2c2d58 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (2c2d5c ) │ │ │ │ ldr r1, [pc, #64] @ (2c2d60 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c2ccc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r6, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r6, [r1, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2d64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80684,26 +80685,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #168] @ (2c2e3c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7f14e4 │ │ │ │ + bl 7f142c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2c2df6 │ │ │ │ cbz r4, 2c2dbe │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c2e1a │ │ │ │ subs r3, #1 │ │ │ │ @@ -80726,25 +80727,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 86c754 │ │ │ │ + bl 86c69c │ │ │ │ b.n 2c2dbe │ │ │ │ movs r1, #1 │ │ │ │ - bl 86c6f4 │ │ │ │ + bl 86c63c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2c2e44 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 2888b0 │ │ │ │ b.n 2c2db2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2c2e48 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -80756,27 +80757,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r5, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #92 @ 0x5c │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2e54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80788,21 +80789,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (2c2efc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 2c2ece │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733770 │ │ │ │ + bl 7336b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2c2ee2 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 2c2ed6 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -80820,40 +80821,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c2e9e │ │ │ │ ldr r1, [pc, #44] @ (2c2f04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 2c2ea6 │ │ │ │ ldr r1, [pc, #36] @ (2c2f08 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 2c2ea6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r2, [r7, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r3, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2f0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80865,19 +80866,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c2f80 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 734b00 │ │ │ │ + bl 734a48 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #56] @ (2c2f84 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2f7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80896,15 +80897,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r6, [r2, r1] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c2f88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80918,19 +80919,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c2ffc ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 734bf0 │ │ │ │ + bl 734b38 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #56] @ (2c3000 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2ff8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80949,15 +80950,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r0, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4, #388]! @ 0x184 │ │ │ │ + ldmdb ip!, {r0, r5, r6} │ │ │ │ ldrh r2, [r3, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c3004 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c3016 │ │ │ │ movs r0, #0 │ │ │ │ @@ -80975,43 +80976,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 28a1ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891dac │ │ │ │ + bl 891cf4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730a10 │ │ │ │ + bl 730958 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c3074 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c3052 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2c3074 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 73072c │ │ │ │ + bl 730674 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c304e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 891d64 │ │ │ │ + bl 891cac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c3052 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 289e7c │ │ │ │ nop │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r2, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3084 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c3096 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81026,19 +81027,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 28a1ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891dac │ │ │ │ + bl 891cf4 │ │ │ │ ldr r0, [pc, #68] @ (2c3100 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7f12b0 │ │ │ │ + bl 7f11f8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c30f4 │ │ │ │ ldr r6, [pc, #56] @ (2c3104 ) │ │ │ │ add r6, pc │ │ │ │ b.n 2c30d4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -81049,29 +81050,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 288e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c30d0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 891d64 │ │ │ │ + bl 891cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c30d4 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 83f7ec │ │ │ │ + b.w 83f734 │ │ │ │ nop │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c3110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r1, sp, #920 @ 0x398 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81080,48 +81081,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (2c3178 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (2c317c ) │ │ │ │ ldr r1, [pc, #64] @ (2c3180 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (2c3184 ) │ │ │ │ ldr r3, [pc, #52] @ (2c3188 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r2, r3, r6, r7, pc} │ │ │ │ + pop {r2, r5, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81134,15 +81135,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2c31f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 2c31ce │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81153,26 +81154,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c31f4 ) │ │ │ │ ldr r4, [pc, #32] @ (2c31f8 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c31ba │ │ │ │ nop │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c31fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -81192,15 +81193,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2c33b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -81282,15 +81283,15 @@ │ │ │ │ blx 28b0b4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2c33c8 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c329e │ │ │ │ blx 289ed4 │ │ │ │ ldr r3, [pc, #160] @ (2c33cc ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2c33d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81298,15 +81299,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2c32c6 │ │ │ │ ldr r3, [pc, #136] @ (2c33d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -81314,15 +81315,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2c33c4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3254 │ │ │ │ ldr r0, [pc, #112] @ (2c33dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 2c3254 │ │ │ │ ldr r3, [pc, #104] @ (2c33e0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c32c0 │ │ │ │ @@ -81331,52 +81332,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c32c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2c33e4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c32c0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r6, [r0, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #86 @ 0x56 │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [r6, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r6, 2c3440 │ │ │ │ + cbnz r6, 2c3416 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #78 @ 0x4e │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r4, #15] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c3424 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81385,25 +81386,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2c342c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c31fc │ │ │ │ nop │ │ │ │ - revsh r6, r6 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3430 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81415,15 +81416,15 @@ │ │ │ │ cbz r1, 2c345c │ │ │ │ ldr r0, [pc, #40] @ (2c3474 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87bcb0 │ │ │ │ + b.w 87bbf8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (2c3478 ) │ │ │ │ add r0, pc │ │ │ │ bl 535c34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -81503,15 +81504,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c353c │ │ │ │ ldr r0, [pc, #112] @ (2c3594 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c353c │ │ │ │ ldr r3, [pc, #84] @ (2c3588 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c3556 │ │ │ │ movs r3, #1 │ │ │ │ @@ -81538,29 +81539,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c353a │ │ │ │ ldr r0, [pc, #40] @ (2c3598 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c353a │ │ │ │ ldrsb r2, [r1, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r0, sp, #792 @ 0x318 │ │ │ │ lsls r7, r7, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2c37a0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c359c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81634,15 +81635,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (2c36a0 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 87bce8 │ │ │ │ + bl 87bc30 │ │ │ │ b.n 2c35e6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c3660 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c35d4 │ │ │ │ ldr r3, [pc, #64] @ (2c36a4 ) │ │ │ │ @@ -81672,25 +81673,25 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ add r7, pc, #584 @ (adr r7, 2c38e4 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ strb r0, [r0, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r7, pc, #368 @ (adr r7, 2c3814 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - cbnz r4, 2c36b6 │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r7, #3 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r4, 2c36bc │ │ │ │ + @ instruction: 0xb87c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + adds r6, r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c36bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81756,15 +81757,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 2c376c │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 2c3750 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 87bcc8 │ │ │ │ + b.w 87bc10 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -81894,19 +81895,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c38b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c38bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r4, #0 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r2, r7, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c38c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81951,15 +81952,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 535884 │ │ │ │ cbz r0, 2c395c │ │ │ │ ldr r0, [pc, #120] @ (2c39a4 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 87bce8 │ │ │ │ + bl 87bc30 │ │ │ │ ldr r2, [pc, #112] @ (2c39a8 ) │ │ │ │ ldr r3, [pc, #92] @ (2c3994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -81986,15 +81987,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2c39b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c38f6 │ │ │ │ ldr r0, [pc, #60] @ (2c39b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c38f6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, r3] │ │ │ │ @@ -82013,15 +82014,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r4, pc, #288 @ (adr r4, 2c3ad0 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #0 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r1, 2c39fe │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2c3a0c ) │ │ │ │ @@ -82106,21 +82107,21 @@ │ │ │ │ b.n 2c3a60 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3aa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r0, pc, #1000 @ (adr r0, 2c3e90 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c3ab4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ nop │ │ │ │ add r0, pc, #952 @ (adr r0, 2c3e70 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82133,51 +82134,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2c3b20 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 732c58 │ │ │ │ + bl 732ba0 │ │ │ │ ldr r3, [pc, #60] @ (2c3b24 ) │ │ │ │ ldr r2, [pc, #64] @ (2c3b28 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2c3b2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r6, [r2, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c3b38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac98 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + b.w 87abe0 │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -82236,25 +82237,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c3bac │ │ │ │ ldr r0, [pc, #24] @ (2c3bec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c3bac │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -82292,26 +82293,26 @@ │ │ │ │ bne.n 2c3c2c │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 2c3c80 │ │ │ │ movs r0, #0 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr r3, [pc, #56] @ (2c3cbc ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3c58 │ │ │ │ ldr r3, [pc, #48] @ (2c3cc0 ) │ │ │ │ @@ -82323,29 +82324,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c3c58 │ │ │ │ ldr r0, [pc, #36] @ (2c3cc8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c3c58 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 2c3c4c │ │ │ │ ldr r7, [pc, #616] @ (2c3f24 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -82370,15 +82371,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3cfc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82395,80 +82396,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2c3df8 ) │ │ │ │ ldr r2, [pc, #100] @ (2c3dfc ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2c3e00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 2c3db6 │ │ │ │ bl 2c3b90 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 2c3dca │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2c3de4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - sxtb r4, r1 │ │ │ │ + cbz r4, 2c3e24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r3, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2c3f88 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -82477,21 +82478,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2c3f90 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2c3f94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2c3f46 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 888594 │ │ │ │ + bl 8884dc │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2c3f98 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 288a14 │ │ │ │ add r5, pc │ │ │ │ @@ -82500,45 +82501,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3f22 │ │ │ │ ldr r6, [pc, #296] @ (2c3fa0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3ef0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72cfcc │ │ │ │ + bl 72cf14 │ │ │ │ cbnz r0, 2c3ef0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2c3ea0 │ │ │ │ b.n 2c3eac │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2c3eac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c3e96 │ │ │ │ ldr r1, [pc, #244] @ (2c3fa4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3f52 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -82614,27 +82615,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (2c3fac ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c3ed4 │ │ │ │ ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - cbz r0, 2c3fc2 │ │ │ │ + cbz r0, 2c3f98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r0, r1 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, r2, r1 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r3, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82649,28 +82650,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c4000 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 865c6c │ │ │ │ + b.w 865bb4 │ │ │ │ nop │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2c405c │ │ │ │ sub sp, #12 │ │ │ │ @@ -82678,50 +82679,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2c4064 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2c4046 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730c7c │ │ │ │ + b.w 730bc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #808 @ 0x328 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c4090 │ │ │ │ ldr r1, [pc, #56] @ (2c40bc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2c40a2 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -82731,22 +82732,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2c40c4 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2c4090 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r0, 2c4114 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2c4122 │ │ │ │ push {lr} │ │ │ │ @@ -82761,15 +82762,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c4100 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 888704 │ │ │ │ + b.w 88864c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82778,22 +82779,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888704 │ │ │ │ + b.w 88864c │ │ │ │ nop │ │ │ │ │ │ │ │ 002c412c : │ │ │ │ cbz r0, 2c4136 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888704 │ │ │ │ + b.w 88864c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c4140 : │ │ │ │ cbz r0, 2c418c │ │ │ │ @@ -82813,15 +82814,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c4178 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 888704 │ │ │ │ + b.w 88864c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82830,40 +82831,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888704 │ │ │ │ + b.w 88864c │ │ │ │ nop │ │ │ │ │ │ │ │ 002c41a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 8887a8 │ │ │ │ + bl 8886f0 │ │ │ │ cbnz r0, 2c41cc │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8885a0 │ │ │ │ - bl 887960 │ │ │ │ + b.w 8884e8 │ │ │ │ + bl 8878a8 │ │ │ │ ldr r3, [pc, #12] @ (2c41e0 ) │ │ │ │ ldr r1, [pc, #16] @ (2c41e4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 886f48 │ │ │ │ + bl 886e90 │ │ │ │ b.n 2c41bc │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002c41e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -82909,31 +82910,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c421e │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr r3, [pc, #36] @ (2c42b4 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2c42b8 ) │ │ │ │ ldr r0, [pc, #40] @ (2c42bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -82944,25 +82945,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c42c4 ) │ │ │ │ ldr r0, [pc, #32] @ (2c42c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r5, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c42cc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c42d0 : │ │ │ │ @@ -83027,17 +83028,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #136 @ 0x88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c4364 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2c439c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83086,19 +83087,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c43f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c43f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83162,15 +83163,15 @@ │ │ │ │ bpl.n 2c4422 │ │ │ │ ldr r0, [pc, #68] @ (2c44d4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c4422 │ │ │ │ ldr r3, [pc, #52] @ (2c44d8 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2c44dc ) │ │ │ │ ldr r0, [pc, #52] @ (2c44e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -83180,27 +83181,27 @@ │ │ │ │ nop │ │ │ │ blxns r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r1, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c44e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83238,26 +83239,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4504 │ │ │ │ ldr r0, [pc, #28] @ (2c4564 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c4504 │ │ │ │ nop │ │ │ │ mov sl, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4568 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83292,25 +83293,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c458c │ │ │ │ ldr r0, [pc, #24] @ (2c45dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c458c │ │ │ │ mov r2, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r5, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c45e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -83403,17 +83404,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cmp ip, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r0, 2c4716 │ │ │ │ + cbz r0, 2c46ec │ │ │ │ lsls r6, r5, #1 │ │ │ │ add sl, lr │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c46f0 : │ │ │ │ cbz r0, 2c46f6 │ │ │ │ b.w 2c3b90 │ │ │ │ @@ -83537,29 +83538,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c4854 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #824 @ (adr r7, 2c4b88 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 2c48e8 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4858 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83571,34 +83572,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2c48a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r3, [pc, #28] @ (2c48a8 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2c48ac ) │ │ │ │ ldr r0, [pc, #28] @ (2c48b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2c49fc ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 2c4b5c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, #28] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002c48b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -83685,28 +83686,28 @@ │ │ │ │ beq.w 2c4b52 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2c4abc │ │ │ │ ldr r6, [pc, #580] @ (2c4bd0 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4a52 │ │ │ │ ldr r5, [pc, #564] @ (2c4bd4 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2c4bd8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c49d8 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2c49c8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2c49c8 │ │ │ │ @@ -83743,15 +83744,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2c4be4 ) │ │ │ │ ldr r2, [pc, #476] @ (2c4be8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r6, [pc, #460] @ (2c4bec ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c4b62 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2c4a48 │ │ │ │ @@ -83771,27 +83772,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c3b3c │ │ │ │ b.n 2c498a │ │ │ │ ldr r6, [pc, #420] @ (2c4bf8 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c49d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2c4bfc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2c4c00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 2ce2d4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ce270 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83809,15 +83810,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2c4c0c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c4a1c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c498a │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -83852,15 +83853,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2c4c18 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c4a1c │ │ │ │ ldr r3, [pc, #248] @ (2c4c1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c48de │ │ │ │ ldr r3, [pc, #240] @ (2c4c20 ) │ │ │ │ @@ -83869,15 +83870,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c48de │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2c4c24 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c48de │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c495a │ │ │ │ b.n 2c4a98 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -83926,67 +83927,67 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ cmn r4, r3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r6, r7, #19 │ │ │ │ + lsrs r6, r2, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, pc, #264 @ (adr r6, 2c4ce0 ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 2c4e40 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (2c4eb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #944 @ (adr r5, 2c4f94 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 2c4cf4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #504 @ (adr r5, 2c4df8 ) │ │ │ │ + add r4, pc, #856 @ (adr r4, 2c4f58 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #296 @ (adr r5, 2c4d30 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 2c4e90 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #920 @ (adr r4, 2c4fac ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 2c4d0c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #496 @ (adr r4, 2c4e1c ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 2c4f7c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 2c4db8 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 2c4f18 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, pc, #200 @ (adr r4, 2c4cfc ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 2c4e5c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r3, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4c3c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2c4c54 │ │ │ │ @@ -84008,15 +84009,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c4c88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84060,26 +84061,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4caa │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c4d0c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2c4caa │ │ │ │ subs r7, #6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4d10 : │ │ │ │ cbz r0, 2c4d1c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -84108,19 +84109,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c4d60 ) │ │ │ │ ldr r0, [pc, #20] @ (2c4d64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r2, pc, #616 @ (adr r2, 2c4fc8 ) │ │ │ │ + add r1, pc, #968 @ (adr r1, 2c5128 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4d68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4dfc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -84152,25 +84153,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -84276,23 +84277,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c4f10 ) │ │ │ │ ldr r0, [pc, #28] @ (2c4f14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r1, pc, #168 @ (adr r1, 2c4fb0 ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 2c5110 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 2c4f34 ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 2c5094 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 2c52d8 ) │ │ │ │ + add r0, pc, #296 @ (adr r0, 2c5038 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4f18 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84473,15 +84474,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2c510c ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c50ec │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -84509,19 +84510,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5110 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84533,15 +84534,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2c6838 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c682c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -84571,19 +84572,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c519c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c51a6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -84597,19 +84598,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c51d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c51d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c51d8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c51e2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -84623,19 +84624,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c520c ) │ │ │ │ ldr r0, [pc, #20] @ (2c5210 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5214 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c521e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84649,19 +84650,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c5248 ) │ │ │ │ ldr r0, [pc, #20] @ (2c524c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5250 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84957,19 +84958,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c54e8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c54ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r4, #7 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c54f0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84982,18 +84983,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 288a94 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733104 │ │ │ │ + bl 73304c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 732c30 │ │ │ │ + bl 732b78 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c550e │ │ │ │ ldr r3, [pc, #28] @ (2c5554 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85002,17 +85003,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2c5944 ) │ │ │ │ + ldr r1, [pc, #336] @ (2c56a4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c5558 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -85032,15 +85033,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2c55b8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c5586 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c559e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5580 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -85051,15 +85052,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r2, sp, #576 @ 0x240 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c55c0 : │ │ │ │ ldr r3, [pc, #28] @ (2c55e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85104,27 +85105,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2c5626 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c5666 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2c5620 │ │ │ │ ldr r1, [pc, #80] @ (2c5694 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2c5620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85142,35 +85143,35 @@ │ │ │ │ nop │ │ │ │ add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [r0], {93} @ 0x5d │ │ │ │ - ldr r1, [pc, #1000] @ (2c5a80 ) │ │ │ │ + @ instruction: 0xebe8005d │ │ │ │ + ldr r1, [pc, #328] @ (2c57e0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c5698 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 336a44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72c73c │ │ │ │ + bl 72c684 │ │ │ │ cbz r0, 2c56da │ │ │ │ mov r1, r5 │ │ │ │ bl 2c55e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c5700 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -85190,76 +85191,76 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ b.n 2c56c6 │ │ │ │ ldr r3, [pc, #44] @ (2c5730 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2c5734 ) │ │ │ │ ldr r1, [pc, #48] @ (2c5738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c56c6 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vshr.u8 q8, , #2 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + vqadd.u32 q0, q3, │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vshr.u32 q0, , #24 │ │ │ │ + vqadd.u8 q0, q0, │ │ │ │ │ │ │ │ 002c573c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2c578c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2c5778 │ │ │ │ ldr.w ip, [pc, #52] @ 2c5790 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2c5794 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vqadd.u64 q0, q6, │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + mrc2 0, 4, r0, cr4, cr13, {2} │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 7, r0, cr10, cr13, {2} │ │ │ │ + mrc2 0, 2, r0, cr2, cr13, {2} │ │ │ │ │ │ │ │ 002c5798 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ @@ -85269,65 +85270,65 @@ │ │ │ │ cbz r0, 2c57d0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2c57dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - mrc2 0, 6, r0, cr6, cr13, {2} │ │ │ │ + mcr2 0, 1, r0, cr14, cr13, {2} │ │ │ │ │ │ │ │ 002c57e0 : │ │ │ │ cbz r0, 2c580c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2c5834 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2c5816 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2c5838 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mrc2 0, 4, r0, cr8, cr13, {2} │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + ldc2l 0, cr0, [r0, #372]! @ 0x174 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c583c : │ │ │ │ cbz r0, 2c5852 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -85346,54 +85347,54 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c587c ) │ │ │ │ ldr r0, [pc, #20] @ (2c5880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 2, r0, cr0, cr13, {2} │ │ │ │ - mrc2 0, 2, r0, cr10, cr13, {2} │ │ │ │ + stc2 0, cr0, [r8, #372]! @ 0x174 │ │ │ │ + ldc2 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ │ │ │ │ 002c5884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2c59d0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5944 │ │ │ │ ldr r4, [pc, #300] @ (2c59d4 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2c59d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c599c │ │ │ │ ldr r2, [pc, #276] @ (2c59dc ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2c59e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #264] @ (2c59e4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c597a │ │ │ │ ldr r7, [pc, #256] @ (2c59e8 ) │ │ │ │ @@ -85401,25 +85402,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2c58f6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c597a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r2, [pc, #236] @ (2c59ec ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2c58ee │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2c58ee │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -85432,36 +85433,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 288a90 │ │ │ │ ldr r4, [pc, #172] @ (2c59f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2c598c │ │ │ │ ldr r0, [pc, #164] @ (2c59f8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2c59fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 2ce048 │ │ │ │ cbz r0, 2c598c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b200 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5970 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ b.n 2c5970 │ │ │ │ ldr r0, [pc, #112] @ (2c5a00 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 288a90 │ │ │ │ @@ -85477,39 +85478,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c5936 │ │ │ │ - ldc2l 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + stc2l 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ - ldrd r0, r0, [sl, #372] @ 0x174 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + stc2 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + ldmdb r2!, {r0, r2, r3, r4, r6} │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r7, pc, #328 @ (adr r7, 2c5b30 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2l 0, cr0, [r0, #-372]! @ 0xfffffe8c │ │ │ │ - lsls r0, r7, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vshr.u16 q0, , #16 │ │ │ │ - str r6, [sp, #568] @ 0x238 │ │ │ │ + ldc2 0, cr0, [r8], #372 @ 0x174 │ │ │ │ + vshr.u16 q8, , #16 │ │ │ │ + mcr2 0, 7, r0, cr8, cr13, {2} │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [r4, #-372] @ 0xfffffe8c │ │ │ │ - movs r0, r5 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ble.n 2c5acc │ │ │ │ + mrrc2 0, 5, r0, ip, cr13 │ │ │ │ + vmov.i32 q0, #141 @ 0x0000008d │ │ │ │ + bgt.n 2c597c │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002c5a08 : │ │ │ │ cbz r0, 2c5a0e │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -85522,44 +85521,44 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2c5a74 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c5a52 │ │ │ │ ldr.w ip, [pc, #64] @ 2c5a78 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2c5a7c ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stc2l 0, cr0, [r2], #-372 @ 0xfffffe8c │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + @ instruction: 0xfbba005d │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [r0], #-372 @ 0xfffffe8c │ │ │ │ + @ instruction: 0xfb78005d │ │ │ │ │ │ │ │ 002c5a80 : │ │ │ │ cbz r0, 2c5a9e │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c5aaa │ │ │ │ cmp r3, #3 │ │ │ │ @@ -85740,28 +85739,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2c5c36 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c5d06 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5c2e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2c5c2e │ │ │ │ ldr r3, [pc, #292] @ (2c5d70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2c5d74 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5c2e │ │ │ │ ldr r3, [pc, #280] @ (2c5d78 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c5d22 │ │ │ │ @@ -85779,27 +85778,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c5d84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2c5cb4 │ │ │ │ ldr r3, [pc, #204] @ (2c5d70 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2c5d88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ ldr r2, [pc, #212] @ (2c5d8c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2c45e0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -85812,15 +85811,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85830,15 +85829,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c5d42 │ │ │ │ ldr r0, [pc, #132] @ (2c5d94 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5c7c │ │ │ │ ldr r3, [pc, #116] @ (2c5d98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5c68 │ │ │ │ @@ -85846,62 +85845,62 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c5c68 │ │ │ │ ldr r0, [pc, #104] @ (2c5da0 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c5c68 │ │ │ │ ldr r3, [pc, #96] @ (2c5da4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5d0e │ │ │ │ ldr r3, [pc, #76] @ (2c5d9c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5d0e │ │ │ │ ldr r0, [pc, #80] @ (2c5da8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c5d0e │ │ │ │ add r4, pc, #128 @ (adr r4, 2c5de4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfa62005d │ │ │ │ + ldrsh.w r0, [sl, #93] @ 0x5d │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr??.w r0, [ip, #93] @ 0x5d │ │ │ │ - @ instruction: 0xfa00005d │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + ldrsh.w r0, [r4, sp, lsl #1] │ │ │ │ + ldr??.w r0, [r8, sp, lsl #1] │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r5, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vqrshrn.u64 d31, q10, #1 │ │ │ │ + vtbx.8 d31, {d31}, d12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ + @ instruction: 0xfbde005d │ │ │ │ ldr r4, [pc, #928] @ (2c6148 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + @ instruction: 0xfbd8005d │ │ │ │ │ │ │ │ 002c5dac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r1, #640 @ 0x280 │ │ │ │ @@ -85922,15 +85921,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2c5e50 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2c5e54 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2c5e58 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -85957,33 +85956,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5de0 │ │ │ │ ldr r0, [pc, #40] @ (2c5e68 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c5de0 │ │ │ │ cmp r5, #206 @ 0xce │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbac005d │ │ │ │ + @ instruction: 0xfb04005d │ │ │ │ │ │ │ │ 002c5e6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ (2c5ed8 ) │ │ │ │ @@ -85994,15 +85993,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2c5e90 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c5eb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5e8a │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2c5e8a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -86025,15 +86024,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #720 @ (adr r1, 2c61ac ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb.w r0, [r6, sp, lsl #1] │ │ │ │ + @ instruction: 0xf75e005d │ │ │ │ │ │ │ │ 002c5ee0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -86043,15 +86042,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2c5f5e │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c5f30 │ │ │ │ cbz r7, 2c5f1c │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -86087,19 +86086,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c5f84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf792005d │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + @ instruction: 0xf6ea005d │ │ │ │ + ldrh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf752005d │ │ │ │ - @ instruction: 0xfa94005d │ │ │ │ + subw r0, sl, #2141 @ 0x85d │ │ │ │ + vld1.8 @ instruction: 0xf9ec005d │ │ │ │ │ │ │ │ 002c5f88 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -86178,18 +86177,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf680005d │ │ │ │ - ldr??.w r0, [lr, #93] @ 0x5d │ │ │ │ + rsbs r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + ldrsh.w r0, [r6, sp, lsl #1] │ │ │ │ │ │ │ │ 002c6058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #164] @ (2c6110 ) │ │ │ │ @@ -86235,54 +86234,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2c6128 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2c612c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 876748 │ │ │ │ + bl 876690 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c60fe │ │ │ │ ldr r2, [pc, #64] @ (2c6130 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c609c │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2c60a0 │ │ │ │ b.n 2c608e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c60ec │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #20] │ │ │ │ lsls r7, r7, #3 │ │ │ │ cmp r3, #0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [r0 :64]! │ │ │ │ + ldrh.w r0, [r8, #93] @ 0x5d │ │ │ │ ldrb r2, [r2, #19] │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c6134 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86340,54 +86339,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2c6268 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2c626c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 876748 │ │ │ │ + bl 876690 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6212 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2c6270 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c6170 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #124] @ (2c6274 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cbnz r0, 2c621e │ │ │ │ ldr r2, [pc, #120] @ (2c6278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2c627c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ b.n 2c61d4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #88] @ (2c6280 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c61fe │ │ │ │ ldr r2, [pc, #80] @ (2c6284 ) │ │ │ │ add r2, pc │ │ │ │ @@ -86411,27 +86410,27 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r2, #14 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r6, sp, lsl #1] │ │ │ │ + @ instruction: 0xf7ce005d │ │ │ │ ldrb r0, [r5, #15] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str.w r0, [r4, sp, lsl #1] │ │ │ │ - ldrb.w r0, [sl, #93] @ 0x5d │ │ │ │ - str??.w r0, [r8, sp, lsl #1] │ │ │ │ - strh.w r0, [ip, sp, lsl #1] │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf79c005d │ │ │ │ + @ instruction: 0xf7f2005d │ │ │ │ + @ instruction: 0xf7c0005d │ │ │ │ + @ instruction: 0xf784005d │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orns r0, r8, #14483456 @ 0xdd0000 │ │ │ │ - strh.w r0, [r6, sp, lsl #1] │ │ │ │ + @ instruction: 0xf3d0005d │ │ │ │ + @ instruction: 0xf77e005d │ │ │ │ │ │ │ │ 002c6294 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -86470,22 +86469,22 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf3e2005d │ │ │ │ - @ instruction: 0xf790005d │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf33a005d │ │ │ │ + @ instruction: 0xf6e8005d │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ubfx r0, sl, #1, #30 │ │ │ │ - @ instruction: 0xf7f0005d │ │ │ │ + ssat r0, #30, r2, asr #1 │ │ │ │ + @ instruction: 0xf748005d │ │ │ │ │ │ │ │ 002c631c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ @@ -86524,20 +86523,20 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrb r6, [r1, #10] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf7b6005d │ │ │ │ - @ instruction: 0xf7a6005d │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + @ instruction: 0xf70e005d │ │ │ │ + @ instruction: 0xf6fe005d │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - sbfx r0, r4, #1, #30 │ │ │ │ - @ instruction: 0xf6f2005d │ │ │ │ + @ instruction: 0xf29c005d │ │ │ │ + movw r0, #43101 @ 0xa85d │ │ │ │ │ │ │ │ 002c639c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #160] @ (2c6450 ) │ │ │ │ @@ -86563,30 +86562,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2892a0 │ │ │ │ ldr r3, [pc, #140] @ (2c646c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2c63f6 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ adds r4, #1 │ │ │ │ blx 2892a0 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2c6422 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c63e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 876748 │ │ │ │ + bl 876690 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6444 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c63e4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -86602,34 +86601,34 @@ │ │ │ │ bne.n 2c644c │ │ │ │ ldr r0, [pc, #60] @ (2c6474 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28929c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ b.n 2c6416 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf756005d │ │ │ │ + subw r0, lr, #2141 @ 0x85d │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrb r4, [r7, #7] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf66c005d │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + rsb r0, r4, #14483456 @ 0xdd0000 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #126 @ 0x7e │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf6fc005d │ │ │ │ + @ instruction: 0xf654005d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2c66a0 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ ldr r6, [pc, #532] @ (2c66a4 ) │ │ │ │ @@ -86847,34 +86846,34 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r7, #16 │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r7, #12 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf72a005d │ │ │ │ - @ instruction: 0xf74a005d │ │ │ │ - @ instruction: 0xf74c005d │ │ │ │ - add r2, pc, #600 @ (adr r2, 2c6914 ) │ │ │ │ + @ instruction: 0xf682005d │ │ │ │ + subw r0, r2, #2141 @ 0x85d │ │ │ │ + subw r0, r4, #2141 @ 0x85d │ │ │ │ + add r1, pc, #952 @ (adr r1, 2c6a74 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf71a005d │ │ │ │ + @ instruction: 0xf672005d │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf63e005d │ │ │ │ - add r2, pc, #56 @ (adr r2, 2c6708 ) │ │ │ │ + @ instruction: 0xf596005d │ │ │ │ + add r1, pc, #408 @ (adr r1, 2c6868 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 2c6acc ) │ │ │ │ + add r1, pc, #344 @ (adr r1, 2c682c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movw r0, #34909 @ 0x885d │ │ │ │ - add r1, pc, #432 @ (adr r1, 2c688c ) │ │ │ │ + sub.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + add r0, pc, #784 @ (adr r0, 2c69ec ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf612005d │ │ │ │ - @ instruction: 0xf61a005d │ │ │ │ + sbc.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ + sbcs.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002c66e4 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2c67a8 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c6798 │ │ │ │ @@ -86949,16 +86948,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ - subs.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ + add.w r0, r4, #14483456 @ 0xdd0000 │ │ │ │ + add.w r0, lr, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002c67b8 : │ │ │ │ ldr r0, [pc, #4] @ (2c67c0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c6478 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ @@ -87324,18 +87323,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6b40 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6b44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - eor.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ - eors.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf3de005d │ │ │ │ + @ instruction: 0xf3e8005d │ │ │ │ │ │ │ │ 002c6b48 : │ │ │ │ cbz r0, 2c6b4e │ │ │ │ b.w 288d54 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -87361,18 +87360,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6b98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bics.w r0, r4, #14483456 @ 0xdd0000 │ │ │ │ - orns r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + usat r0, #29, ip, lsl #1 │ │ │ │ + ubfx r0, r8, #1, #30 │ │ │ │ │ │ │ │ 002c6b9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ cbz r0, 2c6be6 │ │ │ │ @@ -87415,22 +87414,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c6c24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ubfx r0, r8, #1, #30 │ │ │ │ - and.w r0, r4, #14483456 @ 0xdd0000 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ssat r0, #30, r0, asr #1 │ │ │ │ + @ instruction: 0xf35c005d │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf3b4005d │ │ │ │ - and.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + ssat r0, #30, ip, lsl #1 │ │ │ │ + @ instruction: 0xf358005d │ │ │ │ │ │ │ │ 002c6c28 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ cbz r0, 2c6c6a │ │ │ │ @@ -87461,18 +87460,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6c88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - sbfx r0, r4, #1, #30 │ │ │ │ - usat r0, #29, r0, lsl #1 │ │ │ │ + @ instruction: 0xf29c005d │ │ │ │ + @ instruction: 0xf2d8005d │ │ │ │ │ │ │ │ 002c6c8c : │ │ │ │ cbz r0, 2c6c9c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87488,18 +87487,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ssat r0, #30, r4, lsl #1 │ │ │ │ - sbfx r0, r0, #1, #30 │ │ │ │ + @ instruction: 0xf25c005d │ │ │ │ + @ instruction: 0xf298005d │ │ │ │ │ │ │ │ 002c6ccc : │ │ │ │ cbz r0, 2c6cdc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87515,18 +87514,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6d08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movt r0, #16477 @ 0x405d │ │ │ │ - ssat r0, #30, r0, lsl #1 │ │ │ │ + @ instruction: 0xf21c005d │ │ │ │ + @ instruction: 0xf258005d │ │ │ │ │ │ │ │ 002c6d0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2c6d30 │ │ │ │ @@ -87544,18 +87543,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6d48 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6d4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf27e005d │ │ │ │ - @ instruction: 0xf2ba005d │ │ │ │ + rsbs r0, r6, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf212005d │ │ │ │ │ │ │ │ 002c6d50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2c6d74 │ │ │ │ @@ -87573,18 +87572,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6d8c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6d90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf23a005d │ │ │ │ - @ instruction: 0xf276005d │ │ │ │ + @ instruction: 0xf192005d │ │ │ │ + rsb r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6d94 : │ │ │ │ cbz r0, 2c6da4 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87600,18 +87599,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf1fc005d │ │ │ │ - @ instruction: 0xf238005d │ │ │ │ + adcs.w r0, r4, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf190005d │ │ │ │ │ │ │ │ 002c6dd4 : │ │ │ │ cbz r0, 2c6de4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87627,18 +87626,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6e10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs.w r0, ip, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf1f8005d │ │ │ │ + adds.w r0, r4, #93 @ 0x5d │ │ │ │ + adcs.w r0, r0, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6e14 : │ │ │ │ cbz r0, 2c6e24 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -87653,18 +87652,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6e50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - sbcs.w r0, ip, #93 @ 0x5d │ │ │ │ - subs.w r0, r8, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf0d4005d │ │ │ │ + adds.w r0, r0, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6e54 : │ │ │ │ cbz r0, 2c6e64 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87680,18 +87679,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6e90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf13c005d │ │ │ │ - sbcs.w r0, r8, #93 @ 0x5d │ │ │ │ + eors.w r0, r4, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf0d0005d │ │ │ │ │ │ │ │ 002c6e94 : │ │ │ │ cbz r0, 2c6ea4 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87706,18 +87705,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6ecc ) │ │ │ │ ldr r0, [pc, #20] @ (2c6ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf0fc005d │ │ │ │ - @ instruction: 0xf136005d │ │ │ │ + orrs.w r0, r4, #93 @ 0x5d │ │ │ │ + eor.w r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6ed4 : │ │ │ │ cbz r0, 2c6ee4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87732,18 +87731,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6f0c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6f10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf0bc005d │ │ │ │ - @ instruction: 0xf0f6005d │ │ │ │ + ands.w r0, r4, #93 @ 0x5d │ │ │ │ + orr.w r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6f14 : │ │ │ │ cbz r0, 2c6f24 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87758,18 +87757,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6f4c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orns r0, ip, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf0b6005d │ │ │ │ + vshr.s16 q8, , #12 │ │ │ │ + and.w r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6f54 : │ │ │ │ cbz r0, 2c6f64 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87784,18 +87783,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6f8c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bics.w r0, ip, #93 @ 0x5d │ │ │ │ - orns r0, r6, #93 @ 0x5d │ │ │ │ + vshr.s16 q0, , #12 │ │ │ │ + vshr.s8 q8, , #2 │ │ │ │ │ │ │ │ 002c6f94 : │ │ │ │ cbz r0, 2c6fa6 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87811,18 +87810,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c6fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vshr.s32 q8, , #6 │ │ │ │ - bics.w r0, r4, #93 @ 0x5d │ │ │ │ + vqadd.s16 q8, q1, │ │ │ │ + vshr.s8 q0, , #4 │ │ │ │ │ │ │ │ 002c6fd8 : │ │ │ │ cbz r0, 2c6fe8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87837,18 +87836,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7010 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vshr.s32 q0, , #8 │ │ │ │ - vshr.s32 q8, , #14 │ │ │ │ + vqadd.s16 q0, q0, │ │ │ │ + vqadd.s8 q8, q5, │ │ │ │ │ │ │ │ 002c7018 : │ │ │ │ cbz r0, 2c7028 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87863,18 +87862,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7050 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.s64 q8, q4, │ │ │ │ - vshr.s32 q0, , #14 │ │ │ │ + mrc 0, 6, r0, cr0, cr13, {2} │ │ │ │ + vqadd.s8 q0, q5, │ │ │ │ │ │ │ │ 002c7058 : │ │ │ │ cbz r0, 2c706a │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87890,18 +87889,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7098 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ + mcr 0, 4, r0, cr14, cr13, {2} │ │ │ │ + mcr 0, 6, r0, cr8, cr13, {2} │ │ │ │ │ │ │ │ 002c709c : │ │ │ │ cbz r0, 2c70ae │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87917,18 +87916,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c70dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc 0, 7, r0, cr2, cr13, {2} │ │ │ │ - vqadd.s32 q0, q6, │ │ │ │ + mcr 0, 2, r0, cr10, cr13, {2} │ │ │ │ + mcr 0, 4, r0, cr4, cr13, {2} │ │ │ │ │ │ │ │ 002c70e0 : │ │ │ │ cbz r0, 2c70f2 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87945,18 +87944,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7120 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr 0, 5, r0, cr14, cr13, {2} │ │ │ │ - mcr 0, 7, r0, cr8, cr13, {2} │ │ │ │ + mcr 0, 0, r0, cr6, cr13, {2} │ │ │ │ + mcr 0, 2, r0, cr0, cr13, {2} │ │ │ │ │ │ │ │ 002c7124 : │ │ │ │ cbz r0, 2c7136 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87973,18 +87972,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7164 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr 0, 3, r0, cr10, cr13, {2} │ │ │ │ - mcr 0, 5, r0, cr4, cr13, {2} │ │ │ │ + stcl 0, cr0, [r2, #372] @ 0x174 │ │ │ │ + ldcl 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ │ │ │ │ 002c7168 : │ │ │ │ cbz r0, 2c717a │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88001,18 +88000,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c71a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr 0, 1, r0, cr6, cr13, {2} │ │ │ │ - mcr 0, 3, r0, cr0, cr13, {2} │ │ │ │ + ldcl 0, cr0, [lr, #-372]! @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [r8, #372]! @ 0x174 │ │ │ │ │ │ │ │ 002c71ac : │ │ │ │ cbz r0, 2c71c0 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88029,33 +88028,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c71f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldcl 0, cr0, [lr, #372] @ 0x174 │ │ │ │ - mrc 0, 0, r0, cr8, cr13, {2} │ │ │ │ + ldc 0, cr0, [r6, #-372]! @ 0xfffffe8c │ │ │ │ + ldcl 0, cr0, [r0, #-372]! @ 0xfffffe8c │ │ │ │ │ │ │ │ 002c71f4 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2c7208 │ │ │ │ ldr r3, [pc, #20] @ (2c7210 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c7214 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88082,15 +88081,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28b818 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c7268 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2c727c │ │ │ │ ldr r3, [pc, #20] @ (2c7284 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88098,15 +88097,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c7288 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88136,20 +88135,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c72e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldcl 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ - stcl 0, cr0, [r4, #-372]! @ 0xfffffe8c │ │ │ │ + stc 0, cr0, [lr], #372 @ 0x174 │ │ │ │ + ldc 0, cr0, [ip], #372 @ 0x174 │ │ │ │ │ │ │ │ 002c72ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -88207,15 +88206,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28b818 │ │ │ │ nop │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c7432 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c740a │ │ │ │ cmp r3, #1 │ │ │ │ @@ -88331,17 +88330,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c73fa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2c73da │ │ │ │ nop │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r6, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -88423,24 +88422,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2c7584 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2c75a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 288e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c757e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c757e │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -88648,15 +88647,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #14] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2c77ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2c7834 │ │ │ │ @@ -88722,125 +88721,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2c7900 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #148] @ (2c7904 ) │ │ │ │ ldr r3, [pc, #148] @ (2c7908 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2c790c ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2c7910 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #140] @ (2c7914 ) │ │ │ │ ldr r2, [pc, #140] @ (2c7918 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2c791c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #132] @ (2c7920 ) │ │ │ │ ldr r2, [pc, #136] @ (2c7924 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2c7928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #128] @ (2c792c ) │ │ │ │ ldr r2, [pc, #128] @ (2c7930 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2c7934 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #120] @ (2c7938 ) │ │ │ │ ldr r2, [pc, #124] @ (2c793c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2c7940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #116] @ (2c7944 ) │ │ │ │ ldr r2, [pc, #116] @ (2c7948 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2c794c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #108] @ (2c7950 ) │ │ │ │ ldr r2, [pc, #112] @ (2c7954 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2c7958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733990 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + b.w 7338d8 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bge.n 2c7854 │ │ │ │ + bge.n 2c7904 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2c7808 │ │ │ │ + bls.n 2c78b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c788c │ │ │ │ + b.n 2c773c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c788c │ │ │ │ + b.n 2c773c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c7874 │ │ │ │ + b.n 2c7724 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2c7a44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -88850,61 +88849,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7a10 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2c7a50 ) │ │ │ │ ldr r6, [pc, #188] @ (2c7a54 ) │ │ │ │ - bl 73c1f4 │ │ │ │ + bl 73c13c │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #168] @ (2c7a58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 73c3ac │ │ │ │ + bl 73c2f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c79fa │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ - bl 740914 │ │ │ │ + bl 74085c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (2c7a5c ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -88915,41 +88914,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (2c7a64 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - b.n 2c785c │ │ │ │ + b.n 2c770c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7878 │ │ │ │ + b.n 2c7728 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c78a0 │ │ │ │ + b.n 2c7750 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c78cc │ │ │ │ + b.n 2c777c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c78c4 │ │ │ │ + b.n 2c7774 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 2c7774 │ │ │ │ + b.n 2c7624 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7aa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -88957,29 +88956,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7ab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7ab4 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a90 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c76a0 │ │ │ │ + b.n 2c7550 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c76c8 │ │ │ │ + b.n 2c7578 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r0, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7af8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -88987,29 +88986,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7b00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7b04 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a90 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7650 │ │ │ │ + b.n 2c7500 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7678 │ │ │ │ + b.n 2c7528 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7b48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89017,29 +89016,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7b50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7b54 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a90 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7600 │ │ │ │ + b.n 2c74b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7628 │ │ │ │ + b.n 2c74d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7b98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89047,29 +89046,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7ba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7ba4 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a90 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c75b0 │ │ │ │ + b.n 2c7460 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c75d8 │ │ │ │ + b.n 2c7488 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r2, r5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2c7c54 │ │ │ │ sub sp, #16 │ │ │ │ @@ -89086,22 +89085,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7c60 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7c64 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7c06 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2c7c26 │ │ │ │ @@ -89112,15 +89111,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7c70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #76] @ (2c7c74 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7c5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89132,29 +89131,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c75d0 │ │ │ │ + b.n 2c7480 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c75a8 │ │ │ │ + b.n 2c8458 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7630 │ │ │ │ + b.n 2c74e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c753c │ │ │ │ + b.n 2c83ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r7, #29 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89173,22 +89172,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7d30 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7d34 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7cd6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2c7cf6 │ │ │ │ @@ -89199,15 +89198,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7d40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #76] @ (2c7d44 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7d2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89219,29 +89218,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r1, #28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c8500 │ │ │ │ + b.n 2c83b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c84d8 │ │ │ │ + b.n 2c8388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c75c0 │ │ │ │ + b.n 2c8470 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c846c │ │ │ │ + b.n 2c831c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r5, #26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89260,22 +89259,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7e00 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7e04 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7da6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2c7dc6 │ │ │ │ @@ -89286,15 +89285,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7e10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #76] @ (2c7e14 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7dfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89306,29 +89305,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r7, #24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c8430 │ │ │ │ + b.n 2c82e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8408 │ │ │ │ + b.n 2c82b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8550 │ │ │ │ + b.n 2c8400 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c839c │ │ │ │ + b.n 2c824c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r3, #23 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89347,22 +89346,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7ed0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7ed4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7e76 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2c7e96 │ │ │ │ @@ -89373,15 +89372,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #76] @ (2c7ee4 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7ecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89393,29 +89392,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r5, #21 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c8360 │ │ │ │ + b.n 2c8210 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8338 │ │ │ │ + b.n 2c81e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c84d8 │ │ │ │ + b.n 2c8388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c82cc │ │ │ │ + b.n 2c817c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r1, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89425,24 +89424,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7f28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8218 │ │ │ │ + b.n 2c80c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8240 │ │ │ │ + b.n 2c80f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c7f64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89450,24 +89449,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7f6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c81d4 │ │ │ │ + b.n 2c8084 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c81fc │ │ │ │ + b.n 2c80ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c7fa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89475,24 +89474,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7fb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8190 │ │ │ │ + b.n 2c8040 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c81b8 │ │ │ │ + b.n 2c8068 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c8004 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89501,34 +89500,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c800c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8164 │ │ │ │ + b.n 2c8014 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c818c │ │ │ │ + b.n 2c803c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c8060 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89537,34 +89536,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8068 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8108 │ │ │ │ + svc 168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8130 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2c80e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -89572,58 +89571,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2c80f0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2c80dc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2c80c4 │ │ │ │ ldr.w ip, [pc, #84] @ 2c80f4 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2c80f8 ) │ │ │ │ ldr r1, [pc, #84] @ (2c80fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ - bl 740420 │ │ │ │ + bl 740368 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ blx 2890c4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2c8098 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8104 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8124 │ │ │ │ + svc 108 @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8154 │ │ │ │ + svc 130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c817c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -89634,15 +89633,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2c8152 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -89657,30 +89656,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c8188 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8234 │ │ │ │ + svc 172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c8234 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -89690,15 +89689,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2c8240 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (2c8244 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2c81c8 │ │ │ │ ldr r3, [pc, #132] @ (2c8248 ) │ │ │ │ add r3, pc │ │ │ │ @@ -89746,29 +89745,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c9f40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2c81c8 │ │ │ │ nop │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #42 @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r4, r6, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, r0] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + svc 66 @ 0x42 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (2c8528 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, r2] │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89799,19 +89798,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 740294 │ │ │ │ + bl 7401dc │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2c82d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2c8308 │ │ │ │ @@ -89834,20 +89833,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 740294 │ │ │ │ + bl 7401dc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c82d8 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2c83f4 │ │ │ │ ldr.w r2, [pc, #1192] @ 2c87d8 │ │ │ │ movs r4, #0 │ │ │ │ @@ -89991,19 +89990,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2c87ec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 74032c │ │ │ │ + bl 740274 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2c82d8 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2c82de │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2c82d8 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -90303,43 +90302,43 @@ │ │ │ │ b.n 2c868a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r5, #4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + ble.n 2c86d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r6, #96] @ 0x60 │ │ │ │ + str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + ble.n 2c86e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r7, #2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r1, r3] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ble.n 2c87ac │ │ │ │ + ble.n 2c885c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2c8740 │ │ │ │ + ble.n 2c87f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2c8854 │ │ │ │ + blt.n 2c8704 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2c8884 │ │ │ │ + blt.n 2c8734 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2c8770 │ │ │ │ + bgt.n 2c8820 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2c8728 │ │ │ │ + blt.n 2c87d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2c8764 │ │ │ │ + blt.n 2c8814 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [pc, #88] @ (2c8860 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c883a │ │ │ │ @@ -90407,15 +90406,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2c88cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87bce8 │ │ │ │ + bl 87bc30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90447,15 +90446,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2c8918 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2c891c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 87bce8 │ │ │ │ + b.w 87bc30 │ │ │ │ ldr r0, [pc, #24] @ (2c8920 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2c88dc │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2c88f2 │ │ │ │ @@ -90481,15 +90480,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2c895c ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 87bce8 │ │ │ │ + b.w 87bc30 │ │ │ │ ldr r2, [pc, #16] @ (2c8960 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2c892e │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -90511,15 +90510,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [pc, #20] @ (2c89a0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 87bce8 │ │ │ │ + b.w 87bc30 │ │ │ │ ldr r1, [pc, #12] @ (2c89a4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2c897c │ │ │ │ nop │ │ │ │ strb r4, [r3, r1] │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -90564,15 +90563,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 2c89e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #6 │ │ │ │ @@ -90601,15 +90600,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2c8c50 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #488] @ (2c8c54 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2c8c22 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -90644,15 +90643,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2c8a7a │ │ │ │ ldr r3, [pc, #404] @ (2c8c58 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #384] @ (2c8c54 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8a78 │ │ │ │ ldr r3, [pc, #384] @ (2c8c5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90665,24 +90664,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c8a78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2c8c64 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a7a │ │ │ │ ldr r2, [pc, #356] @ (2c8c68 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #320] @ (2c8c54 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c8a78 │ │ │ │ ldr r2, [pc, #332] @ (2c8c6c ) │ │ │ │ @@ -90696,24 +90695,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c8a78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2c8c70 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a7a │ │ │ │ ldr r2, [pc, #264] @ (2c8c50 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #252] @ (2c8c54 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c8a78 │ │ │ │ ldr r2, [pc, #272] @ (2c8c74 ) │ │ │ │ @@ -90727,24 +90726,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2c8a78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2c8c78 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a7a │ │ │ │ ldr r2, [pc, #200] @ (2c8c50 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #188] @ (2c8c54 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c8a78 │ │ │ │ ldr r2, [pc, #212] @ (2c8c7c ) │ │ │ │ @@ -90758,25 +90757,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2c8a78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2c8c80 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a7a │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2c7268 │ │ │ │ ldr r3, [pc, #128] @ (2c8c58 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r2, [pc, #112] @ (2c8c54 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c8a78 │ │ │ │ ldr r3, [pc, #148] @ (2c8c84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90792,15 +90791,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2c8c88 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a7a │ │ │ │ ldr r2, [pc, #104] @ (2c8c8c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c8a78 │ │ │ │ @@ -90810,47 +90809,47 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c8a78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2c8c90 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c8a78 │ │ │ │ nop │ │ │ │ lsls r0, r5, #5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf330005d │ │ │ │ + @ instruction: 0xf288005d │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #30, r6, asr #1 │ │ │ │ + @ instruction: 0xf27e005d │ │ │ │ cmp ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf310005d │ │ │ │ + @ instruction: 0xf268005d │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f4005d │ │ │ │ + movw r0, #49245 @ 0xc05d │ │ │ │ bics r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf128005d │ │ │ │ str r4, [r5, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r6, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf1fe005d │ │ │ │ │ │ │ │ 002c8c94 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -90886,18 +90885,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2c8d00 ) │ │ │ │ ldr r0, [pc, #16] @ (2c8d04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf224005d │ │ │ │ - @ instruction: 0xf22e005d │ │ │ │ + sbcs.w r0, ip, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf186005d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90929,30 +90928,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c8d8a │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2c8dd0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2c8d98 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2c8c94 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 85b40c │ │ │ │ + bl 85b354 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2c8dec │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -91007,22 +91006,22 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ str r4, [r6, r2] │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r2, [r3, r2] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf182005d │ │ │ │ - adds.w r0, r6, #93 @ 0x5d │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + @ instruction: 0xf0da005d │ │ │ │ + orn r0, lr, #93 @ 0x5d │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf182005d │ │ │ │ - @ instruction: 0xf0fe005d │ │ │ │ + @ instruction: 0xf0da005d │ │ │ │ + orrs.w r0, r6, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c8e44 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2c8ea8 ) │ │ │ │ @@ -91060,26 +91059,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2c8eb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8e5e │ │ │ │ ldr r0, [pc, #28] @ (2c8ebc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c8e5e │ │ │ │ stc2l 0, cr0, [lr, #-956] @ 0xfffffc44 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #11] │ │ │ │ lsls r0, r6, #3 │ │ │ │ asrs r4, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf120005d │ │ │ │ + orns r0, r8, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c8ec0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 535a1c │ │ │ │ @@ -91177,15 +91176,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 535884 │ │ │ │ cbz r0, 2c8fbe │ │ │ │ bl 5879c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 85b40c │ │ │ │ + b.w 85b354 │ │ │ │ nop │ │ │ │ strb r0, [r0, #9] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r6, [pc, #744] @ (2c92bc ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c8fd4 : │ │ │ │ @@ -91240,25 +91239,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2c9140 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2c9144 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #228] @ (2c9148 ) │ │ │ │ ldr r1, [pc, #232] @ (2c914c ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #216] @ (2c9150 ) │ │ │ │ ldr r3, [pc, #188] @ (2c9138 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91282,26 +91281,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2c915c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c9076 │ │ │ │ bl 535a1c │ │ │ │ cbnz r0, 2c90d4 │ │ │ │ movs r0, #12 │ │ │ │ bl 535884 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c9076 │ │ │ │ bl 5879c4 │ │ │ │ b.n 2c9076 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 2c9076 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2c90f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c8c94 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -91336,23 +91335,23 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfbba00ef │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba600ef │ │ │ │ ldr r0, [r2, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q0, , #14 │ │ │ │ - ldr r6, [r1, r5] │ │ │ │ + mcr 0, 7, r0, cr10, cr13, {2} │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mcr 0, 5, r0, cr14, cr13, {2} │ │ │ │ + mcr 0, 0, r0, cr6, cr13, {2} │ │ │ │ @ instruction: 0xfb2a00ef │ │ │ │ - ldr r0, [r0, r4] │ │ │ │ + ldr r0, [r3, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.s16 q0, q7, │ │ │ │ - mrc 0, 2, r0, cr14, cr13, {2} │ │ │ │ + mrc 0, 3, r0, cr6, cr13, {2} │ │ │ │ + ldc 0, cr0, [r6, #372]! @ 0x174 │ │ │ │ │ │ │ │ 002c9160 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -91456,26 +91455,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 535884 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c91e6 │ │ │ │ b.n 2c9240 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #48] @ (2c92c4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -91484,15 +91483,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2c92c8 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2c91f0 │ │ │ │ ldr r4, [pc, #16] @ (2c92cc ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r3, [pc, #1000] @ (2c96a8 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -91664,15 +91663,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -91771,15 +91770,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -91920,15 +91919,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -91969,21 +91968,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, lr, #7831552 @ 0x778000 │ │ │ │ │ │ │ │ 002c97a4 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c97b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87bcb0 │ │ │ │ + b.w 87bbf8 │ │ │ │ nop │ │ │ │ mov r4, r8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c97b4 : │ │ │ │ - b.w 87bcc8 │ │ │ │ + b.w 87bc10 │ │ │ │ │ │ │ │ 002c97b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2c9834 ) │ │ │ │ @@ -92058,15 +92057,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2c988c │ │ │ │ bl 2c88d0 │ │ │ │ ldr r0, [pc, #96] @ (2c98d0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87bce8 │ │ │ │ + bl 87bc30 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92079,45 +92078,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2c98dc ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2c987a │ │ │ │ ldr r3, [pc, #48] @ (2c98e0 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2c98e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2c98e8 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c98aa │ │ │ │ ldr r6, [r1, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r2, pc │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c95d8 │ │ │ │ + b.n 2c9488 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c9804 │ │ │ │ + b.n 2c96b4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c95a0 │ │ │ │ + b.n 2c9450 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c9790 │ │ │ │ + b.n 2c9640 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -92381,15 +92380,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2c9bc8 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87ac98 │ │ │ │ + b.w 87abe0 │ │ │ │ movs r0, #12 │ │ │ │ blx 288a14 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -92412,25 +92411,25 @@ │ │ │ │ bpl.n 2c9b5a │ │ │ │ ldr r0, [pc, #36] @ (2c9bd8 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ orn r0, r8, #239 @ 0xef │ │ │ │ - b.n 2c9584 │ │ │ │ + b.n 2c9434 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c9560 │ │ │ │ + b.n 2c9410 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2c9c7c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -92698,82 +92697,82 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (2c9f24 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c9e54 │ │ │ │ ldr r1, [pc, #128] @ (2c9f28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2c9f2c ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2c9f30 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2c9e4e │ │ │ │ ldr r3, [pc, #112] @ (2c9f34 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c9cea │ │ │ │ ldr r3, [pc, #104] @ (2c9f38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c9cea │ │ │ │ ldr r0, [pc, #96] @ (2c9f3c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2c9cea │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 15, cr0, cr14, cr15, {7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 14, cr0, cr10, cr15, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2ca6d0 │ │ │ │ + b.n 2ca580 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ca6e0 │ │ │ │ + b.n 2ca590 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 2ca14c ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 2ca2ac ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 2ca5e0 │ │ │ │ + b.n 2ca490 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xeb38005e │ │ │ │ - b.n 2ca594 │ │ │ │ + eors.w r0, r0, lr, lsr #1 │ │ │ │ + b.n 2ca444 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stcl 0, cr0, [ip, #-956] @ 0xfffffc44 │ │ │ │ - b.n 2ca3a8 │ │ │ │ + b.n 2ca258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #480] @ (2ca104 ) │ │ │ │ + ldr r2, [pc, #832] @ (2ca264 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ca374 │ │ │ │ + b.n 2ca224 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ca3e8 │ │ │ │ + b.n 2ca298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #368] @ (2ca0a0 ) │ │ │ │ + ldr r2, [pc, #720] @ (2ca200 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ca348 │ │ │ │ + b.n 2ca1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca2dc │ │ │ │ + b.n 2ca18c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002c9f40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92888,15 +92887,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ca098 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ca072 │ │ │ │ ldr r0, [pc, #52] @ (2ca09c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2c9fec │ │ │ │ ldr r3, [pc, #44] @ (2ca0a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca064 │ │ │ │ @@ -92904,27 +92903,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca064 │ │ │ │ ldr r0, [pc, #32] @ (2ca0a8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ca064 │ │ │ │ nop │ │ │ │ @ instruction: 0xebee00ef │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca2a8 │ │ │ │ + b.n 2ca158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca238 │ │ │ │ + b.n 2ca0e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca0ac : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -92960,15 +92959,15 @@ │ │ │ │ blx 2888e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 875ad0 │ │ │ │ + b.w 875a18 │ │ │ │ │ │ │ │ 002ca114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -93105,17 +93104,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2ca2b0 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + mov lr, fp │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca2b4 : │ │ │ │ cbz r1, 2ca2c4 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2ca2dc │ │ │ │ @@ -93142,15 +93141,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bx r9 │ │ │ │ + mov sl, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002ca300 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -93416,19 +93415,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ca5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add lr, r2 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2ca598 │ │ │ │ + blt.n 2ca648 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2ca5bc │ │ │ │ + blt.n 2ca66c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca5ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -93632,15 +93631,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 87596c │ │ │ │ + bl 8758b4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ca82a │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -93650,15 +93649,15 @@ │ │ │ │ cbz r0, 2ca82e │ │ │ │ ldr r1, [pc, #156] @ (2ca87c ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2899bc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #140] @ (2ca880 ) │ │ │ │ ldr r3, [pc, #124] @ (2ca870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93687,19 +93686,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2ca894 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 875ad0 │ │ │ │ + bl 875a18 │ │ │ │ b.n 2ca82a │ │ │ │ ldr r1, [pc, #64] @ (2ca898 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2ca89c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -93714,27 +93713,27 @@ │ │ │ │ ldr r5, [pc, #720] @ (2cab48 ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ca09c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 2cafe4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - tst r0, r1 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca7a8 │ │ │ │ + bhi.n 2ca858 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rors r2, r6 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca7a0 │ │ │ │ + bhi.n 2ca850 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2ca938 │ │ │ │ + bhi.n 2ca7e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + asrs r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca928 │ │ │ │ + bhi.n 2ca7d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -93750,25 +93749,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2ca95c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #128] @ (2ca960 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #120] @ (2ca964 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a848 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -93802,33 +93801,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c92cc │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2c8ec0 │ │ │ │ nop │ │ │ │ - bls.n 2ca968 │ │ │ │ + bhi.n 2caa18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2ca964 │ │ │ │ + bhi.n 2caa14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2ca960 │ │ │ │ + bhi.n 2caa10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca968 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2ca9b8 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2ca9bc ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2ca9a2 │ │ │ │ ldr r1, [pc, #48] @ (2ca9c0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -93844,15 +93843,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ adds r4, #122 @ 0x7a │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bhi.n 2caaa8 │ │ │ │ + bvc.n 2ca958 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r0, [r3, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ca9c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93868,15 +93867,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ mov r1, sp │ │ │ │ bl 2c9838 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #56] @ (2caa40 ) │ │ │ │ ldr r3, [pc, #44] @ (2caa38 ) │ │ │ │ @@ -93897,15 +93896,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2cadc8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.n 2cad78 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002caa44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93938,35 +93937,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2caa72 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85b100 │ │ │ │ + b.w 85b048 │ │ │ │ ldr r1, [pc, #24] @ (2caacc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7f2088 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + b.w 7f1fd0 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 2ca9f4 │ │ │ │ + bvs.n 2caaa4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2caa44 │ │ │ │ + bvc.n 2caaf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cab88 │ │ │ │ + bvs.n 2caa38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002caad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -94010,15 +94009,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2cacac │ │ │ │ ldr r3, [pc, #480] @ (2cad34 ) │ │ │ │ ldr r1, [pc, #484] @ (2cad38 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2cad3c │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -94029,100 +94028,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2cad44 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2cab94 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2cad48 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2cad4c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2cad50 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2cabe2 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2cad54 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cab74 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #392] @ (2cad58 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ b.n 2cab7e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cac5a │ │ │ │ ldr.w r8, [pc, #364] @ 2cad5c │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2cac18 │ │ │ │ ldr r1, [pc, #352] @ (2cad60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2cac50 │ │ │ │ ldr r1, [pc, #344] @ (2cad64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2cac56 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2cad68 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2cabfc │ │ │ │ ldr r2, [pc, #288] @ (2cad6c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cabfc │ │ │ │ ldr r2, [pc, #284] @ (2cad70 ) │ │ │ │ @@ -94134,22 +94133,22 @@ │ │ │ │ cbz r3, 2cacb2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2cac70 │ │ │ │ ldr r1, [pc, #268] @ (2cad74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cab36 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 85b088 │ │ │ │ + bl 85afd0 │ │ │ │ ldr r2, [pc, #244] @ (2cad78 ) │ │ │ │ ldr r3, [pc, #152] @ (2cad20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -94169,103 +94168,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2cacde │ │ │ │ ldr r3, [pc, #120] @ (2cad34 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2cad7c ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2cad80 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 2cac60 │ │ │ │ ldr r3, [pc, #84] @ (2cad34 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #108] @ (2cad58 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ b.n 2caccc │ │ │ │ ldr r2, [pc, #52] @ (2cad38 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2cabec │ │ │ │ ldr r1, [pc, #120] @ (2cad84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 2cac82 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ b.n 2cae94 │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2cae80 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2cada4 │ │ │ │ + bvs.n 2cac54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 2cad58 │ │ │ │ + bvs.n 2cae08 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvs.n 2cad00 │ │ │ │ + bvs.n 2cadb0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cad34 │ │ │ │ + bvs.n 2cade4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ite cs │ │ │ │ - lslcs r6, r3, #1 │ │ │ │ - pushcc {r1, r2, r3, r4} │ │ │ │ + bkpt 0x0084 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cbz r6, 2cadac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cad44 │ │ │ │ + bvs.n 2cadf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cacc8 │ │ │ │ + bvs.n 2cad78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2caca8 │ │ │ │ + bpl.n 2cad58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2caca4 │ │ │ │ + bpl.n 2cad54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cacb4 │ │ │ │ + bpl.n 2cad64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cadc8 │ │ │ │ + bpl.n 2cac78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x0056 │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 2cae3c │ │ │ │ + bpl.n 2cacec │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 2cacd8 │ │ │ │ + bpl.n 2cad88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cae18 │ │ │ │ + bmi.n 2cacc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cad88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94278,51 +94277,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2caf14 │ │ │ │ ldr r1, [pc, #380] @ (2caf30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2caee0 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2caec2 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2caebc │ │ │ │ ldr r2, [pc, #356] @ (2caf34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2caf38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #348] @ (2caf3c ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #340] @ (2caf40 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [pc, #332] @ (2caf44 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #324] @ (2caf48 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2caefe │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2caefe │ │ │ │ ldr.w r9, [pc, #300] @ 2caf4c │ │ │ │ @@ -94331,47 +94330,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2cae3e │ │ │ │ ldr r1, [pc, #296] @ (2caf58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2caf08 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2caf5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2caf60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2caf64 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2caf68 │ │ │ │ ldr r2, [pc, #212] @ (2caf6c ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -94390,91 +94389,91 @@ │ │ │ │ b.n 2cadd2 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2caf78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cadce │ │ │ │ b.n 2caebc │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2caf7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cadc8 │ │ │ │ b.n 2caec2 │ │ │ │ ldr r1, [pc, #128] @ (2caf80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85ae6c │ │ │ │ + b.w 85adb4 │ │ │ │ ldr r1, [pc, #108] @ (2caf84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85ae6c │ │ │ │ + b.w 85adb4 │ │ │ │ nop │ │ │ │ ble.n 2caf2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bpl.n 2cafcc │ │ │ │ + bmi.n 2cae7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caf50 │ │ │ │ + bmi.n 2cb000 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb018 │ │ │ │ + bmi.n 2caec8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb02c │ │ │ │ + bmi.n 2caedc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb040 │ │ │ │ + bmi.n 2caef0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r4, #11] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2cb03c │ │ │ │ + bmi.n 2caeec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb04c │ │ │ │ + bmi.n 2caefc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bmi.n 2caecc │ │ │ │ + bmi.n 2caf7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caee8 │ │ │ │ + bpl.n 2caf98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb020 │ │ │ │ + bmi.n 2caed0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb010 │ │ │ │ + bmi.n 2caec0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb00c │ │ │ │ + bmi.n 2caebc │ │ │ │ lsls r5, r3, #1 │ │ │ │ mvns r4, r5 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r4, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vhadd.s16 q8, q1, │ │ │ │ - bmi.n 2cb024 │ │ │ │ + cdp 0, 10, cr0, cr10, cr9, {3} │ │ │ │ + bcc.n 2caed4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2cafbc │ │ │ │ + bcc.n 2cb06c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2caea8 │ │ │ │ + bcc.n 2caf58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 2caf30 │ │ │ │ + bcc.n 2cafe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002caf88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -94489,30 +94488,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2cb07c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #192] @ (2cb080 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #184] @ (2cb084 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ ldr r1, [pc, #176] @ (2cb088 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2cb08c ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -94520,15 +94519,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 864c04 │ │ │ │ + bl 864b4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2cb03e │ │ │ │ mov r0, r7 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #120] @ (2cb090 ) │ │ │ │ ldr r3, [pc, #92] @ (2cb074 ) │ │ │ │ @@ -94550,15 +94549,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2cb094 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 864c04 │ │ │ │ + bl 864b4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb00e │ │ │ │ cbnz r0, 2cb05e │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -94568,22 +94567,22 @@ │ │ │ │ b.n 2cb00e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2cb07c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ blt.n 2cb06c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldc2 0, cr0, [lr], #-420 @ 0xfffffe5c │ │ │ │ - bmi.n 2cb10c │ │ │ │ + @ instruction: 0xfb960069 │ │ │ │ + bcc.n 2cafbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cafac │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, r0] │ │ │ │ ... │ │ │ │ @@ -94604,37 +94603,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2cb15c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #144] @ (2cb160 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #136] @ (2cb164 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2cb168 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 864c04 │ │ │ │ + bl 864b4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2cb136 │ │ │ │ mov r0, r9 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #92] @ (2cb16c ) │ │ │ │ ldr r3, [pc, #68] @ (2cb154 ) │ │ │ │ @@ -94663,21 +94662,21 @@ │ │ │ │ b.n 2cb106 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2cb13c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bge.n 2cb12c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 2cb1cc │ │ │ │ + bcs.n 2cb07c │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2cb098 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb170 : │ │ │ │ @@ -94715,15 +94714,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87a404 │ │ │ │ + b.w 87a34c │ │ │ │ ldr r1, [pc, #56] @ (2cb210 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 56c018 │ │ │ │ @@ -94731,29 +94730,29 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2cb218 ) │ │ │ │ ldr r1, [pc, #40] @ (2cb21c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2cb1c6 │ │ │ │ - bcs.n 2cb19c │ │ │ │ + bcs.n 2cb24c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa640069 │ │ │ │ - bcs.n 2cb2e0 │ │ │ │ + ldrsh.w r0, [ip, #105] @ 0x69 │ │ │ │ + bne.n 2cb190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #10 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcs.n 2cb2b8 │ │ │ │ + bne.n 2cb168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 18d212 │ │ │ │ - bcs.n 2cb2f8 │ │ │ │ + bne.n 2cb1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcs.n 2cb260 │ │ │ │ + bne.n 2cb310 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb220 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -94770,38 +94769,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2cb3a8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 86b270 │ │ │ │ + bl 86b1b8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 86b4ec │ │ │ │ + bl 86b434 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2cb2ca │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 87012c │ │ │ │ + bl 870074 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2cb312 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2cb382 │ │ │ │ bne.n 2cb312 │ │ │ │ @@ -94831,15 +94830,15 @@ │ │ │ │ beq.n 2cb30a │ │ │ │ movs r0, #16 │ │ │ │ blx 288a14 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86feb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cb284 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c7560 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2cb312 │ │ │ │ @@ -94852,20 +94851,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2cb2e0 │ │ │ │ ldr r1, [pc, #156] @ (2cb3b0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 85b1b4 │ │ │ │ + bl 85b0fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 85b1f0 │ │ │ │ + bl 85b138 │ │ │ │ ldr r2, [pc, #132] @ (2cb3b4 ) │ │ │ │ ldr r3, [pc, #104] @ (2cb39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -94904,31 +94903,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bls.n 2cb474 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2cb3d8 │ │ │ │ + bmi.n 2cb488 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bcs.n 2cb420 │ │ │ │ + bne.n 2cb2d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n 2cb3dc │ │ │ │ + bne.n 2cb48c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 2cb5d8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 2cb738 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 2cb2e0 │ │ │ │ + beq.n 2cb390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bhi.n 2cb49c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 2cb2d4 │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 2cb3c8 │ │ │ │ + beq.n 2cb478 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb3c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94945,37 +94944,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 28a1ac │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 891dac │ │ │ │ + bl 891cf4 │ │ │ │ ldr r3, [pc, #76] @ (2cb44c ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2cb40a │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2cb436 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 288e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cb404 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 891ce8 │ │ │ │ + bl 891c30 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2cb40a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95002,44 +95001,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2cb534 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #176] @ (2cb538 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ ldr r1, [pc, #168] @ (2cb53c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 86b4ec │ │ │ │ + bl 86b434 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2cb540 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ ldr r3, [pc, #148] @ (2cb544 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 864c04 │ │ │ │ + bl 864b4c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2cb4fa │ │ │ │ mov r0, r6 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #116] @ (2cb548 ) │ │ │ │ ldr r3, [pc, #88] @ (2cb52c ) │ │ │ │ add r2, pc │ │ │ │ @@ -95076,22 +95075,22 @@ │ │ │ │ b.n 2cb4ca │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2cb5a4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2cb56c │ │ │ │ + bcc.n 2cb61c │ │ │ │ lsls r4, r4, #1 │ │ │ │ bvc.n 2cb594 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - blt.n 2cb480 │ │ │ │ + bge.n 2cb530 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub.w r0, r8, r0, asr #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + add.w r0, r0, r0, asr #1 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2cb4ec │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb54c : │ │ │ │ @@ -95111,48 +95110,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2cb644 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #196] @ (2cb648 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2cb64c ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b270 │ │ │ │ + bl 86b1b8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b4ec │ │ │ │ + bl 86b434 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b270 │ │ │ │ + bl 86b1b8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b4ec │ │ │ │ + bl 86b434 │ │ │ │ ldr r1, [pc, #128] @ (2cb650 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b5ec │ │ │ │ + bl 86b534 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -95189,22 +95188,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bvs.n 2cb6bc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf224006d │ │ │ │ - bics r4, r7 │ │ │ │ + sbcs.w r0, ip, #109 @ 0x6d │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bpl.n 2cb584 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb658 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95240,15 +95239,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2cb768 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95277,15 +95276,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2cb77c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95296,55 +95295,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2cb788 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ b.n 2cb688 │ │ │ │ ldr r3, [pc, #68] @ (2cb78c ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2cb790 ) │ │ │ │ ldr r0, [pc, #68] @ (2cb794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2cb7cc │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb798 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95427,27 +95426,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2cb920 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cb80e │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2cb89a │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 8705d4 │ │ │ │ + bl 87051c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cb8c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -95464,27 +95463,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2cb92c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ b.n 2cb80e │ │ │ │ ldr r3, [pc, #104] @ (2cb930 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2cb934 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2cb938 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cb80e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2cb93c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2cb940 ) │ │ │ │ ldr r0, [pc, #88] @ (2cb944 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95492,49 +95491,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bcc.n 2cb8e4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bcc.n 2cb8d0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cb83c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb948 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95559,29 +95558,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2cb9b4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r0, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb9b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95618,15 +95617,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2cba6c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95637,33 +95636,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2cba78 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cba26 │ │ │ │ bne.n 2cba00 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cba7c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95706,15 +95705,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2cbb1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 87a384 │ │ │ │ + bl 87a2cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95722,19 +95721,19 @@ │ │ │ │ nop │ │ │ │ beq.n 2cbadc │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #8 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cbb20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95825,15 +95824,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a404 │ │ │ │ + b.w 87a34c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -95856,63 +95855,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a404 │ │ │ │ + b.w 87a34c │ │ │ │ ldr r1, [pc, #88] @ (2cbcb4 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2cbcb8 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2cbcbc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a384 │ │ │ │ - rev r0, r1 │ │ │ │ + b.w 87a2cc │ │ │ │ + cbnz r0, 2cbc94 │ │ │ │ lsls r3, r4, #1 │ │ │ │ beq.n 2cbc9c │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r4, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r1!, {r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cbcc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -95950,15 +95949,15 @@ │ │ │ │ beq.w 2cc00e │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28a2c4 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 86f9f4 │ │ │ │ + bl 86f93c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2cc048 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -96058,15 +96057,15 @@ │ │ │ │ b.w 2ca640 │ │ │ │ blx 2891b4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 28b6f0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73ae74 │ │ │ │ + bl 73adbc │ │ │ │ ldr r3, [pc, #828] @ (2cc1ac ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cc0c4 │ │ │ │ ldr r0, [pc, #820] @ (2cc1b0 ) │ │ │ │ @@ -96086,23 +96085,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28a1ac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 741408 │ │ │ │ + bl 741350 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cbfc0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca55c │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -96122,40 +96121,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2ca5ac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 288b50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2888e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 741408 │ │ │ │ + bl 741350 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cbee6 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2cbf3c │ │ │ │ mov r0, fp │ │ │ │ bl 2ca640 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d58 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cbf4e │ │ │ │ mov r0, r8 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2cbfd2 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2cbe36 │ │ │ │ ldr r2, [pc, #612] @ (2cc1c0 ) │ │ │ │ ldr r3, [pc, #572] @ (2cc198 ) │ │ │ │ add r2, pc │ │ │ │ @@ -96200,17 +96199,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2cc004 │ │ │ │ mov r0, fp │ │ │ │ blx 288d58 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cbfd2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 86fac4 │ │ │ │ + bl 86fa0c │ │ │ │ b.n 2cbe30 │ │ │ │ ldr r2, [pc, #504] @ (2cc1d4 ) │ │ │ │ ldr r3, [pc, #440] @ (2cc198 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -96225,15 +96224,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87a404 │ │ │ │ + b.w 87a34c │ │ │ │ ldr r2, [pc, #468] @ (2cc1e4 ) │ │ │ │ ldr r3, [pc, #388] @ (2cc198 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -96247,15 +96246,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87a404 │ │ │ │ + b.w 87a34c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cbf30 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 289104 │ │ │ │ ldr r2, [pc, #416] @ (2cc1f4 ) │ │ │ │ @@ -96266,15 +96265,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2cc1fc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2cbf58 │ │ │ │ ldr r2, [pc, #388] @ (2cc200 ) │ │ │ │ ldr r3, [pc, #284] @ (2cc198 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -96293,15 +96292,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2cc20c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cbfd2 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ca640 │ │ │ │ b.n 2cbfd2 │ │ │ │ ldr r3, [pc, #328] @ (2cc210 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -96313,24 +96312,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cbe7a │ │ │ │ ldr r0, [pc, #312] @ (2cc218 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cbe7a │ │ │ │ cbz r0, 2cc106 │ │ │ │ bl 2ca640 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d58 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2cbe30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ b.n 2cbe30 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d58 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2cc0fe │ │ │ │ b.n 2cbe30 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ @@ -96343,29 +96342,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2cc224 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0bc │ │ │ │ b.n 2cbfd2 │ │ │ │ ldr r3, [pc, #232] @ (2cc228 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2cc22c ) │ │ │ │ ldr r1, [pc, #232] @ (2cc230 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, fp │ │ │ │ blx 288c54 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0bc │ │ │ │ b.n 2cbfd2 │ │ │ │ ldr r3, [pc, #204] @ (2cc234 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -96373,108 +96372,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2cc23c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, fp │ │ │ │ blx 288c54 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 28887c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0bc │ │ │ │ b.n 2cbfd2 │ │ │ │ ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r3, #176 @ 0xb0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #184 @ (adr r2, 2cc274 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 2cc3d4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 2cc2c8 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 2cc428 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r4!, {r3, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r4!, {r2, r3} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r3, #56 @ 0x38 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r1, #220 @ 0xdc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3, {r3, r5} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #186 @ 0xba │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -96486,23 +96485,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #120] @ (2cc2ec ) │ │ │ │ ldr r1, [pc, #120] @ (2cc2f0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2cc292 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cc240 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a1ac │ │ │ │ @@ -96531,25 +96530,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r7, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cc2f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96562,26 +96561,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2cc3bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2cc3c0 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #140] @ (2cc3c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2cc36c │ │ │ │ ldr r1, [pc, #132] @ (2cc3c8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 289908 │ │ │ │ @@ -96601,15 +96600,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2cc3d0 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96618,52 +96617,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2cc3d8 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cc382 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r4!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cc3ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cmp r6, #210 @ 0xd2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2cc3fc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ nop │ │ │ │ cmp r6, #198 @ 0xc6 │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -96767,29 +96766,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #170 @ 0xaa │ │ │ │ + movs r7, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r0, r6 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stmia r7!, {r2} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2cc5f4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -96797,39 +96796,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7ee37c │ │ │ │ + bl 7ee2c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2cc5c6 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 879d44 │ │ │ │ + bl 879c8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7ee3cc │ │ │ │ + bl 7ee314 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7ee37c │ │ │ │ + bl 7ee2c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -96872,74 +96871,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 288a14 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 7eecfc │ │ │ │ + bl 7eec44 │ │ │ │ ldr r1, [pc, #124] @ (2cc6a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ cbz r0, 2cc642 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2cc6ac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ cbz r0, 2cc65c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2cc6b0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ cbz r0, 2cc678 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2cc6b4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ cbz r0, 2cc694 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2cc718 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96947,15 +96946,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2cc720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w ip, [pc, #60] @ 2cc724 │ │ │ │ ldr r3, [pc, #60] @ (2cc728 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2cc72c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2cc730 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -96969,19 +96968,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -97012,15 +97011,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97046,31 +97045,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2cc804 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r4, #62 @ 0x3e │ │ │ │ + movs r3, #150 @ 0x96 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cc840 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97078,24 +97077,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2cc848 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2cc53c │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2cc8ac ) │ │ │ │ add r4, pc │ │ │ │ @@ -97109,24 +97108,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ asrs r0, r4, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2cc92c ) │ │ │ │ @@ -97136,56 +97135,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2cc934 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 879aec │ │ │ │ + bl 879a34 │ │ │ │ ldr r1, [pc, #80] @ (2cc938 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #56] @ (2cc93c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #178 @ 0xb2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97198,15 +97197,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2cc9cc ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 2c5798 │ │ │ │ cbz r0, 2cc9ae │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -97230,19 +97229,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2ccb40 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -97251,15 +97250,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2ccb48 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ccb2c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2891b4 │ │ │ │ @@ -97369,23 +97368,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2ccb4c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2ccb50 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - movs r2, #30 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x001c │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -97406,15 +97405,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2ccc0e │ │ │ │ @@ -97435,15 +97434,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -97458,33 +97457,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + subs r6, r0, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -97518,15 +97517,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2cce50 ) │ │ │ │ ldr r7, [pc, #404] @ (2cce54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ccde4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -97545,37 +97544,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cce00 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ccdba │ │ │ │ ldr r0, [pc, #348] @ (2cce5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #344] @ (2cce60 ) │ │ │ │ ldr r2, [pc, #344] @ (2cce64 ) │ │ │ │ ldr r1, [pc, #348] @ (2cce68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2cce6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2cce70 ) │ │ │ │ ldr r1, [pc, #332] @ (2cce74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c44e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -97597,15 +97596,15 @@ │ │ │ │ blx 288a94 │ │ │ │ mov r4, r0 │ │ │ │ blx 28a1ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ee274 │ │ │ │ + bl 7ee1bc │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97620,24 +97619,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cce26 │ │ │ │ ldr r4, [pc, #192] @ (2cce7c ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #176] @ (2cce80 ) │ │ │ │ ldr r2, [pc, #180] @ (2cce84 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ccd1e │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cccd6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -97657,71 +97656,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cccfa │ │ │ │ ldr r0, [pc, #116] @ (2cce90 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cccfa │ │ │ │ ldr r3, [pc, #96] @ (2cce88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ccdba │ │ │ │ ldr r3, [pc, #88] @ (2cce8c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ccdba │ │ │ │ ldr r0, [pc, #88] @ (2cce94 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ccdba │ │ │ │ nop │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + cbnz r0, 2ccece │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bkpt 0x00dc │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r3, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r5, r6} │ │ │ │ + cbnz r0, 2cceea │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + adds r6, r1, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2ccefa │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, 2ccef6 │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2ccfc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -97730,15 +97729,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2ccfd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2ccf72 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2ccf32 │ │ │ │ @@ -97782,15 +97781,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2ccfdc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2c4fd0 │ │ │ │ @@ -97815,45 +97814,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ccfe8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2c4f80 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r6, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2cd124 ) │ │ │ │ @@ -97874,15 +97873,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -97905,15 +97904,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2cd138 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cc400 │ │ │ │ ldr r2, [pc, #152] @ (2cd13c ) │ │ │ │ @@ -97956,15 +97955,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cc400 │ │ │ │ b.n 2cd0a0 │ │ │ │ @@ -97972,29 +97971,29 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 2cd190 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r4, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ cbnz r0, 2cd180 │ │ │ │ lsls r7, r5, #3 │ │ │ │ revsh r6, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r0, r2, r4 │ │ │ │ + subs r0, r5, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2cd324 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -98012,15 +98011,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 2c5f88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2cd312 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98033,15 +98032,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2891b4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28b6f0 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -98087,15 +98086,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2cc400 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -98121,15 +98120,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2cd34c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2891b4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28b6f0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -98164,37 +98163,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ rev r4, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r0, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xb8c0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + push {r4, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2cd3b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -98204,42 +98203,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #60] @ (2cd3c4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2cd39e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cd150 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 2cc9d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cd150 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r2, r2 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2cd5b8 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -98274,15 +98273,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2cd478 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -98341,15 +98340,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2c5f88 │ │ │ │ @@ -98371,15 +98370,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 289a80 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -98421,23 +98420,23 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb7c4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb720 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r4, 2cd63c │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 2cd644 │ │ │ │ + cbz r2, 2cd61a │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2ce00c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -98451,15 +98450,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2ce018 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -98676,15 +98675,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2cd966 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -98768,15 +98767,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2ce028 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2c5af0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -98808,15 +98807,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cd666 │ │ │ │ ldr.w r0, [pc, #1676] @ 2ce034 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cd666 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -98950,15 +98949,15 @@ │ │ │ │ blx 288a94 │ │ │ │ mov r6, r0 │ │ │ │ blx 28a1ac │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 7ee3cc │ │ │ │ + bl 7ee314 │ │ │ │ b.n 2cd668 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -99221,22 +99220,22 @@ │ │ │ │ bpl.w 2cd79c │ │ │ │ ldr r0, [pc, #536] @ (2ce040 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cd79c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2ce044 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7ee3cc │ │ │ │ + bl 7ee314 │ │ │ │ b.n 2cd666 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2cd666 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -99292,15 +99291,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -99333,15 +99332,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -99399,43 +99398,43 @@ │ │ │ │ bgt.w 2cd666 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2cdfe8 │ │ │ │ b.w 2cd666 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r0, 2ce076 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2ce06a │ │ │ │ + uxth r6, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r7, lr} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce048 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2ce050 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -99481,22 +99480,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ce224 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 879e94 │ │ │ │ + bl 879ddc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 879b8c │ │ │ │ + bl 879ad4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cc53c │ │ │ │ b.n 2ce10a │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2ce104 │ │ │ │ @@ -99615,40 +99614,40 @@ │ │ │ │ beq.n 2ce23a │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7ee274 │ │ │ │ + bl 7ee1bc │ │ │ │ b.n 2ce0c2 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2ce0c2 │ │ │ │ ldr r1, [pc, #48] @ (2ce26c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7ee274 │ │ │ │ + bl 7ee1bc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2ce0bc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #600 @ 0x258 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bgt.n 2ce180 │ │ │ │ + blt.n 2ce230 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002ce270 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99664,24 +99663,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ @ instruction: 0xfb7c00fe │ │ │ │ │ │ │ │ 002ce2d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99692,47 +99691,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2ce318 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5034 │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce31c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2ce350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ cbz r0, 2ce342 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2ce354 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 730078 │ │ │ │ - add r6, pc, #368 @ (adr r6, 2ce4c4 ) │ │ │ │ + b.w 72ffc0 │ │ │ │ + add r5, pc, #720 @ (adr r5, 2ce624 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r0, r6, #29 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99742,29 +99741,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2ce39c ) │ │ │ │ ldr r1, [pc, #44] @ (2ce3a0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #64 @ (adr r7, 2ce3dc ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 2ce53c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #976 @ (adr r6, 2ce774 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 2ce4d4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -99778,18 +99777,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2ce3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ - add r6, pc, #800 @ (adr r6, 2ce708 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 2ce468 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce3e8 : │ │ │ │ ldr r3, [pc, #48] @ (2ce41c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2ce3f2 │ │ │ │ @@ -99809,15 +99808,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ adds r6, r5, #6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2ce428 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsrs r6, r1, #29 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ce498 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2ce48a │ │ │ │ @@ -99905,15 +99904,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2c9438 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2ce46e │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -99922,41 +99921,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7eecfc │ │ │ │ + bl 7eec44 │ │ │ │ ldr r1, [pc, #52] @ (2ce578 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldr r1, [pc, #40] @ (2ce57c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r7, pc, #624 @ (adr r7, 2ce7ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2ce5e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99964,15 +99963,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2ce5e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w ip, [pc, #60] @ 2ce5ec │ │ │ │ ldr r3, [pc, #60] @ (2ce5f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2ce5f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2ce5f8 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -99987,19 +99986,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 2ce918 ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 2ce678 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -100057,26 +100056,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2ce6a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce61c │ │ │ │ ldr r0, [pc, #24] @ (2ce6ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ce61c │ │ │ │ nop │ │ │ │ add r5, pc, #576 @ (adr r5, 2ce8e0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #168 @ (adr r4, 2ce758 ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 2ce8b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ce740 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100094,33 +100093,33 @@ │ │ │ │ b.n 2ce708 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 7ee3cc │ │ │ │ + bl 7ee314 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 289ff4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2ce72a │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ - bl 7ee37c │ │ │ │ + bl 730400 │ │ │ │ + bl 7ee2c4 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2ce6de │ │ │ │ @@ -100135,19 +100134,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2ce9b0 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2ceb10 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -100243,19 +100242,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2ce88c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce7b0 │ │ │ │ ldr r0, [pc, #64] @ (2ce890 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ce7b0 │ │ │ │ ldr r0, [pc, #56] @ (2ce894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2ce802 │ │ │ │ ldr r1, [pc, #52] @ (2ce898 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ce7a6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #160 @ (adr r4, 2ce910 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -100265,25 +100264,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #15 │ │ │ │ lsls r5, r7, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #632 @ (adr r3, 2ceafc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r2, pc, #656 @ (adr r2, 2ceb18 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2cec78 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r7, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2ceab4 ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 2cec14 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2ceaf0 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2cec50 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #448 @ (adr r2, 2cea5c ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 2cebbc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100611,15 +100610,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ceb54 │ │ │ │ ldr r0, [pc, #804] @ (2cef14 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ceb54 │ │ │ │ ldr r3, [pc, #792] @ (2cef18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -100628,15 +100627,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ceabe │ │ │ │ ldr r0, [pc, #772] @ (2cef1c ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2ceabe │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2ced8e │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -100815,15 +100814,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ced24 │ │ │ │ ldr r1, [pc, #316] @ (2cef44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2cef48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2ced44 │ │ │ │ ldr r2, [pc, #296] @ (2cef40 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ced44 │ │ │ │ @@ -100841,15 +100840,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2cef10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cecbe │ │ │ │ ldr r0, [pc, #264] @ (2cef50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cecbe │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c37cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -100876,15 +100875,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2ceddc │ │ │ │ ldr r0, [pc, #192] @ (2cef58 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ceddc │ │ │ │ bl 2c359c │ │ │ │ b.n 2ceddc │ │ │ │ ldr.w sl, [pc, #180] @ 2cef5c │ │ │ │ add sl, pc │ │ │ │ b.n 2cee7a │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -100902,79 +100901,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2cef10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cee62 │ │ │ │ ldr r0, [pc, #132] @ (2cef64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2cee62 │ │ │ │ nop │ │ │ │ add r1, pc, #184 @ (adr r1, 2cefa4 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #3 │ │ │ │ lsls r5, r7, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r5, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 2cf250 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 2cefb0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r2, r3, #25 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r0, r1, #23 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r2, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r1, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -100995,19 +100994,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (2cf0e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7ee218 │ │ │ │ + b.w 7ee160 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -101112,19 +101111,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2cf026 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cf0b0 │ │ │ │ b.n 2cf05a │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #816] @ (2cf418 ) │ │ │ │ + ldr r4, [pc, #144] @ (2cf178 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2cf2a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -101136,15 +101135,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2cf2ac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2cf196 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -101259,86 +101258,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2cf2b4 ) │ │ │ │ ldr r0, [pc, #132] @ (2cf2b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cf206 │ │ │ │ b.n 2cf20a │ │ │ │ ldr r1, [pc, #112] @ (2cf2bc ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2cf2c0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2cf210 │ │ │ │ ldr r3, [pc, #100] @ (2cf2c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf1b8 │ │ │ │ ldr r3, [pc, #92] @ (2cf2c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cf1b8 │ │ │ │ ldr r0, [pc, #84] @ (2cf2cc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2cf1b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cea5c │ │ │ │ b.n 2cf210 │ │ │ │ ldr r3, [pc, #68] @ (2cf2d0 ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (2cf2d4 ) │ │ │ │ ldr r0, [pc, #68] @ (2cf2d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cf314 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101346,24 +101345,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2cf31c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ce6b0 │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2cf384 │ │ │ │ sub sp, #28 │ │ │ │ @@ -101371,15 +101370,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2cf38c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 28aa2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2cf390 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -101393,19 +101392,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, r2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101415,15 +101414,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2cf3fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ bl 2ce600 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2cf3ce │ │ │ │ bl 2c8964 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -101436,19 +101435,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r4, #6 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cf4ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -101458,15 +101457,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2cf4b0 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2cf4b4 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2cf47a │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -101508,19 +101507,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vqadd.u16 q0, q7, q14 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 2cf550 │ │ │ │ @@ -101529,15 +101528,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2cf558 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2cf4f6 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2cf51c │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -101570,24 +101569,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2c3430 │ │ │ │ b.n 2cf508 │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 68f566 │ │ │ │ + bl 68f566 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2cf63c │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2cf640 ) │ │ │ │ @@ -101597,15 +101596,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2cf648 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #176] @ (2cf64c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2cf5ec │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -101622,15 +101621,15 @@ │ │ │ │ cbnz r2, 2cf618 │ │ │ │ mov r0, r3 │ │ │ │ bl 2ce600 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7ee218 │ │ │ │ + b.w 7ee160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101647,15 +101646,15 @@ │ │ │ │ bpl.n 2cf5a4 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2cf658 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2cf5a4 │ │ │ │ ldr r2, [pc, #64] @ (2cf65c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2cf5c4 │ │ │ │ @@ -101663,37 +101662,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cf5c4 │ │ │ │ ldr r0, [pc, #48] @ (2cf660 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cf5c4 │ │ │ │ nop │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r6, [sp, #32] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r7, #10] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 2cf73c │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -101711,15 +101710,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28aa14 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 2cf6e6 │ │ │ │ @@ -101737,15 +101736,15 @@ │ │ │ │ bne.n 2cf6c4 │ │ │ │ ldr r1, [pc, #120] @ (2cf750 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 737fb8 │ │ │ │ + bl 737f00 │ │ │ │ ldr r2, [pc, #108] @ (2cf754 ) │ │ │ │ ldr r3, [pc, #84] @ (2cf740 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101769,23 +101768,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2cf6ce │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldc2 0, cr0, [r4], {124} @ 0x7c │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -101805,15 +101804,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2cf86c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 28aa14 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 2cf7ae │ │ │ │ @@ -101842,15 +101841,15 @@ │ │ │ │ cbz r3, 2cf838 │ │ │ │ ldr r1, [pc, #148] @ (2cf874 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 736fc8 │ │ │ │ + bl 736f10 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cf7b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2cf7ae │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -101887,36 +101886,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (2cf880 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 2c3430 │ │ │ │ b.n 2cf7de │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfb8a007c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 1f387e │ │ │ │ bl 387882 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cf890 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldc2 0, cr0, [sl], #496 @ 0x1f0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #136] @ (2cf930 ) │ │ │ │ @@ -101924,44 +101923,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2cf938 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #128] @ (2cf93c ) │ │ │ │ ldr r3, [pc, #128] @ (2cf940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2cf944 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2cf948 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2cf94c ) │ │ │ │ add r2, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r3, [pc, #120] @ (2cf950 ) │ │ │ │ ldr r2, [pc, #124] @ (2cf954 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2cf958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r3, [pc, #112] @ (2cf95c ) │ │ │ │ ldr r2, [pc, #116] @ (2cf960 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2cf964 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #108] @ (2cf968 ) │ │ │ │ ldr r3, [pc, #108] @ (2cf96c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2cf970 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -101969,60 +101968,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2cf974 ) │ │ │ │ ldr r2, [pc, #104] @ (2cf978 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733b60 │ │ │ │ + bl 733aa8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r3, r1] │ │ │ │ + ldr r6, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -102088,15 +102087,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -102172,28 +102171,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (2cfd98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cfc7a │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (2cfd9c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ ldr r2, [pc, #600] @ (2cfda0 ) │ │ │ │ ldr r3, [pc, #564] @ (2cfd80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -102213,15 +102212,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a51c │ │ │ │ + bl 87a464 │ │ │ │ b.n 2cfb46 │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 2cfbde │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -102273,15 +102272,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (2cfda4 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cfb46 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -102295,24 +102294,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (2cfdb0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2897fc │ │ │ │ b.n 2cfb46 │ │ │ │ ldr r1, [pc, #304] @ (2cfdb4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 887e34 │ │ │ │ + bl 887d7c │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 2cfce4 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (2cfdb8 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -102330,15 +102329,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (2cfdbc ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cfc7a │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2cfcec │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 2cfac2 │ │ │ │ mov r0, r5 │ │ │ │ @@ -102377,75 +102376,73 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (2cfdc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cfc7a │ │ │ │ ldr r2, [pc, #112] @ (2cfdcc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (2cfdd0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (2cfdd4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2cfc7a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r2, #15 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r4, #2 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + vshr.u32 q8, , #4 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r0, #2 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #384] @ 0x180 │ │ │ │ + vshr.u16 q8, , #4 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2d0144 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102634,15 +102631,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 887e34 │ │ │ │ + bl 887d7c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2897f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfe7e │ │ │ │ b.n 2cffb4 │ │ │ │ @@ -102762,16 +102759,16 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2c92cc │ │ │ │ b.n 2cfdf8 │ │ │ │ ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 0, r0, cr14, cr1, {3} │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + stc2l 0, cr0, [r6, #-452]! @ 0xfffffe3c │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d019c │ │ │ │ sub sp, #8 │ │ │ │ @@ -102780,29 +102777,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d01a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2], {113} @ 0x71 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + @ instruction: 0xfbda0071 │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d01ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -102810,28 +102807,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2d01f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [lr], #-452 @ 0xfffffe3c │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfb860071 │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d023c │ │ │ │ sub sp, #8 │ │ │ │ @@ -102840,28 +102837,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d0244 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfbde0071 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfb360071 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d0288 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102869,27 +102866,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d0290 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xfb8e0071 │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + @ instruction: 0xfae60071 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d02d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -102898,28 +102895,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d02e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfb420071 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfa9a0071 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d0324 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102927,27 +102924,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d032c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xfaf20071 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfa4a0071 │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d0368 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102955,23 +102952,23 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2d0370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - @ instruction: 0xfaa60071 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldr??.w r0, [lr, #113] @ 0x71 │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2d03dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102979,43 +102976,43 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2d03e4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2d03c8 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2d03d4 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 887e34 │ │ │ │ + bl 887d7c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2897fc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr r1, [pc, #16] @ (2d03e8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2d03b0 │ │ │ │ - @ instruction: 0xfa640071 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrsh.w r0, [ip, #113] @ 0x71 │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stc2l 0, cr0, [r2, #956]! @ 0x3bc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2d0468 ) │ │ │ │ @@ -103027,15 +103024,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2d043e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -103050,29 +103047,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2d0474 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ea0071 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + vst4.16 {d16-d19}, [r2 :256], r1 │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d0478 : │ │ │ │ ldr r3, [pc, #124] @ (2d04f8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2d0492 │ │ │ │ @@ -103110,32 +103107,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 289104 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d0508 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stc2l 0, cr0, [r6, #-956] @ 0xfffffc44 │ │ │ │ ble.n 2d0414 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ble.n 2d05b8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r4, [r7, #32] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d058e │ │ │ │ @@ -103316,51 +103313,51 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2d06f0 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strb r4, [r4, #21] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr??.w r0, [sl, sl, lsl #2] │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + @ instruction: 0xf7d2006a │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + subs r4, r2, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr.w r0, [r0, sl, lsl #2] │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf7a8006a │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, #24] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2d0712 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -103553,26 +103550,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2d093e │ │ │ │ ldr r2, [pc, #152] @ (2d0948 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #144] @ (2d094c ) │ │ │ │ ldr r3, [pc, #144] @ (2d0950 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2d0954 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103615,18 +103612,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ strh r2, [r1, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #560] @ (2d0b7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf5920071 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + @ instruction: 0xf4ea0071 │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2d0a08 ) │ │ │ │ @@ -103638,32 +103635,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ cbz r0, 2d09b6 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 288a14 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0884 │ │ │ │ mov r0, r4 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2d09e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85afd4 │ │ │ │ + bl 85af1c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2d0a10 ) │ │ │ │ ldr r3, [pc, #80] @ (2d0a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -103759,25 +103756,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2d0aec ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d0a7c │ │ │ │ strh r6, [r6, #10] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (2d0bb0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -103802,22 +103799,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2d0b92 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ cbz r0, 2d0b4e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2d0884 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d059c │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2d0b82 │ │ │ │ ldr r2, [pc, #88] @ (2d0bb8 ) │ │ │ │ @@ -103833,42 +103830,42 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 85aee4 │ │ │ │ + bl 85ae2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d0b5e │ │ │ │ ldr r3, [pc, #40] @ (2d0bbc ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2d0bc0 ) │ │ │ │ ldr r1, [pc, #40] @ (2d0bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0b4e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r3, #4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xf2be0071 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf2160071 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -103899,20 +103896,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d0cb0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [pc, #136] @ (2d0cb4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2d0c86 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2d0c50 │ │ │ │ cbz r5, 2d0c5c │ │ │ │ @@ -103934,108 +103931,108 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d0bfa │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d0bfa │ │ │ │ mov r0, r4 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #40] @ (2d0cb8 ) │ │ │ │ ldr r2, [pc, #44] @ (2d0cbc ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2d0cc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d0bfc │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rsb r0, r4, #113 @ 0x71 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + adds.w r0, ip, #113 @ 0x71 │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2d0d0e │ │ │ │ mov r4, r1 │ │ │ │ - bl 741c3c │ │ │ │ + bl 741b84 │ │ │ │ ldr r1, [pc, #128] @ (2d0d64 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 741c90 │ │ │ │ + bl 741bd8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 741dbc │ │ │ │ + bl 741d04 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d0d50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d0cea │ │ │ │ ldr r1, [pc, #100] @ (2d0d68 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741f98 │ │ │ │ + bl 741ee0 │ │ │ │ cbz r5, 2d0d42 │ │ │ │ - bl 741c3c │ │ │ │ + bl 741b84 │ │ │ │ ldr r1, [pc, #84] @ (2d0d6c ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 741c90 │ │ │ │ + bl 741bd8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 741dbc │ │ │ │ + bl 741d04 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d0d50 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d0d1e │ │ │ │ ldr r1, [pc, #56] @ (2d0d70 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741f98 │ │ │ │ + bl 741ee0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -104120,15 +104117,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 870e38 │ │ │ │ + bl 870d80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d0fbe │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -104195,18 +104192,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2d1000 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ b.n 2d0de4 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2d0f86 │ │ │ │ ldr r0, [pc, #220] @ (2d1004 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -104229,153 +104226,153 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d1010 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0f14 │ │ │ │ ldr r3, [pc, #168] @ (2d1014 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2d1018 ) │ │ │ │ ldr r1, [pc, #168] @ (2d101c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0f14 │ │ │ │ ldr r3, [pc, #152] @ (2d1020 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2d1024 ) │ │ │ │ ldr r1, [pc, #152] @ (2d1028 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0f14 │ │ │ │ ldr r3, [pc, #136] @ (2d102c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2d1030 ) │ │ │ │ ldr r1, [pc, #136] @ (2d1034 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0f14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2d1038 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2d103c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2d1040 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d0f14 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r4, [r7, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vqadd.s16 q8, q3, │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + mcr 0, 5, r0, cr14, cr1, {3} │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vqadd.s8 q0, q2, │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + mrc 0, 2, r0, cr12, cr1, {3} │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcr 0, 7, r0, cr6, cr1, {3} │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + mrc 0, 1, r0, cr14, cr1, {3} │ │ │ │ + strh r4, [r5, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcr 0, 6, r0, cr10, cr1, {3} │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + mcr 0, 1, r0, cr2, cr1, {3} │ │ │ │ + strh r4, [r5, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcr 0, 5, r0, cr14, cr1, {3} │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + mcr 0, 0, r0, cr6, cr1, {3} │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mrc 0, 4, r0, cr0, cr1, {3} │ │ │ │ - strh r2, [r7, #30] │ │ │ │ + stcl 0, cr0, [r8, #452]! @ 0x1c4 │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2d1062 │ │ │ │ - bl 74217c │ │ │ │ + bl 7420c4 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2d1074 │ │ │ │ - bl 74217c │ │ │ │ + bl 7420c4 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d1098 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2d10a8 │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2d10ea │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2d10ca │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -104389,15 +104386,15 @@ │ │ │ │ bl 2c7730 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2d10ba │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d1100 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87b8b0 │ │ │ │ + b.w 87b7f8 │ │ │ │ @ instruction: 0xf0f200ef │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2d1114 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -104427,18 +104424,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2d116c ) │ │ │ │ ldr r0, [pc, #20] @ (2d1170 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldcl 0, cr0, [ip], #452 @ 0x1c4 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + mrrc 0, 7, r0, r4, cr1 │ │ │ │ + strh r2, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2d1258 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104455,15 +104452,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2d11d8 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2d11b8 │ │ │ │ - bl 74db64 │ │ │ │ + bl 74daac │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d11ca │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2d11ca │ │ │ │ blx 28b204 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -104477,30 +104474,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 288a14 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73c1e4 │ │ │ │ + bl 73c12c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2d1208 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2d0884 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d11a2 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 85af20 │ │ │ │ + bl 85ae68 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d11d8 │ │ │ │ ldr r2, [pc, #52] @ (2d1260 ) │ │ │ │ ldr r3, [pc, #44] @ (2d125c ) │ │ │ │ add r2, pc │ │ │ │ @@ -104589,15 +104586,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 878f78 │ │ │ │ + bl 878ec0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2d130e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104716,15 +104713,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2d14ae │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 740420 │ │ │ │ + bl 740368 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -104758,26 +104755,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1452 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2d14f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1452 │ │ │ │ nop │ │ │ │ strb r4, [r3, #29] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #864] @ (2d1854 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2d15b0 ) │ │ │ │ @@ -104789,26 +104786,26 @@ │ │ │ │ beq.n 2d153e │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d1584 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2d15b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d158a │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2d153e │ │ │ │ mov r0, r5 │ │ │ │ bl 2d1434 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -104828,15 +104825,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d1534 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2d15c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1534 │ │ │ │ ldr r0, [pc, #60] @ (2d15c4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d152c │ │ │ │ ldr r3, [pc, #60] @ (2d15c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -104848,32 +104845,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1534 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d15cc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1534 │ │ │ │ nop │ │ │ │ strb r2, [r2, #26] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2d1744 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -104895,15 +104892,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d16a2 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 74032c │ │ │ │ + bl 740274 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d16c8 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2d1638 │ │ │ │ @@ -104912,15 +104909,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 88d7a0 │ │ │ │ + bl 88d6e8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2d165e │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d16d4 │ │ │ │ cbnz r3, 2d167a │ │ │ │ @@ -104930,15 +104927,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2d1750 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2d1754 ) │ │ │ │ ldr r3, [pc, #204] @ (2d174c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -104955,15 +104952,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d1610 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 74032c │ │ │ │ + bl 740274 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d16c8 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2d1626 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -104986,15 +104983,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d165e │ │ │ │ ldr r0, [pc, #112] @ (2d1764 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d167a │ │ │ │ b.n 2d1660 │ │ │ │ blx 2890c4 │ │ │ │ b.n 2d1666 │ │ │ │ ldr r2, [pc, #72] @ (2d1758 ) │ │ │ │ @@ -105013,15 +105010,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2d1636 │ │ │ │ ldr r0, [pc, #60] @ (2d176c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d1636 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r6, #22] │ │ │ │ @@ -105034,19 +105031,19 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2d1cd8 │ │ │ │ @@ -105072,28 +105069,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2c9954 │ │ │ │ ldr.w r7, [pc, #1308] @ 2d1cdc │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d1990 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2d1ce0 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2d1ce4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2c9924 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105539,15 +105536,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d1a8c │ │ │ │ ldr r0, [pc, #188] @ (2d1cf4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1a8c │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2c9924 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d1a28 │ │ │ │ @@ -105565,70 +105562,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2d1af2 │ │ │ │ ldr r0, [pc, #128] @ (2d1cfc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1af2 │ │ │ │ ldr r3, [pc, #100] @ (2d1cec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d1a8c │ │ │ │ ldr r3, [pc, #88] @ (2d1cf0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d1a8c │ │ │ │ ldr r0, [pc, #92] @ (2d1d00 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1a8c │ │ │ │ ldr r3, [pc, #72] @ (2d1cf8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d1af2 │ │ │ │ ldr r3, [pc, #48] @ (2d1cf0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d1af2 │ │ │ │ ldr r0, [pc, #56] @ (2d1d04 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1af2 │ │ │ │ nop │ │ │ │ strb r0, [r3, #16] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - asrs r2, r2 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2d19c8 │ │ │ │ + b.n 2d1878 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r2, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2d1db4 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -105653,15 +105650,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7268 │ │ │ │ ldr r2, [pc, #100] @ (2d1db8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r2, [pc, #92] @ (2d1dbc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d1d8e │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -105688,27 +105685,27 @@ │ │ │ │ bpl.n 2d1d66 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2d1dc8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d1d66 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #256] @ (2d1ec4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1dcc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105728,15 +105725,15 @@ │ │ │ │ cbz r3, 2d1dfe │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 2d1e1e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -105749,46 +105746,46 @@ │ │ │ │ bl 2d1174 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d1e78 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2d1eb2 │ │ │ │ bls.n 2d1e88 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d1ece │ │ │ │ ldr r3, [pc, #136] @ (2d1edc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #128] @ (2d1ee0 ) │ │ │ │ ldr r2, [pc, #132] @ (2d1ee4 ) │ │ │ │ ldr r1, [pc, #132] @ (2d1ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r5 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 85af98 │ │ │ │ + bl 85aee0 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d1e0a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -105820,19 +105817,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2d26d8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #560] @ (2d2110 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r2, #14] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1eec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105873,21 +105870,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2d1f8e │ │ │ │ ldr r3, [pc, #200] @ (2d2030 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ ldr r2, [pc, #188] @ (2d2034 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 2d1fb8 │ │ │ │ @@ -105947,21 +105944,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ b.n 2d25f4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d2038 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -105982,24 +105979,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d205a │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d20b8 │ │ │ │ ldr r5, [pc, #172] @ (2d2128 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #168] @ (2d212c ) │ │ │ │ ldr r1, [pc, #172] @ (2d2130 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 2d2102 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -106015,15 +106012,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2d213c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106034,52 +106031,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (2d2148 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d20d2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r2, [pc, #64] @ (2d214c ) │ │ │ │ ldr r1, [pc, #68] @ (2d2150 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d20d2 │ │ │ │ b.n 2d2468 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ble.n 2d20d4 │ │ │ │ + ble.n 2d2184 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2d2068 │ │ │ │ + bgt.n 2d2118 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2d2210 │ │ │ │ + bgt.n 2d20c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d2154 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 2888e4 │ │ │ │ │ │ │ │ @@ -106244,24 +106241,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d2336 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d0af0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d2336 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 860f14 │ │ │ │ + bl 860e5c │ │ │ │ mov r0, r6 │ │ │ │ - bl 85aee4 │ │ │ │ + bl 85ae2c │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85af20 │ │ │ │ + bl 85ae68 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2d85a4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2dc050 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2e1240 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106292,32 +106289,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2d2424 │ │ │ │ ldr r1, [pc, #156] @ (2d2460 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2d23de │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2c3738 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2d23f0 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 288d54 │ │ │ │ @@ -106336,31 +106333,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d22f6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2d246c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d22f6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r7, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2d2ec8 │ │ │ │ @@ -106495,15 +106492,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 87979c │ │ │ │ + bl 8796e4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2d2800 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -106681,25 +106678,25 @@ │ │ │ │ b.n 2d25a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 87979c │ │ │ │ + bl 8796e4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2d269a │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2ca640 │ │ │ │ ldr.w r1, [pc, #1756] @ 2d2ee0 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d2b04 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -106851,35 +106848,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 87979c │ │ │ │ + bl 8796e4 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2d2a72 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 879854 │ │ │ │ + bl 87979c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 879114 │ │ │ │ + bl 87905c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2d2a50 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -106887,15 +106884,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2d2a46 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 879114 │ │ │ │ + bl 87905c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2d2a50 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2d2a34 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -106962,15 +106959,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d286e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2d2ef4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d286e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -107096,21 +107093,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -107213,15 +107210,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 878f78 │ │ │ │ + bl 878ec0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2d2dee │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d2dbe │ │ │ │ @@ -107273,15 +107270,15 @@ │ │ │ │ bpl.w 2d286e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2d2f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d286e │ │ │ │ ldr r3, [pc, #92] @ (2d2f04 ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (2d2f08 ) │ │ │ │ ldr r0, [pc, #92] @ (2d2f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -107298,41 +107295,41 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r6, #4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ blx lr │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d2f10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -107394,24 +107391,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d304a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 88d6c0 │ │ │ │ + bl 88d608 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 740294 │ │ │ │ + bl 7401dc │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2d30f0 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107434,15 +107431,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d30fa │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d3006 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 88d7a0 │ │ │ │ + bl 88d6e8 │ │ │ │ b.n 2d300a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d2f7e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1434 │ │ │ │ b.n 2d2f7e │ │ │ │ @@ -107481,22 +107478,22 @@ │ │ │ │ cbnz r3, 2d3102 │ │ │ │ ldr r2, [pc, #184] @ (2d3158 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (2d315c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ b.n 2d2f6e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d30da │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2d30da │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2d30da │ │ │ │ @@ -107548,30 +107545,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r2, [r4, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d3178 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2d318a │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -107606,15 +107603,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 74032c │ │ │ │ + bl 740274 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d3200 │ │ │ │ ldr r2, [pc, #64] @ (2d321c ) │ │ │ │ ldr r3, [pc, #56] @ (2d3218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107666,15 +107663,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 740294 │ │ │ │ + bl 7401dc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d328c │ │ │ │ ldr r2, [pc, #64] @ (2d32a8 ) │ │ │ │ ldr r3, [pc, #56] @ (2d32a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107736,53 +107733,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2d3380 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d333c │ │ │ │ mov r0, r5 │ │ │ │ - bl 88d6b4 │ │ │ │ + bl 88d5fc │ │ │ │ cbz r0, 2d333c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d3396 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2d33b8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88d764 │ │ │ │ + b.w 88d6ac │ │ │ │ ldr r2, [pc, #108] @ (2d33bc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d338a │ │ │ │ ldr r2, [pc, #104] @ (2d33c0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d338a │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2d33c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2d338a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -107811,23 +107808,23 @@ │ │ │ │ ldr r6, [r1, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2d3458 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108268,15 +108265,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2d398c ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ ldr r3, [pc, #228] @ (2d3980 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2d3990 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -108358,21 +108355,21 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r6, r4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrsh r4, [r5, r0] │ │ │ │ + ldrb r4, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r6, [r6, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r3, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108587,15 +108584,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2d3c00 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2d3bdc │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2d3bdc │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2d3bea │ │ │ │ mov r0, r4 │ │ │ │ @@ -108607,17 +108604,17 @@ │ │ │ │ bl 2e3a94 │ │ │ │ b.n 2d3baa │ │ │ │ nop │ │ │ │ str r4, [r3, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2d3eb8 ) │ │ │ │ @@ -108757,15 +108754,15 @@ │ │ │ │ bl 2d32ac │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b74 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d3df4 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2d3e2c │ │ │ │ - bl 74db64 │ │ │ │ + bl 74daac │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2d3dd8 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2d3dd8 │ │ │ │ blx 28b204 │ │ │ │ @@ -108773,17 +108770,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d3df4 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2d0af0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d3df4 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 860dc8 │ │ │ │ + bl 860d10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85aee4 │ │ │ │ + bl 85ae2c │ │ │ │ ldr r3, [pc, #216] @ (2d3ed0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2d3c76 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d1434 │ │ │ │ @@ -108862,31 +108859,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #496] @ (2d40b4 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r7, [pc, #168] @ (2d3f70 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r5] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - it gt │ │ │ │ - lslgt r1, r6, #1 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + wfe │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - nop {11} │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + it eq │ │ │ │ + lsleq r1, r6, #1 │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2d4010 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -108977,30 +108974,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2d35e0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d3b74 │ │ │ │ b.n 2d3f3c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #616] @ (2d427c ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #568] @ (2d4254 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [pc, #384] @ (2d41a0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2d40fc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -109055,15 +109052,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2d32ac │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #52] @ (2d4110 ) │ │ │ │ ldr r3, [pc, #36] @ (2d4100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109078,15 +109075,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #384] @ (2d4288 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + strb r4, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [pc, #800] @ (2d4434 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109131,25 +109128,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d4132 │ │ │ │ ldr r0, [pc, #36] @ (2d41a4 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d4132 │ │ │ │ ldr r2, [pc, #488] @ (2d4380 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2d4260 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109195,15 +109192,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2d32ac │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #56] @ (2d4274 ) │ │ │ │ ldr r3, [pc, #36] @ (2d4264 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109219,15 +109216,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #888] @ (2d45e4 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r1, [pc, #408] @ (2d4410 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -109301,15 +109298,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32ac │ │ │ │ ldr r1, [pc, #180] @ (2d43fc ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #168] @ (2d4400 ) │ │ │ │ ldr r3, [pc, #144] @ (2d43e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109332,15 +109329,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d4344 │ │ │ │ ldr r0, [pc, #120] @ (2d440c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d4344 │ │ │ │ ldr r3, [pc, #112] @ (2d4410 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d42d2 │ │ │ │ ldr r3, [pc, #92] @ (2d4408 ) │ │ │ │ @@ -109350,15 +109347,15 @@ │ │ │ │ bpl.n 2d42d2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2d4414 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d42d2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2d4418 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (2d441c ) │ │ │ │ ldr r0, [pc, #76] @ (2d4420 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109373,35 +109370,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #968] @ (2d47b8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r7] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2d4534 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - hlt 0x0004 │ │ │ │ + cbnz r4, 2d4452 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #200] @ (2d44e8 ) │ │ │ │ + ldr r5, [pc, #552] @ (2d4648 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + ldr r7, [pc, #496] @ (2d4614 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2d4604 │ │ │ │ mov r4, r0 │ │ │ │ @@ -109461,15 +109458,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32ac │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #316] @ (2d461c ) │ │ │ │ ldr r3, [pc, #296] @ (2d4608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109529,15 +109526,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32ac │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #164] @ (2d4628 ) │ │ │ │ ldr r3, [pc, #128] @ (2d4608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109555,15 +109552,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d452a │ │ │ │ ldr r0, [pc, #132] @ (2d4634 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d452a │ │ │ │ ldr r2, [pc, #116] @ (2d4638 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d4486 │ │ │ │ @@ -109573,15 +109570,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d4486 │ │ │ │ ldr r0, [pc, #96] @ (2d463c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d4486 │ │ │ │ ldr r3, [pc, #84] @ (2d4640 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (2d4644 ) │ │ │ │ ldr r0, [pc, #84] @ (2d4648 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109596,39 +109593,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ bx r9 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ mov ip, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r1, #15] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + strh r6, [r2, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #72] @ (2d4690 ) │ │ │ │ + ldr r3, [pc, #424] @ (2d47f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #16] @ (2d465c ) │ │ │ │ + ldr r5, [pc, #368] @ (2d47bc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2d47f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -109743,15 +109740,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2d32ac │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #112] @ (2d4810 ) │ │ │ │ ldr r3, [pc, #88] @ (2d47fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109776,36 +109773,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2d481c ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d4686 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cmp r0, r8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + ldr r7, [pc, #456] @ (2d49d8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r2, r0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r2, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2d4a14 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -109889,15 +109886,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2d35e0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [pc, #248] @ (2d4a2c ) │ │ │ │ ldr r3, [pc, #228] @ (2d4a18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109942,15 +109939,15 @@ │ │ │ │ bpl.n 2d48be │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2d4a3c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d48be │ │ │ │ ldr r2, [pc, #136] @ (2d4a40 ) │ │ │ │ ldr r3, [pc, #92] @ (2d4a18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -109990,39 +109987,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #920] @ (2d4dc4 ) │ │ │ │ + ldr r5, [pc, #248] @ (2d4b24 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ negs r0, r6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ negs r0, r2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r5, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ rors r2, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + cbz r2, 2d4ab8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #96] @ (2d4aac ) │ │ │ │ + bx lr │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #408] @ (2d4be8 ) │ │ │ │ + ldr r5, [pc, #760] @ (2d4d48 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + cbz r2, 2d4abe │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #0] @ (2d4a58 ) │ │ │ │ + bx fp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + ldr r7, [pc, #856] @ (2d4db4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2d5674 │ │ │ │ @@ -110080,15 +110077,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d5c66 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d5982 │ │ │ │ ldr.w r0, [pc, #2940] @ 2d5684 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d57fc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -110119,15 +110116,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d5b70 │ │ │ │ ldr.w r0, [pc, #2828] @ 2d5688 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2d4eee │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d5562 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -110203,15 +110200,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -110219,18 +110216,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2d4caa │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -110603,15 +110600,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2d35e0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b74 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2d4dec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2d50ca │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -110831,15 +110828,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2d56ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -110998,15 +110995,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d4d24 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2d56c4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 2d4d24 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2d50b2 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -111016,15 +111013,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2d50b2 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2d4f02 │ │ │ │ ldr r0, [pc, #352] @ (2d56c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d5802 │ │ │ │ ldr r3, [pc, #256] @ (2d5680 ) │ │ │ │ @@ -111040,15 +111037,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2d50ca │ │ │ │ ldr r0, [pc, #284] @ (2d56cc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -111120,49 +111117,49 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2d539a │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff3c9a │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r1 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, sp, #624 @ 0x270 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r1, [pc, #976] @ (2d5a78 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #976] @ (2d5a80 ) │ │ │ │ + ldr r2, [pc, #304] @ (2d57e0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - orrs r0, r0 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, sl │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #240] @ (2d57b8 ) │ │ │ │ + blxns r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #512] @ (2d58cc ) │ │ │ │ + ldr r2, [pc, #864] @ (2d5a2c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #744] @ (2d59b8 ) │ │ │ │ + ldr r1, [pc, #72] @ (2d5718 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2d56ce │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -111237,45 +111234,45 @@ │ │ │ │ bl 2d32ac │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2d5730 │ │ │ │ ldr.w r1, [pc, #1560] @ 2d5dcc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ b.w 2d4d2e │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d464c │ │ │ │ b.w 2d4eee │ │ │ │ movs r0, #4 │ │ │ │ b.w 2d4f02 │ │ │ │ ldr.w r0, [pc, #1528] @ 2d5dd0 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ ldr.w r0, [pc, #1512] @ 2d5dd4 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2d4f02 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2d4f02 │ │ │ │ ldr.w r0, [pc, #1484] @ 2d5dd8 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ b.n 2d50f4 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2d4cb8 │ │ │ │ @@ -111291,15 +111288,15 @@ │ │ │ │ bpl.w 2d4f9c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2d5de4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -111341,15 +111338,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -111373,28 +111370,28 @@ │ │ │ │ bpl.w 2d4ee2 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2d5df8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2d4ee2 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c7268 │ │ │ │ ldr.w r3, [pc, #1188] @ 2d5dfc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d5d28 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -111470,15 +111467,15 @@ │ │ │ │ bpl.w 2d4eee │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2d5e0c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 2d4eee │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d5a04 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d5a04 │ │ │ │ @@ -111517,15 +111514,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2d5e14 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 2d5188 │ │ │ │ ldr r2, [pc, #812] @ (2d5e18 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d526e │ │ │ │ ldr r2, [pc, #740] @ (2d5de0 ) │ │ │ │ @@ -111534,15 +111531,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2d526e │ │ │ │ ldr r0, [pc, #788] @ (2d5e1c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2d526e │ │ │ │ ldr r3, [pc, #768] @ (2d5e20 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -111554,15 +111551,15 @@ │ │ │ │ bpl.w 2d55ee │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2d5e24 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -111592,15 +111589,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 503368 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d4eee │ │ │ │ ldr r0, [pc, #652] @ (2d5e34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.w 2d4eee │ │ │ │ ldr r2, [pc, #592] @ (2d5e04 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d59ba │ │ │ │ @@ -111635,34 +111632,34 @@ │ │ │ │ bpl.w 2d4bca │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2d5e3c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2d4bca │ │ │ │ ldr r0, [pc, #516] @ (2d5e40 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d59ba │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2d5e44 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2d4bf6 │ │ │ │ ldr r3, [pc, #480] @ (2d5e48 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111675,22 +111672,22 @@ │ │ │ │ bpl.w 2d4afe │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2d5e4c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 2d4afe │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2d5e50 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -111698,15 +111695,15 @@ │ │ │ │ bne.w 2d54e2 │ │ │ │ b.w 2d4d24 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2d5e54 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -111716,15 +111713,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2d5e58 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -111745,15 +111742,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2d5e60 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d5972 │ │ │ │ ldr r3, [pc, #264] @ (2d5e64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4b64 │ │ │ │ ldr r3, [pc, #116] @ (2d5de0 ) │ │ │ │ @@ -111761,15 +111758,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2d4b64 │ │ │ │ ldr r0, [pc, #240] @ (2d5e68 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 2d4b64 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2d5e6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d5a9e │ │ │ │ @@ -111778,106 +111775,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2d5a9e │ │ │ │ ldr r0, [pc, #200] @ (2d5e70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d5a9e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d5a04 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d1434 │ │ │ │ b.n 2d5a04 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #80] @ (2d5e24 ) │ │ │ │ + bxns sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blx sl │ │ │ │ + bx r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #80] @ (2d5e2c ) │ │ │ │ + ldr r1, [pc, #432] @ (2d5f8c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [pc, #80] @ (2d5e30 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r6 │ │ │ │ + mov r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + tst r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, lr │ │ │ │ + add lr, r9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #752] @ (2d6100 ) │ │ │ │ + ldr r0, [pc, #80] @ (2d5e60 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #624] @ (2d6088 ) │ │ │ │ + blxns lr │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r2 │ │ │ │ + add sl, sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vabdl.u q10, d15, d10 │ │ │ │ + vmlsl.u q10, d15, d18[0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r3 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sbcs r2, r3 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r0 │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ands r4, r5 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r3 │ │ │ │ + mvns r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, sl │ │ │ │ + add r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r4 │ │ │ │ + add r0, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2d5f30 │ │ │ │ @@ -111951,15 +111948,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #222 @ 0xde │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r4, #182 @ 0xb6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2d6318 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -111999,15 +111996,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5f9e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2d6036 │ │ │ │ mov r0, r4 │ │ │ │ @@ -112035,15 +112032,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5ff2 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2ca640 │ │ │ │ @@ -112119,15 +112116,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2d35e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3468 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3b74 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d6148 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2d6148 │ │ │ │ @@ -112270,15 +112267,15 @@ │ │ │ │ bpl.w 2d6090 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2d634c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6090 │ │ │ │ ldr r3, [pc, #100] @ (2d6350 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6212 │ │ │ │ ldr r3, [pc, #80] @ (2d6348 ) │ │ │ │ @@ -112288,47 +112285,47 @@ │ │ │ │ bpl.n 2d6212 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2d6354 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6212 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ bne.n 2d6322 │ │ │ │ vtbx.8 d18, {d15-d16}, d26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bne.n 2d633a │ │ │ │ @ instruction: 0xffff6db8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r2 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3 │ │ │ │ + ands r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2d6658 ) │ │ │ │ @@ -112400,23 +112397,23 @@ │ │ │ │ bne.n 2d640a │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 74841c │ │ │ │ + bl 748364 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d64f6 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 748a44 │ │ │ │ + bl 74898c │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d6552 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 28a970 │ │ │ │ @@ -112435,15 +112432,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2d3b74 │ │ │ │ ldr r3, [pc, #460] @ (2d6668 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 748a80 │ │ │ │ + bl 7489c8 │ │ │ │ ldr r2, [pc, #448] @ (2d666c ) │ │ │ │ ldr r3, [pc, #432] @ (2d665c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -112458,33 +112455,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d65c6 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d5e74 │ │ │ │ mov r0, r6 │ │ │ │ - bl 748a80 │ │ │ │ + bl 7489c8 │ │ │ │ b.n 2d64a8 │ │ │ │ ldr r3, [pc, #380] @ (2d6664 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d6594 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2d64d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #352] @ (2d6664 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d65f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 2d64f2 │ │ │ │ ldr r3, [pc, #332] @ (2d6664 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64f2 │ │ │ │ ldr r3, [pc, #332] @ (2d6670 ) │ │ │ │ @@ -112502,25 +112499,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2d667c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2d6680 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d64f2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #264] @ (2d6664 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d6626 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 2d64d8 │ │ │ │ ldr r3, [pc, #276] @ (2d6684 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6484 │ │ │ │ ldr r3, [pc, #248] @ (2d6674 ) │ │ │ │ @@ -112528,15 +112525,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d6484 │ │ │ │ ldr r0, [pc, #256] @ (2d6688 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6484 │ │ │ │ ldr r3, [pc, #216] @ (2d6670 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64f2 │ │ │ │ ldr r3, [pc, #208] @ (2d6674 ) │ │ │ │ @@ -112549,15 +112546,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2d6690 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d6694 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d64f2 │ │ │ │ ldr r3, [pc, #168] @ (2d6670 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64d8 │ │ │ │ ldr r3, [pc, #160] @ (2d6674 ) │ │ │ │ @@ -112570,15 +112567,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2d669c ) │ │ │ │ ldr r0, [pc, #184] @ (2d66a0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d64d8 │ │ │ │ ldr r3, [pc, #116] @ (2d6670 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d650c │ │ │ │ ldr r3, [pc, #108] @ (2d6674 ) │ │ │ │ @@ -112589,15 +112586,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2d66a4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2d66a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d650c │ │ │ │ ldr r3, [pc, #72] @ (2d6670 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6564 │ │ │ │ ldr r3, [pc, #64] @ (2d6674 ) │ │ │ │ @@ -112608,15 +112605,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2d66ac ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2d66b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6564 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -112627,43 +112624,43 @@ │ │ │ │ bvc.n 2d6732 │ │ │ │ vqshlu.s64 q9, q12, #63 @ 0x3f │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #42 @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -112691,107 +112688,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d6a88 │ │ │ │ add r3, pc, #944 @ (adr r3, 2d6ab8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 730b5c │ │ │ │ + bl 730aa4 │ │ │ │ ldr r3, [pc, #952] @ (2d6ad0 ) │ │ │ │ ldr r2, [pc, #952] @ (2d6ad4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (2d6ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 730b5c │ │ │ │ + bl 730aa4 │ │ │ │ ldr r1, [pc, #928] @ (2d6adc ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #904] @ (2d6ae0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #896] @ (2d6ae4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #884] @ (2d6ae8 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #876] @ (2d6aec ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #864] @ (2d6af0 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #852] @ (2d6af4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #840] @ (2d6af8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #832] @ (2d6afc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #820] @ (2d6b00 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #812] @ (2d6b04 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r1, [pc, #800] @ (2d6b08 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d6988 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c3c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7403c4 │ │ │ │ + bl 74030c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d6a4a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d69f0 │ │ │ │ @@ -112805,75 +112802,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 288a14 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73c1e4 │ │ │ │ + bl 73c12c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d6882 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 2d0884 │ │ │ │ mov r0, r6 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2d68a4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85af20 │ │ │ │ + bl 85ae68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d68c4 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d0af0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d68c4 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 860c7c │ │ │ │ + bl 860bc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85aee4 │ │ │ │ + bl 85ae2c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0510 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr r2, [pc, #536] @ (2d6b10 ) │ │ │ │ ldr r0, [pc, #536] @ (2d6b14 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -112928,15 +112925,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c3c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 7403c4 │ │ │ │ + bl 74030c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d682e │ │ │ │ blx 2890c4 │ │ │ │ b.n 2d682e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -112946,34 +112943,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c3c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7403c4 │ │ │ │ + bl 74030c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d6a7a │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2d6b1c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ b.n 2d6856 │ │ │ │ ldr r2, [pc, #280] @ (2d6b20 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ b.n 2d6856 │ │ │ │ ldr r1, [pc, #264] @ (2d6b24 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2d32ac │ │ │ │ mov r0, r4 │ │ │ │ @@ -113022,79 +113019,79 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d6704 │ │ │ │ ldr r0, [pc, #148] @ (2d6b3c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6704 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2d6b32 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r4, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a0005c │ │ │ │ - ldrsh.w r0, [r2, #92] @ 0x5c │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + ldr??.w r0, [r8, #92] @ 0x5c │ │ │ │ + vst4.16 {d0-d3}, [sl :64], ip │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r5, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r5, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r2, #7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vmlal.u q9, d15, d4[0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vcvt.u32.f32 q9, q6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2d6a8e │ │ │ │ @ instruction: 0xffff2144 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2d6bbc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -113107,56 +113104,56 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2d6bb6 │ │ │ │ ldr r1, [pc, #76] @ (2d6bc8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r1, [pc, #72] @ (2d6bcc ) │ │ │ │ ldr r2, [pc, #76] @ (2d6bd0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2d6bd4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ - bl 740914 │ │ │ │ + bl 74085c │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2d66b4 │ │ │ │ ldr r1, [pc, #32] @ (2d6bd8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d6b7c │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sbc.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - adcs.w r0, sl, #14417920 @ 0xdc0000 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf4c6005c │ │ │ │ + @ instruction: 0xf4b2005c │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf52e005c │ │ │ │ - adc.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + eor.w r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + eors.w r0, ip, #14417920 @ 0xdc0000 │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d6bdc : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -113204,15 +113201,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 898f64 │ │ │ │ + bl 898eac │ │ │ │ cbnz r0, 2d6c9c │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3b74 │ │ │ │ @@ -113235,21 +113232,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #84] @ (2d6cfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d6cbc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5e74 │ │ │ │ b.n 2d6c74 │ │ │ │ ldr r3, [pc, #64] @ (2d6d00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113262,15 +113259,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2d6d08 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2d6d0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6cae │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r4, r5, #5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #5 │ │ │ │ @@ -113280,17 +113277,17 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #180 @ 0xb4 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2d6ef0 ) │ │ │ │ @@ -113360,15 +113357,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2d6f10 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2d6f14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2d32ac │ │ │ │ mov r0, r5 │ │ │ │ @@ -113458,15 +113455,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d6d96 │ │ │ │ ldr r0, [pc, #112] @ (2d6f28 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d6d96 │ │ │ │ ldr r3, [pc, #96] @ (2d6f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113476,49 +113473,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d6e90 │ │ │ │ ldr r0, [pc, #80] @ (2d6f30 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6e90 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r7, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r0, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ @ instruction: 0xffff5bd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2d71b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -113622,15 +113619,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d6f74 │ │ │ │ ldr r0, [pc, #388] @ (2d71d0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6f74 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2d32ac │ │ │ │ @@ -113707,15 +113704,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2d71e0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d71e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d6f74 │ │ │ │ ldr r3, [pc, #208] @ (2d71e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d702a │ │ │ │ ldr r3, [pc, #168] @ (2d71cc ) │ │ │ │ @@ -113723,20 +113720,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d702a │ │ │ │ ldr r0, [pc, #188] @ (2d71ec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d702a │ │ │ │ ldr r0, [pc, #176] @ (2d71f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2d70e0 │ │ │ │ add r1, pc, #8 @ (adr r1, 2d715c ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -113774,31 +113771,31 @@ │ │ │ │ adds r6, r4, #0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vshr.u32 d23, d28, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ea │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #184 @ 0xb8 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d71f4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -113932,15 +113929,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c97a4 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x2d7382 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002d7384 : │ │ │ │ @@ -114016,15 +114013,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d73c2 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ bl 2e25b4 │ │ │ │ ldr r2, [pc, #132] @ (2d74e4 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2c48b4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -114059,15 +114056,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2d74f8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2d743a │ │ │ │ ldr r0, [pc, #60] @ (2d74fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2d743a │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r6, r0, r0 │ │ │ │ @@ -114079,23 +114076,23 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #10] │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r6, [pc, #816] @ (2d7818 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vrsra.u32 d19, d26, #1 │ │ │ │ + vrshr.u64 d19, d2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r4, #6] │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d7500 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114131,24 +114128,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2d7574 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2d7538 │ │ │ │ ldr r0, [pc, #24] @ (2d7588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f22e0 │ │ │ │ + bl 7f2228 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r2, #114 @ 0x72 │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d758c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -114211,17 +114208,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2d7658 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2d7646 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74217c │ │ │ │ + bl 7420c4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114241,25 +114238,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2d7694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ b.n 2d7658 │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d7698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -114291,94 +114288,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d76de │ │ │ │ ldr.w r0, [pc, #2364] @ 2d8038 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87d178 │ │ │ │ + bl 87d0c0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1044 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d78fa │ │ │ │ ldr.w r1, [pc, #2340] @ 2d803c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 2d8040 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 2d8044 │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldr.w r1, [pc, #2328] @ 2d8048 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldr.w r1, [pc, #2252] @ 2d804c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7d6e │ │ │ │ ldr.w r1, [pc, #2232] @ 2d8050 │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d792a │ │ │ │ ldr.w r1, [pc, #2220] @ 2d8054 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ cbz r0, 2d77be │ │ │ │ movs r0, #1 │ │ │ │ - bl 74e2dc │ │ │ │ + bl 74e224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7dee │ │ │ │ ldr.w r2, [pc, #2200] @ 2d8058 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 87cb30 │ │ │ │ + bl 87ca78 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2d7824 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -114398,15 +114395,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 87cb44 │ │ │ │ + bl 87ca8c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d77ec │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2d7842 │ │ │ │ @@ -114416,15 +114413,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 2d805c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 87cb30 │ │ │ │ + bl 87ca78 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2d78b6 │ │ │ │ @@ -114456,37 +114453,37 @@ │ │ │ │ bne.w 2d7e66 │ │ │ │ movs r0, #8 │ │ │ │ blx 288a14 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 87cb44 │ │ │ │ + bl 87ca8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d786a │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2d792e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87d178 │ │ │ │ + bl 87d0c0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2d7708 │ │ │ │ ldr.w r3, [pc, #1924] @ 2d8060 │ │ │ │ ldr.w r2, [pc, #1924] @ 2d8064 │ │ │ │ ldr.w r1, [pc, #1924] @ 2d8068 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr.w r2, [pc, #1904] @ 2d806c │ │ │ │ ldr.w r3, [pc, #1844] @ 2d8034 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114501,39 +114498,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 2d8070 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7d2a │ │ │ │ ldr.w r1, [pc, #1840] @ 2d8074 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ cbz r0, 2d79ac │ │ │ │ ldr.w r3, [pc, #1828] @ 2d8078 │ │ │ │ ldr.w r2, [pc, #1828] @ 2d807c │ │ │ │ ldr.w r1, [pc, #1828] @ 2d8080 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1044 │ │ │ │ cbz r7, 2d7980 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d78fa │ │ │ │ ldr.w r2, [pc, #1788] @ 2d8084 │ │ │ │ ldr.w r3, [pc, #1704] @ 2d8034 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -114541,98 +114538,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d7d9e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 848dec │ │ │ │ + b.w 848d34 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74a5a4 │ │ │ │ + bl 74a4ec │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7972 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 74840c │ │ │ │ + bl 748354 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e48 │ │ │ │ ldr.w r1, [pc, #1716] @ 2d8088 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 2d808c │ │ │ │ add r1, pc │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldr.w r1, [pc, #1708] @ 2d8090 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ ldr.w r1, [pc, #1692] @ 2d8094 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d7a4c │ │ │ │ - bl 7332e8 │ │ │ │ + bl 733230 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7330bc │ │ │ │ + bl 733004 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e7e │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e9e │ │ │ │ - bl 730b5c │ │ │ │ + bl 730aa4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 74b170 │ │ │ │ + bl 74b0b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7972 │ │ │ │ ldr.w r1, [pc, #1608] @ 2d8098 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d7a6a │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7ebe │ │ │ │ ldr.w r1, [pc, #1584] @ 2d809c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2d7e2a │ │ │ │ ldr.w r1, [pc, #1556] @ 2d80a0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7db8 │ │ │ │ ldr.w r1, [pc, #1540] @ 2d80a4 │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114652,37 +114649,37 @@ │ │ │ │ bne.w 2d7f9e │ │ │ │ ldr.w r1, [pc, #1496] @ 2d80b0 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ ldr.w r1, [pc, #1484] @ 2d80b4 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldr.w r1, [pc, #1468] @ 2d80b8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 2d80bc │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2d7b38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -114732,35 +114729,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7eea │ │ │ │ ldr.w r1, [pc, #1280] @ 2d80c4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7ef8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 504038 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7972 │ │ │ │ ldr.w r1, [pc, #1248] @ 2d80c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7f02 │ │ │ │ ldr.w r1, [pc, #1232] @ 2d80cc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2c5698 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -114790,100 +114787,100 @@ │ │ │ │ beq.w 2d7f0a │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7fd0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8008 │ │ │ │ - bl 73c1f4 │ │ │ │ + bl 73c13c │ │ │ │ ldr.w r3, [pc, #1116] @ 2d80d0 │ │ │ │ ldr.w r2, [pc, #1116] @ 2d80d4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 2d80d8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [pc, #1096] @ 2d80dc │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 73c3ac │ │ │ │ + bl 73c2f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d7ffa │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d66b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr.w r1, [pc, #1052] @ 2d80e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ cbz r0, 2d7d06 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 2d7d06 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 2d7d06 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7f26 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2d7cfa │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (2d80e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f22e0 │ │ │ │ + bl 7f2228 │ │ │ │ mov r0, r4 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ cbz r7, 2d7d06 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ ldr r2, [pc, #992] @ (2d80e8 ) │ │ │ │ ldr r3, [pc, #808] @ (2d8034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2d79a0 │ │ │ │ b.n 2d7d9e │ │ │ │ ldr r0, [pc, #972] @ (2d80ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87d178 │ │ │ │ + bl 87d0c0 │ │ │ │ b.n 2d78d8 │ │ │ │ ldr r1, [pc, #964] @ (2d80f0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cc74 │ │ │ │ + bl 87cbbc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d79c0 │ │ │ │ b.n 2d79d0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2d7da2 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ ldr r2, [pc, #932] @ (2d80f4 ) │ │ │ │ ldr r3, [pc, #736] @ (2d8034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114895,20 +114892,20 @@ │ │ │ │ b.w 2d1044 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2d792e │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7d46 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7d4e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ ldr r2, [pc, #876] @ (2d80f8 ) │ │ │ │ ldr r3, [pc, #676] @ (2d8034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114941,64 +114938,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (2d8108 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d7bae │ │ │ │ ldr r3, [pc, #796] @ (2d810c ) │ │ │ │ ldr r2, [pc, #796] @ (2d8110 ) │ │ │ │ ldr r1, [pc, #800] @ (2d8114 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #780] @ (2d8118 ) │ │ │ │ ldr r3, [pc, #548] @ (2d8034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2d7d62 │ │ │ │ b.n 2d7d9e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87d178 │ │ │ │ + bl 87d0c0 │ │ │ │ b.n 2d78d8 │ │ │ │ ldr r3, [pc, #752] @ (2d811c ) │ │ │ │ ldr r2, [pc, #752] @ (2d8120 ) │ │ │ │ ldr r1, [pc, #756] @ (2d8124 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ ldr r3, [pc, #732] @ (2d8128 ) │ │ │ │ ldr r2, [pc, #736] @ (2d812c ) │ │ │ │ ldr r1, [pc, #736] @ (2d8130 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b204 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2d78aa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115013,40 +115010,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2d813c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ ldr r3, [pc, #672] @ (2d8140 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (2d8144 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2d8148 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ ldr r3, [pc, #652] @ (2d814c ) │ │ │ │ ldr r2, [pc, #652] @ (2d8150 ) │ │ │ │ ldr r1, [pc, #656] @ (2d8154 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2e39c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7bb6 │ │ │ │ b.n 2d7972 │ │ │ │ ldr r0, [pc, #620] @ (2d8158 ) │ │ │ │ @@ -115067,30 +115064,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0cc4 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2d7fbc │ │ │ │ ldr r1, [pc, #576] @ (2d815c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ cbnz r0, 2d7f2e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7d00 │ │ │ │ b.n 2d7d06 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7f26 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d7cd6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7d00 │ │ │ │ b.n 2d7d06 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 2d7972 │ │ │ │ ldr r3, [pc, #432] @ (2d8100 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7b80 │ │ │ │ ldr r3, [pc, #424] @ (2d8104 ) │ │ │ │ @@ -115101,15 +115098,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2d8160 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2d7b80 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d78fa │ │ │ │ ldr r2, [pc, #480] @ (2d8164 ) │ │ │ │ ldr r3, [pc, #172] @ (2d8034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -115127,232 +115124,232 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d7972 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1044 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d7986 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ b.n 2d7986 │ │ │ │ ldr r3, [pc, #416] @ (2d8174 ) │ │ │ │ ldr r2, [pc, #420] @ (2d8178 ) │ │ │ │ ldr r1, [pc, #420] @ (2d817c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1044 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848dec │ │ │ │ + bl 848d34 │ │ │ │ b.n 2d7986 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1044 │ │ │ │ b.n 2d7986 │ │ │ │ ldr r3, [pc, #372] @ (2d8180 ) │ │ │ │ ldr r2, [pc, #376] @ (2d8184 ) │ │ │ │ ldr r1, [pc, #376] @ (2d8188 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2d8000 │ │ │ │ nop │ │ │ │ asrs r0, r6, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r4, [r6, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ asrs r0, r4, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r0, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf310005d │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xf268005d │ │ │ │ + adds r0, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r2, r4, #10 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r2, #8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2d7fb0 │ │ │ │ + bhi.n 2d8060 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2d7954 │ │ │ │ + b.n 2d8804 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2d797c │ │ │ │ + b.n 2d882c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r3, #26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsrs r2, r2, #25 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r6, r2, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r0, [r0, #15] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + ldrb r4, [r7, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r2, #22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - vqrdmlah.s , , d18[0] │ │ │ │ + vcvt.f32.u32 d27, d26, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #236 @ 0xec │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r3, #16 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d818c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115372,78 +115369,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d81b2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73c328 │ │ │ │ + bl 73c270 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d8212 │ │ │ │ ldr r3, [pc, #80] @ (2d8228 ) │ │ │ │ ldr r2, [pc, #80] @ (2d822c ) │ │ │ │ ldr r1, [pc, #84] @ (2d8230 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #68] @ (2d8234 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2d66b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730c7c │ │ │ │ + b.w 730bc4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d81ca │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ strh r0, [r1, #2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d8238 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2d8298 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87b6d4 │ │ │ │ + bl 87b61c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2d827c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2d827c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87d734 │ │ │ │ + bl 87d67c │ │ │ │ cbz r0, 2d8292 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -115457,17 +115454,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2d825e │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002d82a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -115480,15 +115477,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2d837c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87d4a0 │ │ │ │ + bl 87d3e8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2d8318 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2d7384 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -115515,15 +115512,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2d8384 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2d8388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b6d4 │ │ │ │ + bl 87b61c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 28b464 │ │ │ │ ldr r3, [pc, #92] @ (2d838c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -115537,38 +115534,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 288a94 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87d178 │ │ │ │ + bl 87d0c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d833e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 87d4a4 │ │ │ │ + bl 87d3ec │ │ │ │ b.n 2d82d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d82f0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r4, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r0, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r0, #16 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d8390 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 288a10 │ │ │ │ @@ -115607,15 +115604,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2d39fc │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -115671,15 +115668,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -115745,21 +115742,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2d855a │ │ │ │ nop │ │ │ │ lsls r2, r3, #31 │ │ │ │ lsls r7, r5, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d85a4 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2d85d6 │ │ │ │ push {lr} │ │ │ │ @@ -115770,17 +115767,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28af48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88d6d4 │ │ │ │ + b.w 88d61c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 88d6d4 │ │ │ │ + b.w 88d61c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -116342,19 +116339,19 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r4, r1, #13 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #16 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -116881,19 +116878,19 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i q8, q8, d2[7] │ │ │ │ ldc2l 0, cr0, [r4, #-952]! @ 0xfffffc48 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d9134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -117149,28 +117146,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -117494,15 +117491,15 @@ │ │ │ │ bl 2d95ac │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28b674 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca55c │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 288b50 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117522,15 +117519,15 @@ │ │ │ │ blx 28a7c0 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28b674 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca55c │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 288b50 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117584,15 +117581,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9470 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32ac │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2d990c ) │ │ │ │ ldr r3, [pc, #108] @ (2d98ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -117631,16 +117628,16 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d987a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adc.w r0, sl, #7798784 @ 0x770000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r0, #92 @ 0x5c │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + @ instruction: 0xf0b8005c │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -117652,15 +117649,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 288ae8 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 2898b8 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -117705,15 +117702,15 @@ │ │ │ │ blx 288e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d9aba │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -117741,15 +117738,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2d9470 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d32ac │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117811,21 +117808,21 @@ │ │ │ │ b.n 2d9aba │ │ │ │ nop │ │ │ │ @ instruction: 0xf22800ee │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2d9cf0 ) │ │ │ │ @@ -117959,15 +117956,15 @@ │ │ │ │ bgt.n 2d9b86 │ │ │ │ cbz r5, 2d9cc0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2d9cc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -117984,15 +117981,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2d9ca4 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ b.n 2d9cc2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2d9cf8 ) │ │ │ │ ldr r3, [pc, #44] @ (2d9cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118146,15 +118143,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2d9ec8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2d9ec8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -118171,15 +118168,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2d9eac │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ b.n 2d9eca │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2d9f00 ) │ │ │ │ ldr r3, [pc, #44] @ (2d9efc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118298,15 +118295,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2d9f7e │ │ │ │ cbz r6, 2da06c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2da06c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -118324,15 +118321,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2da04c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ b.n 2da06e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2da0a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2da0a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118358,15 +118355,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -118504,23 +118501,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2da126 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2da358 ) │ │ │ │ @@ -118605,15 +118602,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2d9270 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2da2b0 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -118660,15 +118657,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2da502 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 28a8e8 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 28a8ac │ │ │ │ @@ -118741,15 +118738,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2d9470 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d32ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2da530 ) │ │ │ │ ldr r3, [pc, #68] @ (2da520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -118977,15 +118974,15 @@ │ │ │ │ b.n 2da634 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2da404 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2da318 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 2da154 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -119520,15 +119517,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2daca8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ b.n 2db440 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ + ldrsb r0, [r6, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2db014 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -119562,15 +119559,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2d35e0 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -119622,15 +119619,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (2db074 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2dafe0 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -119820,17 +119817,17 @@ │ │ │ │ b.n 2daf06 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #54 @ 0x36 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2da76c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 2db4bc │ │ │ │ ldr.w r3, [pc, #1064] @ 2db4c0 │ │ │ │ @@ -119941,15 +119938,15 @@ │ │ │ │ bl 2d3b40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2db658 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -120049,15 +120046,15 @@ │ │ │ │ blx 28b464 │ │ │ │ ldr r3, [pc, #456] @ (2db4b8 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2db4d4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 875430 │ │ │ │ + bl 875378 │ │ │ │ b.n 2dad92 │ │ │ │ mov r3, r4 │ │ │ │ b.n 2daf42 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2daeb8 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2db01a │ │ │ │ @@ -120223,28 +120220,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2db4d4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #608] @ (2db728 ) │ │ │ │ + ldr r6, [pc, #960] @ (2db888 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ bge.n 2db3ec │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r7, [pc, #224] @ (2db5b0 ) │ │ │ │ + ldr r6, [pc, #576] @ (2db710 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #1000] @ (2db8bc ) │ │ │ │ + ldr r6, [pc, #328] @ (2db61c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2db752 │ │ │ │ vqshl.u32 , q14, #31 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r4, [pc, #144] @ (2db570 ) │ │ │ │ + ldr r3, [pc, #496] @ (2db6d0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [pc, #992] @ (2db8c4 ) │ │ │ │ + ldr r3, [pc, #320] @ (2db624 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ blx 28aa14 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -120330,15 +120327,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2db250 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -120526,15 +120523,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2db88a │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -120593,15 +120590,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #712] @ (2dbb7c ) │ │ │ │ + ldr r0, [pc, #40] @ (2db8dc ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -120653,15 +120650,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -120976,15 +120973,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2d35e0 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -121337,17 +121334,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2154 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2dc00c │ │ │ │ b.n 2dba60 │ │ │ │ - bx pc │ │ │ │ + mov lr, sl │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bx r8 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002dc034 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2db8b4 │ │ │ │ nop │ │ │ │ @@ -121371,24 +121368,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2dc072 │ │ │ │ blx 28af48 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2dc068 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88d6d4 │ │ │ │ + b.w 88d61c │ │ │ │ │ │ │ │ 002dc0a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -121662,23 +121659,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -121788,15 +121785,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2dc42e │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -122101,23 +122098,23 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r4!, {r1, r5} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2dc068 │ │ │ │ + b.n 2dcf18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2dc094 │ │ │ │ + b.n 2dcf44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -122335,23 +122332,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2dcb74 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2dcb20 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -122395,15 +122392,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2dcb70 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2dca92 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2dcaf6 │ │ │ │ @@ -123184,25 +123181,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ cbnz r2, 2dd3c6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbnz r4, 2dd386 │ │ │ │ lsls r6, r5, #3 │ │ │ │ cbnz r4, 2dd37e │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bhi.n 2dd2f4 │ │ │ │ + bhi.n 2dd3a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2dd320 │ │ │ │ + bhi.n 2dd3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -123535,23 +123532,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb80c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb61c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 2dd750 │ │ │ │ + bmi.n 2dd800 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2dd77c │ │ │ │ + bmi.n 2dd62c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -123884,23 +123881,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ push {r2, r3, r5, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ sxtb r6, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bne.n 2dd9b4 │ │ │ │ + beq.n 2dda64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2dd9e0 │ │ │ │ + beq.n 2dda90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -124622,25 +124619,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ add r4, sp, #776 @ 0x308 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r2, sp, #592 @ 0x250 │ │ │ │ lsls r6, r5, #3 │ │ │ │ add r2, sp, #400 @ 0x190 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r1, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -124973,23 +124970,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r7, pc, #144 @ (adr r7, 2de690 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r5!, {r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125322,23 +125319,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ add r5, pc, #464 @ (adr r5, 2deb5c ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + subs r4, r5, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r3, pc, #536 @ (adr r3, 2debb0 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126055,25 +126052,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #824 @ (adr r1, 2df4cc ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - hlt 0x0008 │ │ │ │ + cbnz r0, 2df1e4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - hlt 0x001c │ │ │ │ + cbnz r4, 2df1ec │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126790,25 +126787,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + cbz r4, 2df9ec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxth r0, r2 │ │ │ │ + cbz r0, 2df9f6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -127527,25 +127524,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #16 │ │ │ │ + lsls r6, r2, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r5, #26] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrh r0, [r7, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r6, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #848 @ 0x350 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -128264,23 +128261,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [sl], #-448 @ 0xfffffe40 │ │ │ │ + @ instruction: 0xfb820070 │ │ │ │ strh r0, [r3, #26] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r4, [r4, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xfa480070 │ │ │ │ - add r2, pc, #344 @ (adr r2, 2e0b38 ) │ │ │ │ + vld1.8 @ instruction: 0xf9a00070 │ │ │ │ + add r1, pc, #696 @ (adr r1, 2e0c98 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2e0b84 ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2e0ce4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -128301,15 +128298,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2e0d4c │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -128390,15 +128387,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e0b7c │ │ │ │ ldr.w r3, [pc, #1660] @ 2e11b8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -128420,15 +128417,15 @@ │ │ │ │ blx 28a23c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e119e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -129045,21 +129042,21 @@ │ │ │ │ b.n 2e1198 │ │ │ │ strh r6, [r2, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e11d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129109,20 +129106,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e125e │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 28af48 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88d6d4 │ │ │ │ + b.w 88d61c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2e1378 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -129190,15 +129187,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2e138c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2e1340 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e12e8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129219,35 +129216,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2e1398 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2e139c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e12a8 │ │ │ │ ldrb r0, [r2, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2e15b4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -129310,55 +129307,55 @@ │ │ │ │ bne.n 2e14bc │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 73d8f4 │ │ │ │ + bl 73d83c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1518 │ │ │ │ ldr r2, [pc, #356] @ (2e15c8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2e15cc ) │ │ │ │ ldr r7, [pc, #360] @ (2e15d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #344] @ (2e15d4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1562 │ │ │ │ mov r0, sl │ │ │ │ - bl 73dc54 │ │ │ │ + bl 73db9c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2e15d8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73db2c │ │ │ │ + bl 73da74 │ │ │ │ b.n 2e13fe │ │ │ │ blx 2890c4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2e1442 │ │ │ │ ldr r3, [pc, #276] @ (2e15dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -129389,33 +129386,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2e15ec ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2e15f0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e13ea │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1588 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3190 │ │ │ │ b.n 2e13fe │ │ │ │ ldr r0, [pc, #184] @ (2e15f4 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2e142a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129433,15 +129430,15 @@ │ │ │ │ bpl.n 2e149e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2e15fc ) │ │ │ │ ldr r0, [pc, #132] @ (2e1600 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e149e │ │ │ │ ldr r3, [pc, #88] @ (2e15e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e152a │ │ │ │ ldr r3, [pc, #76] @ (2e15e0 ) │ │ │ │ @@ -129452,59 +129449,59 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2e1604 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2e1608 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e152a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r5, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #30] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r4, [pc, #352] @ (2e172c ) │ │ │ │ + ldr r3, [pc, #704] @ (2e188c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #440] @ (2e1788 ) │ │ │ │ + ldr r3, [pc, #792] @ (2e18e8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf4d20070 │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + bic.w r0, sl, #15728640 @ 0xf00000 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (2e17d0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r0, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2e177c ) │ │ │ │ @@ -129516,28 +129513,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2e1784 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7426c4 │ │ │ │ + bl 74260c │ │ │ │ cbnz r0, 2e167c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e1676 │ │ │ │ ldr r2, [pc, #324] @ (2e1788 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e16e8 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -129546,24 +129543,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2890c4 │ │ │ │ b.n 2e1642 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #256] @ (2e178c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1720 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3190 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ ldr r2, [pc, #236] @ (2e1790 ) │ │ │ │ ldr r3, [pc, #224] @ (2e1784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129625,15 +129622,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2e17a0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2e17a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e1694 │ │ │ │ ldr r3, [pc, #76] @ (2e1798 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e16f0 │ │ │ │ ldr r3, [pc, #72] @ (2e179c ) │ │ │ │ @@ -129646,15 +129643,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2e17b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e16f0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r0, #22] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r7, #21] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -129662,28 +129659,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf22a0070 │ │ │ │ + @ instruction: 0xf1820070 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e17b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -129713,26 +129710,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7426c4 │ │ │ │ + bl 74260c │ │ │ │ cbnz r0, 2e1860 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e185a │ │ │ │ ldr r2, [pc, #92] @ (2e187c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2e1880 ) │ │ │ │ ldr r3, [pc, #64] @ (2e1878 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -129748,15 +129745,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2890c4 │ │ │ │ b.n 2e181e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3190 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 2e1832 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #14] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -129778,20 +129775,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2e1920 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7426c4 │ │ │ │ + bl 74260c │ │ │ │ cbz r0, 2e18ea │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3190 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ ldr r2, [pc, #96] @ (2e1924 ) │ │ │ │ ldr r3, [pc, #88] @ (2e1920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129813,15 +129810,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e18c2 │ │ │ │ blx 2890c4 │ │ │ │ b.n 2e18f4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r1, #12] │ │ │ │ @@ -129847,49 +129844,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e19d8 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2e19bc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 73fc5c │ │ │ │ + bl 73fba4 │ │ │ │ ldr r6, [pc, #176] @ (2e1a0c ) │ │ │ │ ldr r2, [pc, #180] @ (2e1a10 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2e1a14 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #164] @ (2e1a18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (2e1a1c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e19e2 │ │ │ │ ldr r1, [pc, #132] @ (2e1a20 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73fd34 │ │ │ │ + bl 73fc7c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129920,35 +129917,35 @@ │ │ │ │ bpl.n 2e1998 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2e1a2c ) │ │ │ │ ldr r0, [pc, #52] @ (2e1a30 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e1998 │ │ │ │ strb r6, [r3, #9] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - and.w r0, ip, #112 @ 0x70 │ │ │ │ - bx fp │ │ │ │ + vqadd.s32 q8, q2, q8 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx lr │ │ │ │ + mov sl, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e1a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -129974,58 +129971,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 73d8f4 │ │ │ │ + bl 73d83c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1b18 │ │ │ │ ldr r2, [pc, #208] @ (2e1b64 ) │ │ │ │ ldr r1, [pc, #212] @ (2e1b68 ) │ │ │ │ ldr r3, [pc, #212] @ (2e1b6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #196] @ (2e1b70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 73ffb0 │ │ │ │ + bl 73fef8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #168] @ (2e1b74 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e1b2e │ │ │ │ mov r0, r5 │ │ │ │ - bl 73dc54 │ │ │ │ + bl 73db9c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2e1b78 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73db2c │ │ │ │ + bl 73da74 │ │ │ │ ldr r2, [pc, #140] @ (2e1b7c ) │ │ │ │ ldr r3, [pc, #104] @ (2e1b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130036,15 +130033,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3190 │ │ │ │ b.n 2e1aee │ │ │ │ blx 2890c4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2e1a68 │ │ │ │ ldr r3, [pc, #80] @ (2e1b80 ) │ │ │ │ @@ -130059,42 +130056,42 @@ │ │ │ │ bpl.n 2e1ad2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2e1b88 ) │ │ │ │ ldr r0, [pc, #68] @ (2e1b8c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e1ad2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r2, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov r2, r5 │ │ │ │ + cmp sl, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r0, r8 │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mrc 0, 6, r0, cr0, cr0, {3} │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + mcr 0, 1, r0, cr8, cr0, {3} │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r6, #2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -130154,15 +130151,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1c1c │ │ │ │ ldr.w r4, [pc, #1152] @ 2e20c4 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e2196 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -130188,15 +130185,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1d2c │ │ │ │ ldr.w r1, [pc, #1064] @ 2e20cc │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 2e20d0 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -130208,17 +130205,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (2e20d4 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 874f08 │ │ │ │ + bl 874e50 │ │ │ │ mov r0, r7 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (2e20d8 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (2e20ac ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -130235,36 +130232,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 88d6b4 │ │ │ │ + bl 88d5fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2108 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (2e20dc ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (2e20e0 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d520 │ │ │ │ + bl 88d468 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 2e20a0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -130384,15 +130381,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (2e20f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e1e58 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e1c40 │ │ │ │ ldr.w lr, [pc, #512] @ 2e20f4 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -130405,15 +130402,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (2e20f8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -130450,21 +130447,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e1cb4 │ │ │ │ mov r5, sl │ │ │ │ @@ -130480,15 +130477,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 2e2100 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -130507,41 +130504,41 @@ │ │ │ │ cbz r3, 2e207a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 88d898 │ │ │ │ + bl 88d7e0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 886f88 │ │ │ │ + bl 886ed0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2e2104 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ b.n 2e1cb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88d6cc │ │ │ │ + bl 88d614 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 88d6d4 │ │ │ │ + bl 88d61c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e2066 │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2e211a │ │ │ │ @@ -130550,62 +130547,62 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 88d7d0 │ │ │ │ + bl 88d718 │ │ │ │ b.n 2e1d40 │ │ │ │ ldr.w ip, [pc, #140] @ 2e21b0 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2e1e40 │ │ │ │ ldr.w ip, [pc, #124] @ 2e21b4 │ │ │ │ @@ -130616,15 +130613,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2e21b8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2e1e40 │ │ │ │ ldr r3, [pc, #84] @ (2e21bc ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2e1fda │ │ │ │ @@ -130639,15 +130636,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1fe4 │ │ │ │ ldr r0, [pc, #60] @ (2e21c4 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e1fe4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e1cf6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2e21c8 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2e21cc ) │ │ │ │ @@ -130655,44 +130652,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e216c │ │ │ │ + b.n 2e201c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 87571c │ │ │ │ + bl 875664 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e1b90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e21e6 │ │ │ │ ldr r5, [pc, #36] @ (2e2218 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 874e80 │ │ │ │ + bl 874dc8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130735,15 +130732,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -130758,21 +130755,21 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r6, [r3, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ it lt │ │ │ │ lsllt r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e2078 │ │ │ │ + b.n 2e1f28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e22c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130815,15 +130812,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2e2394 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130842,36 +130839,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2e23a0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e22ee │ │ │ │ nop │ │ │ │ ldr r0, [r0, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ittt ne │ │ │ │ lslne r5, r7, #3 │ │ │ │ subne r6, #252 @ 0xfc │ │ │ │ movne r0, r0 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bkpt 0x00ec │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r2, [r3, #22] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ eors r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e23a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -130896,39 +130893,39 @@ │ │ │ │ cbz r2, 2e23ee │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 874f08 │ │ │ │ + bl 874e50 │ │ │ │ b.n 2e23f4 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [pc, #36] @ (2e241c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2e2420 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ nop │ │ │ │ str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r5, #3 │ │ │ │ bkpt 0x0054 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bkpt 0x0016 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e2424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130949,19 +130946,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2e2490 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2e2470 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 88d6b4 │ │ │ │ + bl 88d5fc │ │ │ │ cbnz r0, 2e24c4 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 88d898 │ │ │ │ + bl 88d7e0 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -130969,53 +130966,53 @@ │ │ │ │ cbz r3, 2e24b2 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2e24b2 │ │ │ │ ldr r1, [pc, #92] @ (2e24f8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d3b74 │ │ │ │ ldr r1, [pc, #72] @ (2e24fc ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e24e4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e2470 │ │ │ │ ldr r2, [pc, #48] @ (2e2500 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e2470 │ │ │ │ blx 2890c4 │ │ │ │ b.n 2e24c8 │ │ │ │ nop │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r7, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ ... │ │ │ │ │ │ │ │ 002e2504 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131066,34 +131063,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e254e │ │ │ │ ldr r1, [pc, #48] @ (2e25b0 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e2424 │ │ │ │ nop │ │ │ │ str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r4, r6, r7} │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e25b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131109,45 +131106,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 288a14 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 874dd0 │ │ │ │ + bl 874d18 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2e2630 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2e2634 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 875448 │ │ │ │ + bl 875390 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ pop {r1, r3, r6} │ │ │ │ lsls r5, r7, #3 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2e27c8 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -131242,15 +131239,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d32ac │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b74 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #128] @ (2e27e0 ) │ │ │ │ ldr r3, [pc, #108] @ (2e27cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -131295,19 +131292,19 @@ │ │ │ │ b.n 2e26c8 │ │ │ │ str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131349,25 +131346,25 @@ │ │ │ │ bl 2d3a68 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e2840 │ │ │ │ ldr r1, [pc, #32] @ (2e2870 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d3b74 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2e28d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -131714,15 +131711,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r2, #28] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r4, [r1, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r0, [r2, #0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -131828,15 +131825,15 @@ │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - bne.n 2e2c28 │ │ │ │ + beq.n 2e2cd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ ldrsh r2, [r4, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -131905,15 +131902,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e2d84 │ │ │ │ ldr r0, [pc, #48] @ (2e2ddc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e2d84 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r0, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsh r6, [r6, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -131923,15 +131920,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2e2edc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132006,15 +132003,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e2e10 │ │ │ │ ldr r0, [pc, #76] @ (2e2ef0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e2e10 │ │ │ │ ldr r3, [pc, #64] @ (2e2ef4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2e7c │ │ │ │ ldr r3, [pc, #48] @ (2e2eec ) │ │ │ │ @@ -132025,34 +132022,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2e2ef8 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2e2efc ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e2e7c │ │ │ │ nop │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2e2fc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132107,15 +132104,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2e2fe4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e2f4e │ │ │ │ ldr r3, [pc, #60] @ (2e2fd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2f4e │ │ │ │ ldr r3, [pc, #52] @ (2e2fd8 ) │ │ │ │ @@ -132129,36 +132126,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2e2ff0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e2f4e │ │ │ │ ldrb r6, [r1, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + vmla.i q8, q3, d2[5] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, r7 │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - strh r6, [r7, #4] │ │ │ │ + vmla.i16 q0, q2, d6[2] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -132192,15 +132187,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e30a4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2e3078 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 74eb00 │ │ │ │ + bl 74ea48 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e312c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e310a │ │ │ │ @@ -132231,15 +132226,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e30d8 │ │ │ │ ldr r0, [pc, #344] @ (2e3210 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e3188 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2e3062 │ │ │ │ @@ -132258,15 +132253,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e3078 │ │ │ │ ldr r0, [pc, #280] @ (2e3218 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3078 │ │ │ │ ldr r3, [pc, #264] @ (2e3214 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3076 │ │ │ │ ldr r3, [pc, #244] @ (2e320c ) │ │ │ │ @@ -132274,24 +132269,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e3076 │ │ │ │ ldr r0, [pc, #252] @ (2e321c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3076 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e31c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e3078 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 289bf4 │ │ │ │ ldr r3, [pc, #168] @ (2e3200 ) │ │ │ │ @@ -132313,15 +132308,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2e3224 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2e3228 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3142 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e30e8 │ │ │ │ b.n 2e3078 │ │ │ │ ldr r3, [pc, #108] @ (2e3200 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -132343,15 +132338,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2e3230 ) │ │ │ │ ldr r0, [pc, #124] @ (2e3234 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3142 │ │ │ │ ldr r3, [pc, #84] @ (2e3220 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e313c │ │ │ │ ldr r3, [pc, #56] @ (2e320c ) │ │ │ │ @@ -132362,15 +132357,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2e3238 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e323c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e313c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r2, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r6] │ │ │ │ @@ -132379,36 +132374,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr6, {3} │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldc2 0, cr0, [r2, #408] @ 0x198 │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #10] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132531,15 +132526,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (2e34f4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e32a8 │ │ │ │ ldr r3, [pc, #364] @ (2e34f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3304 │ │ │ │ ldr r3, [pc, #348] @ (2e34f0 ) │ │ │ │ @@ -132547,15 +132542,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e3304 │ │ │ │ ldr r0, [pc, #348] @ (2e34fc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3304 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e33dc │ │ │ │ ldr r3, [pc, #332] @ (2e3500 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e33dc │ │ │ │ @@ -132569,15 +132564,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (2e3508 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (2e350c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a68 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a68 │ │ │ │ ldr r1, [pc, #288] @ (2e3510 ) │ │ │ │ @@ -132621,15 +132616,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2e351c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e341c │ │ │ │ ldr r3, [pc, #116] @ (2e34e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e34a2 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e341c │ │ │ │ @@ -132646,15 +132641,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2e3520 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2e3524 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e341c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2e3500 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3470 │ │ │ │ @@ -132669,15 +132664,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e352c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2e3530 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e341c │ │ │ │ ldr r4, [r0, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -132687,43 +132682,43 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r0, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], #-408 @ 0xfffffe68 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + @ instruction: 0xfb7e0066 │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + strb r2, [r2, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb9c0066 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + @ instruction: 0xfaf40066 │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e35d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132779,29 +132774,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e35ec ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3592 │ │ │ │ ldrsb r2, [r3, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa340066 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + vst1.8 {d0[3]}, [ip], r6 │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132926,15 +132921,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2e38cc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3654 │ │ │ │ ldr r3, [pc, #388] @ (2e38d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e36b0 │ │ │ │ ldr r3, [pc, #368] @ (2e38c8 ) │ │ │ │ @@ -132942,15 +132937,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e36b0 │ │ │ │ ldr r0, [pc, #368] @ (2e38d4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e36b0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e37a4 │ │ │ │ ldr r3, [pc, #352] @ (2e38d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e37a4 │ │ │ │ @@ -132964,15 +132959,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2e38e0 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2e38e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a68 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a68 │ │ │ │ ldr r1, [pc, #304] @ (2e38e8 ) │ │ │ │ @@ -133016,15 +133011,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (2e38f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e37e4 │ │ │ │ ldr r3, [pc, #128] @ (2e38b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e3874 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e37e4 │ │ │ │ @@ -133041,15 +133036,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2e38f8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2e38fc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e37e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e38d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e383e │ │ │ │ @@ -133064,15 +133059,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e3904 ) │ │ │ │ ldr r0, [pc, #112] @ (2e3908 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e37e4 │ │ │ │ nop │ │ │ │ strb r2, [r2, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r1, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -133083,43 +133078,43 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [lr, r6, lsl #2] │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + @ instruction: 0xf7b60066 │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf7d00066 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + @ instruction: 0xf7280066 │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #3] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e39a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133175,29 +133170,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e39c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e396a │ │ │ │ strh r2, [r0, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c0066 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + subs.w r0, r4, #15073280 @ 0xe60000 │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e39c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133225,31 +133220,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2e3a3c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r3, #4] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e3a40 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133312,15 +133307,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 740578 │ │ │ │ + bl 7404c0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -133337,15 +133332,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3be0 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 88d7a0 │ │ │ │ + bl 88d6e8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2e3b5c │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e3baa │ │ │ │ movs r2, #0 │ │ │ │ @@ -133387,15 +133382,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e3b5c │ │ │ │ ldr r0, [pc, #92] @ (2e3c2c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2e3b5c │ │ │ │ ldr r3, [pc, #60] @ (2e3c20 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3b3c │ │ │ │ @@ -133409,33 +133404,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e3b3c │ │ │ │ ldr r0, [pc, #44] @ (2e3c34 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2e3b3c │ │ │ │ nop │ │ │ │ str r6, [r6, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e3c38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -133490,19 +133485,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 28a368 │ │ │ │ cbnz r0, 2e3cee │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 88d698 │ │ │ │ + bl 88d5e0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 88d764 │ │ │ │ + bl 88d6ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2e3c88 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3178 │ │ │ │ b.n 2e3c88 │ │ │ │ @@ -133536,43 +133531,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2e41ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e3ede │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2e3d74 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2e41f0 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 73c1e4 │ │ │ │ + bl 73c12c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e3f72 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3ed4 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2e41f4 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e41f8 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -133597,30 +133592,30 @@ │ │ │ │ bne.n 2e3dfa │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2e3ff0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2e3e0e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 73c1d4 │ │ │ │ + bl 73c11c │ │ │ │ cbz r0, 2e3e32 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2e3fa6 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2e3f96 │ │ │ │ @@ -133677,29 +133672,29 @@ │ │ │ │ bl 2d3b74 │ │ │ │ ldr r1, [pc, #832] @ (2e4208 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2d3220 │ │ │ │ b.n 2e3f06 │ │ │ │ - bl 848db0 │ │ │ │ + bl 848cf8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2e3da6 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #788] @ (2e4204 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e405e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d3190 │ │ │ │ ldr r2, [pc, #772] @ (2e420c ) │ │ │ │ ldr r3, [pc, #732] @ (2e41e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -133737,15 +133732,15 @@ │ │ │ │ bne.w 2e40e4 │ │ │ │ mov r0, fp │ │ │ │ blx 28b090 │ │ │ │ b.n 2e3f48 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #640] @ (2e4204 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e415c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ @@ -133779,20 +133774,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2e4218 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2e421c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f6a │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 74db04 │ │ │ │ + bl 74da4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2e4114 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -133821,15 +133816,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2e4220 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2e4224 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r3, [pc, #432] @ (2e4210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3efa │ │ │ │ ldr r3, [pc, #420] @ (2e4214 ) │ │ │ │ @@ -133840,15 +133835,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2e4228 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2e422c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3efa │ │ │ │ ldr r3, [pc, #416] @ (2e4230 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e40a6 │ │ │ │ ldr r3, [pc, #376] @ (2e4214 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -133873,15 +133868,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2e4238 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2e423c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r3, [pc, #296] @ (2e4210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f6a │ │ │ │ ldr r3, [pc, #288] @ (2e4214 ) │ │ │ │ @@ -133892,19 +133887,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2e4240 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2e4244 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 87a144 │ │ │ │ + bl 87a08c │ │ │ │ ldr r3, [pc, #228] @ (2e4204 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f6a │ │ │ │ ldr r3, [pc, #224] @ (2e4210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -133919,15 +133914,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2e4248 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2e424c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r3, [pc, #176] @ (2e4210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f8e │ │ │ │ ldr r3, [pc, #168] @ (2e4214 ) │ │ │ │ @@ -133938,15 +133933,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2e4250 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2e4254 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f8e │ │ │ │ ldr r3, [pc, #128] @ (2e4210 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f48 │ │ │ │ ldr r3, [pc, #120] @ (2e4214 ) │ │ │ │ @@ -133957,21 +133952,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2e4258 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2e425c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e3f48 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2e4260 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3e9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133980,68 +133975,68 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #496] @ (2e43d8 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #368] @ (2e4360 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r2, [r7, #23] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ - lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf1800066 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + itte le │ │ │ │ + lslle r1, r5, #1 │ │ │ │ + @ instruction: 0xf0d80066 │ │ │ │ + ldrbgt r2, [r1, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 31620a │ │ │ │ ldr r4, [pc, #616] @ (2e4478 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #16] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q0, q6, q11 │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ + cdp 0, 7, cr0, cr4, cr6, {3} │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #14] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r6, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134100,15 +134095,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2e434e │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 870420 │ │ │ │ + bl 870368 │ │ │ │ cbnz r0, 2e4362 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2e4372 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -134135,15 +134130,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 870420 │ │ │ │ + bl 870368 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2e4366 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2e4328 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -134225,15 +134220,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #16] @ (2e4434 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blxns r8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e4446 │ │ │ │ @@ -134260,15 +134255,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 2e4496 │ │ │ │ ldr r3, [pc, #52] @ (2e44b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 71e708 │ │ │ │ + bl 71e650 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e879c │ │ │ │ ldr r3, [pc, #32] @ (2e44b8 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -134615,15 +134610,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2e483c │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e47f6 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 8705d4 │ │ │ │ + bl 87051c │ │ │ │ cbz r0, 2e4836 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ac68 │ │ │ │ b.n 2e47b8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134641,15 +134636,15 @@ │ │ │ │ b.n 2e477e │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2e477e │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 870420 │ │ │ │ + bl 870368 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e47f6 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2e477e │ │ │ │ bl 2e4388 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -134683,25 +134678,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ mvns r0, r5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e48a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134746,19 +134741,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + itee │ │ │ │ + lsl r0, r6, #1 │ │ │ │ + ldral r4, [r2, #48] @ 0x30 │ │ │ │ + lslal r4, r3, #1 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4938 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135109,15 +135104,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4c98 │ │ │ │ ldr r0, [pc, #100] @ (2e4d20 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e4c98 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -135139,23 +135134,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r2, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135182,50 +135177,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4d40 │ │ │ │ ldr r0, [pc, #24] @ (2e4d84 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e4d40 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2e4db8 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e4d24 │ │ │ │ ldr r0, [pc, #28] @ (2e4dbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e83f4 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2e84e8 │ │ │ │ nop │ │ │ │ - rev r0, r6 │ │ │ │ + cbnz r0, 2e4dde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e4dc8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2e85ec │ │ │ │ @@ -135254,19 +135249,19 @@ │ │ │ │ bl 588fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4dfa │ │ │ │ ldr r0, [pc, #16] @ (2e4e34 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ - b.n 2e5200 │ │ │ │ + b.n 2e50b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135320,19 +135315,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e4ed4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cbnz r0, 2e4eda │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2e4f50 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -135380,17 +135375,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2e5008 ) │ │ │ │ ldr r1, [pc, #132] @ (2e500c ) │ │ │ │ @@ -135441,23 +135436,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a3f8 │ │ │ │ b.n 2e4fd2 │ │ │ │ nop │ │ │ │ str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (2e528c ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -135689,53 +135684,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28a3f8 │ │ │ │ b.n 2e5106 │ │ │ │ nop │ │ │ │ str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2e5318 ) │ │ │ │ add r4, pc │ │ │ │ @@ -135751,17 +135746,17 @@ │ │ │ │ blx 2899a4 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ ldrh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r7, #44] @ 0x2c │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2e5354 ) │ │ │ │ ldr r1, [pc, #32] @ (2e5358 ) │ │ │ │ @@ -135774,15 +135769,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r5, [pc, #448] @ (2e551c ) │ │ │ │ + ldr r4, [pc, #800] @ (2e567c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2e53c4 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -135819,23 +135814,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 289514 │ │ │ │ b.n 2e5388 │ │ │ │ ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r1, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e53ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -135893,15 +135888,15 @@ │ │ │ │ b.w 2e4d24 │ │ │ │ @ instruction: 0xb754 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r7, #3 │ │ │ │ - blt.n 2e5394 │ │ │ │ + bge.n 2e5444 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e548a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -135961,15 +135956,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb6b8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bge.n 2e54f8 │ │ │ │ + bge.n 2e55a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -135997,19 +135992,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e5578 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r0, r6 │ │ │ │ + cbz r0, 2e55aa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2e5494 │ │ │ │ + bls.n 2e5544 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136037,19 +136032,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e55dc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r4, r1 │ │ │ │ + cbz r4, 2e55f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2e5630 │ │ │ │ + bls.n 2e54e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e560a │ │ │ │ ldr r3, [pc, #48] @ (2e5618 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -136068,17 +136063,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrh r0, [r7, #32] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cbz r4, 2e5652 │ │ │ │ + cbz r4, 2e5628 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r4, r5] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e5644 │ │ │ │ @@ -136099,15 +136094,15 @@ │ │ │ │ bne.n 2e5636 │ │ │ │ ldr r0, [pc, #12] @ (2e5668 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ push {r1, r2, r3, lr} │ │ │ │ lsls r3, r7, #1 │ │ │ │ - bls.n 2e5590 │ │ │ │ + bhi.n 2e5640 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002e566c : │ │ │ │ ldr r3, [pc, #12] @ (2e567c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -136442,23 +136437,23 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r6, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r6, [r7, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrh r4, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (2e5bc0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -136655,39 +136650,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ adds r1, #206 @ 0xce │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bpl.n 2e5c2c │ │ │ │ + bmi.n 2e5adc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r1, r2] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r5] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2e5cd0 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -136822,27 +136817,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2e5d70 ) │ │ │ │ ldr r0, [pc, #36] @ (2e5d74 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, r0] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e5da8 │ │ │ │ @@ -136857,17 +136852,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ ldr r0, [pc, #12] @ (2e5db8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2e5ed0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -136893,19 +136888,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2e5e68 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2e5e68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ - bl 73072c │ │ │ │ + bl 730664 │ │ │ │ + bl 730674 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e5eaa │ │ │ │ ldr r1, [pc, #172] @ (2e5ed8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -136970,44 +136965,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e5f00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5e8a │ │ │ │ ldr r0, [pc, #60] @ (2e5f04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2e5e8a │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r6, [r4, #32] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bhi.n 2e5e5c │ │ │ │ + bhi.n 2e5f0c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2e5fd8 │ │ │ │ + bvc.n 2e5e88 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #28] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2e6188 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -137099,15 +137094,15 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2e6046 │ │ │ │ cmp r0, #3 │ │ │ │ beq.w 2e6102 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2e60a4 │ │ │ │ ldrd r0, r1, [sp, #20] │ │ │ │ - bl 67fd9a │ │ │ │ + bl 67fce2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e6102 │ │ │ │ ldr.w r3, [r0, #708] @ 0x2c4 │ │ │ │ ldrb r2, [r4, r3] │ │ │ │ cmp r2, #1 │ │ │ │ ittt eq │ │ │ │ strbeq.w r9, [r4, r3] │ │ │ │ @@ -137154,15 +137149,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 870420 │ │ │ │ + bl 870368 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e615e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2e8948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -137272,21 +137267,21 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ strh r6, [r5, #14] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strh r0, [r6, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r6, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002e61bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137343,15 +137338,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e625c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -137450,17 +137445,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2e625c │ │ │ │ nop │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6360 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137506,15 +137501,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e63e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137549,17 +137544,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 288a2c │ │ │ │ movs r7, #174 @ 0xae │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #544 @ (adr r5, 2e6664 ) │ │ │ │ + add r4, pc, #896 @ (adr r4, 2e67c4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + ldr r7, [pc, #752] @ (2e6738 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6448 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137732,19 +137727,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 288a2c │ │ │ │ ldrb r6, [r4, #18] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrb r0, [r4, #17] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r3, pc, #824 @ (adr r3, 2e693c ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 2e669c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #664] @ (2e68a4 ) │ │ │ │ + ldr r5, [pc, #1016] @ (2e6a04 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -137776,15 +137771,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #15] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r7, [pc, #40] @ (2e669c ) │ │ │ │ + ldr r6, [pc, #392] @ (2e67fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6674 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -137880,15 +137875,15 @@ │ │ │ │ bne.n 2e6732 │ │ │ │ ldr r0, [pc, #12] @ (2e676c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ ldrb r4, [r4, #12] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r0, pc, #408 @ (adr r0, 2e6908 ) │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e677e │ │ │ │ ldr r0, [pc, #84] @ (2e67cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ @@ -137918,19 +137913,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2e6674 │ │ │ │ ldr r0, [pc, #20] @ (2e67d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ - ldr r5, [pc, #944] @ (2e6b80 ) │ │ │ │ + ldr r5, [pc, #272] @ (2e68e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r1, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2e67f8 ) │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002e67d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138018,17 +138013,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r1, pc, #96 @ (adr r1, 2e6924 ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 2e6a84 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #976] @ (2e6c98 ) │ │ │ │ + ldr r3, [pc, #304] @ (2e69f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e68c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138105,25 +138100,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e69a8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87ac2c │ │ │ │ + b.w 87ab74 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ lsls r6, r5, #3 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r6, [pc, #672] @ (2e6c4c ) │ │ │ │ + ldr r6, [pc, #0] @ (2e69ac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e69ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138180,17 +138175,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 289510 │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #0] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r6, [pc, #288] @ (2e6b74 ) │ │ │ │ + ldr r5, [pc, #640] @ (2e6cd4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2e6ae4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138242,15 +138237,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2e6ab8 │ │ │ │ nop │ │ │ │ strb r6, [r6, #30] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r5, #30] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r5, [pc, #960] @ (2e6eb0 ) │ │ │ │ + ldr r5, [pc, #288] @ (2e6c10 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r4, #29] │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -138344,19 +138339,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 28aa70 │ │ │ │ b.n 2e6bb0 │ │ │ │ nop │ │ │ │ strb r0, [r3, #28] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [pc, #344] @ (2e6d44 ) │ │ │ │ + ldr r1, [pc, #696] @ (2e6ea4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #27] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r4, [pc, #992] @ (2e6fd4 ) │ │ │ │ + ldr r4, [pc, #320] @ (2e6d34 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r5, #25] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r4, #25] │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138388,17 +138383,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2e6c5c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ strb r4, [r2, #24] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #904] @ (2e6fe8 ) │ │ │ │ + ldr r3, [pc, #232] @ (2e6d48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2e6ca4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -138450,15 +138445,15 @@ │ │ │ │ bl 2e69e0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e4d24 │ │ │ │ strb r0, [r4, #21] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r3, [pc, #712] @ (2e6fc4 ) │ │ │ │ + ldr r3, [pc, #40] @ (2e6d24 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6cfc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -138705,15 +138700,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e6eda │ │ │ │ ldr.w r0, [pc, #1460] @ 2e7530 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e6eda │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 288ca0 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -138832,15 +138827,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e6e96 │ │ │ │ ldr.w r0, [pc, #1148] @ 2e7550 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e6e96 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2e71ba │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2e7430 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2e7014 │ │ │ │ @@ -138895,15 +138890,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e6e92 │ │ │ │ ldr r0, [pc, #1012] @ (2e7564 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e6e92 │ │ │ │ ldr r3, [pc, #1000] @ (2e7568 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6eea │ │ │ │ @@ -138911,15 +138906,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e6eea │ │ │ │ ldr r0, [pc, #980] @ (2e756c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 2e6eea │ │ │ │ ldr r3, [pc, #884] @ (2e751c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138991,15 +138986,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e7004 │ │ │ │ ldr r0, [pc, #812] @ (2e7580 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7004 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e7004 │ │ │ │ b.n 2e723a │ │ │ │ ldr r3, [pc, #792] @ (2e7584 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -139010,15 +139005,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e6f4e │ │ │ │ ldr r0, [pc, #772] @ (2e7588 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2e6f4e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -139125,15 +139120,15 @@ │ │ │ │ b.n 2e7324 │ │ │ │ ldr r4, [pc, #556] @ (2e75b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2e7324 │ │ │ │ ldr r0, [pc, #548] @ (2e75b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e83f4 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e84e8 │ │ │ │ b.n 2e71b0 │ │ │ │ ldr r4, [pc, #532] @ (2e75b8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -139217,74 +139212,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2e752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e7004 │ │ │ │ ldr r0, [pc, #400] @ (2e75fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7004 │ │ │ │ ldr r2, [pc, #396] @ (2e7600 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e7004 │ │ │ │ ldr r2, [pc, #172] @ (2e752c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2e7004 │ │ │ │ ldr r0, [pc, #376] @ (2e7604 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7004 │ │ │ │ ldr r3, [pc, #368] @ (2e7608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7080 │ │ │ │ ldr r3, [pc, #136] @ (2e752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e7080 │ │ │ │ ldr r0, [pc, #348] @ (2e760c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7080 │ │ │ │ ldr r3, [pc, #340] @ (2e7610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e71b0 │ │ │ │ ldr r3, [pc, #100] @ (2e752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e71b0 │ │ │ │ ldr r0, [pc, #320] @ (2e7614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e71b0 │ │ │ │ ldr r3, [pc, #312] @ (2e7618 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e72aa │ │ │ │ ldr r3, [pc, #64] @ (2e752c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e72aa │ │ │ │ ldr r0, [pc, #292] @ (2e761c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e72aa │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ adds r6, r2, #5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r1, #15] │ │ │ │ @@ -139299,15 +139294,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r1, #12] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #624] @ (2e77a4 ) │ │ │ │ + ldr r0, [pc, #976] @ (2e7904 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r6, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r0, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r2, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ @@ -139315,65 +139310,65 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r7, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r2, [r1, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #600] @ (2e77ac ) │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r5, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r1, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r4, [r3, #3] │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bx sp │ │ │ │ + mov sl, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - bx r5 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r5, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r2, [r4, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r6, #0] │ │ │ │ lsls r5, r7, #3 │ │ │ │ blxns pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #24] @ (2e759c ) │ │ │ │ + bx fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r1 │ │ │ │ + cmp r4, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + cbnz r4, 2e761c │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + lsrs r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r7, #1 │ │ │ │ @@ -139391,41 +139386,41 @@ │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r7, [pc, #504] @ (2e77d8 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, fp │ │ │ │ + add lr, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, lr │ │ │ │ + cmp r6, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r8, fp │ │ │ │ + add r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r3 │ │ │ │ + cmp r6, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7620 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139474,19 +139469,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #0 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add ip, r4 │ │ │ │ + mvns r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e76b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -139640,15 +139635,15 @@ │ │ │ │ beq.n 2e7854 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2e7920 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e77f2 │ │ │ │ ldr r0, [pc, #260] @ (2e7924 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -139749,31 +139744,31 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add ip, r2 │ │ │ │ + mvns r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r0, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ asrs r6, r6, #13 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r7, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bge.n 2e7a20 │ │ │ │ + bls.n 2e78d0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r2, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bics r0, r7 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7944 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -139878,15 +139873,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cmp r4, r6 │ │ │ │ + tst r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -139934,15 +139929,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e7ac4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -139950,15 +139945,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2e7b1c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2e7b20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (2e7b24 ) │ │ │ │ ldr r3, [pc, #52] @ (2e7b28 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -139968,19 +139963,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #58] @ 0x3a │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2e7b3e │ │ │ │ movs r0, #0 │ │ │ │ @@ -140041,28 +140036,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2e7c70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 2e7c48 │ │ │ │ ldr r3, [pc, #136] @ (2e7c74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2e7c78 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 288a84 │ │ │ │ @@ -140090,33 +140085,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2e7c7c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730a00 │ │ │ │ + b.w 730948 │ │ │ │ ldr r1, [pc, #36] @ (2e7c80 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2e7c84 ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - lsls r2, r2 │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2e7cd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140137,15 +140132,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r4, fp │ │ │ │ + bics r4, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (2e7fe8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -140249,15 +140244,15 @@ │ │ │ │ blx 2899a4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2e4d24 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 71e708 │ │ │ │ + bl 71e650 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 2888b0 │ │ │ │ b.n 2e7d1a │ │ │ │ ldr r3, [pc, #504] @ (2e7ff0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -140322,15 +140317,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2e4d24 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 71e708 │ │ │ │ + bl 71e650 │ │ │ │ b.n 2e7dea │ │ │ │ movs r4, #24 │ │ │ │ b.n 2e7dbe │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e7fc6 │ │ │ │ ldr r3, [pc, #348] @ (2e8000 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -140356,85 +140351,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e7dbc │ │ │ │ ldr r0, [pc, #312] @ (2e8014 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7dbc │ │ │ │ ldr r3, [pc, #304] @ (2e8018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7dfe │ │ │ │ ldr r3, [pc, #284] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e7dfe │ │ │ │ ldr r0, [pc, #288] @ (2e801c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7dfe │ │ │ │ ldr r3, [pc, #280] @ (2e8020 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e0c │ │ │ │ ldr r3, [pc, #252] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e7e0c │ │ │ │ ldr r0, [pc, #260] @ (2e8024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7e0c │ │ │ │ ldr r3, [pc, #256] @ (2e8028 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e2a │ │ │ │ ldr r3, [pc, #220] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e7e2a │ │ │ │ ldr r0, [pc, #236] @ (2e802c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7e2a │ │ │ │ ldr r3, [pc, #228] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e1c │ │ │ │ ldr r3, [pc, #184] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e7e1c │ │ │ │ ldr r0, [pc, #208] @ (2e8034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7e1c │ │ │ │ ldr r3, [pc, #204] @ (2e8038 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e3a │ │ │ │ ldr r3, [pc, #152] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e7e3a │ │ │ │ ldr r0, [pc, #184] @ (2e803c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7e3a │ │ │ │ ldr r3, [pc, #176] @ (2e8040 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e66 │ │ │ │ ldr r3, [pc, #116] @ (2e8010 ) │ │ │ │ @@ -140447,15 +140442,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2e7e66 │ │ │ │ ldr r3, [pc, #128] @ (2e8048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -140464,67 +140459,67 @@ │ │ │ │ ldr r3, [pc, #60] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e7ea2 │ │ │ │ ldr r0, [pc, #108] @ (2e804c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e7ea2 │ │ │ │ lsrs r0, r7, #26 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, 2e8020 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #190 @ 0xbe │ │ │ │ + subs r7, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r5, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #180 @ 0xb4 │ │ │ │ + subs r5, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8050 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -140533,15 +140528,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e805c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e8068 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7e6c4c │ │ │ │ + b.w 7e6b94 │ │ │ │ strb r6, [r1, #12] │ │ │ │ lsls r5, r7, #3 │ │ │ │ │ │ │ │ 002e806c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140625,24 +140620,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2e837c ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7eefdc │ │ │ │ + bl 7eef24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 56c564 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #556] @ (2e8380 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 2e8170 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2e8384 ) │ │ │ │ add r3, pc │ │ │ │ @@ -140655,29 +140650,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2e8388 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e717c │ │ │ │ + bl 7e70c4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2e838c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2e8390 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2e8394 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ ldr r3, [pc, #484] @ (2e8398 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2e7744 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -140689,15 +140684,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (2e83a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e8292 │ │ │ │ ldr r2, [pc, #444] @ (2e83a8 ) │ │ │ │ ldr r3, [pc, #364] @ (2e835c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -140720,15 +140715,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (2e83b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2e81e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8344 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28a1ac │ │ │ │ @@ -140747,49 +140742,49 @@ │ │ │ │ beq.n 2e8302 │ │ │ │ ldr r0, [pc, #348] @ (2e83bc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 7ef3e4 │ │ │ │ + bl 7ef32c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e8112 │ │ │ │ ldr r3, [pc, #324] @ (2e83c0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (2e83c4 ) │ │ │ │ ldr r1, [pc, #328] @ (2e83c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2e81c0 │ │ │ │ ldr r3, [pc, #308] @ (2e83cc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (2e83d0 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (2e83d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2e81c0 │ │ │ │ ldr r0, [pc, #288] @ (2e83d8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7e7518 │ │ │ │ + bl 7e7460 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -140833,15 +140828,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e8100 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2e83ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2e8100 │ │ │ │ ldr r1, [pc, #168] @ (2e83f0 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a410 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e824e │ │ │ │ @@ -140853,73 +140848,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #11 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a6005c │ │ │ │ + ldrd r0, r0, [lr], #368 @ 0x170 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ strb r0, [r5, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 2e7399 │ │ │ │ strb r2, [r7, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #30 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r6, r6, #6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + bx r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r4, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r1, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e83f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -140963,15 +140958,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 2e846e │ │ │ │ ldr r0, [pc, #112] @ (2e84d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7e7518 │ │ │ │ + bl 7e7460 │ │ │ │ b.n 2e8428 │ │ │ │ ldr r1, [pc, #104] @ (2e84d8 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -140994,15 +140989,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e8456 │ │ │ │ ldr r0, [pc, #56] @ (2e84e4 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e8456 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r2, r2, #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -141012,21 +141007,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - subs r3, #202 @ 0xca │ │ │ │ + subs r3, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e84e8 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 53646c │ │ │ │ │ │ │ │ @@ -141097,39 +141092,39 @@ │ │ │ │ │ │ │ │ 002e8598 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr.w ip, [pc, #48] @ 2e85e0 │ │ │ │ ldr r2, [pc, #48] @ (2e85e4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2e85e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 2e863e │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002e85ec : │ │ │ │ ldr r3, [pc, #24] @ (2e8608 ) │ │ │ │ ldr r2, [pc, #28] @ (2e860c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -141168,15 +141163,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r0, #22 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002e8654 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8670 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2e8678 ) │ │ │ │ @@ -141190,17 +141185,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2e4d24 │ │ │ │ ldr r0, [pc, #12] @ (2e8680 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8684 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141242,15 +141237,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 289b20 │ │ │ │ ldr r3, [pc, #128] @ (2e8770 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee3cc │ │ │ │ + bl 7ee314 │ │ │ │ ldr r0, [pc, #116] @ (2e8774 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e4d24 │ │ │ │ ldr r2, [pc, #112] @ (2e8778 ) │ │ │ │ ldr r3, [pc, #96] @ (2e8768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141294,34 +141289,34 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r4, r3, #18 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #164 @ 0xa4 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8790 : │ │ │ │ ldr r0, [pc, #4] @ (2e8798 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d24 │ │ │ │ - bhi.n 2e87e0 │ │ │ │ + bvc.n 2e8890 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002e879c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141350,25 +141345,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2e8800 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e87ce │ │ │ │ ldr r0, [pc, #24] @ (2e8804 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2e87ce │ │ │ │ lsls r0, r7, #15 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8808 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141426,28 +141421,28 @@ │ │ │ │ cbnz r2, 2e88de │ │ │ │ ldr r2, [pc, #156] @ (2e8930 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 71e708 │ │ │ │ + bl 71e650 │ │ │ │ mov r0, r4 │ │ │ │ bl 517730 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e8874 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8826 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 88a0ec │ │ │ │ + bl 88a034 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e8826 │ │ │ │ ldr r2, [pc, #96] @ (2e892c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e8900 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141465,15 +141460,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e8892 │ │ │ │ ldr r0, [pc, #72] @ (2e893c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e8892 │ │ │ │ ldr r2, [pc, #60] @ (2e8940 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e88d0 │ │ │ │ @@ -141481,15 +141476,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e88d0 │ │ │ │ ldr r0, [pc, #44] @ (2e8944 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e88d0 │ │ │ │ nop │ │ │ │ lsls r0, r1, #14 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141497,19 +141492,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8948 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2e8954 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -141785,21 +141780,21 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #118 @ 0x76 │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r4, #96 @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -141894,25 +141889,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ ldr r1, [pc, #604] @ (2e8f84 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ ldr r1, [pc, #596] @ (2e8f88 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2e8efa │ │ │ │ ldr r1, [pc, #580] @ (2e8f8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ @@ -141981,30 +141976,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2e8e62 │ │ │ │ ldr r1, [pc, #428] @ (2e8fa8 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ ldr r1, [pc, #416] @ (2e8fac ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cbcc │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #372] @ (2e8fb0 ) │ │ │ │ ldr r3, [pc, #312] @ (2e8f74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -142017,32 +142012,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (2e8fb4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87ca7c │ │ │ │ + bl 87c9c4 │ │ │ │ cbnz r0, 2e8ec6 │ │ │ │ ldr r1, [pc, #328] @ (2e8fb8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87ca7c │ │ │ │ + bl 87c9c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8e28 │ │ │ │ ldr r2, [pc, #316] @ (2e8fbc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2e8fc0 ) │ │ │ │ ldr r1, [pc, #320] @ (2e8fc4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e8e30 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2e8dd4 │ │ │ │ ldr r1, [pc, #288] @ (2e8fc8 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -142052,164 +142047,164 @@ │ │ │ │ bne.n 2e8f48 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2e8d56 │ │ │ │ ldr r1, [pc, #272] @ (2e8fcc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 879fb4 │ │ │ │ + bl 879efc │ │ │ │ b.n 2e8e94 │ │ │ │ ldr r2, [pc, #264] @ (2e8fd0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (2e8fd4 ) │ │ │ │ ldr r1, [pc, #264] @ (2e8fd8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2e8e94 │ │ │ │ ldr r4, [pc, #248] @ (2e8fdc ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (2e8fe0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (2e8fe4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2e8e94 │ │ │ │ ldr r2, [pc, #236] @ (2e8fe8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2e8fec ) │ │ │ │ ldr r1, [pc, #236] @ (2e8ff0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r1, [pc, #224] @ (2e8ff4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ b.n 2e8e94 │ │ │ │ ldr r2, [pc, #216] @ (2e8ff8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (2e8ffc ) │ │ │ │ ldr r1, [pc, #216] @ (2e9000 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r1, [pc, #200] @ (2e9004 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ b.n 2e8e94 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2e9008 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2e900c ) │ │ │ │ ldr r1, [pc, #192] @ (2e9010 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r1, [pc, #176] @ (2e9014 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ b.n 2e8e94 │ │ │ │ nop │ │ │ │ cdp2 0, 11, cr0, cr0, cr13, {7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 9, cr0, cr14, cr13, {7} │ │ │ │ ldr r5, [pc, #720] @ (2e9250 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #190 @ 0xbe │ │ │ │ + adds r4, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 2e8fa0 │ │ │ │ + bgt.n 2e9050 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2l 0, cr0, [r8, #-948]! @ 0xfffffc4c │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #210 @ 0xd2 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #15] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr??.w r0, [r4, #98] @ 0x62 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + vst4.16 {d16-d19}, [ip :128], r2 │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #114 @ 0x72 │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #38 @ 0x26 │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2e9114 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -142312,21 +142307,21 @@ │ │ │ │ b.n 2e905a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb7600ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb4600ed │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2e928c ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -142435,15 +142430,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2e92b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e91c8 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -142456,15 +142451,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e92c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2897fc │ │ │ │ b.n 2e924a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa5c00ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -142475,25 +142470,25 @@ │ │ │ │ ldr??.w r0, [r8, #237] @ 0xed │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -142623,37 +142618,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e942c ) │ │ │ │ ldr r0, [pc, #56] @ (2e9430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #19 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r4, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r4, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r1, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2e9440 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 28b360 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -142695,29 +142690,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b304 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2e94c0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2e94bc │ │ │ │ - b.w 86fca8 │ │ │ │ + b.w 86fbf0 │ │ │ │ b.w 28af78 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28ac74 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2e94e6 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 86fca8 │ │ │ │ + b.w 86fbf0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28af78 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -142759,17 +142754,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -142847,17 +142842,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2e9598 │ │ │ │ b.n 2e95f8 │ │ │ │ nop │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2e9754 ) │ │ │ │ @@ -142940,28 +142935,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8a70 │ │ │ │ b.n 2e96a0 │ │ │ │ ldr r1, [pc, #44] @ (2e9760 ) │ │ │ │ ldr r0, [pc, #44] @ (2e9764 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2897fc │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2e96a0 │ │ │ │ bl 28b874 │ │ │ │ nop │ │ │ │ @ instruction: 0xf53200ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4fe00ed │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143256,60 +143251,60 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, r6, #7766016 @ 0x768000 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r2, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r2, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r2, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf25c00ed │ │ │ │ - cmp r1, #244 @ 0xf4 │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r4, #26 │ │ │ │ + lsls r2, r7, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r6, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + ldr r0, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2e9bbc ) │ │ │ │ @@ -143401,15 +143396,15 @@ │ │ │ │ b.n 2e9b2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0c600ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r0, #237 @ 0xed │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9bcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143489,15 +143484,15 @@ │ │ │ │ beq.n 2e9cec │ │ │ │ mov r5, r9 │ │ │ │ b.n 2e9c22 │ │ │ │ ldr r1, [pc, #220] @ (2e9d7c ) │ │ │ │ ldr r0, [pc, #224] @ (2e9d80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2897fc │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -143575,30 +143570,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bl 28b874 │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vext.8 q0, q15, , #0 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrsb r6, [r6, r3] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cdp 0, 13, cr0, cr10, cr13, {7} │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r4, #4 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #108 @ 0x6c │ │ │ │ + movs r6, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -143781,17 +143776,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -143947,21 +143942,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2897fc │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2e9fe4 │ │ │ │ nop │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r3, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r3, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2ea210 ) │ │ │ │ @@ -144154,17 +144149,17 @@ │ │ │ │ b.n 2ea2c0 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ea2fe │ │ │ │ nop │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2ea604 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -144384,15 +144379,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2ea4cc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2ea618 ) │ │ │ │ ldr r0, [pc, #88] @ (2ea61c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2897fc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -144410,25 +144405,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2ea5c6 │ │ │ │ bl 28b874 │ │ │ │ @ instruction: 0xe81c00ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2ea5d0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #848] @ (2ea970 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - adds r6, r0, #7 │ │ │ │ + adds r6, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #624] @ (2ea898 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144620,21 +144615,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2897fc │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ea6c4 │ │ │ │ nop │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + subs r6, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2eaa7c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -144821,15 +144816,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2eaa14 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2eaa90 ) │ │ │ │ ldr r0, [pc, #80] @ (2eaa94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2897fc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -144843,21 +144838,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ea90a │ │ │ │ bl 28b874 │ │ │ │ b.n 2eb110 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2eb0a8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [pc, #336] @ (2eabe8 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -145112,17 +145107,17 @@ │ │ │ │ b.n 2eac9c │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2eace0 │ │ │ │ ... │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145602,63 +145597,63 @@ │ │ │ │ ... │ │ │ │ blt.n 2eb1d4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2eb2fc │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r5, #1 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r3, #1 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #472] @ (2eb420 ) │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #12 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r1, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x478e │ │ │ │ + mov lr, ip │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002eb264 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2e9bcc │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2eb278 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ecad0 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb284 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ecad0 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb290 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2eca4c │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb29c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2eca4c │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2eb2e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145679,15 +145674,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r5, #9 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2eb33e │ │ │ │ mov lr, r3 │ │ │ │ @@ -145721,15 +145716,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2eb330 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2eb3a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145750,15 +145745,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2eb3f6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -145790,15 +145785,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2eb3e8 │ │ │ │ - asrs r6, r7, #4 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2eb468 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145878,17 +145873,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2eb500 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ nop │ │ │ │ - str r3, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (2eb518 ) │ │ │ │ ldr r2, [pc, #20] @ (2eb51c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2eb520 ) │ │ │ │ @@ -145896,15 +145891,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bvs.n 2eb454 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -145969,15 +145964,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2eb5fe │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -146423,15 +146418,15 @@ │ │ │ │ beq.n 2ebb46 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ebba6 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2ebb60 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ebafa │ │ │ │ ldr r3, [pc, #224] @ (2ebbd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146445,15 +146440,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2ebb16 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 28a864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ebb02 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ebbc0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2ebb38 │ │ │ │ dmb ish │ │ │ │ @@ -146514,15 +146509,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2ebade │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2ebbdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 2ebb38 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bl 28b8a4 │ │ │ │ beq.n 2ebbb4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -146669,15 +146664,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2ebe74 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ebd8e │ │ │ │ ldr r3, [pc, #244] @ (2ebe78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146691,15 +146686,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2ebda6 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2ebd96 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ebe70 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2ebe1a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -146745,15 +146740,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ebdb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2ebe7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ebdba │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -146775,19 +146770,19 @@ │ │ │ │ bl 28b8a4 │ │ │ │ ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #872] @ (2ec1ec ) │ │ │ │ + ldr r4, [pc, #200] @ (2ebf4c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ebe8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -146883,21 +146878,21 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #202 @ 0xca │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #154 @ 0x9a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r4, r0] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r4, #86 @ 0x56 │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, lr │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002ebf9c : │ │ │ │ @@ -146979,15 +146974,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2ec088 │ │ │ │ adds r4, #4 │ │ │ │ @@ -147006,15 +147001,15 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #186 @ 0xba │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ lsls r5, r7, #3 │ │ │ │ add r6, r8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -147036,15 +147031,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2ec2cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -147223,72 +147218,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ mvns r2, r6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #18 │ │ │ │ + lsls r0, r6, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl 6422e2 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - lsls r2, r7, #16 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r1, {r1, r3, r4, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r0, [pc, #1016] @ (2ec6f8 ) │ │ │ │ + ldr r0, [pc, #344] @ (2ec458 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r7, #12 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r6, #3 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #928] @ (2ec6ac ) │ │ │ │ + ldr r0, [pc, #256] @ (2ec40c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r7, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + movs r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #840] @ (2ec660 ) │ │ │ │ + ldr r0, [pc, #168] @ (2ec3c0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + movs r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #752] @ (2ec614 ) │ │ │ │ + ldr r0, [pc, #80] @ (2ec374 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + movs r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #664] @ (2ec5c8 ) │ │ │ │ + @ instruction: 0x47fe │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r4, r3, #2 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #576] @ (2ec57c ) │ │ │ │ + vshr.u32 q8, , #12 │ │ │ │ + blx sp │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + vshr.u16 q8, , #2 │ │ │ │ │ │ │ │ 002ec344 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ and.w r3, r0, #3 │ │ │ │ @@ -147470,83 +147463,83 @@ │ │ │ │ bne.n 2ec40a │ │ │ │ ldr r0, [pc, #144] @ (2ec58c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ec40e │ │ │ │ ldr.w lr, [pc, #140] @ 2ec590 │ │ │ │ add lr, pc │ │ │ │ b.n 2ec36a │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #10 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #10 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #10 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -147586,17 +147579,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ec5e6 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147624,16 +147617,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r3, #2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + vshr.u32 q8, , #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #68] @ (2ec6c4 ) │ │ │ │ @@ -147660,16 +147652,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r6, r7 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + vshr.u16 q0, , #10 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ec714 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -147690,15 +147681,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vshr.u32 q8, , #28 │ │ │ │ + vqadd.u64 q0, q6, │ │ │ │ │ │ │ │ 002ec718 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148301,15 +148292,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00fa │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bkpt 0x00c0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -148575,18 +148566,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ecfbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf754005b │ │ │ │ - @ instruction: 0xf760005b │ │ │ │ + subw r0, ip, #2139 @ 0x85b │ │ │ │ + @ instruction: 0xf6b8005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2ed068 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -148614,23 +148605,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 890a78 │ │ │ │ + bl 8909c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 890a44 │ │ │ │ + bl 89098c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 890bfc │ │ │ │ + bl 890b44 │ │ │ │ ldr r2, [pc, #56] @ (2ed070 ) │ │ │ │ ldr r3, [pc, #48] @ (2ed06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148782,18 +148773,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed1cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adc.w r0, r4, #14352384 @ 0xdb0000 │ │ │ │ - sbc.w r0, r0, #14352384 @ 0xdb0000 │ │ │ │ + eors.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ + @ instruction: 0xf4b8005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #236] @ (2ed2d4 ) │ │ │ │ @@ -149082,19 +149073,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ed4fc ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 508c48 │ │ │ │ b.n 2ed45e │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf284005b │ │ │ │ - @ instruction: 0xf254005b │ │ │ │ - @ instruction: 0xf262005b │ │ │ │ + rsbs r0, ip, #91 @ 0x5b │ │ │ │ + sub.w r0, ip, #91 @ 0x5b │ │ │ │ + subs.w r0, sl, #91 @ 0x5b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149204,21 +149195,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 28aa80 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ed6ba │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ed6ca │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -149232,34 +149223,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (2ed6f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 8887b4 │ │ │ │ + bl 8886fc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2ed680 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 8887b4 │ │ │ │ + bl 8886fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, #186 @ 0xba │ │ │ │ + adds r4, #18 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - orr.w r0, ip, #91 @ 0x5b │ │ │ │ - orrs.w r0, r8, #91 @ 0x5b │ │ │ │ + vshr.s32 q0, , #28 │ │ │ │ + vshr.s32 q0, , #16 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2ed774 ) │ │ │ │ ldr r3, [pc, #112] @ (2ed778 ) │ │ │ │ @@ -149282,15 +149273,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2ed748 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2ed748 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2ed77c ) │ │ │ │ ldr r2, [pc, #44] @ (2ed778 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -149345,15 +149336,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2edbfe │ │ │ │ ldr.w r0, [pc, #1116] @ 2edc30 │ │ │ │ ldr.w r1, [pc, #1116] @ 2edc34 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -149395,15 +149386,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 8813a8 │ │ │ │ + bl 8812f0 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2edac0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149468,15 +149459,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 8813a8 │ │ │ │ + bl 8812f0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ed996 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -149517,23 +149508,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2ed500 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 8813b0 │ │ │ │ + bl 8812f8 │ │ │ │ b.n 2ed968 │ │ │ │ ldr r3, [pc, #576] @ (2edc3c ) │ │ │ │ ldr r1, [pc, #580] @ (2edc40 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -149575,15 +149566,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 8813a8 │ │ │ │ + bl 8812f0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2edb14 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2ed7f2 │ │ │ │ movs r0, #16 │ │ │ │ blx 288a14 │ │ │ │ @@ -149601,15 +149592,15 @@ │ │ │ │ bl 2ed500 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8813b0 │ │ │ │ + bl 8812f8 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -149684,48 +149675,48 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 8813b0 │ │ │ │ + bl 8812f8 │ │ │ │ b.n 2edab6 │ │ │ │ ldr r0, [pc, #68] @ (2edc44 ) │ │ │ │ ldr r1, [pc, #68] @ (2edc48 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2ed828 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2edc4c ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 87aea0 │ │ │ │ + bl 87ade8 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2ed828 │ │ │ │ push {r3} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - eors.w r0, lr, #91 @ 0x5b │ │ │ │ + vshr.s32 q8, , #10 │ │ │ │ cbz r6, 2edc98 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r4, r0, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldcl 0, cr0, [r0, #-364] @ 0xfffffe94 │ │ │ │ + stc 0, cr0, [r8], #364 @ 0x16c │ │ │ │ asrs r6, r7, #30 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - rsb r0, ip, fp, lsr #1 │ │ │ │ - sbc.w r0, ip, fp, lsr #1 │ │ │ │ + @ instruction: 0xeb24005b │ │ │ │ + @ instruction: 0xeac4005b │ │ │ │ │ │ │ │ 002edc50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ @@ -150025,17 +150016,17 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #848 @ 0x350 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bkpt 0x00ba │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002edf7c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150161,30 +150152,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ee158 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2ee176 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2ee08a │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #244] @ (2ee1c4 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2ee1c8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ee1a6 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -150201,15 +150192,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ee102 │ │ │ │ mov r5, r1 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r2, [pc, #156] @ (2ee1cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150247,35 +150238,36 @@ │ │ │ │ b.n 2ee0c2 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ee11a │ │ │ │ ldr r0, [pc, #48] @ (2ee1d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2ee11c │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ b.n 2ee14e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #568 @ 0x238 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add r3, sp, #512 @ 0x200 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #360 @ 0x168 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r6, r0, #13 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w ip, {r0, r1, r3, r4, r6} │ │ │ │ + b.n 2ee194 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #10 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - b.n 2ee190 │ │ │ │ + b.n 2ee040 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ee1d4 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ee20c │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -150345,19 +150337,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ee288 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ee114 │ │ │ │ + b.n 2edfc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2edb98 │ │ │ │ + b.n 2eea48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2ee428 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -150443,15 +150435,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 8886c0 │ │ │ │ + bl 888608 │ │ │ │ cbz r0, 2ee398 │ │ │ │ ldr r2, [pc, #216] @ (2ee444 ) │ │ │ │ ldr r3, [pc, #192] @ (2ee42c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -150504,15 +150496,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee336 │ │ │ │ ldr r0, [pc, #104] @ (2ee454 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2ee336 │ │ │ │ ldr r3, [pc, #92] @ (2ee458 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee3cc │ │ │ │ @@ -150521,46 +150513,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ee3cc │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2ee45c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2ee3cc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2ee400 │ │ │ │ + b.n 2ee2b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ee1d4 │ │ │ │ + b.n 2ee084 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add r0, sp, #32 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ee040 │ │ │ │ + b.n 2edef0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #32] @ (2ee47c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2edfc0 │ │ │ │ + b.n 2ede70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2ee28c │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2ee28c │ │ │ │ nop │ │ │ │ @@ -150842,15 +150834,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ee4f4 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2ee788 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ee678 │ │ │ │ @@ -150878,39 +150870,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ee7de │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2ee590 │ │ │ │ b.n 2ee5b0 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2ee7b0 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2ee7ca │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #112 @ (adr r7, 2ee864 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #952 @ (adr r6, 2eebb4 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2ee28c │ │ │ │ + b.n 2ee13c │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #736 @ (adr r5, 2eeae8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eed5c │ │ │ │ + b.n 2eec0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -151051,15 +151043,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ee87a │ │ │ │ ldr r0, [pc, #108] @ (2ee9e4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ee87a │ │ │ │ ldr r3, [pc, #92] @ (2ee9e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee938 │ │ │ │ @@ -151073,40 +151065,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2ee9ec ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ee938 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #456 @ (adr r3, 2eeb8c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #392 @ (adr r3, 2eeb54 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cmp r3, #188 @ 0xbc │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #824 @ (adr r2, 2eed10 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2eec84 │ │ │ │ + b.n 2eeb34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eeb94 │ │ │ │ + b.n 2eea44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eeb7c │ │ │ │ + b.n 2eea2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2eeb00 │ │ │ │ sub sp, #16 │ │ │ │ @@ -151208,35 +151200,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2eea3a │ │ │ │ ldr r0, [pc, #48] @ (2eeb20 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2eea3a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #624 @ (adr r1, 2eed74 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r1, pc, #560 @ (adr r1, 2eed40 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #960 @ (adr r0, 2eeed8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + svc 42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2eebfc │ │ │ │ sub sp, #16 │ │ │ │ @@ -151314,35 +151306,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eeb6e │ │ │ │ ldr r0, [pc, #48] @ (2eec1c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2eeb6e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #416 @ (adr r0, 2eeda0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + cmp r0, #48 @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r0, pc, #352 @ (adr r0, 2eed6c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + udf #82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 2eeec8 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -151403,15 +151395,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2eedc2 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed074 │ │ │ │ mov r0, r7 │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ee28c │ │ │ │ ldr r2, [pc, #504] @ (2eeedc ) │ │ │ │ ldr r3, [pc, #484] @ (2eeecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151430,50 +151422,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2eecc8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 890a44 │ │ │ │ + bl 89098c │ │ │ │ b.n 2eed3c │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2eed7c │ │ │ │ mov r0, r9 │ │ │ │ - bl 890f5c │ │ │ │ + bl 890ea4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890bfc │ │ │ │ + bl 890b44 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2f43c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2eed22 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2eed74 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eed52 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ b.n 2eeccc │ │ │ │ ldr r2, [pc, #352] @ (2eeee0 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2ecda4 │ │ │ │ @@ -151495,15 +151487,15 @@ │ │ │ │ bpl.n 2eed74 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (2eeeec ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2eed74 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -151586,48 +151578,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (2eeef8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2eecb0 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2eeccc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + ble.n 2eeec0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2eee0c │ │ │ │ + bgt.n 2eeebc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #36 @ 0x24 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [pc, #624] @ (2ef168 ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2eefd0 │ │ │ │ + blt.n 2eee80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (2ef210 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -151744,15 +151736,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 50842c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2eef8c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -151844,15 +151836,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2ef37c │ │ │ │ ldr r1, [pc, #268] @ (2ef23c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -151895,15 +151887,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ef244 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2ef3ae │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 508c1c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 508c1c │ │ │ │ @@ -151918,45 +151910,45 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ef0b6 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 8887cc │ │ │ │ + bl 888714 │ │ │ │ b.n 2ef0d8 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - blt.n 2ef1bc │ │ │ │ + blt.n 2ef26c │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - blt.n 2ef304 │ │ │ │ + bge.n 2ef1b4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4], #412 @ 0x19c │ │ │ │ - blt.n 2ef2f4 │ │ │ │ + mcrr 0, 6, r0, ip, cr7 │ │ │ │ + bge.n 2ef1a4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2ef1f4 │ │ │ │ + bge.n 2ef2a4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888a54 │ │ │ │ + bl 88899c │ │ │ │ b.n 2ef1c0 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -151968,15 +151960,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2ecfc0 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 890a44 │ │ │ │ + bl 89098c │ │ │ │ b.n 2ef2a0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -151984,38 +151976,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2ef388 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 890f5c │ │ │ │ + bl 890ea4 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 890bfc │ │ │ │ + bl 890b44 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2f4468 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ef284 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2ef2d8 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef2b6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ b.n 2eef8c │ │ │ │ ldr r3, [pc, #336] @ (2ef438 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eef66 │ │ │ │ ldr r3, [pc, #324] @ (2ef43c ) │ │ │ │ @@ -152028,24 +152020,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2ef440 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2eef66 │ │ │ │ ldr r0, [pc, #288] @ (2ef444 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (2ef448 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ b.n 2eef98 │ │ │ │ ldr r3, [pc, #276] @ (2ef44c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eef96 │ │ │ │ ldr r3, [pc, #244] @ (2ef43c ) │ │ │ │ @@ -152056,26 +152048,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2ef450 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2eef98 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2ef000 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888a54 │ │ │ │ + bl 88899c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2ef13e │ │ │ │ ldr r2, [pc, #200] @ (2ef454 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -152112,15 +152104,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ef42a │ │ │ │ ldr r1, [pc, #108] @ (2ef458 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f3860 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 508c1c │ │ │ │ @@ -152132,34 +152124,34 @@ │ │ │ │ bl 508c1c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 508c1c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 288d58 │ │ │ │ b.n 2ef152 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888a54 │ │ │ │ + bl 88899c │ │ │ │ b.n 2ef3f8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ef514 │ │ │ │ + bvc.n 2ef3c4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r2, #2 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bhi.n 2ef35c │ │ │ │ + bvc.n 2ef40c │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ef3d8 │ │ │ │ + bhi.n 2ef488 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bhi.n 2ef498 │ │ │ │ + bvc.n 2ef548 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 2ef898 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -152386,15 +152378,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (2ef8bc ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2ef504 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -152567,29 +152559,29 @@ │ │ │ │ ... │ │ │ │ str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvc.n 2ef9a4 │ │ │ │ + bvs.n 2ef854 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvs.n 2ef92c │ │ │ │ + bpl.n 2ef7dc │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ef7f8 │ │ │ │ + bmi.n 2ef8a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2ef8dc │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -152645,43 +152637,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2ef638 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2ef638 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2ef614 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2ef72e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2ef70a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2ef672 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2ef7f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2ef7cc │ │ │ │ ldr r3, [pc, #76] @ (2efa18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef672 │ │ │ │ ldr r3, [pc, #68] @ (2efa1c ) │ │ │ │ @@ -152695,27 +152687,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2efa20 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ef672 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2ef95a │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ef968 │ │ │ │ + bne.n 2efa18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2f024c │ │ │ │ @@ -152897,30 +152889,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 28b238 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr.w r2, [pc, #1592] @ 2f0268 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f026c │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2efd9c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -153037,15 +153029,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2efbee │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2efb68 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed074 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 288d58 │ │ │ │ @@ -153091,24 +153083,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f027c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2efb78 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2efda4 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2eff9a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -153222,15 +153214,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2efec4 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eff1e │ │ │ │ b.n 2efec4 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2efda0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2ed074 │ │ │ │ b.n 2efdac │ │ │ │ @@ -153367,15 +153359,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2f0290 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f0084 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2ed620 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2f013c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -153455,15 +153447,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2efbee │ │ │ │ mov r5, r7 │ │ │ │ b.n 2f007e │ │ │ │ ldr r2, [pc, #180] @ (2f029c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -153473,84 +153465,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2f02a0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2efbee │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2efff0 │ │ │ │ b.n 2efda4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f0032 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2f0010 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2efe54 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f02e0 │ │ │ │ + bne.n 2f0190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 2f03bc ) │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2f0534 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -153706,15 +153698,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2f055c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 5502d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -153750,15 +153742,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f0568 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f0338 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 28acf4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -153788,49 +153780,49 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f0574 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f03b8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r5, #6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f0570 │ │ │ │ + bmi.n 2f0620 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrc2 0, 2, r0, cr4, cr14, {2} │ │ │ │ + stc2 0, cr0, [ip, #376]! @ 0x178 │ │ │ │ strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2f06f8 ) │ │ │ │ @@ -153924,22 +153916,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2f0600 │ │ │ │ ldr r0, [pc, #172] @ (2f071c ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2f0628 │ │ │ │ ldr r0, [pc, #164] @ (2f0720 ) │ │ │ │ ldr r1, [pc, #164] @ (2f0724 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2f060c │ │ │ │ ldr r1, [pc, #152] @ (2f0728 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 508c48 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153957,15 +153949,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2f0734 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f05d2 │ │ │ │ ldr r3, [pc, #112] @ (2f0738 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f0628 │ │ │ │ ldr r3, [pc, #92] @ (2f0730 ) │ │ │ │ @@ -153976,52 +153968,52 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2f073c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f0628 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #200 @ 0xc8 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stcl 0, cr0, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r1, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2f0884 │ │ │ │ @@ -154144,15 +154136,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2f079c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #30] │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154342,15 +154334,15 @@ │ │ │ │ bl 2ed074 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2f0a0a │ │ │ │ b.n 2f09fe │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2f099a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2ed074 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -154358,15 +154350,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2f08f8 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f0a12 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -154462,30 +154454,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed074 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2f08f4 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f08f4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2f08f4 │ │ │ │ b.n 2f0bb4 │ │ │ │ strh r4, [r3, #22] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r2, #20] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154624,15 +154616,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2f0dcc ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed074 │ │ │ │ b.n 2f0c6c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f0cca │ │ │ │ @@ -154656,41 +154648,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f0dd4 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2f0c64 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #30] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf4dc005e │ │ │ │ + bics.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ strb r4, [r5, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2f0f14 │ │ │ │ @@ -154810,35 +154802,35 @@ │ │ │ │ bpl.n 2f0e34 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2f0f34 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2f0e34 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #22] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a00064 │ │ │ │ + vext.8 q8, q4, q10, #0 │ │ │ │ ldrb r2, [r0, #22] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2f10bc ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -154959,15 +154951,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2f10e0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f0fae │ │ │ │ ldr r3, [pc, #100] @ (2f10e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1000 │ │ │ │ @@ -154983,41 +154975,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2f10e8 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f1000 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #17] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #17] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r0!, {r3, r6} │ │ │ │ + itte ls │ │ │ │ + lslls r3, r3, #1 │ │ │ │ + ldrls r4, [r1, #100] @ 0x64 │ │ │ │ + movhi r0, r0 │ │ │ │ + nop {10} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2f1250 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155139,15 +155131,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f1166 │ │ │ │ ldr r3, [pc, #76] @ (2f1278 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f11e4 │ │ │ │ ldr r3, [pc, #60] @ (2f1270 ) │ │ │ │ @@ -155156,42 +155148,42 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f11e4 │ │ │ │ ldr r0, [pc, #60] @ (2f127c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f11e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r4, #10] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #10] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + itt vs │ │ │ │ + lslvs r3, r3, #1 │ │ │ │ + subvs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #632 @ (adr r6, 2f14e4 ) │ │ │ │ + add r5, pc, #984 @ (adr r5, 2f1644 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itet cc │ │ │ │ - lslcc r3, r3, #1 │ │ │ │ - ldrcs r2, [pc, #128] @ (2f12fc ) │ │ │ │ - movcc r0, r0 │ │ │ │ - itt mi │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - pushmi {r4, r5, lr} │ │ │ │ + bkpt 0x008e │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r2, [pc, #128] @ (2f12fc ) │ │ │ │ + movs r0, r0 │ │ │ │ + bkpt 0x009c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2f1360 │ │ │ │ mov.w ip, #0 │ │ │ │ add r4, sp, #24 │ │ │ │ @@ -155268,36 +155260,36 @@ │ │ │ │ bpl.n 2f12d6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2f1380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f12d6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0064 │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2f1668 ) │ │ │ │ @@ -155440,15 +155432,15 @@ │ │ │ │ b.n 2f149e │ │ │ │ ldr r0, [pc, #376] @ (2f1684 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2f1688 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed074 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ee28c │ │ │ │ ldr r2, [pc, #348] @ (2f168c ) │ │ │ │ @@ -155471,23 +155463,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2f1690 ) │ │ │ │ ldr r1, [pc, #308] @ (2f1694 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ b.n 2f13fc │ │ │ │ ldr r0, [pc, #296] @ (2f1698 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2f169c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 87af48 │ │ │ │ + bl 87ae90 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed074 │ │ │ │ b.n 2f1524 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -155533,15 +155525,15 @@ │ │ │ │ bpl.n 2f151c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2f16ac ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f151c │ │ │ │ ldr r3, [pc, #168] @ (2f16b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f13f2 │ │ │ │ ldr r3, [pc, #148] @ (2f16a8 ) │ │ │ │ @@ -155553,15 +155545,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2f16b4 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2f13f2 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f1596 │ │ │ │ @@ -155577,48 +155569,48 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2f15bc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r0, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r4, #31] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #28] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x0056 │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #174 @ 0xae │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r6, #25] │ │ │ │ lsls r5, r5, #3 │ │ │ │ udf #96 @ 0x60 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #74 @ 0x4a │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp2 0, 5, cr0, cr8, cr2, {3} │ │ │ │ + ldc2 0, cr0, [r0, #392]! @ 0x188 │ │ │ │ ldr r2, [pc, #16] @ (2f16b8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2f1724 │ │ │ │ + cbnz r0, 2f16fa │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2f1818 │ │ │ │ @@ -155742,36 +155734,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2f1838 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2f1720 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strb r4, [r2, #19] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4} │ │ │ │ + cbnz r2, 2f187e │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r3, #18] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #17] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f1882 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2f1af4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -155988,15 +155980,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f1b1c ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f189e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28acf4 │ │ │ │ @@ -156028,46 +156020,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2f1b24 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed074 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f1966 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #13] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #12] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2f1768 │ │ │ │ + b.n 2f1618 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f1b8c │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - svc 122 @ 0x7a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + @ instruction: 0xb844 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #688] @ (2f1dd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb812 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156274,15 +156266,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f1d98 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f1b84 │ │ │ │ ldr r3, [pc, #76] @ (2f1d9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1c5e │ │ │ │ @@ -156291,39 +156283,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f1c5e │ │ │ │ ldr r0, [pc, #56] @ (2f1da0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f1c5e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r4, #1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r6, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb626 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -156406,15 +156398,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2f1e9c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -156514,15 +156506,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2f202c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f1e20 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2f1f10 │ │ │ │ ldr r2, [pc, #120] @ (2f2030 ) │ │ │ │ @@ -156542,15 +156534,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f2034 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f1f2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -156559,31 +156551,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2f215c │ │ │ │ @@ -156675,15 +156667,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f208a │ │ │ │ ldr r0, [pc, #92] @ (2f2180 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2f208a │ │ │ │ ldr r3, [pc, #80] @ (2f2184 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f20cc │ │ │ │ @@ -156693,40 +156685,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f20cc │ │ │ │ ldr r0, [pc, #64] @ (2f2188 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f20cc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf3c20062 │ │ │ │ + @ instruction: 0xf31a0062 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f21f4 │ │ │ │ + cbz r0, 2f21ca │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f21fc │ │ │ │ + cbz r0, 2f21d2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2f22d4 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -156841,29 +156833,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2f2268 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2f2268 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2f22a0 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2f2288 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f22d4 │ │ │ │ + bgt.n 2f2384 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -157022,15 +157014,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f2504 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed074 │ │ │ │ b.n 2f2378 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f23d6 │ │ │ │ @@ -157055,41 +157047,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2f250c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f236e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbz r4, 2f252e │ │ │ │ + cbz r4, 2f2504 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ble.n 2f2440 │ │ │ │ + bgt.n 2f24f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -157229,15 +157221,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f2700 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed074 │ │ │ │ b.n 2f25a0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f2604 │ │ │ │ @@ -157261,41 +157253,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f2708 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2f2598 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - blt.n 2f2640 │ │ │ │ + bge.n 2f26f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [pc, #384] @ (2f287c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157422,15 +157414,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2f2934 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f2786 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2ecc90 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -157498,41 +157490,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2f2940 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f2806 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, pc, #848 @ (adr r3, 2f2c8c ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 2f29ec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp ip, ip │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2f2bd4 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -157697,15 +157689,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2f2bf8 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2f29e8 │ │ │ │ ldr r2, [pc, #228] @ (2f2bfc ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -157743,15 +157735,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2f2c04 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2f29d2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecc90 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2f2a70 │ │ │ │ @@ -157781,35 +157773,35 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, pc, #840 @ (adr r1, 2f2f38 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 2f2c98 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ negs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #896 @ (adr r0, 2f2f8c ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 2f2cec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -157847,15 +157839,15 @@ │ │ │ │ bl 2f460c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f2cf0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f2d2e │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -157864,25 +157856,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2f2d48 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -157923,17 +157915,17 @@ │ │ │ │ b.n 2f2c88 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r7, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2cf8 │ │ │ │ + b.n 2f2ba8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrsh r4, [r3, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157978,17 +157970,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8885a0 │ │ │ │ + bl 8884e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8886c0 │ │ │ │ + bl 888608 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f2e0e │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee28c │ │ │ │ ldr r2, [pc, #160] @ (2f2e88 ) │ │ │ │ ldr r3, [pc, #140] @ (2f2e78 ) │ │ │ │ @@ -158024,15 +158016,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f2de0 │ │ │ │ ldr r0, [pc, #80] @ (2f2e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f2de0 │ │ │ │ ldr r3, [pc, #72] @ (2f2e90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2dac │ │ │ │ @@ -158041,39 +158033,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f2dac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f2e98 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2f2dac │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r7, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrsh r6, [r4, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, r6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f2e9c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -158117,20 +158109,20 @@ │ │ │ │ bmi.n 2f2f02 │ │ │ │ ldr r5, [pc, #108] @ (2f2f68 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f2f02 │ │ │ │ ldr r5, [pc, #108] @ (2f2f6c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 888594 │ │ │ │ + bl 8884dc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88804c │ │ │ │ + bl 887f94 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8883f0 │ │ │ │ + b.w 888338 │ │ │ │ ldr r5, [pc, #84] @ (2f2f70 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f2f02 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -158201,38 +158193,38 @@ │ │ │ │ cbz r3, 2f2fe2 │ │ │ │ ldr r1, [pc, #96] @ (2f302c ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88170c │ │ │ │ + bl 881654 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88113c │ │ │ │ + bl 881084 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2f2ffe │ │ │ │ ldr r1, [pc, #68] @ (2f3030 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 88170c │ │ │ │ + bl 881654 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88113c │ │ │ │ + bl 881084 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2f301e │ │ │ │ ldr r1, [pc, #44] @ (2f3034 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88170c │ │ │ │ + bl 881654 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 88113c │ │ │ │ + bl 881084 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -158336,15 +158328,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 28a3a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888c84 │ │ │ │ + bl 888bcc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -158378,29 +158370,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2f336c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 88107c │ │ │ │ + bl 880fc4 │ │ │ │ ldr r1, [pc, #452] @ (2f3370 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 88107c │ │ │ │ + bl 880fc4 │ │ │ │ ldr r1, [pc, #432] @ (2f3374 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 88107c │ │ │ │ + bl 880fc4 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2f3348 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2f3350 │ │ │ │ @@ -158411,15 +158403,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #356] @ (2f3378 ) │ │ │ │ ldr r3, [pc, #328] @ (2f335c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -158440,15 +158432,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (2f3384 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2f2f88 │ │ │ │ b.n 2f31fa │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 289104 │ │ │ │ @@ -158459,15 +158451,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2f325c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f3328 │ │ │ │ ldr r3, [pc, #252] @ (2f3394 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158475,62 +158467,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2f339c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2f325c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2f33a0 ) │ │ │ │ ldr r3, [pc, #232] @ (2f33a4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2f33a8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2f325c │ │ │ │ ldr r2, [pc, #208] @ (2f33ac ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2f33b0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (2f33b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2f325c │ │ │ │ ldr r1, [pc, #188] @ (2f33b8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 879fb4 │ │ │ │ + bl 879efc │ │ │ │ b.n 2f325c │ │ │ │ ldr r2, [pc, #176] @ (2f33bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2f33c0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (2f33c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2f325c │ │ │ │ ldr r1, [pc, #156] @ (2f33c8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f3296 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2f33cc ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -158550,66 +158542,66 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (2f3638 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #32 @ (adr r7, 2f338c ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 2f34ec ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ @ instruction: 0xffff5990 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #552 @ (adr r6, 2f35a8 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 2f3708 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f33b0 │ │ │ │ + bhi.n 2f3460 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f336c │ │ │ │ + bhi.n 2f341c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 2f33d8 ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 2f3538 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f332c │ │ │ │ + bhi.n 2f33dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r5, pc, #176 @ (adr r5, 2f344c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 2f35ac ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #464 @ (adr r5, 2f3574 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 2f36d4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f32f0 │ │ │ │ + bvc.n 2f33a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #824 @ (adr r5, 2f36e8 ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 2f3448 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f34a8 │ │ │ │ + bvc.n 2f3358 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 2f356c ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 2f36cc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 2f3790 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 2f34f0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f345c │ │ │ │ + bvc.n 2f330c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #210 @ 0xd2 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f3428 │ │ │ │ + bvc.n 2f32d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 2f35d0 ) │ │ │ │ + add r3, pc, #856 @ (adr r3, 2f3730 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f33d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158625,30 +158617,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28aa14 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2f341e │ │ │ │ - bl 887960 │ │ │ │ + bl 8878a8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 871d6c │ │ │ │ + bl 871cb4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f340e │ │ │ │ ldr r0, [pc, #88] @ (2f3478 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 88804c │ │ │ │ - bl 8883f0 │ │ │ │ + bl 887f94 │ │ │ │ + bl 888338 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2f3444 │ │ │ │ - bl 887960 │ │ │ │ + bl 8878a8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 871d6c │ │ │ │ + bl 871cb4 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3432 │ │ │ │ ldr r2, [pc, #52] @ (2f347c ) │ │ │ │ ldr r3, [pc, #44] @ (2f3474 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158684,42 +158676,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2f3514 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f350c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #112] @ (2f3518 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2f351c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2f34fe │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158733,15 +158725,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f34ec │ │ │ │ nop │ │ │ │ ldrsb r6, [r1, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3520 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -158760,29 +158752,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2f379a │ │ │ │ mov r9, r0 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #588] @ (2f37b4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2f37b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -158932,23 +158924,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f3776 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2f37c8 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2edd04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r2, [pc, #156] @ (2f37cc ) │ │ │ │ ldr r3, [pc, #116] @ (2f37a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -158973,19 +158965,19 @@ │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2f366c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 888a54 │ │ │ │ + bl 88899c │ │ │ │ b.n 2f3718 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 8887cc │ │ │ │ + bl 888714 │ │ │ │ b.n 2f35d4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f36f2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2f36f2 │ │ │ │ @@ -158998,23 +158990,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r5, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsb r2, [r4, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r6, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f37d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159024,42 +159016,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2f3854 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2f3848 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #100] @ (2f3858 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f385c ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2f3834 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -159067,15 +159059,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f3838 │ │ │ │ nop │ │ │ │ strh r0, [r0, r7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3860 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159093,44 +159085,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #68] @ (2f38e4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2f38e8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 888448 │ │ │ │ + b.w 888390 │ │ │ │ nop │ │ │ │ strh r4, [r5, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f38ec : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2f395c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2f3902 │ │ │ │ @@ -159144,43 +159136,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2f3960 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2f3964 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 888448 │ │ │ │ + b.w 888390 │ │ │ │ strh r4, [r6, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -159216,42 +159208,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3a8a │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #232] @ (2f3ab8 ) │ │ │ │ ldr r2, [pc, #232] @ (2f3abc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f3a44 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3a7e │ │ │ │ ldr r2, [pc, #160] @ (2f3ac0 ) │ │ │ │ ldr r3, [pc, #140] @ (2f3ab0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -159283,25 +159275,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f3a96 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2edd04 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f3a1e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f3a1e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f39ca │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f3a6e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3a1e │ │ │ │ @@ -159311,15 +159303,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [r0, r6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f3ac4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159333,38 +159325,38 @@ │ │ │ │ bne.n 2f3baa │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f3b7e │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #196] @ (2f3bb4 ) │ │ │ │ ldr r2, [pc, #196] @ (2f3bb8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f3b56 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3b8a │ │ │ │ ldr r3, [pc, #136] @ (2f3bbc ) │ │ │ │ ldr r2, [pc, #136] @ (2f3bc0 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159379,15 +159371,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3b96 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f3b32 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -159395,34 +159387,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f3aea │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f3b32 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f3b66 │ │ │ │ mov r0, r6 │ │ │ │ bl 2edffc │ │ │ │ b.n 2f3b46 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f3b48 │ │ │ │ str r4, [r1, r3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f3d40 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f3ef4 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3bc4 : │ │ │ │ @@ -159434,40 +159426,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f3c5c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f3c56 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #120] @ (2f3c60 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f3c64 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f3c22 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ cbnz r4, 2f3c42 │ │ │ │ ldr r3, [pc, #60] @ (2f3c68 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -159479,27 +159471,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f3c28 │ │ │ │ ldr r0, [pc, #28] @ (2f3c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2f3c32 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3c32 │ │ │ │ ldr r7, [pc, #816] @ (2f3f90 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f3dec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3c70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159515,51 +159507,51 @@ │ │ │ │ beq.n 2f3d0c │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3d20 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #176] @ (2f3d58 ) │ │ │ │ ldr r2, [pc, #180] @ (2f3d5c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f3cf8 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2f3d2c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2f3ce6 │ │ │ │ b.n 2f3d2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159567,19 +159559,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f3ca0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159587,15 +159579,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2f3ce6 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #120] @ (2f3dd0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3d60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159607,58 +159599,58 @@ │ │ │ │ bne.n 2f3e0c │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3de2 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #140] @ (2f3e18 ) │ │ │ │ ldr r2, [pc, #140] @ (2f3e1c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f3dc8 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3dee │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f3d86 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159666,15 +159658,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3dd2 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #192] @ (2f3ed8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3e20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159685,48 +159677,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3ec0 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #128] @ (2f3ecc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2f3ed0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2f3e98 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2f3e86 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -159739,15 +159731,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2f3e86 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #440] @ (2f4084 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159760,41 +159752,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f3fa8 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #208] @ (2f3fd4 ) │ │ │ │ ldr r2, [pc, #208] @ (2f3fd8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2f3f7e │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3f72 │ │ │ │ ldr r3, [pc, #140] @ (2f3fdc ) │ │ │ │ ldr r2, [pc, #144] @ (2f3fe0 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159809,19 +159801,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f3f4c │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3fb4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f3f4c │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -159829,31 +159821,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f3efe │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f3f8e │ │ │ │ mov r0, r6 │ │ │ │ bl 2edffc │ │ │ │ b.n 2f3f60 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f3f62 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #744] @ (2f42bc ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f4160 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f4314 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3fe4 : │ │ │ │ @@ -159897,29 +159889,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2f4158 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #336] @ (2f41b0 ) │ │ │ │ ldr r2, [pc, #340] @ (2f41b4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, fp │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -159930,15 +159922,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f4110 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f40fe │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2f40d8 │ │ │ │ ldr r3, [pc, #240] @ (2f41b8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -159964,15 +159956,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2f40c4 │ │ │ │ b.n 2f40d8 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edcf8 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -159999,29 +159991,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edd04 │ │ │ │ b.n 2f40b4 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888e5c │ │ │ │ + bl 888da4 │ │ │ │ b.n 2f4058 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edd04 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f40d8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f40d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2edffc │ │ │ │ b.n 2f40d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2edf7c │ │ │ │ @@ -160033,15 +160025,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #584] @ (2f43f8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f433c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f44f0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #800] @ (2f44e4 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ @@ -160055,40 +160047,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f425c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f4256 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #120] @ (2f4260 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f4264 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4222 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ cbnz r4, 2f4242 │ │ │ │ ldr r3, [pc, #60] @ (2f4268 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -160100,27 +160092,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f4228 │ │ │ │ ldr r0, [pc, #28] @ (2f426c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 2f4232 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4232 │ │ │ │ ldr r1, [pc, #816] @ (2f4590 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f43ec ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4270 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160129,56 +160121,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f42f0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f42e8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #92] @ (2f42f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f42f8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f42d4 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f42d8 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #128] @ (2f4374 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f42fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160191,74 +160183,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f438a │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #148] @ (2f43c0 ) │ │ │ │ ldr r2, [pc, #148] @ (2f43c4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f436e │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4396 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4326 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4378 │ │ │ │ ldr r0, [pc, #584] @ (2f4608 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f43c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160271,57 +160263,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 508290 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #100] @ (2f4460 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f4464 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4440 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4444 │ │ │ │ @ instruction: 0x47c6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160334,57 +160326,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 508290 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #100] @ (2f4500 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f4504 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f44e0 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f44e4 │ │ │ │ bx r4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160396,30 +160388,30 @@ │ │ │ │ bne.n 2f45fa │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f45de │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #204] @ (2f4604 ) │ │ │ │ ldr r2, [pc, #208] @ (2f4608 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 28b464 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -160430,15 +160422,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2f45a2 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2f45ea │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f45be │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -160447,47 +160439,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f4590 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4530 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b464 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f4566 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4590 │ │ │ │ mov lr, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #32] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f460c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160499,58 +160491,58 @@ │ │ │ │ bne.n 2f46b8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f468e │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #140] @ (2f46c4 ) │ │ │ │ ldr r2, [pc, #140] @ (2f46c8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4674 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f469a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4632 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160558,15 +160550,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f467e │ │ │ │ nop │ │ │ │ cmp ip, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f46cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160593,41 +160585,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2edcd8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f478a │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #152] @ (2f47b8 ) │ │ │ │ ldr r2, [pc, #152] @ (2f47bc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f475c │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4796 │ │ │ │ ldr r2, [pc, #88] @ (2f47c0 ) │ │ │ │ ldr r3, [pc, #72] @ (2f47b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160641,32 +160633,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f471a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f4766 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4766 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add ip, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add lr, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r2, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f47c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160680,58 +160672,58 @@ │ │ │ │ bne.n 2f4870 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4846 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #140] @ (2f487c ) │ │ │ │ ldr r2, [pc, #140] @ (2f4880 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f482c │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4852 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f47ea │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160739,15 +160731,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4836 │ │ │ │ nop │ │ │ │ mvns r4, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #10] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4884 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160756,56 +160748,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f4904 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f48fc │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #92] @ (2f4908 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f490c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f48e8 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f48ec │ │ │ │ nop │ │ │ │ orrs r4, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #4] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4910 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160834,41 +160826,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f49d4 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #152] @ (2f4a04 ) │ │ │ │ ldr r2, [pc, #156] @ (2f4a08 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f49a6 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f49e0 │ │ │ │ ldr r2, [pc, #88] @ (2f4a0c ) │ │ │ │ ldr r3, [pc, #72] @ (2f49fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160882,33 +160874,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4964 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f49b0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f49b0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r6, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ rors r0, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f4a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160924,59 +160916,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4a9c │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #144] @ (2f4ad4 ) │ │ │ │ ldr r2, [pc, #148] @ (2f4ad8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4a80 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4aa8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4a3c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160984,15 +160976,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4a8a │ │ │ │ nop │ │ │ │ adcs r4, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161001,57 +160993,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2f4b68 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2f4b60 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #100] @ (2f4b6c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f4b70 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4b4a │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4b4e │ │ │ │ nop │ │ │ │ lsls r2, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4b74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -161088,42 +161080,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4c9e │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #232] @ (2f4ccc ) │ │ │ │ ldr r2, [pc, #232] @ (2f4cd0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f4c58 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4c92 │ │ │ │ ldr r2, [pc, #160] @ (2f4cd4 ) │ │ │ │ ldr r3, [pc, #140] @ (2f4cc4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161155,25 +161147,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f4caa │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2edd04 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f4c32 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f4c32 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4bde │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f4c82 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4c32 │ │ │ │ @@ -161183,15 +161175,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r7, #110 @ 0x6e │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f4cd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161204,57 +161196,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f4d80 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4d56 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #136] @ (2f4d8c ) │ │ │ │ ldr r2, [pc, #140] @ (2f4d90 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4d3c │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4d62 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4cfc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161262,15 +161254,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4d46 │ │ │ │ nop │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4d94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161283,59 +161275,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4e20 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #148] @ (2f4e58 ) │ │ │ │ ldr r2, [pc, #148] @ (2f4e5c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4e04 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4e2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4dbe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161343,15 +161335,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4e0e │ │ │ │ nop │ │ │ │ subs r5, #250 @ 0xfa │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4e60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161360,55 +161352,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2f4edc ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f4ed6 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #88] @ (2f4ee0 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2f4ee4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4ec2 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4ec6 │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4ee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161418,29 +161410,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f4f6e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #100] @ (2f4f78 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f4f7c ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -161448,29 +161440,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4f58 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4f5c │ │ │ │ subs r4, #166 @ 0xa6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4f80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161507,43 +161499,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f50ac │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #232] @ (2f50d8 ) │ │ │ │ ldr r2, [pc, #232] @ (2f50dc ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r9 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f5066 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f50a0 │ │ │ │ ldr r2, [pc, #156] @ (2f50e0 ) │ │ │ │ ldr r3, [pc, #140] @ (2f50d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161575,25 +161567,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f50b8 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2edd04 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f5040 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ b.n 2f5040 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f4fea │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f5090 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f5040 │ │ │ │ @@ -161602,15 +161594,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f50e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161639,42 +161631,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f51b0 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r2, [pc, #132] @ (2f51bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2f51c0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5178 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161693,36 +161685,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f5112 │ │ │ │ nop │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.w 8883f0 │ │ │ │ + b.w 888338 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8883f0 │ │ │ │ + bl 888338 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002f51e8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2f51f8 ) │ │ │ │ ldr r0, [pc, #12] @ (2f51fc ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 8898cc │ │ │ │ + b.w 889814 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002f5200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -161736,59 +161728,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f528c │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #148] @ (2f52c4 ) │ │ │ │ ldr r2, [pc, #148] @ (2f52c8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5270 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f5298 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f522a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161796,15 +161788,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f527a │ │ │ │ nop │ │ │ │ subs r1, #142 @ 0x8e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r1, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f52cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161817,61 +161809,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f535c │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #152] @ (2f5394 ) │ │ │ │ ldr r2, [pc, #152] @ (2f5398 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5340 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f5368 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f52f6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161879,15 +161871,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f534a │ │ │ │ nop │ │ │ │ subs r0, #194 @ 0xc2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r0, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f539c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161900,29 +161892,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f5430 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #156] @ (2f5468 ) │ │ │ │ ldr r2, [pc, #156] @ (2f546c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -161931,32 +161923,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5414 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f543c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f53c6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161964,15 +161956,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f541e │ │ │ │ nop │ │ │ │ adds r7, #242 @ 0xf2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5470 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161984,73 +161976,73 @@ │ │ │ │ bne.n 2f551e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f54f4 │ │ │ │ - bl 8893e8 │ │ │ │ + bl 889330 │ │ │ │ ldr r3, [pc, #140] @ (2f5528 ) │ │ │ │ ldr r2, [pc, #140] @ (2f552c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886f88 │ │ │ │ - bl 888448 │ │ │ │ + bl 886ed0 │ │ │ │ + bl 888390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f54da │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 888448 │ │ │ │ + bl 888390 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f5500 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ca8 │ │ │ │ + bl 888bf0 │ │ │ │ b.n 2f5496 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d84 │ │ │ │ + bl 888ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f54e4 │ │ │ │ adds r7, #32 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5530 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162074,15 +162066,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f557c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162106,15 +162098,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f55c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162134,15 +162126,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r7, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f560c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162168,84 +162160,84 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f565c : │ │ │ │ b.w 28a6e0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f5684 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cbnz r0, 2f5690 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002f5688 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2f56f0 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #80] @ (2f56f4 ) │ │ │ │ ldr r2, [pc, #80] @ (2f56f8 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f56da │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f56fc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5700 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162263,59 +162255,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2f57a8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2f5784 │ │ │ │ ldr r6, [pc, #92] @ (2f57ac ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2f5784 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f572a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xeb88005a │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xeae0005a │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -162490,25 +162482,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2f5990 ) │ │ │ │ ldr r0, [pc, #28] @ (2f5994 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - cbz r6, 2f59d4 │ │ │ │ + uxth r6, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2f59dc │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162535,21 +162527,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2f59f4 ) │ │ │ │ ldr r0, [pc, #24] @ (2f59f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162669,23 +162661,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r0, #186 @ 0xba │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbz r0, 2f5b6e │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2f5bb8 │ │ │ │ @@ -162720,15 +162712,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r0, #50 @ 0x32 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r6 │ │ │ │ + add r4, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #22 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162794,19 +162786,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #194 @ 0xc2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #130 @ 0x82 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2f5d78 ) │ │ │ │ @@ -163553,19 +163545,19 @@ │ │ │ │ nop │ │ │ │ movs r7, #250 @ 0xfa │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r0, sp, #376 @ 0x178 │ │ │ │ + add r7, pc, #728 @ (adr r7, 2f6740 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r7, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6470 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163602,19 +163594,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r7, #3 │ │ │ │ - add r7, pc, #896 @ (adr r7, 2f685c ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 2f65bc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f64e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163776,17 +163768,17 @@ │ │ │ │ blx 288a2c │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #218 @ 0xda │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #160 @ (adr r6, 2f673c ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 2f689c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -164657,15 +164649,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r0, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f6f9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164704,19 +164696,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, #32] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7014 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165533,15 +165525,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #17] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f77a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165573,15 +165565,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7808 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165618,15 +165610,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r7, #234 @ 0xea │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7874 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165668,15 +165660,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f78ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165721,15 +165713,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r1, #11] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f796c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165777,15 +165769,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r1, #9] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f79f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165836,15 +165828,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r0, #7] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7a84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166133,23 +166125,23 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ asrs r0, r0, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r4, r2, #25 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7db0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166395,19 +166387,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #18] │ │ │ │ lsls r4, r7, #3 │ │ │ │ lsrs r6, r2, #14 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f806c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166587,19 +166579,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #8] │ │ │ │ lsls r4, r7, #3 │ │ │ │ lsrs r6, r3, #6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r4, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8260 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166973,23 +166965,23 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r4, r0, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r3, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8600 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167322,15 +167314,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r2, r4, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f8940 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167526,15 +167518,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r1, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r2, r5, #2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f8b38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167612,15 +167604,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmla.i16 q8, q10, d4[3] │ │ │ │ │ │ │ │ 002f8c0c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167662,15 +167654,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f8c80 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167711,15 +167703,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f8cf4 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167830,19 +167822,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [pc, #192] @ (2f8ed8 ) │ │ │ │ + ldr r3, [pc, #544] @ (2f9038 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #144] @ (2f8eac ) │ │ │ │ + ldr r4, [pc, #496] @ (2f900c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8e1c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168095,19 +168087,19 @@ │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], #-944 @ 0xfffffc50 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r4, r7, #3 │ │ │ │ @ instruction: 0xfb5200ec │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #712] @ (2f9378 ) │ │ │ │ + ldr r2, [pc, #40] @ (2f90d8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #672] @ (2f9354 ) │ │ │ │ + ldr r1, [pc, #0] @ (2f90b4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f90b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168324,19 +168316,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr??.w r0, [r0, ip, lsl #2] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #20] │ │ │ │ lsls r4, r7, #3 │ │ │ │ ldr??.w r0, [r8, #236] @ 0xec │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bx r9 │ │ │ │ + mov lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #392] @ (2f9490 ) │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9308 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168674,43 +168666,43 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf7ae00ec │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r1, r7] │ │ │ │ lsls r4, r7, #3 │ │ │ │ @ instruction: 0xf59400ec │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + add lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r4, r2 │ │ │ │ + orrs r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + add r6, pc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bics r4, r7 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add lr, pc │ │ │ │ + add r6, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bics r4, r4 │ │ │ │ + cmn r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add lr, sl │ │ │ │ + add r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bics r4, r1 │ │ │ │ + cmn r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sl, r5 │ │ │ │ + add r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f96fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168976,22 +168968,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movt r0, #33004 @ 0x80ec │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r3] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - lsls r0, r7, #27 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf25200ec │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r0, r5 │ │ │ │ + ands r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r2, r3 │ │ │ │ + adcs r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f99b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169188,15 +169180,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r6, r1] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f9bc4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -169349,22 +169341,22 @@ │ │ │ │ movw r2, #1716 @ 0x6b4 │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s32 q8, q10, q14 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cdp 0, 10, cr0, cr4, cr12, {7} │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9d64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169384,15 +169376,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9dac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169431,19 +169423,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2f9e24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9e28 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169741,46 +169733,46 @@ │ │ │ │ movw r2, #1810 @ 0x712 │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcrr 0, 14, r0, r8, cr12 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r2, #196 @ 0xc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ @ instruction: 0xeae600ec │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #26 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #16 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa18c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169864,17 +169856,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r4, #944]! @ 0x3b0 │ │ │ │ - subs r2, #172 @ 0xac │ │ │ │ + subs r2, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r3, r3, #1 │ │ │ │ strd r0, r0, [r0, #-944]! @ 0x3b0 │ │ │ │ │ │ │ │ 002fa284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -169959,17 +169951,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [ip], #944 @ 0x3b0 │ │ │ │ - subs r1, #188 @ 0xbc │ │ │ │ + subs r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strd r0, r0, [r8], #-944 @ 0x3b0 │ │ │ │ │ │ │ │ 002fa37c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170379,19 +170371,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ b.n 2fa1f4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2fafd0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa820 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170496,23 +170488,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ b.n 2fb008 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #32 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2faea0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa958 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170789,15 +170781,15 @@ │ │ │ │ b.n 2fab8c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2fb0d0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2faca0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fac88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170816,25 +170808,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #516] @ (2faecc ) │ │ │ │ ldr r2, [pc, #520] @ (2faed0 ) │ │ │ │ ldr r1, [pc, #520] @ (2faed4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2faed8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -171018,41 +171010,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ udf #242 @ 0xf2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ ble.n 2faf88 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r6, r7] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002faf04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171653,31 +171645,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bgt.n 2fb4e4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #30 │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + movs r7, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvs.n 2fb674 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb604 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171699,24 +171691,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ ldr r3, [pc, #488] @ (2fb834 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2fb838 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #472] @ (2fb83c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -171750,15 +171742,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 28a594 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2fb6b6 │ │ │ │ ldr r1, [pc, #368] @ (2fb840 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fb7da │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -171849,25 +171841,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2fb854 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fb6dc │ │ │ │ ldr r1, [pc, #104] @ (2fb858 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fb6e4 │ │ │ │ ldr r3, [pc, #80] @ (2fb85c ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2fb860 ) │ │ │ │ add r3, pc │ │ │ │ @@ -171877,41 +171869,41 @@ │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2fb738 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #60 @ 0x3c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + strb r0, [r6, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ bcc.n 2fb834 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172349,19 +172341,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ subs r3, #58 @ 0x3a │ │ │ │ lsls r4, r7, #3 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vqrdmlsh.s q10, , d22[0] │ │ │ │ + @ instruction: 0xffff4ebe │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbd6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172698,25 +172690,25 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r5, [pc, #560] @ (2fc344 ) │ │ │ │ + ldr r4, [pc, #912] @ (2fc4a4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #488] @ (2fc308 ) │ │ │ │ + ldr r4, [pc, #840] @ (2fc468 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r5, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r2, #5 │ │ │ │ + adds r2, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc128 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -172853,43 +172845,43 @@ │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r4, [pc, #392] @ (2fc408 ) │ │ │ │ + ldr r3, [pc, #744] @ (2fc568 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + subs r0, r2, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #312] @ (2fc3c4 ) │ │ │ │ + ldr r3, [pc, #664] @ (2fc524 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r3, #2 │ │ │ │ + subs r0, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #232] @ (2fc380 ) │ │ │ │ + ldr r3, [pc, #584] @ (2fc4e0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r2, r7 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #152] @ (2fc33c ) │ │ │ │ + ldr r3, [pc, #504] @ (2fc49c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, r7, r6 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #72] @ (2fc2f8 ) │ │ │ │ + ldr r3, [pc, #424] @ (2fc458 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002fc2b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -173071,49 +173063,49 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r2, [pc, #496] @ (2fc67c ) │ │ │ │ + ldr r1, [pc, #848] @ (2fc7dc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #376] @ (2fc610 ) │ │ │ │ + ldr r1, [pc, #728] @ (2fc770 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + adds r4, r1, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r1, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #288] @ (2fc5c4 ) │ │ │ │ + ldr r1, [pc, #640] @ (2fc724 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r6, r3 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #200] @ (2fc578 ) │ │ │ │ + ldr r1, [pc, #552] @ (2fc6d8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #112] @ (2fc52c ) │ │ │ │ + ldr r1, [pc, #464] @ (2fc68c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r1, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #24] @ (2fc4e0 ) │ │ │ │ + ldr r1, [pc, #376] @ (2fc640 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r3, r6 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r3, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc4d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173233,46 +173225,46 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmia r6!, {r1, r2, r4} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r0, [pc, #712] @ (2fc8d4 ) │ │ │ │ + ldr r0, [pc, #40] @ (2fc634 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #624] @ (2fc888 ) │ │ │ │ + blxns lr │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r1, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #536] @ (2fc83c ) │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fc64c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87b8b0 │ │ │ │ + b.w 87b7f8 │ │ │ │ lsls r2, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173306,15 +173298,15 @@ │ │ │ │ beq.n 2fc6be │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 847f58 │ │ │ │ + bl 847ea0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 5361b4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 535fec │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173348,29 +173340,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2fc780 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2fc780 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -173405,22 +173397,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 863ac0 │ │ │ │ + bl 863a08 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 850e4c │ │ │ │ + bl 850d94 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865180 │ │ │ │ + bl 8650c8 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fcac8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -173475,23 +173467,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, fp │ │ │ │ blx 2897fc │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b668 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 850b90 │ │ │ │ + bl 850ad8 │ │ │ │ ldr r2, [pc, #780] @ (2fcbbc ) │ │ │ │ ldr r3, [pc, #756] @ (2fcba8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -173616,15 +173608,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2fca16 │ │ │ │ ldr r0, [pc, #452] @ (2fcbd0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2fca2a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -173678,30 +173670,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2fcbdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2fc89a │ │ │ │ ldr r3, [pc, #272] @ (2fcbe0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2fcbe4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2fcbe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2fc89a │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 289104 │ │ │ │ ldr r3, [pc, #236] @ (2fcbec ) │ │ │ │ @@ -173711,28 +173703,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2fcbf4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2fc89a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2fca72 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fca82 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2fca8a │ │ │ │ ldr r0, [pc, #196] @ (2fcbf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ b.n 2fca8a │ │ │ │ ldr r3, [pc, #188] @ (2fcbfc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2fc92e │ │ │ │ @@ -173745,15 +173737,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2fcc08 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2fc89a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 288a14 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2fc94a │ │ │ │ ldr r3, [pc, #140] @ (2fcc0c ) │ │ │ │ @@ -173765,76 +173757,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2fcc14 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 2fc89a │ │ │ │ mov r3, sl │ │ │ │ b.n 2fcaa8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2fcc4c │ │ │ │ + blt.n 2fcafc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mov r0, pc │ │ │ │ + cmp r8, sl │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r4, r0 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ cmp r2, #158 @ 0x9e │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r2, #142 @ 0x8e │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r2, #50 @ 0x32 │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r2, #4 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, r7 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, r3 │ │ │ │ + muls r4, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mvns r2, r4 │ │ │ │ + orrs r2, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r6, r2 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fcc18 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -173940,33 +173932,33 @@ │ │ │ │ 002fccfc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2fcd78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2fcd78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -174077,15 +174069,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ sbcs r2, r5 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002fce88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174098,59 +174090,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2fcee8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2fcee8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcef0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2fcf58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2fcf58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -174222,15 +174214,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 520404 │ │ │ │ vldr d7, [pc, #64] @ 2fd060 │ │ │ │ ldr r2, [pc, #72] @ (2fd06c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2fd070 ) │ │ │ │ @@ -174260,23 +174252,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 14906a │ │ │ │ subs r7, #208 @ 0xd0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd074 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2fd088 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002fd090 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2fd0bc │ │ │ │ cbz r1, 2fd0ae │ │ │ │ @@ -174396,19 +174388,19 @@ │ │ │ │ revsh r4, r0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl c31d2 │ │ │ │ subs r6, #206 @ 0xce │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ rev r2, r2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fd1e8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -174518,15 +174510,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd2d4 │ │ │ │ ldr r0, [pc, #72] @ (2fd348 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd2d4 │ │ │ │ ldr r3, [pc, #60] @ (2fd34c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd2a4 │ │ │ │ @@ -174534,31 +174526,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fd2a4 │ │ │ │ ldr r0, [pc, #40] @ (2fd350 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd2a4 │ │ │ │ blx 28ae40 │ │ │ │ cbnz r2, 2fd342 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd354 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174606,15 +174598,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2fd388 │ │ │ │ ldr r0, [pc, #72] @ (2fd418 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd388 │ │ │ │ ldr r3, [pc, #60] @ (2fd41c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd388 │ │ │ │ @@ -174622,32 +174614,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fd388 │ │ │ │ ldr r0, [pc, #40] @ (2fd420 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd388 │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ @ instruction: 0xb836 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd424 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174664,15 +174656,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -174766,29 +174758,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2fd580 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd584 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd588 : │ │ │ │ @@ -174838,15 +174830,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 2fd61e │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ itt hi │ │ │ │ ldrhi.w r0, [r4, #184] @ 0xb8 │ │ │ │ @@ -174865,51 +174857,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2fd5f8 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r1, [pc, #56] @ (2fd66c ) │ │ │ │ ldr r3, [pc, #60] @ (2fd670 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (2fd674 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ b.n 2fd624 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r5, r6, r7, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r1, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174937,35 +174929,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (2fd6f4 ) │ │ │ │ ldr r1, [pc, #56] @ (2fd6f8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cbz r0, 2fd6d6 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x00ee │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 2fd716 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w lr, [pc, #712] @ 2fd9d4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175036,15 +175028,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd770 │ │ │ │ ldr r0, [pc, #564] @ (2fd9f0 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ mov.w r2, lr, lsl #4 │ │ │ │ and.w r3, ip, #2 │ │ │ │ adds r7, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd8d2 │ │ │ │ @@ -175071,15 +175063,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2fd770 │ │ │ │ ldr r0, [pc, #484] @ (2fd9f8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r3, [pc, #448] @ (2fd9e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd770 │ │ │ │ ldr r3, [pc, #468] @ (2fd9fc ) │ │ │ │ @@ -175091,32 +175083,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2fd770 │ │ │ │ ldr r0, [pc, #452] @ (2fda00 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #404] @ (2fd9e0 ) │ │ │ │ add.w r3, r3, lr, lsl #4 │ │ │ │ str.w ip, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fd94a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ bl 2fd678 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8511ec │ │ │ │ + bl 851134 │ │ │ │ mov r0, r4 │ │ │ │ - bl 850bcc │ │ │ │ + bl 850b14 │ │ │ │ b.n 2fd770 │ │ │ │ strb r3, [r7, #6] │ │ │ │ ldr r3, [pc, #356] @ (2fd9e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd770 │ │ │ │ @@ -175129,15 +175121,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2fd770 │ │ │ │ ldr r0, [pc, #360] @ (2fda08 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r3, [pc, #352] @ (2fda0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd770 │ │ │ │ ldr r3, [pc, #308] @ (2fd9ec ) │ │ │ │ @@ -175145,15 +175137,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2fd770 │ │ │ │ ldr r0, [pc, #332] @ (2fda10 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r3, [pc, #268] @ (2fd9e0 ) │ │ │ │ strb r1, [r7, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd770 │ │ │ │ @@ -175166,43 +175158,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2fd770 │ │ │ │ ldr r0, [pc, #284] @ (2fda18 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r1, [pc, #276] @ (2fda1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r0, [r0, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #272] @ (2fda20 ) │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #268] @ (2fda24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ bl 333a78 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ bl 328eec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 2fd974 │ │ │ │ ldr r3, [pc, #172] @ (2fd9e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd9ac │ │ │ │ ldrd r0, r1, [r6, #20] │ │ │ │ - bl 854c98 │ │ │ │ + bl 854be0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r2, [pc, #220] @ (2fda28 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fd860 │ │ │ │ ldr r2, [pc, #148] @ (2fd9ec ) │ │ │ │ @@ -175211,20 +175203,20 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2fd860 │ │ │ │ ldr r0, [pc, #204] @ (2fda2c ) │ │ │ │ mov r1, lr │ │ │ │ mov r2, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fd860 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ ldr r3, [pc, #100] @ (2fd9e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd770 │ │ │ │ ldr r3, [pc, #168] @ (2fda30 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175235,30 +175227,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fd770 │ │ │ │ ldr r0, [pc, #148] @ (2fda34 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd770 │ │ │ │ ldr r3, [pc, #136] @ (2fda38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd93a │ │ │ │ ldr r3, [pc, #52] @ (2fd9ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2fd93a │ │ │ │ ldr r0, [pc, #120] @ (2fda3c ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fd93a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -175268,53 +175260,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5} │ │ │ │ lsls r4, r5, #3 │ │ │ │ strh r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r4, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #14 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r0, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #128 @ 0x80 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r2, #24] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #712] @ (2fdd18 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -175412,23 +175404,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fda82 │ │ │ │ ldr r0, [pc, #484] @ (2fdd28 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fdcaa │ │ │ │ ldr r1, [pc, #464] @ (2fdd2c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #428] @ (2fdd1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175444,23 +175436,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2fda82 │ │ │ │ ldr r0, [pc, #416] @ (2fdd34 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fdcba │ │ │ │ ldr r1, [pc, #400] @ (2fdd38 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #352] @ (2fdd1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175476,23 +175468,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2fda82 │ │ │ │ ldr r0, [pc, #352] @ (2fdd40 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdcb2 │ │ │ │ ldr r1, [pc, #336] @ (2fdd44 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #276] @ (2fdd1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175508,23 +175500,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 2fda82 │ │ │ │ ldr r0, [pc, #288] @ (2fdd4c ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdcc2 │ │ │ │ ldr r1, [pc, #272] @ (2fdd50 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #200] @ (2fdd1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175540,24 +175532,24 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 2fda82 │ │ │ │ ldr r0, [pc, #224] @ (2fdd58 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 2fdc9e │ │ │ │ ldr r1, [pc, #208] @ (2fdd5c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #124] @ (2fdd1c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fdcee │ │ │ │ @@ -175588,15 +175580,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2fdb00 │ │ │ │ ldr r0, [pc, #128] @ (2fdd64 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fdb00 │ │ │ │ ldr r2, [pc, #120] @ (2fdd68 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fdca6 │ │ │ │ ldr r2, [pc, #40] @ (2fdd24 ) │ │ │ │ @@ -175606,61 +175598,61 @@ │ │ │ │ bpl.n 2fdca6 │ │ │ │ ldr r0, [pc, #104] @ (2fdd6c ) │ │ │ │ mov r2, ip │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r4, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fda82 │ │ │ │ nop │ │ │ │ cbz r0, 2fdd2e │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsls r6, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fdd70 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -175699,25 +175691,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r5, r6, [sp, #40] @ 0x28 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r3, [pc, #120] @ (2fde60 ) │ │ │ │ ldr r2, [pc, #124] @ (2fde64 ) │ │ │ │ ldr r1, [pc, #124] @ (2fde68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str.w r0, [r4, #180] @ 0xb4 │ │ │ │ cbnz r0, 2fde18 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -175748,21 +175740,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 52455c │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002fde74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175776,21 +175768,21 @@ │ │ │ │ mov r0, r2 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r3 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w ip, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cbnz r3, 2fdece │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -175812,25 +175804,25 @@ │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f5688 │ │ │ │ nop │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 2fdf36 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fdf14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175850,33 +175842,33 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5688 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002fdf84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -175894,15 +175886,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 2fdffe │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, r0 │ │ │ │ bls.n 2fe006 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -175924,49 +175916,49 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 2fdfd6 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r1, [pc, #56] @ (2fe048 ) │ │ │ │ ldr r3, [pc, #56] @ (2fe04c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (2fe050 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ b.n 2fdfd6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #16 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r3, sp, #808 @ 0x328 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r4, r2, #11 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe054 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ @@ -176894,104 +176886,104 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffeffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itte ge │ │ │ │ - lslge r4, r4, #1 │ │ │ │ - lslge r6, r3, #23 │ │ │ │ - lsllt r3, r3, #1 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ + bkpt 0x00fe │ │ │ │ + lsls r4, r4, #1 │ │ │ │ + lsls r6, r6, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #21 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r7, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ lsls r6, r5, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #5 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mrc2 0, 0, r0, cr10, cr10, {2} │ │ │ │ - stc2 0, cr0, [sl, #360]! @ 0x168 │ │ │ │ + ldc2l 0, cr0, [r2, #-360]! @ 0xfffffe98 │ │ │ │ + stc2 0, cr0, [r2, #-360] @ 0xfffffe98 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f99b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6528 │ │ │ │ @@ -177308,38 +177300,38 @@ │ │ │ │ ldr r0, [pc, #96] @ (2feeb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mrrc2 0, 5, r0, r8, cr10 │ │ │ │ - @ instruction: 0xfbf4005a │ │ │ │ - @ instruction: 0xfbf6005a │ │ │ │ - @ instruction: 0xfaac005a │ │ │ │ - @ instruction: 0xfbd0005a │ │ │ │ - @ instruction: 0xfa5a005a │ │ │ │ - @ instruction: 0xfa72005a │ │ │ │ - @ instruction: 0xfb30005a │ │ │ │ - subs r0, r6, r4 │ │ │ │ + @ instruction: 0xfbb0005a │ │ │ │ + @ instruction: 0xfb4c005a │ │ │ │ + @ instruction: 0xfb4e005a │ │ │ │ + @ instruction: 0xfa04005a │ │ │ │ + @ instruction: 0xfb28005a │ │ │ │ + ldrsh.w r0, [r2, #90] @ 0x5a │ │ │ │ + vst1.8 @ instruction: 0xf9ca005a │ │ │ │ + @ instruction: 0xfa88005a │ │ │ │ + subs r0, r1, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfaf6005a │ │ │ │ - @ instruction: 0xfb56005a │ │ │ │ - @ instruction: 0xfb14005a │ │ │ │ - @ instruction: 0xfb2c005a │ │ │ │ - @ instruction: 0xfacc005a │ │ │ │ - @ instruction: 0xfae8005a │ │ │ │ - @ instruction: 0xfa9c005a │ │ │ │ - @ instruction: 0xfa02005a │ │ │ │ - @ instruction: 0xfa8e005a │ │ │ │ - @ instruction: 0xfa14005a │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + @ instruction: 0xfa4e005a │ │ │ │ + @ instruction: 0xfaae005a │ │ │ │ + @ instruction: 0xfa6c005a │ │ │ │ + @ instruction: 0xfa84005a │ │ │ │ + @ instruction: 0xfa24005a │ │ │ │ + @ instruction: 0xfa40005a │ │ │ │ + ldr??.w r0, [r4, #90] @ 0x5a │ │ │ │ + ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ + vld1.8 @ instruction: 0xf9e6005a │ │ │ │ + vld4.16 {d16-d19}, [ip :64], sl │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf4a8005a │ │ │ │ - ldrb.w r0, [ip, #90] @ 0x5a │ │ │ │ + and.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf7f4005a │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (2feefc ) │ │ │ │ ldr r3, [pc, #56] @ (2fef00 ) │ │ │ │ add r2, pc │ │ │ │ @@ -177360,26 +177352,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2fef08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2feece │ │ │ │ ldr r0, [pc, #24] @ (2fef0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2feece │ │ │ │ nop │ │ │ │ ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [lr, #90] @ 0x5a │ │ │ │ + ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (2fef88 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -177415,17 +177407,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6528 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f6528 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vld4.16 {d16-d19}, [r4 :64], sl │ │ │ │ + ldrh.w r0, [ip, #90] @ 0x5a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #200] @ (2ff06c ) │ │ │ │ adds.w ip, r1, r2 │ │ │ │ @@ -177478,15 +177470,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fefe6 │ │ │ │ ldr r0, [pc, #100] @ (2ff07c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fefe6 │ │ │ │ ldr r3, [pc, #76] @ (2ff070 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fefe6 │ │ │ │ ldr r3, [pc, #80] @ (2ff080 ) │ │ │ │ @@ -177498,46 +177490,46 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fefe6 │ │ │ │ ldr r0, [pc, #64] @ (2ff084 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fefe6 │ │ │ │ ldr r3, [pc, #56] @ (2ff088 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fefe6 │ │ │ │ ldr r3, [pc, #32] @ (2ff078 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2fefe6 │ │ │ │ ldr r0, [pc, #40] @ (2ff08c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2fefe6 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #90] @ 0x5a │ │ │ │ + ldr.w r0, [r6, sl, lsl #1] │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d0-d3}, [r0 :64], sl │ │ │ │ + ldr??.w r0, [r8, sl, lsl #1] │ │ │ │ asrs r4, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, sl, lsl #1] │ │ │ │ + @ instruction: 0xf7ca005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r1, [pc, #1268] @ 2ff598 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r2, [pc, #1268] @ 2ff59c │ │ │ │ @@ -177573,15 +177565,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff276 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2ff174 │ │ │ │ cmp.w r6, #65536 @ 0x10000 │ │ │ │ beq.w 2ff310 │ │ │ │ cbz r6, 2ff16e │ │ │ │ - bl 8914b4 │ │ │ │ + bl 8913fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ff1ba │ │ │ │ ldr.w r8, [pc, #1164] @ 2ff5a8 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc │ │ │ │ @@ -177589,15 +177581,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2ff1b8 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2ff128 │ │ │ │ mov r0, sl │ │ │ │ mov r7, fp │ │ │ │ blx 289e80 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -177651,24 +177643,24 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #2 │ │ │ │ b.n 2ff17c │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ff174 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #976] @ (2ff5b0 ) │ │ │ │ ldr r2, [pc, #980] @ (2ff5b4 ) │ │ │ │ ldr r1, [pc, #980] @ (2ff5b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff4e6 │ │ │ │ movs r3, #1 │ │ │ │ @@ -177707,15 +177699,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ff0d6 │ │ │ │ ldr r0, [pc, #856] @ (2ff5c4 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ff0d6 │ │ │ │ ldr r3, [pc, #848] @ (2ff5c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2ff28e │ │ │ │ ldr r3, [pc, #828] @ (2ff5c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -177732,15 +177724,15 @@ │ │ │ │ ldr r3, [pc, #796] @ (2ff5c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ff174 │ │ │ │ ldr r0, [pc, #796] @ (2ff5d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ff174 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ff1c4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2ff3a2 │ │ │ │ cmp r3, #6 │ │ │ │ beq.n 2ff1ce │ │ │ │ @@ -177823,24 +177815,24 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 288d58 │ │ │ │ b.n 2ff192 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2ff174 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #548] @ (2ff5d8 ) │ │ │ │ ldr r2, [pc, #548] @ (2ff5dc ) │ │ │ │ ldr r1, [pc, #552] @ (2ff5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff510 │ │ │ │ movs r3, #0 │ │ │ │ @@ -177882,15 +177874,15 @@ │ │ │ │ b.n 2ff192 │ │ │ │ movs r2, #113 @ 0x71 │ │ │ │ b.n 2ff15e │ │ │ │ ldr r0, [pc, #412] @ (2ff5e4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ it eq │ │ │ │ ldreq r6, [r5, #0] │ │ │ │ beq.w 2ff108 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -177926,15 +177918,15 @@ │ │ │ │ ldr r0, [pc, #276] @ (2ff5c0 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.w 2ff33c │ │ │ │ ldr r0, [pc, #312] @ (2ff5f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ b.n 2ff33c │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ movs r3, #1 │ │ │ │ @@ -177956,15 +177948,15 @@ │ │ │ │ ldr r3, [pc, #200] @ (2ff5c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ff200 │ │ │ │ ldr r0, [pc, #244] @ (2ff5f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 2ff200 │ │ │ │ ldr r3, [pc, #232] @ (2ff5fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -177972,15 +177964,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (2ff5c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ff3d4 │ │ │ │ ldr r0, [pc, #208] @ (2ff600 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 2ff3d4 │ │ │ │ ldr r3, [pc, #200] @ (2ff604 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -177990,15 +177982,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2ff2ec │ │ │ │ ldr r0, [pc, #176] @ (2ff608 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #4076 @ 0xfec │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 2ff2ec │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (2ff60c ) │ │ │ │ mov.w r2, #728 @ 0x2d8 │ │ │ │ ldr r1, [pc, #156] @ (2ff610 ) │ │ │ │ ldr r0, [pc, #160] @ (2ff614 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178020,71 +178012,71 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, sp │ │ │ │ + add r8, r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r3, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb.w r0, [r0, sl, lsl #1] │ │ │ │ - vld4.16 {d0-d3}, [r8 :64], sl │ │ │ │ + str??.w r0, [r8, sl, lsl #1] │ │ │ │ + strb.w r0, [r0, #90] @ 0x5a │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf74a005a │ │ │ │ + subw r0, r2, #2138 @ 0x85a │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77a005a │ │ │ │ - @ instruction: 0xf67e005a │ │ │ │ - adds r4, r5, #0 │ │ │ │ + @ instruction: 0xf6d2005a │ │ │ │ + rsbs r0, r6, #14286848 @ 0xda0000 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf73a005a │ │ │ │ - @ instruction: 0xf752005a │ │ │ │ - sub.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ - adc.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf692005a │ │ │ │ + subw r0, sl, #2138 @ 0x85a │ │ │ │ + @ instruction: 0xf4fa005a │ │ │ │ + eors.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r0, #14286848 @ 0xda0000 │ │ │ │ + adds.w r0, r8, #14286848 @ 0xda0000 │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf68c005a │ │ │ │ + @ instruction: 0xf5e4005a │ │ │ │ movs r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5ea005a │ │ │ │ + adc.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + @ instruction: 0xf4b6005a │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf5e6005a │ │ │ │ - @ instruction: 0xf5f6005a │ │ │ │ - subs r2, r3, r1 │ │ │ │ + @ instruction: 0xf53e005a │ │ │ │ + adc.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ + adds r2, r6, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - rsbs r0, r0, #14286848 @ 0xda0000 │ │ │ │ - movw r0, #18522 @ 0x485a │ │ │ │ + @ instruction: 0xf528005a │ │ │ │ + @ instruction: 0xf59c005a │ │ │ │ │ │ │ │ 002ff624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ blx 2887d4 │ │ │ │ - bl 8914b4 │ │ │ │ + bl 8913fc │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #0 │ │ │ │ blx 28b0c0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178104,33 +178096,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #472] @ (2ff854 ) │ │ │ │ ldr.w r8, [pc, #472] @ 2ff858 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #468] @ (2ff85c ) │ │ │ │ add r8, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldr r1, [pc, #444] @ (2ff860 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ adds r6, r0, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dac │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ @@ -178169,26 +178161,26 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [ip, #28] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dac │ │ │ │ adds r7, #1 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -178216,15 +178208,15 @@ │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh r3, [r0, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #192] @ (2ff870 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r6, #121 @ 0x79 │ │ │ │ add r1, pc │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dac │ │ │ │ ldr r7, [sp, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178272,28 +178264,28 @@ │ │ │ │ clz r4, r4 │ │ │ │ movs r3, #7 │ │ │ │ movt r3, #16 │ │ │ │ rsb r4, r4, #31 │ │ │ │ str r3, [r0, #0] │ │ │ │ strb r4, [r0, #4] │ │ │ │ b.n 2ff812 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r3, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbz r2, 2ff898 │ │ │ │ + sxtb r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #856] @ (2ffbbc ) │ │ │ │ + ldr r0, [pc, #184] @ (2ff91c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbcs.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf3ec005a │ │ │ │ - ubfx r0, ip, #1, #27 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xf4ca005a │ │ │ │ + sbfx r0, r4, #1, #27 │ │ │ │ + ssat r0, #27, r4, asr #1 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ff874 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cbnz r3, 2ff886 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178311,25 +178303,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (2ff8c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f5688 │ │ │ │ nop │ │ │ │ - asrs r4, r0, #29 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #24] @ (2ff8e0 ) │ │ │ │ + ldr r1, [pc, #376] @ (2ffa40 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ff8cc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178384,29 +178376,29 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xf358005a │ │ │ │ + @ instruction: 0xf2b0005a │ │ │ │ adds r0, r2, r0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ssat r0, #27, r4, asr #1 │ │ │ │ + @ instruction: 0xf27c005a │ │ │ │ │ │ │ │ 002ff974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #124] @ (2ffa04 ) │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8914b4 │ │ │ │ + bl 8913fc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ff9f6 │ │ │ │ ldr r3, [pc, #112] @ (2ffa08 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #112] @ (2ffa0c ) │ │ │ │ ldr.w sl, [pc, #112] @ 2ffa10 │ │ │ │ @@ -178418,26 +178410,26 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ mov r2, r8 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -178453,19 +178445,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 289e7c │ │ │ │ nop │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, fp │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, sp, #864 @ 0x360 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ffa18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179933,74 +179925,76 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 2fc2b8 │ │ │ │ bl 2f64e4 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 2f9d64 │ │ │ │ - bl 8914b4 │ │ │ │ + bl 8913fc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ffa52 │ │ │ │ b.n 300a84 │ │ │ │ - @ instruction: 0xf1e4005a │ │ │ │ - @ instruction: 0xf1e0005a │ │ │ │ - subs.w r0, sl, #90 @ 0x5a │ │ │ │ - subs.w r0, r6, #90 @ 0x5a │ │ │ │ - subs.w r0, r2, #90 @ 0x5a │ │ │ │ - @ instruction: 0xeb86005a │ │ │ │ - ldc 0, cr0, [sl, #360]! @ 0x168 │ │ │ │ - adcs.w r0, sl, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf12e005a │ │ │ │ - @ instruction: 0xf12a005a │ │ │ │ - @ instruction: 0xf0fa005a │ │ │ │ - @ instruction: 0xf0dc005a │ │ │ │ - @ instruction: 0xf0c2005a │ │ │ │ + @ instruction: 0xf13c005a │ │ │ │ + @ instruction: 0xf138005a │ │ │ │ + adds.w r0, r2, #90 @ 0x5a │ │ │ │ + add.w r0, lr, #90 @ 0x5a │ │ │ │ + add.w r0, sl, #90 @ 0x5a │ │ │ │ + @ instruction: 0xeade005a │ │ │ │ + ldc 0, cr0, [r2, #-360] @ 0xfffffe98 │ │ │ │ @ instruction: 0xf0b2005a │ │ │ │ - @ instruction: 0xf0a0005a │ │ │ │ - orns r0, sl, #90 @ 0x5a │ │ │ │ - orn r0, r8, #90 @ 0x5a │ │ │ │ - ands.w r0, lr, #90 @ 0x5a │ │ │ │ - and.w r0, r8, #90 @ 0x5a │ │ │ │ - and.w r0, r6, #90 @ 0x5a │ │ │ │ + eor.w r0, r6, #90 @ 0x5a │ │ │ │ + eor.w r0, r2, #90 @ 0x5a │ │ │ │ + orrs.w r0, r2, #90 @ 0x5a │ │ │ │ + bics.w r0, r4, #90 @ 0x5a │ │ │ │ + ands.w r0, sl, #90 @ 0x5a │ │ │ │ and.w r0, sl, #90 @ 0x5a │ │ │ │ - ldc 0, cr0, [r8, #360] @ 0x168 │ │ │ │ - stc 0, cr0, [r4, #360] @ 0x168 │ │ │ │ - ldc 0, cr0, [r6, #-360]! @ 0xfffffe98 │ │ │ │ - ldcl 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - mcrr 0, 5, r0, ip, cr10 │ │ │ │ - adcs.w r0, r4, sl, lsr #1 │ │ │ │ - @ instruction: 0xeb2a005a │ │ │ │ - strd r0, r0, [r8, #360]! @ 0x168 │ │ │ │ - ldrd r0, r0, [sl, #360] @ 0x168 │ │ │ │ - strd r0, r0, [ip, #360] @ 0x168 │ │ │ │ - strd r0, r0, [r8, #-360] @ 0x168 │ │ │ │ - b.n 30036c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [r6, #-360]! @ 0x168 │ │ │ │ - strd r0, r0, [r8, #-360]! @ 0x168 │ │ │ │ - stmdb r6!, {r1, r3, r4, r6} │ │ │ │ - @ instruction: 0xe8c6005a │ │ │ │ - ldmia.w r2, {r1, r3, r4, r6} │ │ │ │ - @ instruction: 0xe80a005a │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + vshr.s32 q8, q5, #8 │ │ │ │ + vshr.s16 q8, q5, #14 │ │ │ │ + vmov.i32 q8, #10 @ 0x0000000a │ │ │ │ + vqadd.s64 q8, q3, q5 │ │ │ │ + vqadd.s32 q8, q0, q5 │ │ │ │ + vqadd.s16 q8, q7, q5 │ │ │ │ + vqadd.s32 q8, q1, q5 │ │ │ │ + ldcl 0, cr0, [r0], #360 @ 0x168 │ │ │ │ + ldcl 0, cr0, [ip], {90} @ 0x5a │ │ │ │ + stc 0, cr0, [lr], {90} @ 0x5a │ │ │ │ + stc 0, cr0, [ip], #-360 @ 0xfffffe98 │ │ │ │ + sub.w r0, r4, sl, lsr #1 │ │ │ │ + @ instruction: 0xeaac005a │ │ │ │ + eor.w r0, r2, sl, lsr #1 │ │ │ │ + strd r0, r0, [r0, #-360] @ 0x168 │ │ │ │ + ldmdb r2!, {r1, r3, r4, r6} │ │ │ │ + stmdb r4!, {r1, r3, r4, r6} │ │ │ │ + stmia.w r0!, {r1, r3, r4, r6} │ │ │ │ + b.n 30121c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xe8ce005a │ │ │ │ + @ instruction: 0xe8c0005a │ │ │ │ + ldrd r0, r0, [lr], #-360 @ 0x168 │ │ │ │ + @ instruction: 0xe81e005a │ │ │ │ + b.n 300a34 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n 300928 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strh r2, [r1, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - b.n 3008b0 │ │ │ │ + b.n 300760 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300890 │ │ │ │ + b.n 300740 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3007dc │ │ │ │ + b.n 30068c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300774 │ │ │ │ + b.n 300624 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301090 │ │ │ │ + b.n 300f40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3010d8 │ │ │ │ + b.n 300f88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 300b10 │ │ │ │ + bne.n 3009c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r8 │ │ │ │ str.w r4, [sp, #109] @ 0x6d │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str.w r4, [sp, #117] @ 0x75 │ │ │ │ @@ -180040,29 +180034,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 300af8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 289e7c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - b.n 3011dc │ │ │ │ + b.n 30108c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r1, #6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (300b10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsls r6, r0, #25 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (300b20 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ nop │ │ │ │ lsls r2, r7, #24 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180070,164 +180064,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (300b84 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #64] @ (300b88 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #56] @ (300b8c ) │ │ │ │ ldr r0, [pc, #56] @ (300b90 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (300b94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #40] @ (300b98 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7340ec │ │ │ │ - b.n 301130 │ │ │ │ + b.w 734034 │ │ │ │ + b.n 300fe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301124 │ │ │ │ + b.n 300fd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 300bd0 │ │ │ │ + bcc.n 300c80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 301134 │ │ │ │ + b.n 300fe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (300bf8 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (300bfc ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #64] @ (300c00 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #56] @ (300c04 ) │ │ │ │ ldr r0, [pc, #56] @ (300c08 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (300c0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #40] @ (300c10 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7340ec │ │ │ │ - b.n 301170 │ │ │ │ + b.w 734034 │ │ │ │ + b.n 301020 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301164 │ │ │ │ + b.n 301014 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 300b58 │ │ │ │ + bcs.n 300c08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 3011b4 │ │ │ │ + b.n 301064 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (300d00 ) │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r5, [pc, #208] @ (300d04 ) │ │ │ │ ldr r2, [pc, #212] @ (300d08 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (300d0c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (300d10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 300cba │ │ │ │ ldr r2, [pc, #188] @ (300d14 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 300cd0 │ │ │ │ ldr r1, [pc, #156] @ (300d18 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 300ce0 │ │ │ │ ldr r3, [pc, #144] @ (300d1c ) │ │ │ │ ldr r1, [pc, #144] @ (300d20 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r1, [pc, #136] @ (300d24 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 300cf0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -180240,108 +180234,108 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (300d28 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #72] @ (300d2c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #60] @ (300d30 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 301290 │ │ │ │ + b.n 301140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r5, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r4, #29] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 301290 │ │ │ │ + b.n 301140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (300ff0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301300 │ │ │ │ + b.n 3011b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 3011dc │ │ │ │ + b.n 30108c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301208 │ │ │ │ + b.n 3010b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301248 │ │ │ │ + b.n 3010f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (300df8 ) │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r5, [pc, #168] @ (300dfc ) │ │ │ │ ldr r2, [pc, #172] @ (300e00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (300e04 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (300e08 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 300dc2 │ │ │ │ ldr r2, [pc, #148] @ (300e0c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 300dd8 │ │ │ │ ldr r1, [pc, #120] @ (300e10 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ cbz r0, 300de8 │ │ │ │ ldr r3, [pc, #108] @ (300e14 ) │ │ │ │ ldr r1, [pc, #112] @ (300e18 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r2, [pc, #100] @ (300e1c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2fa698 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180351,46 +180345,46 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (300e20 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #56] @ (300e24 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 301290 │ │ │ │ + b.n 301140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r4, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 30114c │ │ │ │ + b.n 300ffc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30128c │ │ │ │ + b.n 30113c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (3010e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3012e4 │ │ │ │ + b.n 301194 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3012dc │ │ │ │ + b.n 30118c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3011e4 │ │ │ │ + b.n 301094 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301218 │ │ │ │ + b.n 3010c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 300e70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180398,31 +180392,31 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (300e78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 301020 │ │ │ │ + b.n 300ed0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300ff0 │ │ │ │ + b.n 300ea0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 300ec4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180430,31 +180424,31 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (300ecc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 300fcc │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3010e4 │ │ │ │ + b.n 300f94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 300f08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180462,24 +180456,24 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (300f10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 300f68 │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300f38 │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 300f4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -180487,24 +180481,24 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (300f54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30103c │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 300ffc │ │ │ │ sub sp, #20 │ │ │ │ @@ -180522,23 +180516,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865c6c │ │ │ │ + bl 865bb4 │ │ │ │ cbz r0, 300fc2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 300fea │ │ │ │ ldr r2, [pc, #76] @ (301010 ) │ │ │ │ @@ -180558,32 +180552,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (301014 ) │ │ │ │ ldr r0, [pc, #40] @ (301018 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + movs r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r4, #16] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301044 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r3, #15] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - svc 22 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301084 │ │ │ │ + svc 140 @ 0x8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 301068 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180592,32 +180586,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (301070 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, r1 │ │ │ │ - lsls r7, r5, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + vhadd.u32 q8, q1, q15 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 3010c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180626,31 +180619,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (3010c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - vswp q0, q15 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + vhadd.u8 q0, q5, q15 │ │ │ │ + ble.n 301088 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 18 │ │ │ │ + udf #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (301190 ) │ │ │ │ @@ -180670,32 +180663,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r2, [pc, #140] @ (3011a4 ) │ │ │ │ ldr r1, [pc, #140] @ (3011a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 865c6c │ │ │ │ + bl 865bb4 │ │ │ │ cbz r0, 301150 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 30117e │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -180719,34 +180712,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (3011b0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #11] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #24 │ │ │ │ + ble.n 30127c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vhadd.u8 q8, q7, q15 │ │ │ │ - udf #24 │ │ │ │ + cdp2 0, 10, cr0, cr6, cr14, {3} │ │ │ │ + ble.n 301284 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + ble.n 3011a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003011b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -180833,36 +180826,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, #7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + ble.n 30120c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r2, [r7, #4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003012a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #24] @ (3012d4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ - bl 732778 │ │ │ │ + bl 730950 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #16] @ (3012d8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730a08 │ │ │ │ + b.w 730950 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 003012dc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181032,67 +181025,67 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ble.n 301578 │ │ │ │ + bgt.n 301428 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 30155c │ │ │ │ + bgt.n 30140c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 301508 │ │ │ │ + bgt.n 3015b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 301508 │ │ │ │ + bgt.n 3015b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3014d0 │ │ │ │ + bgt.n 301580 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ (3015c0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3015ac │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #212] @ (3015c4 ) │ │ │ │ ldr r2, [pc, #216] @ (3015c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #121 @ 0x79 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #200] @ (3015cc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ adds r5, #20 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #180] @ (3015d0 ) │ │ │ │ ldr r1, [pc, #184] @ (3015d4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r6, #1780] @ 0x6f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2f6248 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181143,24 +181136,24 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blt.n 301538 │ │ │ │ + blt.n 3015e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfba2006e │ │ │ │ - blt.n 301520 │ │ │ │ + @ instruction: 0xfafa006e │ │ │ │ + blt.n 3015d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 301538 │ │ │ │ + blt.n 3015e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 301520 │ │ │ │ + bge.n 3015d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 301548 │ │ │ │ + blt.n 3015f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003015d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181273,17 +181266,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f6528 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, #22] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301ccc │ │ │ │ + b.n 301b7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 3016b8 │ │ │ │ + bge.n 301768 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #18] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030171c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181316,19 +181309,19 @@ │ │ │ │ bl 2f9e28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f9c28 │ │ │ │ bl 2f6470 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #456] @ (301948 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ bl 33e790 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3018d8 │ │ │ │ ldr r3, [pc, #436] @ (30194c ) │ │ │ │ mov fp, r0 │ │ │ │ strd r5, r7, [sp, #24] │ │ │ │ @@ -181348,15 +181341,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov.w r8, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #2 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov.w r9, #8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -181430,15 +181423,15 @@ │ │ │ │ beq.n 301922 │ │ │ │ ldr r1, [pc, #196] @ (301960 ) │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #4 │ │ │ │ ldrb.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ bl 2f6248 │ │ │ │ ldrb.w r3, [r9, #836] @ 0x344 │ │ │ │ @@ -181489,33 +181482,33 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r6, #17] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3018e0 │ │ │ │ + bls.n 301990 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - ldr??.w r0, [r8, #110] @ 0x6e │ │ │ │ - str??.w r0, [ip, #110] @ 0x6e │ │ │ │ - bls.n 301a30 │ │ │ │ + ldr.w r0, [r0, lr, lsl #2] │ │ │ │ + str.w r0, [r4, lr, lsl #2] │ │ │ │ + bhi.n 3018e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 301a4c │ │ │ │ + bhi.n 3018fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 301984 │ │ │ │ + bvc.n 301a34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 3019a0 │ │ │ │ + bvc.n 301a50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r5, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xf76a006e │ │ │ │ - bhi.n 3019b0 │ │ │ │ + movt r0, #10350 @ 0x286e │ │ │ │ + bvc.n 301a60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 30198c │ │ │ │ + bvc.n 301a3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00301974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -181864,37 +181857,37 @@ │ │ │ │ bl 2f6528 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f6528 │ │ │ │ nop │ │ │ │ - bvc.n 301cb4 │ │ │ │ + bvc.n 301d64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301c8c │ │ │ │ + bvs.n 301d3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301c8c │ │ │ │ + bvc.n 301d3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301c64 │ │ │ │ + bvs.n 301d14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301c3c │ │ │ │ + bvs.n 301cec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301db0 │ │ │ │ + bpl.n 301c60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301d5c │ │ │ │ + bpl.n 301e0c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301d6c │ │ │ │ + bvs.n 301e1c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 301d14 │ │ │ │ + bpl.n 301dc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 301cd8 │ │ │ │ + bpl.n 301d88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 301d20 │ │ │ │ + bpl.n 301dd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 301c54 │ │ │ │ + bmi.n 301d04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ orrs r2, r3 │ │ │ │ mov.w r1, #0 │ │ │ │ iteee ne │ │ │ │ movne r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ ldreq.w r3, [r0, #336] @ 0x150 │ │ │ │ @@ -181921,71 +181914,71 @@ │ │ │ │ nop │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #628] @ 0x274 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (301da4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ bic.w r0, sl, #16318464 @ 0xf90000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #44] @ (301de8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 301dd6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3040b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72ca0c │ │ │ │ - bl 73071c │ │ │ │ + bl 72c954 │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #44] @ 301e34 │ │ │ │ ldr r2, [pc, #44] @ (301e38 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (301e3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movt r0, #24686 @ 0x606e │ │ │ │ - movs r4, #108 @ 0x6c │ │ │ │ + @ instruction: 0xf21e006e │ │ │ │ + movs r3, #196 @ 0xc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ (301f38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -181994,64 +181987,64 @@ │ │ │ │ ldr r1, [pc, #228] @ (301f40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #208] @ (301f44 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #208] @ (301f48 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #196] @ (301f4c ) │ │ │ │ ldr r1, [pc, #200] @ (301f50 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #180] @ (301f54 ) │ │ │ │ ldr r1, [pc, #184] @ (301f58 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #164] @ (301f5c ) │ │ │ │ ldr r1, [pc, #168] @ (301f60 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #152] @ (301f64 ) │ │ │ │ ldr r1, [pc, #152] @ (301f68 ) │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #136] @ (301f6c ) │ │ │ │ ldr r2, [pc, #140] @ (301f70 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #132] @ (301f74 ) │ │ │ │ @@ -182069,50 +182062,50 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #124] @ (301f84 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72db8c │ │ │ │ + bl 72dad4 │ │ │ │ ldr r2, [pc, #112] @ (301f88 ) │ │ │ │ ldr r3, [pc, #112] @ (301f8c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r8, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xf27a006e │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + rsbs r0, r2, #110 @ 0x6e │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 301fc8 │ │ │ │ + bcs.n 301e78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301ff0 │ │ │ │ + bcs.n 301ea0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 301f90 │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 301f9e │ │ │ │ + hlt 0x0002 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301fa0 │ │ │ │ + bcs.n 302050 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301ff8 │ │ │ │ + bcs.n 301ea8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301ff4 │ │ │ │ + bcs.n 301ea4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r7, pc, #656 @ (adr r7, 3021fc ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ @ instruction: 0xf2e20079 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #25 │ │ │ │ @@ -182171,15 +182164,15 @@ │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (302044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #628] @ 0x274 │ │ │ │ cbnz r3, 30202e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182187,18 +182180,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r0, #1464 @ 0x5b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 303fa0 │ │ │ │ - @ instruction: 0xf0d6006e │ │ │ │ - bne.n 301ffc │ │ │ │ + bic.w r0, lr, #110 @ 0x6e │ │ │ │ + bne.n 3020ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 302054 │ │ │ │ + bne.n 302104 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 302090 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182207,28 +182200,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (302098 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 2fdd70 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1112 @ 0x458 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2fd590 │ │ │ │ - orns r0, r2, #110 @ 0x6e │ │ │ │ - bne.n 302188 │ │ │ │ + vmla.i d16, d10, d2[7] │ │ │ │ + beq.n 302038 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 301fd8 │ │ │ │ + beq.n 302088 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #136] @ 302134 │ │ │ │ sub sp, #8 │ │ │ │ @@ -182237,59 +182230,59 @@ │ │ │ │ ldr r1, [pc, #132] @ (30213c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ lsls r2, r4, #28 │ │ │ │ bmi.n 302122 │ │ │ │ lsls r3, r4, #25 │ │ │ │ bpl.n 302100 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r3, #1136] @ 0x470 │ │ │ │ ldr.w r4, [r3, #1148] @ 0x47c │ │ │ │ orr.w r2, r2, ip │ │ │ │ str.w r2, [r3, #1136] @ 0x470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ lsls r1, r4, #27 │ │ │ │ bmi.n 302128 │ │ │ │ lsls r2, r4, #29 │ │ │ │ bmi.n 30212e │ │ │ │ lsls r3, r4, #30 │ │ │ │ it mi │ │ │ │ movmi.w ip, #16 │ │ │ │ bmi.n 3020d6 │ │ │ │ ldr r0, [pc, #44] @ (302140 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87ac98 │ │ │ │ + b.w 87abe0 │ │ │ │ mov.w ip, #1 │ │ │ │ b.n 3020d6 │ │ │ │ mov.w ip, #4 │ │ │ │ b.n 3020d6 │ │ │ │ mov.w ip, #8 │ │ │ │ b.n 3020d6 │ │ │ │ - ands.w r0, lr, #110 @ 0x6e │ │ │ │ - bne.n 30218c │ │ │ │ + vhadd.s q8, q3, q15 │ │ │ │ + beq.n 30203c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 3021dc │ │ │ │ + beq.n 30208c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 302180 │ │ │ │ + beq.n 302230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (302208 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182300,84 +182293,84 @@ │ │ │ │ ldr r2, [pc, #172] @ (302210 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #156] @ (302214 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 302194 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fdf84 │ │ │ │ ldr r1, [pc, #128] @ (302218 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3021b2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #1112 @ 0x458 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fd59c │ │ │ │ ldr r1, [pc, #104] @ (30221c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3021d2 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r6, #1464 @ 0x5b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3043fc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #72] @ (302220 ) │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #72] @ (302224 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #132 @ 0x84 │ │ │ │ mov.w r2, #300 @ 0x12c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - vhadd.s q8, q3, q15 │ │ │ │ - beq.n 30215c │ │ │ │ + cdp 0, 12, cr0, cr14, cr14, {3} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302300 │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 3021e4 │ │ │ │ + beq.n 302294 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302178 │ │ │ │ + beq.n 302228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302138 │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 302300 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182388,65 +182381,65 @@ │ │ │ │ ldr r2, [pc, #192] @ (302308 ) │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #176] @ (30230c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 302276 │ │ │ │ ldr r1, [pc, #164] @ (302310 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3022ec │ │ │ │ ldr r1, [pc, #156] @ (302314 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 302296 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fd5a0 │ │ │ │ ldr r1, [pc, #128] @ (302318 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3022b6 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 30452c │ │ │ │ mov r0, r4 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #92] @ (30231c ) │ │ │ │ ldr r2, [pc, #96] @ (302320 ) │ │ │ │ ldr r1, [pc, #96] @ (302324 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -182454,31 +182447,31 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fdf14 │ │ │ │ - cdp 0, 9, cr0, cr2, cr14, {3} │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + stcl 0, cr0, [sl, #440]! @ 0x1b8 │ │ │ │ + ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302310 │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 1, cr0, cr2, cr14, {3} │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stcl 0, cr0, [sl, #-440]! @ 0xfffffe48 │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ (30240c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182489,25 +182482,25 @@ │ │ │ │ ldr r2, [pc, #204] @ (302414 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #188] @ (302418 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 302394 │ │ │ │ ldr r1, [pc, #180] @ (30241c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 302380 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ff874 │ │ │ │ mov r3, r7 │ │ │ │ @@ -182516,72 +182509,72 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fde74 │ │ │ │ ldr r1, [pc, #136] @ (302420 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3023b4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fd594 │ │ │ │ ldr r1, [pc, #108] @ (302424 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3023d4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3041cc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #80] @ (302428 ) │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #76] @ (30242c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #180 @ 0xb4 │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r2, #440] @ 0x1b8 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + stcl 0, cr0, [sl], #440 @ 0x1b8 │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r3, r4} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ (302548 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -182591,35 +182584,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #252] @ (302554 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #248] @ (302558 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #228] @ (30255c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #228] @ (302560 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r5, #4896 @ 0x1320 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #160] @ 302530 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #204] @ (302564 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ @@ -182672,31 +182665,31 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], {110} @ 0x6e │ │ │ │ - subs r4, r3, #1 │ │ │ │ + @ instruction: 0xebe2006e │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc 0, cr0, [r8, #-484]! @ 0xfffffe1c │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #364] @ (3026f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -182705,35 +182698,35 @@ │ │ │ │ ldr r1, [pc, #364] @ (3026f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #348] @ (3026fc ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #348] @ (302700 ) │ │ │ │ mov sl, r0 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r3, [fp, #628] @ 0x274 │ │ │ │ ldr.w r8, [fp, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3026bc │ │ │ │ orr.w r8, r8, #16 │ │ │ │ str.w r8, [fp, #1144] @ 0x478 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #300] @ (302704 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r5, [pc, #300] @ (302708 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -182767,17 +182760,17 @@ │ │ │ │ ldr r1, [pc, #240] @ (302718 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [fp, #448] @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ - bl 729bcc │ │ │ │ + bl 729b14 │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w r6, r6, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ ite eq │ │ │ │ @@ -182817,48 +182810,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3026a6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3025d4 │ │ │ │ ldr r0, [pc, #76] @ (30271c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ blx 28ae40 │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, sl, lr, asr #1 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + @ instruction: 0xeaa2006e │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeafa006e │ │ │ │ - @ instruction: 0xeaf2006e │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + orrs.w r0, r2, lr, asr #1 │ │ │ │ + orr.w r0, sl, lr, asr #1 │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182874,15 +182867,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r9, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r8, r0, #4096 @ 0x1000 │ │ │ │ bl 2f86a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #612] @ (3029c8 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -182972,15 +182965,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f6528 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 302922 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ ldr r3, [pc, #400] @ (3029e8 ) │ │ │ │ mov fp, r0 │ │ │ │ movs r6, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #396] @ (3029ec ) │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -183111,56 +183104,56 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [pc, #88] @ (302a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ blx 28ae40 │ │ │ │ - @ instruction: 0xe99c006e │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldrd r0, r0, [r4], #440 @ 0x1b8 │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r0, #3] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00d2 │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ + bkpt 0x0034 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r3, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0088 │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30286c │ │ │ │ + b.n 30271c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302a0c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -183190,21 +183183,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6528 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2f6528 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + cbnz r6, 302ada │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r4, r6} │ │ │ │ + cbnz r0, 302ae2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ subw sp, sp, #1068 @ 0x42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -183464,15 +183457,15 @@ │ │ │ │ adds r3, r1, r2 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ ldrb r7, [r3, #1] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ ldr.w r2, [sl, r2, lsl #2] │ │ │ │ mla r7, r2, r8, r7 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ strh.w r0, [fp, r7, lsl #1] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 302d22 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ sub.w r8, fp, #2 │ │ │ │ @@ -183613,19 +183606,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ str r0, [r1, #16] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 303524 │ │ │ │ + b.n 3033d4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302ed8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -183680,15 +183673,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r6, r2] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00302f78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -183927,21 +183920,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, r0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r7, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003031ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -183971,17 +183964,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00303248 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -184127,24 +184120,24 @@ │ │ │ │ bhi.n 3034ac │ │ │ │ ldr r6, [pc, #388] @ (303544 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #388] @ (303548 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [pc, #376] @ (30354c ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #376] @ (303550 ) │ │ │ │ add r6, pc │ │ │ │ add.w ip, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3034fc │ │ │ │ add.w r0, r0, #5248 @ 0x1480 │ │ │ │ ldrd r6, r1, [r0] │ │ │ │ orrs.w r3, r6, r1 │ │ │ │ bne.n 303486 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ @@ -184218,134 +184211,134 @@ │ │ │ │ ldr r3, [pc, #168] @ (30355c ) │ │ │ │ ldr r1, [pc, #172] @ (303560 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 303450 │ │ │ │ ldr r0, [pc, #152] @ (303564 ) │ │ │ │ mov.w r2, #418 @ 0x1a2 │ │ │ │ ldr r3, [pc, #152] @ (303568 ) │ │ │ │ ldr r1, [pc, #152] @ (30356c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 303450 │ │ │ │ ldr r2, [pc, #140] @ (303570 ) │ │ │ │ add r0, sp, #28 │ │ │ │ ldr r3, [pc, #140] @ (303574 ) │ │ │ │ ldr r1, [pc, #140] @ (303578 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 303450 │ │ │ │ ldr r0, [pc, #124] @ (30357c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #124] @ (303580 ) │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 303450 │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30345e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r5] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0048 │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2 0, cr0, [r8], #-400 @ 0xfffffe70 │ │ │ │ - udf #26 │ │ │ │ + @ instruction: 0xfb800064 │ │ │ │ + ble.n 303634 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bkpt 0x0004 │ │ │ │ + pop {r2, r3, r4, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r0, r5] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3035d4 │ │ │ │ + bgt.n 303484 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3035a4 │ │ │ │ + bgt.n 303654 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 303580 │ │ │ │ + bgt.n 303630 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ + itte al │ │ │ │ + lslal r2, r3, #1 │ │ │ │ │ │ │ │ 00303584 : │ │ │ │ - push {lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushal {lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #72] @ (3035dc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #72] @ (3035e0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ ldr.w ip, [pc, #60] @ 3035e4 │ │ │ │ ldr r2, [pc, #60] @ (3035e8 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbz r0, 3035c8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #1160] @ 0x488 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + cbnz r2, 303652 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa540064 │ │ │ │ - bgt.n 303670 │ │ │ │ + vld1.8 {d0[3]}, [ip], r4 │ │ │ │ + blt.n 303520 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + cbnz r4, 30364c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003035ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -184355,24 +184348,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #112] @ (303674 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #100] @ (303678 ) │ │ │ │ ldr r1, [pc, #100] @ (30367c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cbz r3, 30363e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -184384,39 +184377,39 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 305500 │ │ │ │ ldr r1, [pc, #48] @ (303680 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7314f0 │ │ │ │ + bl 731438 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30362a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 305110 │ │ │ │ nop │ │ │ │ - bgt.n 303690 │ │ │ │ + blt.n 303740 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - hlt 0x001a │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + cbnz r2, 3036b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + itee gt │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + lsrle r2, r5, #15 │ │ │ │ + lslle r2, r3, #1 │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + itet ls │ │ │ │ + lslls r2, r3, #1 │ │ │ │ │ │ │ │ 00303684 : │ │ │ │ - stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + stmdbhi sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f6e48 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #2 │ │ │ │ @@ -184524,18 +184517,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - itt le │ │ │ │ - lslle r2, r3, #1 │ │ │ │ - ldrhle.w r0, [r0, #100] @ 0x64 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ite cc │ │ │ │ + lslcc r2, r3, #1 │ │ │ │ + strbcs.w r0, [r8, r4, lsl #2] │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #504] @ 3039d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -184605,15 +184598,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3037f8 │ │ │ │ ldr r0, [pc, #332] @ (3039e8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3037f8 │ │ │ │ ldr r3, [pc, #304] @ (3039dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3037f8 │ │ │ │ @@ -184626,15 +184619,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3037f8 │ │ │ │ ldr r0, [pc, #288] @ (3039f0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3037f8 │ │ │ │ ldr r2, [pc, #256] @ (3039dc ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -184650,15 +184643,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3037f8 │ │ │ │ ldr r0, [pc, #236] @ (3039f8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3037f8 │ │ │ │ ldr r3, [pc, #192] @ (3039dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3037f6 │ │ │ │ @@ -184671,15 +184664,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3037f6 │ │ │ │ ldr r0, [pc, #188] @ (303a00 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3037f6 │ │ │ │ ldr r2, [pc, #140] @ (3039dc ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -184694,15 +184687,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3037f8 │ │ │ │ ldr r0, [pc, #132] @ (303a08 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3037f8 │ │ │ │ movs r3, #12 │ │ │ │ ldrb.w r2, [r0, #3260] @ 0xcbc │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr r1, [r0, r3] │ │ │ │ cbz r2, 3039a0 │ │ │ │ @@ -184722,69 +184715,69 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3037f8 │ │ │ │ ldr r0, [pc, #68] @ (303a10 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3037f8 │ │ │ │ strh r4, [r7, r6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0086 │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #272] @ (303b00 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x003c │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #92] @ 303a88 │ │ │ │ ldr r2, [pc, #92] @ (303a8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (303a90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #76] @ (303a94 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 303a6c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 303a6c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -184799,21 +184792,21 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 303a5a │ │ │ │ ldr.w r0, [r4, #1480] @ 0x5c8 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.n 303a5a │ │ │ │ - bvc.n 303a74 │ │ │ │ + bvc.n 303b24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + cbnz r4, 303afa │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184841,28 +184834,28 @@ │ │ │ │ ldr r1, [pc, #140] @ (303b70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [r0, #28] │ │ │ │ mov r6, r0 │ │ │ │ cbz r5, 303b2e │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #108] @ (303b74 ) │ │ │ │ ldr r1, [pc, #112] @ (303b78 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 303b20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cbz r0, 303b2e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -184892,23 +184885,23 @@ │ │ │ │ nop │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r7, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 303bf8 │ │ │ │ + bvs.n 303aa8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r0, r0 │ │ │ │ + asrs r4, r3, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb606 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb61a │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, r1] │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184954,15 +184947,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov fp, r0 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 303c2a │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 303bf0 │ │ │ │ @@ -184988,15 +184981,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (303c9c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 328eec │ │ │ │ mov r0, r5 │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 303bf0 │ │ │ │ b.n 303c14 │ │ │ │ ldr r3, [pc, #60] @ (303ca0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185006,33 +184999,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303bb6 │ │ │ │ ldr r0, [pc, #44] @ (303ca8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 303bb6 │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 303d14 │ │ │ │ + bpl.n 303bc4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbnz r2, 303cf8 │ │ │ │ + revsh r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #712] @ (303f64 ) │ │ │ │ + ldr r4, [pc, #40] @ (303cc4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r0 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (303e10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185082,25 +185075,25 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str.w r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, r6 │ │ │ │ bne.n 303d2c │ │ │ │ ldr r1, [pc, #204] @ (303e20 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r7, #3076] @ 0xc04 │ │ │ │ ldr r2, [pc, #188] @ (303e24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 303cf2 │ │ │ │ @@ -185116,15 +185109,15 @@ │ │ │ │ bpl.n 303cf2 │ │ │ │ ldr r0, [pc, #172] @ (303e30 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r7, #3072] @ 0xc00 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, #0 │ │ │ │ str.w r3, [r0, #3072] @ 0xc00 │ │ │ │ ldr r3, [pc, #124] @ (303e24 ) │ │ │ │ @@ -185144,15 +185137,15 @@ │ │ │ │ bpl.n 303cf2 │ │ │ │ ldr r0, [pc, #112] @ (303e38 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov r2, r6 │ │ │ │ bl 303b80 │ │ │ │ ldr r3, [pc, #68] @ (303e24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303cf2 │ │ │ │ @@ -185172,75 +185165,75 @@ │ │ │ │ strd r6, r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ b.n 303dcc │ │ │ │ ldr.w r3, [r7, #3076] @ 0xc04 │ │ │ │ b.n 303d64 │ │ │ │ ldr r6, [pc, #880] @ (304184 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - bpl.n 303e24 │ │ │ │ + bmi.n 303ed4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + cbnz r6, 303e42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #416] @ (303fc0 ) │ │ │ │ + ldr r2, [pc, #768] @ (304120 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + cbnz r4, 303e46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r1 │ │ │ │ + cbnz r6, 303e4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r5 │ │ │ │ + cbnz r2, 303e5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #736] @ (304120 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 303e76 │ │ │ │ + cbnz r2, 303e4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [r0, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (303ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #148] @ (303ef8 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r2, [pc, #144] @ (303efc ) │ │ │ │ ldr r1, [pc, #144] @ (303f00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cbz r6, 303edc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #112] @ (303f04 ) │ │ │ │ ldr r1, [pc, #112] @ (303f08 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 303eb0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cbz r0, 303edc │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -185256,37 +185249,37 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r7, #0] │ │ │ │ ldr r1, [pc, #56] @ (303f0c ) │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 733e20 │ │ │ │ + bl 733d68 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 303e70 │ │ │ │ + bcc.n 303f20 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r6, 303f4e │ │ │ │ + sxtb r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 303f58 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb712 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #108] @ (303f90 ) │ │ │ │ @@ -185300,15 +185293,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 303f80 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 303f86 │ │ │ │ ldr r2, [pc, #72] @ (303f9c ) │ │ │ │ cmp r5, r0 │ │ │ │ @@ -185327,21 +185320,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 303f52 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #504] @ (30418c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb6b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #304] @ (3040d0 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00303fa0 : │ │ │ │ @@ -185404,15 +185397,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w fp, [r0, #120] @ 0x78 │ │ │ │ bl 303a14 │ │ │ │ cbz r0, 30405c │ │ │ │ ubfx r1, fp, #3, #5 │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r2, r1 │ │ │ │ @@ -185445,19 +185438,19 @@ │ │ │ │ ldr r3, [pc, #944] @ (30444c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5} │ │ │ │ lsls r3, r7, #3 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ - bcs.n 30410c │ │ │ │ + bne.n 303fbc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #464] @ (304284 ) │ │ │ │ + blxns r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #216] @ (304190 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003040b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185479,15 +185472,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #180] @ (3041a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cbnz r3, 304122 │ │ │ │ ldr r2, [pc, #172] @ (3041a8 ) │ │ │ │ ldr r3, [pc, #156] @ (30419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185507,29 +185500,29 @@ │ │ │ │ ldr r2, [pc, #132] @ (3041ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3041b0 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #116] @ (3041b4 ) │ │ │ │ ldr r1, [pc, #120] @ (3041b8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #108] @ (3041bc ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 304186 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 3040fa │ │ │ │ ldr r3, [pc, #84] @ (3041c0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -185537,48 +185530,48 @@ │ │ │ │ ldr r1, [pc, #84] @ (3041c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3040fa │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 30416a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 304248 │ │ │ │ + beq.n 3040f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [pc, #840] @ (3044e4 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blx r6 │ │ │ │ + bx r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #664] @ (304444 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #1000] @ (30459c ) │ │ │ │ + ldr r6, [pc, #328] @ (3042fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx r7 │ │ │ │ + mov r8, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 304130 │ │ │ │ + beq.n 3041e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb60c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003041cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -185599,15 +185592,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (3043a0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #412] @ (3043a4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3042aa │ │ │ │ ldrb.w r3, [r6, #3260] @ 0xcbc │ │ │ │ cbnz r3, 304246 │ │ │ │ ldr r2, [pc, #396] @ (3043a8 ) │ │ │ │ ldr r3, [pc, #380] @ (30439c ) │ │ │ │ @@ -185627,37 +185620,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #356] @ (3043ac ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30421a │ │ │ │ ldr r2, [pc, #340] @ (3043b0 ) │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r4, #132 @ 0x84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 442304 │ │ │ │ ldr r2, [pc, #320] @ (3043b4 ) │ │ │ │ ldr r1, [pc, #324] @ (3043b8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ - bl 729bcc │ │ │ │ + bl 729b14 │ │ │ │ ldr.w r3, [r5, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30421a │ │ │ │ ldr r1, [pc, #292] @ (3043bc ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #288] @ (3043c0 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ @@ -185669,40 +185662,40 @@ │ │ │ │ ldr r1, [pc, #276] @ (3043c8 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #260] @ (3043cc ) │ │ │ │ ldr r1, [pc, #260] @ (3043d0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ bl 4422fc │ │ │ │ ldr r1, [pc, #244] @ (3043d4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 304360 │ │ │ │ mov r0, r4 │ │ │ │ bl 4465d4 │ │ │ │ ldr r1, [pc, #228] @ (3043d8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 304370 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 304374 │ │ │ │ @@ -185720,15 +185713,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (3043e0 ) │ │ │ │ str r2, [r6, r3] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #172] @ (3043e4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #164] @ (3043e8 ) │ │ │ │ ldr r3, [pc, #88] @ (30439c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -185737,81 +185730,80 @@ │ │ │ │ movs r1, #2 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f5688 │ │ │ │ ldr r1, [pc, #136] @ (3043ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3042ec │ │ │ │ b.n 3042f2 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ ldr r3, [pc, #120] @ (3043f0 ) │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [pc, #120] @ (3043f4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #120] @ (3043f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 304414 │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r1, [pc, #752] @ (30468c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r3 │ │ │ │ + cmp sl, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #536] @ (3045c4 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - push {r2, r4, r5} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + cbz r4, 304412 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, r6 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + vshr.u8 q0, , #6 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.u32 q8, , #8 │ │ │ │ - ldr r5, [pc, #464] @ (30459c ) │ │ │ │ + vqadd.u16 q8, q0, │ │ │ │ + ldr r4, [pc, #816] @ (3046fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 304440 │ │ │ │ + uxtb r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #984] @ (3047bc ) │ │ │ │ + ldr r4, [pc, #312] @ (30451c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vqadd.u64 q8, q1, │ │ │ │ + mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ ldr r0, [pc, #384] @ (30456c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r4, r7} │ │ │ │ + cbz r2, 304476 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003043fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185831,41 +185823,41 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #196] @ (304500 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #196] @ (304504 ) │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #192] @ (304508 ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #172] @ (30450c ) │ │ │ │ ldr r1, [pc, #172] @ (304510 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #160] @ (304514 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3044da │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ bcs.n 3044e0 │ │ │ │ @@ -185881,66 +185873,66 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3044e6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c5fc │ │ │ │ + b.w 72c544 │ │ │ │ ldr r3, [pc, #100] @ (304520 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 304498 │ │ │ │ ldr r3, [pc, #96] @ (304524 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 304498 │ │ │ │ ldr r0, [pc, #88] @ (304528 ) │ │ │ │ ubfx r1, r7, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 304498 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 304490 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ blxns r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, lr │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 30454c │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bx ip │ │ │ │ lsls r4, r5, #3 │ │ │ │ - mcr2 0, 3, r0, cr6, cr9, {2} │ │ │ │ - ldr r3, [pc, #888] @ (304884 ) │ │ │ │ + ldc2 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ + ldr r3, [pc, #216] @ (3045e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, r2 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r2, r3 │ │ │ │ + cbz r2, 304534 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bx r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3045a6 │ │ │ │ + cbz r2, 30457c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030452c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185963,61 +185955,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #372] @ (3046e8 ) │ │ │ │ ldr r1, [pc, #372] @ (3046ec ) │ │ │ │ add.w ip, r4, #84 @ 0x54 │ │ │ │ ldr r7, [r0, #120] @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 72c65c │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #348] @ (3046f0 ) │ │ │ │ ldr r1, [pc, #348] @ (3046f4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ubfx r7, r7, #3, #5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #332] @ (3046f8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 304658 │ │ │ │ ldr r3, [pc, #312] @ (3046fc ) │ │ │ │ cmp.w r7, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ bcs.n 304662 │ │ │ │ cbnz r3, 304636 │ │ │ │ movs r4, #1 │ │ │ │ strb r4, [r5, #29] │ │ │ │ mov r0, r4 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ movs r3, #12 │ │ │ │ strd r0, r1, [r5, #32] │ │ │ │ lsl.w r1, r4, r8 │ │ │ │ ldr r4, [pc, #264] @ (304700 ) │ │ │ │ mov r0, r9 │ │ │ │ mla r5, r3, r7, sl │ │ │ │ ldr r2, [pc, #260] @ (304704 ) │ │ │ │ @@ -186027,15 +186019,15 @@ │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ orrs r6, r1 │ │ │ │ ldr r1, [pc, #252] @ (304708 ) │ │ │ │ str r6, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #244] @ (30470c ) │ │ │ │ ldr r3, [pc, #184] @ (3046d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186055,32 +186047,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3045d2 │ │ │ │ ldr r0, [pc, #204] @ (304718 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3045d2 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ ldr r3, [pc, #156] @ (3046fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3046a8 │ │ │ │ ldr r3, [pc, #180] @ (30471c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #180] @ (304720 ) │ │ │ │ ldr r1, [pc, #184] @ (304724 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #168] @ (304728 ) │ │ │ │ ldr r3, [pc, #80] @ (3046d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186104,62 +186096,62 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 304664 │ │ │ │ ldr r0, [pc, #108] @ (30472c ) │ │ │ │ mov r2, r8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 304664 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mov r4, fp │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - muls r2, r1 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - sxth r4, r0 │ │ │ │ + cbz r4, 3046fe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ - ldr r2, [pc, #680] @ (304998 ) │ │ │ │ + stc2 0, cr0, [r8], {89} @ 0x59 │ │ │ │ + ldr r2, [pc, #8] @ (3046f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - ldr r2, [pc, #120] @ (304784 ) │ │ │ │ + stc2 0, cr0, [r2], {89} @ 0x59 │ │ │ │ + ldr r1, [pc, #472] @ (3048e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp sl, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r0, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r2 │ │ │ │ + cbz r0, 304756 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r2, 304752 │ │ │ │ + cbz r2, 304728 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 304750 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - sxth r4, r3 │ │ │ │ + cbz r4, 30474c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00304730 : │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cbnz r3, 304748 │ │ │ │ ldrb.w r3, [r0, #3261] @ 0xcbd │ │ │ │ mov r0, r3 │ │ │ │ @@ -186175,34 +186167,34 @@ │ │ │ │ sub sp, #16 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [r1, #20] │ │ │ │ ldr r1, [pc, #112] @ (3047d0 ) │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cbz r0, 3047b6 │ │ │ │ ldr r1, [pc, #100] @ (3047d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 3047ba │ │ │ │ ldr.w ip, [pc, #88] @ 3047d8 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (3047dc ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add.w ip, ip, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #405] @ 0x195 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186215,21 +186207,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 3047fe │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r0, 304802 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003047e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186261,45 +186253,45 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 52455c │ │ │ │ ldr r1, [pc, #64] @ (304878 ) │ │ │ │ addw r2, r4, #3256 @ 0xcb8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 733d58 │ │ │ │ + bl 733ca0 │ │ │ │ ldr r1, [pc, #52] @ (30487c ) │ │ │ │ movs r3, #1 │ │ │ │ addw r2, r4, #3258 @ 0xcba │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733d58 │ │ │ │ + b.w 733ca0 │ │ │ │ ldr r3, [pc, #36] @ (304880 ) │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ ldr r1, [pc, #32] @ (304884 ) │ │ │ │ ldr r0, [pc, #36] @ (304888 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - cbz r2, 304880 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r7, #1 │ │ │ │ - cbz r0, 304882 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 304886 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030488c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186380,15 +186372,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs r2, r0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + add sp, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r2, r5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00304974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186846,43 +186838,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6528 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f6528 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #32 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305268 │ │ │ │ + b.n 305118 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00304e98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186945,27 +186937,27 @@ │ │ │ │ bl 2f6528 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6528 │ │ │ │ nop │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb89a │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00304f64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187006,27 +186998,27 @@ │ │ │ │ add r0, pc │ │ │ │ bl 2f8528 │ │ │ │ ldr r1, [pc, #280] @ (3050ec ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 734d3c │ │ │ │ + bl 734c84 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305064 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 3050ce │ │ │ │ cmp r3, #2 │ │ │ │ add.w r7, r7, #1 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86a9e8 │ │ │ │ + bl 86a930 │ │ │ │ bl 2f6e48 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #236] @ (3050f0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2f6e9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -187096,73 +187088,73 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 86c754 │ │ │ │ + bl 86c69c │ │ │ │ b.n 3050a4 │ │ │ │ bl 28b8d0 │ │ │ │ ldr r3, [pc, #52] @ (305104 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #52] @ (305108 ) │ │ │ │ ldr r0, [pc, #52] @ (30510c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #728 @ 0x2d8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #736 @ (adr r6, 3053d0 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 305130 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305110 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #880] @ (30549c ) │ │ │ │ add r1, pc │ │ │ │ - bl 734d3c │ │ │ │ + bl 734c84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30547a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 305486 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86a9e8 │ │ │ │ + bl 86a930 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 305482 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -187386,40 +187378,40 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3051b2 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 30543e │ │ │ │ ldr r7, [pc, #292] @ (3054d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #292] @ (3054d8 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305390 │ │ │ │ ldr r1, [pc, #264] @ (3054dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3051c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3051c8 │ │ │ │ add.w fp, fp, #1 │ │ │ │ cmp.w fp, #256 @ 0x100 │ │ │ │ bne.n 30539a │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -187442,96 +187434,96 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6528 │ │ │ │ b.n 3051e2 │ │ │ │ ldr r1, [pc, #168] @ (3054e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3053ac │ │ │ │ ldr r2, [pc, #156] @ (3054ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #156] @ (3054f0 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3053ac │ │ │ │ b.n 305390 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 30539a │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 86c754 │ │ │ │ + bl 86c69c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 305162 │ │ │ │ - bl 86a9e8 │ │ │ │ + bl 86a930 │ │ │ │ mov r5, r0 │ │ │ │ b.n 305162 │ │ │ │ bl 28b8d0 │ │ │ │ ldr r3, [pc, #108] @ (3054f4 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #108] @ (3054f8 ) │ │ │ │ ldr r0, [pc, #108] @ (3054fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - add r5, pc, #400 @ (adr r5, 305630 ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 305790 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r0, sp, #272 @ 0x110 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - add r7, pc, #200 @ (adr r7, 30557c ) │ │ │ │ + it al │ │ │ │ + lslal r6, r5, #1 │ │ │ │ + add r6, pc, #552 @ (adr r6, 3056dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - add r0, sp, #328 @ 0x148 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r0, sp, #480 @ 0x1e0 │ │ │ │ + itte le │ │ │ │ + lslle r6, r5, #1 │ │ │ │ + addle r7, pc, #680 @ (adr r7, 305764 ) │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + add r7, pc, #832 @ (adr r7, 305800 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #232 @ (adr r7, 3055ac ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 30570c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 3057c0 ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 305520 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #832 @ (adr r6, 305810 ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 305570 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 3057fc ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 30555c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrc 0, 7, r0, cr6, cr9, {2} │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + mcr 0, 2, r0, cr14, cr9, {2} │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 305790 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 3054f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 30552c ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 30568c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 3055e4 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 305744 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrc 0, 2, r0, cr8, cr9, {2} │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + ldc 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r3, r4, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #356] @ 0x164 │ │ │ │ - add r5, pc, #632 @ (adr r5, 305778 ) │ │ │ │ + ldc2 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ + add r4, pc, #984 @ (adr r4, 3058d8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -187579,41 +187571,41 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [pc, #412] @ (305718 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #412] @ (30571c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3055d2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #384] @ (305720 ) │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w fp, [r0, #52] @ 0x34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 3055d2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ blx fp │ │ │ │ ldr.w r3, [r5, #1752] @ 0x6d8 │ │ │ │ cbnz r3, 305634 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ bl 2f6528 │ │ │ │ @@ -187623,24 +187615,24 @@ │ │ │ │ ldr.w r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3055e0 │ │ │ │ ands.w r8, r4, #7 │ │ │ │ beq.n 305544 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305544 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #280] @ (305724 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305544 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 3055e8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -187654,15 +187646,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #240] @ (30572c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3055d8 │ │ │ │ ldr.w r2, [r5, #1752] @ 0x6d8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3056de │ │ │ │ ldr r0, [pc, #216] @ (305730 ) │ │ │ │ @@ -187722,49 +187714,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (305740 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ - add r1, pc, #400 @ (adr r1, 30588c ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 3059ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc 0, cr0, [r6, #356] @ 0x164 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldcl 0, cr0, [lr], {89} @ 0x59 │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r6, #106 @ 0x6a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r4, pc, #888 @ (adr r4, 305a88 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 3057e8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + stc 0, cr0, [r2], {89} @ 0x59 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #392 @ (adr r4, 3058b8 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 305a18 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #480 @ (adr r2, 305914 ) │ │ │ │ + add r1, pc, #832 @ (adr r1, 305a74 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 30578c │ │ │ │ + hlt 0x0018 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, pc, #792 @ (adr r3, 305a58 ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 3057b8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 3057e4 ) │ │ │ │ + add r0, pc, #512 @ (adr r0, 305944 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 30575a │ │ │ │ ite gt │ │ │ │ movgt r0, #1 │ │ │ │ @@ -187792,25 +187784,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3057bc │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #124] @ (305818 ) │ │ │ │ ldr r4, [pc, #124] @ (30581c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [r0, #1264] @ 0x4f0 │ │ │ │ cbz r4, 3057bc │ │ │ │ mov r0, r4 │ │ │ │ bl 43d9fc │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 3057e4 │ │ │ │ ldr r2, [pc, #96] @ (305820 ) │ │ │ │ @@ -187844,19 +187836,19 @@ │ │ │ │ b.n 3057bc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #38 @ 0x26 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #272 @ (adr r3, 305928 ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 305a88 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #224 @ (adr r3, 3058fc ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 305a5c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 30589a │ │ │ │ + cbnz r0, 305870 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00305824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -187892,15 +187884,15 @@ │ │ │ │ blx 28b0c0 │ │ │ │ ldr r1, [pc, #412] @ (305a14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r5, #2 │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ ldr r1, [pc, #400] @ (305a18 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 289c40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2f9c28 │ │ │ │ @@ -188048,15 +188040,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #98 @ 0x62 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #560 @ (adr r2, 305c44 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 305da4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188068,15 +188060,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (305b38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (305b3c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #244] @ (305b40 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 305a8a │ │ │ │ @@ -188126,20 +188118,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 305a76 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (305b50 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (305b54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 305b28 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188150,33 +188142,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 305ac2 │ │ │ │ b.n 305a76 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r6, 305b4c │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 305e48 ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 305ba8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #808 @ (adr r0, 305e64 ) │ │ │ │ + add r0, pc, #136 @ (adr r0, 305bc4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #392 @ (adr r0, 305cdc ) │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #176 @ (adr r0, 305c08 ) │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 305c54 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188254,34 +188246,34 @@ │ │ │ │ bpl.n 305b86 │ │ │ │ ldr r0, [pc, #48] @ (305c64 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 305b86 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 305be0 │ │ │ │ nop │ │ │ │ adds r0, #50 @ 0x32 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (305c70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ @ instruction: 0xb8c2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188310,15 +188302,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #760] @ (305fc4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 305e68 │ │ │ │ @@ -188331,20 +188323,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 53b98c │ │ │ │ ldr r1, [pc, #720] @ (305fc8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 305d66 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #692] @ (305fcc ) │ │ │ │ ldr r3, [pc, #664] @ (305fb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188355,27 +188347,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ ldr r3, [pc, #644] @ (305fd0 ) │ │ │ │ ldr r2, [pc, #648] @ (305fd4 ) │ │ │ │ ldr r1, [pc, #648] @ (305fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 305d0e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 523f84 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188397,15 +188389,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (305fe4 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 305d0e │ │ │ │ vldr d7, [pc, #484] @ 305fa0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (305fe8 ) │ │ │ │ @@ -188456,41 +188448,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 305d0e │ │ │ │ ldr r0, [pc, #444] @ (305ffc ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 305d0e │ │ │ │ ldr r3, [pc, #432] @ (306000 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (306004 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (306008 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 305d0e │ │ │ │ ldr r3, [pc, #416] @ (30600c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 305cda │ │ │ │ ldr r3, [pc, #384] @ (305ff8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 305cda │ │ │ │ ldr r0, [pc, #396] @ (306010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 305cda │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -188498,30 +188490,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 305f62 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 305f62 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 305f62 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 305f62 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -188533,15 +188525,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (30601c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 305db0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -188556,20 +188548,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 305d88 │ │ │ │ ldr r3, [pc, #188] @ (306020 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -188577,15 +188569,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (306028 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 305db0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (30602c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (306030 ) │ │ │ │ ldr r1, [pc, #168] @ (306034 ) │ │ │ │ add r3, pc │ │ │ │ @@ -188604,76 +188596,76 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (306280 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #10 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vrev64. q0, q8 │ │ │ │ + vhadd.u16 q0, q2, q8 │ │ │ │ cmp r6, #138 @ 0x8a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb766 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + cbz r2, 306096 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + cbz r2, 306086 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r4} │ │ │ │ + cbz r0, 30608a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (30612c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188682,26 +188674,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (306134 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #212] @ (306138 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (30613c ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (306140 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #200] @ (306144 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 3060ec │ │ │ │ ldr r3, [pc, #192] @ (306148 ) │ │ │ │ @@ -188713,26 +188705,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #160] @ (306150 ) │ │ │ │ ldr r1, [pc, #164] @ (306154 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (306158 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -188753,15 +188745,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (306160 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 306086 │ │ │ │ ldr r0, [pc, #96] @ (306164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 306086 │ │ │ │ ldr r3, [pc, #92] @ (306168 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3060d8 │ │ │ │ ldr r3, [pc, #72] @ (306160 ) │ │ │ │ @@ -188769,46 +188761,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3060d8 │ │ │ │ ldr r0, [pc, #76] @ (30616c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ - cbz r4, 306182 │ │ │ │ + b.w 87fce4 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 3065e0 │ │ │ │ + b.n 306490 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ push {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (3061a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188819,19 +188811,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - sxth r0, r2 │ │ │ │ + cbz r0, 3061be │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -188983,27 +188975,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306320 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (306368 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 306320 │ │ │ │ bl 306170 │ │ │ │ nop │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 306878 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189085,15 +189077,15 @@ │ │ │ │ bpl.n 30639c │ │ │ │ ldr.w r0, [pc, #1072] @ 306888 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 30639c │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 306428 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 306428 │ │ │ │ @@ -189152,15 +189144,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (306894 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #1 │ │ │ │ bl 43e658 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 306428 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -189481,21 +189473,21 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306898 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -189524,15 +189516,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (306be4 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ bl 43e658 │ │ │ │ vldr d7, [pc, #724] @ 306bc8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (306be8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -189794,15 +189786,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3069c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (306bfc ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3069c8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (306c00 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (306c04 ) │ │ │ │ ldr r1, [pc, #80] @ (306c08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189816,39 +189808,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r2, #162 @ 0xa2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #48] @ (306c28 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #920 @ (adr r7, 306f9c ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 306cfc ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306c0c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00306c10 : │ │ │ │ @@ -189876,15 +189868,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 3074e0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ cbnz r0, 306c8e │ │ │ │ ldr.w r2, [pc, #2180] @ 3074e4 │ │ │ │ ldr.w r3, [pc, #2160] @ 3074d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -190671,53 +190663,53 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 307480 │ │ │ │ + ble.n 307530 │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r6, r7, #4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #32] │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00307534 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190739,35 +190731,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ cbz r0, 3075d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (307604 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #132] @ (307608 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (30760c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (307610 ) │ │ │ │ ldr r3, [pc, #72] @ (3075f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -190790,43 +190782,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (30761c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3075ac │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r3, #25 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - hlt 0x0012 │ │ │ │ + cbnz r2, 30763e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r6, #23 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (307628 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190834,37 +190826,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (307680 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (307684 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (307688 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (30768c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190954,15 +190946,15 @@ │ │ │ │ b.n 3076c4 │ │ │ │ ldr r1, [pc, #264] @ (307890 ) │ │ │ │ ldr r0, [pc, #268] @ (307894 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3076be │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 3076c4 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 3076c4 │ │ │ │ @@ -190980,15 +190972,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (307898 ) │ │ │ │ ldr r0, [pc, #204] @ (30789c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #172] @ (30788c ) │ │ │ │ str.w ip, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 3076c4 │ │ │ │ b.n 3077ca │ │ │ │ @@ -191039,30 +191031,30 @@ │ │ │ │ ldr r1, [pc, #40] @ (3078a0 ) │ │ │ │ ldr r0, [pc, #44] @ (3078a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #612] @ (307b1c ) │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -191174,15 +191166,15 @@ │ │ │ │ b.n 3078de │ │ │ │ ldr r1, [pc, #316] @ (307b24 ) │ │ │ │ ldr r0, [pc, #316] @ (307b28 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3078d6 │ │ │ │ ldr r3, [pc, #284] @ (307b20 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -191254,69 +191246,69 @@ │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 3078de │ │ │ │ ldr r1, [pc, #100] @ (307b2c ) │ │ │ │ ldr r0, [pc, #100] @ (307b30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3078dc │ │ │ │ ldr r1, [pc, #92] @ (307b34 ) │ │ │ │ ldr r0, [pc, #92] @ (307b38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 307a0a │ │ │ │ ldr r1, [pc, #84] @ (307b3c ) │ │ │ │ ldr r0, [pc, #84] @ (307b40 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 307a42 │ │ │ │ ldr r1, [pc, #72] @ (307b44 ) │ │ │ │ ldr r0, [pc, #72] @ (307b48 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 307a1a │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ b.n 3079d0 │ │ │ │ and.w r3, r3, #63 @ 0x3f │ │ │ │ b.n 3079d0 │ │ │ │ nop │ │ │ │ asrs r4, r4, #11 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 307bc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191324,15 +191316,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #104] @ (307bd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #68] @ 307bc0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -191351,19 +191343,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #128] @ (307c68 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191377,23 +191369,23 @@ │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r9, #1000 @ 0x3e8 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #56] @ 307c60 │ │ │ │ ldr r2, [pc, #80] @ (307c7c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -191404,57 +191396,57 @@ │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33665c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r3, #19] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (307ccc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -191462,27 +191454,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (307d38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (307d3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #72] @ (307d40 ) │ │ │ │ ldr r1, [pc, #76] @ (307d44 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #64] @ (307d48 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #56] @ (307d4c ) │ │ │ │ ldr r2, [pc, #60] @ (307d50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -191490,29 +191482,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r1] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r1, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r3 │ │ │ │ @@ -191525,15 +191517,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r7, [pc, #372] @ (307eec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #356] @ (307ef0 ) │ │ │ │ add r7, pc │ │ │ │ lsrs r4, r4, #2 │ │ │ │ mov r5, r0 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -191612,15 +191604,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ strd r8, r6, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 307de2 │ │ │ │ uxth r6, r6 │ │ │ │ b.n 307de2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ b.n 307de2 │ │ │ │ bfi r6, r6, #8, #1 │ │ │ │ bic.w r6, r6, #32 │ │ │ │ @@ -191637,15 +191629,15 @@ │ │ │ │ bpl.n 307d9c │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #124] @ (307f0c ) │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 307d9c │ │ │ │ ldr r3, [pc, #84] @ (307ef4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 307dea │ │ │ │ ldr r1, [pc, #100] @ (307f10 ) │ │ │ │ @@ -191653,59 +191645,59 @@ │ │ │ │ ldr r0, [pc, #100] @ (307f14 ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #48] @ (307ef4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 307dea │ │ │ │ ldr r1, [pc, #72] @ (307f18 ) │ │ │ │ sub.w r3, r4, #28 │ │ │ │ ldr r0, [pc, #72] @ (307f1c ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 307eb6 │ │ │ │ nop │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r4, #30] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r2, r3, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #348] @ (308090 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -191719,48 +191711,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ ldr.w r8, [pc, #336] @ 30809c │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #324] @ (3080a0 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ add.w r9, r2, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #272] @ (3080a4 ) │ │ │ │ ldr r1, [pc, #276] @ (3080a8 ) │ │ │ │ mov fp, r0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #256] @ (3080ac ) │ │ │ │ ldr.w r3, [fp, #100] @ 0x64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ @@ -191785,26 +191777,26 @@ │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ mov r7, sl │ │ │ │ mov r6, sl │ │ │ │ b.n 308056 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #164] @ (3080b0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (3080b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ bl 328b54 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 336300 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ @@ -191823,15 +191815,15 @@ │ │ │ │ ldr r5, [pc, #96] @ (3080b8 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 33690c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307ffa │ │ │ │ add sp, #28 │ │ │ │ @@ -191839,35 +191831,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r7, #5] │ │ │ │ + strb r4, [r2, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #48] @ (3080fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -191875,27 +191867,27 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #48] @ (308104 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ add.w r1, r4, #120 @ 0x78 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2898b4 │ │ │ │ nop │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #168] @ (3081c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191904,25 +191896,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (3081c8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #148] @ (3081cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (3081d0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #132] @ (3081d4 ) │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -191956,31 +191948,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (308240 ) │ │ │ │ @@ -191988,49 +191980,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (308248 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (30824c ) │ │ │ │ ldr r1, [pc, #64] @ (308250 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #48] @ (308254 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3082b4 ) │ │ │ │ @@ -192038,49 +192030,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3082bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (3082c0 ) │ │ │ │ ldr r1, [pc, #64] @ (3082c4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #48] @ (3082c8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r6, r6, #22 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + itee ls │ │ │ │ + lslls r1, r3, #1 │ │ │ │ + lsrhi r6, r1, #20 │ │ │ │ + lslhi r4, r3, #1 │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (308328 ) │ │ │ │ @@ -192088,49 +192080,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (308330 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (308334 ) │ │ │ │ ldr r1, [pc, #64] @ (308338 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #48] @ (30833c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - itte gt │ │ │ │ - lslgt r1, r3, #1 │ │ │ │ - lsrgt r2, r0, #21 │ │ │ │ - lslle r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ittt ne │ │ │ │ + lslne r1, r3, #1 │ │ │ │ + lsrne r2, r3, #18 │ │ │ │ + lslne r4, r3, #1 │ │ │ │ + ldrb r0, [r7, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (3083a4 ) │ │ │ │ @@ -192138,25 +192130,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3083ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (3083b0 ) │ │ │ │ ldr r1, [pc, #72] @ (3083b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #56] @ (3083b8 ) │ │ │ │ ldr r3, [pc, #56] @ (3083bc ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -192166,44 +192158,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - itee pl │ │ │ │ - lslpl r1, r3, #1 │ │ │ │ - lsrmi r6, r1, #19 │ │ │ │ - lslmi r4, r3, #1 │ │ │ │ - ldrb r4, [r5, #23] │ │ │ │ + bkpt 0x00aa │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ sdiv pc, r9, pc │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #84] @ 30842c │ │ │ │ ldr r2, [pc, #84] @ (308430 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (308434 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cbz r1, 30841e │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r3 │ │ │ │ ldrb.w r2, [r0, #1864] @ 0x748 │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ @@ -192215,20 +192207,20 @@ │ │ │ │ bne.n 3083fc │ │ │ │ subs.w r1, ip, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + b.w 72db34 │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #556] @ (308678 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192240,15 +192232,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #548] @ (308680 ) │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #544] @ (308684 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ lsrs r3, r4, #2 │ │ │ │ orr.w r3, r3, r7, lsl #30 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 30860c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -192318,15 +192310,15 @@ │ │ │ │ bpl.n 3084c2 │ │ │ │ ldr r0, [pc, #392] @ (308694 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r6, #924] @ 0x39c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3084c2 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 3084ae │ │ │ │ ldr r2, [pc, #352] @ (30868c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -192335,15 +192327,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (308698 ) │ │ │ │ subs r3, #12 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #352] @ (30869c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3084e8 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 308578 │ │ │ │ ldr r2, [pc, #312] @ (30868c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -192352,15 +192344,15 @@ │ │ │ │ ldr r1, [pc, #320] @ (3086a0 ) │ │ │ │ subs r3, #4 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #316] @ (3086a4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3084e8 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 308660 │ │ │ │ add.w r1, r6, r3, lsl #2 │ │ │ │ @@ -192395,15 +192387,15 @@ │ │ │ │ subs r3, #4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r6, #936] @ 0x3a8 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ and.w r3, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3084b6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 30864a │ │ │ │ mov r7, r8 │ │ │ │ @@ -192417,24 +192409,24 @@ │ │ │ │ ldr r1, [pc, #140] @ (3086a8 ) │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #140] @ (3086ac ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ strd r4, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3084e8 │ │ │ │ ldr r1, [pc, #124] @ (3086b0 ) │ │ │ │ subs r3, #28 │ │ │ │ ldr r0, [pc, #124] @ (3086b4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3084e8 │ │ │ │ ldr r3, [pc, #108] @ (3086b8 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #108] @ (3086bc ) │ │ │ │ ldr r0, [pc, #108] @ (3086c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -192447,57 +192439,57 @@ │ │ │ │ ldr r0, [pc, #100] @ (3086cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r6, #28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #960] @ (308a54 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #212] @ (3087b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192508,32 +192500,32 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ add.w r1, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3087a0 │ │ │ │ ldr.w fp, [pc, #160] @ 3087c4 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #16 │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [pc, #148] @ (3087c8 ) │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #112 @ 0x70 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -192544,72 +192536,72 @@ │ │ │ │ mov.w r3, #1144 @ 0x478 │ │ │ │ ldr r6, [pc, #124] @ (3087cc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [pc, #124] @ (3087d0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #100] @ (3087d4 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #76] @ (3087d8 ) │ │ │ │ mov r2, fp │ │ │ │ add.w r4, r4, #1144 @ 0x478 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr.w r3, [r9, #100] @ 0x64 │ │ │ │ cmp r3, r7 │ │ │ │ bhi.n 308744 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 308824 │ │ │ │ + hlt 0x002e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3087e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192618,25 +192610,25 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (30885c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #76] @ (308860 ) │ │ │ │ ldr r1, [pc, #76] @ (308864 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (308868 ) │ │ │ │ ldr r2, [pc, #64] @ (30886c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (308870 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (308874 ) │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -192646,29 +192638,29 @@ │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - revsh r2, r0 │ │ │ │ + rev r2, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + rev r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x0012 │ │ │ │ + cbnz r2, 30889e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r1, #32 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [sp, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #88] @ (3088d0 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192690,15 +192682,15 @@ │ │ │ │ bmi.n 308908 │ │ │ │ add.w ip, ip, #242 @ 0xf2 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r0, [r0, ip, lsl #2] │ │ │ │ lsls r0, r0, #10 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r1, #1023 @ 0x3ff │ │ │ │ cmp r0, r1 │ │ │ │ it cs │ │ │ │ movcs r0, r1 │ │ │ │ str.w r0, [r2, #960] @ 0x3c0 │ │ │ │ @@ -192713,15 +192705,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #262144 @ 0x40000 │ │ │ │ ldr.w r0, [r2, #952] @ 0x3b8 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r2, #956] @ 0x3bc │ │ │ │ b.n 3088d6 │ │ │ │ ldr r3, [pc, #32] @ (30892c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -192730,22 +192722,22 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #28] @ (308934 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #308] @ (308a80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192755,39 +192747,39 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #292] @ (308a8c ) │ │ │ │ ldr r1, [pc, #292] @ (308a90 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #952 @ 0x3b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 3365ac │ │ │ │ ldr r3, [pc, #264] @ (308a94 ) │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ vldr d7, [pc, #208] @ 308a78 │ │ │ │ ldr r2, [pc, #236] @ (308a98 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -192803,54 +192795,54 @@ │ │ │ │ ldr r2, [pc, #200] @ (308a9c ) │ │ │ │ ldr r1, [pc, #200] @ (308aa0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r1, [pc, #180] @ (308aa4 ) │ │ │ │ add.w r4, r5, #968 @ 0x3c8 │ │ │ │ ldr.w r8, [pc, #180] @ 308aa8 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 72e864 │ │ │ │ + bl 72e7ac │ │ │ │ str.w r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #4 │ │ │ │ - bl 733e20 │ │ │ │ + bl 733d68 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 308a02 │ │ │ │ ldr r1, [pc, #148] @ (308aac ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #2 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ - bl 733e20 │ │ │ │ + bl 733d68 │ │ │ │ ldr.w r6, [r5, #1004] @ 0x3ec │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #7812 @ 0x1e84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #23437 @ 0x5b8d │ │ │ │ strh.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ cmp r0, r4 │ │ │ │ it cs │ │ │ │ movcs r0, r4 │ │ │ │ strh.w r0, [r5, #1010] @ 0x3f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -192861,36 +192853,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r5, #13] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb82c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #568] @ (308ce0 ) │ │ │ │ + ldr r0, [pc, #920] @ (308e40 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 308aec │ │ │ │ sub sp, #12 │ │ │ │ @@ -192898,25 +192890,25 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #40] @ (308af4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + b.w 72db34 │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r6, #7] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 308b4c │ │ │ │ sub sp, #8 │ │ │ │ @@ -192924,35 +192916,35 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #64] @ (308b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ strd r3, r2, [r4, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (308c14 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192974,15 +192966,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (308c20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #128] @ (308c24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 308bdc │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -193015,42 +193007,42 @@ │ │ │ │ bpl.n 308ba8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #56] @ (308c30 ) │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 308ba8 │ │ │ │ ldr r1, [pc, #44] @ (308c34 ) │ │ │ │ ldr r0, [pc, #48] @ (308c38 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 308bc8 │ │ │ │ movs r4, r6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + cpsid │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #520] @ (308e58 ) │ │ │ │ @@ -193072,15 +193064,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #492] @ (308e70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 308dc2 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 308d0a │ │ │ │ @@ -193128,15 +193120,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (308e84 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r4, [r9, #956] @ 0x3bc │ │ │ │ lsls r0, r4, #13 │ │ │ │ it mi │ │ │ │ orrmi.w r8, r7, #262144 @ 0x40000 │ │ │ │ lsls r5, r7, #13 │ │ │ │ bmi.n 308db2 │ │ │ │ tst.w r8, #65536 @ 0x10000 │ │ │ │ @@ -193148,29 +193140,29 @@ │ │ │ │ beq.n 308e02 │ │ │ │ lsls r1, r4, #18 │ │ │ │ bmi.n 308ca6 │ │ │ │ movs r0, #1 │ │ │ │ and.w r8, r8, #510 @ 0x1fe │ │ │ │ ldr.w r7, [r9, #964] @ 0x3c4 │ │ │ │ add.w r8, r8, #2 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #20 │ │ │ │ mov r4, r1 │ │ │ │ vldr d7, [pc, #260] @ 308e50 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ smull r3, r1, r8, r3 │ │ │ │ ldrd r7, r8, [r7, #24] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 877630 │ │ │ │ + bl 877578 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ ldr r0, [pc, #272] @ (308e88 ) │ │ │ │ ldr r1, [pc, #228] @ (308e5c ) │ │ │ │ cmp.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ itt cs │ │ │ │ @@ -193185,19 +193177,19 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 308e46 │ │ │ │ adds r2, r2, r6 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ adc.w r3, r3, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr.w r0, [r9, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r8, r7, #262144 @ 0x40000 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 308d1a │ │ │ │ ldr r3, [pc, #200] @ (308e8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308c8e │ │ │ │ ldr r3, [pc, #164] @ (308e74 ) │ │ │ │ @@ -193207,18 +193199,18 @@ │ │ │ │ bpl.w 308c8e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (308e90 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 308c8e │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [r9, #956] @ 0x3bc │ │ │ │ b.n 308ca6 │ │ │ │ ldr r2, [pc, #144] @ (308e94 ) │ │ │ │ ldr r3, [pc, #84] @ (308e5c ) │ │ │ │ @@ -193228,15 +193220,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 308e46 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ ldr r2, [pc, #112] @ (308e98 ) │ │ │ │ ldr r3, [pc, #52] @ (308e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -193252,47 +193244,47 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ vhadd.u16 q8, q8, │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vhadd.u8 q8, q8, │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 15, cr0, cr10, cr11, {7} │ │ │ │ cdp2 0, 12, cr0, cr4, cr11, {7} │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cdp2 0, 2, cr0, cr8, cr11, {7} │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 0, cr0, [lr, #940] @ 0x3ac │ │ │ │ ldc2l 0, cr0, [ip, #-940]! @ 0xfffffc54 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (308eb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r2, [r4, #16] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193300,30 +193292,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (308ef8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (308efc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (308f00 ) │ │ │ │ ldr r1, [pc, #36] @ (308f04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ + b.w 72c8d0 │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r4, 308f72 │ │ │ │ + cbz r4, 308f48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -193336,25 +193328,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (308f98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #104] @ (308f9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (308fa0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #60] @ 308f88 │ │ │ │ ldr r2, [pc, #84] @ (308fa4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (308fa8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -193374,27 +193366,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r3, #24] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r6, #10] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ (309024 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -193402,15 +193394,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #104] @ (30902c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #16 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movw r0, #6164 @ 0x1814 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -193427,20 +193419,20 @@ │ │ │ │ addw r0, r4, #1210 @ 0x4ba │ │ │ │ blx 28aa14 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1244] @ 0x4dc │ │ │ │ strh.w r1, [r4, #1240] @ 0x4d8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + b.w 72db34 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r3 │ │ │ │ ldr.w ip, [pc, #308] @ 309178 │ │ │ │ @@ -193517,15 +193509,15 @@ │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ ldr.w r1, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -193555,20 +193547,20 @@ │ │ │ │ strcc.w r2, [r3, #924] @ 0x39c │ │ │ │ b.n 3090f4 │ │ │ │ mov.w r0, #1280 @ 0x500 │ │ │ │ b.n 309068 │ │ │ │ ldr r0, [pc, #16] @ (309180 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 309066 │ │ │ │ @ instruction: 0xfb5800eb │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #492] @ (309384 ) │ │ │ │ @@ -193623,15 +193615,15 @@ │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics.w r2, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ldr.w lr, [r3, #928] @ 0x3a0 │ │ │ │ ldrh.w ip, [r3, #1240] @ 0x4d8 │ │ │ │ bic.w r0, r0, r5 │ │ │ │ b.n 309206 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ubfx lr, r5, #0, #10 │ │ │ │ @@ -193686,39 +193678,39 @@ │ │ │ │ bics.w lr, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, ip │ │ │ │ strh.w ip, [r3, #1208] @ 0x4b8 │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3091fa │ │ │ │ ldr r2, [pc, #128] @ (309388 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3091fa │ │ │ │ ldr r0, [pc, #120] @ (30938c ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 309300 │ │ │ │ ldr r0, [pc, #112] @ (309390 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 309300 │ │ │ │ ldr r0, [pc, #100] @ (309394 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ add.w r4, r7, #476 @ 0x1dc │ │ │ │ strh.w r5, [r3, r4, lsl #1] │ │ │ │ b.n 3092b4 │ │ │ │ add.w ip, r7, #476 @ 0x1dc │ │ │ │ cmp r1, #14 │ │ │ │ ldrh.w ip, [r3, ip, lsl #1] │ │ │ │ bhi.n 309364 │ │ │ │ @@ -193738,19 +193730,19 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 3092f2 │ │ │ │ @ instruction: 0xfa0600eb │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #14] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309398 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193780,19 +193772,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, #0] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193820,19 +193812,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309464 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193864,19 +193856,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (3094c8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 28929c │ │ │ │ ldrsh r4, [r6, r5] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r1, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003094cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193905,30 +193897,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (309544 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ bl 309464 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #24] @ (309548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldrsh r6, [r4, r3] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030954c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -193941,21 +193933,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (309670 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ ldr r1, [pc, #248] @ (309674 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 30961c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3095e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 309640 │ │ │ │ @@ -193964,47 +193956,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (309680 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 309604 │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r3, [pc, #200] @ (309684 ) │ │ │ │ ldr r1, [pc, #204] @ (309688 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 72b23c │ │ │ │ + bl 72b184 │ │ │ │ ldr r3, [pc, #192] @ (30968c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c5cc │ │ │ │ + b.w 72c514 │ │ │ │ cbz r6, 309630 │ │ │ │ ldr r3, [pc, #172] @ (309690 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (309694 ) │ │ │ │ ldr r1, [pc, #172] @ (309698 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3095b4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 309650 │ │ │ │ ldr r3, [pc, #144] @ (30969c ) │ │ │ │ @@ -194022,70 +194014,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (3096a0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #96] @ (3096a4 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r3, [pc, #84] @ (3096a8 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (3096ac ) │ │ │ │ ldr r0, [pc, #88] @ (3096b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrsh r6, [r0, r2] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xf63a00eb │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r2, [r5, r0] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (309960 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #6] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -194097,15 +194089,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 3096fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3097e4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -194378,31 +194370,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (3099fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ ldr r3, [pc, #24] @ (309a00 ) │ │ │ │ ldr r1, [pc, #24] @ (309a04 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (309a08 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 309400 │ │ │ │ ldrb r4, [r0, #30] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -194506,15 +194498,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 309aac │ │ │ │ b.n 309af6 │ │ │ │ sbcs.w r0, ip, #235 @ 0xeb │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ @ instruction: 0xf12200eb │ │ │ │ @ instruction: 0xf0ca00eb │ │ │ │ @ instruction: 0xf0aa00eb │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -194626,24 +194618,24 @@ │ │ │ │ b.n 309ba6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ orrs.w r0, r0, #235 @ 0xeb │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vext.8 q8, q13, , #0 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -194680,27 +194672,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (309d84 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (309d88 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (309d8c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #92] @ (309d90 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (309d94 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -194716,36 +194708,36 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #52] @ (309da4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72c988 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + b.w 72c8d0 │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 30a01c ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 30a17c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ssat r0, #28, r2, asr #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + @ instruction: 0xf27a005b │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb820059 │ │ │ │ + @ instruction: 0xeada0059 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #16] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #110 @ 0x6e │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194753,15 +194745,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 309de0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 309e0e │ │ │ │ @@ -194821,17 +194813,17 @@ │ │ │ │ b.w 502e60 │ │ │ │ ldr r1, [pc, #12] @ (309e7c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (309e80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 50067c │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -194937,15 +194929,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 309ffa │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 30a00c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 30a048 │ │ │ │ @@ -195553,17 +195545,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 30a50c │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 30a3b8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 30a1c4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30a14c │ │ │ │ lsls r3, r5, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 30a434 │ │ │ │ nop │ │ │ │ @@ -195639,15 +195631,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (30a7cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 5025b0 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 501498 │ │ │ │ @@ -195655,19 +195647,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 5025b0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 50334c │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #16] │ │ │ │ + str r6, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (30a8a4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -195753,35 +195745,35 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (30a908 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 309e84 │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 309e84 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 309e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30a7d0 │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r6, #4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ ldrsh r6, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (30aa08 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r1 │ │ │ │ @@ -195789,15 +195781,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (30aa10 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (30aa14 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 5032e0 │ │ │ │ @@ -195856,45 +195848,45 @@ │ │ │ │ ldr r2, [pc, #72] @ (30aa24 ) │ │ │ │ ldr r1, [pc, #76] @ (30aa28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 30a8b0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r7, r5] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r5, r6] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30a6c0 │ │ │ │ + b.n 30a570 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (30ab14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195987,15 +195979,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30ab70 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 30aba2 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -196295,21 +196287,21 @@ │ │ │ │ svc 76 @ 0x4c │ │ │ │ lsls r3, r5, #3 │ │ │ │ udf #196 @ 0xc4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ pli [pc, #-4095] @ 309e8d │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 30be93 │ │ │ │ - ldrh r2, [r2, r4] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ble.n 30add8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ble.n 30af90 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ @@ -196324,37 +196316,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196364,31 +196356,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30af64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ ldr r3, [pc, #24] @ (30af68 ) │ │ │ │ ldr r1, [pc, #24] @ (30af6c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (30af70 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 309400 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r6, [r1, r2] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -196591,15 +196583,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30b09c │ │ │ │ ldr r0, [pc, #136] @ (30b22c ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 30b09c │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 30b046 │ │ │ │ ldr r2, [pc, #108] @ (30b230 ) │ │ │ │ @@ -196626,43 +196618,43 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ blt.n 30b0fc │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r5] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 30b140 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -196799,15 +196791,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30b320 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (30b4dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 30b320 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (30b4d0 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -196874,15 +196866,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (30b4d8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b3da │ │ │ │ ldr r0, [pc, #96] @ (30b4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 30b3dc │ │ │ │ ldr r1, [pc, #84] @ (30b4e8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196896,36 +196888,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (30b4ec ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 30b320 │ │ │ │ nop │ │ │ │ bhi.n 30b464 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r1] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 30b598 │ │ │ │ sub sp, #24 │ │ │ │ @@ -196935,15 +196927,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (30b5a4 ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 5032e0 │ │ │ │ @@ -196983,21 +196975,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 30af74 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -197008,26 +197000,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (30b650 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #124] @ (30b654 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (30b658 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (30b65c ) │ │ │ │ ldr r3, [pc, #108] @ (30b660 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -197045,38 +197037,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #56] @ (30b670 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + b.w 72b59c │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 30b710 │ │ │ │ + bls.n 30b5c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r6, r1 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30b5d8 │ │ │ │ + bcs.n 30b688 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r6, [r0, r7] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #232 @ 0xe8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -197331,15 +197323,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30b8fa │ │ │ │ ldr r0, [pc, #124] @ (30b9c0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 30b8fa │ │ │ │ ldr r1, [pc, #108] @ (30b9c4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197358,15 +197350,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (30b9c8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 30b820 │ │ │ │ mov r9, r4 │ │ │ │ b.n 30b7ba │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 30b9c4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -197374,27 +197366,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 30b9ac │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 30baa4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + str r4, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 30bae0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -197528,24 +197520,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (30bb50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30af74 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrh r2, [r4, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #896] @ (30bed0 ) │ │ │ │ + ldr r7, [pc, #224] @ (30bc30 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #712] @ (30be1c ) │ │ │ │ + ldr r6, [pc, #40] @ (30bb7c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 30bbb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -197553,15 +197545,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (30bbbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 501498 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 501498 │ │ │ │ @@ -197569,19 +197561,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 5025b0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 50334c │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #624] @ (30be2c ) │ │ │ │ + ldr r6, [pc, #976] @ (30bf8c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #440] @ (30bd78 ) │ │ │ │ + ldr r5, [pc, #792] @ (30bed8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (30beb0 ) │ │ │ │ @@ -197716,15 +197708,15 @@ │ │ │ │ bpl.n 30bc76 │ │ │ │ ldr r0, [pc, #436] @ (30bec0 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -197862,36 +197854,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30bc76 │ │ │ │ ldr r0, [pc, #56] @ (30bed0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30bddc │ │ │ │ b.n 30be4e │ │ │ │ nop │ │ │ │ ldmia r7, {r3, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #200] @ (30bf8c ) │ │ │ │ + ldr r6, [pc, #552] @ (30c0ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #480] @ (30c0ac ) │ │ │ │ + ldr r5, [pc, #832] @ (30c20c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #488] @ (30c0bc ) │ │ │ │ + ldr r4, [pc, #840] @ (30c21c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ @@ -197902,38 +197894,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30bf38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ ldr r2, [pc, #20] @ (30bf3c ) │ │ │ │ ldr r1, [pc, #24] @ (30bf40 ) │ │ │ │ ldr r0, [pc, #24] @ (30bf44 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 309398 │ │ │ │ ldrb r0, [r4, r2] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #576] @ (30c184 ) │ │ │ │ + ldr r4, [pc, #928] @ (30c2e4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #632] @ (30c1c0 ) │ │ │ │ + ldr r4, [pc, #984] @ (30c320 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (30bfc8 ) │ │ │ │ @@ -197941,59 +197933,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (30bfd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #100] @ (30bfd4 ) │ │ │ │ ldr r1, [pc, #100] @ (30bfd8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (30bfdc ) │ │ │ │ ldr r3, [pc, #88] @ (30bfe0 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (30bfe4 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #60] @ (30bfe8 ) │ │ │ │ ldr r1, [pc, #60] @ (30bfec ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldrsb r0, [r5, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 30bf60 │ │ │ │ + beq.n 30c010 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + adds r7, #78 @ 0x4e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198138,59 +198130,59 @@ │ │ │ │ b.n 30c0ba │ │ │ │ movs r5, #1 │ │ │ │ b.n 30c0a2 │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #360] @ (30c2bc ) │ │ │ │ + ldr r3, [pc, #712] @ (30c41c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #256] @ (30c258 ) │ │ │ │ + ldr r3, [pc, #608] @ (30c3b8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #128] @ (30c1e0 ) │ │ │ │ + ldr r3, [pc, #480] @ (30c340 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r1, r4] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #912] @ (30c4fc ) │ │ │ │ + ldr r3, [pc, #240] @ (30c25c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #856] @ (30c4c8 ) │ │ │ │ + ldr r3, [pc, #184] @ (30c228 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #624] @ (30c3ec ) │ │ │ │ + ldr r2, [pc, #976] @ (30c54c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30bff0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198215,20 +198207,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 30c27e │ │ │ │ @@ -198250,15 +198242,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30c372 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 30c27a │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30c3a6 │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (30c3dc ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -198309,22 +198301,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #208] @ (30c3f8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r2, [pc, #192] @ (30c3fc ) │ │ │ │ ldr r3, [pc, #196] @ (30c400 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (30c404 ) │ │ │ │ @@ -198346,18 +198338,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 30c26c │ │ │ │ ldr r1, [pc, #136] @ (30c408 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 30c348 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (30c40c ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -198373,51 +198365,51 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1016] @ (30c7cc ) │ │ │ │ + ldr r2, [pc, #344] @ (30c52c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #64] @ (30c41c ) │ │ │ │ + ldr r2, [pc, #416] @ (30c57c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #64] @ (30c420 ) │ │ │ │ + ldr r2, [pc, #416] @ (30c580 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r3, [pc, #56] @ (30c420 ) │ │ │ │ + ldr r2, [pc, #408] @ (30c580 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #936] @ (30c794 ) │ │ │ │ + ldr r2, [pc, #264] @ (30c4f4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #688] @ (30c6ac ) │ │ │ │ + ldr r2, [pc, #16] @ (30c40c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r1, [pc, #752] @ (30c6fc ) │ │ │ │ + ldr r1, [pc, #80] @ (30c45c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #528] @ (30c620 ) │ │ │ │ + ldr r0, [pc, #880] @ (30c780 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #280] @ (30c530 ) │ │ │ │ + ldr r0, [pc, #632] @ (30c690 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #824] @ (30c754 ) │ │ │ │ + ldr r1, [pc, #152] @ (30c4b4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30bff0 │ │ │ │ nop │ │ │ │ b.n 30bff0 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -198438,23 +198430,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (30c478 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c500 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + b.w 72c448 │ │ │ │ + strh r4, [r6, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r2, #25] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r4, r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 30c4b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -198462,24 +198454,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (30c4bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 43abfc │ │ │ │ nop │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #368] @ (30c62c ) │ │ │ │ + blxns r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #456] @ (30c688 ) │ │ │ │ + @ instruction: 0x47ca │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -198633,15 +198625,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30c5f0 │ │ │ │ ldr r0, [pc, #160] @ (30c710 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 30c5e6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198682,37 +198674,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bx r8 │ │ │ │ + mov lr, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #120] @ (30c778 ) │ │ │ │ + bx lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r8, ip │ │ │ │ + mov r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blxns sp │ │ │ │ + bxns r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov ip, r5 │ │ │ │ + mov r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + bx r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blxns r1 │ │ │ │ + mov ip, ip │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bxns fp │ │ │ │ + mov ip, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r2, r3 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx pc │ │ │ │ + mov sl, sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (30c79c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -198727,53 +198719,53 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (30c7ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (30c7b0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #68] @ (30c7b4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b23c │ │ │ │ + bl 72b184 │ │ │ │ ldr r3, [pc, #60] @ (30c7b8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mov r4, pc │ │ │ │ + cmp ip, sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r4!, {r2, r4, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + ldr r7, [pc, #1000] @ (30cb90 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bxns r1 │ │ │ │ + mov r4, ip │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30ce1c │ │ │ │ + b.n 30cccc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (30ca8c ) │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -198961,29 +198953,29 @@ │ │ │ │ b.n 30c844 │ │ │ │ stmia r3!, {r4, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r4, [r2, r5] │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, ip │ │ │ │ + bics r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sl, sp │ │ │ │ + add r2, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + orrs r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r0 │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, lr │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (30ca84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198991,15 +198983,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (30ca8c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #124] @ (30ca90 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 30ca28 │ │ │ │ @@ -199007,15 +198999,15 @@ │ │ │ │ cbz r2, 30ca28 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 30ca1c │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 30ca76 │ │ │ │ ldr r6, [pc, #80] @ (30ca94 ) │ │ │ │ ldr.w r8, [pc, #80] @ 30ca98 │ │ │ │ ldr r7, [pc, #80] @ (30ca9c ) │ │ │ │ @@ -199024,57 +199016,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30ca52 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30bff0 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #952] @ (30ce40 ) │ │ │ │ + ldr r5, [pc, #280] @ (30cba0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmn r2, r6 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, r4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r5, [pc, #664] @ (30cd30 ) │ │ │ │ + ldr r4, [pc, #1016] @ (30ce90 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, r9 │ │ │ │ + bics r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, fp │ │ │ │ + bics r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 30caf4 │ │ │ │ ldr r2, [pc, #64] @ (30caf8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (30cafc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #52] @ (30cb00 ) │ │ │ │ ldr r3, [pc, #56] @ (30cb04 ) │ │ │ │ ldr r1, [pc, #56] @ (30cb08 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -199084,28 +199076,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - ldr r5, [pc, #216] @ (30cbd0 ) │ │ │ │ + b.w 72b59c │ │ │ │ + ldr r4, [pc, #568] @ (30cd30 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - cmn r4, r6 │ │ │ │ + negs r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30cb7c ) │ │ │ │ @@ -199113,25 +199105,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30cb84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (30cb88 ) │ │ │ │ ldr r1, [pc, #80] @ (30cb8c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30cb90 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199142,25 +199134,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #800] @ (30cea0 ) │ │ │ │ + ldr r4, [pc, #128] @ (30cc00 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - muls r4, r3 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30cc00 ) │ │ │ │ @@ -199168,25 +199160,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30cc08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (30cc0c ) │ │ │ │ ldr r1, [pc, #80] @ (30cc10 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30cc14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199197,25 +199189,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #272] @ (30cd14 ) │ │ │ │ + ldr r3, [pc, #624] @ (30ce74 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -199370,17 +199362,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ nop {7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ itet vs │ │ │ │ lslvs r3, r5, #3 │ │ │ │ ldrvc r0, [r3, r6] │ │ │ │ movvs r0, r0 │ │ │ │ - eors r2, r6 │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - negs r2, r7 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0038 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -199433,19 +199425,19 @@ │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30cdde │ │ │ │ nop │ │ │ │ pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #752] @ (30d144 ) │ │ │ │ + ldr r1, [pc, #80] @ (30cea4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30cede │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -199462,23 +199454,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (30cef4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 30cec2 │ │ │ │ @@ -199496,19 +199488,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r1, [pc, #488] @ (30d0d8 ) │ │ │ │ + ldr r0, [pc, #840] @ (30d238 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ands r0, r3 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ands r0, r4 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (30d02c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -199622,25 +199614,25 @@ │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30cf86 │ │ │ │ nop │ │ │ │ pop {r1, r4, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #22 │ │ │ │ + subs r4, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (30d0b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -199649,22 +199641,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 30d09a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -199672,19 +199664,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x478e │ │ │ │ + mov lr, ip │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -199713,15 +199705,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (30d3ac ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 30d120 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -199960,33 +199952,33 @@ │ │ │ │ b.n 30d2e0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ revsh r4, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov lr, lr │ │ │ │ + mov r6, r9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ hlt 0x001c │ │ │ │ lsls r3, r5, #3 │ │ │ │ rev16 r0, r5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r3, #120 @ 0x78 │ │ │ │ + subs r2, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #228 @ 0xe4 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #144 @ 0x90 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (30d478 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -199998,33 +199990,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #136] @ (30d484 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -200043,37 +200035,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (30d490 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r0, r2 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r6, r3 │ │ │ │ + cmn r6, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r2, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -200096,15 +200088,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 30d6c4 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 30d67c │ │ │ │ @@ -200383,59 +200375,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30bff0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r7 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb6e6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6e0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r1, #188 @ 0xbc │ │ │ │ + subs r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r6, lr} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r1, r2, lr} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ands r6, r5 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #110 @ 0x6e │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbz r0, 30d8de │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -200461,26 +200453,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 30d8f2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 30d8ae │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -200530,33 +200522,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (30d98c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 30d92a │ │ │ │ nop │ │ │ │ cbz r0, 30d9b0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #120 @ 0x78 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (30dbc0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -200757,47 +200749,47 @@ │ │ │ │ nop │ │ │ │ cbz r4, 30dc02 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 30dc08 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r6, #20 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r5, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sub sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r5, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r4, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 30dc22 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -200844,27 +200836,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (30dcb4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dcb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200883,15 +200875,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 30dd0e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 30dce2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200901,19 +200893,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r3, #24 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dd2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200927,29 +200919,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (30dd78 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dd7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200965,31 +200957,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r0, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 30dde4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -200998,22 +200990,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (30de1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrb r0, [r2, #11] │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 30debc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201140,21 +201132,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr.w ip, [pc, #96] @ 30dfe4 │ │ │ │ add ip, pc │ │ │ │ b.n 30df44 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr.w ip, [pc, #80] @ 30dfe8 │ │ │ │ add ip, pc │ │ │ │ b.n 30df10 │ │ │ │ ldr r2, [pc, #76] @ (30dfec ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201171,15 +201163,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (30dff8 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 30df02 │ │ │ │ nop │ │ │ │ add r4, sp, #776 @ 0x308 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -201191,15 +201183,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -201340,15 +201332,15 @@ │ │ │ │ b.n 30e14a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (30e228 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201365,15 +201357,15 @@ │ │ │ │ bpl.n 30e16a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (30e234 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #72] @ (30e238 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30e154 │ │ │ │ ldr r3, [pc, #52] @ (30e230 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201381,34 +201373,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30e154 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (30e23c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 30e154 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 30e14a │ │ │ │ nop │ │ │ │ add r3, sp, #16 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (30e2bc ) │ │ │ │ @@ -201416,61 +201408,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (30e2c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #96] @ (30e2c8 ) │ │ │ │ ldr r1, [pc, #96] @ (30e2cc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #80] @ (30e2d0 ) │ │ │ │ ldr r2, [pc, #84] @ (30e2d4 ) │ │ │ │ ldr r3, [pc, #84] @ (30e2d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (30e2dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #60] @ (30e2e0 ) │ │ │ │ ldr r1, [pc, #64] @ (30e2e4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201564,27 +201556,27 @@ │ │ │ │ bne.n 30e446 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 30e402 │ │ │ │ cbz r3, 30e42e │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 30e470 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 88a51c │ │ │ │ + bl 88a464 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 30e414 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 502e60 │ │ │ │ @@ -201596,15 +201588,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30e414 │ │ │ │ b.n 30e40a │ │ │ │ ldr r1, [pc, #56] @ (30e480 ) │ │ │ │ @@ -201618,28 +201610,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30e3c0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (30e488 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30e3c0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r0, sp, #8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r2, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -201853,19 +201845,19 @@ │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30e61a │ │ │ │ nop │ │ │ │ add r5, pc, #584 @ (adr r5, 30e904 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 30ebc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -201876,15 +201868,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 30ebd0 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 30ebd4 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -202345,82 +202337,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (30ec38 ) │ │ │ │ add r1, pc │ │ │ │ b.n 30eb68 │ │ │ │ ldr r2, [pc, #120] @ (30ec3c ) │ │ │ │ add r2, pc │ │ │ │ b.n 30eb60 │ │ │ │ nop │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, pc, #544 @ (adr r4, 30edf8 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + movs r3, #222 @ 0xde │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, fp │ │ │ │ + add lr, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #130 @ 0x82 │ │ │ │ + cmp r4, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 30ec1a │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvs.n 30ed08 │ │ │ │ + bpl.n 30ebb8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #244 @ 0xf4 │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, r8 │ │ │ │ + bics r2, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -202441,22 +202433,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 30ed90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 30ed90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 30ed50 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -202515,28 +202507,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a51c │ │ │ │ + b.w 88a464 │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -202556,22 +202548,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 30eed8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 30eed8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 30ee96 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -202628,15 +202620,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a51c │ │ │ │ + b.w 88a464 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -202649,52 +202641,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30ef44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (30ef48 ) │ │ │ │ ldr r1, [pc, #64] @ (30ef4c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (30ef50 ) │ │ │ │ ldr r3, [pc, #52] @ (30ef54 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 30f000 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 30f160 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30efb4 ) │ │ │ │ @@ -202702,52 +202694,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30efbc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (30efc0 ) │ │ │ │ ldr r1, [pc, #64] @ (30efc4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (30efc8 ) │ │ │ │ ldr r3, [pc, #52] @ (30efcc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r1, #156 @ 0x9c │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 30f298 ) │ │ │ │ + add r0, pc, #56 @ (adr r0, 30eff8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30f02c ) │ │ │ │ @@ -202755,52 +202747,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30f034 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (30f038 ) │ │ │ │ ldr r1, [pc, #64] @ (30f03c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (30f040 ) │ │ │ │ ldr r3, [pc, #52] @ (30f044 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r1, #36 @ 0x24 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #248 @ (adr r0, 30f130 ) │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r2, #2 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r0, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -202901,30 +202893,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30f142 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (30f1b4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 30f142 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 30f138 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 30f244 │ │ │ │ sub sp, #20 │ │ │ │ @@ -202936,15 +202928,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -202972,19 +202964,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30f2e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202992,15 +202984,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (30f2e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (30f2ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 30f2ba │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -203034,27 +203026,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f288 │ │ │ │ nop │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (30f3b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -203062,15 +203054,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (30f3b8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (30f3bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 30f38c │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -203079,15 +203071,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 30f370 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 30f360 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 30f386 │ │ │ │ bl 501498 │ │ │ │ @@ -203112,27 +203104,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (30f3c8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f336 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (30f56c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203142,15 +203134,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (30f574 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (30f578 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (30f57c ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -203162,15 +203154,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30f52c │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -203224,15 +203216,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -203260,15 +203252,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ b.n 30f4d0 │ │ │ │ ldr r2, [pc, #88] @ (30f588 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (30f58c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -203289,37 +203281,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (30f59c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r5, #3 │ │ │ │ bl 28d582 │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 30f604 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203329,15 +203321,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f5ee │ │ │ │ ldr r1, [pc, #52] @ (30f610 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203350,19 +203342,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3cc │ │ │ │ nop │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203376,15 +203368,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f666 │ │ │ │ ldr r1, [pc, #52] @ (30f688 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203397,19 +203389,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3cc │ │ │ │ nop │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203423,15 +203415,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f6de │ │ │ │ ldr r1, [pc, #52] @ (30f700 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203444,19 +203436,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3cc │ │ │ │ nop │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #100 @ 0x64 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r7, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r4, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -203497,15 +203489,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30f774 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ @@ -203604,15 +203596,15 @@ │ │ │ │ ldr.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r5, [r3, #948] @ 0x3b4 │ │ │ │ tst r2, r1 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ beq.n 30f7da │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 30f7da │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r2, 30f8e0 │ │ │ │ mov r1, r5 │ │ │ │ bl 31165c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -203678,22 +203670,22 @@ │ │ │ │ ldr r2, [pc, #72] @ (30f9a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (30f9a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (30f9a8 ) │ │ │ │ ldr r1, [pc, #64] @ (30f9ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (30f9b0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -203701,19 +203693,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #320] @ (30fae4 ) │ │ │ │ + ldr r0, [pc, #672] @ (30fc44 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r1, r7, #1 │ │ │ │ @@ -203728,24 +203720,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (30fa70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #148] @ (30fa74 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #148] @ (30fa78 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r6 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #96] @ 30fa60 │ │ │ │ ldr r2, [pc, #120] @ (30fa7c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -203770,46 +203762,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (30fa8c ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add.w r3, r4, #960 @ 0x3c0 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 732c54 │ │ │ │ + bl 732b9c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #188 @ 0xbc │ │ │ │ + movs r3, #20 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf6f20059 │ │ │ │ - @ instruction: 0xf7060059 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movw r0, #43097 @ 0xa859 │ │ │ │ + @ instruction: 0xf65e0059 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 30fad0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203817,27 +203809,27 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #44] @ (30fad8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #28] @ (30fadc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 311584 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #16 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 30fb34 │ │ │ │ @@ -203846,34 +203838,34 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #64] @ (30fb3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ strd r3, r3, [r0, #924] @ 0x39c │ │ │ │ strd r3, r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r0, #7 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -203983,15 +203975,15 @@ │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ str.w ip, [r4, #932] @ 0x3a4 │ │ │ │ tst.w ip, r3 │ │ │ │ beq.w 30fb7a │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204006,15 +203998,15 @@ │ │ │ │ movt r0, #2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [r4, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31176c │ │ │ │ tst.w ip, #128 @ 0x80 │ │ │ │ beq.n 30fd26 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -204033,15 +204025,15 @@ │ │ │ │ movne r0, r3 │ │ │ │ str.w ip, [r4, #924] @ 0x39c │ │ │ │ b.n 30fcfc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30fd58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r2, [r7, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -204050,15 +204042,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (30fdf0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r4, [pc, #108] @ (30fdf4 ) │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ beq.n 30fda6 │ │ │ │ bhi.n 30fdba │ │ │ │ @@ -204085,33 +204077,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 30fda6 │ │ │ │ ldr r0, [pc, #40] @ (30fe00 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 30fda6 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.n 30fdca │ │ │ │ b.n 30fda6 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r1, r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r2, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ ite mi │ │ │ │ orrmi.w r3, r3, #32 │ │ │ │ bicpl.w r3, r3, #32 │ │ │ │ @@ -204127,15 +204119,15 @@ │ │ │ │ bicne.w r3, r3, #1 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ tst r3, r1 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 30feac │ │ │ │ sub sp, #20 │ │ │ │ @@ -204143,42 +204135,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30feb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #60] @ (30feb8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #60] @ (30febc ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #40] @ (30fec0 ) │ │ │ │ ldr r1, [pc, #44] @ (30fec4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r5, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, r8 │ │ │ │ + bics r0, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ lsls r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #8] │ │ │ │ lsls r1, r7, #1 │ │ │ │ stc 0, cr0, [r8, #-920]! @ 0xfffffc68 │ │ │ │ @@ -204589,15 +204581,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (310430 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -204606,24 +204598,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (310438 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #96] @ (31043c ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r2, [pc, #96] @ (310440 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #56] @ 310428 │ │ │ │ ldr r2, [pc, #80] @ (310444 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -204641,21 +204633,21 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3365ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldcl 0, cr0, [r6], #356 @ 0x164 │ │ │ │ - stc 0, cr0, [sl, #-356] @ 0xfffffe9c │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + mcrr 0, 5, r0, lr, cr9 │ │ │ │ + stcl 0, cr0, [r2], #-356 @ 0xfffffe9c │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r2, r5] │ │ │ │ lsls r1, r7, #1 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r2, [r2, #1204] @ 0x4b4 │ │ │ │ cbz r2, 31048e │ │ │ │ @@ -204690,15 +204682,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3104f0 ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r1, [pc, #72] @ (3104f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ blx 28aa14 │ │ │ │ mov.w r2, #2688 @ 0xa80 │ │ │ │ movs r3, #11 │ │ │ │ @@ -204707,19 +204699,19 @@ │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movw r2, #8208 @ 0x2010 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28aa10 │ │ │ │ nop │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -204847,15 +204839,15 @@ │ │ │ │ bl 31055c │ │ │ │ b.n 31062c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r3, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r0, r6, r0 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r5, #3 │ │ │ │ │ │ │ │ 00310678 : │ │ │ │ @@ -204878,19 +204870,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3106b8 ) │ │ │ │ ldr r0, [pc, #20] @ (3106bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003106c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -205019,21 +205011,21 @@ │ │ │ │ strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ stc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310854 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -205172,18 +205164,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #22] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r7, #14] │ │ │ │ lsls r3, r5, #3 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ asrs r2, r1, #2 │ │ │ │ ldr.w ip, [r3, #176] @ 0xb0 │ │ │ │ str.w r1, [r3, #168] @ 0xa8 │ │ │ │ @@ -205201,30 +205193,30 @@ │ │ │ │ asrs r3, r3, #4 │ │ │ │ strb.w r3, [r2, #236] @ 0xec │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [pc, #28] @ (310a54 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r1, [r2, #236] @ 0xec │ │ │ │ and.w r1, r1, #31 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ str.w r3, [r2, #232] @ 0xe8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -205370,25 +205362,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 310af2 │ │ │ │ movs r3, #0 │ │ │ │ b.n 310ac4 │ │ │ │ movs r3, #0 │ │ │ │ b.n 310a96 │ │ │ │ nop │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r5, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #500] @ (310e5c ) │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -205569,27 +205561,27 @@ │ │ │ │ ldrb r6, [r6, #28] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #25] │ │ │ │ lsls r3, r5, #3 │ │ │ │ stc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r3, #256] @ 0x100 │ │ │ │ cbnz r2, 310ec6 │ │ │ │ ldr.w ip, [r3, #252] @ 0xfc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 310eea │ │ │ │ @@ -205638,15 +205630,15 @@ │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 310efa │ │ │ │ b.n 310c54 │ │ │ │ ldr r0, [pc, #4] @ (310f24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r6, [r2, r6] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (310f9c ) │ │ │ │ @@ -205656,25 +205648,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (310fa4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #556 @ 0x22c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (310fa8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (310fac ) │ │ │ │ add.w r4, r4, #572 @ 0x23c │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #68] @ (310fb0 ) │ │ │ │ ldr r2, [pc, #68] @ (310fb4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (310fb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #68] @ (310fbc ) │ │ │ │ @@ -205689,24 +205681,24 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + b.w 72b59c │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + strh r2, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ str r6, [r6, r4] │ │ │ │ @@ -205725,33 +205717,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (31101c ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #30 │ │ │ │ add.w ip, ip, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ itt eq │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #168] @ (3110d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -205759,15 +205751,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #168] @ (3110e0 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r7, #588 @ 0x24c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #232] @ 0xe8 │ │ │ │ str.w r5, [r0, #152] @ 0x98 │ │ │ │ bl 310e88 │ │ │ │ @@ -205802,19 +205794,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #10 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #884] @ 311468 │ │ │ │ sub sp, #8 │ │ │ │ @@ -205823,15 +205815,15 @@ │ │ │ │ ldr r1, [pc, #880] @ (311470 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #588 @ 0x24c │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ it gt │ │ │ │ movgt r0, #1 │ │ │ │ bgt.n 31112c │ │ │ │ adds r2, r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -205993,15 +205985,15 @@ │ │ │ │ ldr r2, [pc, #408] @ (31147c ) │ │ │ │ ldr r1, [pc, #412] @ (311480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 311020 │ │ │ │ b.n 31112a │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ strb.w r3, [r0, #220] @ 0xdc │ │ │ │ b.n 31112a │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -206108,27 +206100,27 @@ │ │ │ │ bl 310a58 │ │ │ │ b.n 31112a │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r2, #193] @ 0xc1 │ │ │ │ bl 310a58 │ │ │ │ b.n 31112a │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #16 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (3114f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206138,15 +206130,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r0, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ bl 5032e0 │ │ │ │ cbnz r0, 3114d4 │ │ │ │ add sp, #12 │ │ │ │ @@ -206161,28 +206153,28 @@ │ │ │ │ add.w r5, r5, #596 @ 0x254 │ │ │ │ ldr r1, [pc, #40] @ (311504 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 311020 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -206239,30 +206231,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (3115d0 ) │ │ │ │ add.w r2, ip, #588 @ 0x24c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #44] @ (3115d4 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strd r5, r4, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #5 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003115d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -206496,49 +206488,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (311864 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r6, #1 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r2, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (311874 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ ldr r0, [pc, #704] @ (311b38 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r1, [pc, #8] @ (311884 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ nop │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (31189c ) │ │ │ │ ldr r2, [pc, #20] @ (3118a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (3118a4 ) │ │ │ │ @@ -206546,15 +206538,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r3, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -206566,15 +206558,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (311934 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #92] @ (311938 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -206597,32 +206589,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3118ec │ │ │ │ ldr r0, [pc, #44] @ (311944 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3118ec │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r2, #11] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (3119b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206642,15 +206634,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (3119c4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [pc, #52] @ (3119c0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31196e │ │ │ │ ldr r1, [pc, #44] @ (3119c8 ) │ │ │ │ @@ -206661,27 +206653,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31196e │ │ │ │ ldr r0, [pc, #32] @ (3119cc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ strb r0, [r1, #9] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #84] @ (311a28 ) │ │ │ │ ldr r3, [pc, #88] @ (311a2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 3119ec │ │ │ │ @@ -206702,41 +206694,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (311a34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3119de │ │ │ │ ldr r0, [pc, #48] @ (311a38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #44] @ (311a3c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3119de │ │ │ │ ldr r3, [pc, #28] @ (311a34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3119de │ │ │ │ ldr r0, [pc, #28] @ (311a40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ strb r0, [r2, #7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (311c24 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r6, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 311ad8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206747,15 +206739,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (311ae4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #112] @ (311ae8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 311aac │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -206786,32 +206778,32 @@ │ │ │ │ bpl.n 311a80 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (311af4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 311a80 │ │ │ │ nop │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r5, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -206964,15 +206956,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -207004,31 +206996,31 @@ │ │ │ │ nop │ │ │ │ strb r2, [r2, #2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #23 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + lsls r0, r6, #11 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (311dcc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207037,34 +207029,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (311dd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #128] @ (311dd8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (311ddc ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (311de0 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #96] @ (311de4 ) │ │ │ │ ldr r2, [pc, #96] @ (311de8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (311dec ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -207089,23 +207081,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xe80200e6 │ │ │ │ bics r6, r2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r5, #23 │ │ │ │ @@ -207136,15 +207128,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 311f10 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 311e72 │ │ │ │ @@ -207165,19 +207157,19 @@ │ │ │ │ cbz r1, 311e8a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 311eb8 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 311e5e │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -207186,15 +207178,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 311e96 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr r2, [pc, #108] @ (311f3c ) │ │ │ │ ldr r3, [pc, #96] @ (311f30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -207224,33 +207216,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r0, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (312038 ) │ │ │ │ @@ -207273,31 +207265,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 31200e │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ ldr r0, [pc, #156] @ (312040 ) │ │ │ │ ldr r2, [pc, #156] @ (312044 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (312048 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 312020 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 311fc8 │ │ │ │ @@ -207343,19 +207335,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 311fd6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + movs r4, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -207405,15 +207397,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (312144 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -207423,46 +207415,46 @@ │ │ │ │ ldr r2, [pc, #76] @ (31214c ) │ │ │ │ ldr r1, [pc, #80] @ (312150 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #64] @ (312154 ) │ │ │ │ add r1, pc │ │ │ │ - bl 70fc44 │ │ │ │ + bl 70fb8c │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (312158 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 3120e0 │ │ │ │ ldr r0, [pc, #32] @ (31215c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 3120e0 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vhadd.u32 q8, q2, │ │ │ │ - lsls r6, r0, #5 │ │ │ │ + cdp2 0, 11, cr0, cr12, cr13, {3} │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r4, #5 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r6, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r6, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -207480,47 +207472,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 3121b6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 3121b6 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 312252 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ ldr r0, [pc, #164] @ (312274 ) │ │ │ │ ldr r2, [pc, #168] @ (312278 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (31227c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 31223e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3121f2 │ │ │ │ @@ -207567,19 +207559,17 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 3121c0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r4, #32] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr13, {3} │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + stc2l 0, cr0, [sl, #436]! @ 0x1b4 │ │ │ │ + vshr.u8 q8, , #6 │ │ │ │ + vshr.u32 q8, , #24 │ │ │ │ ldr r0, [r2, #24] │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #144] @ (312328 ) │ │ │ │ @@ -207589,15 +207579,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (312330 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 312334 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 312314 │ │ │ │ ldr r3, [pc, #120] @ (312338 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -207634,25 +207624,24 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 288a2c │ │ │ │ - mrc2 0, 0, r0, cr8, cr9, {2} │ │ │ │ - stc2l 0, cr0, [r2, #436] @ 0x1b4 │ │ │ │ - mcr2 0, 1, r0, cr8, cr9, {2} │ │ │ │ + ldc2l 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ + ldc2 0, cr0, [sl, #-436] @ 0xfffffe4c │ │ │ │ + stc2 0, cr0, [r0, #356] @ 0x164 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, r4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + vqadd.u64 q8, q4, │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (3123f8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #160] @ (3123fc ) │ │ │ │ @@ -207672,24 +207661,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 312160 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 3123ec │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 70cfb8 │ │ │ │ + bl 70cf00 │ │ │ │ cbz r0, 3123ec │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312378 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8906fc │ │ │ │ + bl 890644 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 3123da │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -207716,15 +207705,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 311878 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -207756,15 +207745,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 312670 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 70cfb8 │ │ │ │ + bl 70cf00 │ │ │ │ cbz r0, 3124ca │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3124f2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -207823,28 +207812,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 312614 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ ldr r2, [pc, #376] @ (31269c ) │ │ │ │ ldr r1, [pc, #380] @ (3126a0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 312600 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 312542 │ │ │ │ @@ -207870,27 +207859,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 312634 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ ldr r1, [pc, #268] @ (3126a4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 312626 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 3125b6 │ │ │ │ @@ -207911,15 +207900,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 312488 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -207972,27 +207961,27 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc2 0, cr0, [ip], {109} @ 0x6d │ │ │ │ - stc2 0, cr0, [sl], {109} @ 0x6d │ │ │ │ - stc2l 0, cr0, [r8, #356]! @ 0x164 │ │ │ │ + @ instruction: 0xfb64006d │ │ │ │ + @ instruction: 0xfb62006d │ │ │ │ + stc2l 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ str r6, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r5, #3 │ │ │ │ - stc2 0, cr0, [r4, #-356]! @ 0xfffffe9c │ │ │ │ - stc2l 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ - ldc2l 0, cr0, [r0], {89} @ 0x59 │ │ │ │ - @ instruction: 0xfa06006d │ │ │ │ - @ instruction: 0xfa580059 │ │ │ │ - ldc2l 0, cr0, [r8], #356 @ 0x164 │ │ │ │ + ldc2l 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ + ldc2 0, cr0, [sl], {89} @ 0x59 │ │ │ │ + stc2 0, cr0, [r8], #-356 @ 0xfffffe9c │ │ │ │ + ldr??.w r0, [lr, sp, lsl #2] │ │ │ │ + ldrsh.w r0, [r0, #89] @ 0x59 │ │ │ │ + mrrc2 0, 5, r0, r0, cr9 @ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -208016,15 +208005,15 @@ │ │ │ │ cbz r1, 3126f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 31273c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 312744 │ │ │ │ ldr r3, [pc, #248] @ (312800 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -208091,67 +208080,67 @@ │ │ │ │ b.n 312714 │ │ │ │ ldr r1, [pc, #116] @ (312818 ) │ │ │ │ add r1, pc │ │ │ │ b.n 312752 │ │ │ │ ldr r0, [pc, #112] @ (31281c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 31270e │ │ │ │ bl 502e60 │ │ │ │ b.n 31279c │ │ │ │ ldr r1, [pc, #100] @ (312820 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (312824 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31270e │ │ │ │ ldr r3, [pc, #88] @ (312828 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31275c │ │ │ │ ldr r3, [pc, #36] @ (312800 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31275c │ │ │ │ ldr r0, [pc, #72] @ (31282c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 31275c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - vld4.16 {d0-d3}, [r8 :64], r9 │ │ │ │ + strb.w r0, [r0, #89] @ 0x59 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r0, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh.w r0, [ip, #89] @ 0x59 │ │ │ │ - mrrc2 0, 5, r0, r8, cr9 │ │ │ │ - strh.w r0, [r4, #109] @ 0x6d │ │ │ │ - @ instruction: 0xfbc20059 │ │ │ │ + ldrb.w r0, [r4, r9, lsl #1] │ │ │ │ + @ instruction: 0xfbb00059 │ │ │ │ + @ instruction: 0xf7fc006d │ │ │ │ + @ instruction: 0xfb1a0059 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe20059 │ │ │ │ + @ instruction: 0xfb3a0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (3129e0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #412] @ (3129e4 ) │ │ │ │ @@ -208169,20 +208158,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70cfb8 │ │ │ │ + bl 70cf00 │ │ │ │ cbnz r0, 3128b0 │ │ │ │ ldr r2, [pc, #368] @ (3129f8 ) │ │ │ │ ldr r3, [pc, #356] @ (3129ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -208211,29 +208200,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 312992 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 3128f6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 3129a2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 3128c2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 3128c2 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -208255,15 +208244,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 8906fc │ │ │ │ + bl 890644 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 288a14 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -208278,15 +208267,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 311878 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3128ea │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 312884 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -208304,42 +208293,42 @@ │ │ │ │ ldr r3, [pc, #84] @ (312a0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3128bc │ │ │ │ ldr r0, [pc, #72] @ (312a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3128bc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb.w r0, [ip, sp, lsl #2] │ │ │ │ + @ instruction: 0xf774006d │ │ │ │ str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr.w r0, [r8, r9, lsl #1] │ │ │ │ + @ instruction: 0xf7b00059 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [lr, r9, lsl #1] │ │ │ │ + @ instruction: 0xf7c60059 │ │ │ │ str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa560059 │ │ │ │ + vld1.8 @ instruction: 0xf9ae0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 3130f0 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #1736] @ 3130f4 │ │ │ │ @@ -208409,15 +208398,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 312b12 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 312cd8 │ │ │ │ ldr.w r3, [pc, #1568] @ 313118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 312d5c │ │ │ │ @@ -208461,28 +208450,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 312d52 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ b.n 312b02 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -208564,15 +208553,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 312de0 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 312e06 │ │ │ │ ldr.w r3, [pc, #1168] @ 313118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 312ea6 │ │ │ │ @@ -208620,15 +208609,15 @@ │ │ │ │ bpl.w 312b28 │ │ │ │ mov r0, r1 │ │ │ │ bl 3117b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 31312c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 312b30 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 312d86 │ │ │ │ ldr r3, [pc, #1004] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -208642,27 +208631,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 312d7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312d7c │ │ │ │ ldr r0, [pc, #1000] @ (313134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312d7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 312b76 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (313138 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312b02 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 312d86 │ │ │ │ ldr r3, [pc, #932] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208670,41 +208659,41 @@ │ │ │ │ bmi.n 312e5a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 312b56 │ │ │ │ ldr r0, [pc, #948] @ (31313c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 312c94 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 312e48 │ │ │ │ ldr r3, [pc, #880] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 312c94 │ │ │ │ ldr r1, [pc, #908] @ (313140 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (313144 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312c94 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 312c48 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312c42 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -208726,41 +208715,41 @@ │ │ │ │ bl 312050 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 312b56 │ │ │ │ ldr r7, [pc, #808] @ (313148 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [pc, #804] @ (31314c ) │ │ │ │ ldr r2, [pc, #804] @ (313150 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (313154 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 70fc44 │ │ │ │ + bl 70fb8c │ │ │ │ b.n 312c94 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312bbc │ │ │ │ ldr r0, [pc, #776] @ (313158 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 312d36 │ │ │ │ ldr r0, [pc, #768] @ (31315c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312d7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312f08 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312f02 │ │ │ │ @@ -208789,45 +208778,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (313168 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (31316c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312c94 │ │ │ │ ldr r3, [pc, #688] @ (313170 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312e0e │ │ │ │ ldr r3, [pc, #592] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 312e0e │ │ │ │ ldr r0, [pc, #672] @ (313174 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 312e0e │ │ │ │ ldr r3, [pc, #664] @ (313178 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312bc4 │ │ │ │ ldr r3, [pc, #556] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 312bc4 │ │ │ │ ldr r0, [pc, #644] @ (31317c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312bc4 │ │ │ │ ldr r7, [pc, #636] @ (313180 ) │ │ │ │ add r7, pc │ │ │ │ b.n 312e76 │ │ │ │ ldr r3, [pc, #632] @ (313184 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -208838,15 +208827,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 312e6a │ │ │ │ ldr r0, [pc, #616] @ (313188 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 312e6a │ │ │ │ ldr r2, [pc, #608] @ (31318c ) │ │ │ │ ldr r3, [pc, #456] @ (3130f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -208874,45 +208863,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 312fa8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 312fb6 │ │ │ │ ldr r3, [pc, #396] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3130ac │ │ │ │ ldr r1, [pc, #504] @ (313190 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (313194 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3130ac │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8906fc │ │ │ │ + bl 890644 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 313094 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 288be8 │ │ │ │ @@ -208971,28 +208960,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ b.n 312b56 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8906fc │ │ │ │ + bl 890644 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (31319c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 288d58 │ │ │ │ b.n 312b56 │ │ │ │ @@ -209004,87 +208993,87 @@ │ │ │ │ ldr r3, [pc, #76] @ (313118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31300a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31300a │ │ │ │ ldr r0, [pc, #196] @ (3131a4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 3130ae │ │ │ │ nop │ │ │ │ str r6, [r6, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - subs r0, r4, #1 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rsbs r0, sl, #15532032 @ 0xed0000 │ │ │ │ - @ instruction: 0xf7d40059 │ │ │ │ - @ instruction: 0xf7b20059 │ │ │ │ - rsb r0, r8, #15532032 @ 0xed0000 │ │ │ │ + @ instruction: 0xf532006d │ │ │ │ + @ instruction: 0xf72c0059 │ │ │ │ + @ instruction: 0xf70a0059 │ │ │ │ + @ instruction: 0xf520006d │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r5, r3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73c0059 │ │ │ │ + @ instruction: 0xf6940059 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r2, r9, lsl #1] │ │ │ │ - @ instruction: 0xf6200059 │ │ │ │ - ldrsb.w r0, [r0, r9, lsl #1] │ │ │ │ - subw r0, ip, #109 @ 0x6d │ │ │ │ - rsb r0, r6, #14221312 @ 0xd90000 │ │ │ │ - @ instruction: 0xf7ba0059 │ │ │ │ - @ instruction: 0xf236006d │ │ │ │ - ands.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ - bics.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ - @ instruction: 0xf7d40059 │ │ │ │ - @ instruction: 0xf62c0059 │ │ │ │ + str??.w r0, [sl, r9, lsl #1] │ │ │ │ + sbcs.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ + str??.w r0, [r8, r9, lsl #1] │ │ │ │ + addw r0, r4, #109 @ 0x6d │ │ │ │ + adds.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf7120059 │ │ │ │ + @ instruction: 0xf18e006d │ │ │ │ + @ instruction: 0xf3720059 │ │ │ │ + usat r0, #25, lr, lsl #1 │ │ │ │ + @ instruction: 0xf72c0059 │ │ │ │ + @ instruction: 0xf5840059 │ │ │ │ bl 3ed162 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs.w r0, r6, #109 @ 0x6d │ │ │ │ - @ instruction: 0xf4d00059 │ │ │ │ + add.w r0, lr, #109 @ 0x6d │ │ │ │ + bic.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6640059 │ │ │ │ + subs.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6940059 │ │ │ │ + @ instruction: 0xf5ec0059 │ │ │ │ bl 56d182 │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6d40059 │ │ │ │ + @ instruction: 0xf62c0059 │ │ │ │ ldrb r0, [r7, r1] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - @ instruction: 0xf0ca006d │ │ │ │ - @ instruction: 0xf3e40059 │ │ │ │ - add.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ - ands.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + bic.w r0, r2, #109 @ 0x6d │ │ │ │ + @ instruction: 0xf33c0059 │ │ │ │ + orrs.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + bfi r0, lr, #1, #25 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #26, r2, asr #1 │ │ │ │ + @ instruction: 0xf27a0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (313350 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #404] @ (313354 ) │ │ │ │ @@ -209092,25 +209081,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (313358 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #388] @ (31335c ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (313360 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r9, [pc, #372] @ 313364 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 535c64 │ │ │ │ ldr r3, [pc, #360] @ (313368 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -209164,15 +209153,15 @@ │ │ │ │ bl 311878 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 313300 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 313312 │ │ │ │ mov r0, r8 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -209185,27 +209174,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 50334c │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70f150 │ │ │ │ + b.w 70f098 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 501498 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 31328a │ │ │ │ @@ -209226,37 +209215,37 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31320c │ │ │ │ ldr r0, [pc, #64] @ (313384 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31320c │ │ │ │ nop │ │ │ │ - cdp 0, 10, cr0, cr2, cr13, {3} │ │ │ │ - eor.w r0, r4, #89 @ 0x59 │ │ │ │ - @ instruction: 0xf0a20059 │ │ │ │ - mrc 0, 6, r0, cr10, cr9, {2} │ │ │ │ - mcr 0, 7, r0, cr12, cr9, {2} │ │ │ │ + ldcl 0, cr0, [sl, #436]! @ 0x1b4 │ │ │ │ + vshr.s16 q8, , #4 │ │ │ │ + vshr.s32 q8, , #6 │ │ │ │ + mrc 0, 1, r0, cr2, cr9, {2} │ │ │ │ + mcr 0, 2, r0, cr4, cr9, {2} │ │ │ │ ldr r6, [r4, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf37a0059 │ │ │ │ + @ instruction: 0xf2d20059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209283,25 +209272,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #656] @ (313678 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (31367c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (313680 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -209344,51 +209333,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 288be8 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70f1a8 │ │ │ │ + bl 70f0f0 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (31368c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ ldr r2, [pc, #460] @ (313690 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ ldr r2, [pc, #448] @ (313694 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ ldr r2, [pc, #436] @ (313698 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -209417,33 +209406,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r8 │ │ │ │ bl 3131a8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 3135a2 │ │ │ │ ldr r3, [pc, #296] @ (3136a8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (3136ac ) │ │ │ │ ldr r1, [pc, #300] @ (3136b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #272] @ (3136b4 ) │ │ │ │ ldr r3, [pc, #192] @ (313668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -209463,104 +209452,104 @@ │ │ │ │ ldr r1, [pc, #236] @ (3136c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 31359a │ │ │ │ ldr r3, [pc, #212] @ (3136c4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (3136c8 ) │ │ │ │ ldr r1, [pc, #216] @ (3136cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 31359a │ │ │ │ ldr r3, [pc, #192] @ (3136d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 313418 │ │ │ │ ldr r3, [pc, #184] @ (3136d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 313418 │ │ │ │ ldr r0, [pc, #172] @ (3136d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 313418 │ │ │ │ ldr r1, [pc, #164] @ (3136dc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (3136e0 ) │ │ │ │ ldr r3, [pc, #168] @ (3136e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (3136e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 31356c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r7, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (313934 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0], #436 @ 0x1b4 │ │ │ │ - stc 0, cr0, [ip, #-356] @ 0xfffffe9c │ │ │ │ - ldcl 0, cr0, [r2], #356 @ 0x164 │ │ │ │ - mrc 0, 2, r0, cr12, cr9, {2} │ │ │ │ - mrc 0, 3, r0, cr10, cr9, {2} │ │ │ │ + stc 0, cr0, [r8], {109} @ 0x6d │ │ │ │ + stcl 0, cr0, [r4], #-356 @ 0xfffffe9c │ │ │ │ + mcrr 0, 5, r0, sl, cr9 │ │ │ │ + ldc 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ + ldcl 0, cr0, [r2, #356] @ 0x164 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #26, ip, asr #1 │ │ │ │ + @ instruction: 0xf2840059 │ │ │ │ b.n 31317e │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 312f8a │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r0, sp, asr #1 │ │ │ │ - @ instruction: 0xf2260059 │ │ │ │ - adcs.w r0, r6, r9, lsr #1 │ │ │ │ - @ instruction: 0xeae0006d │ │ │ │ - rsb r0, r2, #89 @ 0x59 │ │ │ │ - @ instruction: 0xeb280059 │ │ │ │ + orn r0, r8, sp, asr #1 │ │ │ │ + sbcs.w r0, lr, #89 @ 0x59 │ │ │ │ + @ instruction: 0xeaae0059 │ │ │ │ + bics.w r0, r8, sp, asr #1 │ │ │ │ + adds.w r0, sl, #89 @ 0x59 │ │ │ │ + eor.w r0, r0, r9, lsr #1 │ │ │ │ strb r6, [r7, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - eors.w r0, r0, sp, asr #1 │ │ │ │ - @ instruction: 0xf1360059 │ │ │ │ - @ instruction: 0xead80059 │ │ │ │ - orns r0, r0, sp, asr #1 │ │ │ │ - @ instruction: 0xf1320059 │ │ │ │ - @ instruction: 0xeab80059 │ │ │ │ + strd r0, r0, [r8, #436]! @ 0x1b4 │ │ │ │ + eor.w r0, lr, #89 @ 0x59 │ │ │ │ + bics.w r0, r0, r9, lsr #1 │ │ │ │ + strd r0, r0, [r8, #436] @ 0x1b4 │ │ │ │ + eor.w r0, sl, #89 @ 0x59 │ │ │ │ + ands.w r0, r0, r9, lsr #1 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0bc0059 │ │ │ │ - orn r0, ip, r9, lsr #1 │ │ │ │ - sbcs.w r0, sl, #89 @ 0x59 │ │ │ │ - ands.w r0, lr, sp, asr #1 │ │ │ │ - orn r0, r8, r9, lsr #1 │ │ │ │ + ands.w r0, r4, #89 @ 0x59 │ │ │ │ + strd r0, r0, [r4, #356] @ 0x164 │ │ │ │ + @ instruction: 0xf0d20059 │ │ │ │ + ldrd r0, r0, [r6, #-436]! @ 0x1b4 │ │ │ │ + strd r0, r0, [r0, #356] @ 0x164 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (3137b8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #184] @ (3137bc ) │ │ │ │ @@ -209570,35 +209559,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (3137c4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #168] @ (3137c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 313796 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cfb8 │ │ │ │ + bl 70cf00 │ │ │ │ cbnz r0, 313748 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 31378a │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 288a14 │ │ │ │ mov r3, r0 │ │ │ │ @@ -209608,15 +209597,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31375a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 312a14 │ │ │ │ @@ -209630,28 +209619,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31372a │ │ │ │ ldr r0, [pc, #40] @ (3137d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31372a │ │ │ │ - ldrd r0, r0, [lr, #-436] @ 0x1b4 │ │ │ │ - @ instruction: 0xe9a60059 │ │ │ │ - @ instruction: 0xe9ba0059 │ │ │ │ + ldmia.w r6!, {r0, r2, r3, r5, r6} │ │ │ │ + ldrd r0, r0, [lr], #356 @ 0x164 │ │ │ │ + ldmdb r2, {r0, r3, r4, r6} │ │ │ │ strb r4, [r0, r2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, #89 @ 0x59 │ │ │ │ + vshr.s16 q0, , #12 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (313968 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #380] @ (31396c ) │ │ │ │ @@ -209669,20 +209658,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 70cfb8 │ │ │ │ + bl 70cf00 │ │ │ │ cbnz r0, 313858 │ │ │ │ ldr r2, [pc, #336] @ (313980 ) │ │ │ │ ldr r3, [pc, #324] @ (313974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -209711,29 +209700,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 313928 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 31389e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 313920 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 31386a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 31386a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -209754,15 +209743,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 8906fc │ │ │ │ + bl 890644 │ │ │ │ adds r0, #24 │ │ │ │ blx 288a14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 313960 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -209793,41 +209782,42 @@ │ │ │ │ ldr r3, [pc, #76] @ (313994 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313864 │ │ │ │ ldr r0, [pc, #68] @ (313998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 313864 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrd r0, r0, [r4], #-436 @ 0x1b4 │ │ │ │ + b.n 313904 │ │ │ │ + lsls r5, r5, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia.w r0!, {r0, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8080059 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c60059 │ │ │ │ + @ instruction: 0xe81e0059 │ │ │ │ strh r4, [r2, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strh r4, [r6, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 6, r0, cr10, cr9, {2} │ │ │ │ + mrc 0, 1, r0, cr2, cr9, {2} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (3139c8 ) │ │ │ │ add r0, pc │ │ │ │ bl 4e33a4 │ │ │ │ @@ -209840,72 +209830,72 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 309398 │ │ │ │ nop │ │ │ │ cmp r0, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 5, r0, cr10, cr9, {2} │ │ │ │ - bmi.n 313978 │ │ │ │ + mrc 0, 0, r0, cr2, cr9, {2} │ │ │ │ + bmi.n 313a28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (313a8c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (313a90 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 313a78 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (313a94 ) │ │ │ │ ldr r2, [pc, #144] @ (313a98 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (313a9c ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #132] @ (313aa0 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #108] @ (313aa4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 72b23c │ │ │ │ + bl 72b184 │ │ │ │ ldr r1, [pc, #100] @ (313aa8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #88] @ (313aac ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -209915,33 +209905,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (313ab4 ) │ │ │ │ ldr r0, [pc, #56] @ (313ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mrc 0, 4, r0, cr8, cr9, {2} │ │ │ │ + ldcl 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ str r6, [r5, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrd r0, r0, [r4], #-436 @ 0x1b4 │ │ │ │ - mcr 0, 4, r0, cr12, cr9, {2} │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + b.n 313a30 │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + stcl 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (313d80 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 313aac │ │ │ │ + b.n 31395c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mrc 0, 0, r0, cr10, cr9, {2} │ │ │ │ - str r4, [r7, r6] │ │ │ │ + ldcl 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (313b54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209950,41 +209941,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (313b5c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (313b60 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (313b64 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #100] @ (313b68 ) │ │ │ │ ldr r1, [pc, #104] @ (313b6c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #88] @ (313b70 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #80] @ (313b74 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (313b78 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -209996,29 +209987,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 313aa8 │ │ │ │ + b.n 313958 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r5, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #356] @ 0x164 │ │ │ │ - stcl 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + ldc 0, cr0, [lr, #-356] @ 0xfffffe9c │ │ │ │ + ldc 0, cr0, [ip, #-356]! @ 0xfffffe9c │ │ │ │ + cbnz r2, 313bda │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #584] @ (313db8 ) │ │ │ │ + ldr r4, [pc, #936] @ (313f18 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + stc 0, cr0, [sl], #356 @ 0x164 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 313bc4 │ │ │ │ @@ -210028,29 +210019,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (313bcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #36] @ (313bd0 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 70f158 │ │ │ │ - b.n 313994 │ │ │ │ + b.w 70f0a0 │ │ │ │ + b.n 313844 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stc 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ - stcl 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - b.n 313608 │ │ │ │ + mrrc 0, 5, r0, r8, cr9 │ │ │ │ + mcrr 0, 5, r0, r2, cr9 │ │ │ │ + b.n 3134b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (313c54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -210060,56 +210051,56 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #92] @ (313c60 ) │ │ │ │ ldr r1, [pc, #96] @ (313c64 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (313c68 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c50c │ │ │ │ + b.w 72c454 │ │ │ │ nop │ │ │ │ - b.n 313978 │ │ │ │ + b.n 313828 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stc 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - ldc 0, cr0, [r2], {89} @ 0x59 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + stc 0, cr0, [r2], {89} @ 0x59 │ │ │ │ + @ instruction: 0xebea0059 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, r0] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00313c6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -210149,15 +210140,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4f54 │ │ │ │ + bl 7e4e9c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 313e2e │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 313de8 │ │ │ │ @@ -210167,15 +210158,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 313e5e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 77fb34 │ │ │ │ + bl 77fa7c │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 313ca4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -210205,69 +210196,69 @@ │ │ │ │ beq.n 313ca4 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 7e2528 │ │ │ │ + bl 7e2470 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 313da6 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 313d3c │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7e50c8 │ │ │ │ + bl 7e5010 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 313d3c │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 72cf84 │ │ │ │ + bl 72cecc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #184] @ (313e80 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (313e84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (313e88 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 313caa │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 72cf84 │ │ │ │ + bl 72cecc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ ldr r3, [pc, #132] @ (313e8c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (313e90 ) │ │ │ │ ldr r3, [pc, #128] @ (313e94 ) │ │ │ │ @@ -210277,34 +210268,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 313caa │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (313e98 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (313e9c ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (313ea0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 313caa │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (313ea4 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (313ea8 ) │ │ │ │ ldr r0, [pc, #68] @ (313eac ) │ │ │ │ add r3, pc │ │ │ │ @@ -210315,30 +210306,30 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #112] @ (313eec ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r6, [pc, #960] @ (314240 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - rsbs r0, r0, r9, lsr #1 │ │ │ │ - @ instruction: 0xeb220059 │ │ │ │ - b.n 3138a0 │ │ │ │ + @ instruction: 0xeb280059 │ │ │ │ + orns r0, sl, r9, lsr #1 │ │ │ │ + b.n 313750 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xeb240059 │ │ │ │ - @ instruction: 0xeae00059 │ │ │ │ - b.n 313830 │ │ │ │ + orns r0, ip, r9, lsr #1 │ │ │ │ + bics.w r0, r8, r9, lsr #1 │ │ │ │ + b.n 3136e0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xeac80059 │ │ │ │ - @ instruction: 0xeaa80059 │ │ │ │ - b.n 3137c8 │ │ │ │ + bic.w r0, r0, r9, lsr #1 │ │ │ │ + and.w r0, r0, r9, lsr #1 │ │ │ │ + b.n 314678 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 3137a4 │ │ │ │ + b.n 314654 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - eor.w r0, ip, r9, lsr #1 │ │ │ │ - add.w r0, ip, r9, lsr #1 │ │ │ │ + strd r0, r0, [r4, #356]! @ 0x164 │ │ │ │ + orn r0, r4, r9, lsr #1 │ │ │ │ │ │ │ │ 00313eb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #492] @ (3140ac ) │ │ │ │ @@ -210367,29 +210358,29 @@ │ │ │ │ cbnz r5, 313ef8 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 313f80 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 313fb8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 31403c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 31405c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 313f30 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 314076 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (3140b4 ) │ │ │ │ ldr r3, [pc, #376] @ (3140b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -210405,15 +210396,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3140a6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7828b8 │ │ │ │ + bl 782800 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31402c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 313ef8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 313ef2 │ │ │ │ @@ -210427,46 +210418,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (3140c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ b.n 313f32 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 313ef8 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 313f08 │ │ │ │ ldr r3, [pc, #264] @ (3140c4 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (3140c8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (3140cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 313f98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7828b8 │ │ │ │ + bl 782800 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 77fb34 │ │ │ │ + bl 77fa7c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 31401e │ │ │ │ cbnz r5, 313ff2 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 31409a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -210509,39 +210500,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (3140d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 313f98 │ │ │ │ ldr r3, [pc, #124] @ (3140dc ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (3140e0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (3140e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 313f98 │ │ │ │ ldr r3, [pc, #112] @ (3140e8 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (3140ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3140f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 313f98 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 313ff2 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -210551,34 +210542,37 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #888] @ (314428 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #440] @ (314270 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - b.n 314770 │ │ │ │ + b.n 314620 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bics.w r0, ip, r9, lsr #1 │ │ │ │ - strd r0, r0, [r4, #-356]! @ 0x164 │ │ │ │ - b.n 31470c │ │ │ │ + @ instruction: 0xe9940059 │ │ │ │ + ldmia.w ip!, {r0, r3, r4, r6} │ │ │ │ + b.n 3145bc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bics.w r0, ip, r9, lsr #1 │ │ │ │ - stmdb ip!, {r0, r3, r4, r6} │ │ │ │ - b.n 31460c │ │ │ │ + @ instruction: 0xe9940059 │ │ │ │ + stmia.w r4, {r0, r3, r4, r6} │ │ │ │ + b.n 3144bc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strd r0, r0, [lr, #356]! @ 0x164 │ │ │ │ - stmia.w r6!, {r0, r3, r4, r6} │ │ │ │ - b.n 3145dc │ │ │ │ + strd r0, r0, [r6, #-356] @ 0x164 │ │ │ │ + b.n 3140d8 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 31448c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - and.w r0, r0, r9, lsr #1 │ │ │ │ - stmia.w r8, {r0, r3, r4, r6} │ │ │ │ - b.n 3145b4 │ │ │ │ + ldrd r0, r0, [r8, #-356] @ 0x164 │ │ │ │ + b.n 3140a8 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 314464 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ands.w r0, lr, r9, lsr #1 │ │ │ │ - strd r0, r0, [lr], #-356 @ 0x164 │ │ │ │ + ldrd r0, r0, [r6, #-356]! @ 0x164 │ │ │ │ + b.n 314080 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003140f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210600,47 +210594,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 77fef4 │ │ │ │ + bl 77fe3c │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 31419a │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 314158 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 314158 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3141ce │ │ │ │ mov r0, r6 │ │ │ │ - bl 78143c │ │ │ │ + bl 781384 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 3141be │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3141ae │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 781444 │ │ │ │ + bl 78138c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7811fc │ │ │ │ + bl 781144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 77a620 │ │ │ │ + bl 77a568 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210652,22 +210646,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 781258 │ │ │ │ + bl 7811a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 314164 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 781258 │ │ │ │ + bl 7811a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 31415e │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ │ │ │ │ 003141d4 : │ │ │ │ @@ -210720,28 +210714,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (3142e4 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 31426e │ │ │ │ ldr r3, [pc, #148] @ (3142e8 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (3142ec ) │ │ │ │ ldr r1, [pc, #148] @ (3142f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210777,31 +210771,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 31426e │ │ │ │ nop │ │ │ │ - b.n 314430 │ │ │ │ + b.n 3142e0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xe8de0059 │ │ │ │ - b.n 314048 │ │ │ │ + @ instruction: 0xe8360059 │ │ │ │ + b.n 313ef8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3143fc │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia.w r2, {r0, r3, r4, r6} │ │ │ │ - b.n 314018 │ │ │ │ + b.n 3142a4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 313ec8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 314334 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xe8380059 │ │ │ │ - b.n 313f50 │ │ │ │ + b.n 31421c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 313e00 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00314300 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 3143e2 │ │ │ │ @@ -210978,25 +210974,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28aa14 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7e50c8 │ │ │ │ + bl 7e5010 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 314590 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 314590 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -211011,15 +211007,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 31458a │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 3145be │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 314560 │ │ │ │ @@ -211062,15 +211058,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3145da │ │ │ │ ldr r0, [pc, #44] @ (314624 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3145da │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r4 │ │ │ │ @@ -211079,15 +211075,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3140b0 │ │ │ │ + b.n 313f60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00314628 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -211108,15 +211104,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 78292c │ │ │ │ + bl 782874 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3146f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -211166,15 +211162,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (314884 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31468e │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 3144d8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -211189,15 +211185,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 31467e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -211245,15 +211241,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 314680 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -211313,15 +211309,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314198 │ │ │ │ + b.n 315048 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00314888 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -211342,15 +211338,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (3148c8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ adds r4, r4, r4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -211370,15 +211366,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e55bc │ │ │ │ + bl 7e5504 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 314930 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211387,17 +211383,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 289104 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (314948 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87ac2c │ │ │ │ + b.w 87ab74 │ │ │ │ nop │ │ │ │ - b.n 314e18 │ │ │ │ + b.n 314cc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (3149ac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -211425,53 +211421,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314976 │ │ │ │ ldr r0, [pc, #28] @ (3149bc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 314976 │ │ │ │ nop │ │ │ │ tst r4, r7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314df4 │ │ │ │ + b.n 314ca4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (314a24 ) │ │ │ │ ldr r2, [pc, #84] @ (314a28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (314a2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #72] @ (314a30 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #68] @ (314a34 ) │ │ │ │ ldr r1, [pc, #68] @ (314a38 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #56] @ (314a3c ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -211479,18 +211475,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bls.n 314b00 │ │ │ │ + bhi.n 3149b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr.w r0, [r2, #88] @ 0x58 │ │ │ │ - mov r6, r9 │ │ │ │ + strh.w r0, [sl, r8, lsl #1] │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r4, pc} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -211660,15 +211656,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (314c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 314b3e │ │ │ │ ldr r0, [pc, #92] @ (314c44 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314afc │ │ │ │ ldr r0, [pc, #72] @ (314c3c ) │ │ │ │ @@ -211681,38 +211677,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (314c48 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 314afc │ │ │ │ lsrs r6, r7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 314b8c │ │ │ │ + bvc.n 314c3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 314ea0 │ │ │ │ + b.n 314d50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 314b68 │ │ │ │ + bvs.n 314c18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 314e7c │ │ │ │ + b.n 314d2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314da4 │ │ │ │ + b.n 314c54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314c8c │ │ │ │ + svc 120 @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -211741,15 +211737,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 314d26 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 314f06 │ │ │ │ @@ -211769,15 +211765,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (314fac ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 52580c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 314d40 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #692] @ (314fb0 ) │ │ │ │ ldr r3, [pc, #668] @ (314f9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -211795,46 +211791,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (314fb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 314cf2 │ │ │ │ mov r0, r9 │ │ │ │ bl 523f84 │ │ │ │ ldr r2, [pc, #628] @ (314fbc ) │ │ │ │ ldr r1, [pc, #628] @ (314fc0 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33665c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314f3a │ │ │ │ - bl 78133c │ │ │ │ + bl 781284 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314f5a │ │ │ │ vldr d7, [pc, #508] @ 314f88 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77fef4 │ │ │ │ + bl 77fe3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 314cf2 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 314dba │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -211850,29 +211846,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 314f54 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 314f40 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -211932,43 +211928,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 28b464 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 314cfa │ │ │ │ ldr r2, [pc, #188] @ (314fc4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (314fc8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 314cf2 │ │ │ │ ldr r2, [pc, #168] @ (314fcc ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (314fd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 314cf2 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 314dba │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 314e14 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 314df4 │ │ │ │ @@ -211981,15 +211977,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (314fdc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 55fe78 │ │ │ │ b.n 314cf2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -212000,44 +211996,44 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (315268 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #50 @ 0x32 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 314f3c │ │ │ │ + bvs.n 314fec │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 31509c │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 315044 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r1, r7, #1 │ │ │ │ subs r6, #166 @ 0xa6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - svc 252 @ 0xfc │ │ │ │ + svc 84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 224 @ 0xe0 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #456 @ (adr r3, 315188 ) │ │ │ │ + add r2, pc, #808 @ (adr r2, 3152e8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #544 @ (adr r3, 3151e4 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 315344 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + ble.n 314f18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #0 │ │ │ │ + ble.n 31507c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + ble.n 314f4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 314fa0 │ │ │ │ + ble.n 315050 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 314f8c │ │ │ │ + bcc.n 31503c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sbfx r0, r0, #1, #25 │ │ │ │ - lsls r4, r7 │ │ │ │ + @ instruction: 0xf2980058 │ │ │ │ + ands r4, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 3150d0 │ │ │ │ @@ -212095,15 +212091,15 @@ │ │ │ │ bpl.n 31503c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (3150e0 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31503c │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 315030 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -212137,23 +212133,23 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 315144 │ │ │ │ + bgt.n 314ff4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 315018 │ │ │ │ + bne.n 3150c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bgt.n 31512c │ │ │ │ + blt.n 3151dc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 314ff4 │ │ │ │ + bne.n 3150a4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bgt.n 315108 │ │ │ │ + blt.n 3151b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (315180 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212163,15 +212159,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (31518c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #112] @ (315190 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31515e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -212200,31 +212196,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 315128 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (31519c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315128 │ │ │ │ - bcs.n 3151f4 │ │ │ │ + bne.n 3150a4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - blt.n 315130 │ │ │ │ + blt.n 3151e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 315168 │ │ │ │ + blt.n 315218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #140 @ 0x8c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 315290 │ │ │ │ + blt.n 315140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -212283,15 +212279,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3153b8 │ │ │ │ ldr.w r0, [pc, #1652] @ 3158d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153ac │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 31536a │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3156a2 │ │ │ │ @@ -212407,15 +212403,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 3158e0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315354 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 31573e │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -212580,15 +212576,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31558a │ │ │ │ ldr r0, [pc, #760] @ (3158e8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 31558a │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 3153fa │ │ │ │ mov ip, r2 │ │ │ │ ble.w 3153fa │ │ │ │ @@ -212725,15 +212721,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3153b8 │ │ │ │ ldr r0, [pc, #372] @ (3158f0 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153ac │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (3158cc ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -212748,15 +212744,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 315484 │ │ │ │ ldr r0, [pc, #320] @ (3158f8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315484 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 31533c │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 3153fa │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -212775,15 +212771,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3153b8 │ │ │ │ ldr r0, [pc, #252] @ (315900 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153ac │ │ │ │ ldr r3, [pc, #232] @ (3158fc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -212792,15 +212788,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31558a │ │ │ │ ldr r0, [pc, #212] @ (315904 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 31558a │ │ │ │ ldr r0, [pc, #168] @ (3158ec ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -212810,15 +212806,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3154d2 │ │ │ │ ldr r0, [pc, #172] @ (315908 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3154d2 │ │ │ │ ldr r2, [pc, #100] @ (3158cc ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 3153ac │ │ │ │ @@ -212832,70 +212828,70 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 315386 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (315910 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 315386 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 3153f4 │ │ │ │ ldr r0, [pc, #96] @ (315914 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153ac │ │ │ │ nop │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 315894 │ │ │ │ + blt.n 315944 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31582c │ │ │ │ + bge.n 3158dc │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 315850 │ │ │ │ + bhi.n 315900 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 315940 │ │ │ │ + bvs.n 3159f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3159b0 │ │ │ │ + bvs.n 315860 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #112] @ (315970 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3159c8 │ │ │ │ + bpl.n 315878 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 315978 │ │ │ │ + bpl.n 315828 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 3159f8 │ │ │ │ + bpl.n 3158a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3159f4 │ │ │ │ + bmi.n 3158a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 315954 │ │ │ │ + bpl.n 315a04 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213036,15 +213032,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 31620c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 315976 │ │ │ │ b.n 315984 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 315c64 │ │ │ │ @@ -213121,15 +213117,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 315b16 │ │ │ │ ldr.w r2, [pc, #1592] @ 316214 │ │ │ │ ldr.w r0, [pc, #1592] @ 316218 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b16 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 315dd0 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -213157,15 +213153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3159f4 │ │ │ │ ldr.w r2, [pc, #1480] @ 31621c │ │ │ │ ldr.w r0, [pc, #1480] @ 316220 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3159f4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 316042 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -213190,15 +213186,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 316204 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3159e0 │ │ │ │ ldr.w r0, [pc, #1388] @ 31622c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3159e0 │ │ │ │ ldr.w r2, [pc, #1336] @ 316204 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -213224,15 +213220,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 315ca0 │ │ │ │ ldr.w r2, [pc, #1296] @ 316230 │ │ │ │ ldr.w r0, [pc, #1296] @ 316234 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159da │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 315dbc │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 315dbc │ │ │ │ @@ -213252,15 +213248,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 315ca0 │ │ │ │ ldr.w r2, [pc, #1220] @ 316238 │ │ │ │ ldr.w r0, [pc, #1220] @ 31623c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159da │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 3159c4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -213317,15 +213313,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 316244 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3159d2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315b16 │ │ │ │ ldr r3, [pc, #948] @ (316210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -213337,15 +213333,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 315b16 │ │ │ │ ldr r2, [pc, #980] @ (316248 ) │ │ │ │ ldr r0, [pc, #984] @ (31624c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b16 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 316070 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -213388,15 +213384,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 315ca0 │ │ │ │ ldr r2, [pc, #832] @ (316250 ) │ │ │ │ ldr r0, [pc, #836] @ (316254 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159da │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -213436,15 +213432,15 @@ │ │ │ │ beq.w 315cdc │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 315cdc │ │ │ │ ldr r0, [pc, #712] @ (316258 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315cdc │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 28aa14 │ │ │ │ @@ -213463,15 +213459,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 315b6e │ │ │ │ ldr r0, [pc, #644] @ (316260 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 315b6e │ │ │ │ ldr r2, [pc, #548] @ (316210 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 315d9a │ │ │ │ @@ -213482,15 +213478,15 @@ │ │ │ │ bpl.w 315d9a │ │ │ │ ldr r2, [pc, #608] @ (316264 ) │ │ │ │ ldr r0, [pc, #608] @ (316268 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315d9a │ │ │ │ ldr r3, [pc, #500] @ (316210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315c14 │ │ │ │ @@ -213500,15 +213496,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 315c14 │ │ │ │ ldr r2, [pc, #568] @ (31626c ) │ │ │ │ ldr r0, [pc, #572] @ (316270 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315c14 │ │ │ │ ldr r3, [pc, #460] @ (316210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315c6e │ │ │ │ ldr r3, [pc, #436] @ (316204 ) │ │ │ │ @@ -213517,15 +213513,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 315c6e │ │ │ │ ldr r2, [pc, #536] @ (316274 ) │ │ │ │ ldr r0, [pc, #536] @ (316278 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315c6e │ │ │ │ ldr r3, [pc, #412] @ (316210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315e90 │ │ │ │ @@ -213535,15 +213531,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 315e90 │ │ │ │ ldr r2, [pc, #496] @ (31627c ) │ │ │ │ ldr r0, [pc, #500] @ (316280 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315e90 │ │ │ │ ldr r3, [pc, #372] @ (316210 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3160b2 │ │ │ │ ldr r3, [pc, #348] @ (316204 ) │ │ │ │ @@ -213564,15 +213560,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 315f52 │ │ │ │ ldr r2, [pc, #432] @ (316284 ) │ │ │ │ ldr r0, [pc, #436] @ (316288 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315f52 │ │ │ │ ldr r2, [pc, #424] @ (31628c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 315eb8 │ │ │ │ ldr r2, [pc, #276] @ (316204 ) │ │ │ │ @@ -213581,15 +213577,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 315eb8 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (316290 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 315eb8 │ │ │ │ ldr r3, [pc, #256] @ (316210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315b16 │ │ │ │ ldr r3, [pc, #232] @ (316204 ) │ │ │ │ @@ -213598,20 +213594,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315b16 │ │ │ │ ldr r2, [pc, #364] @ (316294 ) │ │ │ │ ldr r0, [pc, #364] @ (316298 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b16 │ │ │ │ ldr r0, [pc, #348] @ (31629c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 3159da │ │ │ │ ldr r1, [pc, #328] @ (3162a0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -213624,23 +213620,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 315de0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (3162a4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315de0 │ │ │ │ ldr r2, [pc, #288] @ (3162a8 ) │ │ │ │ ldr r0, [pc, #288] @ (3162ac ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 3159da │ │ │ │ ldr r3, [pc, #268] @ (3162b0 ) │ │ │ │ ldr r2, [pc, #268] @ (3162b4 ) │ │ │ │ @@ -213667,117 +213663,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 315ca0 │ │ │ │ ldr r2, [pc, #212] @ (3162bc ) │ │ │ │ ldr r0, [pc, #216] @ (3162c0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 3159da │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #768] @ (31650c ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 316208 │ │ │ │ + bmi.n 3162b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31619c │ │ │ │ + bmi.n 31624c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 3162b4 │ │ │ │ + bcc.n 316164 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 316224 │ │ │ │ + bmi.n 3162d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 3161d4 │ │ │ │ + bcc.n 316284 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 316200 │ │ │ │ + bpl.n 3162b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31621c │ │ │ │ + bcc.n 3162cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 316254 │ │ │ │ + bcs.n 316304 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 3161cc │ │ │ │ + bcc.n 31627c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 3161b4 │ │ │ │ + bcs.n 316264 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bmi.n 31625c │ │ │ │ + bcc.n 31630c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 316194 │ │ │ │ + beq.n 316244 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 3161c4 │ │ │ │ + bne.n 316274 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31623c │ │ │ │ + bne.n 3162ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31629c │ │ │ │ + beq.n 31634c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 31634c │ │ │ │ + bne.n 3161fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 316260 │ │ │ │ + bne.n 316310 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 3162a4 │ │ │ │ + beq.n 316354 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 3162bc │ │ │ │ + ldmia r7, {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 316358 │ │ │ │ + beq.n 316208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31619c │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 316300 │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r3, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31623c │ │ │ │ + beq.n 3162ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - beq.n 3162ec │ │ │ │ + ldmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 316368 │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003162c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -213798,166 +213794,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 316322 │ │ │ │ ldr r1, [pc, #264] @ (316424 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 33574c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 316406 │ │ │ │ ldr r1, [pc, #244] @ (316428 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #236] @ (31642c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b200 │ │ │ │ + bl 72b148 │ │ │ │ ldr r1, [pc, #224] @ (316430 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (316434 ) │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (316438 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (31643c ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b0e0 │ │ │ │ + bl 72b028 │ │ │ │ ldr r1, [pc, #208] @ (316440 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #196] @ (316444 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #188] @ (316448 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #176] @ (31644c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #164] @ (316450 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b23c │ │ │ │ + bl 72b184 │ │ │ │ ldr r2, [pc, #156] @ (316454 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (316458 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3369a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 3363a8 │ │ │ │ ldr r2, [pc, #108] @ (31645c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (316460 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7304b8 │ │ │ │ + b.w 730400 │ │ │ │ ldr r3, [pc, #92] @ (316464 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (316468 ) │ │ │ │ ldr r0, [pc, #92] @ (31646c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r7, {r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - nop {12} │ │ │ │ - lsls r5, r5, #1 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + it ne │ │ │ │ + lslne r5, r5, #1 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 315d38 │ │ │ │ + b.n 316be8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (31672c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ite cc │ │ │ │ - lslcc r5, r5, #1 │ │ │ │ - ldmiacs r1, {r1} │ │ │ │ + bkpt 0x008c │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00316470 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -213984,44 +213980,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 316500 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87aa88 │ │ │ │ + bl 87a9d0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 87d498 │ │ │ │ + bl 87d3e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 316528 │ │ │ │ ldr r3, [pc, #120] @ (316544 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (316548 ) │ │ │ │ ldr r2, [pc, #124] @ (31654c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 77fcdc │ │ │ │ + bl 77fc24 │ │ │ │ ldr r3, [pc, #100] @ (316550 ) │ │ │ │ ldr r1, [pc, #104] @ (316554 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3356e4 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87aaa0 │ │ │ │ + bl 87a9e8 │ │ │ │ ldr r2, [pc, #84] @ (316558 ) │ │ │ │ ldr r3, [pc, #60] @ (316540 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -214033,41 +214029,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (31655c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ nop │ │ │ │ movs r7, #8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r7, #2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0074 │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 3164fc │ │ │ │ + ble.n 3165ac │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (316824 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (316568 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldc2l 0, cr0, [r6, #-480] @ 0xfffffe20 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r3 │ │ │ │ ldr.w r3, [r1, #800] @ 0x320 │ │ │ │ @@ -214100,15 +214096,15 @@ │ │ │ │ cmp r7, ip │ │ │ │ sbcs.w fp, r9, lr │ │ │ │ bcs.n 3165a6 │ │ │ │ subs r0, r7, r6 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r9, r8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ add r4, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214119,19 +214115,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (316610 ) │ │ │ │ ldr r0, [pc, #20] @ (316614 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ blx 28ae40 │ │ │ │ - bkpt 0x001e │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214149,15 +214145,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e55bc │ │ │ │ + bl 7e5504 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31667c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -214166,17 +214162,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 289104 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (316694 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87ac2c │ │ │ │ + b.w 87ab74 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214218,15 +214214,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #1296] @ 0x510 │ │ │ │ and.w r3, r3, #31 │ │ │ │ ldr.w r2, [r5, r1, lsl #2] │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r5, r1, lsl #2] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [pc, #156] @ (3167c0 ) │ │ │ │ ldr r3, [pc, #140] @ (3167b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -214234,15 +214230,15 @@ │ │ │ │ bne.n 3167ac │ │ │ │ movw r2, #50000 @ 0xc350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr.w r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ blx 28aa14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -214269,15 +214265,15 @@ │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ (3167cc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3166e6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -214287,15 +214283,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #126 @ 0x7e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ (316834 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214303,46 +214299,46 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (31683c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #72] @ (316840 ) │ │ │ │ ldr r1, [pc, #72] @ (316844 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #64] @ (316848 ) │ │ │ │ ldr r1, [pc, #64] @ (31684c ) │ │ │ │ movs r2, #21 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + cbnz r4, 31689a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bge.n 3167c0 │ │ │ │ + bge.n 316870 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -214359,17 +214355,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cbnz r6, 3168e8 │ │ │ │ + cbnz r6, 3168be │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3168a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -214378,17 +214374,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #428 @ 0x1ac │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cbnz r6, 31690c │ │ │ │ + revsh r6, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3168f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214396,28 +214392,28 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (3168fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #912 @ 0x390 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr.w r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ - cbnz r2, 31694c │ │ │ │ + hlt 0x002a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r4, [r0, #806] @ 0x326 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214478,15 +214474,15 @@ │ │ │ │ bpl.n 31695c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ ldr r0, [pc, #96] @ (316a04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31695c │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ mov r4, lr │ │ │ │ b.n 316952 │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ @@ -214517,15 +214513,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 316a84 │ │ │ │ sub sp, #16 │ │ │ │ @@ -214534,15 +214530,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (316a8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (316a90 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #92] @ (316a94 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 316a5e │ │ │ │ movs r2, #0 │ │ │ │ @@ -214566,32 +214562,32 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 316a40 │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (316aa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 316a40 │ │ │ │ - cbnz r2, 316ac6 │ │ │ │ + cbnz r2, 316a9c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (316b34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214619,15 +214615,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 316ac2 │ │ │ │ ldr r0, [pc, #76] @ (316b44 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr.w r1, [r3, #1316] @ 0x524 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 316ac2 │ │ │ │ ldr r2, [pc, #52] @ (316b48 ) │ │ │ │ @@ -214639,31 +214635,31 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 316ac2 │ │ │ │ ldr r0, [pc, #36] @ (316b4c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 316ac2 │ │ │ │ nop │ │ │ │ movs r0, #234 @ 0xea │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #392] @ (316ce8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214747,21 +214743,21 @@ │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r3, r1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ orr.w r3, r3, r2, lsr #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 316b9c │ │ │ │ ldr r3, [pc, #128] @ (316cf0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214773,29 +214769,29 @@ │ │ │ │ bpl.n 316b9c │ │ │ │ ldr r0, [pc, #116] @ (316cf8 ) │ │ │ │ ldr.w r2, [r4, #1296] @ 0x510 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #100] @ (316cfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316b78 │ │ │ │ ldr r3, [pc, #80] @ (316cf4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 316b78 │ │ │ │ ldr r0, [pc, #80] @ (316d00 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r2, [r4, #820] @ 0x334 │ │ │ │ b.n 316b78 │ │ │ │ ldr r3, [pc, #64] @ (316d04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316bb8 │ │ │ │ @@ -214803,34 +214799,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 316bb8 │ │ │ │ ldr r0, [pc, #44] @ (316d08 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 316bb8 │ │ │ │ nop │ │ │ │ movs r0, #62 @ 0x3e │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r4, #0 │ │ │ │ @@ -214859,15 +214855,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #31 │ │ │ │ mov r0, r9 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cbnz r0, 316d86 │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316ed6 │ │ │ │ ldr.w r3, [r4, #756] @ 0x2f4 │ │ │ │ @@ -214937,15 +214933,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ bl 52580c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 316ef0 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #960] @ (317220 ) │ │ │ │ ldr r3, [pc, #936] @ (31720c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -214968,15 +214964,15 @@ │ │ │ │ ldr r1, [pc, #912] @ (31722c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #826 @ 0x33a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ ldr r3, [pc, #892] @ (317230 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #892] @ (317234 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #892] @ (317238 ) │ │ │ │ add r3, pc │ │ │ │ @@ -214984,45 +214980,45 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ ldr r2, [pc, #868] @ (31723c ) │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #864] @ (317240 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #822 @ 0x336 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ mov r0, sl │ │ │ │ bl 523f84 │ │ │ │ str.w r0, [r4, #1320] @ 0x528 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 317168 │ │ │ │ - bl 78133c │ │ │ │ + bl 781284 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r4, #816] @ 0x330 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3171aa │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 3171f8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77fef4 │ │ │ │ + bl 77fe3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 316e56 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 316f54 │ │ │ │ ldr.w r2, [r4, #1320] @ 0x528 │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -215116,28 +215112,28 @@ │ │ │ │ ldr r1, [pc, #544] @ (317254 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 33665c │ │ │ │ ldr r3, [pc, #524] @ (317258 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ movw r3, #21073 @ 0x5251 │ │ │ │ movt r3, #601 @ 0x259 │ │ │ │ str.w r3, [r4, #850] @ 0x352 │ │ │ │ mov.w r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #854] @ 0x356 │ │ │ │ mov.w r3, #654311424 @ 0x27000000 │ │ │ │ str.w r3, [r4, #858] @ 0x35a │ │ │ │ @@ -215183,15 +215179,15 @@ │ │ │ │ movw r0, #21072 @ 0x5250 │ │ │ │ movt r0, #12617 @ 0x3149 │ │ │ │ str.w r2, [r4, #902] @ 0x386 │ │ │ │ str.w r0, [r4, #898] @ 0x382 │ │ │ │ str.w r3, [r4, #906] @ 0x38a │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ strb.w r3, [r4, #910] @ 0x38e │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 316e5e │ │ │ │ mov r3, lr │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov lr, fp │ │ │ │ umull r2, ip, r3, sl │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 316e18 │ │ │ │ @@ -215208,41 +215204,41 @@ │ │ │ │ ldr r1, [pc, #272] @ (317264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ str.w r0, [r4, #816] @ 0x330 │ │ │ │ b.n 316f54 │ │ │ │ ldr r3, [pc, #248] @ (317268 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #248] @ (31726c ) │ │ │ │ ldr r1, [pc, #248] @ (317270 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ ldr r3, [pc, #232] @ (317274 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #232] @ (317278 ) │ │ │ │ ldr r1, [pc, #232] @ (31727c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, sl │ │ │ │ bl 33665c │ │ │ │ b.n 31704a │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ b.n 316f1c │ │ │ │ ldr r3, [pc, #204] @ (317280 ) │ │ │ │ @@ -215251,27 +215247,27 @@ │ │ │ │ ldr r1, [pc, #208] @ (317288 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 316e56 │ │ │ │ ldr r5, [pc, #188] @ (31728c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #188] @ (317290 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (317294 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 55fe78 │ │ │ │ b.n 316e56 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r7, r1 │ │ │ │ @@ -215282,79 +215278,79 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3174d8 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, #1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb634 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r1, r3, #1 │ │ │ │ - ornshi r0, sl, #16252928 @ 0xf80000 │ │ │ │ + bkpt 0x00dc │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + orns r0, sl, #16252928 @ 0xf80000 │ │ │ │ adds r2, r0, #5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + bkpt 0x001a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x004c │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 3172ca │ │ │ │ + cbz r0, 3172a0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - uxtb r0, r1 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + cbnz r2, 3172c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + cbz r6, 3172aa │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + cbz r2, 3172b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r4, r4 │ │ │ │ + cbz r4, 3172b2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r4, r0 │ │ │ │ + cbz r4, 3172b6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - beq.n 317238 │ │ │ │ + beq.n 3172e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + adds r6, r4, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #804] @ (3175d0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -215476,15 +215472,15 @@ │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #512] @ (3175ec ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31733e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne.n 317446 │ │ │ │ ldr r3, [pc, #480] @ (3175dc ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r4, #1304] @ 0x518 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -215591,15 +215587,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3174aa │ │ │ │ ldr r0, [pc, #216] @ (3175f8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173b6 │ │ │ │ ldrh.w r6, [r4, #824] @ 0x338 │ │ │ │ b.n 31747c │ │ │ │ ldr r3, [pc, #188] @ (3175f4 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -215611,30 +215607,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3174ae │ │ │ │ ldr r0, [pc, #172] @ (3175fc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173b6 │ │ │ │ ldr r3, [pc, #160] @ (317600 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31758c │ │ │ │ ldr r3, [pc, #124] @ (3175e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 317456 │ │ │ │ ldr r0, [pc, #140] @ (317604 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 317456 │ │ │ │ ldr r3, [pc, #120] @ (317608 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -215643,24 +215639,24 @@ │ │ │ │ ldr r3, [pc, #76] @ (3175e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 317456 │ │ │ │ ldr r0, [pc, #100] @ (31760c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 317456 │ │ │ │ ldrh.w r6, [r4, #826] @ 0x33a │ │ │ │ b.n 3174ce │ │ │ │ ldr r0, [pc, #88] @ (317610 ) │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173b6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r6, r3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -215671,36 +215667,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, r1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrsb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 317656 │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 317604 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itee ls │ │ │ │ + lslls r1, r3, #1 │ │ │ │ + stmdbhi sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #2420] @ 317f9c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w r1, [pc, #2420] @ 317fa0 │ │ │ │ mov r8, r2 │ │ │ │ add r4, pc │ │ │ │ @@ -215850,15 +215846,15 @@ │ │ │ │ ldr.w r3, [pc, #2032] @ 317fb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3176d6 │ │ │ │ ldr.w r0, [pc, #2028] @ 317fbc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3176d6 │ │ │ │ ldrb.w r2, [r4, #1288] @ 0x508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 317aa6 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1292] @ 0x50c │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ @@ -215899,15 +215895,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3177ae │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #1908] @ 317fc4 │ │ │ │ strd r6, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ cmp r2, #16 │ │ │ │ beq.w 3176e0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bne.w 31799e │ │ │ │ @@ -215951,15 +215947,15 @@ │ │ │ │ ldr.w r3, [pc, #1748] @ 317fb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr.w r0, [pc, #1764] @ 317fd0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.w 31770c │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ beq.w 3176e0 │ │ │ │ @@ -215976,15 +215972,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr.w r0, [pc, #1696] @ 317fd8 │ │ │ │ movs r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 3179d6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -216005,15 +216001,15 @@ │ │ │ │ bpl.w 317660 │ │ │ │ uxtb r0, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ ldr.w r0, [pc, #1620] @ 317fe0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317660 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176d2 │ │ │ │ ldr.w r3, [pc, #1576] @ 317fd4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216025,15 +216021,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr.w r0, [pc, #1560] @ 317fe4 │ │ │ │ movs r3, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31794e │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ b.n 3176e0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ @@ -216052,15 +216048,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr.w r0, [pc, #1488] @ 317fec │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ ldrh.w r7, [r4, #830] @ 0x33e │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -216087,15 +216083,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr.w r0, [pc, #1396] @ 317ff4 │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ movs r2, #7 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ @@ -216113,21 +216109,21 @@ │ │ │ │ str.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 3176e0 │ │ │ │ add.w r7, r4, #1312 @ 0x520 │ │ │ │ ldrd r3, r2, [r7, #-8] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 31794e │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr.w r2, [r7, #-8] │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r7, #-8] │ │ │ │ movs r3, #6 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ strb.w r6, [r4, #820] @ 0x334 │ │ │ │ @@ -216149,15 +216145,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 317ac0 │ │ │ │ ldr.w r0, [pc, #1216] @ 317ffc │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ac0 │ │ │ │ ldr.w r1, [r4, #812] @ 0x32c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -216269,26 +216265,26 @@ │ │ │ │ beq.w 317e50 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ movs r0, #1 │ │ │ │ movw r7, #16960 @ 0x4240 │ │ │ │ movt r7, #15 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #821] @ 0x335 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldrb.w r2, [r4, #868] @ 0x364 │ │ │ │ sub.w r5, r2, #32 │ │ │ │ rsb ip, r2, #32 │ │ │ │ lsl.w r2, r7, r2 │ │ │ │ lsl.w r5, r7, r5 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsr.w ip, r7, ip │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ orr.w r5, r5, ip │ │ │ │ adc.w r3, r5, r1 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ b.n 317bc2 │ │ │ │ ldr r2, [pc, #832] @ (318000 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 317dea │ │ │ │ ldr r2, [pc, #744] @ (317fb4 ) │ │ │ │ @@ -216297,15 +216293,15 @@ │ │ │ │ lsls r7, r2, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr r0, [pc, #812] @ (318004 ) │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ ldr r3, [pc, #792] @ (318008 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -216316,15 +216312,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr r2, [pc, #768] @ (31800c ) │ │ │ │ ldr r0, [pc, #768] @ (318010 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 317b4a │ │ │ │ ldr r3, [pc, #736] @ (318008 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -216336,15 +216332,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 317b4a │ │ │ │ ldr r2, [pc, #724] @ (318014 ) │ │ │ │ ldr r0, [pc, #724] @ (318018 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ac0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 317e96 │ │ │ │ ldr.w r3, [r4, #1296] @ 0x510 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ ldrb.w r7, [r4, #867] @ 0x363 │ │ │ │ @@ -216372,15 +216368,15 @@ │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str.w r1, [r4, #1308] @ 0x51c │ │ │ │ str.w r3, [r4, #1304] @ 0x518 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r4, #821] @ 0x335 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176d6 │ │ │ │ ldr r3, [pc, #496] @ (317fb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216389,15 +216385,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3176d6 │ │ │ │ ldr r0, [pc, #572] @ (31801c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3176d6 │ │ │ │ str.w r2, [r4, #812] @ 0x32c │ │ │ │ b.n 3177b4 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 317e24 │ │ │ │ add r0, pc, #8 @ (adr r0, 317e04 ) │ │ │ │ @@ -216459,24 +216455,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 317ac0 │ │ │ │ ldr r2, [pc, #408] @ (318020 ) │ │ │ │ ldr r0, [pc, #412] @ (318024 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ac0 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88ae90 │ │ │ │ + bl 88add8 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ subs r3, r7, r0 │ │ │ │ sbc.w r2, r8, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs.w r1, r2, #0 │ │ │ │ itt lt │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ @@ -216496,15 +216492,15 @@ │ │ │ │ bpl.w 317bd6 │ │ │ │ strd sl, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #320] @ (31802c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 317bd6 │ │ │ │ ldr r3, [pc, #308] @ (318030 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3177b0 │ │ │ │ ldr r3, [pc, #172] @ (317fb4 ) │ │ │ │ @@ -216512,15 +216508,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #288] @ (318034 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ ldr r3, [pc, #272] @ (318038 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216528,21 +216524,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (317fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 317c6e │ │ │ │ ldr r0, [pc, #252] @ (31803c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 317c6e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #240] @ (318040 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176d2 │ │ │ │ ldr r3, [pc, #156] @ (318008 ) │ │ │ │ @@ -216556,15 +216552,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3177ae │ │ │ │ ldr r2, [pc, #188] @ (318044 ) │ │ │ │ ldr r0, [pc, #188] @ (318048 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317956 │ │ │ │ asrs r4, r6, #21 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -216576,85 +216572,85 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r2, #12 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r1, [pc, #16] @ (317fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x007a │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006a │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #768] @ (3182e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6} │ │ │ │ + cbnz r4, 31805e │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 318070 │ │ │ │ + cbnz r0, 318046 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 31802e │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 318074 │ │ │ │ + revsh r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 31805c │ │ │ │ + sxtb r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 318020 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 318052 │ │ │ │ + cbz r2, 318028 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + @ instruction: 0xb82e │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 318048 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 318054 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + add sp, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031804c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -216680,185 +216676,185 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh.w r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh.w r3, [sp, #132] @ 0x84 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3180ba │ │ │ │ ldr r1, [pc, #300] @ (3181e0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 33574c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3181c2 │ │ │ │ ldr r1, [pc, #280] @ (3181e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #272] @ (3181e8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (3181ec ) │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #264] @ (3181f0 ) │ │ │ │ ldrb.w r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r1, [pc, #252] @ (3181f4 ) │ │ │ │ uxtb.w r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #108 @ 0x6c │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r1, [pc, #240] @ (3181f8 ) │ │ │ │ subs r2, r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r1, [pc, #228] @ (3181fc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #224] @ (318200 ) │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #220] @ (318204 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #212] @ (318208 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #200] @ (31820c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #192] @ (318210 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #184] @ (318214 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b140 │ │ │ │ + bl 72b088 │ │ │ │ ldr r1, [pc, #176] @ (318218 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b23c │ │ │ │ + bl 72b184 │ │ │ │ ldr r2, [pc, #168] @ (31821c ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #152] @ (318220 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 3369a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ bl 3363a8 │ │ │ │ ldr r2, [pc, #120] @ (318224 ) │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #120] @ (318228 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7304b8 │ │ │ │ + b.w 730400 │ │ │ │ ldr r3, [pc, #104] @ (31822c ) │ │ │ │ movw r2, #1013 @ 0x3f5 │ │ │ │ ldr r1, [pc, #100] @ (318230 ) │ │ │ │ ldr r0, [pc, #104] @ (318234 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ lsrs r4, r0, #13 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cbz r6, 318246 │ │ │ │ + uxtb r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + cbz r0, 318208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + cbz r0, 31820c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 3182a8 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 318408 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #88 @ 0x58 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + cbz r4, 318212 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #28 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r0, 318246 │ │ │ │ + cbz r0, 31821c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 318246 │ │ │ │ + cbz r6, 31821c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (3184f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r2, r7 │ │ │ │ + cbz r2, 318260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #320 @ (adr r2, 318370 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 3184d0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbz r2, 31826e │ │ │ │ + cbz r2, 318244 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 318238 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -216907,26 +216903,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28aa14 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 3182ce │ │ │ │ ldr r2, [pc, #68] @ (318338 ) │ │ │ │ ldr r3, [pc, #48] @ (318324 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -216946,15 +216942,15 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r7, #3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3183f0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r0, r6, #2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -216965,47 +216961,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7813c4 │ │ │ │ + bl 78130c │ │ │ │ cbnz r0, 318372 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 28b464 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 890a44 │ │ │ │ + bl 89098c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 890aac │ │ │ │ + bl 8909f4 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (3183d4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7809d4 │ │ │ │ + bl 78091c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217021,15 +217017,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 890f04 │ │ │ │ + bl 890e4c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217086,15 +217082,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 318518 │ │ │ │ ldr r0, [pc, #364] @ (3185e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 318498 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 3184a0 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -217118,41 +217114,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 28aa14 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 318518 │ │ │ │ - bl 7813c4 │ │ │ │ + bl 78130c │ │ │ │ cbz r0, 318518 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3185c8 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28b464 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 890a44 │ │ │ │ + bl 89098c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 890aac │ │ │ │ + bl 8909f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (3185ec ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7809d4 │ │ │ │ + bl 78091c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -217176,21 +217172,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 31846a │ │ │ │ ldr r0, [pc, #160] @ (3185f4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3184aa │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 31858c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (3185e0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217206,15 +217202,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 31847e │ │ │ │ b.n 318518 │ │ │ │ ldr r0, [pc, #92] @ (3185fc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31846a │ │ │ │ ldr r3, [pc, #68] @ (3185f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3184aa │ │ │ │ ldr r3, [pc, #44] @ (3185e4 ) │ │ │ │ @@ -217234,30 +217230,30 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ ldrsb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + cbz r2, 318662 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 318676 │ │ │ │ + cbz r4, 31864c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + cbz r6, 318664 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + cbz r0, 318676 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r4, r5, r6} │ │ │ │ + cbz r2, 31867e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (3186c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -217267,35 +217263,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #152] @ (3186d4 ) │ │ │ │ ldr r1, [pc, #152] @ (3186d8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #136] @ (3186dc ) │ │ │ │ ldr r1, [pc, #136] @ (3186e0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #120] @ (3186e4 ) │ │ │ │ ldr r1, [pc, #120] @ (3186e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (3186ec ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -217308,19 +217304,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (3186f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #96] @ (3186f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (3186fc ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -217328,41 +217324,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r7} │ │ │ │ + cbnz r0, 318746 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r5} │ │ │ │ + cbz r0, 318736 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + cbz r4, 31873e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 318754 │ │ │ │ + cbz r6, 31872a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 318726 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 318618 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 318778 │ │ │ │ + cbz r2, 31874e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 318740 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217402,15 +217398,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbnz r6, 3187a0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -217423,21 +217419,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (3187c0 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - uxtb r4, r1 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbz r2, 3187fe │ │ │ │ + cbz r2, 3187d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (318938 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -217449,68 +217445,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (318940 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (318944 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3188d4 │ │ │ │ - bl 78133c │ │ │ │ + bl 781284 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 31883e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 318930 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77fef4 │ │ │ │ + bl 77fe3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3188c0 │ │ │ │ ldr r3, [pc, #244] @ (318948 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3188ee │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 782364 │ │ │ │ + bl 7822ac │ │ │ │ ldr r1, [pc, #228] @ (31894c ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (318950 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (318954 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -217523,15 +217519,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (318960 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #180] @ (318964 ) │ │ │ │ ldr r1, [pc, #180] @ (318968 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -217545,15 +217541,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (318948 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31890e │ │ │ │ movs r0, #0 │ │ │ │ - bl 782364 │ │ │ │ + bl 7822ac │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 28aa14 │ │ │ │ b.n 318896 │ │ │ │ ldr r3, [pc, #124] @ (31896c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -217564,70 +217560,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31885c │ │ │ │ ldr r0, [pc, #112] @ (318974 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31885c │ │ │ │ ldr r3, [pc, #104] @ (318978 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3188dc │ │ │ │ ldr r3, [pc, #84] @ (318970 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3188dc │ │ │ │ ldr r0, [pc, #88] @ (31897c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 3188dc │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sxtb r4, r1 │ │ │ │ + cbz r4, 318968 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 318962 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r0, #14 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + cbnz r4, 318976 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + cbnz r2, 318978 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + cbz r6, 318992 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ subs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 31899e │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3189aa │ │ │ │ + cbz r6, 318980 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -217668,19 +217664,19 @@ │ │ │ │ bmi.n 3189da │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 318a22 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (318b04 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -217749,15 +217745,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (318b10 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318a4c │ │ │ │ ldr r0, [pc, #60] @ (318b14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 318a42 │ │ │ │ @@ -217770,15 +217766,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 318b60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -217786,29 +217782,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (318b68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 318a08 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -218253,15 +218249,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 318efe │ │ │ │ ldr r0, [pc, #396] @ (3190fc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 318efe │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -218332,15 +218328,15 @@ │ │ │ │ bpl.w 318d14 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (319104 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 318d14 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 318ff4 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 318ff4 │ │ │ │ @@ -218387,21 +218383,21 @@ │ │ │ │ ldrb r0, [r3, #6] │ │ │ │ b.n 3190ca │ │ │ │ vhadd.u16 q0, q10, q13 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 3191d4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -218412,15 +218408,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (3191e0 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 31919c │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3191ca │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -218468,38 +218464,38 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 319188 │ │ │ │ ldr r0, [pc, #56] @ (3191f8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 319188 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 318c70 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31914a │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r7, pc, #568 @ (adr r7, 319418 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa6c00ea │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 31926a │ │ │ │ + cbz r0, 319240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3328] @ 319f10 │ │ │ │ sub sp, #28 │ │ │ │ @@ -218510,15 +218506,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3308] @ 319f1c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [pc, #3304] @ 319f20 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -218562,15 +218558,15 @@ │ │ │ │ ldr.w r3, [pc, #3180] @ 319f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 319286 │ │ │ │ ldr.w r0, [pc, #3172] @ 319f28 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 319286 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3196b6 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -218604,15 +218600,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319344 │ │ │ │ ldr.w r0, [pc, #3068] @ 319f30 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3194ec │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -218627,15 +218623,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 319546 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -218644,15 +218640,15 @@ │ │ │ │ ldr.w r3, [pc, #2948] @ 319f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 319498 │ │ │ │ ldr.w r0, [pc, #2952] @ 319f34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 319498 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -218693,15 +218689,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 31962e │ │ │ │ @@ -218763,15 +218759,15 @@ │ │ │ │ ldr.w r3, [pc, #2612] @ 319f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 319498 │ │ │ │ ldr.w r0, [pc, #2624] @ 319f3c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 319498 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -218794,28 +218790,28 @@ │ │ │ │ ldr.w r3, [pc, #2516] @ 319f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 319498 │ │ │ │ ldr.w r0, [pc, #2532] @ 319f40 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 319498 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2508] @ 319f44 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 319af0 │ │ │ │ add r2, pc, #8 @ (adr r2, 3195a0 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -218840,15 +218836,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 3193c2 │ │ │ │ ldr.w r0, [pc, #2416] @ 319f4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 3193c2 │ │ │ │ ldr.w r3, [pc, #2400] @ 319f50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31951e │ │ │ │ @@ -218858,15 +218854,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31951e │ │ │ │ ldr.w r0, [pc, #2380] @ 319f54 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 31951e │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -218886,15 +218882,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 319456 │ │ │ │ ldr.w r0, [pc, #2308] @ 319f5c │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 319456 │ │ │ │ mov r0, r4 │ │ │ │ @@ -218910,20 +218906,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3192ee │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2248] @ 319f64 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 3192ee │ │ │ │ ldr.w r0, [pc, #2236] @ 319f68 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 319286 │ │ │ │ ldr.w r3, [pc, #2228] @ 319f6c │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2224] @ 319f70 │ │ │ │ ldr.w r0, [pc, #2224] @ 319f74 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -219462,15 +219458,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 318a08 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r0, [pc, #1112] @ 319f7c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3196ee │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319706 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -219480,15 +219476,15 @@ │ │ │ │ ldr r3, [pc, #984] @ (319f24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 319706 │ │ │ │ ldr.w r0, [pc, #1064] @ 319f80 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 319706 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -219534,15 +219530,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #920] @ (319f84 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -219710,15 +219706,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #404] @ (319f88 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 319e14 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 319e2c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -219726,15 +219722,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (319f24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #360] @ (319f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 319e6a │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -219814,90 +219810,90 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ b.w 319290 │ │ │ │ nop │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r7, pc, #440 @ (adr r7, 31a0d0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #296 @ (adr r7, 31a044 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 31a1a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ vld4. {d16-d19}, [sl :128], sl │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #768 @ (adr r7, 31a240 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 319fa0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #384 @ (adr r7, 31a0c4 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 31a224 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #640 @ (adr r6, 31a1c8 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 31a328 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r0, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #352 @ (adr r7, 31a0b0 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 31a210 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #184 @ 0xb8 │ │ │ │ + add r7, pc, #536 @ (adr r7, 31a170 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #528 @ (adr r6, 31a170 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 31a2d0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #888 @ (adr r7, 31a2e0 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 31a040 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #728 @ (adr r6, 31a244 ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 319fa4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #432 @ (adr r3, 31a124 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 31a284 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #624 @ (adr r7, 31a1e8 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 31a348 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #504 @ (adr r3, 31a178 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 31a2d8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 31a17c ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 31a2dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #320 @ (adr r3, 31a0c8 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 31a228 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 31a2fc ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 31a05c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #552 @ (adr r2, 31a1b8 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 31a318 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.w 319cde │ │ │ │ ldr.w r3, [pc, #1328] @ 31a4d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr.w r0, [pc, #1316] @ 31a4d4 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 319cf4 │ │ │ │ bhi.n 319fee │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 319ffe │ │ │ │ @@ -219962,15 +219958,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr.w r0, [pc, #1124] @ 31a4d8 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -220036,15 +220032,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #912] @ (31a4dc ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 319eb2 │ │ │ │ b.n 31a048 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -220056,27 +220052,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (31a4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #856] @ (31a4e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319b0e │ │ │ │ ldr r3, [pc, #820] @ (31a4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 319b0e │ │ │ │ ldr r0, [pc, #828] @ (31a4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 319b0e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (31a4d0 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -220084,15 +220080,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #792] @ (31a4e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a178 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -220130,15 +220126,15 @@ │ │ │ │ ldr r3, [pc, #648] @ (31a4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #664] @ (31a4ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a246 │ │ │ │ @@ -220210,15 +220206,15 @@ │ │ │ │ ldr r3, [pc, #420] @ (31a4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #440] @ (31a4f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319290 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 319dc8 │ │ │ │ @@ -220227,15 +220223,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (31a4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #396] @ (31a4f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 31a384 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3183fc │ │ │ │ @@ -220249,15 +220245,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31a376 │ │ │ │ ldr r0, [pc, #352] @ (31a4fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31a376 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 319ef8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -220268,15 +220264,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #304] @ (31a500 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 31a2ae │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -220285,15 +220281,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #256] @ (31a504 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 319ede │ │ │ │ bhi.n 31a486 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31a494 │ │ │ │ @@ -220315,30 +220311,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 319290 │ │ │ │ ldr r0, [pc, #184] @ (31a508 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 319290 │ │ │ │ ldr r2, [pc, #172] @ (31a50c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31a2dc │ │ │ │ ldr r2, [pc, #100] @ (31a4d0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31a2dc │ │ │ │ ldr r0, [pc, #152] @ (31a510 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 31a2dc │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 31a434 │ │ │ │ bhi.n 31a49c │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -220364,45 +220360,45 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 319ffe │ │ │ │ b.n 319fe0 │ │ │ │ nop │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031a514 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220412,149 +220408,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (31a560 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031a564 : │ │ │ │ ldr r3, [pc, #8] @ (31a570 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a574 : │ │ │ │ ldr r3, [pc, #12] @ (31a584 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a588 : │ │ │ │ ldr r3, [pc, #12] @ (31a598 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a59c : │ │ │ │ ldr r3, [pc, #16] @ (31a5b0 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5b4 : │ │ │ │ ldr r3, [pc, #16] @ (31a5c8 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5cc : │ │ │ │ ldr r3, [pc, #16] @ (31a5e0 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5e4 : │ │ │ │ ldr r3, [pc, #12] @ (31a5f4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5f8 : │ │ │ │ ldr r3, [pc, #12] @ (31a608 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a60c : │ │ │ │ ldr r3, [pc, #12] @ (31a61c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a620 : │ │ │ │ ldr r3, [pc, #12] @ (31a630 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a634 : │ │ │ │ ldr r3, [pc, #12] @ (31a644 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (31a650 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ bkpt 0x002a │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -220591,15 +220587,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (31a820 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -220618,23 +220614,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31a718 │ │ │ │ add r1, pc, #256 @ (adr r1, 31a810 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [pc, #248] @ (31a82c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31a7e4 │ │ │ │ mov r7, r2 │ │ │ │ @@ -220665,24 +220661,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 31a7d0 │ │ │ │ add r1, pc, #152 @ (adr r1, 31a818 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r2, [pc, #132] @ (31a830 ) │ │ │ │ ldr r3, [pc, #120] @ (31a824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -220714,15 +220710,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31a73e │ │ │ │ ldr r0, [pc, #64] @ (31a83c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31a73e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -220741,26 +220737,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31b024 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #872 @ (adr r0, 31aba8 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 31a908 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31a6d0 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 72e41c │ │ │ │ + bl 72e364 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -220768,15 +220764,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31a8ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220810,15 +220806,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31a654 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -220828,15 +220824,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cbz r0, 31a9a8 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 31a962 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220844,25 +220840,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31a9c0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 31a98e │ │ │ │ ldr r2, [pc, #96] @ (31a9e0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ cbz r0, 31a9a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 31a654 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220902,25 +220898,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31aa58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (31aa5c ) │ │ │ │ ldr r1, [pc, #80] @ (31aa60 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (31aa64 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (31aa68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (31aa6c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (31aa70 ) │ │ │ │ @@ -220932,25 +220928,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31a6b0 │ │ │ │ + b.n 31a560 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ rev16 r6, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221034,24 +221030,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31a92c │ │ │ │ ldr r0, [pc, #28] @ (31ab6c ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 31ab1a │ │ │ │ nop │ │ │ │ b.n 31acac │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 31ad50 │ │ │ │ mov r6, r2 │ │ │ │ @@ -221096,16 +221092,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (31ad6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c508 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c450 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31aba8 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -221141,15 +221137,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 31abb4 │ │ │ │ ldr r1, [pc, #280] @ (31ad70 ) │ │ │ │ ldr r0, [pc, #284] @ (31ad74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31abb2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -221201,21 +221197,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 31ac4a │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ b.n 31ac4a │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 31ad48 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 31acec │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 31ac4a │ │ │ │ movs r2, #1 │ │ │ │ @@ -221232,23 +221228,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31ad78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ svc 236 @ 0xec │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31a5fc │ │ │ │ + b.n 31b4ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -221288,15 +221284,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (31ae48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #60] @ 31ae38 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -221310,19 +221306,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 31aea8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -221330,34 +221326,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (31aeb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #40] @ 31aea0 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31a654 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 31af34 │ │ │ │ sub sp, #20 │ │ │ │ @@ -221365,54 +221361,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (31af3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #88] @ (31af40 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31af44 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31af48 ) │ │ │ │ ldr r1, [pc, #56] @ (31af4c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221427,26 +221423,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (31b030 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (31b034 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (31b038 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #136] @ 31b020 │ │ │ │ ldr r2, [pc, #160] @ (31b03c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (31b040 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -221466,28 +221462,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (31b044 ) │ │ │ │ ldr r1, [pc, #120] @ (31b048 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #108] @ (31b04c ) │ │ │ │ ldr r1, [pc, #112] @ (31b050 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72e864 │ │ │ │ + bl 72e7ac │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 72e41c │ │ │ │ + bl 72e364 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -221497,34 +221493,34 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adcs r6, r2 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r2, r5 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31b0fc │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 31b13c │ │ │ │ sub sp, #16 │ │ │ │ @@ -221570,16 +221566,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (31b158 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c508 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c450 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b08e │ │ │ │ cbz r6, 31b100 │ │ │ │ ldr r2, [pc, #120] @ (31b15c ) │ │ │ │ ldr r3, [pc, #92] @ (31b140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -221609,40 +221605,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (31b164 ) │ │ │ │ ldr r0, [pc, #64] @ (31b168 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 31b1b0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31b1b0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31b160 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 31b0e0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ bge.n 31b088 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -221669,16 +221665,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (31b22c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c508 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c450 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b18c │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -221705,29 +221701,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (31b230 ) │ │ │ │ ldr r0, [pc, #36] @ (31b234 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31b196 │ │ │ │ bge.n 31b25c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + ble.n 31b1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r5, #0] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -221756,16 +221752,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (31b344 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c508 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c450 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b25c │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -221790,15 +221786,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (31b348 ) │ │ │ │ ldr r0, [pc, #112] @ (31b34c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31b266 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -221816,36 +221812,36 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 31b300 │ │ │ │ nop │ │ │ │ bls.n 31b3d4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 31b298 │ │ │ │ + ble.n 31b348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r7, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31b358 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cbz r2, 31b38a │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r3, r1, [r0, #980] @ 0x3d4 │ │ │ │ @@ -221854,34 +221850,34 @@ │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ and.w r3, r3, r1, lsr #2 │ │ │ │ bic.w r2, r2, #12 │ │ │ │ and.w r3, r3, #12 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ and.w r1, r3, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #956] @ 0x3bc │ │ │ │ ubfx r1, r1, #1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #156] @ (31b484 ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #156] @ (31b488 ) │ │ │ │ @@ -221917,21 +221913,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov.w ip, #8 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ str r3, [sp, #4] │ │ │ │ strd r2, ip, [sp, #16] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #12 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #920 @ 0x398 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [pc, #60] @ (31b494 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31b40e │ │ │ │ ldr r3, [pc, #52] @ (31b498 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -221942,15 +221938,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31b40e │ │ │ │ ldr r0, [pc, #40] @ (31b4a0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31b40e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bvc.n 31b3f8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 31b3f8 │ │ │ │ @@ -221959,54 +221955,54 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 31b4f8 │ │ │ │ ldr r2, [pc, #64] @ (31b4fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (31b500 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (31b504 ) │ │ │ │ ldr r2, [pc, #56] @ (31b508 ) │ │ │ │ ldr r1, [pc, #56] @ (31b50c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #40] @ (31b510 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 31b5d0 │ │ │ │ + bge.n 31b480 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add sp, #232 @ 0xe8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -222022,15 +222018,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #68] @ (31b574 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ iteee eq │ │ │ │ moveq r0, r3 │ │ │ │ ldrbne.w r0, [r0, #980] @ 0x3d4 │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -222038,19 +222034,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 31b5f8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222058,15 +222054,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #108] @ (31b600 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 31b5c8 │ │ │ │ mov r0, r3 │ │ │ │ bl 31b3d8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -222078,32 +222074,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31b604 ) │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ mov r0, r3 │ │ │ │ bl 31b3d8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -222114,28 +222110,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (31b69c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #976] @ 0x3d0 │ │ │ │ cbz r3, 31b668 │ │ │ │ ldr r2, [pc, #100] @ (31b6a0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #100] @ (31b6a4 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222144,35 +222140,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (31b6a8 ) │ │ │ │ ldr r4, [pc, #60] @ (31b6ac ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 31b744 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222181,15 +222177,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (31b74c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #120] @ (31b750 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #116] @ (31b754 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31b720 │ │ │ │ ldr.w r0, [r3, #972] @ 0x3cc │ │ │ │ @@ -222221,33 +222217,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31b6e8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31b760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31b6e8 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 31b6dc │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (31b810 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -222256,25 +222252,25 @@ │ │ │ │ ldr r1, [pc, #156] @ (31b818 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #140] @ (31b81c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31b820 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #96] @ 31b808 │ │ │ │ ldr r2, [pc, #120] @ (31b824 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #120] @ (31b828 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -222305,27 +222301,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3365ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 31b8e0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222335,15 +222331,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #148] @ (31b8ec ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #148] @ (31b8f0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31b8ba │ │ │ │ ldr.w r1, [r3, #984] @ 0x3d8 │ │ │ │ @@ -222385,33 +222381,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31b866 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31b8fc ) │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31b866 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 31b980 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #348] @ (31ba6c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -222423,15 +222419,15 @@ │ │ │ │ ldr r5, [pc, #344] @ (31ba78 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ add r5, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 31b952 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 31b98c │ │ │ │ ldr r3, [pc, #312] @ (31ba7c ) │ │ │ │ @@ -222514,15 +222510,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31b97a │ │ │ │ ldr.w r7, [r0, #988] @ 0x3dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 31b970 │ │ │ │ ldr.w r7, [r0, #984] @ 0x3d8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -222536,40 +222532,40 @@ │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #980] @ 0x3d4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 31b35c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31b970 │ │ │ │ ldr r0, [pc, #44] @ (31ba8c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31b94c │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 31bb70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #520] @ 0x208 │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #268] @ 31bbac │ │ │ │ sub sp, #20 │ │ │ │ @@ -222578,15 +222574,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (31bbb4 ) │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r4, [pc, #244] @ (31bbb8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ add r4, pc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 31bada │ │ │ │ @@ -222604,15 +222600,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add.w r1, r3, #996 @ 0x3e4 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31bb48 │ │ │ │ ldr r2, [pc, #176] @ (31bbbc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222635,15 +222631,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #116] @ (31bbc0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bb08 │ │ │ │ ldr r3, [pc, #92] @ (31bbbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -222657,15 +222653,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (31bbc8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31bada │ │ │ │ ldr r0, [pc, #76] @ (31bbcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31bada │ │ │ │ ldr r2, [pc, #72] @ (31bbd0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31bb12 │ │ │ │ ldr r2, [pc, #52] @ (31bbc8 ) │ │ │ │ @@ -222673,37 +222669,37 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31bb12 │ │ │ │ ldr r0, [pc, #56] @ (31bbd4 ) │ │ │ │ ldrb.w r1, [r3, #996] @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31bb12 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 31bb70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ @@ -222717,15 +222713,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #452] @ (31bdd4 ) │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31bd8e │ │ │ │ @@ -222759,15 +222755,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31bc3a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 31bc2e │ │ │ │ add r3, pc, #8 @ (adr r3, 31bc88 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ lsls r5, r3, #3 │ │ │ │ @@ -222826,15 +222822,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (31bdd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 31bd26 │ │ │ │ ldr r0, [pc, #160] @ (31bde0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r0, r7 │ │ │ │ b.n 31bd28 │ │ │ │ ldr.w r3, [r7, #980] @ 0x3d4 │ │ │ │ and.w r2, r8, #12 │ │ │ │ mov r0, r7 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r7, #980] @ 0x3d4 │ │ │ │ @@ -222867,45 +222863,45 @@ │ │ │ │ bpl.w 31bc1e │ │ │ │ ldr r0, [pc, #64] @ (31bde8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31bc1e │ │ │ │ ldr r0, [pc, #44] @ (31bdec ) │ │ │ │ add r0, pc │ │ │ │ b.n 31bc6e │ │ │ │ nop │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7, {r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31bdf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r7, pc, #712 @ (adr r7, 31c0c4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrd r2, r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ and.w ip, r3, r2 │ │ │ │ it ne │ │ │ │ @@ -222920,67 +222916,67 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ orrs r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #80] @ 31bea4 │ │ │ │ ldr r2, [pc, #80] @ (31bea8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (31beac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #68] @ (31beb0 ) │ │ │ │ ldr r2, [pc, #72] @ (31beb4 ) │ │ │ │ ldr r1, [pc, #72] @ (31beb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (31bebc ) │ │ │ │ ldr r1, [pc, #56] @ (31bec0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr.w ip, r2, #16 │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - strb r6, [r3, #19] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 31be44 │ │ │ │ + bne.n 31bef4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r7, pc, #216 @ (adr r7, 31bf8c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -222991,26 +222987,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (31bf50 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #100] @ (31bf54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (31bf58 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #56] @ 31bf40 │ │ │ │ ldr r2, [pc, #80] @ (31bf5c ) │ │ │ │ mov r3, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -223028,23 +223024,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3365ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #17] │ │ │ │ + strb r4, [r6, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #576 @ (adr r6, 31c1a0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -223059,15 +223055,15 @@ │ │ │ │ ldrd r5, r8, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 7e7120 │ │ │ │ + bl 7e7068 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [sp, #19] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c08c │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #656] @ (31c240 ) │ │ │ │ @@ -223171,15 +223167,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31bfb6 │ │ │ │ ldr r0, [pc, #420] @ (31c254 ) │ │ │ │ strd r5, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31bfb6 │ │ │ │ ldr r1, [pc, #380] @ (31c244 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 31bfd8 │ │ │ │ @@ -223188,15 +223184,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (31c260 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31bfd8 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #992] @ 0x3e0 │ │ │ │ b.n 31bfd8 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #996] @ 0x3e4 │ │ │ │ b.n 31bfd8 │ │ │ │ @@ -223230,15 +223226,15 @@ │ │ │ │ beq.n 31c1de │ │ │ │ lsls r3, r5, #30 │ │ │ │ bpl.n 31c15e │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ lsls r6, r3, #30 │ │ │ │ bmi.n 31c15e │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #980] @ 0x3d4 │ │ │ │ b.n 31bfd8 │ │ │ │ uxth r5, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #976] @ 0x3d0 │ │ │ │ bl 31bdfc │ │ │ │ @@ -223246,15 +223242,15 @@ │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ strb.w r5, [sp, #19] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.w 31bfd8 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #968] @ 0x3c8 │ │ │ │ bic.w r2, r2, #8192 @ 0x2000 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ str.w r2, [r4, #968] @ 0x3c8 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ bl 31bdfc │ │ │ │ @@ -223271,15 +223267,15 @@ │ │ │ │ ldr r0, [pc, #160] @ (31c26c ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31bfd8 │ │ │ │ movw r1, #16424 @ 0x4028 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ movw r2, #24640 @ 0x6040 │ │ │ │ str.w r3, [r4, #976] @ 0x3d0 │ │ │ │ orr.w r5, r5, #1 │ │ │ │ @@ -223290,17 +223286,17 @@ │ │ │ │ str.w r2, [r4, #1000] @ 0x3e8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov.w r3, #1792 @ 0x700 │ │ │ │ str.w r3, [r4, #1004] @ 0x3ec │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ strd r2, r3, [r4, #984] @ 0x3d8 │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ mov r0, r4 │ │ │ │ bl 31bdfc │ │ │ │ b.n 31c14c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r3, r5} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -223309,104 +223305,104 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - eor.w r0, r4, sp, lsr #1 │ │ │ │ + ldrd r0, r0, [ip, #372] @ 0x174 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r7, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ bne.n 31c294 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 879e94 │ │ │ │ + bl 879ddc │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #22 │ │ │ │ bmi.n 31c2bc │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 31c2c4 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw ip, #31296 @ 0x7a40 │ │ │ │ movt ip, #8 │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a3fc │ │ │ │ + b.w 88a344 │ │ │ │ nop │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ ldr r5, [pc, #220] @ (31c3ec ) │ │ │ │ mov r9, r1 │ │ │ │ - bl 7e7120 │ │ │ │ + bl 7e7068 │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc │ │ │ │ and.w r8, r3, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c3be │ │ │ │ ldr r3, [pc, #200] @ (31c3f0 ) │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c3cc │ │ │ │ add.w r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 879e94 │ │ │ │ + bl 879ddc │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 31c398 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ adds r0, #3 │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ cmp.w r8, r0, lsr #2 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r2, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ ittt ls │ │ │ │ @@ -223422,24 +223418,24 @@ │ │ │ │ str.w r3, [r4, #984] @ 0x3d8 │ │ │ │ bl 31c2ac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.n 31bdfc │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ ite eq │ │ │ │ orreq.w r7, r9, #24576 @ 0x6000 │ │ │ │ movne r7, r9 │ │ │ │ uxtb r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 879b2c │ │ │ │ + bl 879a74 │ │ │ │ lsrs r7, r7, #8 │ │ │ │ subs r6, #1 │ │ │ │ bne.n 31c3ae │ │ │ │ b.n 31c34a │ │ │ │ ldr r3, [pc, #48] @ (31c3f0 ) │ │ │ │ ldr r1, [pc, #48] @ (31c3f4 ) │ │ │ │ add r1, pc │ │ │ │ @@ -223456,27 +223452,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c330 │ │ │ │ ldr r0, [pc, #28] @ (31c400 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31c330 │ │ │ │ ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31c29c │ │ │ │ + b.n 31c14c │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [r0, #972] @ 0x3cc │ │ │ │ ble.n 31c448 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -223512,15 +223508,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r8, r0, #1016 @ 0x3f8 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r9, r2 │ │ │ │ - bl 7e7120 │ │ │ │ + bl 7e7068 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ ldr r5, [pc, #612] @ (31c6e8 ) │ │ │ │ orr.w r2, r2, r6, lsl #30 │ │ │ │ lsrs r1, r6, #2 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -223638,15 +223634,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31c4b8 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (31c6fc ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31c4b8 │ │ │ │ ldr.w r4, [r4, #992] @ 0x3e0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4a8 │ │ │ │ ldr.w r4, [r4, #1000] @ 0x3e8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4a8 │ │ │ │ @@ -223673,44 +223669,44 @@ │ │ │ │ b.n 31c4a8 │ │ │ │ ldr.w r4, [r4, #976] @ 0x3d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4a8 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w sl, r4, #952 @ 0x3b8 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ cbz r0, 31c64a │ │ │ │ ldr.w r2, [r4, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bpl.n 31c66c │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4a8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 879c38 │ │ │ │ + bl 879b80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsls r0, r2 │ │ │ │ adds r2, #8 │ │ │ │ orrs r1, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bne.n 31c64e │ │ │ │ b.n 31c63c │ │ │ │ mov r0, sl │ │ │ │ orr.w r1, r1, #32768 @ 0x8000 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ adds r0, #3 │ │ │ │ and.w r2, r7, #63 @ 0x3f │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r2, r0 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r2, [r4, #968] @ 0x3c8 │ │ │ │ @@ -223725,46 +223721,46 @@ │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #12] │ │ │ │ bl 31bdfc │ │ │ │ mov r0, r4 │ │ │ │ bl 31c2ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ b.n 31c644 │ │ │ │ ldr r2, [pc, #48] @ (31c700 ) │ │ │ │ ldr r1, [pc, #52] @ (31c704 ) │ │ │ │ ldr r0, [pc, #52] @ (31c708 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31c4a4 │ │ │ │ stmia r7!, {r1, r3, r4} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31c1d4 │ │ │ │ + b.n 31c084 │ │ │ │ lsls r5, r3, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 31c718 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov.w r1, #22528 @ 0x5800 │ │ │ │ @@ -223780,15 +223776,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #128] @ (31c7b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #96] @ 31c7a8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ mov.w r1, #1792 @ 0x700 │ │ │ │ movs r2, #4 │ │ │ │ movw r0, #24640 @ 0x6040 │ │ │ │ @@ -223797,17 +223793,17 @@ │ │ │ │ str.w ip, [r4, #980] @ 0x3d4 │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movw r0, #16424 @ 0x4028 │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ strd r0, r3, [r4, #972] @ 0x3cc │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ vstr d7, [r4, #984] @ 0x3d8 │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [r4, #976] @ 0x3d0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -223815,19 +223811,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31c83c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -223835,55 +223831,55 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #112] @ (31c844 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 879aec │ │ │ │ + bl 879a34 │ │ │ │ ldr r0, [pc, #88] @ (31c848 ) │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp, #4] │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31c84c ) │ │ │ │ movs r0, #1 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31c850 ) │ │ │ │ ldr r1, [pc, #60] @ (31c854 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xfbe7ffff │ │ │ │ @ instruction: 0xfa4dffff │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ @@ -223903,15 +223899,15 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r1 │ │ │ │ orr.w r3, r3, ip, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 31c8b4 │ │ │ │ ldr r2, [pc, #24] @ (31c8c0 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -223920,15 +223916,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -223941,15 +223937,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31c8f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31c960 │ │ │ │ @@ -223960,15 +223956,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -223978,21 +223974,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31c954 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 31cb7c │ │ │ │ sub sp, #28 │ │ │ │ @@ -224002,15 +223998,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -224060,15 +224056,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ca78 │ │ │ │ @@ -224148,30 +224144,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ca78 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 31ca64 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r0, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -224245,19 +224241,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31cc74 ) │ │ │ │ ldr r0, [pc, #20] @ (31cc78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r7, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (31cd38 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -224266,25 +224262,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (31cd40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #156] @ (31cd44 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (31cd48 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #140] @ (31cd4c ) │ │ │ │ ldr r1, [pc, #144] @ (31cd50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (31cd54 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (31cd58 ) │ │ │ │ @@ -224316,37 +224312,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (31cd7c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #100] @ (31cd80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -224358,15 +224354,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224456,32 +224452,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (31ceac ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (31ceb0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 31cf00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -224491,32 +224487,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (31cf04 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (31cf08 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, #72] @ 0x48 │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r6, #30] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 31cf78 │ │ │ │ sub sp, #16 │ │ │ │ @@ -224525,15 +224521,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (31cf80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 31cf56 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -224550,19 +224546,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r4, #29] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (31d018 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -224574,57 +224570,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 31d028 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (31d02c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 31cfce │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 31d000 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31cfc8 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 31cfce │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 31d424 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -224645,15 +224641,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (31d2ac ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (31d2b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -224701,15 +224697,15 @@ │ │ │ │ bpl.n 31d1ce │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 31d0bc │ │ │ │ b.n 31d0b6 │ │ │ │ @@ -224839,33 +224835,33 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 31d206 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 31d108 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 31d2fe │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ revsh r4, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ cbnz r2, 31d2f0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31d2c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r1, [r0, #1240] @ 0x4d8 │ │ │ │ cbz r1, 31d2da │ │ │ │ ldrb.w r1, [r0, #1744] @ 0x6d0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ ldr.w r3, [r0, #1260] @ 0x4ec │ │ │ │ @@ -224879,58 +224875,58 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r3, [r0, #1300] @ 0x514 │ │ │ │ cbz r3, 31d308 │ │ │ │ ldrb.w r3, [r0, #1746] @ 0x6d2 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (31d36c ) │ │ │ │ ldr r2, [pc, #76] @ (31d370 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (31d374 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #64] @ (31d378 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #60] @ (31d37c ) │ │ │ │ ldr r1, [pc, #60] @ (31d380 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #48] @ (31d384 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #24] │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -224946,15 +224942,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31d3f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2432] @ 0x980 │ │ │ │ cbz r3, 31d3d8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ rsb r0, r0, #6 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224967,19 +224963,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r7, #0] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 31d458 │ │ │ │ sub sp, #8 │ │ │ │ @@ -224988,15 +224984,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (31d460 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbz r4, 31d43c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225007,19 +225003,19 @@ │ │ │ │ str.w r1, [r0, #1268] @ 0x4f4 │ │ │ │ orr.w r2, r2, #3 │ │ │ │ str.w r2, [r0, #2128] @ 0x850 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 31d2cc │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31d4c8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225027,42 +225023,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31d4d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (31d4d4 ) │ │ │ │ ldr r2, [pc, #56] @ (31d4d8 ) │ │ │ │ ldr r1, [pc, #56] @ (31d4dc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr9, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -225074,15 +225070,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #100] @ (31d560 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r2, #2434] @ 0x982 │ │ │ │ cbnz r2, 31d52a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225092,31 +225088,31 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31d564 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #956] @ 0x3bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -225128,25 +225124,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #100] @ (31d5fc ) │ │ │ │ ldr r1, [pc, #104] @ (31d600 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #60] @ 31d5e8 │ │ │ │ ldr r2, [pc, #84] @ (31d604 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -225164,23 +225160,23 @@ │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225198,24 +225194,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sp, #11 │ │ │ │ ldr.w r3, [r4, #2284] @ 0x8ec │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31d69a │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #0 │ │ │ │ str.w r1, [r4, #1260] @ 0x4ec │ │ │ │ strb.w r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -225237,29 +225233,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #52] @ (31d6d0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31d662 │ │ │ │ b.n 31d672 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r2, r3, r5, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225276,15 +225272,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #624] @ (31d980 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31d80e │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ @@ -225383,15 +225379,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31d718 │ │ │ │ ldr r0, [pc, #356] @ (31d98c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stmia.w sp, {r8, r9, sl} │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31d718 │ │ │ │ sub.w r2, r4, #1304 @ 0x518 │ │ │ │ orrs r2, r5 │ │ │ │ beq.n 31d774 │ │ │ │ subw r2, r4, #1308 @ 0x51c │ │ │ │ orrs r2, r5 │ │ │ │ bne.n 31d768 │ │ │ │ @@ -225487,29 +225483,29 @@ │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ itt eq │ │ │ │ moveq r2, #1 │ │ │ │ strbeq.w r2, [r3, #2432] @ 0x980 │ │ │ │ b.n 31d774 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #136] @ (31da2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -225519,15 +225515,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #132] @ (31da34 ) │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbz r4, 31da16 │ │ │ │ ldr.w r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi.n 31da16 │ │ │ │ cmp r4, #0 │ │ │ │ ble.n 31da08 │ │ │ │ ldr.w r6, [r0, #968] @ 0x3c8 │ │ │ │ @@ -225559,19 +225555,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (31dac8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -225579,15 +225575,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #128] @ (31dad0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #2434] @ 0x982 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ cbnz r0, 31dabc │ │ │ │ movs r1, #0 │ │ │ │ @@ -225613,19 +225609,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2890c4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ b.n 31da70 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r0, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #324] @ (31dc2c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -225636,15 +225632,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #316] @ (31dc34 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #316] @ (31dc38 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r3, [r1, #2435] @ 0x983 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dbbe │ │ │ │ movw r3, #777 @ 0x309 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -225697,15 +225693,15 @@ │ │ │ │ mov.w ip, ip, lsr #2 │ │ │ │ mls r3, r7, ip, r3 │ │ │ │ str.w r3, [r0, #968] @ 0x3c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 31dc18 │ │ │ │ add.w r0, r2, #920 @ 0x398 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31db40 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225734,39 +225730,39 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31db4a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #1240] @ 0x4d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 31d2cc │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ b.n 31dbb0 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ sub sp, #120 @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 31dcb0 │ │ │ │ @@ -225808,18 +225804,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (31dce0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r0, [r3, #22] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 31dd4c │ │ │ │ @@ -225852,25 +225848,25 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31dd18 │ │ │ │ ldr r0, [pc, #24] @ (31dd5c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31dd18 │ │ │ │ add r6, sp, #656 @ 0x290 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r7, [r0, #1016] @ 0x3f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -225885,26 +225881,26 @@ │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ beq.n 31ddc8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #132 @ (adr r1, 31de20 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r2, r2, r7, lsl #6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov.w r8, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #100 @ (adr r1, 31de20 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #96] @ (31de2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31ddf4 │ │ │ │ add sp, #16 │ │ │ │ @@ -225936,30 +225932,30 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #36] @ (31de38 ) │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31ddd0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #112] @ (31debc ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -225977,15 +225973,15 @@ │ │ │ │ subs r5, #4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ tst r7, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 31de6c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226002,28 +225998,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31de5e │ │ │ │ ldr r0, [pc, #36] @ (31ded0 ) │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31de5e │ │ │ │ nop │ │ │ │ add r5, sp, #336 @ 0x150 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r0, [r3, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r2, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -226099,41 +226095,41 @@ │ │ │ │ str.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 31de3c │ │ │ │ ldr r0, [pc, #60] @ (31dfe4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 31df38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31df66 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 31df80 │ │ │ │ ldr r0, [pc, #32] @ (31dfe8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31df78 │ │ │ │ add r4, sp, #656 @ 0x290 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 31e044 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226141,39 +226137,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (31e04c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (31e050 ) │ │ │ │ ldr r1, [pc, #56] @ (31e054 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (31e058 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #44] @ (31e05c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - strb r6, [r0, r0] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -226190,26 +226186,26 @@ │ │ │ │ ldr r1, [pc, #196] @ (31e140 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #180] @ (31e144 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #180] @ (31e148 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #136] @ 31e130 │ │ │ │ ldr r2, [pc, #160] @ (31e14c ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r7, r5, #1096 @ 0x448 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ @@ -226235,23 +226231,23 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #88] @ (31e15c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (31e160 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72e864 │ │ │ │ + bl 72e7ac │ │ │ │ str.w r4, [r5, #1104] @ 0x450 │ │ │ │ str.w r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -226259,35 +226255,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsrs r6, r2, #2 │ │ │ │ ldr r4, [pc, #696] @ (31e430 ) │ │ │ │ @@ -226390,15 +226386,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r5, #928] @ 0x3a0 │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 31de3c │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ mov r5, r6 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r2, [pc, #436] @ (31e440 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ b.n 31e1f0 │ │ │ │ ldr r3, [pc, #420] @ (31e438 ) │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r6, [r0, #928] @ 0x3a0 │ │ │ │ @@ -226523,15 +226519,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e1f8 │ │ │ │ ldr r0, [pc, #212] @ (31e480 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31e1f8 │ │ │ │ ldr r2, [pc, #200] @ (31e484 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31e1f0 │ │ │ │ subs.w r1, r6, #1016 @ 0x3f8 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #9 │ │ │ │ @@ -226548,30 +226544,30 @@ │ │ │ │ b.n 31e1f0 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ b.n 31e24e │ │ │ │ ldr r0, [pc, #152] @ (31e48c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31e1d2 │ │ │ │ ldr r0, [pc, #144] @ (31e490 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31e270 │ │ │ │ ldr r0, [pc, #40] @ (31e434 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31e270 │ │ │ │ ldr r0, [pc, #124] @ (31e494 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31e270 │ │ │ │ ldr r3, [pc, #20] @ (31e438 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -226579,59 +226575,59 @@ │ │ │ │ nop │ │ │ │ add r2, sp, #144 @ 0x90 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31e628 │ │ │ │ + b.n 31e4d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r6, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [pc, #640] @ (31e700 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r1, 31e4a2 │ │ │ │ ldr.w r3, [r0, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 31e4ae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226682,27 +226678,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31e4d4 │ │ │ │ ldr r0, [pc, #32] @ (31e538 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31e4d4 │ │ │ │ nop │ │ │ │ add r6, pc, #872 @ (adr r6, 31e894 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #872] @ (31e8b8 ) │ │ │ │ mov r1, r2 │ │ │ │ @@ -226804,15 +226800,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 31e590 │ │ │ │ ldr r0, [pc, #684] @ (31e8e0 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31e590 │ │ │ │ str.w r7, [r6, #936] @ 0x3a8 │ │ │ │ lsls r6, r7, #30 │ │ │ │ beq.n 31e5e2 │ │ │ │ ldr r3, [pc, #640] @ (31e8cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -226828,15 +226824,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 31e73a │ │ │ │ ldr r0, [pc, #640] @ (31e8e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #624] @ (31e8ec ) │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #568] @ (31e8bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226958,15 +226954,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bmi.n 31e8ae │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ add.w r0, r6, #1040 @ 0x410 │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ bpl.n 31e7e6 │ │ │ │ ldrb.w r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 31ded4 │ │ │ │ ldr.w r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -226978,15 +226974,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (31e8cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31e7c8 │ │ │ │ ldr r0, [pc, #248] @ (31e900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ b.n 31e7ba │ │ │ │ ldr.w r2, [r6, #920] @ 0x398 │ │ │ │ str.w r1, [r6, #1028] @ 0x404 │ │ │ │ bic.w r2, r2, #96 @ 0x60 │ │ │ │ str.w r1, [r6, #1032] @ 0x408 │ │ │ │ orr.w r2, r2, #144 @ 0x90 │ │ │ │ @@ -227005,15 +227001,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31e5da │ │ │ │ ldr r0, [pc, #188] @ (31e908 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31e5da │ │ │ │ ldr r2, [pc, #176] @ (31e90c ) │ │ │ │ ldr r3, [pc, #92] @ (31e8bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -227021,34 +227017,34 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 31e73a │ │ │ │ ldr r0, [pc, #156] @ (31e910 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r6, #1040 @ 0x410 │ │ │ │ and.w r3, r7, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e750 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #24 │ │ │ │ bpl.w 31e750 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r6 │ │ │ │ bl 31ded4 │ │ │ │ b.n 31e750 │ │ │ │ ldr r0, [pc, #100] @ (31e914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31e7c8 │ │ │ │ add r6, pc, #320 @ (adr r6, 31e9fc ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #288 @ (adr r6, 31e9e4 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -227056,47 +227052,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #760 @ (adr r5, 31ebcc ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #312 @ (adr r5, 31ea20 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #128 @ (adr r5, 31e970 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r5, pc, #0 @ (adr r5, 31e8f4 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #488 @ (adr r4, 31eae0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #256 @ (adr r4, 31e9fc ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #104 @ (adr r4, 31e968 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #280 @ (adr r3, 31ea28 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #52] @ (31e95c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227105,29 +227101,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (31e964 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #880] @ (31ecd0 ) │ │ │ │ + ldr r2, [pc, #208] @ (31ea30 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31e9ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -227135,29 +227131,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (31e9b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #552] @ (31ebd8 ) │ │ │ │ + ldr r1, [pc, #904] @ (31ed38 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 31e9f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227165,24 +227161,24 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #36] @ (31e9f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 31dd60 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #232] @ (31eadc ) │ │ │ │ + ldr r1, [pc, #584] @ (31ec3c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31ea60 │ │ │ │ sub sp, #20 │ │ │ │ @@ -227190,42 +227186,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31ea68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (31ea6c ) │ │ │ │ ldr r2, [pc, #56] @ (31ea70 ) │ │ │ │ ldr r1, [pc, #56] @ (31ea74 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1040 @ 0x410 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #984] @ (31ee3c ) │ │ │ │ + ldr r1, [pc, #312] @ (31eb9c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa5bffff │ │ │ │ @ instruction: 0xfa73ffff │ │ │ │ bl 5bca76 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227236,15 +227232,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #116] @ (31eb08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #80] @ 31eaf8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ movs r2, #18 │ │ │ │ mov.w r1, #768 @ 0x300 │ │ │ │ str.w r2, [r0, #1024] @ 0x400 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ @@ -227264,46 +227260,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r1, [pc, #488] @ (31ecec ) │ │ │ │ + ldr r0, [pc, #840] @ (31ee4c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031eb0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #116] @ (31eb94 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r3, [pc, #104] @ (31eb98 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #104] @ (31eb9c ) │ │ │ │ ldr r1, [pc, #104] @ (31eba0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #96] @ (31eba4 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #92] @ (31eba8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3357b8 │ │ │ │ ldr r3, [pc, #84] @ (31ebac ) │ │ │ │ @@ -227327,25 +227323,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #856] @ (31eef4 ) │ │ │ │ + ldr r0, [pc, #184] @ (31ec54 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #304 @ (adr r0, 31ecd8 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r5, [pc, #720] @ (31ee80 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31ebd6 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -227394,34 +227390,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 88a68c │ │ │ │ + b.w 88a5d4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -227434,15 +227430,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 31ecb4 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 31ecc8 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 31ed02 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 31ed02 │ │ │ │ @@ -227451,15 +227447,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 31ece0 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 31ecba │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 31ecfc │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -227474,15 +227470,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 31ecd2 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (31edb4 ) │ │ │ │ @@ -227494,15 +227490,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (31edb8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -227511,15 +227507,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r2, [pc, #52] @ (31edbc ) │ │ │ │ ldr r3, [pc, #44] @ (31edb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227585,31 +227581,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 8a3fd0 │ │ │ │ + bl 8a3f18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 8a3fd0 │ │ │ │ + bl 8a3f18 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [pc, #128] @ (31ef10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31eece │ │ │ │ ldr r2, [pc, #124] @ (31ef14 ) │ │ │ │ ldr r3, [pc, #108] @ (31ef08 ) │ │ │ │ add r2, pc │ │ │ │ @@ -227644,15 +227640,15 @@ │ │ │ │ bpl.n 31ee96 │ │ │ │ ldr r0, [pc, #60] @ (31ef20 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31ee96 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (31f0b8 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (31f130 ) │ │ │ │ ldr r5, [sp, #816] @ 0x330 │ │ │ │ @@ -227665,15 +227661,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (31f020 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -227683,19 +227679,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 31efc4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -227750,30 +227746,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 31efb4 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ b.n 31efc4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (31f034 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrb r2, [r1, #3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -227794,31 +227790,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ef24 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227847,21 +227843,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (31f1b8 ) │ │ │ │ ldr r2, [pc, #152] @ (31f1bc ) │ │ │ │ ldr r1, [pc, #152] @ (31f1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ mov r0, r4 │ │ │ │ bl 31edc0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31ef24 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -227881,15 +227877,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2890c4 │ │ │ │ ldr r2, [pc, #60] @ (31f1c4 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227915,34 +227911,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (31f218 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (31f21c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #44] @ (31f220 ) │ │ │ │ ldr r3, [pc, #48] @ (31f224 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (31f228 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - cmp r2, r0 │ │ │ │ + b.w 72b59c │ │ │ │ + rors r2, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r4, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #688] @ (31f4dc ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -227990,29 +227986,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 879e84 │ │ │ │ + bl 879dcc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 31f2ce │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31ec88 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 879b2c │ │ │ │ + bl 879a74 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 31f2bc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -228022,40 +228018,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (31f39c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #140] @ (31f3a0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #112] @ (31f3a4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r0, [pc, #96] @ (31f3a8 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 335aa8 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (31f3ac ) │ │ │ │ @@ -228065,30 +228061,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (31f3b4 ) │ │ │ │ ldr r1, [pc, #84] @ (31f3b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 879aec │ │ │ │ + bl 879a34 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 879aec │ │ │ │ + bl 879a34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 31f038 │ │ │ │ - adcs r4, r5 │ │ │ │ + lsrs r4, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #680] @ (31f648 ) │ │ │ │ + ldr r1, [pc, #8] @ (31f3a8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -228104,46 +228100,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (31f438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 7e7518 │ │ │ │ + bl 7e7460 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 31f3fe │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d58 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 31f410 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d58 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 879b24 │ │ │ │ + bl 879a6c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879b24 │ │ │ │ + bl 879a6c │ │ │ │ ldr r0, [pc, #24] @ (31f43c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 335bd4 │ │ │ │ - lsls r0, r2 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #824] @ (31f774 ) │ │ │ │ + ldr r0, [pc, #152] @ (31f4d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -228163,42 +228159,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 31f4c8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 31ec88 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 31f47a │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 879e84 │ │ │ │ + bl 879dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31f4b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879b2c │ │ │ │ + bl 879a74 │ │ │ │ b.n 31f4c4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -228247,15 +228243,15 @@ │ │ │ │ beq.n 31f60c │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 31f53a │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ cbz r0, 31f598 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 31f540 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 31f540 │ │ │ │ @@ -228266,33 +228262,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31f654 │ │ │ │ ldr r2, [pc, #232] @ (31f694 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f540 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ cbnz r0, 31f640 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879c38 │ │ │ │ + bl 879b80 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 31f602 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 31f568 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -228302,15 +228298,15 @@ │ │ │ │ bne.n 31f572 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31ec88 │ │ │ │ b.n 31f572 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228353,37 +228349,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrb r4, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -228428,15 +228424,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31f7f4 │ │ │ │ ldr r2, [pc, #188] @ (31f80c ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -228465,52 +228461,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31f762 │ │ │ │ ldr r0, [pc, #76] @ (31f810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 31f7ee │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7a2 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7a2 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7a2 │ │ │ │ ldr r0, [pc, #44] @ (31f814 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31f7aa │ │ │ │ ldr r3, [pc, #32] @ (31f818 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (31f81c ) │ │ │ │ ldr r0, [pc, #32] @ (31f820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -228660,15 +228656,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 31f8a4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ b.n 31f8a4 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 31f8a4 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -228679,15 +228675,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31f8a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ed20 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [pc, #520] @ (31fc24 ) │ │ │ │ ldr r3, [pc, #492] @ (31fc0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228696,25 +228692,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31f94e │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 31fb4c │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -228753,15 +228749,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31f87e │ │ │ │ ldr r0, [pc, #332] @ (31fc34 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 31f87e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 31f90e │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 31f8a4 │ │ │ │ @@ -228784,15 +228780,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31f954 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (31fc38 ) │ │ │ │ @@ -228821,36 +228817,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 31fb72 │ │ │ │ b.n 31f92c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879e84 │ │ │ │ + bl 879dcc │ │ │ │ cbnz r0, 31fbe6 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879b2c │ │ │ │ + bl 879a74 │ │ │ │ b.n 31fa88 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31f918 │ │ │ │ b.n 31f90a │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 31f990 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 31f990 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879c38 │ │ │ │ + bl 879b80 │ │ │ │ b.n 31fbb0 │ │ │ │ ldr r3, [pc, #76] @ (31fc40 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (31fc44 ) │ │ │ │ ldr r0, [pc, #76] @ (31fc48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -228876,25 +228872,25 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -228940,15 +228936,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fcee │ │ │ │ ldr r0, [pc, #416] @ (31fe64 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 31fcee │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -229017,15 +229013,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 31ec88 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 31fce4 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ b.n 31fce4 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31fdcc │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 31fca6 │ │ │ │ @@ -229035,46 +229031,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 31ec88 │ │ │ │ b.n 31fce4 │ │ │ │ bl 31ef24 │ │ │ │ b.n 31fdb0 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ cbz r0, 31fdfe │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 31fe0a │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 31fd90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879c38 │ │ │ │ + bl 879b80 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 31fde4 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ b.n 31fdf6 │ │ │ │ ldr r3, [pc, #40] @ (31fe68 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (31fe6c ) │ │ │ │ ldr r0, [pc, #40] @ (31fe70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229086,26 +229082,26 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (31fe80 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229114,20 +229110,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (31fee0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (31fee4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (31fee8 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (31feec ) │ │ │ │ ldr r2, [pc, #48] @ (31fef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -229136,19 +229132,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, r1 │ │ │ │ + muls r4, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r2, r5 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -229165,15 +229161,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31ff64 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (31ff68 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #72] @ (31ff6c ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -229187,19 +229183,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r3, r1] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229215,15 +229211,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (31fff0 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #84] @ (31fff4 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -229240,19 +229236,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r4, [r0, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229265,47 +229261,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (320060 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #64] @ (320064 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r2, [pc, #44] @ (320068 ) │ │ │ │ ldr r1, [pc, #44] @ (32006c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b7c8 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + b.w 72b710 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + rors r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (320144 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -229315,28 +229311,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #176] @ (320150 ) │ │ │ │ ldr r1, [pc, #180] @ (320154 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c50c │ │ │ │ + bl 72c454 │ │ │ │ cbnz r0, 3200d4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229368,154 +229364,154 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ bl 33665c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r3, #172 @ 0xac │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r0, r1 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r6, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vshr.s32 q0, q4, #12 │ │ │ │ - vshr.s8 q8, q4, #8 │ │ │ │ + vqadd.s8 q0, q6, q4 │ │ │ │ + vqadd.s32 q0, q0, q4 │ │ │ │ │ │ │ │ 00320168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #304] @ (3202ac ) │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (3202b0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (3202b4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (3202b8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (3202bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #256] @ (3202c0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 3202c4 │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #232] @ (3202c8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #208] @ (3202cc ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 3357b8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 72c4bc │ │ │ │ + bl 72c404 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r7, [pc, #160] @ (3202d0 ) │ │ │ │ ldr r1, [pc, #164] @ (3202d4 ) │ │ │ │ ldr r6, [pc, #164] @ (3202d8 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (3202dc ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 3369a8 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 336300 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ bl 3366bc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -229525,41 +229521,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + eors r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r0, #14] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #118 @ 0x76 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr8, {2} │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + stcl 0, cr0, [sl, #352]! @ 0x160 │ │ │ │ + strb r4, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcr 0, 5, r0, cr2, cr8, {2} │ │ │ │ + ldcl 0, cr0, [sl, #352]! @ 0x160 │ │ │ │ ldr r5, [pc, #720] @ (3205b0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3202e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229571,19 +229567,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (320398 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (32039c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 72c50c │ │ │ │ + bl 72c454 │ │ │ │ cbnz r0, 32033a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229617,25 +229613,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43f32c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #8 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (320430 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -229644,26 +229640,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (320438 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (32043c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (320440 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #88] @ (320444 ) │ │ │ │ ldr r3, [pc, #88] @ (320448 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -229682,22 +229678,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r1, #80 @ 0x50 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf3920058 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf2ea0058 │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -229711,25 +229707,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (320490 ) │ │ │ │ ldr r0, [pc, #40] @ (320494 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c5fc │ │ │ │ + bl 730400 │ │ │ │ + bl 72c544 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de00 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + b.w 72dd48 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (3204f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -229738,60 +229734,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (3204fc ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #60] @ (320500 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r2, [pc, #44] @ (320504 ) │ │ │ │ ldr r1, [pc, #44] @ (320508 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b7c8 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + b.w 72b710 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (320534 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -229800,25 +229796,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3205d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (3205d4 ) │ │ │ │ ldr r1, [pc, #116] @ (3205d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #100] @ (3205dc ) │ │ │ │ ldr r2, [pc, #104] @ (3205e0 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (3205e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -229831,34 +229827,34 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - addw r0, r6, #88 @ 0x58 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + adcs.w r0, lr, #88 @ 0x58 │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -229890,17 +229886,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3206d0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229919,16 +229915,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c5fc │ │ │ │ + bl 730400 │ │ │ │ + bl 72c544 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 52457c │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 288d58 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -229945,40 +229941,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 320848 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #320] @ (32084c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (320850 ) │ │ │ │ ldr r1, [pc, #320] @ (320854 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 320826 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -230020,18 +230016,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c50c │ │ │ │ + bl 72c454 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320830 │ │ │ │ ldr r0, [pc, #180] @ (320868 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -230085,28 +230081,28 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orrs.w r0, r6, #88 @ 0x58 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + vshr.s32 q0, q4, #18 │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + ldr r7, [pc, #816] @ (320b90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + ldr r7, [pc, #480] @ (320a4c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230116,25 +230112,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (32090c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #120] @ (320910 ) │ │ │ │ ldr r1, [pc, #120] @ (320914 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (320918 ) │ │ │ │ ldr r3, [pc, #108] @ (32091c ) │ │ │ │ ldr r1, [pc, #108] @ (320920 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (320924 ) │ │ │ │ @@ -230149,35 +230145,35 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcr 0, 6, r0, cr14, cr8, {2} │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + mcr 0, 1, r0, cr6, cr8, {2} │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r3, #26 │ │ │ │ lsls r6, r4, #3 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -230195,22 +230191,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 3209d4 │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 3209d8 │ │ │ │ ldr.w fp, [pc, #108] @ 3209e8 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -230221,58 +230217,58 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72db50 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 320994 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 320978 │ │ │ │ bl 32061c │ │ │ │ - mcr 0, 1, r0, cr10, cr8, {2} │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + stc 0, cr0, [r2, #352] @ 0x160 │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - ldr r6, [pc, #344] @ (320b48 ) │ │ │ │ + ldr r5, [pc, #696] @ (320ca8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (320a18 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230281,25 +230277,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (320a9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (320aa0 ) │ │ │ │ ldr r1, [pc, #92] @ (320aa4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (320aa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (320aac ) │ │ │ │ ldr r1, [pc, #76] @ (320ab0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -230316,24 +230312,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + b.w 72b59c │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #872] @ (320e0c ) │ │ │ │ + ldr r5, [pc, #200] @ (320b6c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #1000] @ (320e90 ) │ │ │ │ + ldr r5, [pc, #328] @ (320bf0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -230355,31 +230351,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (320b14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [pc, #256] @ (320c14 ) │ │ │ │ + ldr r4, [pc, #608] @ (320d74 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #392] @ (320ca0 ) │ │ │ │ + ldr r4, [pc, #744] @ (320e00 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 320b50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230387,24 +230383,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (320b58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7e6fec │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + b.w 7e6f34 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [pc, #144] @ (320be8 ) │ │ │ │ + ldr r4, [pc, #496] @ (320d48 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #248] @ (320c54 ) │ │ │ │ + ldr r4, [pc, #600] @ (320db4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 320b94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230412,24 +230408,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (320b9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6e9fec │ │ │ │ + b.w 6e9f34 │ │ │ │ nop │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #672] @ (320e3c ) │ │ │ │ + ldr r4, [pc, #0] @ (320b9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #808] @ (320ec8 ) │ │ │ │ + ldr r4, [pc, #136] @ (320c28 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 320bf0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230440,31 +230436,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ea0c8 │ │ │ │ + bl 6ea010 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #504] @ (320df0 ) │ │ │ │ + ldr r3, [pc, #856] @ (320f50 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #392] @ (320d84 ) │ │ │ │ + ldr r3, [pc, #744] @ (320ee4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 320c4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230472,33 +230468,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (320c54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 320c42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2890c0 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #256] @ (320d54 ) │ │ │ │ + ldr r3, [pc, #608] @ (320eb4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #360] @ (320dc0 ) │ │ │ │ + ldr r3, [pc, #712] @ (320f20 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 320ccc │ │ │ │ sub sp, #16 │ │ │ │ @@ -230509,27 +230505,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (320cd4 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (320cd8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #80] @ (320cdc ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 320ca4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6e9f1c │ │ │ │ + b.w 6e9e64 │ │ │ │ ldr r2, [pc, #56] @ (320ce0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 320c94 │ │ │ │ ldr r2, [pc, #52] @ (320ce4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -230537,33 +230533,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 320c94 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (320ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 320c94 │ │ │ │ nop │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #792] @ (320fec ) │ │ │ │ + ldr r3, [pc, #120] @ (320d4c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #664] @ (320f70 ) │ │ │ │ + ldr r2, [pc, #1016] @ (3210d0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #800] @ (32100c ) │ │ │ │ + ldr r3, [pc, #128] @ (320d6c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 320d9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230574,15 +230570,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (320da8 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (320dac ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 320d78 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -230590,66 +230586,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 320d42 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 320d62 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9e9c │ │ │ │ + b.w 6e9de4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9e68 │ │ │ │ + b.w 6e9db0 │ │ │ │ blx 2890c4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9e9c │ │ │ │ + b.w 6e9de4 │ │ │ │ ldr r3, [pc, #52] @ (320db0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320d28 │ │ │ │ ldr r3, [pc, #48] @ (320db4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320d28 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (320db8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 320d28 │ │ │ │ nop │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #80] @ (320df4 ) │ │ │ │ + ldr r2, [pc, #432] @ (320f54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #208] @ (320e78 ) │ │ │ │ + ldr r2, [pc, #560] @ (320fd8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r0, #26] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #136] @ (320e44 ) │ │ │ │ + ldr r2, [pc, #488] @ (320fa4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (320ea0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -230661,69 +230657,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (320eac ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cbnz r0, 320e0e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ ldr r3, [pc, #148] @ (320eb0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 320e7a │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 320df8 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #124] @ (320eb4 ) │ │ │ │ ldr r2, [pc, #124] @ (320eb8 ) │ │ │ │ ldr r1, [pc, #128] @ (320ebc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320df8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ea0c8 │ │ │ │ + bl 6ea010 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320df8 │ │ │ │ ldr r2, [pc, #88] @ (320ec0 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 320df8 │ │ │ │ ldr r3, [pc, #72] @ (320ec4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320e24 │ │ │ │ @@ -230733,38 +230729,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320e24 │ │ │ │ ldr r0, [pc, #60] @ (320ecc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 320e24 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #616] @ (321110 ) │ │ │ │ + ldr r1, [pc, #968] @ (321270 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #488] @ (321094 ) │ │ │ │ + ldr r1, [pc, #840] @ (3211f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, #22] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #912] @ (32124c ) │ │ │ │ + ldr r1, [pc, #240] @ (320fac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #16] @ (320ed0 ) │ │ │ │ + ldr r1, [pc, #368] @ (321030 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 320ac8 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #288] @ (320ff0 ) │ │ │ │ + ldr r1, [pc, #640] @ (321150 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (320f70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230774,73 +230770,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #124] @ (320f7c ) │ │ │ │ ldr r1, [pc, #124] @ (320f80 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #96] @ (320f84 ) │ │ │ │ ldr r1, [pc, #100] @ (320f88 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 320f60 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 320f4a │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 81a2d8 │ │ │ │ + b.w 81a220 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7e7388 │ │ │ │ + bl 7e72d0 │ │ │ │ b.n 320f36 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #432] @ (321128 ) │ │ │ │ + ldr r0, [pc, #784] @ (321288 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #536] @ (321194 ) │ │ │ │ + ldr r0, [pc, #888] @ (3212f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #1016] @ (321380 ) │ │ │ │ + ldr r0, [pc, #344] @ (3210e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #120] @ (321004 ) │ │ │ │ + ldr r0, [pc, #472] @ (321164 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (321064 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230851,36 +230847,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ - bl 73071c │ │ │ │ + bl 730400 │ │ │ │ + bl 730664 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 321010 │ │ │ │ ldr r2, [pc, #152] @ (321070 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (321074 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (321078 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 32103a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -230895,39 +230891,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (321080 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (321084 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (321088 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320ffc │ │ │ │ blx 2890c4 │ │ │ │ ldr r2, [pc, #76] @ (32108c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r6, #16 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [pc, #488] @ (321254 ) │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #624] @ (3212e0 ) │ │ │ │ + blxns lr │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -230948,42 +230944,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #240] @ (3211b8 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 321106 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32117c │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cbz r0, 321166 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 321144 │ │ │ │ ldr r1, [pc, #164] @ (3211bc ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -230992,32 +230988,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (3211c4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6e9e68 │ │ │ │ + b.w 6e9db0 │ │ │ │ ldr r5, [pc, #128] @ (3211c8 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (3211cc ) │ │ │ │ ldr r1, [pc, #128] @ (3211d0 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (3211d4 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231025,42 +231021,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (3211d8 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bx pc │ │ │ │ + mov sl, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blxns r3 │ │ │ │ + mov ip, lr │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - blxns r2 │ │ │ │ + mov ip, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + bx r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + mov lr, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (32129c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -231070,79 +231066,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cbz r0, 321256 │ │ │ │ cbz r4, 32126c │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #136] @ (3212a8 ) │ │ │ │ ldr r1, [pc, #136] @ (3212ac ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 321298 │ │ │ │ ldr r3, [pc, #120] @ (3212b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (3212b4 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (3212b8 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (3212bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 321238 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mov r0, ip │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, pc │ │ │ │ + cmp r8, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + cmp r0, fp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, r4 │ │ │ │ + cmp r0, pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -231151,15 +231147,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3212dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r2, [r0, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 321352 │ │ │ │ @@ -231180,18 +231176,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 32138a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231238,15 +231234,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 32143c │ │ │ │ ldr r3, [pc, #156] @ (32147c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 321468 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -231269,15 +231265,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (321480 ) │ │ │ │ ldr r2, [pc, #108] @ (321484 ) │ │ │ │ ldr r1, [pc, #108] @ (321488 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231286,42 +231282,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (321490 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, sp │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r8, r8 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r6, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - cmp sl, r3 │ │ │ │ + add sl, lr │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, pc │ │ │ │ + add sl, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 3214e4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231329,35 +231325,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3214ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #44] @ (3214f0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (3214f4 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (3214f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ adds r1, #46 @ 0x2e │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -231371,62 +231367,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (321568 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (32156c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #72] @ (321570 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 3365ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33665c │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r0, #132 @ 0x84 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, lr │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add lr, r2 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 3214dc │ │ │ │ + blt.n 32158c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 3214a4 │ │ │ │ + bge.n 321554 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 3215dc │ │ │ │ ldr r2, [pc, #84] @ (3215e0 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (3215e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -231440,19 +231436,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, r3 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (321738 ) │ │ │ │ @@ -231495,15 +231491,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 3216c6 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 3216ce │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [pc, #200] @ (321744 ) │ │ │ │ ldr r3, [pc, #188] @ (32173c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231541,15 +231537,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 32164c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 32164c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -231558,31 +231554,31 @@ │ │ │ │ b.n 32164c │ │ │ │ ldr r1, [pc, #40] @ (32174c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (321750 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3216e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r3, #22] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #22] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r6, [r4, #20] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 3217a8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -231599,31 +231595,31 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r0, [pc, #4] @ (3217b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 28929c │ │ │ │ - cmp r6, r3 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3217d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrsb r2, [r4, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231631,39 +231627,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (32182c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (321830 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (321834 ) │ │ │ │ ldr r1, [pc, #56] @ (321838 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (32183c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (321840 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - subs r6, r4, #2 │ │ │ │ + adds r6, r7, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -231681,15 +231677,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #60] @ 3218b0 │ │ │ │ ldr r2, [pc, #76] @ (3218c4 ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ @@ -231701,35 +231697,35 @@ │ │ │ │ ldr r2, [pc, #52] @ (3218c8 ) │ │ │ │ ldr r1, [pc, #56] @ (3218cc ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r0, r0 │ │ │ │ + adcs r0, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r5, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bhi.n 321928 │ │ │ │ + bvc.n 3217d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 321954 │ │ │ │ + bvc.n 321804 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -231750,19 +231746,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (321920 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sbcs r4, r0 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbcs r0, r3 │ │ │ │ + lsrs r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3219c4 ) │ │ │ │ @@ -231804,34 +231800,34 @@ │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 321970 │ │ │ │ ldr r0, [pc, #52] @ (3219d8 ) │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 321970 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ b.n 321970 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r4, #9] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #9] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r0, [r6, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -231867,21 +231863,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ (321a5c ) │ │ │ │ bic.w r2, r4, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 321a1c │ │ │ │ strb r0, [r5, #6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5 │ │ │ │ + ands r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 321aa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231889,31 +231885,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (321ab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r3, #0 │ │ │ │ + subs r2, r6, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 321b18 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231921,49 +231917,49 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (321b20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (321b24 ) │ │ │ │ ldr r2, [pc, #56] @ (321b28 ) │ │ │ │ ldr r1, [pc, #56] @ (321b2c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + subs r7, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #4] @ (321b38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ strh r2, [r2, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #256] @ (321c50 ) │ │ │ │ @@ -232000,33 +231996,33 @@ │ │ │ │ add.w r2, r2, #16 │ │ │ │ add r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #2 │ │ │ │ adds r4, #6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ strd r0, r7, [sp, #32] │ │ │ │ add r4, r7 │ │ │ │ mov.w r0, #51712 @ 0xca00 │ │ │ │ movt r0, #15258 @ 0x3b9a │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ smull r0, r1, r4, r0 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #1016] @ 0x3f8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [pc, #112] @ (321c5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321c18 │ │ │ │ ldr r2, [pc, #108] @ (321c60 ) │ │ │ │ ldr r3, [pc, #92] @ (321c54 ) │ │ │ │ add r2, pc │ │ │ │ @@ -232059,15 +232055,15 @@ │ │ │ │ ldr.w r1, [r5, #1064] @ 0x428 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (321c6c ) │ │ │ │ ldrd r4, r5, [r5, #1016] @ 0x3f8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 321bf2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #1] │ │ │ │ @@ -232076,15 +232072,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #112] @ (321cf0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232131,25 +232127,25 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321cc2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (321d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 321cc2 │ │ │ │ ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r1, r3, [r0, #984] @ 0x3d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -232167,27 +232163,27 @@ │ │ │ │ it eq │ │ │ │ cmpeq r2, #2 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ cbz r1, 321d62 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #112] @ (321dbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321d94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #84] @ (321dbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321d50 │ │ │ │ ldr r3, [pc, #76] @ (321dc0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232199,87 +232195,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321d50 │ │ │ │ ldr r0, [pc, #64] @ (321dc8 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #52] @ (321dcc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321d50 │ │ │ │ ldr r3, [pc, #36] @ (321dc4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 321d50 │ │ │ │ ldr r0, [pc, #36] @ (321dd0 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (321e30 ) │ │ │ │ ldr r2, [pc, #76] @ (321e34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (321e38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (321e3c ) │ │ │ │ ldr r1, [pc, #68] @ (321e40 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #56] @ (321e44 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #48] @ (321e48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r6, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #46 @ 0x2e │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -232315,24 +232311,24 @@ │ │ │ │ ubfx r2, r2, #12, #4 │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -232362,29 +232358,29 @@ │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ str.w r1, [r4, #968] @ 0x3c8 │ │ │ │ cbz r1, 321f58 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #264] @ (322044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 322014 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #228] @ (322044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321f44 │ │ │ │ ldr r3, [pc, #224] @ (322048 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232397,15 +232393,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321f44 │ │ │ │ ldr r0, [pc, #212] @ (322050 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ bl 321d04 │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ orr.w r1, r1, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 321f22 │ │ │ │ ldrb.w r3, [r4, #946] @ 0x3b2 │ │ │ │ ubfx r1, r1, #8, #3 │ │ │ │ @@ -232430,15 +232426,15 @@ │ │ │ │ bmi.n 321ff8 │ │ │ │ mov r0, r4 │ │ │ │ bl 321d04 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ b.n 321f1e │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #1064] @ 0x428 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r1, r1, #4, #3 │ │ │ │ adds r1, #1 │ │ │ │ bl 321c70 │ │ │ │ @@ -232458,29 +232454,29 @@ │ │ │ │ bpl.n 321f44 │ │ │ │ ldr r0, [pc, #44] @ (322058 ) │ │ │ │ ldr.w r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 32206c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -232493,15 +232489,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldrd r0, r2, [r0, #980] @ 0x3d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, r2] │ │ │ │ ldr.w r0, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r3, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ str.w r1, [r3, #984] @ 0x3d8 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ str.w r2, [r3, #940] @ 0x3ac │ │ │ │ add sp, #12 │ │ │ │ @@ -232536,15 +232532,15 @@ │ │ │ │ ble.n 32211c │ │ │ │ ldr.w r2, [r4, #980] @ 0x3d4 │ │ │ │ ldrb.w r1, [r5, #1]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r4, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r6, r5 │ │ │ │ mov r3, r1 │ │ │ │ str.w r1, [r4, #984] @ 0x3d8 │ │ │ │ bne.n 3220fa │ │ │ │ mov r0, r4 │ │ │ │ bl 321e7c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -232600,27 +232596,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 322160 │ │ │ │ ldr r0, [pc, #36] @ (3221d8 ) │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 322160 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #960] @ (322594 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 32225c │ │ │ │ sub sp, #20 │ │ │ │ @@ -232628,54 +232624,54 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #108] @ (322264 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #88] @ (322268 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (32226c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (322270 ) │ │ │ │ ldr r1, [pc, #56] @ (322274 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ add r1, pc │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ mcr2 15, 1, pc, cr5, cr15, {7} @ │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -232689,24 +232685,24 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (322324 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (322328 ) │ │ │ │ add r5, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #76] @ 322308 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #108] @ (32232c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [r4, #1016] @ 0x3f8 │ │ │ │ @@ -232734,23 +232730,23 @@ │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #992] @ (322710 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232760,15 +232756,15 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #208] @ (322418 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w ip, [pc, #196] @ 32241c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #192] @ (322420 ) │ │ │ │ add ip, pc │ │ │ │ add.w r2, ip, #152 @ 0x98 │ │ │ │ add.w ip, ip, #512 @ 0x200 │ │ │ │ add r5, pc │ │ │ │ @@ -232822,33 +232818,33 @@ │ │ │ │ bpl.n 3223d0 │ │ │ │ ldr r0, [pc, #52] @ (322430 ) │ │ │ │ ldr.w r2, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #408] @ (3225b8 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #1104] @ 322898 │ │ │ │ subs.w r5, r2, #20 │ │ │ │ @@ -232894,15 +232890,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3226c0 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1004] @ (3228ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r5, [r7, #920] @ 0x398 │ │ │ │ b.n 3226c0 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 32245e │ │ │ │ add r1, pc, #8 @ (adr r1, 3224dc ) │ │ │ │ ldr.w r5, [r1, r5, lsl #2] │ │ │ │ add r1, r5 │ │ │ │ @@ -232937,15 +232933,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (3228a0 ) │ │ │ │ bic.w r1, r1, #1 │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr.w r5, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ mov r0, r6 │ │ │ │ bl 321d04 │ │ │ │ ldr r2, [pc, #860] @ (3228b0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ @@ -232971,15 +232967,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3226c0 │ │ │ │ ldr r0, [pc, #800] @ (3228b4 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3226c0 │ │ │ │ ldr r5, [pc, #784] @ (3228b8 ) │ │ │ │ ldr.w lr, [r0, #1064] @ 0x428 │ │ │ │ movs r0, #0 │ │ │ │ add r5, pc │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ mov r2, r5 │ │ │ │ @@ -233062,15 +233058,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3226c0 │ │ │ │ ldr r0, [pc, #584] @ (3228c0 ) │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r5, [r6, #944] @ 0x3b0 │ │ │ │ b.n 3226c0 │ │ │ │ ldr r2, [pc, #564] @ (3228c4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ add r2, pc │ │ │ │ @@ -233117,15 +233113,15 @@ │ │ │ │ beq.n 32279e │ │ │ │ ldr.w r3, [r6, #980] @ 0x3d4 │ │ │ │ ldr.w r1, [r6, #992] @ 0x3e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r3, r0] │ │ │ │ adds r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r6, #988] @ 0x3dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3227c6 │ │ │ │ cmp r1, r5 │ │ │ │ iteee ls │ │ │ │ subls r1, r5, r1 │ │ │ │ @@ -233200,15 +233196,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32271a │ │ │ │ ldr r0, [pc, #264] @ (3228e4 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r5, r1, [r6, #984] @ 0x3d8 │ │ │ │ b.n 32271a │ │ │ │ ldr r3, [pc, #248] @ (3228e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3227a0 │ │ │ │ @@ -233216,15 +233212,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3227a0 │ │ │ │ ldr r0, [pc, #232] @ (3228ec ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3227a0 │ │ │ │ ldr r2, [pc, #148] @ (3228a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3226c0 │ │ │ │ ldr r2, [pc, #140] @ (3228a8 ) │ │ │ │ @@ -233235,15 +233231,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3228f0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ movs r2, #20 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3226c0 │ │ │ │ ldr r3, [pc, #184] @ (3228f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3225dc │ │ │ │ ldr r3, [pc, #96] @ (3228a8 ) │ │ │ │ @@ -233251,15 +233247,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3225dc │ │ │ │ ldr r0, [pc, #164] @ (3228f8 ) │ │ │ │ mov r1, lr │ │ │ │ movs r3, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w lr, [r6, #1064] @ 0x428 │ │ │ │ ldr.w ip, [r7] │ │ │ │ b.n 3225dc │ │ │ │ ldr r2, [pc, #56] @ (3228a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233272,38 +233268,38 @@ │ │ │ │ ldr r0, [pc, #120] @ (3228fc ) │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ mov r1, lr │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3225fc │ │ │ │ nop │ │ │ │ str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r2, [pc, #384] @ (322a20 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #440] @ (322a6c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #88] @ (322914 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #608] @ (322b20 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #176] @ (322978 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ @ instruction: 0x4782 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx lr │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -233313,27 +233309,27 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx r8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx r6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ (322c7c ) │ │ │ │ mov r4, r3 │ │ │ │ @@ -233441,15 +233437,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 322964 │ │ │ │ strd r8, lr, [sp] │ │ │ │ ldr r0, [pc, #632] @ (322ca0 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 322964 │ │ │ │ sub.w r3, r2, #52 @ 0x34 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 322b4a │ │ │ │ sub.w r3, r2, #56 @ 0x38 │ │ │ │ orrs r3, r4 │ │ │ │ @@ -233498,32 +233494,32 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 322998 │ │ │ │ ldr r0, [pc, #460] @ (322ca8 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322998 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #976] @ 0x3d0 │ │ │ │ bl 321ef8 │ │ │ │ b.n 322998 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e7160 │ │ │ │ + bl 7e70a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 322998 │ │ │ │ ldr.w r3, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ add.w r1, sp, #19 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str.w r3, [r6, #936] @ 0x3a8 │ │ │ │ strb.w r8, [sp, #19] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322c4e │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #972] @ 0x3cc │ │ │ │ orr.w r2, r2, #6 │ │ │ │ @@ -233570,15 +233566,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 322998 │ │ │ │ ldr r0, [pc, #256] @ (322cb0 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322998 │ │ │ │ ldr r1, [pc, #240] @ (322cb4 ) │ │ │ │ movs r0, #24 │ │ │ │ add r1, pc │ │ │ │ mla r3, r0, r3, r1 │ │ │ │ ldr.w r4, [r3, #152] @ 0x98 │ │ │ │ b.n 322b8c │ │ │ │ @@ -233604,30 +233600,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 322a88 │ │ │ │ ldr r0, [pc, #160] @ (322cbc ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322a88 │ │ │ │ ldr r3, [pc, #148] @ (322cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322a72 │ │ │ │ ldr r3, [pc, #100] @ (322c9c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 322a72 │ │ │ │ ldr r0, [pc, #128] @ (322cc4 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322a72 │ │ │ │ ldr r3, [pc, #120] @ (322cc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322b2a │ │ │ │ ldr r3, [pc, #64] @ (322c9c ) │ │ │ │ @@ -233635,15 +233631,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 322b2a │ │ │ │ ldr r0, [pc, #100] @ (322ccc ) │ │ │ │ ldrb.w r2, [sp, #19] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322b2a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r4 │ │ │ │ @@ -233656,37 +233652,37 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ add lr, r9 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ orrs r0, r0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00322cd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -233694,47 +233690,47 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #156] @ (322d84 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr r5, [pc, #156] @ (322d88 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #148] @ (322d8c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ bl 3357b8 │ │ │ │ ldr r1, [pc, #140] @ (322d90 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #132] @ (322d94 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #124] @ (322d98 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r3, [pc, #116] @ (322d9c ) │ │ │ │ ldr r2, [pc, #116] @ (322da0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (322da4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #104] @ (322da8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3369a8 │ │ │ │ cmp.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -233754,83 +233750,83 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - adds r0, #20 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r5, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r2, r7, #29 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (32307c ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (322db8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ muls r6, r0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ bne.n 322dd0 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - b.w 879e94 │ │ │ │ + b.w 879ddc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #92] @ (322e48 ) │ │ │ │ ldr r2, [pc, #96] @ (322e4c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (322e50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (322e54 ) │ │ │ │ ldr r1, [pc, #84] @ (322e58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #68] @ (322e5c ) │ │ │ │ ldr r1, [pc, #72] @ (322e60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #60] @ (322e64 ) │ │ │ │ ldr r2, [pc, #60] @ (322e68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -233838,23 +233834,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, r5 │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmn r6, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -233877,15 +233873,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 322fc8 │ │ │ │ ldr r1, [pc, #452] @ (32305c ) │ │ │ │ ldr r0, [pc, #452] @ (323060 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 322fc8 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ bhi.n 322e8a │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w lr, [ip, r2, lsl #2] │ │ │ │ add ip, lr │ │ │ │ bx ip │ │ │ │ @@ -233969,15 +233965,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r1, #956] @ 0x3bc │ │ │ │ b.n 322fa0 │ │ │ │ add.w r3, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 323030 │ │ │ │ movs r3, #0 │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #948] @ 0x3b4 │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #964] @ 0x3c4 │ │ │ │ @@ -233985,58 +233981,58 @@ │ │ │ │ ldr.w r3, [r1, #920] @ 0x398 │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ b.n 322fa0 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ lsls r3, r0, #4 │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ b.n 322fa0 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 879e78 │ │ │ │ + bl 879dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 322fc8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 879c94 │ │ │ │ + bl 879bdc │ │ │ │ mov r3, r0 │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #940] @ 0x3ac │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #936] @ 0x3a8 │ │ │ │ b.n 322fa0 │ │ │ │ ldr.w r3, [r1, #932] @ 0x3a4 │ │ │ │ b.n 322fa0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 879c38 │ │ │ │ + bl 879b80 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, ip, [r1, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r1, #1016] @ 0x3f8 │ │ │ │ and.w r1, ip, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 322fa0 │ │ │ │ nop │ │ │ │ ldrb r2, [r4, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 322ff4 │ │ │ │ + bne.n 3230a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #144] @ 323108 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234049,27 +234045,27 @@ │ │ │ │ ldr r5, [pc, #144] @ (323118 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #8 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - bl 879aec │ │ │ │ + bl 879a34 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r7, #1016 @ 0x3f8 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #60] @ 323100 │ │ │ │ ldr r2, [pc, #84] @ (32311c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, #752 @ 0x2f0 │ │ │ │ @@ -234079,62 +234075,62 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r4, r5} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - ands r2, r5 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + it hi │ │ │ │ + lslhi r0, r3, #1 │ │ │ │ + itte ls │ │ │ │ + lslls r0, r3, #1 │ │ │ │ + andls r2, r5 │ │ │ │ + lslhi r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32315c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (323160 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (323164 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 879b24 │ │ │ │ + b.w 879a6c │ │ │ │ nop │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3231c8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234142,40 +234138,40 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #76] @ (3231d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #60] @ (3231d4 ) │ │ │ │ ldr r1, [pc, #64] @ (3231d8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #984 @ 0x3d8 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234186,81 +234182,81 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #72] @ (323240 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #80 @ 0x50 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, ip, [r3, #920] @ 0x398 │ │ │ │ strd r2, r2, [r3, #928] @ 0x3a0 │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r1, r2, [r3, #948] @ 0x3b4 │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ str.w r2, [r3, #964] @ 0x3c4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 879ae0 │ │ │ │ - lsls r2, r0, #20 │ │ │ │ + b.w 879a28 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #244 @ 0xf4 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 879e94 │ │ │ │ + bl 879ddc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 3232aa │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ - bl 879b8c │ │ │ │ + bl 879ad4 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ and.w r5, r3, #15 │ │ │ │ - bl 879ea0 │ │ │ │ + bl 879de8 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r0, r5 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ it cs │ │ │ │ orrcs.w r3, r3, #16 │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ and.w r1, r1, r3 │ │ │ │ it cs │ │ │ │ strcs.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #20] @ (3232c0 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #20] @ (3232c4 ) │ │ │ │ ldr r0, [pc, #20] @ (3232c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r4, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #512] @ 3234dc │ │ │ │ mov ip, r3 │ │ │ │ @@ -234382,35 +234378,35 @@ │ │ │ │ str.w r4, [r3, #956] @ 0x3bc │ │ │ │ b.n 323316 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r4, [sp, #11] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 323316 │ │ │ │ str.w r4, [r3, #948] @ 0x3b4 │ │ │ │ b.n 323316 │ │ │ │ str.w r4, [r3, #940] @ 0x3ac │ │ │ │ b.n 323316 │ │ │ │ str.w r4, [r3, #936] @ 0x3a8 │ │ │ │ b.n 323316 │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 323316 │ │ │ │ str.w r4, [r3, #928] @ 0x3a0 │ │ │ │ b.n 323316 │ │ │ │ mov r5, r4 │ │ │ │ lsls r1, r4, #22 │ │ │ │ bmi.n 3234ca │ │ │ │ lsls r2, r4, #16 │ │ │ │ @@ -234421,35 +234417,35 @@ │ │ │ │ b.n 323316 │ │ │ │ ldr r1, [pc, #52] @ (3234f0 ) │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [pc, #52] @ (3234f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323316 │ │ │ │ add.w r0, r3, #968 @ 0x3c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 879ae0 │ │ │ │ + bl 879a28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3234a6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r0, r3] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003234f8 : │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #26943 @ 0x693f │ │ │ │ movs r2, #0 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -234507,27 +234503,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (3235a4 ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 7ef414 │ │ │ │ + bl 7ef35c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b.n 32355c │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3235bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r3, #218 @ 0xda │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb.w r3, [r0, #966] @ 0x3c6 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #967] @ 0x3c7 │ │ │ │ ands.w r2, r3, #1 │ │ │ │ beq.n 3235dc │ │ │ │ @@ -234538,15 +234534,15 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ itett mi │ │ │ │ orrmi.w r2, r2, #2 │ │ │ │ movpl r1, r2 │ │ │ │ strbmi.w r2, [r0, #967] @ 0x3c7 │ │ │ │ movmi r1, #1 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3235dc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234554,15 +234550,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (323650 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (323654 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (323658 ) │ │ │ │ ldr.w ip, [pc, #56] @ 32365c │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (323660 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -234570,21 +234566,21 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r0, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r6, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -234599,26 +234595,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (3236f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #100] @ (3236f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (3236f8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #56] @ 3236e0 │ │ │ │ ldr r2, [pc, #80] @ (3236fc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -234636,23 +234632,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3365ac │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rev16 r2, r0 │ │ │ │ + cbnz r2, 323716 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + cbnz r6, 32371e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234769,63 +234765,63 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 323768 │ │ │ │ ldr r1, [pc, #268] @ (323968 ) │ │ │ │ ldr r0, [pc, #272] @ (32396c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ ldr r3, [pc, #244] @ (323960 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.w 323768 │ │ │ │ ldr r1, [pc, #248] @ (323970 ) │ │ │ │ ldr r0, [pc, #248] @ (323974 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ ldr r3, [pc, #216] @ (323960 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 323768 │ │ │ │ ldr r1, [pc, #224] @ (323978 ) │ │ │ │ ldr r0, [pc, #228] @ (32397c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ ldr r3, [pc, #184] @ (323960 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 323768 │ │ │ │ ldr r1, [pc, #204] @ (323980 ) │ │ │ │ ldr r0, [pc, #204] @ (323984 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ ldr r3, [pc, #156] @ (323960 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 323768 │ │ │ │ ldr r1, [pc, #180] @ (323988 ) │ │ │ │ ldr r0, [pc, #184] @ (32398c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ movs r3, #0 │ │ │ │ tst.w lr, #2 │ │ │ │ it ne │ │ │ │ strbne.w r3, [r4, #965] @ 0x3c5 │ │ │ │ b.n 323768 │ │ │ │ and.w lr, lr, #3 │ │ │ │ @@ -234833,15 +234829,15 @@ │ │ │ │ strb.w lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 3235c0 │ │ │ │ b.n 323768 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w lr, [sp, #3] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ b.n 323768 │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 323768 │ │ │ │ ldr r3, [pc, #64] @ (323960 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -234850,55 +234846,55 @@ │ │ │ │ ldr r1, [pc, #100] @ (323990 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #100] @ (323994 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ ldr r1, [pc, #88] @ (323998 ) │ │ │ │ ldr r0, [pc, #88] @ (32399c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 323768 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r2, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, r0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - vhadd.u32 q0, q0, q14 │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cdp2 0, 7, cr0, cr8, cr12, {3} │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u8 q0, q1, q14 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cdp2 0, 5, cr0, cr10, cr12, {3} │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr12, {3} │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cdp2 0, 3, cr0, cr12, cr12, {3} │ │ │ │ + cmp r0, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 12, cr0, cr6, cr12, {3} │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cdp2 0, 1, cr0, cr14, cr12, {3} │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 10, cr0, cr8, cr12, {3} │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cdp2 0, 0, cr0, cr0, cr12, {3} │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr12, {3} │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + stc2 0, cr0, [r2, #432]! @ 0x1b0 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr12, {3} │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + ldc2 0, cr0, [r2, #432] @ 0x1b0 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #604] @ (323c0c ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -234992,15 +234988,15 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 3239e6 │ │ │ │ ldr r1, [pc, #348] @ (323c14 ) │ │ │ │ ldr r0, [pc, #348] @ (323c18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323bf2 │ │ │ │ cmp r3, #8 │ │ │ │ itt ls │ │ │ │ movwls r0, #783 @ 0x30f │ │ │ │ @@ -235021,27 +235017,27 @@ │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 3239e6 │ │ │ │ ldr r1, [pc, #296] @ (323c28 ) │ │ │ │ ldr r0, [pc, #296] @ (323c2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ ldr r3, [pc, #256] @ (323c10 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 3239e6 │ │ │ │ ldr r1, [pc, #276] @ (323c30 ) │ │ │ │ ldr r0, [pc, #276] @ (323c34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b.n 3239e8 │ │ │ │ @@ -235051,27 +235047,27 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3239e6 │ │ │ │ ldr r1, [pc, #240] @ (323c38 ) │ │ │ │ ldr r0, [pc, #244] @ (323c3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ ldr r3, [pc, #184] @ (323c10 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 3239e6 │ │ │ │ ldr r1, [pc, #220] @ (323c40 ) │ │ │ │ ldr r0, [pc, #224] @ (323c44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 323be8 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ @@ -235092,15 +235088,15 @@ │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #8 │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3235c0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 3239e8 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.n 323bdc │ │ │ │ subs r0, r2, #4 │ │ │ │ @@ -235124,42 +235120,42 @@ │ │ │ │ movs r0, #3 │ │ │ │ b.n 3239e8 │ │ │ │ ldr r1, [pc, #72] @ (323c48 ) │ │ │ │ ldr r0, [pc, #76] @ (323c4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3239e6 │ │ │ │ str r6, [r5, r7] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2], {108} @ 0x6c │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + ldc2 0, cr0, [sl], {108} @ 0x6c │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6], {108} @ 0x6c │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + umaal r0, r0, lr, ip │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [sl], #-432 @ 0xfffffe50 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + @ instruction: 0xfbd2006c │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mrrc2 0, 6, r0, lr, cr12 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xfbb6006c │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4], #-432 @ 0xfffffe50 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + @ instruction: 0xfb8c006c │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r8], {108} @ 0x6c │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + @ instruction: 0xfb70006c │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfb7c006c │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + @ instruction: 0xfad4006c │ │ │ │ + movs r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 323cb0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -235167,39 +235163,39 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #76] @ (323cb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #60] @ (323cbc ) │ │ │ │ ldr r1, [pc, #64] @ (323cc0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb12006c │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + @ instruction: 0xfa6a006c │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ pli [fp, #255]! │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 323d5a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -235215,15 +235211,15 @@ │ │ │ │ lsls r0, r0, #30 │ │ │ │ mov.w r1, #1 │ │ │ │ orr.w r2, r3, #2 │ │ │ │ ite pl │ │ │ │ movpl r1, r3 │ │ │ │ strbmi.w r2, [r4, #967] @ 0x3c7 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r8, r5 │ │ │ │ beq.n 323d46 │ │ │ │ ldrb.w r1, [r4, #965] @ 0x3c5 │ │ │ │ ldrb.w r3, [r4, #964] @ 0x3c4 │ │ │ │ ldrb.w r0, [r8, #1]! │ │ │ │ adds r2, r1, #1 │ │ │ │ add r3, r1 │ │ │ │ @@ -235261,15 +235257,15 @@ │ │ │ │ ldrb.w r0, [r0, #920] @ 0x398 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (323d80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r4, #174 @ 0xae │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -235277,39 +235273,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (323de0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (323de4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (323de8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #52] @ (323dec ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #44] @ (323df0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfa46006c │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + ldrsb.w r0, [lr, #108] @ 0x6c │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #21 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -235329,23 +235325,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r9, #980 @ 0x3d4 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #56] @ 323e80 │ │ │ │ ldr r2, [pc, #80] @ (323e9c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -235356,32 +235352,32 @@ │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33665c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #62 @ 0x3e │ │ │ │ + movs r3, #150 @ 0x96 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [r2, #108] @ 0x6c │ │ │ │ - movs r4, #6 │ │ │ │ + vld4.16 {d0-d3}, [sl :128], ip │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r2, r5 │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxth r6, r7 │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r3, #214 @ 0xd6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235391,39 +235387,39 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #76] @ (323f08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #60] @ (323f0c ) │ │ │ │ ldr r1, [pc, #64] @ (323f10 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vld4.16 {d0-d3}, [sl :128], ip │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + strb.w r0, [r2, #108] @ 0x6c │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -235434,34 +235430,34 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (323f80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #44] @ 323f70 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ ldr.w r0, [r0, #980] @ 0x3d4 │ │ │ │ strd r1, r1, [r3, #924] @ 0x39c │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r1, [r3, #944] @ 0x3b0 │ │ │ │ vstr d7, [r3, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh.w r0, [r6, #108] @ 0x6c │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + strb.w r0, [lr, ip, lsl #2] │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 324058 │ │ │ │ sub sp, #12 │ │ │ │ @@ -235471,15 +235467,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (324060 ) │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [pc, #176] @ (324064 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movw r3, #8196 @ 0x2004 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ bics r3, r1 │ │ │ │ beq.n 323fe2 │ │ │ │ @@ -235501,15 +235497,15 @@ │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr.w r0, [r4, #980] @ 0x3d4 │ │ │ │ ands r1, r3 │ │ │ │ strd r3, r2, [r4, #920] @ 0x398 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #100] @ (324068 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323fce │ │ │ │ ldr r3, [pc, #92] @ (32406c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -235523,15 +235519,15 @@ │ │ │ │ bpl.n 323fce │ │ │ │ ldr r0, [pc, #80] @ (324074 ) │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #68] @ (324078 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323fce │ │ │ │ ldr r3, [pc, #48] @ (324070 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -235539,34 +235535,34 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 323fce │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #48] @ (32407c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ - str.w r0, [r8, ip, lsl #2] │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + @ instruction: 0xf7a0006c │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + ldr r7, [pc, #880] @ (3243d4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #928] @ (324408 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #1008] @ (32446c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r3 │ │ │ │ @@ -235578,15 +235574,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldr r4, [pc, #408] @ (32423c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r6, #25 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3240ca │ │ │ │ ldr r3, [pc, #388] @ (324240 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -235665,31 +235661,31 @@ │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ mov.w r9, #0 │ │ │ │ bic.w r3, r3, #32 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr.w r1, [r5, #932] @ 0x3a4 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r2, r1 │ │ │ │ tst.w r2, #224 @ 0xe0 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324148 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 7e6fec │ │ │ │ + bl 7e6f34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324148 │ │ │ │ ldr r2, [pc, #92] @ (324248 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324152 │ │ │ │ @@ -235702,44 +235698,44 @@ │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324152 │ │ │ │ ldr r1, [pc, #52] @ (324250 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #52] @ (324254 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3240c6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf746006c │ │ │ │ - ldr r7, [pc, #520] @ (324440 ) │ │ │ │ + @ instruction: 0xf69e006c │ │ │ │ + ldr r6, [pc, #872] @ (3245a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [pc, #968] @ (324608 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rsb r0, r2, #15466496 @ 0xec0000 │ │ │ │ - bkpt 0x0040 │ │ │ │ + adds.w r0, sl, #15466496 @ 0xec0000 │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #448] @ (32442c ) │ │ │ │ @@ -235760,15 +235756,15 @@ │ │ │ │ ldr r3, [pc, #436] @ (324440 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r6, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #420] @ (324444 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #19] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3243e4 │ │ │ │ @@ -235845,25 +235841,25 @@ │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r1, r6 │ │ │ │ str.w r6, [r5, #932] @ 0x3a4 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ beq.n 32438c │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3242c4 │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3242c4 │ │ │ │ cmp.w r6, #61440 @ 0xf000 │ │ │ │ bcs.n 3242c4 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ strb.w r6, [sp, #19] │ │ │ │ - bl 7e6c4c │ │ │ │ + bl 7e6b94 │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ orr.w r1, r1, #64 @ 0x40 │ │ │ │ b.n 3243d2 │ │ │ │ cmp.w r6, #1024 @ 0x400 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ itee cc │ │ │ │ @@ -235888,60 +235884,59 @@ │ │ │ │ bpl.w 3242b0 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #84] @ (324454 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r6, r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3242b0 │ │ │ │ ldr r1, [pc, #68] @ (324458 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #68] @ (32445c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3242c4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #208] @ (324500 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #704] @ (3246f8 ) │ │ │ │ + ldr r5, [pc, #32] @ (324458 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #144] @ (3244cc ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r0, r4 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - adcs.w r0, r6, #15466496 @ 0xec0000 │ │ │ │ + vqadd.u64 q8, q4, │ │ │ │ + @ instruction: 0xf4ae006c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #880] @ (3247c0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf3ca006c │ │ │ │ - pop {r3, r6} │ │ │ │ + @ instruction: 0xf322006c │ │ │ │ + cbnz r0, 3244c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb.w r0, [r0, #944] @ 0x3b0 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (32447c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ cmp r6, #24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -235950,29 +235945,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (3244c4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (3244c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf3b2006c │ │ │ │ - subs r4, r2, #2 │ │ │ │ + @ instruction: 0xf30a006c │ │ │ │ + adds r4, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (324540 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -235981,33 +235976,33 @@ │ │ │ │ ldr r1, [pc, #100] @ (324548 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (32454c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (324550 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #68] @ (324554 ) │ │ │ │ ldr r1, [pc, #72] @ (324558 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #60] @ (32455c ) │ │ │ │ ldr r2, [pc, #60] @ (324560 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -236015,20 +236010,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf368006c │ │ │ │ - stc2l 0, cr0, [r2, #348] @ 0x15c │ │ │ │ - ldr r3, [pc, #248] @ (324644 ) │ │ │ │ + movt r0, #108 @ 0x6c │ │ │ │ + ldc2 0, cr0, [sl, #-348] @ 0xfffffea4 │ │ │ │ + ldr r2, [pc, #600] @ (3247a4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl, #348] @ 0x15c │ │ │ │ - stc2l 0, cr0, [r2, #348]! @ 0x15c │ │ │ │ + stc2 0, cr0, [r2, #-348]! @ 0xfffffea4 │ │ │ │ + ldc2 0, cr0, [sl, #-348]! @ 0xfffffea4 │ │ │ │ lsrs r3, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #25 │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmp r5, #106 @ 0x6a │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ @@ -236095,24 +236090,24 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq r7, #0 │ │ │ │ beq.n 32462a │ │ │ │ add r1, pc, #196 @ (adr r1, 3246e0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r5, #960 @ 0x3c0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ strd sl, r9, [sp, #16] │ │ │ │ - bl 7e6dc8 │ │ │ │ + bl 7e6d10 │ │ │ │ ldr r3, [pc, #184] @ (3246f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 324676 │ │ │ │ ldr r3, [pc, #180] @ (3246fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -236124,15 +236119,15 @@ │ │ │ │ bpl.n 324676 │ │ │ │ ldr r0, [pc, #168] @ (324704 ) │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 324676 │ │ │ │ ldr r3, [pc, #144] @ (324700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bmi.n 3246cc │ │ │ │ ldr r2, [pc, #144] @ (324708 ) │ │ │ │ @@ -236156,59 +236151,59 @@ │ │ │ │ ldr r3, [pc, #92] @ (324700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 324676 │ │ │ │ ldr r0, [pc, #92] @ (32470c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 324676 │ │ │ │ ldr r3, [pc, #72] @ (324700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 324676 │ │ │ │ ldr r0, [pc, #76] @ (324710 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 324676 │ │ │ │ ldr r0, [pc, #68] @ (324714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 324676 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ mov r0, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf260006c │ │ │ │ + subs.w r0, r8, #108 @ 0x6c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r6, r6, #3 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r5, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 324564 │ │ │ │ movs r0, #0 │ │ │ │ @@ -236227,15 +236222,15 @@ │ │ │ │ add r5, pc │ │ │ │ bpl.n 324782 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ bpl.n 324782 │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #284] @ (324884 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32484a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -236296,15 +236291,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 324802 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r3, #23 │ │ │ │ bmi.n 32475c │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [pc, #116] @ (324884 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324770 │ │ │ │ ldr r3, [pc, #112] @ (324888 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236315,15 +236310,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324770 │ │ │ │ ldr r0, [pc, #100] @ (324890 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bmi.n 32475c │ │ │ │ b.n 324792 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #21 │ │ │ │ bmi.n 32475c │ │ │ │ @@ -236338,15 +236333,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 324770 │ │ │ │ ldr r0, [pc, #56] @ (324898 ) │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bmi.w 32475c │ │ │ │ b.n 3247e2 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 3247f6 │ │ │ │ b.n 3247ee │ │ │ │ @@ -236354,19 +236349,19 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #404] @ (324a40 ) │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ @@ -236496,38 +236491,38 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3248d4 │ │ │ │ ldr r0, [pc, #48] @ (324a50 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3248d4 │ │ │ │ ldr r1, [pc, #40] @ (324a54 ) │ │ │ │ ldr r0, [pc, #44] @ (324a58 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ b.n 3248c4 │ │ │ │ cmn r0, r6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 2, cr0, cr0, cr12, {3} │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + ldcl 0, cr0, [r8, #-432]! @ 0xfffffe50 │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #288] @ 324b8c │ │ │ │ sub sp, #28 │ │ │ │ @@ -236545,15 +236540,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (324ba0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r4, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ str.w r1, [r3, #996] @ 0x3e4 │ │ │ │ lsls r5, r2, #28 │ │ │ │ @@ -236579,15 +236574,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r5, r4 │ │ │ │ add.w r4, r3, #960 @ 0x3c0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6c34 │ │ │ │ + bl 7e6b7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 324b22 │ │ │ │ ldr r2, [pc, #160] @ (324ba8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 324b60 │ │ │ │ @@ -236597,15 +236592,15 @@ │ │ │ │ str.w r2, [r3, #944] @ 0x3b0 │ │ │ │ bl 324738 │ │ │ │ b.n 324ac8 │ │ │ │ ldr r2, [pc, #136] @ (324bac ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e75d4 │ │ │ │ + bl 7e751c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #996] @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 324b06 │ │ │ │ ldr r3, [pc, #108] @ (324ba8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -236619,15 +236614,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (324bb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 324ac8 │ │ │ │ ldr r0, [pc, #96] @ (324bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 324ac8 │ │ │ │ ldr r2, [pc, #88] @ (324bbc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324b0e │ │ │ │ ldr r2, [pc, #72] @ (324bb4 ) │ │ │ │ @@ -236635,44 +236630,44 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324b0e │ │ │ │ ldr r0, [pc, #72] @ (324bc0 ) │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 324b0e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r6, #432] @ 0x1b0 │ │ │ │ + stc 0, cr0, [lr, #-432]! @ 0xfffffe50 │ │ │ │ asrs r6, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsrs r0, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #520] @ (324ddc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -236795,15 +236790,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (324df0 ) │ │ │ │ ldr r0, [pc, #216] @ (324df4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsls r0, r6, #28 │ │ │ │ mov r0, r4 │ │ │ │ ittt mi │ │ │ │ ldrmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ bicmi.w r3, r3, #32 │ │ │ │ strmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ b.n 324d04 │ │ │ │ @@ -236847,46 +236842,46 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 324bec │ │ │ │ ldr r0, [pc, #72] @ (324dfc ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 324bec │ │ │ │ ldr r1, [pc, #60] @ (324e00 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #60] @ (324e04 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ subs r7, #202 @ 0xca │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, ip, asr #1 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + @ instruction: 0xeab4006c │ │ │ │ + adds r6, r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeb30006c │ │ │ │ - adds r2, r1, r2 │ │ │ │ + eor.w r0, r8, ip, asr #1 │ │ │ │ + asrs r2, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #30 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - eor.w r0, r2, ip, asr #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + ldrd r0, r0, [sl, #432] @ 0x1b0 │ │ │ │ + cbz r0, 324e44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #236] @ 324f04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -236938,15 +236933,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 324e56 │ │ │ │ ldr r0, [pc, #116] @ (324f14 ) │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r3, #948] @ 0x3b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324e56 │ │ │ │ ldr r2, [pc, #100] @ (324f18 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324e66 │ │ │ │ @@ -236957,106 +236952,106 @@ │ │ │ │ bpl.n 324e66 │ │ │ │ ldr r0, [pc, #80] @ (324f1c ) │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ and.w r1, r3, #1 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r2, [pc, #64] @ (324f20 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324e56 │ │ │ │ ldr r2, [pc, #36] @ (324f10 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324e56 │ │ │ │ ldr r0, [pc, #44] @ (324f24 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324e56 │ │ │ │ subs r5, #134 @ 0x86 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 324f68 │ │ │ │ ldr r2, [pc, #44] @ (324f6c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (324f70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmdb sl, {r2, r3, r5, r6} │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + strd r0, r0, [r2], #-432 @ 0x1b0 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 324fb4 │ │ │ │ ldr r2, [pc, #44] @ (324fb8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (324fbc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia.w lr!, {r2, r3, r5, r6} │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + @ instruction: 0xe816006c │ │ │ │ + asrs r0, r7, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r2, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 325040 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237064,15 +237059,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #108] @ (325048 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #68] @ 325038 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r3, #920] @ 0x398 │ │ │ │ strd r0, r1, [r3, #928] @ 0x3a0 │ │ │ │ @@ -237094,18 +237089,19 @@ │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 324738 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #-432 @ 0x1b0 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + b.n 324fd8 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -237132,31 +237128,31 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #29 │ │ │ │ add r2, pc │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 3250f6 │ │ │ │ ldr r2, [pc, #140] @ (325138 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #140] @ (32513c ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e74d4 │ │ │ │ + bl 7e741c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #112] @ (325140 ) │ │ │ │ ldr r3, [pc, #84] @ (325128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237174,40 +237170,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (325144 ) │ │ │ │ ldr r4, [pc, #76] @ (325148 ) │ │ │ │ add.w r3, r5, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 3250ce │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r3, #60 @ 0x3c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3253f4 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #54 @ 0x36 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3250cc │ │ │ │ + b.n 324f7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - bl 6cd13e │ │ │ │ + bl 6cd13e │ │ │ │ subs r2, #210 @ 0xd2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #192] @ 325220 │ │ │ │ sub sp, #16 │ │ │ │ @@ -237221,23 +237217,23 @@ │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w sl, r4, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #992 @ 0x3e0 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #116] @ 325218 │ │ │ │ ldr r2, [pc, #140] @ (325234 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -237247,68 +237243,68 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 51fc70 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ ldr r2, [pc, #92] @ (325238 ) │ │ │ │ ldr r1, [pc, #92] @ (32523c ) │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #80] @ (325240 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e864 │ │ │ │ + bl 72e7ac │ │ │ │ str.w r0, [r5, #956] @ 0x3bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 324fe8 │ │ │ │ + b.n 324e98 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf0cc0057 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + bic.w r0, r4, #87 @ 0x57 │ │ │ │ + subs r5, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (325250 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ lsls r0, r7, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (325260 ) │ │ │ │ add r0, pc │ │ │ │ b.w 335bd4 │ │ │ │ nop │ │ │ │ @@ -237335,15 +237331,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (325534 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 325518 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -237431,15 +237427,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (32554c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 325346 │ │ │ │ ldr r3, [pc, #408] @ (325550 ) │ │ │ │ @@ -237448,15 +237444,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (325558 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldr r3, [pc, #396] @ (32555c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -237472,15 +237468,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (325568 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -237506,28 +237502,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (325574 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldr r3, [pc, #280] @ (325578 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (32557c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (325580 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32537e │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3254fa │ │ │ │ @@ -237538,28 +237534,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (325588 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldr r3, [pc, #220] @ (32558c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (325590 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (325594 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -237578,82 +237574,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (32559c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325346 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ subs r1, #38 @ 0x26 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r1, #30 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 32525c │ │ │ │ + b.n 32510c │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #90 @ 0x5a │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 32505c │ │ │ │ + b.n 324f0c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325018 │ │ │ │ + b.n 324ec8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 324fbc │ │ │ │ + b.n 324e6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 324f18 │ │ │ │ + b.n 324dc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r0, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 324eec │ │ │ │ + b.n 324d9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 324e60 │ │ │ │ + b.n 325d10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 32560c │ │ │ │ sub sp, #20 │ │ │ │ @@ -237661,25 +237657,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (325614 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w ip, [pc, #72] @ 325618 │ │ │ │ ldr r3, [pc, #72] @ (32561c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (325620 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (325624 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -237688,38 +237684,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 325cdc │ │ │ │ + b.n 325b8c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [ip], #348 @ 0x15c │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + mcrr 0, 5, r0, r4, cr7 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ subs.w r0, r6, #7503872 @ 0x728000 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 3256ec │ │ │ │ ldr r2, [pc, #176] @ (3256f0 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (3256f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3256be │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 3256ae │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 3256d6 │ │ │ │ @@ -237770,29 +237766,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (325700 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 325cac │ │ │ │ + b.n 325b5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 325b80 │ │ │ │ + b.n 325a30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32570c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r6, r5, #3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (325984 ) │ │ │ │ @@ -237809,15 +237805,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (325998 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 32586e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -237832,26 +237828,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 329eb0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 3258e6 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r3, [pc, #532] @ (3259a0 ) │ │ │ │ ldr r2, [pc, #536] @ (3259a4 ) │ │ │ │ ldr r1, [pc, #536] @ (3259a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (3259ac ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -237911,15 +237907,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (3259c4 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #388] @ (3259c8 ) │ │ │ │ ldr r3, [pc, #324] @ (32598c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -237947,15 +237943,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (3259d0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 325768 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325824 │ │ │ │ ldr r1, [pc, #296] @ (3259d4 ) │ │ │ │ @@ -237976,153 +237972,153 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (3259e0 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325824 │ │ │ │ ldr r3, [pc, #252] @ (3259e4 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (3259e8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (3259ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325842 │ │ │ │ ldr r3, [pc, #236] @ (3259f0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (3259f4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (3259f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325842 │ │ │ │ ldr r4, [pc, #220] @ (3259fc ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (325a00 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325824 │ │ │ │ ldr r4, [pc, #204] @ (325a04 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (325a08 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325824 │ │ │ │ ldr r4, [pc, #188] @ (325a0c ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (325a10 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325842 │ │ │ │ ldr r4, [pc, #172] @ (325a14 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (325a18 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 325824 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r4, #122 @ 0x7a │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 325e14 │ │ │ │ + b.n 325cc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 325d68 │ │ │ │ + b.n 325c18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeaec0057 │ │ │ │ - ldrd r0, r0, [r4, #-384]! @ 0x180 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + orr.w r0, r4, r7, lsr #1 │ │ │ │ + @ instruction: 0xe8cc0060 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #360]! @ 0x168 │ │ │ │ + ldcl 0, cr0, [ip], #360 @ 0x168 │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r0, r1, #11 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r3, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #94 @ 0x5e │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ asrs r2, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ push {r1, r4, r5, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325ae8 │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325abc │ │ │ │ + svc 188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + lsrs r6, r5, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 325a80 │ │ │ │ sub sp, #20 │ │ │ │ @@ -238130,23 +238126,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (325a88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (325a8c ) │ │ │ │ ldr r1, [pc, #68] @ (325a90 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (325a94 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238155,26 +238151,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrd r0, r0, [r0], #-348 @ 0x15c │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + b.n 325a18 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 325e8c │ │ │ │ @ instruction: 0xf29200e5 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (325aa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r6, r1, r6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -238184,15 +238181,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (325b10 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (325b14 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 325afe │ │ │ │ @@ -238202,25 +238199,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 325ae8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ - svc 14 │ │ │ │ + b.w 72db34 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 325b80 │ │ │ │ sub sp, #8 │ │ │ │ @@ -238228,24 +238225,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (325b88 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #72] @ (325b8c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #64] @ (325b90 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #56] @ (325b94 ) │ │ │ │ ldr r2, [pc, #60] @ (325b98 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -238255,19 +238252,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + ble.n 325b68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 325a70 │ │ │ │ + b.n 325920 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf25200e5 │ │ │ │ adds r2, r1, r3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r5, r1, #3 │ │ │ │ @@ -238281,59 +238278,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (325be8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (325bec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - udf #22 │ │ │ │ + ble.n 325cc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #30 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 325c28 │ │ │ │ ldr r2, [pc, #36] @ (325c2c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (325c30 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ - ble.n 325bb0 │ │ │ │ + ble.n 325c60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (325c84 ) │ │ │ │ @@ -238341,15 +238338,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (325c8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 325c72 │ │ │ │ ldr r1, [pc, #44] @ (325c90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -238358,24 +238355,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (325c94 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (325c98 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ble.n 325b88 │ │ │ │ + bgt.n 325c38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r5, #27 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (325ce8 ) │ │ │ │ @@ -238383,43 +238380,43 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (325cf0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #48] @ (325cf4 ) │ │ │ │ ldr r1, [pc, #48] @ (325cf8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328b0c │ │ │ │ - ble.n 325d1c │ │ │ │ + bgt.n 325dcc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3258bc │ │ │ │ + b.n 32576c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (325d04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r6, r1, #31 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -238442,15 +238439,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 325d56 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 325d3e │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 878f78 │ │ │ │ + bl 878ec0 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3361fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 325d26 │ │ │ │ movs r0, #0 │ │ │ │ @@ -238471,25 +238468,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (325e54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #184] @ (325e58 ) │ │ │ │ ldr r1, [pc, #184] @ (325e5c ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (325e60 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -238538,25 +238535,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 28aa14 │ │ │ │ b.n 325e26 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 325e22 │ │ │ │ nop │ │ │ │ - bgt.n 325f28 │ │ │ │ + blt.n 325dd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 325eac │ │ │ │ @@ -238565,30 +238562,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (325eb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (325eb8 ) │ │ │ │ ldr r1, [pc, #36] @ (325ebc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - blt.n 325fa4 │ │ │ │ + bge.n 325e54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 3256fc │ │ │ │ + b.n 3265ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ands.w r0, r6, #229 @ 0xe5 │ │ │ │ │ │ │ │ 00325ec0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238645,15 +238642,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (325f90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (325f94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 325f78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238663,23 +238660,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (325f98 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 732484 │ │ │ │ + b.w 7323cc │ │ │ │ nop │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [pc, #24] @ (325fb4 ) │ │ │ │ + ldr r1, [pc, #376] @ (326114 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00325f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -238701,15 +238698,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 336250 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 326018 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 879854 │ │ │ │ + bl 87979c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 32612c │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -238815,33 +238812,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (32614c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #32] @ (326150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -238957,15 +238954,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 326298 │ │ │ │ @@ -239022,15 +239019,15 @@ │ │ │ │ b.n 32626e │ │ │ │ ldr r3, [pc, #184] @ (326404 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3263cc │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239055,15 +239052,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 326282 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 326298 │ │ │ │ @@ -239090,19 +239087,19 @@ │ │ │ │ b.n 3262e6 │ │ │ │ cmp r2, #52 @ 0x34 │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326418 : │ │ │ │ ldr r3, [pc, #580] @ (326660 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -239123,15 +239120,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -239189,15 +239186,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 326504 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 3265ee │ │ │ │ @@ -239238,15 +239235,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 32664a │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239298,21 +239295,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 3265a4 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 3265a4 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 326538 │ │ │ │ movs r7, #134 @ 0x86 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ @@ -239346,19 +239343,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3266c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 3265c8 │ │ │ │ + bcs.n 326678 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003266c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239429,21 +239426,21 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 32671c │ │ │ │ + bcs.n 3267cc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032678c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239459,15 +239456,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 326418 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239480,19 +239477,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (326800 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 326888 │ │ │ │ + bne.n 326738 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r0, r7, #18 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326804 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239524,19 +239521,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (32686c ) │ │ │ │ ldr r0, [pc, #20] @ (326870 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bne.n 326814 │ │ │ │ + bne.n 3268c4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326874 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239573,19 +239570,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3268e8 ) │ │ │ │ ldr r0, [pc, #20] @ (3268ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bne.n 326998 │ │ │ │ + beq.n 326848 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003268f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239595,21 +239592,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 326418 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 326968 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 326970 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 32693c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -239629,19 +239626,19 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - beq.n 32692c │ │ │ │ + beq.n 3269dc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326984 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239667,19 +239664,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3269dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 326aac │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003269e0 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -239708,15 +239705,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 326a56 │ │ │ │ movs r5, #0 │ │ │ │ b.n 326a50 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 326158 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -239737,19 +239734,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (326a84 ) │ │ │ │ ldr r0, [pc, #20] @ (326a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 326b0a │ │ │ │ @@ -239812,15 +239809,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 326b8a │ │ │ │ @@ -239847,38 +239844,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (326bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326bbc : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 326bee │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ @@ -239890,15 +239887,15 @@ │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r5, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ blx 288a14 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -239914,22 +239911,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsrs r6, r3, #3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ mla r9, sl, fp, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 731164 │ │ │ │ + bl 7310ac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r6, r4, [r9, #100] @ 0x64 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str.w r3, [r9, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r3, [r9, #108] @ 0x6c │ │ │ │ @@ -239951,19 +239948,19 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (326cc8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsrs r2, r6, #1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239971,31 +239968,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (326d14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (326d18 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bpl.n 326ca0 │ │ │ │ + bpl.n 326d50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (326d40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240003,18 +240000,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ + vmov.i32 q8, #232 @ 0x000000e8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (326d74 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #28] @ 326d78 │ │ │ │ @@ -240023,20 +240019,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ - ldmia r5!, {r1, r2, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - movs r4, r7 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ + vshr.u32 q0, q4, #20 │ │ │ │ + vshr.u16 q0, q4, #12 │ │ │ │ │ │ │ │ 00326d80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -240151,15 +240145,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (326f68 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 326e72 │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 326e98 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -240193,58 +240187,58 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 288a2c │ │ │ │ bl 326d1c │ │ │ │ ldr r0, [pc, #96] @ (326f74 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 326e06 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (326f78 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 326e22 │ │ │ │ ldr r0, [pc, #68] @ (326f7c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ bl 326d48 │ │ │ │ ldr r3, [pc, #48] @ (326f80 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (326f84 ) │ │ │ │ ldr r0, [pc, #52] @ (326f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ subs r2, r1, #0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q0, q4, #4 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + vqadd.u16 q0, q2, q4 │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr2 0, 5, r0, cr0, cr8, {2} │ │ │ │ - mrc2 0, 7, r0, cr0, cr8, {2} │ │ │ │ - vqadd.u16 q0, q0, q4 │ │ │ │ - mcr2 0, 4, r0, cr8, cr8, {2} │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldc2l 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ + mcr2 0, 2, r0, cr8, cr8, {2} │ │ │ │ + mcr2 0, 3, r0, cr8, cr8, {2} │ │ │ │ + stc2l 0, cr0, [r0, #352]! @ 0x160 │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr2 0, 2, r0, cr14, cr8, {2} │ │ │ │ - bvs.n 326fd8 │ │ │ │ + stc2 0, cr0, [r6, #352]! @ 0x160 │ │ │ │ + bpl.n 327088 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00326f8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240306,15 +240300,15 @@ │ │ │ │ beq.n 326fda │ │ │ │ ldr r0, [pc, #148] @ (3270b8 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240341,35 +240335,35 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 32700c │ │ │ │ bl 326d1c │ │ │ │ ldr r0, [pc, #40] @ (3270bc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 326fd6 │ │ │ │ ldr r3, [pc, #32] @ (3270c0 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (3270c4 ) │ │ │ │ ldr r0, [pc, #36] @ (3270c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ adds r6, r0, #0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 4, r0, cr12, cr8, {2} │ │ │ │ - ldc2l 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + stc2l 0, cr0, [r4, #352]! @ 0x160 │ │ │ │ + ldc2l 0, cr0, [r0, #-352] @ 0xfffffea0 │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #352 @ 0x160 │ │ │ │ - bmi.n 327078 │ │ │ │ + mrrc2 0, 5, r0, r6, cr8 │ │ │ │ + bmi.n 327128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003270cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240429,22 +240423,22 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, ip, cr8 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + @ instruction: 0xfbb40058 │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bmi.n 3271c4 │ │ │ │ + bcc.n 327274 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr2 0, 5, r0, r4, cr8 │ │ │ │ + @ instruction: 0xfb9c0058 │ │ │ │ │ │ │ │ 00327180 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -240512,21 +240506,21 @@ │ │ │ │ bpl.n 32721c │ │ │ │ ldr r0, [pc, #28] @ (327258 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ subs r0, r1, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], {88} @ 0x58 │ │ │ │ + @ instruction: 0xfbea0058 │ │ │ │ │ │ │ │ 0032725c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #248] @ (327364 ) │ │ │ │ @@ -240607,35 +240601,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (32736c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 32732e │ │ │ │ ldr r3, [pc, #32] @ (327370 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (327374 ) │ │ │ │ ldr r0, [pc, #32] @ (327378 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ adds r0, r6, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc60058 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + @ instruction: 0xfb1e0058 │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbe60058 │ │ │ │ + @ instruction: 0xfb3e0058 │ │ │ │ │ │ │ │ 0032737c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -240713,24 +240707,24 @@ │ │ │ │ │ │ │ │ 00327454 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ blx 288d58 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (327484 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240740,15 +240734,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (327508 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh.w ip, [r0, #160] @ 0xa0 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #14 │ │ │ │ bhi.n 3274ce │ │ │ │ add.w r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r5 │ │ │ │ @@ -240762,49 +240756,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfad40058 │ │ │ │ - @ instruction: 0xfaf20058 │ │ │ │ - @ instruction: 0xfac80058 │ │ │ │ - @ instruction: 0xfad80058 │ │ │ │ + @ instruction: 0xfa2c0058 │ │ │ │ + @ instruction: 0xfa4a0058 │ │ │ │ + @ instruction: 0xfa200058 │ │ │ │ + @ instruction: 0xfa300058 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 327570 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #72] @ (327574 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (327578 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (32757c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (327580 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -240812,19 +240806,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 32750c │ │ │ │ lsls r5, r4, #3 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240835,26 +240829,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (3275c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #24] @ (3275cc ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3289e8 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r4!, {r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240864,98 +240858,98 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #76] @ (327634 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 327618 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r0, #92 @ 0x5c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrh.w r3, [r6, #160] @ 0xa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 327604 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ac0058 │ │ │ │ - vst1.8 @ instruction: 0xf98a0058 │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], r8 │ │ │ │ + str??.w r0, [r2, #88] @ 0x58 │ │ │ │ ldr r0, [pc, #4] @ (327640 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ vqadd.u32 q8, q1, │ │ │ │ │ │ │ │ 00327644 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #40] @ (32768c ) │ │ │ │ ldr r2, [pc, #44] @ (327690 ) │ │ │ │ ldr r1, [pc, #44] @ (327694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9880058 │ │ │ │ - ldrsb.w r0, [ip, #88] @ 0x58 │ │ │ │ + str??.w r0, [r0, #88] @ 0x58 │ │ │ │ + ldr??.w r0, [r4, #88] @ 0x58 │ │ │ │ │ │ │ │ 00327698 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (3276ec ) │ │ │ │ ldr r2, [pc, #56] @ (3276f0 ) │ │ │ │ ldr r1, [pc, #60] @ (3276f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 3276d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -240964,18 +240958,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh.w r0, [r6, r8, lsl #1] │ │ │ │ - vst4.16 {d16-d19}, [sl :64], r8 │ │ │ │ + strb.w r0, [lr, #88] @ 0x58 │ │ │ │ + strh.w r0, [r2, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #180] @ (3277c0 ) │ │ │ │ @@ -241051,19 +241045,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #18 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r0, #88] @ 0x58 │ │ │ │ - str??.w r0, [r8, #88] @ 0x58 │ │ │ │ - ldr.w r0, [lr, #88] @ 0x58 │ │ │ │ - bfi r0, sl, #1, #24 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldrh.w r0, [r8, r8, lsl #1] │ │ │ │ + str.w r0, [r0, r8, lsl #1] │ │ │ │ + ldrh.w r0, [r6, r8, lsl #1] │ │ │ │ + movt r0, #8280 @ 0x2058 │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241133,18 +241127,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r5, #14 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [sl, r8, lsl #1] │ │ │ │ - ldrb.w r0, [r4, r8, lsl #1] │ │ │ │ - @ instruction: 0xf2800058 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + @ instruction: 0xf7720058 │ │ │ │ + @ instruction: 0xf76c0058 │ │ │ │ + rsbs r0, r8, #88 @ 0x58 │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r2, r7, #12 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241188,15 +241182,15 @@ │ │ │ │ bne.n 3278f2 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r3, 327926 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 327962 │ │ │ │ - bl 87a148 │ │ │ │ + bl 87a090 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cbz r3, 327968 │ │ │ │ adds r4, #8 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 327908 │ │ │ │ ldr r2, [pc, #64] @ (32797c ) │ │ │ │ @@ -241212,15 +241206,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 87a700 │ │ │ │ + bl 87a648 │ │ │ │ b.n 32792a │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r3, #11 │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -241323,49 +241317,49 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ (327ac8 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (327acc ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #60] @ (327ad0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ nop │ │ │ │ asrs r0, r1, #8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (327d84 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0ce0058 │ │ │ │ - movt r0, #59480 @ 0xe858 │ │ │ │ + bic.w r0, r6, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf6260058 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movt r0, #59480 @ 0xe858 │ │ │ │ + @ instruction: 0xf6260058 │ │ │ │ asrs r4, r3, #5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf5f20058 │ │ │ │ - @ instruction: 0xf6560058 │ │ │ │ - addw r0, r6, #2136 @ 0x858 │ │ │ │ + adc.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + sub.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ + adcs.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #816] @ (327e1c ) │ │ │ │ @@ -241383,15 +241377,15 @@ │ │ │ │ ldr r1, [pc, #800] @ (327e2c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #796] @ (327e30 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -241630,97 +241624,97 @@ │ │ │ │ blx 28b668 │ │ │ │ ldr r1, [pc, #176] @ (327e58 ) │ │ │ │ ldr r0, [pc, #180] @ (327e5c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r4, #788] @ 0x314 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ (327e60 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #144] @ (327e64 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r1, [pc, #128] @ (327e68 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #128] @ (327e6c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #112] @ (327e70 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #255 @ 0xff │ │ │ │ asrs r0, r6, #2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf61c0058 │ │ │ │ - @ instruction: 0xf5f60058 │ │ │ │ - add r2, pc, #160 @ (adr r2, 327ed8 ) │ │ │ │ + sbcs.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ + adc.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ + add r1, pc, #512 @ (adr r1, 328038 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf5e40058 │ │ │ │ + @ instruction: 0xf53c0058 │ │ │ │ ldr r5, [pc, #720] @ (328110 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6320058 │ │ │ │ - and.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf58a0058 │ │ │ │ + @ instruction: 0xf35c0058 │ │ │ │ str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 327e90 │ │ │ │ + cbnz r0, 327e66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r2, r5, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - bkpt 0x0014 │ │ │ │ + pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf39a0058 │ │ │ │ - bic.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf3e80058 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + @ instruction: 0xf2f20058 │ │ │ │ + usat r0, #24, r6, lsl #1 │ │ │ │ + sbfx r0, r0, #1, #25 │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf37c0058 │ │ │ │ - usat r0, #24, lr, lsl #1 │ │ │ │ + @ instruction: 0xf2d40058 │ │ │ │ + @ instruction: 0xf2e60058 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ (327f18 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 28a864 │ │ │ │ cbnz r0, 327ea8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 327edc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -241736,20 +241730,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (327f24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 333718 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (327f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r3, [pc, #76] @ (327f2c ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -241770,26 +241764,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (327f38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf7460077 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bfi r0, r8, #1, #24 │ │ │ │ + movt r0, #88 @ 0x58 │ │ │ │ @ instruction: 0xf6ee0077 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf3120058 │ │ │ │ - add r6, r4 │ │ │ │ + @ instruction: 0xf26a0058 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (327fb4 ) │ │ │ │ @@ -241797,15 +241791,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ (327fbc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r5, [r0, #948] @ 0x3b4 │ │ │ │ cbz r5, 327fa0 │ │ │ │ ldr.w r4, [r0, #944] @ 0x3b0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b.n 327f7a │ │ │ │ blx 28a1ac │ │ │ │ adds r0, #1 │ │ │ │ @@ -241831,18 +241825,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + cbnz r0, 328028 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs.w r0, r6, #88 @ 0x58 │ │ │ │ - rsbs r0, r6, #88 @ 0x58 │ │ │ │ + add.w r0, lr, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf12e0058 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r5, [r1, #12] │ │ │ │ @@ -241854,15 +241848,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #360] @ (32814c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ ldr.w sl, [r7, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 325f20 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #332] @ (328150 ) │ │ │ │ @@ -241976,26 +241970,26 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xf12c0058 │ │ │ │ - adc.w r0, ip, #88 @ 0x58 │ │ │ │ - cbnz r6, 3281c4 │ │ │ │ + eor.w r0, r4, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf0a40058 │ │ │ │ + cbnz r6, 32819a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ands.w r0, r4, #88 @ 0x58 │ │ │ │ - eor.w r0, sl, r8, lsr #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + vqadd.s32 q8, q6, q4 │ │ │ │ + strd r0, r0, [r2, #352]! @ 0x160 │ │ │ │ + add r7, sp, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xf21c0058 │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + sbcs.w r0, r4, #88 @ 0x58 │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00328168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -242083,21 +242077,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 538174 │ │ │ │ bl 336a44 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72c73c │ │ │ │ + bl 72c684 │ │ │ │ ldr r2, [pc, #148] @ (3282e8 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #136] @ (3282ec ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -242129,32 +242123,32 @@ │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - rev r2, r6 │ │ │ │ + cbnz r2, 3282ea │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c00058 │ │ │ │ - strd r0, r0, [r2], #352 @ 0x160 │ │ │ │ - @ instruction: 0xf0a40058 │ │ │ │ - eors.w r0, r8, #88 @ 0x58 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + ands.w r0, r8, #88 @ 0x58 │ │ │ │ + @ instruction: 0xe83a0058 │ │ │ │ + vshr.s32 q8, q4, #4 │ │ │ │ + vshr.s32 q8, q4, #16 │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xe98a0058 │ │ │ │ - orn r0, ip, #88 @ 0x58 │ │ │ │ - ldrd r0, r0, [r4, #-352] @ 0x160 │ │ │ │ + strd r0, r0, [r2], #352 @ 0x160 │ │ │ │ + vmov.i32 q8, #72 @ 0x00000048 │ │ │ │ + stmia.w ip!, {r3, r4, r6} │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ lsrs r4, r4, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - vqadd.s32 q8, q5, q4 │ │ │ │ - vmov.i32 q8, #8 @ 0x00000008 │ │ │ │ + mcr 0, 6, r0, cr2, cr8, {2} │ │ │ │ + vqadd.s16 q0, q4, q4 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -242265,28 +242259,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (32842c ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (328430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, ip, #88 @ 0x58 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + vmov.i32 q0, #72 @ 0x00000048 │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - and.w r0, ip, #88 @ 0x58 │ │ │ │ + vqadd.s32 q8, q2, q4 │ │ │ │ │ │ │ │ 00328434 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242408,18 +242402,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (328580 ) │ │ │ │ ldr r0, [pc, #20] @ (328584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr 0, 5, r0, cr6, cr8, {2} │ │ │ │ - mrc 0, 7, r0, cr2, cr8, {2} │ │ │ │ + ldcl 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ + mcr 0, 2, r0, cr10, cr8, {2} │ │ │ │ │ │ │ │ 00328588 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 328594 │ │ │ │ bx r3 │ │ │ │ @@ -242507,24 +242501,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (328670 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (328674 ) │ │ │ │ ldr r1, [pc, #32] @ (328678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r1, [pc, #24] @ (32867c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - mcr 0, 1, r0, cr14, cr8, {2} │ │ │ │ + stc 0, cr0, [r6, #352] @ 0x160 │ │ │ │ ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ │ │ │ │ 00328680 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 328696 │ │ │ │ @@ -242545,29 +242539,29 @@ │ │ │ │ ldr r1, [pc, #24] @ (3286c8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a2c │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [sl, #352]! @ 0x160 │ │ │ │ - stcl 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ + stcl 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + ldc 0, cr0, [sl], #352 @ 0x160 │ │ │ │ │ │ │ │ 003286cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 52bdb4 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b5c │ │ │ │ + b.w 730aa4 │ │ │ │ │ │ │ │ 003286ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 328770 │ │ │ │ @@ -242577,16 +242571,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (328778 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c05c │ │ │ │ + bl 730400 │ │ │ │ + bl 72bfa4 │ │ │ │ cbz r0, 328754 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 328740 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -242608,19 +242602,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (32877c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 55bf70 │ │ │ │ b.n 32871e │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r0, 3287e0 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc 0, 6, r0, cr8, cr7, {3} │ │ │ │ │ │ │ │ 00328780 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242640,16 +242634,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (3287f0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c05c │ │ │ │ + bl 730400 │ │ │ │ + bl 72bfa4 │ │ │ │ cbz r0, 3287d6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -242658,81 +242652,81 @@ │ │ │ │ ldr r1, [pc, #28] @ (3287f4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 55c184 │ │ │ │ nop │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - revsh r4, r7 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr 0, 3, r0, cr6, cr7, {3} │ │ │ │ ldr r0, [pc, #4] @ (328800 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ mcr 0, 7, r0, cr14, cr7, {3} │ │ │ │ │ │ │ │ 00328804 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #36] @ (328844 ) │ │ │ │ ldr r2, [pc, #36] @ (328848 ) │ │ │ │ ldr r1, [pc, #40] @ (32884c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - push {r2, r7} │ │ │ │ + cbz r4, 3288be │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ - ldc 0, cr0, [lr, #-352]! @ 0xfffffea0 │ │ │ │ + ldcl 0, cr0, [sl], #-352 @ 0xfffffea0 │ │ │ │ + ldc 0, cr0, [r6], {88} @ 0x58 │ │ │ │ │ │ │ │ 00328850 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (3288ac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 32889a │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (3288b0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (3288b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -242740,18 +242734,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stc 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + mrrc 0, 5, r0, sl, cr8 │ │ │ │ + cbz r4, 328914 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [r8], {88} @ 0x58 │ │ │ │ + stc 0, cr0, [r0], #-352 @ 0xfffffea0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -242812,15 +242806,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 3289be │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 72dcb0 │ │ │ │ + bl 72dbf8 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 3289b8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 3289a0 │ │ │ │ ldr.w r9, [pc, #96] @ 3289d4 │ │ │ │ @@ -242831,15 +242825,15 @@ │ │ │ │ blx 288a94 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 732c30 │ │ │ │ + bl 732b78 │ │ │ │ mov r0, sl │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 328976 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -242860,20 +242854,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (3289e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [ip], #-352 @ 0xfffffea0 │ │ │ │ - @ instruction: 0xebf20058 │ │ │ │ - uxtb r6, r7 │ │ │ │ + rsb r0, r4, r8, lsr #1 │ │ │ │ + adc.w r0, sl, r8, lsr #1 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs.w r0, r4, r8, lsr #1 │ │ │ │ - @ instruction: 0xebf00058 │ │ │ │ + add.w r0, ip, r8, lsr #1 │ │ │ │ + adc.w r0, r8, r8, lsr #1 │ │ │ │ │ │ │ │ 003289e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242941,15 +242935,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 732c54 │ │ │ │ + bl 732b9c │ │ │ │ mov r0, r7 │ │ │ │ blx 288d58 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 328a78 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -242975,24 +242969,24 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xeb9e0058 │ │ │ │ + @ instruction: 0xeaf60058 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r6, r8, lsr #1 │ │ │ │ - @ instruction: 0xf2680060 │ │ │ │ - adds.w r0, sl, r8, lsr #1 │ │ │ │ - cbz r2, 328b3e │ │ │ │ + @ instruction: 0xeace0058 │ │ │ │ + rsb r0, r0, #96 @ 0x60 │ │ │ │ + orns r0, r2, r8, lsr #1 │ │ │ │ + cbz r2, 328b14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeaa00058 │ │ │ │ - adds.w r0, ip, r8, lsr #1 │ │ │ │ + ldrd r0, r0, [r8, #352]! @ 0x160 │ │ │ │ + orns r0, r4, r8, lsr #1 │ │ │ │ │ │ │ │ 00328b0c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 328a18 │ │ │ │ │ │ │ │ 00328b14 : │ │ │ │ @@ -243063,38 +243057,38 @@ │ │ │ │ cbz r3, 328bd8 │ │ │ │ ldr r1, [pc, #60] @ (328bf4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr r1, [pc, #36] @ (328bf8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328ba6 │ │ │ │ ldr r0, [pc, #32] @ (328bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ca60 │ │ │ │ + bl 72c9a8 │ │ │ │ ldr r1, [pc, #28] @ (328c00 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732c30 │ │ │ │ + bl 732b78 │ │ │ │ b.n 328bb6 │ │ │ │ movs r2, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - orns r0, r4, r8, lsr #1 │ │ │ │ + strd r0, r0, [ip, #352] @ 0x160 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r4, r8, lsr #1 │ │ │ │ - orr.w r0, sl, r8, lsr #1 │ │ │ │ - orr.w r0, ip, r8, lsr #1 │ │ │ │ + strd r0, r0, [ip, #-352]! @ 0x160 │ │ │ │ + @ instruction: 0xe9a20058 │ │ │ │ + @ instruction: 0xe9a40058 │ │ │ │ │ │ │ │ 00328c04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243103,30 +243097,30 @@ │ │ │ │ ldr r0, [pc, #48] @ (328c4c ) │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (328c50 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328c18 │ │ │ │ - and.w r0, r2, r8, lsr #1 │ │ │ │ - @ instruction: 0xe9a00058 │ │ │ │ + ldrd r0, r0, [sl, #-352] @ 0x160 │ │ │ │ + ldrd r0, r0, [r8], #352 @ 0x160 │ │ │ │ │ │ │ │ 00328c54 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -243139,22 +243133,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 328c96 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 328b8c │ │ │ │ @@ -243165,16 +243159,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (328cc8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328c70 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9a80058 │ │ │ │ - stmdb sl!, {r3, r4, r6} │ │ │ │ + stmdb r0, {r3, r4, r6} │ │ │ │ + stmia.w r2, {r3, r4, r6} │ │ │ │ │ │ │ │ 00328ccc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 328b8c │ │ │ │ nop │ │ │ │ @@ -243206,15 +243200,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 288a94 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 734004 │ │ │ │ + bl 733f4c │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 328d08 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243233,15 +243227,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 288a94 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 734004 │ │ │ │ + bl 733f4c │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 328d48 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 328d7e │ │ │ │ @@ -243263,42 +243257,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - stmia.w r8!, {r3, r4, r6} │ │ │ │ - ldmdb r6, {r3, r4, r6} │ │ │ │ - stmia.w r4!, {r3, r4, r6} │ │ │ │ - @ instruction: 0xe8d60058 │ │ │ │ + @ instruction: 0xe8000058 │ │ │ │ + strd r0, r0, [lr], #-352 @ 0x160 │ │ │ │ + b.n 328db4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + @ instruction: 0xe82e0058 │ │ │ │ ldr r0, [pc, #4] @ (328dc8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrd r0, r0, [sl, #-476] @ 0x1dc │ │ │ │ │ │ │ │ 00328dcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (328e20 ) │ │ │ │ ldr r2, [pc, #56] @ (328e24 ) │ │ │ │ ldr r1, [pc, #60] @ (328e28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 328e0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243307,40 +243302,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328e2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (328e80 ) │ │ │ │ ldr r2, [pc, #56] @ (328e84 ) │ │ │ │ ldr r1, [pc, #60] @ (328e88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 328e6c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243349,40 +243344,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #160 @ 0xa0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (328ee0 ) │ │ │ │ ldr r2, [pc, #56] @ (328ee4 ) │ │ │ │ ldr r1, [pc, #60] @ (328ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 328ecc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243391,40 +243386,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328eec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #56] @ (328f40 ) │ │ │ │ ldr r2, [pc, #56] @ (328f44 ) │ │ │ │ ldr r1, [pc, #60] @ (328f48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 328f2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243433,19 +243428,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 328fb2 │ │ │ │ @@ -243487,17 +243482,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #304 @ (adr r0, 3290f8 ) │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 3290bc ) │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 328fe2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -243553,17 +243548,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (329070 ) │ │ │ │ add r0, pc │ │ │ │ b.n 329040 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #544] @ 0x220 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -243810,15 +243805,15 @@ │ │ │ │ vld4. {d16-d19}, [r4 :128], r9 │ │ │ │ ldrb r6, [r4, #13] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrb r0, [r3, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3299e0 │ │ │ │ + b.n 329890 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -243995,15 +243990,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (329584 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 329424 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -244075,15 +244070,15 @@ │ │ │ │ @ instruction: 0xf78800e9 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329908 │ │ │ │ + b.n 3297b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329588 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -244181,27 +244176,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (329690 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - b.n 329738 │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329744 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329760 │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329824 │ │ │ │ + b.n 3296d4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 3297d0 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32976c │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329850 │ │ │ │ + b.n 329700 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329694 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -244245,15 +244240,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (329824 ) │ │ │ │ ldr r1, [pc, #300] @ (329828 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r7 │ │ │ │ blx 2897fc │ │ │ │ ldr r2, [pc, #280] @ (32982c ) │ │ │ │ ldr r3, [pc, #264] @ (32981c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244278,15 +244273,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (329834 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (329838 ) │ │ │ │ add r1, pc │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 32970a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 3296f2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 3296f2 │ │ │ │ @@ -244325,77 +244320,77 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (329844 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 329710 │ │ │ │ ldr r2, [pc, #116] @ (329848 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (32984c ) │ │ │ │ ldr r1, [pc, #120] @ (329850 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 32970a │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (329854 ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (329858 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (32985c ) │ │ │ │ add r1, pc │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 32970a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4f800e9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329978 │ │ │ │ + b.n 329828 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #240 @ (adr r6, 329918 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 329a78 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 3298ec │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ eors.w r0, r0, #7634944 @ 0x748000 │ │ │ │ - b.n 3298c0 │ │ │ │ + svc 158 @ 0x9e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 329bc8 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 329928 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32984c │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 188 @ 0xbc │ │ │ │ + svc 20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #456 @ (adr r5, 329a10 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 329b70 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #376 @ (adr r5, 3299c8 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 329b28 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 148 @ 0x94 │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 329924 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 329a84 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329860 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -244534,25 +244529,25 @@ │ │ │ │ b.n 329974 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf32c00e9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl 31d9b6 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ @ instruction: 0xf27400e9 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + ble.n 329914 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + ble.n 32997c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + ble.n 329910 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003299d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -244652,15 +244647,15 @@ │ │ │ │ subs.w r0, r8, #233 @ 0xe9 │ │ │ │ subs.w r0, r0, #233 @ 0xe9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf13200e9 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 329a1c │ │ │ │ + bgt.n 329acc │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329ae0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -244787,23 +244782,23 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28ad8c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 329bf6 │ │ │ │ nop │ │ │ │ @ instruction: 0xf0ae00e9 │ │ │ │ - ble.n 329c78 │ │ │ │ + bgt.n 329d28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 329c18 │ │ │ │ + bgt.n 329cc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 329c44 │ │ │ │ + bgt.n 329cf4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 329b48 │ │ │ │ + blt.n 329bf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329c48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -244821,26 +244816,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (329e74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 72ca0c │ │ │ │ - bl 73071c │ │ │ │ + bl 72c954 │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #492] @ (329e78 ) │ │ │ │ ldr r2, [pc, #492] @ (329e7c ) │ │ │ │ ldr r1, [pc, #496] @ (329e80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 28aa14 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -245026,39 +245021,39 @@ │ │ │ │ b.n 329e3e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s8 q8, q8, │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s32 q0, q11, │ │ │ │ - add r0, pc, #672 @ (adr r0, 32a11c ) │ │ │ │ + add r0, pc, #0 @ (adr r0, 329e7c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, 32a220 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 329f80 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 32a04c ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 32a1ac ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrsb r0, [r1, r6] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - @ instruction: 0xfa7e0062 │ │ │ │ - bgt.n 329efc │ │ │ │ + ldr??.w r0, [r6, #98] @ 0x62 │ │ │ │ + blt.n 329dac │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r4, [r4, r4] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - blt.n 329e8c │ │ │ │ + blt.n 329f3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stcl 0, cr0, [r0, #932]! @ 0x3a4 │ │ │ │ ldrsb r2, [r6, r2] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - blt.n 329db0 │ │ │ │ + bge.n 329e60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 329e98 │ │ │ │ + bge.n 329f48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 329f08 │ │ │ │ + bge.n 329db8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329eb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -245261,24 +245256,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72ca0c │ │ │ │ - bl 73071c │ │ │ │ + bl 72c954 │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #288] @ (32a1e8 ) │ │ │ │ ldr r1, [pc, #288] @ (32a1ec ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 28b204 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -245378,32 +245373,32 @@ │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b.n 32a154 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds.w r0, r0, r9, asr #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r1, pc, #696 @ (adr r1, 32a4a4 ) │ │ │ │ + add r1, pc, #24 @ (adr r1, 32a204 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #216 @ (adr r0, 32a2c8 ) │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r0, [r2, r6] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - bhi.n 32a128 │ │ │ │ + bvc.n 32a1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r2, [r0, r5] │ │ │ │ lsls r1, r7, #3 │ │ │ │ bic.w r0, lr, r9, asr #3 │ │ │ │ - bhi.n 32a208 │ │ │ │ + bvc.n 32a2b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 32a164 │ │ │ │ + bpl.n 32a214 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 32a1c0 │ │ │ │ + bvc.n 32a270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r4, r3] │ │ │ │ lsls r1, r7, #3 │ │ │ │ │ │ │ │ 0032a210 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -245441,15 +245436,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [ip, #368]! @ 0x170 │ │ │ │ + strd r0, r0, [r4, #-368] @ 0x170 │ │ │ │ │ │ │ │ 0032a27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -245927,23 +245922,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 32a510 │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 32a480 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 32a7e4 │ │ │ │ + bcc.n 32a694 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32a7b0 │ │ │ │ + bcc.n 32a660 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 32a738 │ │ │ │ + bcc.n 32a7e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 32a688 │ │ │ │ + bcs.n 32a738 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 32a720 │ │ │ │ + bcs.n 32a7d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032a74c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246897,20 +246892,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 32afb4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 32b10e │ │ │ │ b.n 32afbe │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -247050,23 +247045,23 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 32aab6 │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ vtbx.8 d21, {d31- │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -247837,23 +247832,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 32b868 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -248162,33 +248157,33 @@ │ │ │ │ b.w 32a992 │ │ │ │ bgt.n 32bfaa │ │ │ │ vtbl.8 d29, {d31- │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + cbnz r2, 32bf54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -248280,15 +248275,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 32c042 │ │ │ │ + revsh r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bfe4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -248308,15 +248303,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 32c078 │ │ │ │ + hlt 0x0018 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032c028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -248416,49 +248411,49 @@ │ │ │ │ beq.n 32c17a │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32c180 │ │ │ │ ldr r0, [pc, #140] @ (32c1a8 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (32c1ac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32c070 │ │ │ │ movs r7, #1 │ │ │ │ b.n 32c0ec │ │ │ │ ldr r0, [pc, #72] @ (32c1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r0, [pc, #68] @ (32c1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87a844 │ │ │ │ + bl 87a78c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32c114 │ │ │ │ ldr r1, [pc, #60] @ (32c1b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32c11a │ │ │ │ ldr r1, [pc, #56] @ (32c1bc ) │ │ │ │ @@ -248474,25 +248469,25 @@ │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 32c246 │ │ │ │ vrsra.u64 , q9, #1 │ │ │ │ lsls r1, r7, #3 │ │ │ │ ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cbnz r2, 32c20e │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 32c21c │ │ │ │ + cbnz r2, 32c1f2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 32c1ee │ │ │ │ + cbnz r6, 32c1c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + cbnz r2, 32c1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 32c1ee │ │ │ │ + cbnz r4, 32c1c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 32c1f0 │ │ │ │ + cbnz r6, 32c1c6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032c1c0 : │ │ │ │ ldr r3, [pc, #8] @ (32c1cc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -249342,19 +249337,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (32ca28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - uxtb r4, r7 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 32ca70 │ │ │ │ + sxtb r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ca2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -249399,15 +249394,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cb3c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -249433,15 +249428,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 51f2d0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 32cb50 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32ca82 │ │ │ │ @@ -249454,15 +249449,15 @@ │ │ │ │ beq.n 32ca82 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (32cb84 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 32ca82 │ │ │ │ ldr r3, [pc, #72] @ (32cb88 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -249488,18 +249483,18 @@ │ │ │ │ stmia r1!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r5, #3 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ea0057 │ │ │ │ - ldr??.w r0, [lr, #87] @ 0x57 │ │ │ │ + vst4.16 {d16-d19}, [r2 :64], r7 │ │ │ │ + ldr??.w r0, [r6, r7, lsl #1] │ │ │ │ │ │ │ │ 0032cb98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #168] @ (32cc54 ) │ │ │ │ @@ -249538,15 +249533,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 289514 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32cbe0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 869c8c │ │ │ │ + bl 869bd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 32cc18 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 2888b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -249567,27 +249562,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (32cc6c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 32cbdc │ │ │ │ nop │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r6, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cbz r6, 32cc8c │ │ │ │ + cbz r6, 32cc62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 32cc7e │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 32cc84 │ │ │ │ + bls.n 32cd34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 32cc70 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cc70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249663,46 +249658,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 292f38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 725c50 │ │ │ │ + bl 725b98 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32cd26 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 82538c │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + b.w 8252d4 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #32 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cd8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249740,15 +249735,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (32cf74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 32cf5a │ │ │ │ ldr.w r8, [pc, #368] @ 32cf78 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (32cf7c ) │ │ │ │ ldr.w r9, [pc, #368] @ 32cf80 │ │ │ │ add r8, pc │ │ │ │ @@ -249782,145 +249777,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32cf5a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 32ce86 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (32cf84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce18 │ │ │ │ ldr r1, [pc, #236] @ (32cf88 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce1e │ │ │ │ ldr r1, [pc, #220] @ (32cf8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce26 │ │ │ │ ldr r1, [pc, #204] @ (32cf90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce2e │ │ │ │ ldr r1, [pc, #184] @ (32cf94 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce36 │ │ │ │ ldr r1, [pc, #168] @ (32cf98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce3e │ │ │ │ ldr r1, [pc, #148] @ (32cf9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce46 │ │ │ │ ldr r1, [pc, #132] @ (32cfa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce4e │ │ │ │ ldr r1, [pc, #112] @ (32cfa4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce56 │ │ │ │ ldr r1, [pc, #96] @ (32cfa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32ce5c │ │ │ │ mov r0, sl │ │ │ │ - bl 825968 │ │ │ │ + bl 8258b0 │ │ │ │ b.n 32cdc6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0000 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cfac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -249956,99 +249951,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 32d0ae │ │ │ │ ldr r2, [pc, #348] @ (32d168 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (32d16c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0ec │ │ │ │ ldr r2, [pc, #332] @ (32d170 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (32d174 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0f8 │ │ │ │ ldr r2, [pc, #320] @ (32d178 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (32d17c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0f2 │ │ │ │ ldr r2, [pc, #304] @ (32d180 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (32d184 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 32d076 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0fe │ │ │ │ ldr r2, [pc, #288] @ (32d188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (32d18c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r1, [pc, #272] @ (32d190 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8650c4 │ │ │ │ + bl 86500c │ │ │ │ ldr r1, [pc, #256] @ (32d194 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865180 │ │ │ │ + bl 8650c8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32d104 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 869bb4 │ │ │ │ + bl 869afc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7f682c │ │ │ │ + bl 7f6774 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32d00a │ │ │ │ ldr r2, [pc, #176] @ (32d198 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d00e │ │ │ │ @@ -250064,17 +250059,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (32d1a8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d06a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (32d1ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8258b4 │ │ │ │ + bl 8257fc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #144] @ (32d1b0 ) │ │ │ │ ldr r3, [pc, #44] @ (32d150 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250096,55 +250091,55 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 32d1cc │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #432 @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #432 @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 32d1d8 │ │ │ │ + cbz r4, 32d1ae │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r6, 32d1da │ │ │ │ + cbz r6, 32d1b0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r0, 32d1de │ │ │ │ + cbz r0, 32d1b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r2, 32d1e0 │ │ │ │ + cbz r2, 32d1b6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r4, 32d1e2 │ │ │ │ + cbz r4, 32d1b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ hlt 0x0002 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d1b4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250153,46 +250148,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 32e480 │ │ │ │ ldr r1, [pc, #68] @ (32d210 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 32d1fc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 32d1f6 │ │ │ │ ldr r2, [pc, #52] @ (32d214 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32d218 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 850608 │ │ │ │ + b.w 850550 │ │ │ │ ldr r2, [pc, #36] @ (32d21c ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d1e2 │ │ │ │ ldr r1, [pc, #32] @ (32d220 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 850608 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + b.w 850550 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32d2d8 │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip, #400]! @ 0x190 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + ldcl 0, cr0, [r4, #-400] @ 0xfffffe70 │ │ │ │ + add r5, sp, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d224 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250200,20 +250195,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 32e4cc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (32d254 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 825530 │ │ │ │ + b.w 825478 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032d258 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250238,17 +250233,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (32d2e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8259a4 │ │ │ │ + bl 8258ec │ │ │ │ ldr r2, [pc, #52] @ (32d2e4 ) │ │ │ │ ldr r3, [pc, #44] @ (32d2dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250263,15 +250258,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cbnz r6, 32d2e8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xb8f4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d2e8 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 32e510 │ │ │ │ @@ -250296,31 +250291,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ ldr r1, [pc, #152] @ (32d3c4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #144] @ (32d3c8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 725c50 │ │ │ │ + bl 725b98 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 32d3a6 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -250351,31 +250346,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (32d3d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d37c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb894 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 32d328 │ │ │ │ + ble.n 32d3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb824 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d3d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -250388,26 +250383,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ ldr r1, [pc, #104] @ (32d46c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b4a0 │ │ │ │ + bl 86b3e8 │ │ │ │ ldr r1, [pc, #96] @ (32d470 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 518038 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -250432,19 +250427,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7ba │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r2, r7} │ │ │ │ + cbz r4, 32d4e6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 32d41c │ │ │ │ + bgt.n 32d4cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb76e │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d478 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250550,15 +250545,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (32d5c4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b360 │ │ │ │ + bl 86b2a8 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 516004 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 569648 │ │ │ │ @@ -250581,15 +250576,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb63e │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ @ instruction: 0xb612 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d5cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250632,71 +250627,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (32d900 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d8c2 │ │ │ │ ldr r1, [pc, #692] @ (32d904 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #688] @ (32d908 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #676] @ (32d90c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #668] @ (32d910 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #656] @ (32d914 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #648] @ (32d918 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d8a0 │ │ │ │ ldr r2, [pc, #628] @ (32d91c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (32d920 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d89a │ │ │ │ ldr r2, [pc, #612] @ (32d924 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (32d928 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32d612 │ │ │ │ mov r0, r7 │ │ │ │ - bl 825da0 │ │ │ │ + bl 825ce8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #584] @ (32d92c ) │ │ │ │ ldr r3, [pc, #528] @ (32d8f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250715,166 +250710,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (32d900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d8b6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32d8a6 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32d6cc │ │ │ │ ldr r1, [pc, #476] @ (32d930 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d6cc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (32d900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d8bc │ │ │ │ ldr r1, [pc, #440] @ (32d934 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #432] @ (32d938 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #424] @ (32d93c ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #412] @ (32d940 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #404] @ (32d944 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #392] @ (32d948 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #384] @ (32d94c ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #372] @ (32d950 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d6cc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (32d900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d8c8 │ │ │ │ ldr r1, [pc, #332] @ (32d954 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #328] @ (32d958 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #316] @ (32d95c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #308] @ (32d960 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d6cc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (32d900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d8ce │ │ │ │ ldr r1, [pc, #268] @ (32d964 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #260] @ (32d968 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #252] @ (32d96c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #240] @ (32d970 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [pc, #232] @ (32d974 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d6cc │ │ │ │ ldr r2, [pc, #220] @ (32d978 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d6c2 │ │ │ │ ldr r2, [pc, #216] @ (32d97c ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d6aa │ │ │ │ ldr r1, [pc, #216] @ (32d980 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32d73c │ │ │ │ ldr r3, [pc, #204] @ (32d984 ) │ │ │ │ add r3, pc │ │ │ │ b.n 32d72a │ │ │ │ ldr r3, [pc, #200] @ (32d988 ) │ │ │ │ add r3, pc │ │ │ │ b.n 32d77a │ │ │ │ @@ -250898,97 +250893,97 @@ │ │ │ │ blx 288a2c │ │ │ │ push {r6, r7, lr} │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r7, pc, #776 @ (adr r7, 32dc40 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r7, pc, #912 @ (adr r7, 32dcd0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r7, pc, #864 @ (adr r7, 32dca8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r0, sp, #272 @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r7, pc, #752 @ (adr r7, 32dc44 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 32dcd8 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 32da38 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r7, pc, #768 @ (adr r7, 32dc5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #424 @ (adr r7, 32db08 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #424 @ (adr r7, 32db0c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 32dba0 ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 32dd00 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r7, pc, #440 @ (adr r7, 32db24 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #768 @ (adr r7, 32dc70 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 32d9d0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 32dbfc ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 32dd5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 32dc40 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 32d9a0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #824 @ (adr r7, 32dcbc ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 32da1c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r2, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r0, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 32dd48 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 32daa8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d9a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251007,20 +251002,20 @@ │ │ │ │ bl 32e6f4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 32d9dc │ │ │ │ ldr r1, [pc, #76] @ (32da20 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 569648 │ │ │ │ mov r0, r4 │ │ │ │ - bl 82556c │ │ │ │ + bl 8254b4 │ │ │ │ ldr r2, [pc, #56] @ (32da24 ) │ │ │ │ ldr r3, [pc, #44] @ (32da1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251036,15 +251031,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 32da56 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cbz r6, 32da54 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032da28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251065,19 +251060,19 @@ │ │ │ │ bl 32e584 │ │ │ │ cbz r0, 32da70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (32dabc ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 32daa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 825a1c │ │ │ │ + bl 825964 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 569648 │ │ │ │ ldr r2, [pc, #68] @ (32dac0 ) │ │ │ │ ldr r3, [pc, #60] @ (32dab8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251094,26 +251089,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (32dac4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ b.n 32da6a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cbz r6, 32dad0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #568 @ (adr r6, 32dcf8 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 32de58 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cbz r0, 32dace │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r6, pc, #352 @ (adr r6, 32dc28 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 32dd88 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (32dc20 ) │ │ │ │ @@ -251127,91 +251122,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (32dc2c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32dbd2 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [pc, #280] @ (32dc30 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (32dc34 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (32dc38 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ ldr r1, [pc, #260] @ (32dc3c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ ldr r1, [pc, #248] @ (32dc40 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ ldr r1, [pc, #240] @ (32dc44 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ ldr r1, [pc, #228] @ (32dc48 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32dbfc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87a744 │ │ │ │ + bl 87a68c │ │ │ │ ldr r2, [pc, #204] @ (32dc4c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (32dc50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732574 │ │ │ │ + bl 7324bc │ │ │ │ ldr r1, [pc, #196] @ (32dc54 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734d3c │ │ │ │ + bl 734c84 │ │ │ │ mov r5, r0 │ │ │ │ - bl 867c9c │ │ │ │ + bl 867be4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7f682c │ │ │ │ + bl 7f6774 │ │ │ │ mov r0, r8 │ │ │ │ - bl 865180 │ │ │ │ + bl 8650c8 │ │ │ │ cbz r5, 32dbc4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 32dc0e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 32dc02 │ │ │ │ movs r0, #8 │ │ │ │ @@ -251236,60 +251231,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 32db7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 86c754 │ │ │ │ + bl 86c69c │ │ │ │ b.n 32dbc4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (32dc5c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (32dc60 ) │ │ │ │ ldr r0, [pc, #76] @ (32dc64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ sub sp, #272 @ 0x110 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r2, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #584 @ (adr r5, 32de98 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 32dff8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 32dea8 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 32e008 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r7, sp, #824 @ 0x338 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r6, [r7, #24] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r5, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (32dd74 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -251300,36 +251295,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 32dce6 │ │ │ │ ldr r6, [pc, #228] @ (32dd80 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (32dd84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #200] @ (32dd88 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 32dd10 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -251351,23 +251346,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #120] @ (32dd90 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 32dce6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #104] @ (32dd94 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -251395,93 +251390,93 @@ │ │ │ │ b.n 32dd44 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #144 @ 0x90 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #696 @ (adr r4, 32e038 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 32dd98 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r4, pc, #608 @ (adr r4, 32dfe8 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 32e148 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 32dfd4 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 32e134 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r4, pc, #496 @ (adr r4, 32df84 ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 32e0e4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, 32dea8 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 32e008 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #304 @ (adr r4, 32decc ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 32e02c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (32de28 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 32ddfc │ │ │ │ ldr r5, [pc, #108] @ (32de2c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (32de30 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #80] @ (32de34 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 32de12 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #28] @ (32de38 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 32ddfc │ │ │ │ nop │ │ │ │ - add r3, pc, #512 @ (adr r3, 32e02c ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 32e18c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, pc, #464 @ (adr r3, 32e004 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 32e164 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 32dff0 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 32e150 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #648 @ (adr r3, 32e0c4 ) │ │ │ │ + add r2, pc, #1000 @ (adr r2, 32e224 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032de3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -251496,30 +251491,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (32df7c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 294920 │ │ │ │ ldr r3, [pc, #220] @ (32df80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -251531,22 +251526,22 @@ │ │ │ │ blx 288a14 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 32df12 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 288a14 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -251594,19 +251589,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #328 @ 0x148 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -251617,15 +251612,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (32e0e4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730a10 │ │ │ │ + bl 730958 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e0c4 │ │ │ │ ldr r3, [pc, #312] @ (32e0e8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -251671,15 +251666,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 7313ac │ │ │ │ + bl 7312f4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 32e04c │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ @@ -251737,17 +251732,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e0ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -251784,88 +251779,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (32e1c8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r2, [pc, #108] @ (32e1cc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (32e1d0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 32e19e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 330b0c │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (32e1d4 ) │ │ │ │ ldr r4, [pc, #48] @ (32e1d8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #304 @ (adr r0, 32e30c ) │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e1dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72cfcc │ │ │ │ + bl 72cf14 │ │ │ │ cbnz r0, 32e220 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r1, [pc, #80] @ (32e250 ) │ │ │ │ ldr r2, [pc, #84] @ (32e254 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (32e258 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 332ad4 │ │ │ │ ldr r3, [pc, #56] @ (32e25c ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -251873,34 +251868,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (32e264 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e268 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251908,21 +251903,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (32e2cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7332e8 │ │ │ │ + bl 733230 │ │ │ │ ldr r1, [pc, #64] @ (32e2d0 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ ldr r2, [pc, #56] @ (32e2d4 ) │ │ │ │ ldr r3, [pc, #44] @ (32e2cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -251953,26 +251948,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (32e44c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (32e450 ) │ │ │ │ add r0, pc │ │ │ │ blx 289220 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r1, [pc, #344] @ (32e454 ) │ │ │ │ ldr r2, [pc, #344] @ (32e458 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (32e45c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32e440 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (32e460 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -252061,19 +252056,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 32e378 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 82538c │ │ │ │ + bl 8252d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869c8c │ │ │ │ + bl 869bd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 32e41c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 2888b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -252089,39 +252084,39 @@ │ │ │ │ blx 289514 │ │ │ │ b.n 32e3a0 │ │ │ │ ldr r1, [pc, #56] @ (32e47c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 32e40a │ │ │ │ - ldr r5, [pc, #8] @ (32e458 ) │ │ │ │ + ldr r4, [pc, #360] @ (32e5b8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, sp, #648 @ 0x288 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #640 @ 0x280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #792] @ 0x318 │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e480 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252146,15 +252141,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r7, pc, #48 @ (adr r7, 32e4f4 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032e4cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252164,15 +252159,15 @@ │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #36] @ (32e50c ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ea20 │ │ │ │ + bl 87e968 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252210,53 +252205,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (32e57c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e580 : │ │ │ │ b.w 3b0288 │ │ │ │ │ │ │ │ 0032e584 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr.w ip, [pc, #80] @ 32e5f4 │ │ │ │ ldr r2, [pc, #80] @ (32e5f8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (32e5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3b0388 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -252272,30 +252267,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r1, r3] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r2, r5] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0032e600 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 52a5f0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 869c8c │ │ │ │ + bl 869bd4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e62a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2888b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252313,21 +252308,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (32e690 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 289220 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #56] @ (32e694 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ mov r0, r4 │ │ │ │ - bl 869c8c │ │ │ │ + bl 869bd4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e67a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2888b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252336,35 +252331,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #648] @ (32e91c ) │ │ │ │ + ldr r0, [pc, #1000] @ (32ea7c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 136696 │ │ │ │ │ │ │ │ 0032e698 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (32e6ec ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 289220 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #56] @ (32e6f0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ mov r0, r4 │ │ │ │ - bl 869c8c │ │ │ │ + bl 869bd4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e6d6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2888b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252373,15 +252368,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #280] @ (32e808 ) │ │ │ │ + ldr r0, [pc, #632] @ (32e968 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 20e6f2 │ │ │ │ │ │ │ │ 0032e6f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252390,31 +252385,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (32e778 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 32e754 │ │ │ │ ldr r4, [pc, #96] @ (32e77c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (32e780 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 87ea20 │ │ │ │ + bl 87e968 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252427,56 +252422,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (32e78c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 32e740 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #904] @ (32eb04 ) │ │ │ │ + ldr r0, [pc, #232] @ (32e864 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e790 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ca0c │ │ │ │ - bl 73071c │ │ │ │ + bl 72c954 │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #92] @ (32e80c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7302cc │ │ │ │ + bl 730214 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 32e7de │ │ │ │ ldr r3, [pc, #84] @ (32e810 ) │ │ │ │ ldr r2, [pc, #84] @ (32e814 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -252486,42 +252481,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (32e820 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + strb r6, [r5, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32e834 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -252530,15 +252525,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (32eb70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (32eb74 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 32eb60 │ │ │ │ add r3, pc │ │ │ │ @@ -252551,577 +252546,577 @@ │ │ │ │ ldr r3, [pc, #764] @ (32eb80 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #744] @ (32eb84 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (32eb88 ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #740] @ (32eb8c ) │ │ │ │ ldr r2, [pc, #740] @ (32eb90 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #728] @ (32eb94 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (32eb98 ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #724] @ (32eb9c ) │ │ │ │ ldr r2, [pc, #724] @ (32eba0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #712] @ (32eba4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (32eba8 ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #708] @ (32ebac ) │ │ │ │ ldr r2, [pc, #708] @ (32ebb0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #696] @ (32ebb4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (32ebb8 ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #692] @ (32ebbc ) │ │ │ │ ldr r2, [pc, #692] @ (32ebc0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #680] @ (32ebc4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (32ebc8 ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #676] @ (32ebcc ) │ │ │ │ ldr r2, [pc, #676] @ (32ebd0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #664] @ (32ebd4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #656] @ (32ebd8 ) │ │ │ │ ldr r1, [pc, #656] @ (32ebdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (32ebe0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (32ebe4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #640] @ (32ebe8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (32ebec ) │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #636] @ (32ebf0 ) │ │ │ │ ldr r1, [pc, #636] @ (32ebf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (32ebf8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (32ebfc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #620] @ (32ec00 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #612] @ (32ec04 ) │ │ │ │ ldr r1, [pc, #612] @ (32ec08 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (32ec0c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (32ec10 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #596] @ (32ec14 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #588] @ (32ec18 ) │ │ │ │ ldr r1, [pc, #592] @ (32ec1c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (32ec20 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (32ec24 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #576] @ (32ec28 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #568] @ (32ec2c ) │ │ │ │ ldr r3, [pc, #568] @ (32ec30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (32ec34 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #560] @ (32ec38 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #552] @ (32ec3c ) │ │ │ │ ldr r3, [pc, #552] @ (32ec40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (32ec44 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #544] @ (32ec48 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #536] @ (32ec4c ) │ │ │ │ ldr r3, [pc, #536] @ (32ec50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (32ec54 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #528] @ (32ec58 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r3, [pc, #520] @ (32ec5c ) │ │ │ │ ldr r2, [pc, #520] @ (32ec60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (32ec64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r1, [pc, #512] @ (32ec68 ) │ │ │ │ ldr r3, [pc, #516] @ (32ec6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (32ec70 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #504] @ (32ec74 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #496] @ (32ec78 ) │ │ │ │ ldr r3, [pc, #500] @ (32ec7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (32ec80 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #488] @ (32ec84 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #480] @ (32ec88 ) │ │ │ │ ldr r3, [pc, #484] @ (32ec8c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (32ec90 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #472] @ (32ec94 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #464] @ (32ec98 ) │ │ │ │ ldr r3, [pc, #468] @ (32ec9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (32eca0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a78 │ │ │ │ + bl 7339c0 │ │ │ │ ldr r2, [pc, #456] @ (32eca4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #448] @ (32eca8 ) │ │ │ │ ldr r3, [pc, #452] @ (32ecac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732c58 │ │ │ │ + bl 732ba0 │ │ │ │ ldr r2, [pc, #432] @ (32ecb0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r1, [pc, #424] @ (32ecb4 ) │ │ │ │ ldr r3, [pc, #428] @ (32ecb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (32ecbc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #416] @ (32ecc0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r2, [pc, #408] @ (32ecc4 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (32ecc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 732c58 │ │ │ │ + bl 732ba0 │ │ │ │ ldr r2, [pc, #392] @ (32eccc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7340ec │ │ │ │ + bl 734034 │ │ │ │ ldr r2, [pc, #384] @ (32ecd0 ) │ │ │ │ ldr r1, [pc, #388] @ (32ecd4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (32ecd8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (32ecdc ) │ │ │ │ add r3, pc │ │ │ │ b.n 32ece0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #568 @ 0x238 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r2, pc, #112 @ (adr r2, 32ec60 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + add.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r2, [pc, #16] @ (32ed00 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7340ec │ │ │ │ + b.w 734034 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 7332e8 │ │ │ │ + bl 733230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7330bc │ │ │ │ + bl 733004 │ │ │ │ cbz r0, 32ed3a │ │ │ │ ldr r1, [pc, #68] @ (32ed6c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 732eac │ │ │ │ + b.w 732df4 │ │ │ │ ldr r3, [pc, #52] @ (32ed70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (32ed74 ) │ │ │ │ ldr r1, [pc, #52] @ (32ed78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (32ee58 ) │ │ │ │ @@ -253129,15 +253124,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (32ee60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253146,26 +253141,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 730720 │ │ │ │ + bl 730668 │ │ │ │ cbz r0, 32edde │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 73072c │ │ │ │ + bl 730674 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 32ee2c │ │ │ │ blx 28a1ac │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 32ee42 │ │ │ │ ldr r1, [pc, #112] @ (32ee64 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -253203,48 +253198,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (32ee70 ) │ │ │ │ ldr r0, [pc, #40] @ (32ee74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r2, 32ee7c │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r6, 32ee72 │ │ │ │ + @ instruction: 0xb876 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + ldr r7, [pc, #1008] @ (32f260 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #124] @ (32ef10 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (32ef14 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (32ef18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 288d58 │ │ │ │ @@ -253274,135 +253269,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r3, r1] │ │ │ │ + ldr r7, [pc, #712] @ (32f1dc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + str r0, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #196] @ (32f000 ) │ │ │ │ ldr r2, [pc, #200] @ (32f004 ) │ │ │ │ ldr r1, [pc, #200] @ (32f008 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 32eff4 │ │ │ │ ldr r0, [pc, #180] @ (32f00c ) │ │ │ │ add r0, pc │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r1, [pc, #176] @ (32f010 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 731d5c │ │ │ │ + bl 731ca4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 32ef82 │ │ │ │ ldr r1, [pc, #164] @ (32f014 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 731fe0 │ │ │ │ + bl 731f28 │ │ │ │ cbnz r0, 32ef9e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730c7c │ │ │ │ + bl 730bc4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 7332e8 │ │ │ │ + bl 733230 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 732c30 │ │ │ │ + bl 732b78 │ │ │ │ ldr r1, [pc, #104] @ (32f018 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731e8c │ │ │ │ + bl 731dd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ef80 │ │ │ │ ldr r1, [pc, #92] @ (32f01c ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (32f020 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (32f024 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7341ec │ │ │ │ + bl 734134 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ef82 │ │ │ │ ldr r1, [pc, #64] @ (32f028 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ b.n 32ef80 │ │ │ │ ldr r0, [pc, #52] @ (32f02c ) │ │ │ │ add r0, pc │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 32ef6e │ │ │ │ - ldr r7, [pc, #712] @ (32f2cc ) │ │ │ │ + ldr r7, [pc, #40] @ (32f02c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r3, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #160] @ (32f0c0 ) │ │ │ │ + ldr r6, [pc, #512] @ (32f220 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r0, #26 │ │ │ │ + lsrs r0, r3, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f078 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253411,30 +253406,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f080 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #664] @ (32f314 ) │ │ │ │ + ldr r5, [pc, #1016] @ (32f474 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f0cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -253443,30 +253438,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f0d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #328] @ (32f218 ) │ │ │ │ + ldr r5, [pc, #680] @ (32f378 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + ldr r7, [pc, #744] @ (32f3c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f11c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253474,29 +253469,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #1016] @ (32f518 ) │ │ │ │ + ldr r5, [pc, #344] @ (32f278 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, r0] │ │ │ │ + ldr r7, [pc, #408] @ (32f2c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f170 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253505,30 +253500,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f178 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #696] @ (32f42c ) │ │ │ │ + ldr r5, [pc, #24] @ (32f18c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #760] @ (32f474 ) │ │ │ │ + ldr r7, [pc, #88] @ (32f1d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f1c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253536,29 +253531,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f1c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #360] @ (32f32c ) │ │ │ │ + ldr r4, [pc, #712] @ (32f48c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r4, r3] │ │ │ │ + str r0, [r7, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #424] @ (32f374 ) │ │ │ │ + ldr r6, [pc, #776] @ (32f4d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f210 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253566,29 +253561,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #40] @ (32f23c ) │ │ │ │ + ldr r4, [pc, #392] @ (32f39c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + ldr r7, [pc, #928] @ (32f5b8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #104] @ (32f284 ) │ │ │ │ + ldr r6, [pc, #456] @ (32f3e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f264 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253597,30 +253592,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f26c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #744] @ (32f550 ) │ │ │ │ + ldr r4, [pc, #72] @ (32f2b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + ldr r7, [pc, #608] @ (32f4cc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #808] @ (32f598 ) │ │ │ │ + ldr r6, [pc, #136] @ (32f2f8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f2b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253628,29 +253623,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f2bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #408] @ (32f450 ) │ │ │ │ + ldr r3, [pc, #760] @ (32f5b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #944] @ (32f66c ) │ │ │ │ + ldr r7, [pc, #272] @ (32f3cc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #472] @ (32f498 ) │ │ │ │ + ldr r5, [pc, #824] @ (32f5f8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f304 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253658,29 +253653,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f30c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #88] @ (32f360 ) │ │ │ │ + ldr r3, [pc, #440] @ (32f4c0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #624] @ (32f57c ) │ │ │ │ + ldr r6, [pc, #976] @ (32f6dc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #152] @ (32f3a8 ) │ │ │ │ + ldr r5, [pc, #504] @ (32f508 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f358 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253689,30 +253684,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f360 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #792] @ (32f674 ) │ │ │ │ + ldr r3, [pc, #120] @ (32f3d4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #304] @ (32f490 ) │ │ │ │ + ldr r6, [pc, #656] @ (32f5f0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #856] @ (32f6bc ) │ │ │ │ + ldr r5, [pc, #184] @ (32f41c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f3a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253720,29 +253715,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f3b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #456] @ (32f574 ) │ │ │ │ + ldr r2, [pc, #808] @ (32f6d4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #992] @ (32f790 ) │ │ │ │ + ldr r6, [pc, #320] @ (32f4f0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #520] @ (32f5bc ) │ │ │ │ + ldr r4, [pc, #872] @ (32f71c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f3fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -253751,30 +253746,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f404 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #136] @ (32f488 ) │ │ │ │ + ldr r2, [pc, #488] @ (32f5e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #672] @ (32f6a4 ) │ │ │ │ + ldr r6, [pc, #0] @ (32f404 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #200] @ (32f4d0 ) │ │ │ │ + ldr r4, [pc, #552] @ (32f630 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f44c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253782,29 +253777,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f454 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #824] @ (32f788 ) │ │ │ │ + ldr r2, [pc, #152] @ (32f4e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #336] @ (32f5a4 ) │ │ │ │ + ldr r5, [pc, #688] @ (32f704 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #888] @ (32f7d0 ) │ │ │ │ + ldr r4, [pc, #216] @ (32f530 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f4a0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253813,30 +253808,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f4a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #504] @ (32f69c ) │ │ │ │ + ldr r1, [pc, #856] @ (32f7fc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #16] @ (32f4b8 ) │ │ │ │ + ldr r5, [pc, #368] @ (32f618 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #568] @ (32f6e4 ) │ │ │ │ + ldr r3, [pc, #920] @ (32f844 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f4f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253844,29 +253839,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f4f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [pc, #168] @ (32f59c ) │ │ │ │ + ldr r1, [pc, #520] @ (32f6fc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #704] @ (32f7b8 ) │ │ │ │ + ldr r5, [pc, #32] @ (32f518 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #232] @ (32f5e4 ) │ │ │ │ + ldr r3, [pc, #584] @ (32f744 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f544 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253875,30 +253870,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f54c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #872] @ (32f8b0 ) │ │ │ │ + ldr r1, [pc, #200] @ (32f610 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #384] @ (32f6cc ) │ │ │ │ + ldr r4, [pc, #736] @ (32f82c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #936] @ (32f8f8 ) │ │ │ │ + ldr r3, [pc, #264] @ (32f658 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f594 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253906,29 +253901,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f59c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r1, [pc, #536] @ (32f7b0 ) │ │ │ │ + ldr r0, [pc, #888] @ (32f910 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ (32f5cc ) │ │ │ │ + ldr r4, [pc, #400] @ (32f72c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #600] @ (32f7f8 ) │ │ │ │ + ldr r2, [pc, #952] @ (32f958 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 32f5f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253937,32 +253932,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (32f5f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #216] @ (32f6cc ) │ │ │ │ + ldr r0, [pc, #568] @ (32f82c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #752] @ (32f8e8 ) │ │ │ │ + ldr r4, [pc, #80] @ (32f648 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #280] @ (32f714 ) │ │ │ │ + ldr r2, [pc, #632] @ (32f874 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 32f684 │ │ │ │ sub sp, #24 │ │ │ │ @@ -253980,25 +253975,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (32f698 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #84] @ (32f69c ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82a510 │ │ │ │ + bl 82a458 │ │ │ │ ldr r2, [pc, #64] @ (32f6a0 ) │ │ │ │ ldr r3, [pc, #44] @ (32f68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254008,23 +254003,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [pc, #872] @ (32f9f0 ) │ │ │ │ + ldr r0, [pc, #200] @ (32f750 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #864] @ (32f9f4 ) │ │ │ │ + ldr r2, [pc, #192] @ (32f754 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #296] @ (32f7c0 ) │ │ │ │ + ldr r3, [pc, #648] @ (32f920 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254048,25 +254043,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ ldr r2, [pc, #60] @ (32f744 ) │ │ │ │ ldr r3, [pc, #44] @ (32f738 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254077,23 +254072,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #200] @ (32f7fc ) │ │ │ │ + @ instruction: 0x478a │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #200] @ (32f808 ) │ │ │ │ + ldr r1, [pc, #552] @ (32f968 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #632] @ (32f9bc ) │ │ │ │ + ldr r2, [pc, #984] @ (32fb1c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -254113,23 +254108,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #64] @ 32f7d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ cbz r0, 32f7b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (32f7f4 ) │ │ │ │ ldr r3, [pc, #52] @ (32f7e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -254143,23 +254138,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - @ instruction: 0x478e │ │ │ │ + mov lr, ip │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #568] @ (32fa28 ) │ │ │ │ + ldr r0, [pc, #920] @ (32fb88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #1000] @ (32fbdc ) │ │ │ │ + ldr r2, [pc, #328] @ (32f93c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -254179,30 +254174,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 8251ac │ │ │ │ + bl 8250f4 │ │ │ │ cbz r0, 32f866 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2939a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 824e40 │ │ │ │ + bl 824d88 │ │ │ │ ldr r2, [pc, #60] @ (32f8a4 ) │ │ │ │ ldr r3, [pc, #44] @ (32f898 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254213,23 +254208,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mov lr, fp │ │ │ │ + mov r6, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #888] @ (32fc18 ) │ │ │ │ + ldr r0, [pc, #216] @ (32f978 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #304] @ (32f9d4 ) │ │ │ │ + ldr r1, [pc, #656] @ (32fb34 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254239,24 +254234,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f8e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - mov r6, r5 │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #720] @ (32fbb8 ) │ │ │ │ + ldr r1, [pc, #48] @ (32f918 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #248] @ (32f9e4 ) │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f924 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254264,24 +254259,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f92c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - cmp sl, sp │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #448] @ (32faec ) │ │ │ │ + ldr r0, [pc, #800] @ (32fc4c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + bx sl │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f968 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254289,24 +254284,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - cmp lr, r4 │ │ │ │ + add lr, pc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #176] @ (32fa20 ) │ │ │ │ + ldr r0, [pc, #528] @ (32fb80 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0x47b6 │ │ │ │ + bx r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f9ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -254314,24 +254309,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f9b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - cmp r2, ip │ │ │ │ + add sl, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #928] @ (32fd54 ) │ │ │ │ + ldr r0, [pc, #256] @ (32fab4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx lr │ │ │ │ + mov sl, r9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f9f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254339,24 +254334,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f9f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ - cmp r6, r3 │ │ │ │ + add r6, lr │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #656] @ (32fc88 ) │ │ │ │ + blxns pc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx r5 │ │ │ │ + mov lr, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fa38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254364,25 +254359,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fa40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ nop │ │ │ │ - add sl, fp │ │ │ │ + add r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #384] @ (32fbc0 ) │ │ │ │ + blx r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov sl, sp │ │ │ │ + mov r2, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fa80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254390,25 +254385,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fa88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ nop │ │ │ │ - add sl, r2 │ │ │ │ + mvns r2, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #96] @ (32fae8 ) │ │ │ │ + bx lr │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fac8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254416,25 +254411,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ nop │ │ │ │ - add r2, r9 │ │ │ │ + bics r2, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blx sl │ │ │ │ + bx r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r2, fp │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fb10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254442,25 +254437,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fb18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ nop │ │ │ │ - add r2, r0 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blx r1 │ │ │ │ + mov r8, ip │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r2, r2 │ │ │ │ + cmp r2, sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 32fb5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -254468,26 +254463,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (32fb64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ nop │ │ │ │ - bics r2, r7 │ │ │ │ + orrs r2, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bx r8 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 32fc0c │ │ │ │ sub sp, #20 │ │ │ │ @@ -254505,28 +254500,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82a7a4 │ │ │ │ + bl 82a6ec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 32fbf4 │ │ │ │ cbz r1, 32fbd0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 825e18 │ │ │ │ + bl 825d60 │ │ │ │ ldr r2, [pc, #76] @ (32fc20 ) │ │ │ │ ldr r3, [pc, #64] @ (32fc14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254541,26 +254536,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2932fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fbd0 │ │ │ │ - bl 825e18 │ │ │ │ + bl 825d60 │ │ │ │ b.n 32fbd0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - muls r6, r5 │ │ │ │ + cmn r6, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, sp │ │ │ │ + add ip, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov ip, fp │ │ │ │ + mov r4, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -254580,15 +254575,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (32fd08 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -254615,15 +254610,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (32fd0c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82a99c │ │ │ │ + bl 82a8e4 │ │ │ │ ldr r2, [pc, #68] @ (32fd10 ) │ │ │ │ ldr r3, [pc, #44] @ (32fcfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -254634,23 +254629,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, r6 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r6 │ │ │ │ + add r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + cmp r2, pc │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254676,15 +254671,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 28b464 │ │ │ │ @@ -254700,17 +254695,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 32fd62 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 8251ac │ │ │ │ + bl 8250f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 824e40 │ │ │ │ + bl 824d88 │ │ │ │ ldr r2, [pc, #64] @ (32fde0 ) │ │ │ │ ldr r3, [pc, #52] @ (32fdd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254721,23 +254716,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - rors r4, r0 │ │ │ │ + asrs r4, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - mvns r2, r1 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r7 │ │ │ │ + add ip, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254747,33 +254742,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (32fe3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 32fe22 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b200 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, pc │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32fe90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254782,34 +254777,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32fe98 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r2 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r4, r3 │ │ │ │ + muls r4, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32feec │ │ │ │ sub sp, #12 │ │ │ │ @@ -254818,34 +254813,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32fef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ands r2, r7 │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + orrs r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - negs r2, r1 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32ff48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254854,34 +254849,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32ff50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32ffa4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254890,34 +254885,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32ffac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r4, r5, #1 │ │ │ │ - orrs r0, r1 │ │ │ │ + negs r0, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sbcs r2, r2 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 330004 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254926,34 +254921,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (33000c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r6, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + tst r4, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r6 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 330064 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254962,34 +254957,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (33006c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - negs r4, r1 │ │ │ │ + sbcs r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + ands r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 3300c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254998,34 +254993,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (3300cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r4, r5, #1 │ │ │ │ - rors r4, r5 │ │ │ │ + adcs r4, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + subs r7, #206 @ 0xce │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 330124 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255034,34 +255029,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (33012c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 288d58 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, #6 │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + subs r7, #110 @ 0x6e │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33018c │ │ │ │ sub sp, #8 │ │ │ │ @@ -255071,15 +255066,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (330190 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (330194 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 504038 │ │ │ │ cbz r0, 330178 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 288d58 │ │ │ │ @@ -255090,19 +255085,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r4 │ │ │ │ + eors r4, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (330224 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -255110,15 +255105,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (33022c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 288d58 │ │ │ │ @@ -255142,19 +255137,19 @@ │ │ │ │ blx 288d58 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d54 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (3302d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -255164,15 +255159,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (3302e0 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #132] @ (3302e4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cbz r0, 3302a6 │ │ │ │ ldr r1, [pc, #124] @ (3302e8 ) │ │ │ │ @@ -255203,36 +255198,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (3302ec ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (3302f0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r0, r5 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #744] @ (3305d0 ) │ │ │ │ + ldr r5, [pc, #72] @ (330330 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 3303dc │ │ │ │ @@ -255262,35 +255257,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82a510 │ │ │ │ + bl 82a458 │ │ │ │ cbz r0, 3303a6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 330388 │ │ │ │ mov r1, r4 │ │ │ │ bl 516200 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 330386 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 825ddc │ │ │ │ + bl 825d24 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 3303ae │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 33039a │ │ │ │ mov r1, r4 │ │ │ │ bl 516200 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -255298,15 +255293,15 @@ │ │ │ │ bne.n 330376 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32ee78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2897b0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #72] @ (3303f8 ) │ │ │ │ ldr r3, [pc, #44] @ (3303e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -255326,19 +255321,19 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3306bc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -255358,15 +255353,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (330554 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -255431,15 +255426,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (330558 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82a7a4 │ │ │ │ + bl 82a6ec │ │ │ │ ldr r2, [pc, #64] @ (33055c ) │ │ │ │ ldr r3, [pc, #44] @ (330548 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -255449,23 +255444,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -255489,24 +255484,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 28b464 │ │ │ │ movs r3, #0 │ │ │ │ @@ -255528,36 +255523,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (33071c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7339f8 │ │ │ │ + bl 733940 │ │ │ │ ldr r2, [pc, #276] @ (330720 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 733fb0 │ │ │ │ + bl 733ef8 │ │ │ │ ldr r1, [pc, #268] @ (330724 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (330728 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (33072c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7339f8 │ │ │ │ + bl 733940 │ │ │ │ ldr r2, [pc, #252] @ (330730 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 733fb0 │ │ │ │ + bl 733ef8 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -255602,71 +255597,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (330740 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7339f8 │ │ │ │ + bl 733940 │ │ │ │ ldr r2, [pc, #116] @ (330744 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (330748 ) │ │ │ │ - bl 733fb0 │ │ │ │ + bl 733ef8 │ │ │ │ ldr r3, [pc, #108] @ (33074c ) │ │ │ │ ldr r2, [pc, #112] @ (330750 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733910 │ │ │ │ + bl 733858 │ │ │ │ ldr r2, [pc, #100] @ (330754 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 733fb0 │ │ │ │ + bl 733ef8 │ │ │ │ b.n 3305de │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 330b28 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - b.n 32ffe4 │ │ │ │ + b.n 330e94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - strh r4, [r2, #14] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff64752 <__bss_end__@@Base+0xfec7de32> │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (33099c ) │ │ │ │ @@ -255699,31 +255694,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 82a99c │ │ │ │ + bl 82a8e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33087e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3308b0 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -255775,17 +255770,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3308f6 │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 825e54 │ │ │ │ + bl 825d9c │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #304] @ (3309b8 ) │ │ │ │ ldr r3, [pc, #276] @ (3309a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -255820,15 +255815,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (3309c4 ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 33087a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 330876 │ │ │ │ ldr r3, [pc, #200] @ (3309c8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -255836,15 +255831,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3309d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 33087a │ │ │ │ ldr r3, [pc, #184] @ (3309d4 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (3309d8 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -255854,15 +255849,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 33087a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (3309e0 ) │ │ │ │ ldr r1, [pc, #148] @ (3309e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -255871,15 +255866,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 33087a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (3309ec ) │ │ │ │ ldr r1, [pc, #120] @ (3309f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -255888,63 +255883,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 33087a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r6, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (330c7c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r2, [r3, #24] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r4, #4] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003309f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -255973,25 +255968,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (330aa8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 330a98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730710 │ │ │ │ - bl 730734 │ │ │ │ + bl 730658 │ │ │ │ + bl 73067c │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 330a98 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7302cc │ │ │ │ + bl 730214 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256006,31 +256001,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 3307c8 │ │ │ │ + b.n 330678 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 00330aac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 330afa │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7302cc │ │ │ │ + bl 730214 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256055,24 +256050,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (330bf4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #208] @ (330bf8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (330bfc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256098,15 +256093,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 28b238 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 330ba4 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 28b464 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -256130,41 +256125,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00330c00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (330fe0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #964] @ (330fe4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (330fe8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330f6a │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256341,15 +256336,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256360,27 +256355,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (331000 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 330e1c │ │ │ │ ldr r3, [pc, #392] @ (331004 ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (331008 ) │ │ │ │ ldr r1, [pc, #392] @ (33100c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256391,15 +256386,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256410,15 +256405,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256429,15 +256424,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256448,15 +256443,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (33103c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256465,120 +256460,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (331044 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 330e1c │ │ │ │ ldr r3, [pc, #192] @ (331048 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (33104c ) │ │ │ │ ldr r1, [pc, #196] @ (331050 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 330e1c │ │ │ │ ldr r3, [pc, #172] @ (331054 ) │ │ │ │ ldr r2, [pc, #172] @ (331058 ) │ │ │ │ ldr r1, [pc, #176] @ (33105c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 330e1c │ │ │ │ ldr r1, [pc, #148] @ (331060 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (331064 ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + adds r0, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r2, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #64 @ 0x40 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r2, #19] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #224 @ 0xe0 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r2, #18] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331068 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256587,28 +256582,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (3310a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (3310a8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 733990 │ │ │ │ + bl 7338d8 │ │ │ │ ldr r2, [pc, #28] @ (3310ac ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7340ec │ │ │ │ + b.w 734034 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 3dd0a6 │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003310b0 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -256652,22 +256647,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d20 │ │ │ │ + bl 732c68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (331128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r4, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033112c : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 331136 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 331140 │ │ │ │ @@ -256706,23 +256701,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r2, [pc, #1876] @ 3318f4 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 3318f8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 585794 │ │ │ │ ldr.w r3, [pc, #1852] @ 3318fc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 3311d6 │ │ │ │ @@ -256735,15 +256730,15 @@ │ │ │ │ beq.w 331384 │ │ │ │ ldr.w r3, [pc, #1824] @ 331900 │ │ │ │ ldr.w r1, [pc, #1824] @ 331904 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 331404 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 331214 │ │ │ │ mov r0, r4 │ │ │ │ bl 332e94 │ │ │ │ @@ -256755,41 +256750,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3313cc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3312c0 │ │ │ │ ldr.w r6, [pc, #1760] @ 331908 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r2, [pc, #1756] @ 33190c │ │ │ │ ldr.w r1, [pc, #1756] @ 331910 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 730734 │ │ │ │ + bl 73067c │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 331286 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3318b8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 331270 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33175c │ │ │ │ mov r0, r9 │ │ │ │ - bl 7302cc │ │ │ │ + bl 730214 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 331266 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33175c │ │ │ │ ldr.w r5, [pc, #1676] @ 331914 │ │ │ │ @@ -256798,74 +256793,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 33191c │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3318cc │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 3312c0 │ │ │ │ ldr.w r0, [pc, #1644] @ 331920 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 331316 │ │ │ │ ldr.w r0, [pc, #1628] @ 331924 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 331928 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 33192c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 331930 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [pc, #1608] @ 331934 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 331938 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7300cc │ │ │ │ + bl 730014 │ │ │ │ ldr.w r1, [pc, #1592] @ 33193c │ │ │ │ ldr.w r0, [pc, #1592] @ 331940 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7300cc │ │ │ │ + bl 730014 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r1, [pc, #1572] @ 331944 │ │ │ │ ldr.w r2, [pc, #1572] @ 331948 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 33194c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ bl 2bf910 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 72cfe4 │ │ │ │ + bl 72cf2c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr.w r2, [pc, #1528] @ 331950 │ │ │ │ ldr.w r3, [pc, #1420] @ 3318e8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -256884,17 +256879,17 @@ │ │ │ │ beq.w 3311fc │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3311fc │ │ │ │ bl 332160 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3311fc │ │ │ │ - bl 7332e8 │ │ │ │ + bl 733230 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 7314f0 │ │ │ │ + bl 731438 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3317f4 │ │ │ │ ldr.w r3, [pc, #1440] @ 331954 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -256914,45 +256909,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 33195c │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 331354 │ │ │ │ ldr.w r3, [pc, #1368] @ 331960 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 331964 │ │ │ │ ldr.w r1, [pc, #1368] @ 331968 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3313fa │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 33196c │ │ │ │ blx 289220 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r2, [pc, #1332] @ 331970 │ │ │ │ ldr.w r1, [pc, #1332] @ 331974 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -257108,25 +257103,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 2888b0 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331214 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #908] @ (33199c ) │ │ │ │ ldr r2, [pc, #912] @ (3319a0 ) │ │ │ │ ldr r1, [pc, #912] @ (3319a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (331998 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -257184,18 +257179,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 331526 │ │ │ │ ldr r0, [pc, #744] @ (3319ac ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r0, [pc, #736] @ (3319b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ b.n 3315f4 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 3315e2 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -257212,15 +257207,15 @@ │ │ │ │ beq.n 3316f8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3316f0 │ │ │ │ ldr r0, [pc, #672] @ (3319b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r1, [pc, #660] @ (3319b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 289514 │ │ │ │ b.n 3315aa │ │ │ │ @@ -257253,23 +257248,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331824 │ │ │ │ ldr r1, [pc, #584] @ (3319d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 3317e2 │ │ │ │ ldr.w r9, [pc, #568] @ 3319dc │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (3319e0 ) │ │ │ │ ldr.w sl, [pc, #568] @ 3319e4 │ │ │ │ @@ -257283,26 +257278,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3317b2 │ │ │ │ ldr r1, [pc, #516] @ (3319e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ mov r0, fp │ │ │ │ blx 288d58 │ │ │ │ b.n 3313fa │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (3319ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -257310,29 +257305,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (3319f4 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r1, [pc, #480] @ (3319f8 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ b.n 3313fa │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 292f38 │ │ │ │ ldr r1, [pc, #464] @ (3319fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ b.n 3317ec │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -257353,23 +257348,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 33169e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (331a04 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r1, [pc, #352] @ (331a08 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (331a0c ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -257393,180 +257388,180 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrb r2, [r6, #8] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #720] @ (331bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r4, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #840] @ (331c50 ) │ │ │ │ + ldr r2, [pc, #168] @ (3319b0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #68 @ 0x44 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 331a04 │ │ │ │ + bcc.n 3318b4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #23 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 331b4c │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r5, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r4, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r4, r0 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - push {r4, r5, r7, lr} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + asrs r4, r3, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, lr} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + strb r2, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331a20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (331a60 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 87bcb0 │ │ │ │ + bl 87bbf8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72cfcc │ │ │ │ + bl 72cf14 │ │ │ │ cbz r0, 331a50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -257575,15 +257570,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bge.n 331964 │ │ │ │ lsls r0, r7, #3 │ │ │ │ │ │ │ │ 00331a64 : │ │ │ │ - b.w 87bcc8 │ │ │ │ + b.w 87bc10 │ │ │ │ │ │ │ │ 00331a68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (331b0c ) │ │ │ │ @@ -257607,22 +257602,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 335aa8 │ │ │ │ ldr r4, [pc, #108] @ (331b1c ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 72cfe4 │ │ │ │ + bl 72cf2c │ │ │ │ add r4, pc │ │ │ │ - bl 72c624 │ │ │ │ + bl 72c56c │ │ │ │ bl 336a44 │ │ │ │ bl 335d18 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 87bce8 │ │ │ │ + bl 87bc30 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 331ae2 │ │ │ │ ldr r3, [pc, #64] @ (331b14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -257659,61 +257654,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (331b94 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 331b6e │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #80] @ (331b98 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (331b9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 331b8e │ │ │ │ ldr r1, [pc, #48] @ (331ba0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 331b7c │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + subs r1, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r6, #0] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (331bac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r6, [r3, r7] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00331bb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -257726,24 +257721,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (331c44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #104] @ (331c48 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 331c1e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #84] @ (331c4c ) │ │ │ │ ldr r3, [pc, #72] @ (331c44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -257763,33 +257758,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (331c58 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 331bf6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - movs r4, #142 @ 0x8e │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + ldrb r0, [r2, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (331c64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -257797,15 +257792,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (331cd4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (331cd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #72] @ (331cdc ) │ │ │ │ ldr r2, [pc, #76] @ (331ce0 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (331ce4 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -257821,25 +257816,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -257862,25 +257857,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (331d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #16] @ (331d50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -257896,24 +257891,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (33203c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #688] @ (332040 ) │ │ │ │ ldr r2, [pc, #688] @ (332044 ) │ │ │ │ ldr r1, [pc, #692] @ (332048 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331e7a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -257975,45 +257970,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 331e9a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331fd0 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 331dde │ │ │ │ ldr r0, [pc, #488] @ (332058 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 331e9a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 331db8 │ │ │ │ ldr r3, [pc, #472] @ (33205c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (332060 ) │ │ │ │ ldr r1, [pc, #476] @ (332064 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #460] @ (332068 ) │ │ │ │ ldr r3, [pc, #412] @ (33203c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258047,36 +258042,36 @@ │ │ │ │ bne.n 331f9a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 331f36 │ │ │ │ ldr r6, [pc, #380] @ (332074 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 331fea │ │ │ │ - bl 730b5c │ │ │ │ + bl 730aa4 │ │ │ │ ldr r1, [pc, #364] @ (332078 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (33207c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (332080 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (332084 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -258089,15 +258084,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 331e9a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 331e9a │ │ │ │ ldr r3, [pc, #292] @ (332088 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (33208c ) │ │ │ │ ldr r1, [pc, #292] @ (332090 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -258115,15 +258110,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (33209c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 331e9a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 331f80 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258137,136 +258132,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 331eee │ │ │ │ ldr r0, [pc, #220] @ (3320a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ b.n 331eee │ │ │ │ ldr r3, [pc, #212] @ (3320a8 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (3320ac ) │ │ │ │ ldr r1, [pc, #216] @ (3320b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 331e9a │ │ │ │ ldr r3, [pc, #200] @ (3320b4 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (3320b8 ) │ │ │ │ ldr r1, [pc, #200] @ (3320bc ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 331e9a │ │ │ │ ldr r3, [pc, #180] @ (3320c0 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (3320c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (3320c8 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r1, [pc, #164] @ (3320cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a01c │ │ │ │ + bl 879f64 │ │ │ │ b.n 331e9a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r6, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r5, #3 │ │ │ │ bpl.n 332054 │ │ │ │ lsls r0, r7, #3 │ │ │ │ bpl.n 33202c │ │ │ │ lsls r0, r7, #3 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bpl.n 332180 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #100 @ 0x64 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r3, #26] │ │ │ │ + ldrb r4, [r6, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -258421,15 +258416,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 332720 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332620 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 332662 │ │ │ │ @@ -258461,29 +258456,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 33272c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr.w r3, [pc, #1080] @ 332730 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 332734 │ │ │ │ ldr.w r1, [pc, #1076] @ 332738 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr.w r2, [pc, #1056] @ 33273c │ │ │ │ ldr r3, [pc, #1012] @ (332714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258503,41 +258498,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (332748 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [pc, #996] @ (33274c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (332750 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (332754 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [pc, #980] @ (332758 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (33275c ) │ │ │ │ ldr r1, [pc, #984] @ (332760 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -258615,15 +258610,15 @@ │ │ │ │ bcs.n 33241c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -258754,27 +258749,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (33276c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [pc, #332] @ (332770 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (332774 ) │ │ │ │ ldr r1, [pc, #336] @ (332778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 332492 │ │ │ │ ldr r3, [pc, #308] @ (33277c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -258782,27 +258777,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (332784 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [pc, #292] @ (332788 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (33278c ) │ │ │ │ ldr r1, [pc, #292] @ (332790 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (332794 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (332798 ) │ │ │ │ @@ -258810,15 +258805,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (33279c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (3327a0 ) │ │ │ │ @@ -258832,15 +258827,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (3327a4 ) │ │ │ │ ldr r1, [pc, #224] @ (3327a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (3327ac ) │ │ │ │ @@ -258854,101 +258849,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (3327b0 ) │ │ │ │ ldr r1, [pc, #184] @ (3327b4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33231a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + adds r0, r0, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #3] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r2, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #3] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #3] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r6, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r3, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + adds r2, r6, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r0, r2 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + adds r0, r7, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r4, [r2, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r6, r0 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + adds r2, r3, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003327b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -259057,15 +259052,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (332a70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259078,15 +259073,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259099,15 +259094,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259120,15 +259115,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259145,15 +259140,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332906 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (332aa4 ) │ │ │ │ ldr r4, [pc, #176] @ (332aa8 ) │ │ │ │ ldr r1, [pc, #176] @ (332aac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -259163,27 +259158,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332906 │ │ │ │ ldr r3, [pc, #144] @ (332ab0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (332ab4 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (332ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332906 │ │ │ │ ldr r3, [pc, #124] @ (332abc ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (332ac0 ) │ │ │ │ ldr r0, [pc, #124] @ (332ac4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -259195,67 +259190,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (332acc ) │ │ │ │ ldr r0, [pc, #116] @ (332ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r3, #13] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + asrs r2, r1, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, #8] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #3] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00332ad4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259350,15 +259345,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (332cfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -259367,26 +259362,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (332d04 ) │ │ │ │ ldr r1, [pc, #260] @ (332d08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr r3, [pc, #244] @ (332d0c ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (332d10 ) │ │ │ │ ldr r1, [pc, #244] @ (332d14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 332c70 │ │ │ │ ldr.w ip, [pc, #224] @ 332d18 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (332d1c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -259395,26 +259390,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr r3, [pc, #204] @ (332d28 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (332d2c ) │ │ │ │ ldr r1, [pc, #208] @ (332d30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr.w ip, [pc, #192] @ 332d34 │ │ │ │ add ip, pc │ │ │ │ b.n 332c3a │ │ │ │ ldr r3, [pc, #188] @ (332d38 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (332d3c ) │ │ │ │ @@ -259422,110 +259417,110 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr r3, [pc, #172] @ (332d44 ) │ │ │ │ ldr r4, [pc, #172] @ (332d48 ) │ │ │ │ ldr r1, [pc, #176] @ (332d4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr r3, [pc, #152] @ (332d50 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (332d54 ) │ │ │ │ ldr r1, [pc, #152] @ (332d58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ ldr r3, [pc, #136] @ (332d5c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (332d60 ) │ │ │ │ ldr r1, [pc, #140] @ (332d64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 332bea │ │ │ │ blx 28ae40 │ │ │ │ nop │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eor.w r0, r0, r4, asr #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + ldrd r0, r0, [r8, #400] @ 0x190 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs.w r0, r0, r4, asr #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + @ instruction: 0xe9a80064 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (332e70 ) │ │ │ │ @@ -259545,34 +259540,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 863ac0 │ │ │ │ + bl 863a08 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 828448 │ │ │ │ + bl 828390 │ │ │ │ mov r0, r7 │ │ │ │ - bl 865180 │ │ │ │ + bl 8650c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332e66 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 332e08 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 332e30 │ │ │ │ - bl 8255a8 │ │ │ │ + bl 8254f0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 332e5e │ │ │ │ ldr r2, [pc, #160] @ (332e84 ) │ │ │ │ ldr r3, [pc, #144] @ (332e74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259590,20 +259585,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332dd2 │ │ │ │ ldr r1, [pc, #120] @ (332e88 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 87cab8 │ │ │ │ + bl 87ca00 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 870dc8 │ │ │ │ + bl 870d10 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 332e3e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332dd6 │ │ │ │ mov r1, r0 │ │ │ │ @@ -259619,39 +259614,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 332e28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 332de0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r4, r0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r0, [r0, r7] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00332e94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -259662,24 +259657,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (3331d4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #788] @ (3331d8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (3331dc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (3331e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 332f14 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 333118 │ │ │ │ @@ -259919,38 +259914,38 @@ │ │ │ │ ble.n 3330f2 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 333140 │ │ │ │ b.n 3330f2 │ │ │ │ ldr r0, [pc, #160] @ (3331f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #148] @ (3331f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #140] @ (3331fc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r0, [pc, #128] @ (333200 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (333204 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldr r3, [pc, #100] @ (333208 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (33320c ) │ │ │ │ ldr r0, [pc, #100] @ (333210 ) │ │ │ │ add r3, pc │ │ │ │ @@ -259969,75 +259964,75 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldrb r0, [r7, r3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, r3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldrh r6, [r5, r2] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r1, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r5, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5, #28 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (333254 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (333258 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b6d4 │ │ │ │ + bl 87b61c │ │ │ │ ldr r3, [pc, #28] @ (33325c ) │ │ │ │ ldr r1, [pc, #28] @ (333260 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87daf4 │ │ │ │ + b.w 87da3c │ │ │ │ ldr r2, [r6, r5] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - vhadd.s16 q8, q4, q10 │ │ │ │ + cdp 0, 11, cr0, cr0, cr4, {3} │ │ │ │ ldr r5, [pc, #720] @ (333530 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 00333264 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -260054,15 +260049,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (333320 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 732064 │ │ │ │ + bl 731fac │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 3332f0 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -260083,15 +260078,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (33332c ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260099,34 +260094,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3332aa │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 731fe0 │ │ │ │ + bl 731f28 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r5, r4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333330 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3334b0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -260176,15 +260171,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 333368 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 825da0 │ │ │ │ + bl 825ce8 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -260273,17 +260268,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 288a2c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003334e8 : │ │ │ │ ldr r3, [pc, #48] @ (33351c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (333520 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260493,81 +260488,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 3336ac │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #48] @ (33370c ) │ │ │ │ ldr r2, [pc, #48] @ (333710 ) │ │ │ │ ldr r1, [pc, #52] @ (333714 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3336b8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33368a │ │ │ │ b.n 3336b8 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r6, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 3339ec ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 33374c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00333718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #60] @ 33376c │ │ │ │ ldr r2, [pc, #60] @ (333770 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (333774 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 333760 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730710 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + b.w 730658 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00333778 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 328850 │ │ │ │ @@ -260627,38 +260622,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (333874 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 333860 │ │ │ │ ldr r2, [pc, #80] @ (333878 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (33387c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 333860 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -260666,56 +260661,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r2, #9 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (333968 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #204] @ (33396c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (333970 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 333946 │ │ │ │ cbz r6, 33391c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 3338e8 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #168] @ (333974 ) │ │ │ │ ldr r1, [pc, #168] @ (333978 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 333906 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 333906 │ │ │ │ ldr r3, [pc, #144] @ (33397c ) │ │ │ │ @@ -260725,15 +260720,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (333984 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -260741,74 +260736,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 333800 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 333906 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (333988 ) │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #92] @ (33398c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 333904 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (333990 ) │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #68] @ (333994 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 333904 │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb8fc │ │ │ │ + @ instruction: 0xb854 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r0, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333998 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 333880 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 3339da │ │ │ │ @@ -260820,58 +260815,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (333a2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3339c4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (333a30 ) │ │ │ │ ldr r5, [pc, #68] @ (333a34 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3339c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00333a38 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72c950 │ │ │ │ + bl 72c898 │ │ │ │ cbz r0, 333a62 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260909,26 +260904,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00333ab0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 72c5fc │ │ │ │ + b.w 72c544 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 72b3ec │ │ │ │ + bl 72b334 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333b4e │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -260944,15 +260939,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (333b6c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260963,15 +260958,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (333b78 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260981,25 +260976,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (333d88 ) │ │ │ │ @@ -261020,28 +261015,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 333c10 │ │ │ │ ldr r2, [pc, #436] @ (333d9c ) │ │ │ │ ldr r3, [pc, #420] @ (333d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -261068,117 +261063,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333be4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 333c6c │ │ │ │ - bl 782370 │ │ │ │ + bl 7822b8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7640e4 │ │ │ │ + bl 76402c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333be4 │ │ │ │ - bl 765354 │ │ │ │ + bl 76529c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 333c9a │ │ │ │ ldr r5, [pc, #328] @ (333da0 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (333da4 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 333be4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 333c90 │ │ │ │ - bl 77f920 │ │ │ │ + bl 77f868 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333ca6 │ │ │ │ mov r1, sl │ │ │ │ - bl 77ffb4 │ │ │ │ + bl 77fefc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 333d2a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 288d58 │ │ │ │ b.n 333be4 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 333be4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 77fea4 │ │ │ │ + bl 77fdec │ │ │ │ b.n 333be4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 7640e4 │ │ │ │ + bl 76402c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 333cf6 │ │ │ │ - bl 765354 │ │ │ │ + bl 76529c │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 333d5c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 77f688 │ │ │ │ + bl 77f5d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 77fda4 │ │ │ │ + bl 77fcec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 333cee │ │ │ │ cbz r6, 333cf8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 77ffb4 │ │ │ │ + bl 77fefc │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 333d2c │ │ │ │ mov r0, r6 │ │ │ │ - bl 782de4 │ │ │ │ + bl 782d2c │ │ │ │ b.n 333c88 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (333da8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (333dac ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (333db0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cee │ │ │ │ b.n 333c88 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77fc10 │ │ │ │ + bl 77fb58 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 333d3a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 333d62 │ │ │ │ ldr r3, [pc, #120] @ (333db4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (333db8 ) │ │ │ │ @@ -261186,69 +261181,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (333dbc ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cee │ │ │ │ b.n 333c88 │ │ │ │ - bl 887960 │ │ │ │ + bl 8878a8 │ │ │ │ b.n 333cbc │ │ │ │ ldr r3, [pc, #92] @ (333dc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (333dc4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (333dc8 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cee │ │ │ │ b.n 333c88 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #27 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [pc, #752] @ (334090 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r2, [r7, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r5, #17 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261294,34 +261289,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 333eba │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 333ec0 │ │ │ │ mov r0, r3 │ │ │ │ blx 28b204 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #80] @ (333ee4 ) │ │ │ │ ldr r3, [pc, #72] @ (333ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261338,30 +261333,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (333ee8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 333e78 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 77fb34 │ │ │ │ + bl 77fa7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333e78 │ │ │ │ - bl 7642dc │ │ │ │ + bl 764224 │ │ │ │ mov r3, r0 │ │ │ │ b.n 333e78 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #352] @ (334040 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #56] @ (333f20 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf1340061 │ │ │ │ + eor.w r0, ip, #97 @ 0x61 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (333f74 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -261370,28 +261365,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 333f6a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 333f64 │ │ │ │ blx 28b204 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #60] @ (333f7c ) │ │ │ │ ldr r3, [pc, #56] @ (333f78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261416,16 +261411,16 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #640] @ (3341f8 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #400] @ (334110 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - eor.w r0, sl, #97 @ 0x61 │ │ │ │ - eor.w r0, r4, #97 @ 0x61 │ │ │ │ + vmla.i32 d16, d2, d1[1] │ │ │ │ + vmla.i16 d16, d12, d1[2] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (334004 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -261434,25 +261429,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 333ffa │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 28b204 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #56] @ (33400c ) │ │ │ │ ldr r3, [pc, #48] @ (334008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261474,24 +261469,24 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #16] @ (334018 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #824] @ (334348 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - vext.8 q8, q2, , #0 │ │ │ │ + vhadd.s8 q8, q6, │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7e7518 │ │ │ │ + b.w 7e7460 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (334158 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -261515,26 +261510,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 3340c4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #204] @ (334168 ) │ │ │ │ ldr r3, [pc, #188] @ (33415c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -261555,77 +261550,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 333ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334092 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 33412e │ │ │ │ - bl 7eef3c │ │ │ │ + bl 7eee84 │ │ │ │ cbz r0, 334102 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e717c │ │ │ │ + bl 7e70c4 │ │ │ │ cbz r0, 334138 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 33409a │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (33416c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (334170 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (334174 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3340f2 │ │ │ │ blx 288d58 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 334092 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #56] @ (334178 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 879fb4 │ │ │ │ + bl 879efc │ │ │ │ b.n 3340f2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #352] @ (3342bc ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #256] @ (334264 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (334438 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #24] @ (334184 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -261637,23 +261632,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbz r0, 334226 │ │ │ │ mov fp, r5 │ │ │ │ blx 288ca0 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -261676,15 +261671,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 334254 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 870358 │ │ │ │ + bl 8702a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33426e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 33426e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -261712,15 +261707,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 334202 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72afe8 │ │ │ │ + bl 72af30 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ b.n 334226 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 334256 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -261741,15 +261736,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -261772,15 +261767,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 28a97c <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #48] @ (334338 ) │ │ │ │ ldr r3, [pc, #40] @ (334330 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -261794,15 +261789,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #32] @ (334350 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #0] │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #624] @ (3345ac ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -261824,27 +261819,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 28aa14 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 3343de │ │ │ │ ldr r2, [pc, #284] @ (3344c8 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (3344c4 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261912,15 +261907,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72afe8 │ │ │ │ + bl 72af30 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 288d58 │ │ │ │ b.n 3343aa │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -261943,28 +261938,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (3344d4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33447c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #280] @ (3345dc ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blx lr │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2l 0, cr0, [lr, #428] @ 0x1ac │ │ │ │ + stc2 0, cr0, [r6, #-428]! @ 0xfffffe54 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 33455c │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ @@ -261973,23 +261968,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbz r0, 334528 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 504038 │ │ │ │ cbz r0, 334528 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -262032,23 +262027,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ bl 5040e4 │ │ │ │ blx 28b204 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #52] @ (3345ec ) │ │ │ │ ldr r3, [pc, #44] @ (3345e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -262084,15 +262079,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [pc, #160] @ (3346c0 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -262118,15 +262113,15 @@ │ │ │ │ blx 28a97c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 3346a0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #80] @ (3346c8 ) │ │ │ │ ldr r3, [pc, #68] @ (3346bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262151,24 +262146,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfbd6006b │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfb2e006b │ │ │ │ + str r4, [r0, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 3347a0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -262179,26 +262174,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86657c │ │ │ │ + bl 8664c4 │ │ │ │ cbz r0, 334730 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 334758 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (3347a8 ) │ │ │ │ ldr r3, [pc, #112] @ (3347a4 ) │ │ │ │ @@ -262213,57 +262208,57 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r3, [pc, #76] @ (3347ac ) │ │ │ │ ldr r2, [pc, #80] @ (3347b0 ) │ │ │ │ ldr r1, [pc, #80] @ (3347b4 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #64] @ (3347b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 334782 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 33472e │ │ │ │ ldr r2, [pc, #56] @ (3347bc ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (3347c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 334730 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add ip, r6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r0, lr │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfb1e006b │ │ │ │ - @ instruction: 0xfb160056 │ │ │ │ - ldrsb.w r0, [lr, #95] @ 0x5f │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfa76006b │ │ │ │ + @ instruction: 0xfa6e0056 │ │ │ │ + ldr??.w r0, [r6, #95] @ 0x5f │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (334858 ) │ │ │ │ @@ -262273,23 +262268,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ vldr d7, [pc, #92] @ 334850 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 866150 │ │ │ │ + bl 866098 │ │ │ │ cbnz r0, 334830 │ │ │ │ ldr r2, [pc, #84] @ (334860 ) │ │ │ │ ldr r3, [pc, #80] @ (33485c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -262303,15 +262298,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 891528 │ │ │ │ + bl 891470 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334808 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 334808 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -262335,26 +262330,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ vldr d7, [pc, #356] @ 3349f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 3348e0 │ │ │ │ ldr r2, [pc, #336] @ (334a08 ) │ │ │ │ ldr r3, [pc, #332] @ (334a04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -262370,15 +262365,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8705d4 │ │ │ │ + bl 87051c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334972 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 33491c │ │ │ │ ldr r3, [pc, #272] @ (334a0c ) │ │ │ │ @@ -262387,23 +262382,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (334a14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d58 │ │ │ │ b.n 3348b4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8705d4 │ │ │ │ + bl 87051c │ │ │ │ cbnz r0, 334990 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 3348fa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -262436,48 +262431,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (334a2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 334914 │ │ │ │ ldr r3, [pc, #156] @ (334a30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (334a34 ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (334a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 334914 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 870228 │ │ │ │ + bl 870170 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334914 │ │ │ │ ldr r3, [pc, #120] @ (334a3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (334a40 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (334a44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 334914 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (334a48 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (334a4c ) │ │ │ │ ldr r0, [pc, #100] @ (334a50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262489,43 +262484,43 @@ │ │ │ │ ... │ │ │ │ orrs r6, r4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr??.w r0, [lr, fp, lsl #2] │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + ldr.w r0, [r6, #107] @ 0x6b │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb.w r0, [sl, fp, lsl #2] │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ + ldr??.w r0, [r2, fp, lsl #2] │ │ │ │ + str r0, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst4.16 {d0-d3}, [r6 :128], fp │ │ │ │ - str r4, [r7, #32] │ │ │ │ + ldr.w r0, [lr, fp, lsl #2] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str??.w r0, [r4, #107] @ 0x6b │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrh.w r0, [ip, fp, lsl #2] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh.w r0, [r4, #107] @ 0x6b │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + strb.w r0, [ip, fp, lsl #2] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb.w r0, [r6, #107] @ 0x6b │ │ │ │ - str r4, [r6, #32] │ │ │ │ + @ instruction: 0xf7ee006b │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (334bd4 ) │ │ │ │ @@ -262538,24 +262533,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 865670 │ │ │ │ + bl 8655b8 │ │ │ │ cbz r0, 334ad8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 334b6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 334b0e │ │ │ │ @@ -262568,18 +262563,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8657b0 │ │ │ │ + bl 8656f8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d58 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #256] @ (334be8 ) │ │ │ │ ldr r3, [pc, #240] @ (334bd8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -262597,15 +262592,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ad0 │ │ │ │ ldr r1, [pc, #204] @ (334bec ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -262639,15 +262634,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 334ad0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865fcc │ │ │ │ + bl 865f14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ad0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -262663,55 +262658,55 @@ │ │ │ │ ldr r2, [pc, #96] @ (334c00 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 334ad0 │ │ │ │ ldr r5, [pc, #76] @ (334c04 ) │ │ │ │ add r5, pc │ │ │ │ b.n 334ab4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 72afe8 │ │ │ │ + bl 72af30 │ │ │ │ b.n 334ad0 │ │ │ │ ldr r5, [pc, #60] @ (334c08 ) │ │ │ │ add r5, pc │ │ │ │ b.n 334b90 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c4006b │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf71c006b │ │ │ │ + str r2, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6e4006b │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + @ instruction: 0xf63c006b │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + str r0, [r5, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (334d34 ) │ │ │ │ @@ -262722,23 +262717,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 334c7c │ │ │ │ ldr r2, [pc, #232] @ (334d3c ) │ │ │ │ ldr r3, [pc, #224] @ (334d38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -262767,15 +262762,15 @@ │ │ │ │ beq.n 334cae │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72afe8 │ │ │ │ + bl 72af30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 288d58 │ │ │ │ b.n 334c52 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -262852,26 +262847,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86657c │ │ │ │ + bl 8664c4 │ │ │ │ cbz r0, 334da0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 334dea │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -262932,15 +262927,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 334e9a │ │ │ │ @@ -262952,15 +262947,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86657c │ │ │ │ + bl 8664c4 │ │ │ │ ldr r2, [pc, #76] @ (334ea8 ) │ │ │ │ ldr r3, [pc, #68] @ (334ea4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263006,26 +263001,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86657c │ │ │ │ + bl 8664c4 │ │ │ │ cbz r0, 334f0e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 334f5e │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -263090,15 +263085,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 33502c │ │ │ │ @@ -263123,15 +263118,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86657c │ │ │ │ + bl 8664c4 │ │ │ │ ldr r2, [pc, #76] @ (335038 ) │ │ │ │ ldr r3, [pc, #72] @ (335034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263178,34 +263173,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbz r0, 3350a6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (3350f8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ cbz r0, 3350d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 87ea98 │ │ │ │ + bl 87e9e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3350d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #84] @ (3350fc ) │ │ │ │ ldr r3, [pc, #72] @ (3350f4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -263220,31 +263215,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e888 │ │ │ │ + bl 87e7d0 │ │ │ │ b.n 3350a0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72afe8 │ │ │ │ + bl 72af30 │ │ │ │ b.n 3350a0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r3] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, #250 @ 0xfa │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -263256,29 +263251,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 28aa14 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e980 │ │ │ │ + bl 87e8c8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #52] @ (335184 ) │ │ │ │ ldr r3, [pc, #44] @ (335180 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263298,26 +263293,26 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #82 @ 0x52 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r1, [pc, #4] @ (335190 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 7321e8 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + b.w 732130 │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 84db20 │ │ │ │ + bl 84da68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263336,25 +263331,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 84f3c0 │ │ │ │ + bl 84f308 │ │ │ │ cbz r0, 33521e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 84db20 │ │ │ │ + bl 84da68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (335250 ) │ │ │ │ ldr r3, [pc, #40] @ (33524c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263383,31 +263378,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 84f3c0 │ │ │ │ + b.w 84f308 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 84db5c │ │ │ │ + bl 84daa4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263426,25 +263421,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 84f450 │ │ │ │ + bl 84f398 │ │ │ │ cbz r0, 33530e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 84db5c │ │ │ │ + bl 84daa4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (335340 ) │ │ │ │ ldr r3, [pc, #40] @ (33533c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263473,30 +263468,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 84f450 │ │ │ │ + b.w 84f398 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 3353c2 │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -263518,17 +263513,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (3353d8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28a6c4 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 335448 │ │ │ │ sub sp, #16 │ │ │ │ @@ -263538,43 +263533,43 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 335432 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 759bc8 │ │ │ │ + bl 759b10 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7833c4 │ │ │ │ + b.w 78330c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 8, cr0, cr10, cr11, {3} │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + stcl 0, cr0, [r2, #428]! @ 0x1ac │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcr 0, 5, r0, cr12, cr6, {2} │ │ │ │ + mcr 0, 0, r0, cr4, cr6, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (335534 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -263584,15 +263579,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72afdc │ │ │ │ + bl 72af24 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28aa14 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -263629,15 +263624,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 28a97c <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #88] @ (33554c ) │ │ │ │ ldr r3, [pc, #64] @ (335538 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -263661,27 +263656,27 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6, #428] @ 0x1ac │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldc 0, cr0, [lr, #-428] @ 0xfffffe54 │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #174 @ 0xae │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldcl 0, cr0, [r8, #-428] @ 0xfffffe54 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + ldc 0, cr0, [r0], #428 @ 0x1ac │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r1, r4] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033555c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -263730,15 +263725,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (335620 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -263749,26 +263744,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (33562c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3355e8 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl], #428 @ 0x1ac │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + stc 0, cr0, [r2], {107} @ 0x6b │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [sl], #-428 @ 0xfffffe54 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + rsbs r0, r2, fp, asr #1 │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335630 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -263810,15 +263805,15 @@ │ │ │ │ blx 28a97c <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (3356dc ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 731d5c │ │ │ │ + bl 731ca4 │ │ │ │ ldr r2, [pc, #60] @ (3356e0 ) │ │ │ │ ldr r3, [pc, #48] @ (3356d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263835,15 +263830,15 @@ │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ adds r5, #86 @ 0x56 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r5, #74 @ 0x4a │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 003356e4 : │ │ │ │ @@ -263854,43 +263849,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 33571a │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 33572c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731d5c │ │ │ │ + b.w 731ca4 │ │ │ │ ldr r2, [pc, #44] @ (335748 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731d5c │ │ │ │ + b.w 731ca4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77fb34 │ │ │ │ + bl 77fa7c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33570c │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7642dc │ │ │ │ + bl 764224 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 33570c │ │ │ │ - bhi.n 3356ec │ │ │ │ + bhi.n 33579c │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 0033574c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -263898,46 +263893,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 335788 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77f910 │ │ │ │ + bl 77f858 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 33578e │ │ │ │ ldr r3, [pc, #56] @ (3357b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731d5c │ │ │ │ + b.w 731ca4 │ │ │ │ ldr r2, [pc, #40] @ (3357b4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 335776 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77fb34 │ │ │ │ + bl 77fa7c │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335776 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7642dc │ │ │ │ + bl 764224 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 335776 │ │ │ │ nop │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 335884 │ │ │ │ + bvc.n 335734 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 003357b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263948,15 +263943,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 3357ec │ │ │ │ ldr r3, [pc, #48] @ (335808 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731d5c │ │ │ │ + b.w 731ca4 │ │ │ │ ldr r2, [pc, #36] @ (33580c ) │ │ │ │ add r2, pc │ │ │ │ b.n 3357d4 │ │ │ │ ldr r3, [pc, #32] @ (335810 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (335814 ) │ │ │ │ ldr r0, [pc, #32] @ (335818 ) │ │ │ │ @@ -263965,20 +263960,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 335820 │ │ │ │ + bvc.n 3358d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - eor.w r0, sl, fp, asr #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + strd r0, r0, [r2, #428]! @ 0x1ac │ │ │ │ + str r0, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033581c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263989,24 +263984,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 335850 │ │ │ │ ldr r3, [pc, #28] @ (335858 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731d5c │ │ │ │ + b.w 731ca4 │ │ │ │ ldr r2, [pc, #16] @ (33585c ) │ │ │ │ add r2, pc │ │ │ │ b.n 335838 │ │ │ │ bl 28ba18 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3357a8 │ │ │ │ + bvs.n 335858 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00335860 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264025,15 +264020,15 @@ │ │ │ │ cbz r2, 3358ea │ │ │ │ ldr r3, [pc, #108] @ (3358f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (3358fc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 731d5c │ │ │ │ + bl 731ca4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 3358b8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264043,48 +264038,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (335900 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 7314f0 │ │ │ │ + bl 731438 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3358a0 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 28ba18 │ │ │ │ nop │ │ │ │ - lsrs r2, r7 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #34 @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (335910 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r0, #154 @ 0x9a │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264092,55 +264087,55 @@ │ │ │ │ ldr r2, [pc, #52] @ (335960 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (335964 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #40] @ (335968 ) │ │ │ │ ldr r3, [pc, #44] @ (33596c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - eor.w r0, r2, fp, asr #1 │ │ │ │ - @ instruction: 0xe9980056 │ │ │ │ - @ instruction: 0xe9ae0056 │ │ │ │ + ldrd r0, r0, [sl, #428] @ 0x1ac │ │ │ │ + ldrd r0, r0, [r0], #344 @ 0x158 │ │ │ │ + stmdb r6, {r1, r2, r4, r6} │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (3359e4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr.w ip, [pc, #88] @ 3359e8 │ │ │ │ ldr r2, [pc, #88] @ (3359ec ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbz r0, 3359b0 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3359c4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264160,18 +264155,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands.w r0, ip, fp, asr #1 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrd r0, r0, [r4, #-428]! @ 0x1ac │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264181,27 +264176,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (335a3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xe9a2006b │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldrd r0, r0, [sl], #428 @ 0x1ac │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 335a9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -264210,15 +264205,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (335aa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 335a7e │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -264229,143 +264224,144 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r6, #-428] @ 0x1ac │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + stmia.w lr!, {r0, r1, r3, r5, r6} │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335aa8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (335b24 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (335b28 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (335b2c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (335b30 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 335af8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ + b.w 72d11c │ │ │ │ ldr r1, [pc, #56] @ (335b34 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r2, [pc, #48] @ (335b38 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ + b.w 72d11c │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r0], #428 @ 0x1ac │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + @ instruction: 0xe838006b │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335b3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (335bbc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (335bc0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (335bc4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (335bc8 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 335b92 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ + b.w 72d11c │ │ │ │ ldr r1, [pc, #56] @ (335bcc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r2, [pc, #44] @ (335bd0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + b.w 72d11c │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strex r0, r0, [ip, #428] @ 0x1ac │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + b.n 335b0c │ │ │ │ + lsls r3, r5, #1 │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldrsb r2, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335bd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -264382,24 +264378,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 335cb2 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (335ce8 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #224] @ (335cec ) │ │ │ │ ldr r1, [pc, #224] @ (335cf0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (335cf4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -264411,28 +264407,28 @@ │ │ │ │ cbz r4, 335c6a │ │ │ │ ldr r3, [pc, #188] @ (335cf8 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 335c92 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72d21c │ │ │ │ + bl 72d164 │ │ │ │ ldr r2, [pc, #176] @ (335cfc ) │ │ │ │ ldr r3, [pc, #148] @ (335ce4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 335cd6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730c7c │ │ │ │ + b.w 730bc4 │ │ │ │ ldr r2, [pc, #148] @ (335d00 ) │ │ │ │ ldr r3, [pc, #116] @ (335ce4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264447,69 +264443,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (335d04 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r2, [pc, #100] @ (335d08 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 335c44 │ │ │ │ ldr r4, [pc, #88] @ (335d0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #80] @ (335d10 ) │ │ │ │ ldr r2, [pc, #84] @ (335d14 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 335c02 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r7, #3 │ │ │ │ cmp r7, #182 @ 0xb6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 335c30 │ │ │ │ + b.n 335ae0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 335a60 │ │ │ │ + b.n 335910 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 335a90 │ │ │ │ + b.n 335940 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r7, #3 │ │ │ │ cmp r7, #86 @ 0x56 │ │ │ │ lsls r1, r5, #3 │ │ │ │ cmp r7, #54 @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335af0 │ │ │ │ + b.n 3359a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335d18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264518,41 +264514,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335d3e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ + b.w 72d11c │ │ │ │ ldr r1, [pc, #48] @ (335d70 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #40] @ (335d74 ) │ │ │ │ ldr r2, [pc, #40] @ (335d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d1d4 │ │ │ │ + b.w 72d11c │ │ │ │ str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r0, [r2, r3] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335a3c │ │ │ │ + b.n 3358ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335d7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264561,41 +264557,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335da2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d21c │ │ │ │ + b.w 72d164 │ │ │ │ ldr r1, [pc, #48] @ (335dd4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #40] @ (335dd8 ) │ │ │ │ ldr r2, [pc, #40] @ (335ddc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d21c │ │ │ │ + b.w 72d164 │ │ │ │ str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 3359d8 │ │ │ │ + b.n 335888 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335de0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264604,41 +264600,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335e06 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d8d8 │ │ │ │ + b.w 72d820 │ │ │ │ ldr r1, [pc, #48] @ (335e38 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 731280 │ │ │ │ + bl 7311c8 │ │ │ │ ldr r3, [pc, #40] @ (335e3c ) │ │ │ │ ldr r2, [pc, #40] @ (335e40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d8d8 │ │ │ │ + b.w 72d820 │ │ │ │ str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335974 │ │ │ │ + b.n 335824 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -264649,15 +264645,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (335ea0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (335ea4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (335ea8 ) │ │ │ │ ldr r3, [pc, #52] @ (335eac ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -264667,22 +264663,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3359dc │ │ │ │ + b.n 33588c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33572c │ │ │ │ + b.n 3365dc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 335f00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264690,15 +264686,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (335f08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #44] @ (335f0c ) │ │ │ │ ldr r3, [pc, #44] @ (335f10 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -264706,27 +264702,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 335974 │ │ │ │ + b.n 335824 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3366bc │ │ │ │ + b.n 33656c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ands.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf374005a │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (335f20 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ subs r0, r1, r3 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264739,22 +264735,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 335f72 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 335f8c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -264797,35 +264793,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (336000 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 288a90 │ │ │ │ - b.n 335980 │ │ │ │ + b.n 335830 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #6 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (336048 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 336038 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -264833,16 +264829,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (33604c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730a00 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + b.w 730948 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264850,31 +264846,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (336098 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33609c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3367cc │ │ │ │ + b.n 33667c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33651c │ │ │ │ + b.n 3363cc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (336124 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -264885,15 +264881,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (33612c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33610e │ │ │ │ ldr.w sl, [pc, #88] @ 336130 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 336134 │ │ │ │ mov r4, r0 │ │ │ │ @@ -264907,35 +264903,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f2088 │ │ │ │ + bl 7f1fd0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3360e6 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - b.n 3367b4 │ │ │ │ + b.n 336664 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264947,29 +264943,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (3361e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72ca60 │ │ │ │ + bl 72c9a8 │ │ │ │ ldr r1, [pc, #124] @ (3361e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3361b8 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (3361e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ca60 │ │ │ │ + bl 72c9a8 │ │ │ │ ldr r1, [pc, #108] @ (3361ec ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 3361c6 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (3361f0 ) │ │ │ │ ldr r3, [pc, #72] @ (3361dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264986,34 +264982,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (3361f4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ b.n 336176 │ │ │ │ ldr r1, [pc, #48] @ (3361f8 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a00 │ │ │ │ + bl 730948 │ │ │ │ b.n 336190 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 336238 │ │ │ │ + bhi.n 3360e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r2, #16 │ │ │ │ lsls r1, r5, #3 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 003361fc : │ │ │ │ @@ -265028,32 +265024,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (33624c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7314f0 │ │ │ │ + bl 731438 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d58 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + str r4, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336250 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265064,36 +265060,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (3362a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #44] @ (3362ac ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 328c04 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 3365d8 │ │ │ │ + b.n 336488 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 336314 │ │ │ │ + svc 142 @ 0x8e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003362b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265104,61 +265100,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (3362f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #28] @ (3362fc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 328c04 │ │ │ │ nop │ │ │ │ - b.n 336568 │ │ │ │ + b.n 336418 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r1, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (336380 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #100] @ (336384 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (336388 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (33638c ) │ │ │ │ ldr r1, [pc, #84] @ (336390 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #68] @ (336394 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 328b8c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 336368 │ │ │ │ @@ -265172,25 +265168,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - b.n 33654c │ │ │ │ + b.n 3363fc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r3, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336398 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -265258,19 +265254,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (336444 ) │ │ │ │ ldr r0, [pc, #20] @ (336448 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + ldr r7, [pc, #792] @ (336760 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + ldr r7, [pc, #856] @ (3367a4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033644c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265401,19 +265397,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3365a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3365a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + ble.n 336534 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r7, [pc, #56] @ (3365e0 ) │ │ │ │ + ldr r6, [pc, #408] @ (336740 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #120] @ (336624 ) │ │ │ │ + ldr r6, [pc, #472] @ (336784 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003365ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265424,29 +265420,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (3365f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #28] @ (3365f8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 328a18 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + ble.n 33651c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 3365b4 │ │ │ │ + bgt.n 336664 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #736] @ (3368dc ) │ │ │ │ + ldr r6, [pc, #64] @ (33663c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003365fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265460,35 +265456,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #28] @ (336658 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328cd8 │ │ │ │ - ble.n 33662c │ │ │ │ + ble.n 3366dc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 33657c │ │ │ │ + blt.n 33662c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #352] @ (3367bc ) │ │ │ │ + ldr r5, [pc, #704] @ (33691c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033665c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -265514,19 +265510,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ble.n 336784 │ │ │ │ + bgt.n 336634 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #24] @ (3366d0 ) │ │ │ │ + ldr r5, [pc, #376] @ (336830 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #200] @ (336784 ) │ │ │ │ + ldr r5, [pc, #552] @ (3368e4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003366bc : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3366d2 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -265544,19 +265540,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3366f8 ) │ │ │ │ ldr r0, [pc, #20] @ (3366fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ble.n 336730 │ │ │ │ + bgt.n 3367e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r5, [pc, #744] @ (3369e4 ) │ │ │ │ + ldr r5, [pc, #72] @ (336744 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #24] @ (336718 ) │ │ │ │ + ldr r5, [pc, #376] @ (336878 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336700 : │ │ │ │ cbz r2, 336744 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265592,19 +265588,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336770 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 3366c0 │ │ │ │ + bgt.n 336770 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r5, [pc, #288] @ (336890 ) │ │ │ │ + ldr r4, [pc, #640] @ (3369f0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #704] @ (336a34 ) │ │ │ │ + ldr r5, [pc, #32] @ (336794 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336774 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265622,43 +265618,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r2, [pc, #288] @ (3368d8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (3368dc ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (3368e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (3368e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (3368e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 336888 │ │ │ │ ldr r3, [pc, #260] @ (3368ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 336848 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -265721,15 +265717,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3368f8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r3, [pc, #84] @ (3368fc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 3367e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (336900 ) │ │ │ │ @@ -265739,45 +265735,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r4, #22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bgt.n 3369ac │ │ │ │ + blt.n 33685c │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r4, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - bge.n 336898 │ │ │ │ + bge.n 336948 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (336bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [pc, #600] @ (336b50 ) │ │ │ │ + ldr r3, [pc, #952] @ (336cb0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #696] @ (336bb4 ) │ │ │ │ + ldr r3, [pc, #24] @ (336914 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 336994 │ │ │ │ + bge.n 336844 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [pc, #920] @ (336ca0 ) │ │ │ │ + ldr r3, [pc, #248] @ (336a00 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #984] @ (336ce4 ) │ │ │ │ + ldr r3, [pc, #312] @ (336a44 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033690c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265790,60 +265786,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (336994 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (336998 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 336956 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c50c │ │ │ │ + b.w 72c454 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 288a14 │ │ │ │ ldr r2, [pc, #60] @ (33699c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (3369a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r3, [pc, #48] @ (3369a4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c50c │ │ │ │ - bge.n 33694c │ │ │ │ + b.w 72c454 │ │ │ │ + bge.n 3369fc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 336a84 │ │ │ │ + bhi.n 336934 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r2, [r1, #28] │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r3, [pc, #800] @ (336cc0 ) │ │ │ │ + ldr r3, [pc, #128] @ (336a20 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #896] @ (336d24 ) │ │ │ │ + ldr r2, [pc, #224] @ (336a84 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 003369a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -265858,60 +265854,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (336a30 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (336a34 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 3369f2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c5cc │ │ │ │ + b.w 72c514 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 288a14 │ │ │ │ ldr r2, [pc, #60] @ (336a38 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (336a3c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r3, [pc, #48] @ (336a40 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c5cc │ │ │ │ - bge.n 336ab0 │ │ │ │ + b.w 72c514 │ │ │ │ + bls.n 336960 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 3369e8 │ │ │ │ + bhi.n 336a98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #210 @ 0xd2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r6, [r5, #22] │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r3, [pc, #176] @ (336aec ) │ │ │ │ + ldr r2, [pc, #528] @ (336c4c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #272] @ (336b50 ) │ │ │ │ + ldr r1, [pc, #624] @ (336cb0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00336a44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -265939,15 +265935,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (336ab8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r2, [pc, #44] @ (336abc ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -265957,17 +265953,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #18] │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r1, #74 @ 0x4a │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r2, [pc, #688] @ (336d68 ) │ │ │ │ + ldr r2, [pc, #16] @ (336ac8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #784] @ (336dcc ) │ │ │ │ + ldr r1, [pc, #112] @ (336b2c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00336ac0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266005,19 +266001,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (336b28 ) │ │ │ │ ldr r0, [pc, #20] @ (336b2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bls.n 336a50 │ │ │ │ + bhi.n 336b00 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [pc, #232] @ (336c14 ) │ │ │ │ + ldr r1, [pc, #584] @ (336d74 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #360] @ (336c98 ) │ │ │ │ + ldr r1, [pc, #712] @ (336df8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -266067,15 +266063,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (336bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsrs r2, r7, #28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -266093,23 +266089,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (336c7c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (336c80 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #108] @ 336c68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ cbz r0, 336c1e │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 336c48 │ │ │ │ ldr r2, [pc, #100] @ (336c84 ) │ │ │ │ @@ -266134,33 +266130,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (336c88 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (336c8c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 336c1e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ subs r2, r1, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bls.n 336cb0 │ │ │ │ + bhi.n 336d60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #768] @ (336f80 ) │ │ │ │ + ldr r1, [pc, #96] @ (336ce0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #664] @ (336f1c ) │ │ │ │ + ldr r0, [pc, #1016] @ (33707c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, r0, #6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r1, [pc, #400] @ (336e1c ) │ │ │ │ + ldr r0, [pc, #752] @ (336f7c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #456] @ (336e58 ) │ │ │ │ + ldr r0, [pc, #808] @ (336fb8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 336d14 │ │ │ │ sub sp, #28 │ │ │ │ @@ -266169,15 +266165,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (336d1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #96] @ (336d20 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (336d24 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -266186,53 +266182,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (336d28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (336d2c ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ ldr r1, [pc, #72] @ (336d30 ) │ │ │ │ ldr r3, [pc, #76] @ (336d34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (336d38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 731404 │ │ │ │ + bl 73134c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bhi.n 336db4 │ │ │ │ + bvc.n 336c64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 336d14 │ │ │ │ + bpl.n 336dc4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r3, #120 @ 0x78 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #32] @ (336d50 ) │ │ │ │ + ldr r0, [pc, #384] @ (336eb0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #992] @ (33711c ) │ │ │ │ + ldr r0, [pc, #320] @ (336e7c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 336d8c │ │ │ │ @@ -266240,15 +266236,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (336d94 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (336d98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #52] @ (336d9c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 336d76 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -266257,19 +266253,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvc.n 336cd4 │ │ │ │ + bvs.n 336d84 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [pc, #248] @ (336e8c ) │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #336] @ (336ee8 ) │ │ │ │ + blxns r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266290,25 +266286,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ ldr r2, [pc, #60] @ (336e3c ) │ │ │ │ ldr r3, [pc, #44] @ (336e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266319,23 +266315,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 336ea8 │ │ │ │ + bvs.n 336d58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r4, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + bx r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + bx r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r2, r4, #6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -266354,25 +266350,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ ldr r2, [pc, #60] @ (336edc ) │ │ │ │ ldr r3, [pc, #44] @ (336ed0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266383,23 +266379,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 336e08 │ │ │ │ + bpl.n 336eb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r0, #5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bx r8 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bx r4 │ │ │ │ + mov r2, pc │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r2, r0, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -266418,23 +266414,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #68] @ 336f70 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 865a14 │ │ │ │ + bl 86595c │ │ │ │ cbz r0, 336f44 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (336f8c ) │ │ │ │ ldr r3, [pc, #56] @ (336f80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266449,73 +266445,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bpl.n 336f78 │ │ │ │ + bpl.n 337028 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r4, #2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r4 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (336f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsrs r6, r1, #14 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (336fd4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 336fc4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 3370b4 │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 337030 │ │ │ │ ldr r2, [pc, #68] @ (337034 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (337038 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (33703c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (337040 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -266523,19 +266519,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bpl.n 3370a8 │ │ │ │ + bmi.n 336f58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bcs.n 336fa8 │ │ │ │ + bcs.n 337058 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + subs r2, r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 336d4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266556,25 +266552,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 3370c6 │ │ │ │ ldr r1, [pc, #124] @ (337110 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 3370ea │ │ │ │ ldr r2, [pc, #112] @ (337114 ) │ │ │ │ ldr r3, [pc, #96] @ (337108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266596,49 +266592,49 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3370a2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (337120 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (337124 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bmi.n 3370a0 │ │ │ │ + bmi.n 337150 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r4, r7, r4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [pc, #448] @ (3372c8 ) │ │ │ │ + ldr r3, [pc, #800] @ (337428 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #384] @ (337290 ) │ │ │ │ + ldr r3, [pc, #736] @ (3373f0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ subs r6, r7, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp r6, r4 │ │ │ │ + add r6, pc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + add lr, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + add r4, fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + add lr, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (337134 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ lsrs r0, r5, #8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -266647,30 +266643,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33717c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (337180 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (337184 ) │ │ │ │ ldr r1, [pc, #36] @ (337188 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - bmi.n 3371b8 │ │ │ │ + bcc.n 337268 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bne.n 337230 │ │ │ │ + beq.n 3370e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 336c30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266685,27 +266681,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3371d8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b54 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ - bcc.n 337170 │ │ │ │ + bcc.n 337220 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - beq.n 3371d4 │ │ │ │ + beq.n 337284 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + adds r6, r1, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ (3372e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -266714,26 +266710,26 @@ │ │ │ │ ldr r1, [pc, #240] @ (3372e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #220] @ (3372ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #220] @ (3372f0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #180] @ 3372d8 │ │ │ │ ldr r2, [pc, #204] @ (3372f4 ) │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -266747,97 +266743,97 @@ │ │ │ │ ldr r1, [pc, #176] @ (3372fc ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #936 @ 0x3a8 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r3, [pc, #156] @ (337300 ) │ │ │ │ ldr r1, [pc, #160] @ (337304 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r2, [pc, #144] @ (337308 ) │ │ │ │ ldr r1, [pc, #144] @ (33730c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #132] @ (337310 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #132] @ (337314 ) │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #128] @ (337318 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r1, [pc, #108] @ (33731c ) │ │ │ │ add.w r2, r5, #19968 @ 0x4e00 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3373d8 │ │ │ │ + bcs.n 337288 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r6, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, r7 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sl │ │ │ │ + bics r6, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sl │ │ │ │ + bics r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sl │ │ │ │ + bics r2, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, r8 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, r8 │ │ │ │ + bics r4, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 337368 │ │ │ │ + ldmia r7, {r1, r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, r3 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, r3 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, r1 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w fp, [pc, #732] @ 337610 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -266850,195 +266846,195 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r6, r4, #24 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r7, [pc, #712] @ (33761c ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r8, [pc, #712] @ 337620 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #708] @ (337624 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #708] @ (337628 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #16 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #608] @ (33762c ) │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33690c │ │ │ │ cbnz r0, 33740a │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #536] @ (337630 ) │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #524] @ (337634 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373f4 │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3365fc │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #468] @ (337638 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373f4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r9, r5, #760 @ 0x2f8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3366bc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -267119,39 +267115,39 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 336300 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 3375d4 │ │ │ │ b.n 3373f4 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 33767c │ │ │ │ + bne.n 33752c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r2, r5 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #8] @ (337648 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ lsls r0, r1, #21 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267160,32 +267156,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (337694 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (337698 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (33769c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267195,15 +267191,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r2 │ │ │ │ adds r4, r0, r7 │ │ │ │ add r5, r0 │ │ │ │ ldr.w r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r6 │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3376c0 │ │ │ │ cmp.w r9, #31 │ │ │ │ bgt.n 3376e4 │ │ │ │ ldr r3, [pc, #44] @ (337708 ) │ │ │ │ add r3, pc │ │ │ │ add r3, r7 │ │ │ │ @@ -267217,16 +267213,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r8, r3, lsl #2] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + b.w 72db34 │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #204] @ 3377ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -267237,97 +267233,97 @@ │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #180] @ (3377f8 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #180] @ (3377fc ) │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #168] @ (337800 ) │ │ │ │ ldr r1, [pc, #168] @ (337804 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r0, #1912 @ 0x778 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #21728 @ 0x54e0 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r3, [pc, #148] @ (337808 ) │ │ │ │ add.w r2, r5, #1912 @ 0x778 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r4, r5, #23552 @ 0x5c00 │ │ │ │ mov r1, r3 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 734004 │ │ │ │ + bl 733f4c │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r0, r5, #1912 @ 0x778 │ │ │ │ ldr.w r9, [pc, #120] @ 33780c │ │ │ │ add.w r5, r5, #93184 @ 0x16c00 │ │ │ │ ldr.w r8, [pc, #116] @ 337810 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ add.w r5, r5, #280 @ 0x118 │ │ │ │ add r8, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movw r7, #17456 @ 0x4430 │ │ │ │ movs r1, #0 │ │ │ │ bl 3366bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 33665c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #17456 @ 0x4430 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3377be │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + subs r7, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #408] @ 3379c0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -267341,42 +267337,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #380] @ (3379cc ) │ │ │ │ ldr r1, [pc, #380] @ (3379d0 ) │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #364] @ (3379d4 ) │ │ │ │ ldr r1, [pc, #364] @ (3379d8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1912 @ 0x778 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, fp │ │ │ │ bl 33690c │ │ │ │ cbnz r0, 3378b0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267387,15 +267383,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r6, #748 @ 0x2ec │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3365fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ bl 328b54 │ │ │ │ @@ -267422,37 +267418,37 @@ │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33789a │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #176] @ (3379e8 ) │ │ │ │ add.w r3, r1, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #176] @ (3379ec ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #0 │ │ │ │ mov sl, r7 │ │ │ │ bl 3363a8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -267481,43 +267477,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (3379f0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3289e8 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + strb r4, [r5, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r6, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + asrs r4, r2, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #8] @ (337a00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ lsls r4, r0, #7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267526,30 +267522,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (337a48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (337a4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (337a50 ) │ │ │ │ ldr r1, [pc, #36] @ (337a54 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 337a24 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267564,27 +267560,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (337aa4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1872 @ 0x750 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b54 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ (337b94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -267593,15 +267589,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (337b9c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #188] @ (337ba0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -267612,100 +267608,100 @@ │ │ │ │ ldr r2, [pc, #176] @ (337ba4 ) │ │ │ │ ldr r1, [pc, #180] @ (337ba8 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ bl 33665c │ │ │ │ ldr r2, [pc, #160] @ (337bac ) │ │ │ │ ldr r1, [pc, #164] @ (337bb0 ) │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r6, [pc, #152] @ (337bb4 ) │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r3, [pc, #148] @ (337bb8 ) │ │ │ │ ldr r1, [pc, #152] @ (337bbc ) │ │ │ │ add.w r2, r5, #1872 @ 0x750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ add r6, pc │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r0, [pc, #132] @ (337bc0 ) │ │ │ │ ldr r1, [pc, #132] @ (337bc4 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #1760 @ 0x6e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r1, [pc, #112] @ (337bc8 ) │ │ │ │ add.w r2, r5, #20096 @ 0x4e80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r1, [pc, #96] @ (337bcc ) │ │ │ │ add.w r2, r5, #21760 @ 0x5500 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r3, {r2, r3, r5, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r2, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 337c88 │ │ │ │ + bpl.n 337b38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #968] @ (337fac ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -267721,34 +267717,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r7, r8, #40 @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #940] @ (337fbc ) │ │ │ │ ldr r1, [pc, #944] @ (337fc0 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ subs r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi.w 337f7e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 294030 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r1, [pc, #900] @ (337fc4 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 337f52 │ │ │ │ ldr r2, [pc, #888] @ (337fc8 ) │ │ │ │ @@ -267757,104 +267753,104 @@ │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ strd r2, r1, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #864] @ (337fd0 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov fp, r1 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1872 @ 0x750 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r2, r1, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #792] @ (337fd4 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #780] @ (337fd8 ) │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #768] @ (337fdc ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7314f0 │ │ │ │ + bl 731438 │ │ │ │ mov r2, sl │ │ │ │ cbz r0, 337d0a │ │ │ │ ldr r3, [pc, #744] @ (337fe0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f08 │ │ │ │ + bl 731e50 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #728] @ (337fe4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #728] @ 337fe8 │ │ │ │ ldr r7, [pc, #728] @ (337fec ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [pc, #728] @ 337ff0 │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b0e0 │ │ │ │ + bl 72b028 │ │ │ │ add fp, pc │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r5, r4, #18304 @ 0x4780 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ bl 3365fc │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ @@ -267869,97 +267865,97 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ strd r2, r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #624] @ (338000 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #20096 @ 0x4e80 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #21760 @ 0x5500 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 33690c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3366bc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -268041,15 +268037,15 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #172] @ (338008 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268058,74 +268054,74 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #136] @ (338010 ) │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r6, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsrs r6, r5, #30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r2, #146 @ 0x92 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r3, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r0, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r2, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #52 @ 0x34 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #72 @ 0x48 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #28 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #128] @ 3380a8 │ │ │ │ @@ -268174,26 +268170,26 @@ │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [pc, #24] @ (3380b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 338040 │ │ │ │ nop │ │ │ │ lsrs r4, r7, #13 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r7, #242 @ 0xf2 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #268] @ 3381dc │ │ │ │ @@ -268288,25 +268284,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [pc, #28] @ (3381ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #11 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003381f0 : │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi.n 338204 │ │ │ │ ldr r3, [pc, #20] @ (33820c ) │ │ │ │ @@ -268315,15 +268311,15 @@ │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00338210 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi.n 338224 │ │ │ │ ldr r3, [pc, #20] @ (33822c ) │ │ │ │ add r3, pc │ │ │ │ @@ -268331,15 +268327,15 @@ │ │ │ │ ldr.w r0, [r3, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00338230 : │ │ │ │ movs r2, #1 │ │ │ │ sub.w r1, r0, #24 │ │ │ │ rsb r3, r0, #24 │ │ │ │ adds r0, #8 │ │ │ │ @@ -268404,17 +268400,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - adds r6, #32 │ │ │ │ + adds r5, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ vst4.16 {d16-d19}, [r4 :256], r6 │ │ │ │ │ │ │ │ 003382f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -268714,31 +268710,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (338680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - movs r6, #12 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + itet al │ │ │ │ + lslal r3, r5, #1 │ │ │ │ + mov r5, #80 @ 0x50 │ │ │ │ + lslal r0, r3, #1 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + ite le │ │ │ │ + lslle r3, r5, #1 │ │ │ │ + addgt r1, #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6} │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + ittt lt │ │ │ │ + lsllt r3, r5, #1 │ │ │ │ + addlt r1, #140 @ 0x8c │ │ │ │ + lsllt r0, r3, #1 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338684 : │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 33869e │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -268762,15 +268758,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #156] @ (33875c ) │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268819,19 +268815,19 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stmia r0!, {} │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + it pl │ │ │ │ + lslpl r3, r5, #1 │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338760 : │ │ │ │ cmp r0, #10 │ │ │ │ bhi.n 338774 │ │ │ │ tbb [pc, r0] │ │ │ │ str r0, [r3, r5] │ │ │ │ @@ -268852,15 +268848,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #160] @ (338830 ) │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #519 @ 0x207 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268910,19 +268906,19 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - wfi │ │ │ │ + bkpt 0x0088 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r1, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r0, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338834 : │ │ │ │ sub.w r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 3388be │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ @@ -269002,27 +268998,27 @@ │ │ │ │ add.w r3, lr, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #36] @ (338920 ) │ │ │ │ ldr r2, [pc, #36] @ (338924 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -269045,27 +269041,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338a2e │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #488] @ (338b68 ) │ │ │ │ ldr r3, [pc, #488] @ (338b6c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15424 @ 0x3c40 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcs.n 338a66 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269115,33 +269111,33 @@ │ │ │ │ ldr r1, [pc, #348] @ (338b78 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #348] @ (338b7c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3389d0 │ │ │ │ ldr r1, [pc, #336] @ (338b80 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3389d8 │ │ │ │ ldr r3, [pc, #324] @ (338b84 ) │ │ │ │ ldr r2, [pc, #324] @ (338b88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15232 @ 0x3b80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcc.n 3389a2 │ │ │ │ add.w r0, r4, #944 @ 0x3b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -269213,15 +269209,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (338b8c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #92] @ (338b90 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3389d0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (338b94 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #76] @ (338b98 ) │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ add r3, pc │ │ │ │ @@ -269231,41 +269227,41 @@ │ │ │ │ blx 288a2c │ │ │ │ lsls r4, r2, #9 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #9 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #28 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r6, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269322,17 +269318,17 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cbnz r6, 338cb8 │ │ │ │ + cbnz r6, 338c8e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269367,17 +269363,17 @@ │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - cbnz r6, 338d0c │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #142 @ 0x8e │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #1310720 @ 0x140000 │ │ │ │ ldr r0, [pc, #396] @ (338e58 ) │ │ │ │ @@ -269386,27 +269382,27 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338da6 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #372] @ (338e60 ) │ │ │ │ ldr r3, [pc, #376] @ (338e64 ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #15424 @ 0x3c40 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 338df0 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -269463,26 +269459,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #192] @ (338e68 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 338dec │ │ │ │ ldr r3, [pc, #180] @ (338e6c ) │ │ │ │ ldr r2, [pc, #184] @ (338e70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #15232 @ 0x3b80 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ b.n 338d02 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ and.w r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -269527,40 +269523,40 @@ │ │ │ │ itt ne │ │ │ │ eorne.w r2, r2, #1 │ │ │ │ eorne r2, r6 │ │ │ │ and.w r2, r2, #1 │ │ │ │ eors r2, r6 │ │ │ │ str.w r2, [r3, #960] @ 0x3c0 │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 338d26 │ │ │ │ nop │ │ │ │ cdp2 0, 13, cr0, cr6, cr8, {7} │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #178 @ 0xb2 │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 338eb0 │ │ │ │ + rev16 r4, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r4, r3 │ │ │ │ + cbnz r4, 338e9c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + cbnz r4, 338e94 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -269651,24 +269647,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldcl 0, cr0, [lr, #-472] @ 0xfffffe28 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #104 @ 0x68 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338fa8 : │ │ │ │ mov.w ip, #1 │ │ │ │ push {lr} │ │ │ │ lsl.w r1, ip, r1 │ │ │ │ ldrd r3, lr, [r0, #344] @ 0x158 │ │ │ │ @@ -269778,27 +269774,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #40] @ (33912c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #18816 @ 0x4980 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33db90 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vqadd.u8 q8, q7, q4 │ │ │ │ - cbz r4, 339158 │ │ │ │ + mcr2 0, 5, r0, cr6, cr8, {2} │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 00339130 : │ │ │ │ add.w r3, r0, #15936 @ 0x3e40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ add.w lr, r0, #15296 @ 0x3bc0 │ │ │ │ @@ -269885,15 +269881,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r3, [r2, #3048] @ 0xbe8 │ │ │ │ ldr.w r4, [r2, #3040] @ 0xbe0 │ │ │ │ ldr.w ip, [r2, #3052] @ 0xbec │ │ │ │ ldr.w r2, [r2, #3044] @ 0xbe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ sbc.w r2, ip, r2 │ │ │ │ @@ -270018,15 +270014,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r2, #0] │ │ │ │ movs r1, #0 │ │ │ │ @@ -270246,15 +270242,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bhi.n 339638 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #108] @ (339658 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cbz r0, 339646 │ │ │ │ ldrd r1, r2, [r4, #16] │ │ │ │ movs r3, #0 │ │ │ │ adds.w ip, r1, r2 │ │ │ │ adc.w r1, r3, r3 │ │ │ │ cmp.w ip, #262144 @ 0x40000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -270283,29 +270279,29 @@ │ │ │ │ movs r0, #23 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - uxtb r0, r0 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #372] @ (3397e8 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3397d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #7 │ │ │ │ bls.n 33978e │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -270424,19 +270420,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r3, #30 │ │ │ │ + movs r2, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 33982a │ │ │ │ + cbz r2, 339800 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cbz r6, 33982a │ │ │ │ + cbz r6, 339800 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -270490,38 +270486,38 @@ │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ bls.n 3398a8 │ │ │ │ ldr r1, [pc, #68] @ (3398d0 ) │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ add r1, pc │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #18 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r2, #1 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ strb r2, [r4, #14] │ │ │ │ b.n 33988a │ │ │ │ @ instruction: 0xf34e00e8 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #4 │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [r1, #4] │ │ │ │ @@ -270758,27 +270754,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (339be0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 339bca │ │ │ │ ldr.w ip, [pc, #76] @ 339be4 │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #76] @ (339be8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #76] @ (339bec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ and.w r1, r3, #7 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ lsls r2, r1 │ │ │ │ ldrb r1, [r5, r3] │ │ │ │ @@ -270789,21 +270785,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r0, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #228] @ (339ce8 ) │ │ │ │ @@ -270818,24 +270814,24 @@ │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ add r9, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [pc, #192] @ (339cf4 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #192] @ (339cf8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r6, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43a55c │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -270849,23 +270845,23 @@ │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 339c9e │ │ │ │ str.w sl, [sp] │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #88] @ (339cfc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r2], #4 │ │ │ │ @@ -270888,23 +270884,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r2, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r0, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -270920,24 +270916,24 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #476] @ (339f08 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #464] @ (339f0c ) │ │ │ │ ldr r1, [pc, #464] @ (339f10 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 339ee4 │ │ │ │ ldrb.w r1, [r9] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #4 │ │ │ │ adds r3, #4 │ │ │ │ @@ -270966,24 +270962,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 339e58 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #388] @ (339f24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 442304 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #380] @ (339f28 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ add r1, pc │ │ │ │ cbz r0, 339dc2 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ movs r2, #3 │ │ │ │ strb r3, [r4, #8] │ │ │ │ strb r2, [r4, #19] │ │ │ │ @@ -271053,15 +271049,15 @@ │ │ │ │ ldrb.w r5, [r8] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 339e9a │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r4, #5] │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ b.n 339dc8 │ │ │ │ movs r0, #2 │ │ │ │ @@ -271099,36 +271095,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #4 │ │ │ │ b.n 339eca │ │ │ │ nop │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r1, r5] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r3, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #560 @ 0x230 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add.w r0, lr, r6, lsr #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + orn r0, r6, r6, lsr #1 │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, r0] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ cbz r4, 339f92 │ │ │ │ @@ -271443,15 +271439,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (33a2e4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r2, [r0, #2888] @ 0xb48 │ │ │ │ ldr.w r3, [r0, #2880] @ 0xb40 │ │ │ │ ldr.w r1, [r0, #2884] @ 0xb44 │ │ │ │ ldr.w r0, [r0, #2892] @ 0xb4c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -271465,19 +271461,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #168 @ (adr r6, 33a388 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 33a4e8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #72] @ (33a344 ) │ │ │ │ @@ -271489,15 +271485,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33a34c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ bl 33922c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r3, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -271506,19 +271502,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r5, pc, #712 @ (adr r5, 33a610 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 33a370 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #88] @ (33a3bc ) │ │ │ │ @@ -271530,20 +271526,20 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #2128] @ 0x850 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ add.w r3, r4, #18432 @ 0x4800 │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r4, r5, [r5] │ │ │ │ strd r4, r5, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -271551,19 +271547,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #296 @ (adr r5, 33a4e8 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 33a648 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (33a438 ) │ │ │ │ @@ -271577,15 +271573,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #5 │ │ │ │ bls.n 33a422 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ adds r3, #3 │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ bcc.n 33a422 │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -271601,19 +271597,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #840 @ (adr r4, 33a784 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 33a4e4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (33a4c0 ) │ │ │ │ @@ -271628,15 +271624,15 @@ │ │ │ │ add.w r1, r1, #1310720 @ 0x140000 │ │ │ │ ldr r2, [pc, #84] @ (33a4c4 ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #80] @ (33a4c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cbz r3, 33a4aa │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ @@ -271656,19 +271652,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #344 @ (adr r4, 33a61c ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 33a77c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #168] @ (33a588 ) │ │ │ │ @@ -271681,15 +271677,15 @@ │ │ │ │ ldr r2, [pc, #160] @ (33a590 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ ands.w r5, r3, #63 @ 0x3f │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.n 33a56c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ @@ -271702,15 +271698,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w ip, r1, ip │ │ │ │ cmp r4, r3 │ │ │ │ sbcs.w r2, r2, ip │ │ │ │ it cc │ │ │ │ movcc r0, #15 │ │ │ │ bcc.n 33a56c │ │ │ │ - bl 8a3b70 │ │ │ │ + bl 8a3ab8 │ │ │ │ vldr d5, [pc, #64] @ 33a580 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d6, d6, d5 │ │ │ │ movs r3, #4 │ │ │ │ @@ -271730,19 +271726,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33a568 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - add r3, pc, #824 @ (adr r3, 33a8c4 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 33a624 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #152] @ (33a640 ) │ │ │ │ @@ -271754,15 +271750,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33a648 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ mov.w r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r0, #3180] @ 0xc6c │ │ │ │ strb r3, [r4, #1] │ │ │ │ @@ -271799,19 +271795,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #24 @ (adr r3, 33a65c ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 33a7bc ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r6, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #184] @ (33a718 ) │ │ │ │ @@ -271824,15 +271820,15 @@ │ │ │ │ ldr r1, [pc, #180] @ (33a720 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #3 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ bls.n 33a704 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -271874,19 +271870,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #312 @ (adr r2, 33a854 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 33a9b4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #164] @ (33a7dc ) │ │ │ │ @@ -271898,15 +271894,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (33a7e4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, r0, #18560 @ 0x4880 │ │ │ │ ldrd r3, r1, [r2, #-8] │ │ │ │ bics.w lr, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33a7cc │ │ │ │ add.w ip, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [ip, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -271947,19 +271943,19 @@ │ │ │ │ movs r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #472 @ (adr r1, 33a9b8 ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 33ab18 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #9 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #144] @ (33a88c ) │ │ │ │ @@ -271971,15 +271967,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33a894 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #2208] @ 0x8a0 │ │ │ │ cbz r3, 33a832 │ │ │ │ ldr.w r3, [r0, #2212] @ 0x8a4 │ │ │ │ lsls r3, r3, #4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ @@ -272012,19 +272008,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #712 @ (adr r0, 33ab58 ) │ │ │ │ + add r0, pc, #40 @ (adr r0, 33a8b8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (33a958 ) │ │ │ │ @@ -272041,22 +272037,22 @@ │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ adds.w r9, r4, r5 │ │ │ │ adc.w r8, sl, sl │ │ │ │ @@ -272090,19 +272086,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #164] @ (33aa1c ) │ │ │ │ @@ -272118,23 +272114,23 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, #7 │ │ │ │ mov.w r4, #0 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ str r4, [r3, #0] │ │ │ │ bls.n 33aa06 │ │ │ │ @@ -272167,19 +272163,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [pc, #444] @ (33abf8 ) │ │ │ │ @@ -272190,15 +272186,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ movw r2, #18544 @ 0x4870 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -272347,19 +272343,19 @@ │ │ │ │ mcr 0, 4, r0, cr0, cr6, {1} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #204] @ (33ace4 ) │ │ │ │ @@ -272371,15 +272367,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33acec ) │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ ldr.w r3, [r3, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33acaa │ │ │ │ add.w r2, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r2, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272424,34 +272420,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #48] @ (33acf0 ) │ │ │ │ movs r1, #16 │ │ │ │ adds r0, r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ ldrb.w r3, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ac90 │ │ │ │ ldr r2, [pc, #32] @ (33acf4 ) │ │ │ │ movs r1, #16 │ │ │ │ add.w r0, r5, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ b.n 33ac90 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r0, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #24 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (33addc ) │ │ │ │ @@ -272463,15 +272459,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r8, r6, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r8, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #2964] @ 0xb94 │ │ │ │ cbz r3, 33ad66 │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -272528,19 +272524,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r6, #17 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #232] @ (33aee4 ) │ │ │ │ @@ -272553,15 +272549,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (33aeec ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ cmp r3, ip │ │ │ │ it cc │ │ │ │ movcc r0, #2 │ │ │ │ bcc.n 33aed2 │ │ │ │ @@ -272626,19 +272622,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #240] @ (33aff4 ) │ │ │ │ @@ -272650,15 +272646,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 33af48 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ ldrb.w r2, [r3, #2882] @ 0xb42 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -272724,19 +272720,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #10 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #280] @ (33b12c ) │ │ │ │ @@ -272749,15 +272745,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (33b134 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh r6, [r5, #0] │ │ │ │ uxth r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33b114 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ @@ -272840,19 +272836,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r6, #5 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r1, [pc, #324] @ (33b290 ) │ │ │ │ @@ -272864,15 +272860,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (33b298 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33b244 │ │ │ │ ldr.w r1, [r8, #2988] @ 0xbac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b25a │ │ │ │ @@ -272976,25 +272972,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33b2a0 ) │ │ │ │ ldr r0, [pc, #32] @ (33b2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #320] @ 33b3fc │ │ │ │ @@ -273007,15 +273003,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #296] @ (33b404 ) │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r5, #1] │ │ │ │ ldrb.w r2, [r7, #3180] @ 0xc6c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 33b3d0 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ sub.w ip, r2, r1 │ │ │ │ @@ -273101,23 +273097,23 @@ │ │ │ │ add.w r3, r8, #168 @ 0xa8 │ │ │ │ ldr r0, [pc, #28] @ (33b40c ) │ │ │ │ movw r2, #2700 @ 0xa8c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r0, #27 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #272] @ (33b534 ) │ │ │ │ @@ -273132,15 +273128,15 @@ │ │ │ │ add.w r3, r7, #1310720 @ 0x140000 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r6, #7 │ │ │ │ bls.n 33b512 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cbz r3, 33b490 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33b472 │ │ │ │ @@ -273226,19 +273222,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r4, #15 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ b.n 33b484 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r0, [pc, #308] @ (33b688 ) │ │ │ │ @@ -273261,24 +273257,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r6, #18560 @ 0x4880 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33b658 │ │ │ │ add.w r4, r6, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r4, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -273353,23 +273349,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 33b724 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bpl.n 33b730 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -273378,44 +273374,44 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b756 │ │ │ │ ldr r7, [pc, #232] @ (33b7bc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #232] @ (33b7c0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r1, r5, #2996 @ 0xbb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33b782 │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cbnz r3, 33b756 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ ldrh r1, [r6, #18] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.n 33b76c │ │ │ │ add.w r1, r7, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b798 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 33b76c │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #4 │ │ │ │ @@ -273460,29 +273456,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r7, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b756 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi.n 33b76c │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #13 │ │ │ │ addw r1, r5, #3026 @ 0xbd2 │ │ │ │ b.n 33b72a │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #520] @ (33b9e0 ) │ │ │ │ @@ -273496,15 +273492,15 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r6, [r9] │ │ │ │ ldr.w r7, [r9, #4] │ │ │ │ ands.w r3, r6, #63 @ 0x3f │ │ │ │ bne.w 33b9ac │ │ │ │ add.w r1, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r4, [r1, #2964] @ 0xb94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -273664,25 +273660,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33b9f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + movs r4, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #532] @ 33bc20 │ │ │ │ @@ -273695,15 +273691,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #508] @ (33bc28 ) │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ ldrb.w r3, [r6, #3180] @ 0xc6c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 33bbf4 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ @@ -273849,20 +273845,20 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (33bc30 ) │ │ │ │ movw r2, #3364 @ 0xd24 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vqadd.u64 q8, q3, │ │ │ │ - vqadd.u64 q8, q2, │ │ │ │ - mcr2 0, 4, r0, cr2, cr7, {2} │ │ │ │ - mrc2 0, 6, r0, cr8, cr7, {2} │ │ │ │ + mcr2 0, 6, r0, cr14, cr7, {2} │ │ │ │ + mcr2 0, 6, r0, cr12, cr7, {2} │ │ │ │ + ldc2l 0, cr0, [sl, #348] @ 0x15c │ │ │ │ + mrc2 0, 1, r0, cr0, cr7, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r5, [pc, #464] @ (33be18 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ ldr r3, [pc, #464] @ (33be1c ) │ │ │ │ @@ -273884,15 +273880,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28aa14 │ │ │ │ ldrb r5, [r4, #0] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ @@ -273909,15 +273905,15 @@ │ │ │ │ bne.w 33bde0 │ │ │ │ add.w r1, r2, #3200 @ 0xc80 │ │ │ │ addw r3, r2, #3208 @ 0xc88 │ │ │ │ ldr.w r2, [r2, #3224] @ 0xc98 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.w 33bdd4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ negs r0, r0 │ │ │ │ and.w r0, r0, #31 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -273964,24 +273960,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #3224] @ 0xc98 │ │ │ │ blx 288d58 │ │ │ │ add.w r1, r5, #3200 @ 0xc80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 288be8 │ │ │ │ mov r1, r8 │ │ │ │ str.w r0, [r5, #3224] @ 0xc98 │ │ │ │ movw r2, #3453 @ 0xd7d │ │ │ │ mov r0, r9 │ │ │ │ - bl 874b0c │ │ │ │ + bl 874a54 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r0, r6, #15424 @ 0x3c40 │ │ │ │ str.w r2, [r5, #3212] @ 0xc8c │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r3, [r5, #3208] @ 0xc88 │ │ │ │ bl 33922c │ │ │ │ @@ -274003,15 +273999,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 33f070 │ │ │ │ cbnz r0, 33be0a │ │ │ │ movs r0, #0 │ │ │ │ b.n 33bde2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 878ce8 │ │ │ │ + bl 878c30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33bce6 │ │ │ │ movs r0, #3 │ │ │ │ ldr r2, [pc, #88] @ (33be3c ) │ │ │ │ ldr r3, [pc, #60] @ (33be24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -274031,26 +274027,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 33f300 │ │ │ │ b.n 33bdd0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2, #-348]! @ 0xfffffea4 │ │ │ │ - stc2 0, cr0, [r4, #-348]! @ 0xfffffea4 │ │ │ │ + stc2 0, cr0, [sl], {87} @ 0x57 │ │ │ │ + ldc2l 0, cr0, [ip], #-348 @ 0xfffffea4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #-348] @ 0xfffffea4 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + stc2 0, cr0, [r2], #348 @ 0x15c │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -274067,23 +274063,23 @@ │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r6, #18432 @ 0x4800 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r6, #3948544 @ 0x3c4000 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldrd ip, lr, [r7, #104] @ 0x68 │ │ │ │ adds.w r8, r2, #64 @ 0x40 │ │ │ │ ldr.w r0, [r1, #3144] @ 0xc48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274235,18 +274231,18 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr.w r3, [r1, #2968] @ 0xb98 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r1, #2968] @ 0xb98 │ │ │ │ ldrd r0, r4, [r5] │ │ │ │ b.n 33bf68 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #18] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfb2e0057 │ │ │ │ - @ instruction: 0xfb340057 │ │ │ │ + @ instruction: 0xfa860057 │ │ │ │ + @ instruction: 0xfa8c0057 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #640] @ (33c2f0 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -274259,15 +274255,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr.w fp, [pc, #620] @ 33c2fc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [r8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r9, [r8, #4] │ │ │ │ lsls r2, r4, #26 │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.w 33c276 │ │ │ │ @@ -274407,25 +274403,25 @@ │ │ │ │ strd r8, r8, [r4, #20] │ │ │ │ blx 288d58 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33c1c2 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a3b70 │ │ │ │ + bl 8a3ab8 │ │ │ │ vldr d5, [pc, #164] @ 33c2e8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ vcmpe.f64 d6, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite le │ │ │ │ vmovle r0, r1, d7 │ │ │ │ vmovgt r0, r1, d6 │ │ │ │ - bl 8a4010 │ │ │ │ + bl 8a3f58 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r2, #24] │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ add sp, #28 │ │ │ │ @@ -274461,29 +274457,29 @@ │ │ │ │ str r1, [r0, #24] │ │ │ │ ldr.w r1, [fp, #2968] @ 0xb98 │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [fp, #2968] @ 0xb98 │ │ │ │ b.n 33c1ec │ │ │ │ ldr r0, [pc, #36] @ (33c304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 33c10a │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33c2d0 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], r7 │ │ │ │ - ldrsb.w r0, [r0, r7, lsl #1] │ │ │ │ + ldr??.w r0, [sl, r7, lsl #1] │ │ │ │ + str??.w r0, [r8, r7, lsl #1] │ │ │ │ ldmia r3, {r1, r3} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r0, r7, lsl #1] │ │ │ │ + @ instruction: 0xf7a80057 │ │ │ │ cmp r2, #31 │ │ │ │ bls.w 33c43e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -274491,31 +274487,31 @@ │ │ │ │ ldr r1, [pc, #532] @ (33c538 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r4, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c3f6 │ │ │ │ ldr r3, [pc, #508] @ (33c53c ) │ │ │ │ ldr r2, [pc, #512] @ (33c540 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r4, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r0, r4, #2996 @ 0xbb4 │ │ │ │ addw r8, r4, #2996 @ 0xbb4 │ │ │ │ - bl 87e920 │ │ │ │ + bl 87e868 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c44c │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ strb.w r3, [r4, #3013] @ 0xbc5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #7 │ │ │ │ @@ -274535,15 +274531,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33c42c │ │ │ │ ldr r3, [pc, #412] @ (33c544 ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add.w r1, r3, #16 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cbz r0, 33c40c │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33c3f6 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ @@ -274573,15 +274569,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c3f6 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33c3f6 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -274599,15 +274595,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33c366 │ │ │ │ movs r0, #27 │ │ │ │ b.n 33c3f8 │ │ │ │ ldrh.w r3, [r4, #3021] @ 0xbcd │ │ │ │ ldrb.w r2, [r4, #3024] @ 0xbd0 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ @@ -274625,21 +274621,21 @@ │ │ │ │ str.w r3, [r4, #2996] @ 0xbb4 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r1, r2, #16 │ │ │ │ str.w r3, [r8, #8] │ │ │ │ str.w r3, [r8, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ mov r6, r0 │ │ │ │ cbnz r0, 33c4c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r2, #32 │ │ │ │ - bl 87e954 │ │ │ │ + bl 87e89c │ │ │ │ cbnz r0, 33c526 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3012] @ 0xbc4 │ │ │ │ str.w r3, [r4, #3016] @ 0xbc8 │ │ │ │ b.n 33c3f2 │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -274672,21 +274668,21 @@ │ │ │ │ b.n 33c484 │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #3039 @ 0xbdf │ │ │ │ blx 28aa14 │ │ │ │ b.n 33c4b8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf66c0057 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + rsb r0, r4, #14090240 @ 0xd70000 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf65a0057 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + subs.w r0, r2, #14090240 @ 0xd70000 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #252] @ 33c65c │ │ │ │ @@ -274695,40 +274691,40 @@ │ │ │ │ ldr r6, [pc, #252] @ (33c664 ) │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r6, #284 @ 0x11c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrh.w r3, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r4, #0] │ │ │ │ ldr r1, [pc, #212] @ (33c668 ) │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ strh r3, [r4, #2] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 33c602 │ │ │ │ ldr r2, [pc, #196] @ (33c66c ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr.w r3, [r0, #1792] @ 0x700 │ │ │ │ ldr.w r2, [r0, #1796] @ 0x704 │ │ │ │ str r2, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -274750,58 +274746,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r9, [pc, #108] @ 33c670 │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c5d0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #72] @ (33c674 ) │ │ │ │ mov r7, r0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #1784] @ 0x6f8 │ │ │ │ ldr.w r1, [r0, #1788] @ 0x6fc │ │ │ │ movs r2, #3 │ │ │ │ str r1, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #44] @ 0x2c │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #46] @ 0x2e │ │ │ │ strh r3, [r4, #6] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b.n 33c5d0 │ │ │ │ nop │ │ │ │ - adds r2, #4 │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - rsb r0, r0, #14090240 @ 0xd70000 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + adds.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - usat r0, #23, ip, lsl #1 │ │ │ │ - @ instruction: 0xf3700057 │ │ │ │ + @ instruction: 0xf2e40057 │ │ │ │ + movt r0, #32855 @ 0x8057 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [pc, #924] @ (33ca28 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #924] @ (33ca2c ) │ │ │ │ @@ -274813,19 +274809,19 @@ │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ movw r2, #3960 @ 0xf78 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ mov r7, r1 │ │ │ │ ldrd ip, r2, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds.w lr, r1, r2 │ │ │ │ adc.w r0, ip, r3 │ │ │ │ @@ -274847,15 +274843,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #824] @ (33ca3c ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r3, [r5, #2988] @ 0xbac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33ca1e │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ adds r2, #1 │ │ │ │ @@ -274878,24 +274874,24 @@ │ │ │ │ ldr r1, [pc, #756] @ (33ca48 ) │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r2, [pc, #740] @ (33ca4c ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #740] @ (33ca50 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 43b804 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -274914,30 +274910,30 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r9, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r9, r9, ip, lsr #27 │ │ │ │ adc.w r1, r1, r9 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds.w r2, r6, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq.n 33c746 │ │ │ │ ldr r1, [pc, #616] @ (33ca54 ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #4023 @ 0xfb7 │ │ │ │ add r1, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ ldrb.w r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 33ca16 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33ca0a │ │ │ │ ldrb.w r2, [r4, #71] @ 0x47 │ │ │ │ movs r3, #1 │ │ │ │ @@ -274953,15 +274949,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #556] @ (33ca60 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w sl, [r3, #3952] @ 0xf70 │ │ │ │ ldr.w lr, [sl] │ │ │ │ cmp.w lr, #0 │ │ │ │ ble.n 33c952 │ │ │ │ @@ -275065,15 +275061,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #252] @ (33ca6c ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33c9a4 │ │ │ │ bl 53b98c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33c9a4 │ │ │ │ bl 523f84 │ │ │ │ @@ -275131,46 +275127,46 @@ │ │ │ │ b.n 33c72a │ │ │ │ bl 3b49d4 │ │ │ │ b.n 33c73a │ │ │ │ stmia r5!, {r2, r4} │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f40057 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + sbfx r0, ip, #1, #24 │ │ │ │ + strh r0, [r1, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf2980057 │ │ │ │ - @ instruction: 0xf28a0057 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + @ instruction: 0xf1f00057 │ │ │ │ + @ instruction: 0xf1e20057 │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movw r0, #32855 @ 0x8057 │ │ │ │ - @ instruction: 0xf23a0057 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + sub.w r0, r0, #87 @ 0x57 │ │ │ │ + @ instruction: 0xf1920057 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subw r0, r6, #87 @ 0x57 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + @ instruction: 0xf1fe0057 │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - sbc.w r0, sl, #87 @ 0x57 │ │ │ │ - adcs.w r0, ip, #87 @ 0x57 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + @ instruction: 0xf0c20057 │ │ │ │ + @ instruction: 0xf0b40057 │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bic.w r0, ip, #87 @ 0x57 │ │ │ │ - ands.w r0, lr, #87 @ 0x57 │ │ │ │ + vmov.i32 q0, #71 @ 0x00000047 │ │ │ │ + vqadd.s64 q8, q3, │ │ │ │ │ │ │ │ 0033ca70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87979c │ │ │ │ + bl 8796e4 │ │ │ │ cmp r4, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275282,15 +275278,15 @@ │ │ │ │ ldr.w r4, [r7, #3184] @ 0xc70 │ │ │ │ ldr.w r1, [r7, #3188] @ 0xc74 │ │ │ │ adds r4, r4, r0 │ │ │ │ ldr.w r0, [r7, #3204] @ 0xc84 │ │ │ │ adc.w r1, r1, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ sbc.w r1, r1, r6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 288be8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -275305,47 +275301,47 @@ │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr.w r3, [fp, #3188] @ 0xc74 │ │ │ │ sbc.w r5, r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r0, r7 │ │ │ │ orrs r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ bne.n 33cca0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r0, r4 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ bne.n 33cca0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r5, r0, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87979c │ │ │ │ + bl 8796e4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bhi.n 33cca0 │ │ │ │ - bl 878f78 │ │ │ │ + bl 878ec0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r3, sl │ │ │ │ bls.n 33ccbe │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mla r3, r3, sl, r9 │ │ │ │ @@ -275399,15 +275395,15 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ ldr r5, [pc, #296] @ (33ce3c ) │ │ │ │ and.w r3, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33cd54 │ │ │ │ ldr r3, [pc, #288] @ (33ce40 ) │ │ │ │ @@ -275507,32 +275503,32 @@ │ │ │ │ add.w r2, r4, #32 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #1 │ │ │ │ bl 33f35c │ │ │ │ b.n 33cdf0 │ │ │ │ ldr r0, [pc, #44] @ (33ce48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 33cd28 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00be │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], #348 @ 0x15c │ │ │ │ - ldc 0, cr0, [r2], {87} @ 0x57 │ │ │ │ + @ instruction: 0xebfa0057 │ │ │ │ + @ instruction: 0xebea0057 │ │ │ │ bkpt 0x008c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0076 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - stcl 0, cr0, [ip, #-348] @ 0xfffffea4 │ │ │ │ + stc 0, cr0, [r4], #348 @ 0x15c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #336] @ (33cfb0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #336] @ (33cfb4 ) │ │ │ │ @@ -275552,15 +275548,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #308] @ (33cfc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r7, #4] │ │ │ │ bls.n 33cee8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -275661,22 +275657,22 @@ │ │ │ │ str.w r3, [r9, #3172] @ 0xc64 │ │ │ │ add r3, r1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [r9, #3168] @ 0xc60 │ │ │ │ b.n 33cebe │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ pop {r2, r3, r4, r5, pc} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, r7, lsr #1 │ │ │ │ - add.w r0, r6, r7, lsr #1 │ │ │ │ + orn r0, lr, r7, lsr #1 │ │ │ │ + orrs.w r0, lr, r7, lsr #1 │ │ │ │ pop {r1, r5, r6, r7} │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -275691,15 +275687,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #520] @ (33d200 ) │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r5, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33d018 │ │ │ │ ldr r3, [pc, #504] @ (33d204 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -275783,15 +275779,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #276] @ (33d208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 33d012 │ │ │ │ mov.w fp, #29 │ │ │ │ mov r0, fp │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -275878,23 +275874,23 @@ │ │ │ │ b.n 33d0d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33d0d4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r3, #8] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe9b60057 │ │ │ │ - @ instruction: 0xe9a00057 │ │ │ │ + stmdb lr, {r0, r1, r2, r4, r6} │ │ │ │ + ldrd r0, r0, [r8], #348 @ 0x15c │ │ │ │ cbnz r2, 33d26e │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa20057 │ │ │ │ + ldrd r0, r0, [sl, #348]! @ 0x15c │ │ │ │ │ │ │ │ 0033d20c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -276094,15 +276090,15 @@ │ │ │ │ ldr r1, [pc, #556] @ (33d634 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #7 │ │ │ │ str r0, [sp, #8] │ │ │ │ bls.n 33d46c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33d560 │ │ │ │ mov.w sl, #24 │ │ │ │ @@ -276289,19 +276285,19 @@ │ │ │ │ bl 3b4260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 33d5c6 │ │ │ │ b.n 33d564 │ │ │ │ bl 28ba74 │ │ │ │ nop │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33d168 │ │ │ │ + b.n 33d018 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33d144 │ │ │ │ + b.n 33cff4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033d638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276336,26 +276332,26 @@ │ │ │ │ it ne │ │ │ │ movne r5, #6 │ │ │ │ bne.n 33d6fc │ │ │ │ ldr r1, [pc, #360] @ (33d800 ) │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33d6ca │ │ │ │ ldr r3, [pc, #348] @ (33d804 ) │ │ │ │ ldr r2, [pc, #352] @ (33d808 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 33d756 │ │ │ │ mov r2, r8 │ │ │ │ add.w r8, r4, r7 │ │ │ │ @@ -276387,24 +276383,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ orrs r4, r7 │ │ │ │ strh r3, [r6, #10] │ │ │ │ movs r0, #1 │ │ │ │ strb r3, [r6, #14] │ │ │ │ strh r3, [r6, #12] │ │ │ │ strh r4, [r6, #8] │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r6, #16] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276474,38 +276470,38 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 33d7ee │ │ │ │ movs r5, #3 │ │ │ │ b.n 33d6fc │ │ │ │ ldr r0, [pc, #76] @ (33d83c ) │ │ │ │ orr.w r1, r4, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 33d7ea │ │ │ │ push {r1, r6, lr} │ │ │ │ lsls r0, r5, #3 │ │ │ │ - b.n 33ddfc │ │ │ │ + b.n 33dcac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r1, #8] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33ddf0 │ │ │ │ + b.n 33dca0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r7, {r0, r1, r2, r6, r7} │ │ │ │ vqdmulh.s q14, , d21[0] │ │ │ │ vsra.u64 , , #1 │ │ │ │ vsra.u32 d29, d13, #1 │ │ │ │ vqrdmlah.s , , d5[0] │ │ │ │ vshr.u32 d30, d17, #1 │ │ │ │ vsli.32 , , #31 │ │ │ │ vqshlu.s64 d30, d5, #63 @ 0x3f │ │ │ │ vrshr.u32 , , #1 │ │ │ │ @ instruction: 0xffffbcb1 │ │ │ │ @ instruction: 0xffffbb31 │ │ │ │ vtbl.8 d21, {d15-d16}, d16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33dfd8 │ │ │ │ + b.n 33de88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #464] @ 33da24 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -276542,29 +276538,29 @@ │ │ │ │ bne.n 33d96a │ │ │ │ add.w r3, r0, #1310720 @ 0x140000 │ │ │ │ ldr r1, [pc, #400] @ (33da30 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d982 │ │ │ │ ldr r3, [pc, #384] @ (33da34 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #384] @ (33da38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33d974 │ │ │ │ add.w r0, r0, #2637824 @ 0x284000 │ │ │ │ add.w r0, r0, #2768 @ 0xad0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ ldrb r2, [r4, #11] │ │ │ │ @@ -276626,113 +276622,113 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33d978 │ │ │ │ movs r0, #2 │ │ │ │ b.n 33d946 │ │ │ │ ldr r0, [pc, #200] @ (33da44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 33d974 │ │ │ │ ldr r1, [pc, #196] @ (33da48 ) │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d974 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r5, [pc, #180] @ (33da4c ) │ │ │ │ ldr r2, [pc, #180] @ (33da50 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w ip, r5, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #160] @ (33da54 ) │ │ │ │ ldr r1, [pc, #160] @ (33da58 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43a448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d974 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 442304 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d974 │ │ │ │ ldr r1, [pc, #112] @ (33da5c ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d974 │ │ │ │ ldr r3, [pc, #96] @ (33da60 ) │ │ │ │ ldr r2, [pc, #100] @ (33da64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ add.w r0, r0, #2656 @ 0xa60 │ │ │ │ b.n 33d8d8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 33da7a │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 33da80 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - b.n 33dc1c │ │ │ │ + b.n 33dacc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33dc00 │ │ │ │ + b.n 33dab0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ sxtb r2, r3 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33df14 │ │ │ │ + b.n 33ddc4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33ddec │ │ │ │ + b.n 33dc9c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + asrs r0, r2, #27 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033da68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -276755,18 +276751,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ str r7, [r4, #32] │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ movs r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ blx 28aa14 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ @@ -276784,15 +276780,15 @@ │ │ │ │ 0033daf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ - bl 874950 │ │ │ │ + bl 874898 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -276854,15 +276850,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #64] @ (33dc04 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339428 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -276875,19 +276871,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33da68 │ │ │ │ ldr r1, [pc, #24] @ (33dc08 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339428 │ │ │ │ b.n 33dbd6 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 33dbc8 │ │ │ │ + ble.n 33dc78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 33dbe0 │ │ │ │ + ble.n 33dc90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r1, pc, #104 @ (adr r1, 33dc70 ) │ │ │ │ lsls r6, r0, #3 │ │ │ │ add r0, pc, #960 @ (adr r0, 33dfcc ) │ │ │ │ lsls r6, r6, #2 │ │ │ │ │ │ │ │ 0033dc0c : │ │ │ │ @@ -276930,15 +276926,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, ip, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #64] @ (33dcc8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339428 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -276951,19 +276947,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33da68 │ │ │ │ ldr r1, [pc, #24] @ (33dccc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339428 │ │ │ │ b.n 33dc9a │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 33dd10 │ │ │ │ + bgt.n 33ddc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 33dd24 │ │ │ │ + bgt.n 33dbd4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, pc, #344 @ (adr r0, 33de24 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, pc, #176 @ (adr r0, 33dd80 ) │ │ │ │ lsls r6, r2, #2 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r1, #752] @ 0x2f0 │ │ │ │ @@ -276975,15 +276971,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add.w r2, r3, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 827250 │ │ │ │ + b.w 827198 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276999,15 +276995,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 827250 │ │ │ │ + bl 827198 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 33ddd6 │ │ │ │ ldr r3, [pc, #368] @ (33deb0 ) │ │ │ │ mov r7, sl │ │ │ │ ldr.w sl, [pc, #368] @ 33deb4 │ │ │ │ add sl, pc │ │ │ │ @@ -277027,24 +277023,24 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #320] @ (33debc ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #320] @ (33dec0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r6, [r0, #752] @ 0x2f0 │ │ │ │ mov fp, r0 │ │ │ │ ldrb.w r0, [r0, #836] @ 0x344 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cbz r1, 33ddae │ │ │ │ adds r0, #1 │ │ │ │ uxtb r2, r0 │ │ │ │ @@ -277057,15 +277053,15 @@ │ │ │ │ bne.n 33dd9e │ │ │ │ mov r1, r9 │ │ │ │ bl 338684 │ │ │ │ strb.w r0, [fp, #837] @ 0x345 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cbz r2, 33de00 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33dd68 │ │ │ │ ldrd r4, r3, [sp, #20] │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [pc, #236] @ (33dec4 ) │ │ │ │ @@ -277113,19 +277109,19 @@ │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (33dec8 ) │ │ │ │ ldr r2, [pc, #120] @ (33decc ) │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r9 │ │ │ │ bl 3369a8 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 33ddc6 │ │ │ │ mov r2, r9 │ │ │ │ ldrd r0, r1, [r5, #16] │ │ │ │ bl 338834 │ │ │ │ strb.w r0, [fp, #838] @ 0x346 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -277137,45 +277133,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (33ded8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33ddbe │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #576 @ 0x240 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #536 @ 0x218 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (33e184 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r1, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r6, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r5, sp, #808 @ 0x328 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33e35c │ │ │ │ + b.n 33e20c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33e32c │ │ │ │ + b.n 33e1dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #96] @ 33df50 │ │ │ │ @@ -277188,15 +277184,15 @@ │ │ │ │ ldr.w ip, [pc, #80] @ 33df54 │ │ │ │ add.w r2, sp, #3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 8661f0 │ │ │ │ + bl 866138 │ │ │ │ cbz r0, 33df26 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb r3, [r4, #0] │ │ │ │ ldr r2, [pc, #48] @ (33df58 ) │ │ │ │ ldr r3, [pc, #40] @ (33df54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277235,15 +277231,15 @@ │ │ │ │ strb.w ip, [sp, #3] │ │ │ │ ldr.w ip, [pc, #68] @ 33dfcc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 8661f0 │ │ │ │ + bl 866138 │ │ │ │ ldr r2, [pc, #48] @ (33dfd0 ) │ │ │ │ ldr r3, [pc, #40] @ (33dfcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -277262,15 +277258,15 @@ │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (33dfdc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 33e034 │ │ │ │ @@ -277279,15 +277275,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33e03c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (33e040 ) │ │ │ │ ldr r3, [pc, #52] @ (33e044 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -277297,46 +277293,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33e240 │ │ │ │ + b.n 33e0f0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (33e080 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 33e06e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ blx 28b154 │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #296] @ 0x128 │ │ │ │ @@ -277380,19 +277376,19 @@ │ │ │ │ and.w r0, r8, #15 │ │ │ │ ubfx r8, r8, #4, #4 │ │ │ │ bl 338230 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r2, r2, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 33e150 │ │ │ │ add.w r7, r6, r7, lsl #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -277423,15 +277419,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (33e1d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #76] @ (33e1dc ) │ │ │ │ vldr d7, [r0, #760] @ 0x2f8 │ │ │ │ add.w r5, r0, #840 @ 0x348 │ │ │ │ ldr r1, [pc, #68] @ (33e1e0 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ @@ -277445,82 +277441,82 @@ │ │ │ │ ldr r2, [pc, #48] @ (33e1e4 ) │ │ │ │ ldr r1, [pc, #48] @ (33e1e8 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33665c │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r2, #3 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (33e250 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 33e23c │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #68] @ (33e254 ) │ │ │ │ ldr r4, [pc, #72] @ (33e258 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #60] @ (33e25c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #60] @ (33e260 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #1008] @ 0x3f0 │ │ │ │ bl 3363a8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r1, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #240] @ (33e368 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -277533,26 +277529,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e33a │ │ │ │ ldr r4, [pc, #216] @ (33e378 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #216] @ (33e37c ) │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #836] @ 0x344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e33a │ │ │ │ ldr.w r8, [pc, #196] @ 33e380 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r6, [pc, #192] @ (33e384 ) │ │ │ │ @@ -277564,25 +277560,25 @@ │ │ │ │ b.n 33e2f2 │ │ │ │ ldr r2, [pc, #176] @ (33e388 ) │ │ │ │ movs r3, #121 @ 0x79 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r0, [r7, #4]! │ │ │ │ ldrb.w r3, [r5, #836] @ 0x344 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 33e33a │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r9, [sp, #19] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 733380 │ │ │ │ + bl 7332c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e2d4 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [pc, #120] @ (33e38c ) │ │ │ │ ldr r3, [pc, #124] @ (33e390 ) │ │ │ │ ldr.w r1, [r1, r4, lsl #2] │ │ │ │ ldr r4, [pc, #120] @ (33e394 ) │ │ │ │ @@ -277593,15 +277589,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #112] @ (33e398 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #1 │ │ │ │ b.n 33e33c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #92] @ (33e39c ) │ │ │ │ ldr r3, [pc, #52] @ (33e374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277618,35 +277614,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (33e660 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - udf #28 │ │ │ │ + ble.n 33e480 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 33e2b8 │ │ │ │ + bgt.n 33e368 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, sp, #400 @ 0x190 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -277669,30 +277665,30 @@ │ │ │ │ adds r5, r2, r1 │ │ │ │ adc.w r6, r6, r3 │ │ │ │ bl 338230 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ ldrb.w r2, [r4, #836] @ 0x344 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ ldr r2, [pc, #360] @ (33e56c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r3, #1780] @ 0x6f4 │ │ │ │ ldr r3, [pc, #352] @ (33e570 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e4fa │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e4fa │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ @@ -277712,41 +277708,41 @@ │ │ │ │ add r9, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r7, #128 @ 0x80 │ │ │ │ str.w r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 442304 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33e4fa │ │ │ │ ldr r3, [pc, #272] @ (33e580 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e4fc │ │ │ │ ldr r1, [pc, #256] @ (33e584 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33e4fa │ │ │ │ ldr r2, [pc, #244] @ (33e588 ) │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 44c9dc │ │ │ │ cbz r0, 33e4fa │ │ │ │ add.w r0, r0, #4416 @ 0x1140 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ adds r0, #16 │ │ │ │ @@ -277754,30 +277750,30 @@ │ │ │ │ bl 33e084 │ │ │ │ cbz r0, 33e4fa │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43a448 │ │ │ │ cbz r0, 33e4fa │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 442304 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cbz r4, 33e4fa │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbnz r0, 33e4fc │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [pc, #140] @ (33e58c ) │ │ │ │ ldr r3, [pc, #100] @ (33e564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -277813,31 +277809,31 @@ │ │ │ │ bne.w 33e444 │ │ │ │ b.n 33e4fa │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #944 @ (adr r7, 33e914 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #27 │ │ │ │ + asrs r6, r2, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33e5c8 │ │ │ │ + bmi.n 33e678 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33e530 │ │ │ │ + bvs.n 33e5e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, pc, #656 @ (adr r6, 33e820 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277896,20 +277892,20 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 0033e640 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #12] @ (33e660 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 730a08 │ │ │ │ + b.w 730950 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ │ │ │ │ 0033e664 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277924,56 +277920,56 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #80] @ (33e6dc ) │ │ │ │ ldr r1, [pc, #84] @ (33e6e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ ldr r2, [pc, #76] @ (33e6e4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 733fb0 │ │ │ │ + bl 733ef8 │ │ │ │ ldr r1, [pc, #68] @ (33e6e8 ) │ │ │ │ ldr r0, [pc, #68] @ (33e6ec ) │ │ │ │ ldr r3, [pc, #72] @ (33e6f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #72] @ (33e6f4 ) │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ ldr r2, [pc, #52] @ (33e6f8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733fb0 │ │ │ │ + b.w 733ef8 │ │ │ │ nop │ │ │ │ ldr.w pc, [pc, #-4095] @ 33d6d9 │ │ │ │ - bge.n 33e698 │ │ │ │ + bge.n 33e748 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str.w pc, [sp, #4095] @ 0xfff │ │ │ │ - mov r2, r8 │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 33e688 │ │ │ │ + bge.n 33e738 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 1886ee │ │ │ │ bl 1726f2 │ │ │ │ - bge.n 33e6c4 │ │ │ │ + bge.n 33e774 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 33e6d8 │ │ │ │ + bge.n 33e788 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033e6fc : │ │ │ │ cbz r0, 33e748 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -278016,28 +278012,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #40] @ (33e78c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 33e874 │ │ │ │ + bls.n 33e724 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 33e838 │ │ │ │ + bhi.n 33e6e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033e790 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278047,19 +278043,19 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #56] @ (33e7f4 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ ldr r2, [pc, #52] @ (33e7f8 ) │ │ │ │ ldr r3, [pc, #40] @ (33e7f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -278083,20 +278079,20 @@ │ │ │ │ bl 307fe │ │ │ │ │ │ │ │ 0033e800 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #12] @ (33e820 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 730a08 │ │ │ │ + b.w 730950 │ │ │ │ ldr??.w pc, [r1, #4095] @ 0xfff │ │ │ │ │ │ │ │ 0033e824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -278110,19 +278106,19 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732778 │ │ │ │ + bl 7326c0 │ │ │ │ ldr r1, [pc, #152] @ (33e8f0 ) │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ - bl 730a08 │ │ │ │ + bl 730950 │ │ │ │ ldr r1, [pc, #144] @ (33e8f4 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ blx 289f78 │ │ │ │ cbz r0, 33e8b4 │ │ │ │ ldr.w fp, [pc, #136] @ 33e8f8 │ │ │ │ @@ -278135,15 +278131,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r3, r2, [r0, #760] @ 0x2f8 │ │ │ │ adds r3, r4, r3 │ │ │ │ adc.w r2, r6, r2 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs.w r1, r8, r2 │ │ │ │ ittt cs │ │ │ │ strdcs r4, r6, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -278175,19 +278171,19 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #400 @ (adr r3, 33ea7c ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl 32a8f2 │ │ │ │ bl fffa68f6 <__bss_end__@@Base+0xfecbffd6> │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r2, pc, #928 @ (adr r2, 33eca8 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278292,55 +278288,55 @@ │ │ │ │ ldr r1, [pc, #72] @ (33ea54 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33e9de │ │ │ │ ldr r3, [pc, #56] @ (33ea58 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #56] @ (33ea5c ) │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [pc, #56] @ (33ea60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33e9de │ │ │ │ ldr r3, [pc, #40] @ (33ea64 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (33ea68 ) │ │ │ │ ldr r0, [pc, #44] @ (33ea6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #8] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 33ea94 │ │ │ │ + bvc.n 33eb44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ea38 │ │ │ │ + bvc.n 33eae8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r6, #4] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 33eaa8 │ │ │ │ + bvc.n 33eb58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ea08 │ │ │ │ + bvc.n 33eab8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #4] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvc.n 33e9e8 │ │ │ │ + bvc.n 33ea98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ea10 │ │ │ │ + bvc.n 33eac0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033ea70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -278535,15 +278531,15 @@ │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ ldr r1, [pc, #388] @ (33edd8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ blx 288d58 │ │ │ │ movs r0, #0 │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #364] @ (33eddc ) │ │ │ │ ldr r3, [pc, #280] @ (33ed8c ) │ │ │ │ @@ -278569,15 +278565,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 33ec64 │ │ │ │ ldr r3, [pc, #308] @ (33edec ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #308] @ (33edf0 ) │ │ │ │ ldr r1, [pc, #308] @ (33edf4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -278593,38 +278589,38 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #296] @ (33ee00 ) │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2893b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 33ec64 │ │ │ │ ldr r0, [pc, #276] @ (33ee04 ) │ │ │ │ ldr.w r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b.n 33eb96 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #260] @ (33ee08 ) │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #256] @ (33ee0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #256] @ (33ee10 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldrh r3, [r7, #2] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33eb0e │ │ │ │ ldr r3, [pc, #240] @ (33ee14 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #240] @ (33ee18 ) │ │ │ │ ldr r0, [pc, #240] @ (33ee1c ) │ │ │ │ @@ -278670,109 +278666,109 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #104 @ (adr r1, 33edf4 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee24 │ │ │ │ + bpl.n 33ecd4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ecf0 │ │ │ │ + bvc.n 33eda0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r4, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee00 │ │ │ │ + bpl.n 33ecb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee8c │ │ │ │ + bvs.n 33ed3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r1, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33eddc │ │ │ │ + bpl.n 33ee8c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee20 │ │ │ │ + bvs.n 33ecd0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33edb8 │ │ │ │ + bpl.n 33ee68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33edb4 │ │ │ │ + bvs.n 33ee64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r0, r2] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ed90 │ │ │ │ + bpl.n 33ee40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33ed44 │ │ │ │ + bvs.n 33edf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee48 │ │ │ │ + bpl.n 33ecf8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ed28 │ │ │ │ + bmi.n 33edd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33edec │ │ │ │ + bpl.n 33ee9c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33eea4 │ │ │ │ + bmi.n 33ed54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33edbc │ │ │ │ + bpl.n 33ee6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ee74 │ │ │ │ + bmi.n 33ed24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, r7] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ed38 │ │ │ │ + bmi.n 33ede8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ee48 │ │ │ │ + bmi.n 33eef8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee58 │ │ │ │ + bvs.n 33ed08 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33edf0 │ │ │ │ + bmi.n 33eea0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33ede0 │ │ │ │ + bvs.n 33ee90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33edc4 │ │ │ │ + bmi.n 33ee74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ed50 │ │ │ │ + bmi.n 33ee00 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r6, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33eda8 │ │ │ │ + bmi.n 33ee58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33edbc │ │ │ │ + bvs.n 33ee6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33ed8c │ │ │ │ + bmi.n 33ee3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33eea0 │ │ │ │ + bpl.n 33ed50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r1, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33ed70 │ │ │ │ + bcc.n 33ee20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33eed4 │ │ │ │ + bpl.n 33ed84 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 33ed54 │ │ │ │ + bcc.n 33ee04 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33eec8 │ │ │ │ + bmi.n 33ed78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033ee50 : │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #1200] @ 0x4b0 │ │ │ │ cbnz r3, 33ee66 │ │ │ │ movs r0, #0 │ │ │ │ @@ -278804,17 +278800,17 @@ │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (33eebc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b0c │ │ │ │ + b.w 874a54 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (33eed4 ) │ │ │ │ ldr r2, [pc, #20] @ (33eed8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (33eedc ) │ │ │ │ @@ -278822,15 +278818,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -278945,15 +278941,15 @@ │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [r4, #-32] │ │ │ │ adds r5, #1 │ │ │ │ strd r6, r7, [r4, #-24] │ │ │ │ strd r6, r7, [r4, #-16] │ │ │ │ strb.w fp, [r4, #-8] │ │ │ │ - bl 874914 │ │ │ │ + bl 87485c │ │ │ │ mov r3, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ cmp r5, sl │ │ │ │ str.w fp, [r3, #28]! │ │ │ │ str.w r3, [r4, #-40] │ │ │ │ bne.n 33f028 │ │ │ │ ldr.w r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -279349,23 +279345,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r5, #3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33f48c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r6, [r7, #4] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279374,25 +279370,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (33f51c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (33f520 ) │ │ │ │ ldr r1, [pc, #104] @ (33f524 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #88] @ (33f528 ) │ │ │ │ ldr r2, [pc, #92] @ (33f52c ) │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #88] @ (33f530 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ @@ -279403,37 +279399,37 @@ │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ movw r2, #6629 @ 0x19e5 │ │ │ │ movt r2, #41251 @ 0xa123 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #52] @ (33f538 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #8] @ (33f524 ) │ │ │ │ + ldr r5, [pc, #360] @ (33f684 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa7ffff │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -279445,25 +279441,25 @@ │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #40] @ (33f580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 339130 │ │ │ │ nop │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #312] @ (33f6d0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -279480,28 +279476,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f6b4 │ │ │ │ ldr r2, [pc, #276] @ (33f6e4 ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #272] @ (33f6e8 ) │ │ │ │ add.w r7, r5, #15232 @ 0x3b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 446298 │ │ │ │ add.w r3, r5, #12288 @ 0x3000 │ │ │ │ add.w r2, r8, #17920 @ 0x4600 │ │ │ │ add.w r8, r5, #16384 @ 0x4000 │ │ │ │ @@ -279540,22 +279536,22 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r7, [r8, #2352] @ 0x930 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r4, #84 @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 33db54 │ │ │ │ ldr r2, [pc, #104] @ (33f6f4 ) │ │ │ │ ldr r3, [pc, #76] @ (33f6dc ) │ │ │ │ @@ -279578,43 +279574,43 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #64] @ (33f6fc ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 33f68a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb420056 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + @ instruction: 0xfa9a0056 │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #368] @ (33f860 ) │ │ │ │ + ldr r3, [pc, #720] @ (33f9c0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (33f708 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279623,15 +279619,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (33f780 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 33f75a │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -279648,19 +279644,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (33f80c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -279669,39 +279665,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (33f814 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (33f818 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (33f81c ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #88] @ (33f820 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #80] @ (33f824 ) │ │ │ │ ldr r1, [pc, #84] @ (33f828 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #68] @ (33f82c ) │ │ │ │ ldr r2, [pc, #72] @ (33f830 ) │ │ │ │ ldr r3, [pc, #72] @ (33f834 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -279711,23 +279707,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [pc, #40] @ (33f83c ) │ │ │ │ + ldr r2, [pc, #392] @ (33f99c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r2, #3 │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -279745,31 +279741,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (33f880 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (33f884 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279777,93 +279773,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (33f8d4 ) │ │ │ │ ldr r1, [pc, #52] @ (33f8d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4!, {r2, r3} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 33f918 │ │ │ │ ldr r2, [pc, #40] @ (33f91c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (33f920 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33fa20 │ │ │ │ nop │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + str r2, [r1, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 33f974 │ │ │ │ ldr r2, [pc, #60] @ (33f978 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (33f97c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + str r2, [r0, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279908,15 +279904,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -279997,15 +279993,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -280557,19 +280553,19 @@ │ │ │ │ b.n 33fcaa │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 33fd0e │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33fcd2 │ │ │ │ b.n 33fe46 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #880] @ (3404d8 ) │ │ │ │ + ldr r6, [pc, #208] @ (340238 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0034016c : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 340176 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -280612,15 +280608,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r4, [r5, #16] │ │ │ │ lsls r6, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -280855,38 +280851,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (340484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #336] @ (3405d0 ) │ │ │ │ + ldr r0, [pc, #688] @ (340730 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (340490 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -280896,15 +280892,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3404fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (340500 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #68] @ (340504 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -280920,19 +280916,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #1008] @ (3408ec ) │ │ │ │ + ldr r0, [pc, #336] @ (34064c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -280942,15 +280938,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34056c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (340570 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 340574 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (340578 ) │ │ │ │ @@ -280961,26 +280957,26 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - ldr r0, [pc, #552] @ (340790 ) │ │ │ │ + b.w 72b59c │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ lsls r6, r2, #3 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - stmia r0!, {r6} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ + it ls │ │ │ │ + lslls r7, r2, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -280988,58 +280984,57 @@ │ │ │ │ ldr r2, [pc, #44] @ (3405c4 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (3405c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #72] @ (34060c ) │ │ │ │ + bx sp │ │ │ │ lsls r3, r5, #1 │ │ │ │ - nop {13} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r7, r2, #1 │ │ │ │ - pushgt {lr} │ │ │ │ - movgt.w ip, #4096 @ 0x1000 │ │ │ │ + it cs │ │ │ │ + lslcs r7, r2, #1 │ │ │ │ + itte ne │ │ │ │ + lslne r7, r2, #1 │ │ │ │ + pushne {lr} │ │ │ │ + moveq.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 340604 │ │ │ │ ldr r2, [pc, #36] @ (340608 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (34060c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 340388 │ │ │ │ nop │ │ │ │ - @ instruction: 0x47c6 │ │ │ │ + bx r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r7, r2, #1 │ │ │ │ - itet vc @ unpredictable │ │ │ │ - lslvc r7, r2, #1 │ │ │ │ - bxvs lr @ unpredictable branch in IT block │ │ │ │ - │ │ │ │ - nopvc │ │ │ │ + bkpt 0x00dc │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + bkpt 0x00ce │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + bx lr │ │ │ │ + nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ subs r7, r3, r5 │ │ │ │ cmp.w r8, #1 │ │ │ │ ble.n 34066a │ │ │ │ @@ -289116,27 +289111,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (345d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r6, #198 @ 0xc6 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -289294,15 +289289,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (345ef4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289311,25 +289306,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (345f98 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #124] @ (345f9c ) │ │ │ │ ldr r1, [pc, #124] @ (345fa0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #108] @ (345fa4 ) │ │ │ │ ldr r3, [pc, #112] @ (345fa8 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -289347,42 +289342,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 11, cr0, cr4, cr10, {3} │ │ │ │ - b.n 3466cc │ │ │ │ + cdp 0, 0, cr0, cr12, cr10, {3} │ │ │ │ + b.n 34657c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r0, #206 @ 0xce │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r0, r7, #5 │ │ │ │ lsls r6, r2, #3 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xfb1c00e3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [pc, #1028] @ 3463cc │ │ │ │ @@ -289494,15 +289489,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 345ff0 │ │ │ │ ldr r0, [pc, #764] @ (3463dc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 345ff0 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -289677,15 +289672,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (3463d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 345fe0 │ │ │ │ ldr r0, [pc, #304] @ (3463e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 345fe0 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -289728,15 +289723,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (3463d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 345fe0 │ │ │ │ ldr r0, [pc, #172] @ (3463e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 345fe0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 34635e │ │ │ │ bhi.n 346294 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 34635e │ │ │ │ bhi.n 3463c4 │ │ │ │ @@ -289776,15 +289771,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3463d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 345fe0 │ │ │ │ ldr r0, [pc, #56] @ (3463e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 345fe0 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 345fe6 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -289795,21 +289790,21 @@ │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #44] @ 0x2c │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 34657e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -290400,35 +290395,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (346a7c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346932 │ │ │ │ ldr r0, [pc, #44] @ (346a88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 346932 │ │ │ │ ldr r0, [pc, #36] @ (346a8c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 346922 │ │ │ │ nop │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r1] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrh r4, [r1, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -290548,24 +290543,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (346c14 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 346bd0 │ │ │ │ ldr r0, [pc, #24] @ (346c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 346bd0 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 3468b8 │ │ │ │ b.n 346bd2 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 346c6e │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -291020,25 +291015,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (347144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 3470a0 │ │ │ │ + bgt.n 347150 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r0, [r2, r0] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 347084 │ │ │ │ + blt.n 347134 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -296996,15 +296991,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (34b384 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34b32e │ │ │ │ ldr r0, [pc, #96] @ (34b388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -297016,15 +297011,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (34b384 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34b32e │ │ │ │ ldr r0, [pc, #48] @ (34b38c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 34b32e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -297034,17 +297029,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bhi.n 34b330 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (34b4a0 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -321062,15 +321057,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 35c240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 35b750 │ │ │ │ ldr.w r0, [pc, #2412] @ 35c244 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 35b750 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35b772 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 35c248 │ │ │ │ @@ -321132,15 +321127,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 35bc72 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -321152,15 +321147,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 35c240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 35b750 │ │ │ │ ldr.w r0, [pc, #2152] @ 35c254 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 35b750 │ │ │ │ movs r3, #3 │ │ │ │ b.n 35b854 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 35bbf2 │ │ │ │ ldr.w r3, [pc, #2132] @ 35c258 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -321224,47 +321219,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 35bb46 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -321323,15 +321318,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 35c240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 35b750 │ │ │ │ ldr.w r0, [pc, #1668] @ 35c26c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 35b750 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 35bf4c │ │ │ │ ldr.w r1, [pc, #1652] @ 35c270 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -321546,15 +321541,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (35c290 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 35b83e │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 35c0e0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -321602,15 +321597,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (35c240 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 35b750 │ │ │ │ ldr r0, [pc, #836] @ (35c2a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 35b750 │ │ │ │ ldr r0, [pc, #828] @ (35c2a4 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321739,15 +321734,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35bd96 │ │ │ │ b.w 35b8ec │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 35bb5a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -321773,15 +321768,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 35bb72 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2c5af0 │ │ │ │ @@ -321850,33 +321845,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #58 @ 0x3a │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r6!, {r2, r5} │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bcs.n 35c1a0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 35c176 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vqrdmlsh.s q14, q15, d22[0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #210 @ 0xd2 │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldmia r7!, {r3} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -321886,33 +321881,33 @@ │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r5, #190 @ 0xbe │ │ │ │ lsls r6, r6, #3 │ │ │ │ itee lt │ │ │ │ lsllt r4, r2, #3 │ │ │ │ itte ls @ unpredictable │ │ │ │ lslls r4, r2, #3 │ │ │ │ - lsrls r2, r2, #4 │ │ │ │ + lsrls r2, r5, #1 │ │ │ │ lslhi r6, r2, #1 │ │ │ │ itet vs │ │ │ │ lslvs r4, r2, #3 │ │ │ │ bkpt 0x00ba │ │ │ │ lslvs r4, r2, #3 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r6, #19 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (35c4a8 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -321983,15 +321978,15 @@ │ │ │ │ bpl.n 35c38c │ │ │ │ ldr r0, [pc, #324] @ (35c4b4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r1, [pc, #312] @ (35c4b8 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -322042,15 +322037,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 35c2e4 │ │ │ │ ldr r0, [pc, #180] @ (35c4c0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35c2e4 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 35c460 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -322099,21 +322094,21 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #848] @ (35c810 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #20 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (35c640 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -322177,29 +322172,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35c4e6 │ │ │ │ ldr r0, [pc, #248] @ (35c650 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35c4e6 │ │ │ │ ldr r2, [pc, #232] @ (35c64c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35c530 │ │ │ │ ldr r0, [pc, #228] @ (35c654 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35c2b8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -322296,17 +322291,17 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -322440,15 +322435,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 35c7c2 │ │ │ │ ldr r0, [pc, #180] @ (35c898 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -322499,15 +322494,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 35ce84 │ │ │ │ @@ -322929,15 +322924,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 35c8c6 │ │ │ │ ldr r0, [pc, #520] @ (35ce90 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -323045,15 +323040,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35c8ea │ │ │ │ ldr r0, [pc, #188] @ (35cea0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35c8ea │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 35cad2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -323104,21 +323099,21 @@ │ │ │ │ b.n 35c8c6 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2, #340] @ 0x154 │ │ │ │ - ldc2l 0, cr0, [r4], #340 @ 0x154 │ │ │ │ + ldc2l 0, cr0, [sl], {85} @ 0x55 │ │ │ │ + mcrr2 0, 5, r0, ip, cr5 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf60055 │ │ │ │ + @ instruction: 0xfb4e0055 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 35cebc │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ b.w 35c4c4 │ │ │ │ @@ -323366,22 +323361,22 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #238 @ 0xee │ │ │ │ lsls r6, r6, #3 │ │ │ │ add r7, sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - @ instruction: 0xfae60055 │ │ │ │ - @ instruction: 0xfabc0055 │ │ │ │ - @ instruction: 0xfac00055 │ │ │ │ + @ instruction: 0xfa3e0055 │ │ │ │ + @ instruction: 0xfa140055 │ │ │ │ + @ instruction: 0xfa180055 │ │ │ │ add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - @ instruction: 0xfa360055 │ │ │ │ - @ instruction: 0xfa160055 │ │ │ │ - @ instruction: 0xfa0c0055 │ │ │ │ + vst1.8 @ instruction: 0xf98e0055 │ │ │ │ + vld4.16 {d16-d19}, [lr :64], r5 │ │ │ │ + vld4.16 {d16-d19}, [r4 :64], r5 │ │ │ │ b.n 35d4e2 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ vtbl.8 d30, {d14-d15}, d29 │ │ │ │ @@ -323398,26 +323393,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #340] @ (35d364 ) │ │ │ │ ldr r1, [pc, #344] @ (35d368 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -323460,15 +323455,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (35d370 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2c5bf8 │ │ │ │ vldr d7, [pc, #152] @ 35d350 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -323508,43 +323503,43 @@ │ │ │ │ ldr r4, [pc, #84] @ (35d378 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + orns r0, r6, #13959168 @ 0xd50000 │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh.w r0, [r6, r5, lsl #1] │ │ │ │ - @ instruction: 0xf7b20055 │ │ │ │ + @ instruction: 0xf78e0055 │ │ │ │ + @ instruction: 0xf70a0055 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 35d53a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r3, #1 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ @@ -324714,20 +324709,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (35e2d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r5, pc, #208 @ (adr r5, 35e3a8 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #444] @ (35e4a4 ) │ │ │ │ @@ -325180,15 +325175,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (35e818 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (35e81c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (35e820 ) │ │ │ │ ldr.w ip, [pc, #56] @ 35e824 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (35e828 ) │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -325196,20 +325191,20 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + b.w 72b59c │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r7, pc, #648 @ (adr r7, 35eaa8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #7] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -325313,24 +325308,24 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 35e94a │ │ │ │ movs r0, #0 │ │ │ │ b.n 35e8be │ │ │ │ ldr r0, [pc, #24] @ (35e964 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 35e946 │ │ │ │ nop │ │ │ │ add r3, pc, #192 @ (adr r3, 35ea1c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35f07c │ │ │ │ + b.n 35ef2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #260] @ 35ea80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -325342,25 +325337,25 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #236] @ (35ea8c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #236] @ (35ea90 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ea46 │ │ │ │ vldr d7, [pc, #184] @ 35ea78 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [pc, #208] @ (35ea94 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -325386,15 +325381,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldr r1, [pc, #140] @ (35ea9c ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [r4, #972] @ 0x3cc │ │ │ │ bl 3289e8 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325414,45 +325409,45 @@ │ │ │ │ ldr r2, [pc, #88] @ (35eaa0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35f164 │ │ │ │ + b.n 35f014 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35f18c │ │ │ │ + b.n 35f03c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #76] @ 0x4c │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ - b.n 35f024 │ │ │ │ + b.n 35eed4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 35eaba │ │ │ │ subs r2, #4 │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ @@ -325473,31 +325468,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35eb14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35ef34 │ │ │ │ + b.n 35ede4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35ef5c │ │ │ │ + b.n 35ee0c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 35eb60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -325505,31 +325500,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35eb68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35eee0 │ │ │ │ + b.n 35ed90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35ef08 │ │ │ │ + b.n 35edb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 35ebb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -325537,31 +325532,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35ebbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35ee8c │ │ │ │ + b.n 35ed3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35eeb4 │ │ │ │ + b.n 35ed64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 35ebfa │ │ │ │ subs r2, #4 │ │ │ │ push {lr} │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ @@ -325617,30 +325612,30 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr.w r5, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #12 │ │ │ │ str.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ ldr.w r0, [r4, #2572] @ 0xa0c │ │ │ │ ldrd r1, r3, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 35eca6 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -325744,26 +325739,26 @@ │ │ │ │ bic.w r1, r3, r1 │ │ │ │ str.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r2 │ │ │ │ beq.n 35edd8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #320] @ (35ef24 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35edb0 │ │ │ │ ldr r0, [pc, #312] @ (35ef28 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ and.w r3, r1, #252 @ 0xfc │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ adds r3, #4 │ │ │ │ str.w r1, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ lsls r1, r3, #2 │ │ │ │ cmp r1, r0 │ │ │ │ @@ -325812,15 +325807,15 @@ │ │ │ │ bics r3, r1 │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r2, [r4, #1024] @ 0x400 │ │ │ │ beq.n 35eeee │ │ │ │ ldr.w r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ orr.w r1, sl, r7, lsl #16 │ │ │ │ orr.w r1, r1, r8, lsl #8 │ │ │ │ str r1, [r2, #0] │ │ │ │ b.n 35edaa │ │ │ │ and.w r1, r1, #224 @ 0xe0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ orr.w r1, r1, sl, lsr #6 │ │ │ │ @@ -325839,63 +325834,63 @@ │ │ │ │ ldrd r1, r2, [sp, #4] │ │ │ │ b.n 35ee22 │ │ │ │ ldrd r1, r2, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2c5ee0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #972] @ 0x3cc │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw r2, #20522 @ 0x502a │ │ │ │ movt r2, #254 @ 0xfe │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (35ef34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72c65c │ │ │ │ + bl 72c5a4 │ │ │ │ ldr.w ip, [pc, #36] @ 35ef74 │ │ │ │ ldr r2, [pc, #36] @ (35ef78 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (35ef7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #24] @ (35ef80 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38070c │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + ble.n 35ef04 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 35f024 │ │ │ │ + bmi.n 35eed4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (35f004 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325904,38 +325899,38 @@ │ │ │ │ ldr r1, [pc, #112] @ (35f00c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #96] @ (35f010 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (35f014 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #80] @ (35f018 ) │ │ │ │ ldr r0, [pc, #80] @ (35f01c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (35f020 ) │ │ │ │ add r0, pc │ │ │ │ strd r1, r0, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #76] @ (35f024 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #68] @ (35f028 ) │ │ │ │ ldr r2, [pc, #68] @ (35f02c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325943,23 +325938,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 35f228 ) │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -325978,32 +325973,32 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (35f084 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ str.w r3, [r0, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ble.n 35ef84 │ │ │ │ + bgt.n 35f034 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 35efb4 │ │ │ │ + bgt.n 35f064 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 35f0f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -326012,15 +326007,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (35f0fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 35f0da │ │ │ │ bls.n 35f0de │ │ │ │ subs r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ it ls │ │ │ │ @@ -326038,19 +326033,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ble.n 35f14c │ │ │ │ + bgt.n 35effc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 35f17c │ │ │ │ + bgt.n 35f02c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #148] @ 35f1a4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -326058,15 +326053,15 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #144] @ (35f1ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ ldr r4, [pc, #128] @ (35f1b0 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #27 │ │ │ │ add r4, pc │ │ │ │ it eq │ │ │ │ moveq r2, #176 @ 0xb0 │ │ │ │ @@ -326108,34 +326103,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35f160 │ │ │ │ ldr r0, [pc, #48] @ (35f1c0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ b.n 35f160 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bgt.n 35f10c │ │ │ │ + bgt.n 35f1bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 35f13c │ │ │ │ + bgt.n 35f1ec │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 35f280 │ │ │ │ + blt.n 35f130 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #300] @ 35f300 │ │ │ │ sub sp, #20 │ │ │ │ @@ -326144,15 +326139,15 @@ │ │ │ │ ldr r1, [pc, #296] @ (35f308 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ ldr r4, [pc, #276] @ (35f30c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35f280 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ @@ -326198,15 +326193,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 35f2d6 │ │ │ │ ldr r1, [pc, #176] @ (35f31c ) │ │ │ │ ldr r0, [pc, #180] @ (35f320 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f212 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r6, [r0, #104] @ 0x68 │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ @@ -326232,15 +326227,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35f2d6 │ │ │ │ ldr r1, [pc, #100] @ (35f324 ) │ │ │ │ ldr r0, [pc, #100] @ (35f328 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f212 │ │ │ │ ldr r2, [pc, #84] @ (35f32c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -326250,54 +326245,54 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35f2fc │ │ │ │ ldr r0, [pc, #68] @ (35f330 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r2, [r3, #104] @ 0x68 │ │ │ │ b.n 35f218 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f218 │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blt.n 35f2e8 │ │ │ │ + blt.n 35f398 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 35f30c │ │ │ │ + blt.n 35f3bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35f280 │ │ │ │ + blt.n 35f330 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f284 │ │ │ │ + blt.n 35f334 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f424 │ │ │ │ + bge.n 35f2d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f3e0 │ │ │ │ + bge.n 35f290 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35f3e8 │ │ │ │ + bge.n 35f298 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35f348 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326306,15 +326301,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #992] @ (35f748 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r4, [pc, #980] @ (35f74c ) │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ add r4, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 35f68c │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 35f3c8 │ │ │ │ @@ -326751,27 +326746,27 @@ │ │ │ │ lsls r2, r5, #4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ uxtb r2, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b.n 35f3b4 │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r0, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blt.n 35f7a4 │ │ │ │ + bge.n 35f654 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f7d4 │ │ │ │ + bge.n 35f684 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - blt.n 35f778 │ │ │ │ + bge.n 35f828 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35f788 │ │ │ │ + bvc.n 35f838 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (35f798 ) │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ @@ -326791,15 +326786,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35f6c4 │ │ │ │ + bvs.n 35f774 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (35f818 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326808,25 +326803,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (35f820 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (35f824 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (35f828 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #68] @ (35f82c ) │ │ │ │ ldr r2, [pc, #72] @ (35f830 ) │ │ │ │ ldr r3, [pc, #72] @ (35f834 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ @@ -326843,23 +326838,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #936] @ (35fbc8 ) │ │ │ │ + ldr r2, [pc, #264] @ (35f928 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r2, #3 │ │ │ │ @@ -327109,15 +327104,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35fa4c │ │ │ │ + bpl.n 35fafc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -327125,15 +327120,15 @@ │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r2, [pc, #104] @ (35fb38 ) │ │ │ │ ldr r1, [pc, #108] @ (35fb3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 35fb1a │ │ │ │ bls.n 35fafe │ │ │ │ subs r0, r4, #4 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ @@ -327160,19 +327155,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strh r4, [r3, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcc.n 35fac8 │ │ │ │ + bcc.n 35fb78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 35faf0 │ │ │ │ + bcc.n 35fba0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #60] @ 35fb90 │ │ │ │ @@ -327180,15 +327175,15 @@ │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #60] @ (35fb98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #48] @ (35fb9c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -327196,19 +327191,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov.w r1, #384 @ 0x180 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5ee0 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcc.n 35fc10 │ │ │ │ + bcs.n 35fac0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 35fc38 │ │ │ │ + bcs.n 35fae8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r2, #3 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #172] @ 0xac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327249,15 +327244,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35fc14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327266,15 +327261,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [pc, #1156] @ 3600b8 │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ ldr.w r4, [pc, #1136] @ 3600bc │ │ │ │ add r4, pc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 35fcb8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327757,25 +327752,25 @@ │ │ │ │ and.w r1, r1, #63 @ 0x3f │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ strd r3, r3, [r0, #160] @ 0xa0 │ │ │ │ it pl │ │ │ │ negpl r2, r1 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ b.n 360000 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcc.n 360160 │ │ │ │ + bcs.n 360010 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 360190 │ │ │ │ + bcs.n 360040 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (36013c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -327784,25 +327779,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (360144 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (360148 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (36014c ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #68] @ (360150 ) │ │ │ │ ldr r3, [pc, #72] @ (360154 ) │ │ │ │ movs r1, #2 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -327817,23 +327812,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #112] @ (3601b0 ) │ │ │ │ + ldr r5, [pc, #464] @ (360310 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb03ffff │ │ │ │ ldrh r4, [r4, #12] │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -327847,24 +327842,24 @@ │ │ │ │ ldr r1, [pc, #108] @ (3601e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #92] @ (3601e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3601e8 ) │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #80] @ (3601ec ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #79 @ 0x4f │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #63 @ 0x3f │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -327880,23 +327875,23 @@ │ │ │ │ ldr r1, [pc, #40] @ (3601f0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3289e8 │ │ │ │ - ldr r5, [pc, #544] @ (3603fc ) │ │ │ │ + ldr r4, [pc, #896] @ (36055c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r2, r6 │ │ │ │ + lsls r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r0, [r4, #8] │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr??.w pc, [sp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328192,21 +328187,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, #12] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 360538 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 360526 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328272,20 +328267,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3605e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -328294,35 +328289,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (360684 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (360688 ) │ │ │ │ ldr r1, [pc, #120] @ (36068c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #100] @ (360690 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (360694 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (360698 ) │ │ │ │ ldr r5, [pc, #76] @ (36069c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -328339,45 +328334,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #200] @ (360748 ) │ │ │ │ + ldr r0, [pc, #552] @ (3608a8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adcs.w r0, r2, #84 @ 0x54 │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + @ instruction: 0xf0aa0054 │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 36063c │ │ │ │ + bcc.n 3606ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 36060c │ │ │ │ + bcc.n 3606bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r2, #3 │ │ │ │ strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r6, r4, #3 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (3606b4 ) │ │ │ │ ldr r2, [pc, #16] @ (3606b8 ) │ │ │ │ ldr r1, [pc, #16] @ (3606bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 7339f8 │ │ │ │ + b.w 733940 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3606d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328492,51 +328487,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (360850 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (360854 ) │ │ │ │ ldr r1, [pc, #80] @ (360858 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (36085c ) │ │ │ │ ldr r3, [pc, #68] @ (360860 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (360864 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #44] @ (360868 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72c988 │ │ │ │ - bx r8 │ │ │ │ + b.w 72c8d0 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vqadd.s32 q8, q1, q2 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + mrc 0, 5, r0, cr10, cr4, {2} │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -328552,72 +328547,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3608f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #100] @ (3608f8 ) │ │ │ │ ldr r1, [pc, #100] @ (3608fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #84] @ (360900 ) │ │ │ │ ldr r1, [pc, #88] @ (360904 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (360908 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (36090c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (360910 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (360914 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a78 │ │ │ │ + b.w 7339c0 │ │ │ │ nop │ │ │ │ - mov r8, r6 │ │ │ │ + mov r0, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r1, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mrc 0, 6, r0, cr2, cr4, {2} │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + mcr 0, 1, r0, cr10, cr4, {2} │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (360970 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -328627,40 +328622,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #52] @ (36097c ) │ │ │ │ ldr r1, [pc, #56] @ (360980 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mov r4, r0 │ │ │ │ + cmp r4, fp │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrc 0, 1, r0, cr6, cr4, {2} │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + stc 0, cr0, [lr, #336] @ 0x150 │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (3609dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328668,41 +328663,41 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (3609e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #56] @ (3609e8 ) │ │ │ │ ldr r1, [pc, #56] @ (3609ec ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r8, r3 │ │ │ │ + add r8, lr │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stcl 0, cr0, [sl, #336] @ 0x150 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + stc 0, cr0, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (360a3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328710,36 +328705,36 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (360a44 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #44] @ (360a48 ) │ │ │ │ ldr r1, [pc, #44] @ (360a4c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36909c │ │ │ │ nop │ │ │ │ - cmp r4, r5 │ │ │ │ + add ip, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldcl 0, cr0, [lr, #-336] @ 0xfffffeb0 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldc 0, cr0, [r6], #336 @ 0x150 │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 360af4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328747,15 +328742,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (360afc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2c5dac │ │ │ │ @@ -328790,19 +328785,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 52457c │ │ │ │ nop │ │ │ │ - add sl, r9 │ │ │ │ + add r2, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00360b00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -328910,19 +328905,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #0] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (360d50 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -328933,15 +328928,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 360d5c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 369214 │ │ │ │ cbnz r0, 360c9a │ │ │ │ @@ -328959,15 +328954,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (360d64 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bf8 │ │ │ │ ldr r3, [pc, #164] @ (360d68 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -329017,29 +329012,29 @@ │ │ │ │ b.w 43f32c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r3 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (36111c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (360ea8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329052,15 +329047,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (360eb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 369214 │ │ │ │ cbnz r0, 360dca │ │ │ │ add sp, #28 │ │ │ │ @@ -329089,15 +329084,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (360eb8 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (360ebc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bf8 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -329150,29 +329145,29 @@ │ │ │ │ b.w 43f32c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r5 │ │ │ │ + asrs r4, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r2, [r1, #24] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r0, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (361274 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r1!, {r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 360efc │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 360ee8 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -329239,15 +329234,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (360f7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrb r2, [r7, #20] │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (3611b8 ) │ │ │ │ @@ -329471,25 +329466,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (361264 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (361268 ) │ │ │ │ ldr r1, [pc, #116] @ (36126c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #100] @ (361270 ) │ │ │ │ ldr r2, [pc, #104] @ (361274 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (361278 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -329504,39 +329499,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 360d50 │ │ │ │ + b.n 360c00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r6, [r2, #10] │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r3, r3] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -329551,46 +329546,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (3612ec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #60] @ (3612f0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3612f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (3612f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7339f8 │ │ │ │ + bl 733940 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 360c7c │ │ │ │ + b.n 360b2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 361314 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329634,15 +329629,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (361604 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -329677,15 +329672,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bf8 │ │ │ │ ldr r3, [pc, #520] @ (361618 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -329764,24 +329759,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (361638 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #328] @ (36163c ) │ │ │ │ ldr r1, [pc, #332] @ (361640 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 43dc20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 361588 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -329795,15 +329790,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (361644 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329811,15 +329806,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (361648 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329863,59 +329858,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (3618ec ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + cbnz r2, 361694 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r5, r6} │ │ │ │ + cbnz r0, 361696 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (3619dc ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, pc} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r5, #208 @ 0xd0 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r3, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + cbz r4, 3616c2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + cbnz r2, 3616a4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r6, 3616bc │ │ │ │ + cbnz r6, 361692 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r0, 3616ac │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r6, 3616d2 │ │ │ │ + cbnz r6, 3616a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36169c │ │ │ │ sub sp, #8 │ │ │ │ @@ -329924,30 +329919,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3616a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r1, #30 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - hlt 0x001c │ │ │ │ + cbnz r4, 3616e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3616ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -329955,29 +329950,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (3616f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rev16 r0, r1 │ │ │ │ + cbnz r0, 36171c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 361734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329985,25 +329980,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (36173c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c5dac │ │ │ │ nop │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbnz r0, 36177a │ │ │ │ + cbnz r0, 361750 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ubfx ip, r0, #4, #4 │ │ │ │ bic.w r3, r0, #15 │ │ │ │ orr.w r3, r3, ip │ │ │ │ mov.w ip, r0, lsr #8 │ │ │ │ and.w r2, r0, #15 │ │ │ │ strb r3, [r1, #1] │ │ │ │ @@ -330245,15 +330240,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov.w ip, r0, lsl #1 │ │ │ │ push {lr} │ │ │ │ ubfx r3, r0, #15, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ and.w ip, ip, #62 @ 0x3e │ │ │ │ @@ -330472,15 +330467,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #3004] @ 0xbbc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (361c9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ strb r2, [r1, #4] │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331355,15 +331350,15 @@ │ │ │ │ ldr.w r0, [lr, #2244] @ 0x8c4 │ │ │ │ b.n 362454 │ │ │ │ cbnz r4, 362674 │ │ │ │ ldr.w r0, [r0, #2244] @ 0x8c4 │ │ │ │ b.n 362454 │ │ │ │ ldr r0, [pc, #84] @ (3626c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 362146 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla lr, r3, r4, r0 │ │ │ │ ldr.w r1, [lr, #2248] @ 0x8c8 │ │ │ │ ldr.w r2, [lr, #2252] @ 0x8cc │ │ │ │ lsrs r3, r1, #12 │ │ │ │ mov.w ip, r1, lsr #8 │ │ │ │ @@ -331382,15 +331377,15 @@ │ │ │ │ orr.w r0, r0, r3, lsl #12 │ │ │ │ b.n 362454 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -331400,52 +331395,52 @@ │ │ │ │ beq.n 362734 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 3626f0 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 36275c │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 36270a │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 362754 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bpl.n 362728 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 36272a │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 362710 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3626f6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 3627bc │ │ │ │ sub sp, #20 │ │ │ │ @@ -331453,39 +331448,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3627c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (3627c8 ) │ │ │ │ ldr r1, [pc, #56] @ (3627cc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3627d0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #40] @ (3627d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - cmp r0, #142 @ 0x8e │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -331757,15 +331752,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #299 @ 0x12b │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ cbz r1, 362afe │ │ │ │ ldr r2, [pc, #96] @ (362b34 ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ @@ -331785,32 +331780,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (362b38 ) │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1954 @ 0x7a2 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 362c08 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 362d68 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 362c74 ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 362dd4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r2, #3 │ │ │ │ - add r2, pc, #32 @ (adr r2, 362b5c ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 362cbc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (362be0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -331820,25 +331815,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (362bec ) │ │ │ │ ldr r1, [pc, #128] @ (362bf0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r2, [r3, #3000] @ 0xbb8 │ │ │ │ bl 3365ac │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -331863,23 +331858,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33665c │ │ │ │ nop.w │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #728 @ (adr r6, 362ebc ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 362c1c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r6, pc, #560 @ (adr r6, 362e1c ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 362f7c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r5, #28] │ │ │ │ lsls r4, r2, #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 362ce0 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332145,15 +332140,15 @@ │ │ │ │ ldr r3, [pc, #32] @ (362ee0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 362e02 │ │ │ │ ldr r3, [pc, #28] @ (362ee4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 362e02 │ │ │ │ nop │ │ │ │ - add r4, pc, #144 @ (adr r4, 362f60 ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 3630c0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r6, #3 │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldcl 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ @@ -332195,15 +332190,15 @@ │ │ │ │ movw r3, #299 @ 0x12b │ │ │ │ ldr r1, [pc, #180] @ (363010 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r6, #1136 @ 0x470 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #940 @ 0x3ac │ │ │ │ blx 28aa14 │ │ │ │ @@ -332248,19 +332243,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r2, pc, #576 @ (adr r2, 363250 ) │ │ │ │ + add r1, pc, #928 @ (adr r1, 3633b0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 3632c4 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 363024 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #812] @ (363354 ) │ │ │ │ @@ -332538,15 +332533,15 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r6, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov ip, r1 │ │ │ │ @@ -334048,15 +334043,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3643be │ │ │ │ ldr r0, [pc, #200] @ (3644ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 3643be │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -334069,27 +334064,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 36447e │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ b.n 3643be │ │ │ │ ldr r0, [pc, #140] @ (3644f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 364292 │ │ │ │ ldr r0, [pc, #136] @ (3644f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r8, #2312] @ 0x908 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ b.n 3643a2 │ │ │ │ ldr r0, [pc, #120] @ (3644f8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36445a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (3644fc ) │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #104] @ (364500 ) │ │ │ │ ldr r0, [pc, #108] @ (364504 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334122,39 +334117,39 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ blx r6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r6, #13 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 3645bc │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335034,15 +335029,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #2228] @ 0x8b4 │ │ │ │ b.n 364b28 │ │ │ │ ldr r0, [pc, #384] @ (3650b8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ movs r3, #1 │ │ │ │ b.n 364e70 │ │ │ │ ldrh.w r0, [r2, #2242] @ 0x8c2 │ │ │ │ ubfx r3, r5, #0, #11 │ │ │ │ ubfx r5, r5, #11, #11 │ │ │ │ strh.w r3, [r2, #2242] @ 0x8c2 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -335137,54 +335132,54 @@ │ │ │ │ bpl.w 3649aa │ │ │ │ ldr r0, [pc, #92] @ (3650c0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 364f3a │ │ │ │ ldr r0, [pc, #92] @ (3650c4 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 364abc │ │ │ │ ldr r0, [pc, #76] @ (3650c8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 364e6e │ │ │ │ ldr r0, [pc, #64] @ (3650cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 364b64 │ │ │ │ ldr r0, [pc, #52] @ (3650d0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 364964 │ │ │ │ nop │ │ │ │ cmp ip, r7 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe82fffff │ │ │ │ b.n 364cee │ │ │ │ - vsri.32 q12, q14, #1 │ │ │ │ + vrsra.u64 q12, q2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 364af6 │ │ │ │ - vsubw.u q12, , d30 │ │ │ │ + vsubl.u q12, d31, d6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003650d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -335286,18 +335281,18 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #50 @ 0x32 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r2, #12 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - cdp2 0, 12, cr0, cr8, cr8, {3} │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cdp2 0, 2, cr0, cr0, cr8, {3} │ │ │ │ + cmp r2, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003651ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -335410,15 +335405,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (365328 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r3, #134 @ 0x86 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #400] @ (3654d0 ) │ │ │ │ @@ -335577,57 +335572,57 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (365540 ) │ │ │ │ ldr r2, [pc, #76] @ (365544 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (365548 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #64] @ (36554c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #56] @ (365550 ) │ │ │ │ ldr r1, [pc, #60] @ (365554 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #48] @ (365558 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfba00068 │ │ │ │ - stc 0, cr0, [lr, #332]! @ 0x14c │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + @ instruction: 0xfaf80068 │ │ │ │ + stc 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r7, #22 │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -335657,36 +335652,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [lr, #1076] @ 0x434 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (3655d4 ) │ │ │ │ ldr r0, [pc, #24] @ (3655d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36558c │ │ │ │ nop │ │ │ │ adds r6, #50 @ 0x32 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfade0068 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + @ instruction: 0xfa360068 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 365624 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335694,30 +335689,30 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #52] @ (36562c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfaa60068 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldr??.w r0, [lr, #104] @ 0x68 │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 36569c │ │ │ │ sub sp, #12 │ │ │ │ @@ -335725,15 +335720,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #88] @ (3656a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ addw lr, r0, #1124 @ 0x464 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1082] @ 0x43a │ │ │ │ mov r4, r0 │ │ │ │ addw ip, r0, #1084 @ 0x43c │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r5, #256 @ 0x100 │ │ │ │ @@ -335747,18 +335742,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa520068 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + vld1.8 {d0[3]}, [sl], r8 │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36579c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335768,15 +335763,15 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r7, [pc, #204] @ (3657a8 ) │ │ │ │ add r7, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36576c │ │ │ │ ldr r3, [pc, #200] @ (3657ac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -335784,15 +335779,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ str.w r3, [r4, #1136] @ 0x470 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #172] @ (3657b4 ) │ │ │ │ ldr r1, [pc, #172] @ (3657b8 ) │ │ │ │ add.w r3, r3, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -335800,15 +335795,15 @@ │ │ │ │ ldr.w r3, [r4, #1124] @ 0x464 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1132] @ 0x46c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w r7, [r4, #1140] @ 0x474 │ │ │ │ str.w r7, [r4, #1144] @ 0x478 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #140] @ (3657bc ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #760] @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #764 @ 0x2fc │ │ │ │ bl 525308 │ │ │ │ mov r0, r6 │ │ │ │ @@ -335831,45 +335826,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (3657c8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr??.w r0, [sl, #104] @ 0x68 │ │ │ │ - ldrb r4, [r5, #27] │ │ │ │ + ldrsh.w r0, [r2, r8, lsl #2] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #25] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #128] @ (365860 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -335879,15 +335874,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #92] @ 365858 │ │ │ │ ldr r2, [pc, #108] @ (36586c ) │ │ │ │ add.w r7, r0, #856 @ 0x358 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -335902,42 +335897,42 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ bl 33665c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh.w r0, [r4, #104] @ 0x68 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + strb.w r0, [ip, r8, lsl #2] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ @@ -336370,15 +336365,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 365dcc │ │ │ │ ldr.w r0, [r5, #1076] @ 0x434 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r1, [pc, #128] @ (365df8 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 365da4 │ │ │ │ ldr r2, [pc, #124] @ (365dfc ) │ │ │ │ ldr r3, [pc, #104] @ (365dec ) │ │ │ │ @@ -336408,15 +336403,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (365e04 ) │ │ │ │ ldr r0, [pc, #76] @ (365e08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (365e0c ) │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ ldr r1, [pc, #56] @ (365e10 ) │ │ │ │ ldr r0, [pc, #56] @ (365e14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -336434,21 +336429,21 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmp r5, #252 @ 0xfc │ │ │ │ lsls r6, r4, #3 │ │ │ │ - @ instruction: 0xf2e00068 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + @ instruction: 0xf2380068 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movt r0, #8296 @ 0x2068 │ │ │ │ - ldrb r0, [r1, #0] │ │ │ │ + @ instruction: 0xf21a0068 │ │ │ │ + strb r0, [r4, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00365e18 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336537,15 +336532,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 365fa4 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 365fc8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (365fdc ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (365fd4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -336570,32 +336565,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 365fc8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ b.n 365f52 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2220068 │ │ │ │ + sbcs.w r0, sl, #104 @ 0x68 │ │ │ │ cmp r4, #66 @ 0x42 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -336756,15 +336751,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, ip, #104 @ 0x68 │ │ │ │ + vext.8 q0, q2, q12, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 3662ba │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -336845,15 +336840,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - vhadd.s q0, q7, q12 │ │ │ │ + cdp 0, 9, cr0, cr6, cr8, {3} │ │ │ │ str r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -336944,15 +336939,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 0, cr0, cr14, cr8, {3} │ │ │ │ + stcl 0, cr0, [r6, #-416]! @ 0xfffffe60 │ │ │ │ str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -337042,15 +337037,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stcl 0, cr0, [r6], {104} @ 0x68 │ │ │ │ + ldc 0, cr0, [lr], {104} @ 0x68 │ │ │ │ str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ add.w r6, r2, r4, lsl #2 │ │ │ │ @@ -337606,15 +337601,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 366ba4 │ │ │ │ ldr r0, [pc, #224] @ (366cb8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 366ba4 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -337683,15 +337678,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bxns r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00366cbc : │ │ │ │ ldr r3, [pc, #152] @ (366d58 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -337724,15 +337719,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (366d6c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -337754,23 +337749,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 366d36 │ │ │ │ subs r2, r4, #3 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - b.n 3665f4 │ │ │ │ + b.n 3674a4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 366e84 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -337860,15 +337855,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 52457c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 366d94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337924,21 +337919,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (366f24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #20] │ │ │ │ + ldr r6, [r1, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 367354 │ │ │ │ + b.n 367204 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -337951,22 +337946,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 366f96 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -338134,15 +338129,15 @@ │ │ │ │ bls.n 367216 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 367220 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -338398,26 +338393,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 367380 │ │ │ │ ldr r0, [pc, #28] @ (367484 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 367380 │ │ │ │ adds r6, r2, r1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3674b8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -338632,15 +338627,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 367830 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -338818,32 +338813,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 3678e2 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 367654 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c4fd0 │ │ │ │ b.n 367654 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c4f80 │ │ │ │ b.n 3677c6 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 36771e │ │ │ │ @@ -338855,21 +338850,21 @@ │ │ │ │ b.n 367760 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #25 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #36] @ 0x24 │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r1, #21 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036798c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339043,15 +339038,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3679c2 │ │ │ │ ldr r0, [pc, #188] @ (367c38 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 3679c2 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 367ab0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -339100,23 +339095,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367238 │ │ │ │ nop │ │ │ │ asrs r6, r7, #7 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 367b84 │ │ │ │ + bvs.n 367c34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvs.n 367cd8 │ │ │ │ + bpl.n 367b88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrh r4, [r5, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (367d40 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -339260,19 +339255,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c5f88 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c5f88 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 367e08 │ │ │ │ @@ -339373,28 +339368,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 367e46 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c5f88 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -339462,28 +339457,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a35b8 │ │ │ │ + bl 8a3500 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 367e08 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 367e08 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -340367,23 +340362,23 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #23 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r4, r2, #22 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r4, r2, #5 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r6, r6, #16 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r4, r6, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -340552,21 +340547,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #19 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - stmia r5!, {r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r3, [pc, #952] @ (368f5c ) │ │ │ │ + ldr r3, [pc, #280] @ (368cbc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #704] @ (368e68 ) │ │ │ │ + ldr r4, [pc, #32] @ (368bc8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368ba8 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -340704,15 +340699,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 368bc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -340941,21 +340936,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.w 368d60 │ │ │ │ │ │ │ │ 0036902c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 369074 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -341240,15 +341235,15 @@ │ │ │ │ bne.n 369424 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369470 │ │ │ │ mov r0, r9 │ │ │ │ bl 55fe2c │ │ │ │ mov r0, r9 │ │ │ │ - bl 8998cc │ │ │ │ + bl 899814 │ │ │ │ mov r0, r9 │ │ │ │ bl 523f84 │ │ │ │ ldr r3, [pc, #272] @ (3694b0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (3694b4 ) │ │ │ │ @@ -341296,15 +341291,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 369316 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 36932c │ │ │ │ mov r0, r7 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3693ee │ │ │ │ ldr r2, [pc, #152] @ (3694c8 ) │ │ │ │ ldr r3, [pc, #152] @ (3694cc ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -341323,91 +341318,91 @@ │ │ │ │ ldr r1, [pc, #132] @ (3694e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 36942a │ │ │ │ ldr r3, [pc, #112] @ (3694e4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (3694e8 ) │ │ │ │ ldr r1, [pc, #116] @ (3694ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ b.n 36938a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [r0, r5, lsl #2] │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [sl, r5, lsl #2] │ │ │ │ str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - add r8, pc │ │ │ │ + add r0, sl │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add ip, fp │ │ │ │ + add r4, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvs.n 36949e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vtbl.8 d31, {d31- instruction: 0xf7b200e5 │ │ │ │ bge.n 3694b2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqdmulh.s , , d10[0] │ │ │ │ + vdup.8 d27, d18[7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orrs r0, r2 │ │ │ │ + negs r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfbac0055 │ │ │ │ + @ instruction: 0xfb040055 │ │ │ │ │ │ │ │ 003694f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72ca0c │ │ │ │ + bl 72c954 │ │ │ │ ldr r3, [pc, #128] @ (369590 ) │ │ │ │ ldr r2, [pc, #132] @ (369594 ) │ │ │ │ ldr r1, [pc, #132] @ (369598 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #116] @ (36959c ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cbz r0, 36957c │ │ │ │ ldr r3, [pc, #112] @ (3695a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (3695a4 ) │ │ │ │ @@ -341440,25 +341435,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 369534 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4} │ │ │ │ + cbnz r2, 3695ee │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xfa2c00d3 │ │ │ │ @ instruction: 0xfa2200d3 │ │ │ │ - orrs r2, r6 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr??.w r0, [lr, #211] @ 0xd3 │ │ │ │ │ │ │ │ 003695b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341560,19 +341555,19 @@ │ │ │ │ b.n 36961e │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rsbs r0, r8, #7503872 @ 0x728000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - negs r0, r6 │ │ │ │ + rors r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ sbc.w r0, ip, #7503872 @ 0x728000 │ │ │ │ adc.w r0, r4, #7503872 @ 0x728000 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (36975c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -341636,15 +341631,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #336] @ (3698c0 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - b.w 87e954 │ │ │ │ + b.w 87e89c │ │ │ │ │ │ │ │ 0036977c : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 3697da │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341810,19 +341805,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (369924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - cbnz r2, 369936 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00369928 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -341870,19 +341865,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003699b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -341937,15 +341932,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288b40 │ │ │ │ str r4, [r0, #28] │ │ │ │ lsls r5, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (369a50 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ @ instruction: 0xf70c00d3 │ │ │ │ ldr.w ip, [pc, #64] @ 369a98 │ │ │ │ ldr r3, [pc, #64] @ (369a9c ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #248] @ 0xf8 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ @@ -341966,23 +341961,23 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369a68 │ │ │ │ ldr r0, [pc, #24] @ (369aa8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ adc.w r0, sl, #229 @ 0xe5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w ip, [pc, #64] @ 369af0 │ │ │ │ ldr r3, [pc, #64] @ (369af4 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #244] @ 0xf4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342002,23 +341997,23 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369ac0 │ │ │ │ ldr r0, [pc, #24] @ (369b00 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ @ instruction: 0xf0f200e5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #118 @ 0x76 │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (369bc0 ) │ │ │ │ movs r3, #1 │ │ │ │ @@ -342076,36 +342071,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369b3a │ │ │ │ ldr r0, [pc, #56] @ (369bd4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #40] @ (369bd8 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w ip, [r5, #250] @ 0xfa │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 369b36 │ │ │ │ eor.w r0, r8, #229 @ 0xe5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #320] @ (369d14 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r5, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs r5, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #156] @ (369c8c ) │ │ │ │ @@ -342113,15 +342108,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #160] @ (369c94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #148] @ (369c98 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ ldr r1, [pc, #136] @ (369c9c ) │ │ │ │ @@ -342169,32 +342164,32 @@ │ │ │ │ bl 2c5bf8 │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str.w r0, [r5, #252] @ 0xfc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c5ee0 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs r5, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ mrc2 15, 4, pc, cr3, cr15, {7} │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr11, cr15, {7} @ │ │ │ │ lsls r7, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xf4e600d3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ (369d8c ) │ │ │ │ @@ -342222,15 +342217,15 @@ │ │ │ │ cbnz r3, 369d5c │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ add.w r3, r0, #96 @ 0x60 │ │ │ │ lsrs r1, r1, #7 │ │ │ │ ldr.w r0, [r2, #240] @ 0xf0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ adds r0, r0, r0 │ │ │ │ ldr.w lr, [r3, #20] │ │ │ │ @@ -342267,23 +342262,23 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369cea │ │ │ │ ldr r0, [pc, #28] @ (369d9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cdp 0, 13, cr0, cr2, cr5, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (369e18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342292,25 +342287,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (369e20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #88] @ (369e24 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (369e28 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (369e2c ) │ │ │ │ ldr r3, [pc, #76] @ (369e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (369e34 ) │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #72] @ (369e38 ) │ │ │ │ @@ -342328,26 +342323,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, r3, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r4, pc, #952 @ (adr r4, 36a1d8 ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 369f38 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf26a0055 │ │ │ │ - add r4, pc, #984 @ (adr r4, 36a200 ) │ │ │ │ + rsb r0, r2, #85 @ 0x55 │ │ │ │ + add r4, pc, #312 @ (adr r4, 369f60 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #56 @ (adr r5, 369e64 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 369fc4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ bfi r0, sl, #3, #17 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #56] @ (369e78 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #56] @ (369e7c ) │ │ │ │ add r2, pc │ │ │ │ @@ -342369,23 +342364,23 @@ │ │ │ │ ldr r3, [pc, #28] @ (369e84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369e4e │ │ │ │ ldr r0, [pc, #20] @ (369e88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ stcl 0, cr0, [r2, #-916]! @ 0xfffffc6c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -342460,15 +342455,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (369fdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369ed2 │ │ │ │ ldr r0, [pc, #104] @ (369fe0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 369ed2 │ │ │ │ lsl.w r3, r9, r6 │ │ │ │ strb.w fp, [r8, #-8] │ │ │ │ orrs r3, r1 │ │ │ │ uxtb r1, r3 │ │ │ │ ldr r3, [pc, #72] @ (369fd4 ) │ │ │ │ strb.w r1, [r5, #256] @ 0x100 │ │ │ │ @@ -342484,15 +342479,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (369fdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 369ef2 │ │ │ │ ldr r0, [pc, #52] @ (369fe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r5, #256] @ 0x100 │ │ │ │ b.n 369ef2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342502,17 +342497,17 @@ │ │ │ │ stcl 0, cr0, [r2], #916 @ 0x394 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w r2, [r0, #246] @ 0xf6 │ │ │ │ sub sp, #20 │ │ │ │ @@ -342593,15 +342588,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (36a1c4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a0a0 │ │ │ │ ldr r0, [pc, #220] @ (36a1c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36a0a0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342620,15 +342615,15 @@ │ │ │ │ bpl.n 36a05e │ │ │ │ ldr r0, [pc, #176] @ (36a1d0 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36a05e │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342636,15 +342631,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #32768 @ 0x8000 │ │ │ │ beq.n 36a05e │ │ │ │ mov r2, r6 │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36a05e │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342653,15 +342648,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36a05e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36a05e │ │ │ │ add.w r1, r0, #192 @ 0xc0 │ │ │ │ add.w r3, r0, #144 @ 0x90 │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ adds r3, #16 │ │ │ │ @@ -342680,19 +342675,19 @@ │ │ │ │ @ instruction: 0xeb9a00e5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36a234 ) │ │ │ │ @@ -342723,24 +342718,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a1fa │ │ │ │ ldr r0, [pc, #32] @ (36a244 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ @ instruction: 0xe9ba00e5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb.w r3, [r0, #247] @ 0xf7 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342882,24 +342877,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36a284 │ │ │ │ ldr r0, [pc, #32] @ (36a41c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ bl 28bb34 │ │ │ │ ldmdb r8!, {r0, r2, r5, r6, r7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36a480 ) │ │ │ │ @@ -342930,25 +342925,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a446 │ │ │ │ ldr r0, [pc, #32] @ (36a490 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ b.n 36a360 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #168] @ (36a550 ) │ │ │ │ @@ -342956,15 +342951,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #172] @ (36a558 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r6, [pc, #160] @ (36a55c ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ strh.w r5, [r0, #248] @ 0xf8 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w r3, [r0, #244] @ 0xf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -343010,43 +343005,43 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a4e6 │ │ │ │ ldr r0, [pc, #40] @ (36a56c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36a4e6 │ │ │ │ nop │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 36a308 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036a570 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (36a620 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730474 │ │ │ │ + bl 7303bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36a616 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (36a624 ) │ │ │ │ @@ -343099,20 +343094,20 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6528 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 36a594 │ │ │ │ - mrc 0, 1, r0, cr2, cr4, {2} │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + stc 0, cr0, [sl, #336] @ 0x150 │ │ │ │ + adds r5, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #110 @ 0x6e │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -343188,15 +343183,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 36a682 │ │ │ │ b.n 36a6fa │ │ │ │ ldr r0, [pc, #4] @ (36a720 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ @ instruction: 0xeabe00d3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #508] @ (36a934 ) │ │ │ │ @@ -343280,15 +343275,15 @@ │ │ │ │ bl 365ff4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 367348 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36a912 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 365ff4 │ │ │ │ @@ -343338,15 +343333,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 36a85c │ │ │ │ ldr r0, [pc, #92] @ (36a93c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 36a7b8 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 36a7b8 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -343358,26 +343353,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 365ff4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 367348 │ │ │ │ b.n 36a84a │ │ │ │ nop │ │ │ │ b.n 36a204 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (36aa4c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -343544,35 +343539,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36abcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #128] @ (36abd0 ) │ │ │ │ ldr r1, [pc, #128] @ (36abd4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #112] @ (36abd8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #104] @ (36abdc ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (36abe0 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (36abe4 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -343593,42 +343588,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #688 @ (adr r7, 36ae78 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 36abd8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36a59c │ │ │ │ + b.n 36a44c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #88] @ (36ac2c ) │ │ │ │ + ldr r3, [pc, #440] @ (36ad8c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 36ac64 │ │ │ │ + bgt.n 36ab14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ svc 86 @ 0x56 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (36abf8 ) │ │ │ │ ldr r1, [pc, #12] @ (36abfc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 733fb0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + b.w 733ef8 │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #190 @ 0xbe │ │ │ │ + cmp r7, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36ac48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343636,29 +343631,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (36ac50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5dac │ │ │ │ - add r6, pc, #840 @ (adr r6, 36af94 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 36acf4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (36af18 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -343668,15 +343663,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (36af24 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 36acbe │ │ │ │ @@ -343691,15 +343686,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28a864 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36aefa │ │ │ │ ldr r0, [pc, #632] @ (36af30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -343745,15 +343740,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (36af3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2c5bf8 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -343773,63 +343768,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #448] @ (36af54 ) │ │ │ │ add r1, pc │ │ │ │ bl 37feb4 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3845f8 │ │ │ │ ldr r0, [pc, #428] @ (36af58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r2, [pc, #424] @ (36af5c ) │ │ │ │ ldr r1, [pc, #424] @ (36af60 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37ff34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #388] @ (36af64 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #364] @ (36af68 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ vldr d7, [pc, #236] @ 36af00 │ │ │ │ ldr r2, [pc, #340] @ (36af6c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (36af70 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -343870,43 +343865,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 36acf2 │ │ │ │ ldr r0, [pc, #196] @ (36af7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac98 │ │ │ │ + bl 87abe0 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 36acf2 │ │ │ │ ldr r3, [pc, #184] @ (36af80 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (36af84 ) │ │ │ │ ldr r1, [pc, #184] @ (36af88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -343917,69 +343912,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #504 @ (adr r6, 36b114 ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 36b274 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ svc 26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #712 @ (adr r5, 36b200 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 36af60 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36b518 │ │ │ │ + b.n 36b3c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - add r5, pc, #464 @ (adr r5, 36b11c ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 36b27c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36b4ac │ │ │ │ + b.n 36b35c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 36af78 ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 36b0d8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ b.n 36b6e8 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r5, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 36affc ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 36b15c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (36affc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343987,19 +343982,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (36b004 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -344013,34 +344008,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r3, pc, #288 @ (adr r3, 36b120 ) │ │ │ │ + add r2, pc, #640 @ (adr r2, 36b280 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -344162,15 +344157,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 36be50 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36b1f4 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 36bc9e │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -344715,15 +344710,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 36be4c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 36b14e │ │ │ │ ldr.w r0, [pc, #1644] @ 36be54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36b14e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 36b774 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -345243,27 +345238,27 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #88 @ 0x58 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #216 @ 0xd8 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r4, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -346586,15 +346581,15 @@ │ │ │ │ bpl.w 36bee8 │ │ │ │ ldr.w r0, [pc, #1248] @ 36d404 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 36bee8 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 36beb0 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -346622,15 +346617,15 @@ │ │ │ │ bl 36798c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 36c4ee │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 36cabe │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -346924,15 +346919,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 36beb0 │ │ │ │ ldr r0, [pc, #164] @ (36d408 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 36beb0 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -346978,27 +346973,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0036d420 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -347071,15 +347066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 36d526 │ │ │ │ ldr.w r0, [pc, #1368] @ 36da58 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [pc, #1348] @ 36da54 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 36d562 │ │ │ │ ldr.w r0, [pc, #1340] @ 36da5c │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -347104,15 +347099,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 36d526 │ │ │ │ ldr.w r0, [pc, #1284] @ 36da60 │ │ │ │ add r0, pc │ │ │ │ b.n 36d504 │ │ │ │ ldr.w r0, [pc, #1280] @ 36da64 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 36d51c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -347135,15 +347130,15 @@ │ │ │ │ bpl.n 36d526 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 36da68 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [pc, #1160] @ 36da54 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 36d51c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36d5a6 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -347545,41 +347540,41 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 36d76e │ │ │ │ nop │ │ │ │ @ instruction: 0xb756 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0036da78 : │ │ │ │ ldr r0, [pc, #4] @ (36da80 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r6, r5] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ adds r1, #16 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldrb.w r4, [lr, #1]! │ │ │ │ @@ -347742,21 +347737,21 @@ │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 36dca4 │ │ │ │ ldr.w r3, [r0, #796] @ 0x31c │ │ │ │ cbnz r3, 36dc9c │ │ │ │ ldr.w r1, [r0, #808] @ 0x328 │ │ │ │ cbnz r1, 36dca4 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 36dc90 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #652] @ 36df4c │ │ │ │ cmp r2, #21 │ │ │ │ @@ -347963,37 +347958,37 @@ │ │ │ │ b.n 36deee │ │ │ │ ldr r1, [pc, #64] @ (36df54 ) │ │ │ │ ldr r0, [pc, #64] @ (36df58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.n 36df42 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #244] @ 0xf4 │ │ │ │ b.n 36dcde │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 36df3a │ │ │ │ add r6, sp, #896 @ 0x380 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc2 0, 7, r0, cr8, cr4, {2} │ │ │ │ + mrc2 0, 2, r0, cr0, cr4, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #364] @ (36e0d8 ) │ │ │ │ cmp r2, #21 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ @@ -348113,23 +348108,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #20] @ (36e0e0 ) │ │ │ │ ldr r0, [pc, #24] @ (36e0e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36df82 │ │ │ │ add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #11] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2, #-336] @ 0xfffffeb0 │ │ │ │ + ldc2 0, cr0, [sl], {84} @ 0x54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ (36e3a4 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #680] @ (36e3a8 ) │ │ │ │ @@ -348344,15 +348339,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 28b6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 36e1f6 │ │ │ │ b.n 36e212 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ b.n 36e266 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ bl 36dc78 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348484,26 +348479,26 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #800 @ 0x320 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - vld1.8 @ instruction: 0xf9ac0054 │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36e514 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r5, sp, #576 @ 0x240 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -348511,39 +348506,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (36e574 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (36e578 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #56] @ (36e57c ) │ │ │ │ ldr.w ip, [pc, #60] @ 36e580 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (36e584 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #40] @ (36e588 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ + b.w 72c8d0 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, sp, #280 @ 0x118 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r5, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #416 @ (adr r6, 36e728 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -348560,26 +348555,26 @@ │ │ │ │ ldr r1, [pc, #156] @ (36e640 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #140] @ (36e644 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #140] @ (36e648 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #96] @ 36e630 │ │ │ │ ldr r2, [pc, #120] @ (36e64c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -348611,22 +348606,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r2, r3, #12 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb.w r0, [r6, #84] @ 0x54 │ │ │ │ - ldr??.w r0, [r6, r4, lsl #1] │ │ │ │ + @ instruction: 0xf7ee0054 │ │ │ │ + @ instruction: 0xf7ce0054 │ │ │ │ add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r1, r0 │ │ │ │ @@ -348920,15 +348915,15 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #240 @ (adr r5, 36ea88 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #192 @ (adr r3, 36ea60 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xf4d40054 │ │ │ │ + bic.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subs.w lr, r2, #256 @ 0x100 │ │ │ │ ldr r5, [pc, #440] @ (36eb74 ) │ │ │ │ @@ -348955,29 +348950,29 @@ │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1112] @ 0x458 │ │ │ │ and.w r5, r5, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r4, #1108] @ 0x454 │ │ │ │ orrs r5, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ orr.w r1, r1, r3, lsl #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #12 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -349030,15 +349025,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (36eb78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 36e9e8 │ │ │ │ ldr r0, [pc, #184] @ (36eb7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 36e9f0 │ │ │ │ ldrb.w r3, [r0, #922] @ 0x39a │ │ │ │ ldrb.w r5, [r0, #920] @ 0x398 │ │ │ │ bic.w r3, r3, ip │ │ │ │ strb.w r3, [r0, #922] @ 0x39a │ │ │ │ @@ -349058,15 +349053,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (36eb78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.n 36eb22 │ │ │ │ ldr r0, [pc, #100] @ (36eb80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r0, r4 │ │ │ │ bl 36e650 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 36e9f0 │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ @@ -349085,23 +349080,23 @@ │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ str.w ip, [r3, #952] @ 0x3b8 │ │ │ │ b.n 36eaa8 │ │ │ │ ldr r0, [pc, #24] @ (36eb84 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36e9e8 │ │ │ │ add r1, pc, #896 @ (adr r1, 36eef8 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, ip, #1, #21 │ │ │ │ - @ instruction: 0xf39c0054 │ │ │ │ - @ instruction: 0xf37c0054 │ │ │ │ + ssat r0, #21, r4, asr #1 │ │ │ │ + @ instruction: 0xf2f40054 │ │ │ │ + @ instruction: 0xf2d40054 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #388] @ 36ed1c │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ @@ -349234,56 +349229,56 @@ │ │ │ │ ands r2, r1 │ │ │ │ and.w r0, r3, ip │ │ │ │ orrs r0, r2 │ │ │ │ b.n 36ebc4 │ │ │ │ ldr r0, [pc, #28] @ (36ed2c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36ec4c │ │ │ │ nop │ │ │ │ add r0, pc, #0 @ (adr r0, 36ed20 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [r0, #120] @ 0x78 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1f20054 │ │ │ │ + adc.w r0, sl, #84 @ 0x54 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36ed78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (36ed7c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #52] @ (36ed80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf0e80054 │ │ │ │ - add.w r0, r2, #84 @ 0x54 │ │ │ │ + orr.w r0, r0, #84 @ 0x54 │ │ │ │ + orrs.w r0, sl, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (36edf4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (36edf8 ) │ │ │ │ @@ -349291,15 +349286,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (36edfc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ cbz r1, 36edc6 │ │ │ │ ldr r2, [pc, #72] @ (36ee00 ) │ │ │ │ addw r0, r0, #1124 @ 0x464 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ @@ -349308,46 +349303,46 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #56] @ (36ee08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - eors.w r0, r6, #84 @ 0x54 │ │ │ │ - @ instruction: 0xf0b00054 │ │ │ │ - @ instruction: 0xf1960054 │ │ │ │ - sbc.w r0, r0, #84 @ 0x54 │ │ │ │ - adc.w r0, ip, #84 @ 0x54 │ │ │ │ + vshr.s32 q8, q2, #18 │ │ │ │ + and.w r0, r8, #84 @ 0x54 │ │ │ │ + @ instruction: 0xf0ee0054 │ │ │ │ + @ instruction: 0xf0b80054 │ │ │ │ + @ instruction: 0xf0a40054 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 36ee80 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (36ee84 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #96] @ (36ee88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #1100] @ 0x44c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ strd r3, r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ str.w r3, [r0, #1104] @ 0x450 │ │ │ │ @@ -349365,18 +349360,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ands.w r0, r0, #84 @ 0x54 │ │ │ │ - bic.w r0, r6, #84 @ 0x54 │ │ │ │ + vqadd.s32 q8, q4, q2 │ │ │ │ + vqadd.s64 q8, q7, q2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ @@ -349391,21 +349386,21 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ adds r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ bcs.n 36eef6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ cmp r3, sl │ │ │ │ @@ -349517,15 +349512,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36f020 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r3, pc, #472 @ (adr r3, 36f1fc ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [pc, #1076] @ 36f468 │ │ │ │ @@ -349560,15 +349555,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 36f19e │ │ │ │ ldr r0, [pc, #984] @ (36f470 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f19e │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r6, #0 │ │ │ │ orr.w r2, r2, ip, lsl #30 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ ldr.w r2, [r0, r2, lsl #2] │ │ │ │ @@ -349604,15 +349599,15 @@ │ │ │ │ ldr r3, [pc, #884] @ (36f46c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f0be │ │ │ │ ldr r0, [pc, #896] @ (36f480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36f0be │ │ │ │ subs.w r2, r1, #256 @ 0x100 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ cmp.w r2, #768 @ 0x300 │ │ │ │ sbcs.w r5, ip, #0 │ │ │ │ bcs.n 36f15a │ │ │ │ ldr.w r5, [r0, #952] @ 0x3b8 │ │ │ │ @@ -349651,15 +349646,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 36f19e │ │ │ │ ldr r0, [pc, #768] @ (36f484 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f19e │ │ │ │ ldr r3, [pc, #728] @ (36f46c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 36f2ca │ │ │ │ @@ -349678,15 +349673,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.n 36f19e │ │ │ │ ldr r0, [pc, #708] @ (36f488 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f19e │ │ │ │ ldr.w r2, [r0, #1020] @ 0x3fc │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ mla r3, r0, r3, r2 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -349771,22 +349766,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 36f19e │ │ │ │ ldr r0, [pc, #464] @ (36f48c ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f19e │ │ │ │ ldr r0, [pc, #452] @ (36f490 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f19e │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ bhi.w 36f1b8 │ │ │ │ add r2, pc, #8 @ (adr r2, 36f2ec ) │ │ │ │ ldr.w r5, [r2, r1, lsl #2] │ │ │ │ add r2, r5 │ │ │ │ @@ -349916,71 +349911,71 @@ │ │ │ │ mov r5, r2 │ │ │ │ b.n 36f0b6 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q0, q2, q2 │ │ │ │ + mrc 0, 3, r0, cr12, cr4, {2} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r1, [pc, #752] @ (36f770 ) │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 7, r0, cr0, cr4, {2} │ │ │ │ mrc 0, 1, r0, cr8, cr4, {2} │ │ │ │ - ldcl 0, cr0, [r8, #336]! @ 0x150 │ │ │ │ - stc 0, cr0, [r0, #-336] @ 0xfffffeb0 │ │ │ │ - ldcl 0, cr0, [r0], #336 @ 0x150 │ │ │ │ + ldc 0, cr0, [r0, #336] @ 0x150 │ │ │ │ + ldcl 0, cr0, [r0, #-336] @ 0xfffffeb0 │ │ │ │ + mrrc 0, 5, r0, r8, cr4 │ │ │ │ + mcrr 0, 5, r0, r8, cr4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 36f4f8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #80] @ (36f4fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (36f500 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #68] @ (36f504 ) │ │ │ │ ldr r1, [pc, #68] @ (36f508 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #60] @ (36f50c ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #52] @ (36f510 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r5, [pc, #992] @ (36f8e0 ) │ │ │ │ + ldr r5, [pc, #320] @ (36f640 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -350001,20 +349996,20 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r1, #1102] @ 0x44e │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r3, #1076] @ 0x434 │ │ │ │ mov r4, r3 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #160] @ (36f610 ) │ │ │ │ @@ -350040,15 +350035,15 @@ │ │ │ │ movcs r5, #16 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r8, [r1] │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 88fb0c │ │ │ │ + bl 88fa54 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 36f5d0 │ │ │ │ add r4, r5 │ │ │ │ cmp r7, r4 │ │ │ │ bhi.n 36f592 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350066,15 +350061,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f5bc │ │ │ │ ldr r0, [pc, #56] @ (36f620 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36f5bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36f5c2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -350087,30 +350082,30 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, r4, lsr #1 │ │ │ │ + ldrd r0, r0, [r8, #-336]! @ 0x150 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ (36f700 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #204] @ (36f704 ) │ │ │ │ mov.w r3, #278 @ 0x116 │ │ │ │ ldr r1, [pc, #200] @ (36f708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #1052] @ 0x41c │ │ │ │ ldrb.w r2, [r0, #958] @ 0x3be │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r3, [r0, #1080] @ 0x438 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r3, [r0, #1084] @ 0x43c │ │ │ │ @@ -350164,19 +350159,19 @@ │ │ │ │ cbz r2, 36f6f2 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #1102 @ 0x44e │ │ │ │ blx 28aa14 │ │ │ │ ldr.w r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a374 │ │ │ │ - ldrb r2, [r7, r6] │ │ │ │ + b.w 88a2bc │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strd r0, r0, [r8, #336]! @ 0x150 │ │ │ │ - ldrd r0, r0, [r4, #336]! @ 0x150 │ │ │ │ + strd r0, r0, [r0, #-336] @ 0x150 │ │ │ │ + strd r0, r0, [ip, #-336] @ 0x150 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #220] @ (36f800 ) │ │ │ │ @@ -350243,41 +350238,42 @@ │ │ │ │ bne.n 36f72c │ │ │ │ ldr r3, [pc, #56] @ (36f804 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 36f7e0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 36f72c │ │ │ │ ldr r3, [pc, #36] @ (36f808 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f7d2 │ │ │ │ ldr r3, [pc, #32] @ (36f80c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f7d2 │ │ │ │ ldr r0, [pc, #24] @ (36f810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 36f7d2 │ │ │ │ str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [sl, #336] @ 0x150 │ │ │ │ + b.n 36f758 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w fp, [pc, #744] @ 36fb10 │ │ │ │ ldr.w r8, [pc, #744] @ 36fb14 │ │ │ │ @@ -350294,23 +350290,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #278 @ 0x116 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w sl, r8, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #656] @ 36fb08 │ │ │ │ ldr r2, [pc, #684] @ (36fb28 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #684] @ (36fb2c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -350322,15 +350318,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ ldr.w r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36fadc │ │ │ │ bl 52bdb4 │ │ │ │ cmp r6, r0 │ │ │ │ @@ -350353,15 +350349,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ ldrb.w r3, [r4, #956] @ 0x3bc │ │ │ │ str.w r6, [r4, #1076] @ 0x434 │ │ │ │ ldrb.w r6, [r4, #958] @ 0x3be │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ subs r6, #0 │ │ │ │ mov.w r1, r1, lsl #12 │ │ │ │ @@ -350414,15 +350410,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1598 @ 0x63e │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350479,15 +350475,15 @@ │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ add r8, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add.w r1, r1, r6, lsl #2 │ │ │ │ adds r6, #1 │ │ │ │ bl 3365ac │ │ │ │ ldrb.w r3, [r4, #957] @ 0x3bd │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 36fa48 │ │ │ │ @@ -350509,15 +350505,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350534,62 +350530,62 @@ │ │ │ │ ldr r2, [pc, #128] @ (36fb60 ) │ │ │ │ add.w r3, r8, #72 @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36fb00 │ │ │ │ + b.n 36f9b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - b.n 36fb0c │ │ │ │ + b.n 36f9bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb.w r0, [r0, #83] @ 0x53 │ │ │ │ - ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ + @ instruction: 0xf7d80053 │ │ │ │ + @ instruction: 0xf7ec0053 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xf2b00054 │ │ │ │ + addw r0, r8, #84 @ 0x54 │ │ │ │ adds r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 36f93c │ │ │ │ + b.n 36f7ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f884 │ │ │ │ + b.n 36f734 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf6820053 │ │ │ │ - @ instruction: 0xf6960053 │ │ │ │ + rsbs r0, sl, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf5ee0053 │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ - ldr r6, [r4, r5] │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 36f788 │ │ │ │ + b.n 36f638 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f680 │ │ │ │ + b.n 36f530 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f668 │ │ │ │ + b.n 36f518 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ ldrb.w r3, [r4, #962] @ 0x3c2 │ │ │ │ ldrb.w r1, [r4, #963] @ 0x3c3 │ │ │ │ ldrb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ subs r3, #1 │ │ │ │ @@ -350814,15 +350810,15 @@ │ │ │ │ cbz r3, 36fe34 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r4, #1032] @ 0x408 │ │ │ │ mov r9, r3 │ │ │ │ b.n 36fdf2 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ adds r6, #1 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ cmp r6, sl │ │ │ │ beq.n 36fe34 │ │ │ │ ldrb.w r3, [r9, r1] │ │ │ │ adds r0, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.n 36fde4 │ │ │ │ movs r3, #1 │ │ │ │ @@ -350841,15 +350837,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (36fec4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36fd56 │ │ │ │ ldr r0, [pc, #156] @ (36fec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 36fd56 │ │ │ │ ldr.w r6, [r4, #1052] @ 0x41c │ │ │ │ cbz r6, 36fe72 │ │ │ │ sub.w ip, r7, #255 @ 0xff │ │ │ │ ldr.w r3, [r4, #1048] @ 0x418 │ │ │ │ clz ip, ip │ │ │ │ movs r2, #0 │ │ │ │ @@ -350903,15 +350899,15 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37041c │ │ │ │ + b.n 3702cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #228] @ (36ffb4 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 36fefc │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ @@ -350975,54 +350971,54 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36ff18 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (36ffc4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 36ff18 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 36ff90 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r0, [pc, #52] @ (36ffc8 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36ff80 │ │ │ │ ldr r0, [pc, #36] @ (36ffc0 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36ff80 │ │ │ │ ldr r0, [pc, #36] @ (36ffcc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 36ff80 │ │ │ │ ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (3701e0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3702c8 │ │ │ │ + b.n 370178 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3702a8 │ │ │ │ + b.n 370158 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #240] @ (3700c4 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 37000a │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ @@ -351089,55 +351085,55 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370026 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #88] @ (3700d4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 370026 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 37009e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r0, [pc, #56] @ (3700d8 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37008e │ │ │ │ ldr r0, [pc, #36] @ (3700d0 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37008e │ │ │ │ ldr r0, [pc, #40] @ (3700dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37008e │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #30] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (3702f0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3701bc │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37019c │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #396] @ (37027c ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -351206,15 +351202,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370256 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ str r2, [r1, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351247,15 +351243,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370192 │ │ │ │ ldr r0, [pc, #152] @ (37028c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 370192 │ │ │ │ ldr r2, [pc, #140] @ (370290 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351266,15 +351262,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370160 │ │ │ │ ldr r0, [pc, #124] @ (370294 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 370160 │ │ │ │ ldr r2, [pc, #100] @ (370290 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37011a │ │ │ │ @@ -351284,15 +351280,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37011a │ │ │ │ ldr r0, [pc, #84] @ (370298 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 37011a │ │ │ │ ldr r3, [pc, #44] @ (370284 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370192 │ │ │ │ @@ -351300,36 +351296,36 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 370192 │ │ │ │ ldr r0, [pc, #48] @ (37029c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 370192 │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #20] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 30 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (3704b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + udf #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #166 @ 0xa6 │ │ │ │ + ble.n 37029c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #412] @ (370450 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ @@ -351426,15 +351422,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37042e │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #164] @ (370458 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37031c │ │ │ │ ldr r3, [pc, #160] @ (37045c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351444,15 +351440,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (370460 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 37031c │ │ │ │ ldr r3, [pc, #120] @ (370458 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37034a │ │ │ │ @@ -351464,15 +351460,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (370464 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 37034a │ │ │ │ ldr r3, [pc, #88] @ (370468 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37036e │ │ │ │ @@ -351481,51 +351477,51 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37036e │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (37046c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37036e │ │ │ │ ldr r2, [pc, #64] @ (370470 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3703a0 │ │ │ │ ldr r2, [pc, #32] @ (37045c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3703a0 │ │ │ │ ldr r0, [pc, #48] @ (370474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 3703a0 │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 37053c │ │ │ │ + bgt.n 3703ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3704f4 │ │ │ │ + bgt.n 3703a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (37068c ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 370404 │ │ │ │ + bgt.n 3704b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 370418 │ │ │ │ + bgt.n 3704c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ (370630 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ @@ -351627,15 +351623,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37060e │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #164] @ (370638 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3704e8 │ │ │ │ ldr r3, [pc, #160] @ (37063c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351645,15 +351641,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (370640 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 3704e8 │ │ │ │ ldr r3, [pc, #120] @ (370638 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37052a │ │ │ │ @@ -351665,15 +351661,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (370644 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 37052a │ │ │ │ ldr r3, [pc, #88] @ (370648 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37054e │ │ │ │ @@ -351682,51 +351678,51 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37054e │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (37064c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37054e │ │ │ │ ldr r2, [pc, #64] @ (370650 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370580 │ │ │ │ ldr r2, [pc, #32] @ (37063c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370580 │ │ │ │ ldr r0, [pc, #48] @ (370654 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 370580 │ │ │ │ nop │ │ │ │ strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3705d4 │ │ │ │ + blt.n 370684 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 37058c │ │ │ │ + bge.n 37063c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (37086c ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 370624 │ │ │ │ + bge.n 3706d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 370638 │ │ │ │ + bge.n 3706e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #404] @ (370800 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -351798,15 +351794,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3706be │ │ │ │ ldr r0, [pc, #260] @ (370810 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #252] @ (370814 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3707b6 │ │ │ │ ldr r3, [pc, #232] @ (37080c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -351818,15 +351814,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w ip, r5, r3, lsl #2 │ │ │ │ ldr r0, [pc, #220] @ (370818 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldrb.w ip, [ip, #20] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 37068e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbz r3, 370776 │ │ │ │ ldr r3, [pc, #192] @ (37081c ) │ │ │ │ @@ -351838,15 +351834,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 370776 │ │ │ │ ldr r0, [pc, #180] @ (370820 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ beq.n 3706be │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ @@ -351861,15 +351857,15 @@ │ │ │ │ bne.n 3706be │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cbnz r2, 3707e0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ cmp r2, #2 │ │ │ │ bne.w 37068e │ │ │ │ b.n 370758 │ │ │ │ ldr r3, [pc, #100] @ (370824 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351877,56 +351873,56 @@ │ │ │ │ ldr r3, [pc, #64] @ (37080c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3706ae │ │ │ │ ldr r0, [pc, #80] @ (370828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3706ae │ │ │ │ ldr r2, [pc, #72] @ (37082c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3707a6 │ │ │ │ ldr r2, [pc, #32] @ (37080c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3707a6 │ │ │ │ ldr r0, [pc, #56] @ (370830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 3707a6 │ │ │ │ strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 370840 │ │ │ │ + bge.n 3708f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 370910 │ │ │ │ + bls.n 3707c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370a40 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 370724 │ │ │ │ + bhi.n 3707d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 370874 │ │ │ │ + bls.n 370924 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 370870 │ │ │ │ + bhi.n 370920 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (370a34 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -352012,15 +352008,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (370a40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37098a │ │ │ │ ldr r0, [pc, #288] @ (370a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37098a │ │ │ │ ldr r3, [pc, #264] @ (370a38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3709c4 │ │ │ │ @@ -352049,25 +352045,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (370a40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37098a │ │ │ │ ldr r0, [pc, #204] @ (370a48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37098a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370a14 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r2, [pc, #176] @ (370a4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370892 │ │ │ │ ldr r2, [pc, #152] @ (370a40 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352075,15 +352071,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 370892 │ │ │ │ ldr r0, [pc, #156] @ (370a50 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370892 │ │ │ │ ldr r2, [pc, #132] @ (370a4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370936 │ │ │ │ @@ -352093,15 +352089,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370936 │ │ │ │ ldr r0, [pc, #120] @ (370a54 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370936 │ │ │ │ ldr r2, [pc, #96] @ (370a4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3708da │ │ │ │ @@ -352111,53 +352107,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3708da │ │ │ │ ldr r0, [pc, #84] @ (370a58 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3708da │ │ │ │ ldr r3, [pc, #36] @ (370a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37098a │ │ │ │ ldr r3, [pc, #32] @ (370a40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37098a │ │ │ │ ldr r0, [pc, #48] @ (370a5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37098a │ │ │ │ strh r2, [r3, #26] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 370a2c │ │ │ │ + bvc.n 370adc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 370980 │ │ │ │ + bvs.n 370a30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370c70 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 370ac0 │ │ │ │ + bvs.n 370970 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 370a78 │ │ │ │ + bvs.n 370b28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 370a28 │ │ │ │ + bvs.n 370ad8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 370a34 │ │ │ │ + bvs.n 370ae4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (370c60 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -352243,15 +352239,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (370c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370bb6 │ │ │ │ ldr r0, [pc, #288] @ (370c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370bb6 │ │ │ │ ldr r3, [pc, #264] @ (370c64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370bf0 │ │ │ │ @@ -352280,25 +352276,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (370c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 370bb6 │ │ │ │ ldr r0, [pc, #204] @ (370c74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370bb6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370c40 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r2, [pc, #176] @ (370c78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370abe │ │ │ │ ldr r2, [pc, #152] @ (370c6c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352306,15 +352302,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 370abe │ │ │ │ ldr r0, [pc, #156] @ (370c7c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370abe │ │ │ │ ldr r2, [pc, #132] @ (370c78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370b62 │ │ │ │ @@ -352324,15 +352320,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370b62 │ │ │ │ ldr r0, [pc, #120] @ (370c80 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370b62 │ │ │ │ ldr r2, [pc, #96] @ (370c78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370b06 │ │ │ │ @@ -352342,53 +352338,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 370b06 │ │ │ │ ldr r0, [pc, #84] @ (370c84 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370b06 │ │ │ │ ldr r3, [pc, #36] @ (370c68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370bb6 │ │ │ │ ldr r3, [pc, #32] @ (370c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370bb6 │ │ │ │ ldr r0, [pc, #48] @ (370c88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370bb6 │ │ │ │ strh r6, [r5, #8] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 370c00 │ │ │ │ + bpl.n 370cb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 370d54 │ │ │ │ + bmi.n 370c04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370e9c ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 370c94 │ │ │ │ + bmi.n 370d44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 370c4c │ │ │ │ + bmi.n 370cfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 370bfc │ │ │ │ + bmi.n 370cac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 370c08 │ │ │ │ + bmi.n 370cb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #924] @ (371038 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -352447,15 +352443,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 370d4c │ │ │ │ ldr r0, [pc, #776] @ (371048 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 370d16 │ │ │ │ @@ -352472,15 +352468,15 @@ │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 37100e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 370fbe │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ @@ -352508,15 +352504,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 370d80 │ │ │ │ ldr r0, [pc, #624] @ (371050 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d80 │ │ │ │ ldr r0, [pc, #612] @ (371054 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -352526,15 +352522,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 370f1a │ │ │ │ ldr r0, [pc, #592] @ (371058 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 370d26 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ movs.w r0, ip, lsr #3 │ │ │ │ @@ -352551,15 +352547,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370e54 │ │ │ │ ldr r0, [pc, #532] @ (37105c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.w 370d16 │ │ │ │ @@ -352585,15 +352581,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 370d80 │ │ │ │ ldr r0, [pc, #440] @ (371060 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d80 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370f98 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -352624,15 +352620,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 370d80 │ │ │ │ ldr r0, [pc, #344] @ (371064 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d80 │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 370d2a │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -352670,15 +352666,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 370d80 │ │ │ │ ldr r0, [pc, #220] @ (371068 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d80 │ │ │ │ ldr r2, [pc, #164] @ (371040 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352689,15 +352685,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370eba │ │ │ │ ldr r0, [pc, #188] @ (37106c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370eba │ │ │ │ ldr r2, [pc, #128] @ (371040 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370d98 │ │ │ │ @@ -352707,15 +352703,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 370d98 │ │ │ │ ldr r0, [pc, #152] @ (371070 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370d98 │ │ │ │ ldr r2, [pc, #84] @ (371040 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370f38 │ │ │ │ @@ -352725,15 +352721,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370f38 │ │ │ │ ldr r0, [pc, #116] @ (371074 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370f38 │ │ │ │ ldr r1, [pc, #60] @ (37104c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370d80 │ │ │ │ @@ -352741,52 +352737,52 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 370d80 │ │ │ │ ldr r0, [pc, #80] @ (371078 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d80 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (371264 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 370fa4 │ │ │ │ + bcc.n 371054 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3710b8 │ │ │ │ + bcs.n 370f68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3710dc │ │ │ │ + bcc.n 370f8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 370fa8 │ │ │ │ + bne.n 371058 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 37113c │ │ │ │ + bne.n 370fec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 371074 │ │ │ │ + bne.n 371124 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 370f7c │ │ │ │ + beq.n 37102c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 3710e8 │ │ │ │ + beq.n 370f98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 371098 │ │ │ │ + beq.n 371148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 371050 │ │ │ │ + beq.n 371100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 371050 │ │ │ │ + beq.n 371100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #504] @ (371284 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -352839,15 +352835,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37125c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #364] @ (371288 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371230 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ ldrb.w r0, [r1, #40] @ 0x28 │ │ │ │ @@ -352877,15 +352873,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37110a │ │ │ │ ldr r0, [pc, #292] @ (371294 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37110a │ │ │ │ ldr r3, [pc, #264] @ (371288 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352918,15 +352914,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37110a │ │ │ │ ldr r0, [pc, #200] @ (371298 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37110a │ │ │ │ ldr r2, [pc, #188] @ (37129c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352937,15 +352933,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3710d6 │ │ │ │ ldr r0, [pc, #168] @ (3712a0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3710d6 │ │ │ │ ldr r2, [pc, #144] @ (37129c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 371186 │ │ │ │ @@ -352955,15 +352951,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 371186 │ │ │ │ ldr r0, [pc, #132] @ (3712a4 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 371186 │ │ │ │ ldr r2, [pc, #104] @ (37129c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 371126 │ │ │ │ @@ -352973,15 +352969,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371126 │ │ │ │ ldr r0, [pc, #92] @ (3712a8 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 371126 │ │ │ │ ldr r3, [pc, #44] @ (37128c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37110a │ │ │ │ @@ -352989,39 +352985,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37110a │ │ │ │ ldr r0, [pc, #52] @ (3712ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37110a │ │ │ │ ldrb r4, [r2, #12] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (3714c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #640] @ (371540 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353087,15 +353083,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371382 │ │ │ │ ldr r0, [pc, #480] @ (371550 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ strb.w r3, [r1, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353124,15 +353120,15 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371518 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #352] @ (371544 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3714f0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldrb.w r2, [r1, #40] @ 0x28 │ │ │ │ @@ -353162,15 +353158,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3713d2 │ │ │ │ ldr r0, [pc, #288] @ (371558 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713d2 │ │ │ │ ldr r3, [pc, #252] @ (371544 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353203,15 +353199,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3713d2 │ │ │ │ ldr r0, [pc, #196] @ (37155c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713d2 │ │ │ │ ldr r3, [pc, #184] @ (371560 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353221,15 +353217,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37139e │ │ │ │ ldr r0, [pc, #164] @ (371564 ) │ │ │ │ movs r2, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37139e │ │ │ │ ldr r3, [pc, #144] @ (371560 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37144e │ │ │ │ @@ -353238,15 +353234,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37144e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [pc, #128] @ (371568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37144e │ │ │ │ ldr r3, [pc, #108] @ (371560 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3713ee │ │ │ │ @@ -353255,15 +353251,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3713ee │ │ │ │ ldr r0, [pc, #96] @ (37156c ) │ │ │ │ movs r2, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3713ee │ │ │ │ ldr r2, [pc, #56] @ (371554 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3713d2 │ │ │ │ @@ -353271,43 +353267,43 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3713d2 │ │ │ │ ldr r0, [pc, #60] @ (371570 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713d2 │ │ │ │ ldrb r4, [r3, #3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371784 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #652] @ (371810 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353371,27 +353367,27 @@ │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3717e8 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r6, [r1, #1084] @ 0x43c │ │ │ │ orr.w ip, r6, r2 │ │ │ │ str.w ip, [r1, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37176c │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r1, [r1, #924] @ 0x39c │ │ │ │ ldr.w r0, [r1, r4, lsl #2] │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3715c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3717be │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ @@ -353420,15 +353416,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 371622 │ │ │ │ ldr r0, [pc, #372] @ (371820 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371622 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 371798 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ @@ -353458,15 +353454,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.n 371622 │ │ │ │ ldr r0, [pc, #284] @ (371824 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371622 │ │ │ │ ldr r1, [pc, #272] @ (371828 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -353476,15 +353472,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3715cc │ │ │ │ ldr r0, [pc, #252] @ (37182c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3715cc │ │ │ │ ldr r2, [pc, #236] @ (371830 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3715ee │ │ │ │ @@ -353494,15 +353490,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3715ee │ │ │ │ ldr r0, [pc, #216] @ (371834 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3715ee │ │ │ │ ldr r1, [pc, #200] @ (371838 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371644 │ │ │ │ @@ -353511,15 +353507,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 371644 │ │ │ │ ldr r0, [pc, #180] @ (37183c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 371644 │ │ │ │ ldr r2, [pc, #148] @ (371830 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3716be │ │ │ │ @@ -353529,15 +353525,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3716be │ │ │ │ ldr r0, [pc, #144] @ (371840 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3716be │ │ │ │ ldr r2, [pc, #112] @ (371830 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 371664 │ │ │ │ @@ -353547,15 +353543,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 371664 │ │ │ │ ldr r0, [pc, #108] @ (371844 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 371664 │ │ │ │ ldr r1, [pc, #44] @ (371818 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371622 │ │ │ │ @@ -353563,47 +353559,47 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 371622 │ │ │ │ ldr r0, [pc, #68] @ (371848 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371622 │ │ │ │ strb r2, [r3, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371a54 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r0!, {r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #792] @ (371b74 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353687,15 +353683,15 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 371b4c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ mov.w ip, #2 │ │ │ │ add r0, r2 │ │ │ │ strb.w r1, [r3, #37] @ 0x25 │ │ │ │ strb.w ip, [r3, #39] @ 0x27 │ │ │ │ ldrb.w r2, [r0, #1102] @ 0x44e │ │ │ │ cbz r2, 371984 │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ @@ -353760,15 +353756,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 371936 │ │ │ │ ldr r0, [pc, #396] @ (371b84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371936 │ │ │ │ ldr r2, [pc, #368] @ (371b78 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -353802,15 +353798,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 371936 │ │ │ │ ldr r0, [pc, #292] @ (371b88 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371936 │ │ │ │ movs r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ b.n 37194a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -353825,15 +353821,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 371936 │ │ │ │ ldr r0, [pc, #240] @ (371b8c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371936 │ │ │ │ ldr r2, [pc, #228] @ (371b90 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353844,15 +353840,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371902 │ │ │ │ ldr r0, [pc, #208] @ (371b94 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 371902 │ │ │ │ ldr r2, [pc, #188] @ (371b90 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 371a12 │ │ │ │ @@ -353862,15 +353858,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 371a12 │ │ │ │ ldr r0, [pc, #176] @ (371b98 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 371a12 │ │ │ │ ldr r2, [pc, #148] @ (371b90 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3718b6 │ │ │ │ @@ -353880,15 +353876,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3718b6 │ │ │ │ ldr r0, [pc, #136] @ (371b9c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3718b6 │ │ │ │ ldr r2, [pc, #108] @ (371b90 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3719b0 │ │ │ │ @@ -353898,15 +353894,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3719b0 │ │ │ │ ldr r0, [pc, #100] @ (371ba0 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3719b0 │ │ │ │ ldr r1, [pc, #44] @ (371b7c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371936 │ │ │ │ @@ -353914,43 +353910,43 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 371936 │ │ │ │ ldr r0, [pc, #60] @ (371ba4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 371936 │ │ │ │ strb r2, [r0, #13] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371db4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r5!, {r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ ldr.w r4, [pc, #1888] @ 37231c │ │ │ │ @@ -354167,15 +354163,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 37203e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3722dc │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 37203e │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ cmp r7, r3 │ │ │ │ it hi │ │ │ │ @@ -354223,15 +354219,15 @@ │ │ │ │ bhi.w 371d4c │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 371f4c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ add r0, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [sp, #92] @ 0x5c │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb r2, [r3, r1] │ │ │ │ @@ -354242,15 +354238,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ mov sl, r2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp │ │ │ │ add.w fp, fp, #1 │ │ │ │ add r0, r3 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [r8, #1]! │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb.w sl, [r3, r1] │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ @@ -354287,15 +354283,15 @@ │ │ │ │ ble.w 372150 │ │ │ │ mov r5, r1 │ │ │ │ add.w r7, sp, #91 @ 0x5b │ │ │ │ mov r8, r3 │ │ │ │ b.n 371fbe │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ adds r5, #1 │ │ │ │ cmp sl, r5 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ beq.w 37214a │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -354409,15 +354405,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (37233c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 37213e │ │ │ │ ldr r0, [pc, #596] @ (372340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 37213e │ │ │ │ ldr r3, [r5, #32] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ bcc.w 371d12 │ │ │ │ @@ -354441,23 +354437,23 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 371d12 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3722b6 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 371d12 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, sl │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ str.w r1, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ sub.w fp, r2, r3 │ │ │ │ add.w r3, fp, r8 │ │ │ │ str.w r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 371fd4 │ │ │ │ @@ -354512,15 +354508,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37209c │ │ │ │ ldr r0, [pc, #352] @ (372350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37209c │ │ │ │ ldr r3, [pc, #340] @ (372354 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354532,31 +354528,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37209c │ │ │ │ ldr r0, [pc, #316] @ (372358 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37209c │ │ │ │ ldr r0, [pc, #304] @ (37235c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37218c │ │ │ │ b.n 372030 │ │ │ │ ldr r0, [pc, #288] @ (372360 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3721c0 │ │ │ │ b.n 371ece │ │ │ │ ldr r3, [pc, #252] @ (372354 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354568,15 +354564,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372110 │ │ │ │ ldr r0, [pc, #244] @ (372364 ) │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldrb.w r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.w 372118 │ │ │ │ b.n 371d12 │ │ │ │ @@ -354590,30 +354586,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 371e0e │ │ │ │ ldr r0, [pc, #192] @ (372368 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 371e0e │ │ │ │ ldr r2, [pc, #128] @ (372338 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37213e │ │ │ │ ldr r2, [pc, #116] @ (37233c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 37213e │ │ │ │ ldr r0, [pc, #152] @ (37236c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 37213e │ │ │ │ ldr r2, [pc, #88] @ (372338 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354621,15 +354617,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37233c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371e46 │ │ │ │ ldr r0, [pc, #120] @ (372370 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 371e46 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (372374 ) │ │ │ │ mov.w r2, #1120 @ 0x460 │ │ │ │ ldr r1, [pc, #104] @ (372378 ) │ │ │ │ ldr r0, [pc, #108] @ (37237c ) │ │ │ │ @@ -354652,48 +354648,48 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - movs r0, r0 │ │ │ │ + ittt hi │ │ │ │ + lslhi r4, r2, #1 │ │ │ │ + strhi r0, [r5, #12] │ │ │ │ + movhi r0, r0 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372578 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0042 │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0042 │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x001c │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itet │ │ │ │ - lsl r4, r2, #1 │ │ │ │ - stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itee mi │ │ │ │ + lslmi r4, r2, #1 │ │ │ │ + stmdbpl sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movpl.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r5, [pc, #1508] @ 372978 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r4, [pc, #1508] @ 37297c │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ @@ -354766,15 +354762,15 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3727c4 │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w ip, [r6, #957] @ 0x3bd │ │ │ │ ldr.w r1, [r6, #1080] @ 0x438 │ │ │ │ ldr.w r0, [r6, #1084] @ 0x43c │ │ │ │ cmp ip, r4 │ │ │ │ bgt.n 37244a │ │ │ │ ldr.w r3, [r6, #1088] @ 0x440 │ │ │ │ ands r1, r5 │ │ │ │ @@ -354798,15 +354794,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.w 372880 │ │ │ │ ldr.w r0, [pc, #1232] @ 372994 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ str.w r5, [r6, #1080] @ 0x438 │ │ │ │ b.n 3723f0 │ │ │ │ str.w r5, [r6, #1092] @ 0x444 │ │ │ │ b.n 3723f0 │ │ │ │ ands.w r3, r5, #3 │ │ │ │ beq.n 37255c │ │ │ │ ldr.w r3, [pc, #1188] @ 37298c │ │ │ │ @@ -354826,15 +354822,15 @@ │ │ │ │ ldr.w r0, [pc, #1160] @ 37299c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #3332 @ 0xd04 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [pc, #1140] @ 3729a0 │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3723c4 │ │ │ │ ldr.w r2, [pc, #1104] @ 37298c │ │ │ │ ldr.w r7, [r8, r2] │ │ │ │ @@ -354842,15 +354838,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3723c4 │ │ │ │ ldr.w r0, [pc, #1112] @ 3729a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3723c4 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #1100] @ 0x44c │ │ │ │ ldr.w r2, [r6, #1096] @ 0x448 │ │ │ │ lsrs r1, r4, #24 │ │ │ │ @@ -354980,30 +354976,30 @@ │ │ │ │ ldr r3, [pc, #708] @ (37298c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 372608 │ │ │ │ ldr r0, [pc, #740] @ (3729b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 372608 │ │ │ │ ldr r3, [pc, #736] @ (3729bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37259a │ │ │ │ ldr r3, [pc, #672] @ (37298c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37259a │ │ │ │ ldr r0, [pc, #712] @ (3729c0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ b.n 37259a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372790 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -355018,15 +355014,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 372664 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3727f6 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 372664 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37283a │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ @@ -355041,15 +355037,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 372632 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 37292a │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 372632 │ │ │ │ ldr r3, [pc, #560] @ (3729c4 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37270e │ │ │ │ @@ -355057,15 +355053,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37270e │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 372716 │ │ │ │ b.n 372664 │ │ │ │ @@ -355078,15 +355074,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 372462 │ │ │ │ ldr r0, [pc, #488] @ (3729cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 372462 │ │ │ │ ldr r7, [pc, #480] @ (3729d0 ) │ │ │ │ add r7, pc │ │ │ │ add.w r7, r7, #328 @ 0x148 │ │ │ │ b.n 372682 │ │ │ │ ldr r2, [pc, #476] @ (3729d4 ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -355097,28 +355093,28 @@ │ │ │ │ ldr r2, [pc, #392] @ (37298c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 372738 │ │ │ │ ldr r0, [pc, #456] @ (3729d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 372738 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 372952 │ │ │ │ ldr r3, [pc, #360] @ (37298c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #21 │ │ │ │ bpl.w 3726aa │ │ │ │ ldr r0, [pc, #424] @ (3729dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3726aa │ │ │ │ ldr r2, [pc, #392] @ (3729c4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37274c │ │ │ │ @@ -355126,15 +355122,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 37274c │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ ldrb.w r2, [r8, #1008] @ 0x3f0 │ │ │ │ cmp r2, #15 │ │ │ │ bne.w 372758 │ │ │ │ b.n 372632 │ │ │ │ @@ -355168,24 +355164,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldrb.w r1, [r2, #1101] @ 0x44d │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 3726b4 │ │ │ │ cbnz r3, 372906 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 3726b4 │ │ │ │ ldr r0, [pc, #256] @ (3729e4 ) │ │ │ │ movs r7, #1 │ │ │ │ movt r7, #16384 @ 0x4000 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orrs r3, r7 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ ldr.w r3, [r9] │ │ │ │ bne.n 3728b0 │ │ │ │ @@ -355198,15 +355194,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (37298c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3728d0 │ │ │ │ ldr r0, [pc, #200] @ (3729e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ b.n 3728d0 │ │ │ │ ldr r1, [pc, #168] @ (3729d4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -355214,30 +355210,30 @@ │ │ │ │ ldr r1, [pc, #80] @ (37298c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 372784 │ │ │ │ ldr r0, [pc, #164] @ (3729ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r8, #1012] @ 0x3f4 │ │ │ │ b.n 372784 │ │ │ │ ldr r3, [pc, #156] @ (3729f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372822 │ │ │ │ ldr r3, [pc, #40] @ (37298c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 372828 │ │ │ │ ldr r0, [pc, #132] @ (3729f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 372828 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -355245,63 +355241,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - it │ │ │ │ - lsl r4, r2, #1 │ │ │ │ + sevl │ │ │ │ + lsls r4, r2, #1 │ │ │ │ str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ite vs │ │ │ │ - lslvs r4, r2, #1 │ │ │ │ - subvc r0, r2, #3 │ │ │ │ + bkpt 0x00c4 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0022 │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r6, r4 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + rev r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r1, [pc, #176] @ (372a68 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372be8 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 372a40 │ │ │ │ + cbnz r0, 372a16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3729dc │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 372a38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb75c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb74c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0008 │ │ │ │ + cbnz r0, 372a30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #524] @ (372c18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355383,15 +355379,15 @@ │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 372a82 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 372b76 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 372a82 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 372b9a │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ @@ -355406,15 +355402,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 372a4c │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 372bf4 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 372a4c │ │ │ │ ldr r2, [pc, #232] @ (372c28 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 372ab8 │ │ │ │ @@ -355422,15 +355418,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372ab8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, fp │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [fp, #28] │ │ │ │ ldrb.w r0, [fp, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [fp, #28] │ │ │ │ cmp r0, #15 │ │ │ │ bne.n 372ac4 │ │ │ │ b.n 372a82 │ │ │ │ @@ -355443,15 +355439,15 @@ │ │ │ │ ldr r0, [pc, #168] @ (372c2c ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.n 372aea │ │ │ │ ldr r0, [pc, #164] @ (372c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [fp, #44] @ 0x2c │ │ │ │ b.n 372aea │ │ │ │ ldr r2, [pc, #140] @ (372c28 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355460,15 +355456,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 372afe │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ ldrb.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ cmp r1, #15 │ │ │ │ bne.n 372b0a │ │ │ │ b.n 372a4c │ │ │ │ @@ -355480,69 +355476,69 @@ │ │ │ │ ldr r2, [pc, #76] @ (372c2c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 372a22 │ │ │ │ ldr r0, [pc, #80] @ (372c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 372a22 │ │ │ │ ldr r1, [pc, #56] @ (372c30 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 372b32 │ │ │ │ ldr r1, [pc, #40] @ (372c2c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 372b32 │ │ │ │ ldr r0, [pc, #52] @ (372c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ b.n 372b32 │ │ │ │ str r4, [r2, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb61a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + setpan #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372e4c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r1, [pc, #176] @ (372cec ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (372c74 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355551,33 +355547,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (372cc4 ) │ │ │ │ ldr r1, [pc, #52] @ (372cc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - muls r4, r5 │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355619,35 +355615,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (372d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #44] @ (372d84 ) │ │ │ │ ldr r1, [pc, #48] @ (372d88 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #36] @ (372d8c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - movs r7, #30 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -355665,72 +355661,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 372eb8 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #244] @ (372ebc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #224] @ (372ec0 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #208] @ (372ec4 ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (372ec8 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 732c54 │ │ │ │ + bl 732b9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 732c54 │ │ │ │ + bl 732b9c │ │ │ │ ldr r3, [pc, #156] @ (372ecc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 372ed0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 326b10 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -355753,35 +355749,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 525308 │ │ │ │ bl 52bdb4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 372e94 │ │ │ │ - @ instruction: 0xb8be │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb82c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrb r6, [r4, r7] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xb8c2 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8c8 │ │ │ │ + @ instruction: 0xb820 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + cbnz r4, 372f56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -355857,15 +355853,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (373030 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (373034 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 373020 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -355885,21 +355881,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (373038 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 516d48 │ │ │ │ nop │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3730a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -355907,15 +355903,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (3730a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -355926,19 +355922,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #10 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb60c │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 37311c │ │ │ │ sub sp, #12 │ │ │ │ @@ -355948,15 +355944,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (373120 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (373124 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 3730f6 │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -355973,19 +355969,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (3731e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355995,44 +355991,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #156] @ (3731f4 ) │ │ │ │ ldr r1, [pc, #160] @ (3731f8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #144] @ (3731fc ) │ │ │ │ ldr r1, [pc, #144] @ (373200 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r3, [pc, #128] @ (373204 ) │ │ │ │ ldr r1, [pc, #128] @ (373208 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 3365ac │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 3365ac │ │ │ │ @@ -356053,31 +356049,31 @@ │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r6, lr} │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r2, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it vs │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - itte vc │ │ │ │ - lslvc r3, r2, #1 │ │ │ │ - pushvc {r1, r3, r4, lr} │ │ │ │ - lslvs r4, r2, #1 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + bkpt 0x00c0 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + bkpt 0x00d2 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -356089,15 +356085,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (373498 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -356120,15 +356116,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3732b4 │ │ │ │ ldr r3, [pc, #508] @ (3734a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -356165,15 +356161,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 52bee4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373476 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 37335a │ │ │ │ cbnz r4, 373380 │ │ │ │ @@ -356203,15 +356199,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37332a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (3734ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37332c │ │ │ │ ldr r3, [pc, #300] @ (3734b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37344e │ │ │ │ @@ -356249,15 +356245,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 3733ce │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373476 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37332c │ │ │ │ @@ -356269,15 +356265,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37332c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (3734ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 37332c │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3732ec │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 5219e8 │ │ │ │ @@ -356295,15 +356291,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37338c │ │ │ │ ldr r0, [pc, #84] @ (3734bc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37338c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3734c0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (3734c4 ) │ │ │ │ ldr r0, [pc, #72] @ (3734c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356331,21 +356327,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r2 │ │ │ │ + sxth r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r4, #7 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -356357,15 +356353,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (373690 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 37351e │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -356374,15 +356370,15 @@ │ │ │ │ beq.n 37354c │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356484,19 +356480,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 37365e │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r4, 3736ac │ │ │ │ + sub sp, #304 @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 3736ba │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -356579,15 +356575,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 37374a │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -356723,15 +356719,15 @@ │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 373792 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (373978 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrb r2, [r3, r6] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -356739,37 +356735,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3739d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3739d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3739d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3739dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r1, r2] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, r5] │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -356782,26 +356778,26 @@ │ │ │ │ ldr r1, [pc, #180] @ (373ab0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #160] @ (373ab4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #160] @ (373ab8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r8 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #108] @ 373aa0 │ │ │ │ ldr r2, [pc, #132] @ (373abc ) │ │ │ │ add.w r6, r5, #752 @ 0x2f0 │ │ │ │ @@ -356813,15 +356809,15 @@ │ │ │ │ ldr r2, [pc, #116] @ (373ac0 ) │ │ │ │ ldr r1, [pc, #116] @ (373ac4 ) │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #104] @ (373ac8 ) │ │ │ │ ldr r3, [pc, #108] @ (373acc ) │ │ │ │ movs r2, #14 │ │ │ │ add r1, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -356845,43 +356841,43 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r3 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb61c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6d8 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r2, [r5, r2] │ │ │ │ lsls r3, r2, #3 │ │ │ │ str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ ldr r4, [pc, #68] @ (373b28 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ add r4, pc │ │ │ │ ubfx r2, r2, #9, #3 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 373b04 │ │ │ │ @@ -356899,20 +356895,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (373b30 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ str r6, [r6, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2936] @ 0xb78 │ │ │ │ ldr r1, [pc, #424] @ (373cf0 ) │ │ │ │ subw sp, sp, #1124 @ 0x464 │ │ │ │ @@ -356948,15 +356944,15 @@ │ │ │ │ add.w r0, r4, #924 @ 0x39c │ │ │ │ str.w r5, [r4, #1100] @ 0x44c │ │ │ │ strb.w r3, [r4, #1084] @ 0x43c │ │ │ │ blx 2898ec │ │ │ │ ldr.w r1, [r4, #1104] @ 0x450 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bic.w r1, r5, r1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373cbc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ movs r1, #0 │ │ │ │ blx 28aa14 │ │ │ │ @@ -357076,29 +357072,29 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (373d50 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #1092] @ 0x444 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (373da4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357106,15 +357102,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #64] @ (373dac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r4, r0, #1344 @ 0x540 │ │ │ │ add.w r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 3270cc │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 373d82 │ │ │ │ @@ -357123,19 +357119,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r3, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 373df8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357144,27 +357140,27 @@ │ │ │ │ ldr r1, [pc, #52] @ (373e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r1, r3, r1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + b.w 72db34 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #100] @ (373e78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357175,15 +357171,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (373e80 ) │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w lr, [pc, #80] @ 373e84 │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ mov.w ip, #0 │ │ │ │ add lr, pc │ │ │ │ movs r1, #1 │ │ │ │ add.w lr, lr, #60 @ 0x3c │ │ │ │ lsl.w r2, r1, ip │ │ │ │ @@ -357201,21 +357197,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 373ef8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357224,15 +357220,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (373f00 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #1084] @ 0x43c │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r4, [r0, #1112] @ 0x458 │ │ │ │ mov.w ip, r3, lsl #2 │ │ │ │ lsls r3, r2, #4 │ │ │ │ mov.w lr, r1, lsl #2 │ │ │ │ @@ -357246,19 +357242,19 @@ │ │ │ │ bic.w r4, r4, #3 │ │ │ │ str r4, [r1, #8] │ │ │ │ strd lr, ip, [r3, #932] @ 0x3a4 │ │ │ │ strb.w r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 373b34 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #140] @ (373fa0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357270,17 +357266,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (373fa8 ) │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #124] @ (373fac ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ add r5, pc │ │ │ │ cmp r6, #0 │ │ │ │ it eq │ │ │ │ cmpeq r7, r3 │ │ │ │ beq.n 373f74 │ │ │ │ @@ -357306,27 +357302,27 @@ │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 524700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #28] @ (373fb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 373f54 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r7, pc, #856 @ (adr r7, 374300 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r7, pc, #984 @ (adr r7, 374384 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #400] @ (374140 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r7, pc, #992 @ (adr r7, 374398 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #416] @ 0x1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357351,48 +357347,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #468] @ 0x1d4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 373fe0 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [r4, #2720] @ 0xaa0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 373fec │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #1280] @ 0x500 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373ff2 │ │ │ │ ldr.w r0, [r4, #1332] @ 0x534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #1568] @ 0x620 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373ff8 │ │ │ │ ldr.w r0, [r4, #1620] @ 0x654 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373ffe │ │ │ │ ldr.w r0, [r4, #1908] @ 0x774 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #272] @ 0x110 │ │ │ │ cbz r5, 3740b8 │ │ │ │ add.w r4, r0, #280 @ 0x118 │ │ │ │ @@ -357401,15 +357397,15 @@ │ │ │ │ subs r5, #1 │ │ │ │ beq.n 3740b8 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374096 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 37409e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357563,17 +357559,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (374278 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.w 28acb0 <__printf_chk@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r5, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, pc, #848 @ (adr r6, 3745cc ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 37432c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r2, [r1, #160] @ 0xa0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #208] @ 0xd0 │ │ │ │ strh.w r1, [r3, #168] @ 0xa8 │ │ │ │ cbz r2, 3742ac │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -357954,15 +357950,15 @@ │ │ │ │ b.n 374470 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r4, [r2, #1392] @ 0x570 │ │ │ │ ldr.w r0, [r2, #1424] @ 0x590 │ │ │ │ str.w r1, [r2, #1392] @ 0x570 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldr.w r3, [r2, #1304] @ 0x518 │ │ │ │ ldr.w r1, [r2, #1388] @ 0x56c │ │ │ │ sub.w r3, r3, #2 │ │ │ │ ldr.w r2, [r2, #1396] @ 0x574 │ │ │ │ clz r3, r3 │ │ │ │ @@ -357999,15 +357995,15 @@ │ │ │ │ and.w r2, r2, #4032 @ 0xfc0 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mla r2, r2, lr, r0 │ │ │ │ ldr.w r0, [r2, #468] @ 0x1d4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ b.n 374470 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrh.w r3, [r3, #412] @ 0x19c │ │ │ │ mov r0, r3 │ │ │ │ @@ -358176,15 +358172,15 @@ │ │ │ │ ldrh.w r0, [r0, #228] @ 0xe4 │ │ │ │ b.n 374470 │ │ │ │ ldr r1, [pc, #648] @ (374c2c ) │ │ │ │ ldr r0, [pc, #652] @ (374c30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3743e8 │ │ │ │ ldr.w r1, [r0, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3743d8 │ │ │ │ sub.w r1, r2, #3008 @ 0xbc0 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ bhi.w 3743d8 │ │ │ │ @@ -358294,15 +358290,15 @@ │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldrh.w r0, [r0, #1360] @ 0x550 │ │ │ │ b.n 374470 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #1424] @ 0x590 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w r0, [r3, #1392] @ 0x570 │ │ │ │ ldrb.w lr, [r3, #1358] @ 0x54e │ │ │ │ ldrh.w r2, [r3, #1304] @ 0x518 │ │ │ │ ldrh.w ip, [r3, #1396] @ 0x574 │ │ │ │ lsls r0, r0, #3 │ │ │ │ ldrh.w r1, [r3, #1388] @ 0x56c │ │ │ │ @@ -358369,28 +358365,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ b.n 374470 │ │ │ │ ldr r1, [pc, #32] @ (374c34 ) │ │ │ │ ldr r0, [pc, #32] @ (374c38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37497e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #80] @ (374c78 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #14 │ │ │ │ + lsrs r4, r6, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #288] @ (374d70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -358779,23 +358775,23 @@ │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cbz r3, 3750d0 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 3750d0 │ │ │ │ ldr.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr.w r1, [r4, #252] @ 0xfc │ │ │ │ add r0, fp │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ str.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375156 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, fp │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ ldr.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ mul.w r2, r0, r2 │ │ │ │ @@ -359167,17 +359163,17 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 375192 │ │ │ │ movs r2, #1 │ │ │ │ mvn.w sl, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #4] │ │ │ │ b.n 3751b4 │ │ │ │ nop │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00375524 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359660,15 +359656,15 @@ │ │ │ │ ldr.w r0, [pc, #1244] @ 375fec │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ and.w r2, r5, #63 @ 0x3f │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ str.w r2, [r3, #412] @ 0x19c │ │ │ │ b.n 3756c8 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ movs r2, #0 │ │ │ │ @@ -359952,15 +359948,15 @@ │ │ │ │ b.w 3756c8 │ │ │ │ ldr r1, [pc, #288] @ (376004 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #288] @ (376008 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls.w 375a9e │ │ │ │ ldr r3, [pc, #216] @ (375fe0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -359968,15 +359964,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 375a9e │ │ │ │ ldr r1, [pc, #248] @ (37600c ) │ │ │ │ ldr r0, [pc, #252] @ (376010 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 375a9e │ │ │ │ ldr.w r2, [r3, #428] @ 0x1ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3759ce │ │ │ │ ldr.w r2, [r3, #424] @ 0x1a8 │ │ │ │ ldr.w r0, [r3, #488] @ 0x1e8 │ │ │ │ str.w r1, [r3, #428] @ 0x1ac │ │ │ │ @@ -360017,49 +360013,49 @@ │ │ │ │ b.n 3759ce │ │ │ │ ldr r1, [pc, #96] @ (376014 ) │ │ │ │ ldr r0, [pc, #100] @ (376018 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r3, [r3, #372] @ 0x174 │ │ │ │ b.n 375acc │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ bl 3740c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ b.n 375a22 │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 375fa6 │ │ │ │ - vtbl.8 d31, {d15-d17}, d30 │ │ │ │ + vtbl.8 d31, {d31- │ │ │ │ - vqshlu.s32 , q4, #31 │ │ │ │ + vsli.64 d31, d16, #63 @ 0x3f │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf62c0067 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + @ instruction: 0xf5840067 │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf58c0067 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + @ instruction: 0xf4e40067 │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037601c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360112,15 +360108,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ movs r2, #32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w ip, [r3, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 72dd48 │ │ │ │ + bl 72dc90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ add.w r5, r6, r5, lsl #2 │ │ │ │ subs r6, #4 │ │ │ │ @@ -360174,15 +360170,15 @@ │ │ │ │ movw r3, #511 @ 0x1ff │ │ │ │ str.w r3, [r4, #228] @ 0xe4 │ │ │ │ ldr r0, [pc, #116] @ (3761e0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r5, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72dd78 │ │ │ │ + bl 72dcc0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #8 │ │ │ │ bl 3ca91c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 375524 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360215,15 +360211,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr7, cr15, {7} │ │ │ │ @ instruction: 0xeb97ffff │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ b.n 37651a │ │ │ │ - vqrshrun.s64 d24, q14, #1 │ │ │ │ + vqshl.u64 q12, q2, #63 @ 0x3f │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #106 @ 0x6a │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 003761ec : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add.w r0, r0, #9472 @ 0x2500 │ │ │ │ @@ -360359,26 +360355,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r6, #31 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds r2, r0, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 88a65c │ │ │ │ + bl 88a5a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360598,29 +360594,29 @@ │ │ │ │ bic.w r7, r7, r1 │ │ │ │ strd r7, r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 3765c0 │ │ │ │ cbz r2, 3765b2 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ adds r6, r2, #1 │ │ │ │ adc.w r4, r3, #0 │ │ │ │ cmp r6, #3 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 3765f2 │ │ │ │ @@ -360628,18 +360624,18 @@ │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ b.n 376584 │ │ │ │ nop │ │ │ │ │ │ │ │ 00376614 : │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360682,15 +360678,15 @@ │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ adds r5, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r6, [r4, #-80] │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 37666c │ │ │ │ ldr r3, [pc, #48] @ (3766c8 ) │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360768,15 +360764,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #192] @ (376814 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28b018 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 37680a │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r3, #1 │ │ │ │ @@ -360816,15 +360812,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (37681c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ strd lr, r7, [sp] │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28b018 │ │ │ │ mov r1, ip │ │ │ │ adds r0, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ add.w r0, r1, #32 │ │ │ │ @@ -360834,19 +360830,19 @@ │ │ │ │ b.n 376772 │ │ │ │ add.w r2, r1, r0, lsl #5 │ │ │ │ mov r1, ip │ │ │ │ b.n 3767ee │ │ │ │ mov ip, r1 │ │ │ │ b.n 376716 │ │ │ │ nop │ │ │ │ - cdp 0, 6, cr0, cr6, cr7, {3} │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + ldc 0, cr0, [lr, #412]! @ 0x19c │ │ │ │ + strh r2, [r3, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [sl, #412]! @ 0x19c │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + stcl 0, cr0, [r2, #-412] @ 0xfffffe64 │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00376820 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360954,15 +360950,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #24 │ │ │ │ str.w lr, [sp, #12] │ │ │ │ strd r9, r7, [sp] │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28b018 │ │ │ │ ldr.w r9, [ip, #20] │ │ │ │ adds.w r7, r9, r2 │ │ │ │ adc.w r3, lr, #0 │ │ │ │ cmp r4, r7 │ │ │ │ sbcs.w r3, r6, r3 │ │ │ │ @@ -360989,30 +360985,30 @@ │ │ │ │ ldr r1, [pc, #36] @ (3769bc ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #36] @ (3769c0 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28b018 │ │ │ │ mov ip, r1 │ │ │ │ b.n 37686c │ │ │ │ - ldc 0, cr0, [r2], {103} @ 0x67 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + @ instruction: 0xebea0067 │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [r0], #-412 @ 0xfffffe64 │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + sbcs.w r0, r8, r7, asr #1 │ │ │ │ + strh r4, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3769d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r2, #110 @ 0x6e │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -361020,40 +361016,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (376a30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (376a34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #56] @ (376a38 ) │ │ │ │ ldr r1, [pc, #60] @ (376a3c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (376a40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xebfe0067 │ │ │ │ - bhi.n 3769ac │ │ │ │ + adcs.w r0, r6, r7, asr #1 │ │ │ │ + bhi.n 376a5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ lsls r3, r2, #3 │ │ │ │ @@ -361215,36 +361211,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (376c30 ) │ │ │ │ ldr r0, [pc, #44] @ (376c34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 376a72 │ │ │ │ ldr r3, [pc, #32] @ (376c38 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #32] @ (376c3c ) │ │ │ │ ldr r0, [pc, #36] @ (376c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4, #412]! @ 0x19c │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + ldmdb ip!, {r0, r1, r2, r5, r6} │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r0, #412] @ 0x19c │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + stmdb r8!, {r0, r1, r2, r5, r6} │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361316,23 +361312,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (376d20 ) │ │ │ │ ldr r0, [pc, #24] @ (376d24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 376cae │ │ │ │ nop │ │ │ │ subs r6, r2, #4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2], #412 @ 0x19c │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + @ instruction: 0xe83a0067 │ │ │ │ + str r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 376d88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361340,15 +361336,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #76] @ (376d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ str.w ip, [r0, #1824] @ 0x720 │ │ │ │ strd r2, r2, [r3] │ │ │ │ @@ -361359,18 +361355,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia.w sl!, {r0, r1, r2, r5, r6} │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + @ instruction: 0xe8020067 │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #23] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #208] @ (376e78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361380,15 +361376,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #208] @ 376e84 │ │ │ │ add.w r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #192] @ (376e88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #192] @ (376e8c ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -361402,15 +361398,15 @@ │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ bl 51fc70 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ vldr d7, [pc, #104] @ 376e70 │ │ │ │ ldr r3, [pc, #132] @ (376e90 ) │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ @@ -361422,23 +361418,23 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 51fc70 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ bl 33665c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ bl 3365ac │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 376e40 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361448,26 +361444,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe83c0067 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + b.n 376da8 │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #916] @ 37723c │ │ │ │ @@ -361680,15 +361677,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (377244 ) │ │ │ │ ldr r0, [pc, #300] @ (377248 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mla r3, r3, r6, r0 │ │ │ │ str.w r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361702,15 +361699,15 @@ │ │ │ │ lsls r2, r6 │ │ │ │ str.w r1, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r5, #1820] @ 0x71c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r5, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r1, [r4, #1180] @ 0x49c │ │ │ │ b.n 376f12 │ │ │ │ strd r3, r3, [r7] │ │ │ │ ldr.w r2, [r4, #1196] @ 0x4ac │ │ │ │ strb.w r8, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ @@ -361760,15 +361757,15 @@ │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [r2, #1820] @ 0x71c │ │ │ │ orrs r3, r0 │ │ │ │ str.w r3, [r2, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3771c8 │ │ │ │ ldr r3, [pc, #36] @ (37724c ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #36] @ (377250 ) │ │ │ │ ldr r0, [pc, #36] @ (377254 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361776,23 +361773,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r7, #3 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 376bec │ │ │ │ + b.n 376a9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3779cc │ │ │ │ + b.n 37787c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361867,23 +361864,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (377340 ) │ │ │ │ ldr r0, [pc, #28] @ (377344 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ adds r4, r6, r3 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3778d0 │ │ │ │ + b.n 377780 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (3773fc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -361895,46 +361892,46 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r4, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #148] @ (377408 ) │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #140] @ (37740c ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #140] @ (377410 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ ldr r2, [pc, #124] @ (377414 ) │ │ │ │ ldr r1, [pc, #128] @ (377418 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (37741c ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [sl, #1088] @ 0x440 │ │ │ │ add r2, pc │ │ │ │ addw r0, sl, #1092 @ 0x444 │ │ │ │ bl 525308 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ str.w r4, [r0, #1824] @ 0x720 │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ strd r2, r2, [r3] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -361944,100 +361941,100 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 377910 │ │ │ │ + b.n 3777c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r6, r4, r0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r7, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (377428 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cmp r1, #18 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 3774dc │ │ │ │ ldr r2, [pc, #48] @ (3774e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3774e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (3774e8 ) │ │ │ │ ldr r2, [pc, #40] @ (3774ec ) │ │ │ │ ldr r1, [pc, #40] @ (3774f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ - b.n 3778bc │ │ │ │ + b.w 72c8d0 │ │ │ │ + b.n 37776c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r1, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r0, #110 @ 0x6e │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362052,25 +362049,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (37758c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (377590 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (377594 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #756 @ 0x2f4 │ │ │ │ bl 3365ac │ │ │ │ ldr r1, [pc, #88] @ (377598 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ @@ -362081,34 +362078,34 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 3778b0 │ │ │ │ + b.n 377760 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362118,29 +362115,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (3775e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88a374 │ │ │ │ + b.w 88a2bc │ │ │ │ nop │ │ │ │ - b.n 3777ac │ │ │ │ + b.n 37765c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3775f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r7, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362149,15 +362146,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (377660 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #68] @ (377664 ) │ │ │ │ ldr r1, [pc, #68] @ (377668 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -362175,25 +362172,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 3777d0 │ │ │ │ + b.n 377680 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + adds r6, r5, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 377680 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362212,18 +362209,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3776c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362232,25 +362229,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (377734 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #76] @ (377738 ) │ │ │ │ ldr r1, [pc, #76] @ (37773c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #60] @ (377740 ) │ │ │ │ ldr r3, [pc, #64] @ (377744 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (377748 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ (37774c ) │ │ │ │ @@ -362260,25 +362257,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + svc 76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r7, pc, #392 @ (adr r7, 3778c4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r7, pc, #480 @ (adr r7, 377920 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362296,53 +362293,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (3777c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (3777cc ) │ │ │ │ ldr r1, [pc, #80] @ (3777d0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #64] @ (3777d4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #56] @ (3777d8 ) │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh.w r2, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #46 @ 0x2e │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362357,25 +362354,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #320] @ (37793c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #304] @ (377940 ) │ │ │ │ ldr r2, [pc, #308] @ (377944 ) │ │ │ │ ldr r1, [pc, #308] @ (377948 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrh.w r5, [r5, #106] @ 0x6a │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 377834 │ │ │ │ ldr r3, [pc, #288] @ (37794c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362426,15 +362423,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3778c0 │ │ │ │ ldr r0, [pc, #176] @ (37795c ) │ │ │ │ add r2, sp, #16 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377834 │ │ │ │ ldr r3, [pc, #156] @ (377960 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362470,46 +362467,46 @@ │ │ │ │ ldr r0, [pc, #88] @ (377964 ) │ │ │ │ and.w r3, r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ eor.w r3, r3, #1 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r7, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3778da │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bl 28bb64 │ │ │ │ nop │ │ │ │ asrs r0, r6, #14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #13 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3779b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362517,50 +362514,50 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #52] @ (3779b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ble.n 377a50 │ │ │ │ + bgt.n 377900 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #11] │ │ │ │ + strb r0, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (377a68 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #152] @ (377a6c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #148] @ (377a70 ) │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi.n 377a56 │ │ │ │ cbz r3, 377a44 │ │ │ │ ldr.w r9, [pc, #120] @ 377a74 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r8, [pc, #120] @ 377a78 │ │ │ │ @@ -362579,15 +362576,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ mov r0, sl │ │ │ │ blx 288d58 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 377a0c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -362598,57 +362595,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ (377a84 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 377a58 │ │ │ │ + bgt.n 377b08 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bx fp │ │ │ │ + mov sl, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (377b20 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #128] @ (377b24 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #128] @ (377b28 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #112] @ (377b2c ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 377af6 │ │ │ │ ldrb.w r2, [r6, #112] @ 0x70 │ │ │ │ add.w r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ bl 328b0c │ │ │ │ @@ -362668,25 +362665,25 @@ │ │ │ │ str.w r0, [lr] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ str.w r2, [lr, #8] │ │ │ │ str.w r3, [lr, #12] │ │ │ │ str.w lr, [r4, #196] @ 0xc4 │ │ │ │ b.n 377ad4 │ │ │ │ nop │ │ │ │ - bgt.n 377b80 │ │ │ │ + blt.n 377a30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r1, #5] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #196] @ (377c0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -362694,48 +362691,48 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #196] @ (377c14 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ ldr r5, [pc, #176] @ (377c18 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w r2, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 377bea │ │ │ │ add r2, r0 │ │ │ │ ldrb.w r6, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq.n 377bd0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #152] @ (377c1c ) │ │ │ │ ldr r2, [pc, #152] @ (377c20 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (377c24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 377bbc │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 377bbc │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362748,69 +362745,69 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 377b7c │ │ │ │ ldr r1, [pc, #80] @ (377c2c ) │ │ │ │ ldr r0, [pc, #80] @ (377c30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 377b7c │ │ │ │ ldr r3, [pc, #60] @ (377c28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ it pl │ │ │ │ movpl r6, #255 @ 0xff │ │ │ │ bpl.n 377b7c │ │ │ │ ldr r0, [pc, #56] @ (377c34 ) │ │ │ │ add.w r1, r6, #104 @ 0x68 │ │ │ │ movs r6, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ b.n 377b78 │ │ │ │ - blt.n 377b10 │ │ │ │ + bge.n 377bc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - blt.n 377cb0 │ │ │ │ + bge.n 377b60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 377c14 │ │ │ │ + bge.n 377cc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #236] @ (377d38 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #232] @ (377d3c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #232] @ (377d40 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 377d22 │ │ │ │ sub.w r5, r4, r4, lsl #2 │ │ │ │ mov r7, r4 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ @@ -362828,15 +362825,15 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 377cac │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr.w r0, [r5, r7, lsl #2] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r0, [r6, #112] @ 0x70 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ ble.n 377d22 │ │ │ │ cmp r3, #0 │ │ │ │ add.w ip, r3, #7 │ │ │ │ @@ -362875,19 +362872,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 28bb64 │ │ │ │ - bge.n 377e34 │ │ │ │ + bls.n 377ce4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 377db4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -362895,15 +362892,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (377dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r1, #2130738944 @ 0x7f007f00 │ │ │ │ mov.w r2, #1431655765 @ 0x55555555 │ │ │ │ str.w r3, [r0, #180] @ 0xb4 │ │ │ │ strd r1, r2, [r0, #108] @ 0x6c │ │ │ │ str.w r3, [r0, #184] @ 0xb8 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -362917,19 +362914,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bls.n 377e9c │ │ │ │ + bhi.n 377d4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (377e60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -362940,24 +362937,24 @@ │ │ │ │ ldr r2, [pc, #140] @ (377e68 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #116] @ (377e6c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 377e48 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 377e48 │ │ │ │ add r5, r7 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -362986,27 +362983,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (377e78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 377e54 │ │ │ │ + bhi.n 377f04 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 377f70 │ │ │ │ + bvc.n 377e20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 377f00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363047,22 +363044,22 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (377f0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #160 @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsrs r0, r2, #20 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 377ed0 │ │ │ │ + bvc.n 377f80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (377fc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -363072,15 +363069,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 377f62 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r7, [r0, #105] @ 0x69 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363093,49 +363090,49 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ and.w r1, r1, #15 │ │ │ │ bl 377e7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #80] @ (377fcc ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 377f4e │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 377f4e │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a384c │ │ │ │ + bl 8a3794 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 377f14 │ │ │ │ + bvs.n 377fc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #320] @ (378124 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -363152,32 +363149,32 @@ │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #296] @ (378138 ) │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #276] @ (37813c ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #260] @ (378140 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -363206,15 +363203,15 @@ │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ asr.w r2, r4, r2 │ │ │ │ ldr r4, [pc, #188] @ (378144 ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #176] @ (378148 ) │ │ │ │ ldr r3, [pc, #148] @ (378130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363236,73 +363233,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378096 │ │ │ │ ldr r2, [pc, #116] @ (378158 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378096 │ │ │ │ ldr r1, [pc, #92] @ (37815c ) │ │ │ │ ldr.w r1, [fp, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r4, #255 @ 0xff │ │ │ │ bpl.n 37806c │ │ │ │ ldr r0, [pc, #80] @ (378160 ) │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.n 37806c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r7, #14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r4, r6, #14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3780e0 │ │ │ │ + bvs.n 378190 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r2, r1, #12 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - bvs.n 378160 │ │ │ │ + bpl.n 378210 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #404] @ (37830c ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -363319,40 +363316,40 @@ │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #380] @ (378320 ) │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #360] @ (378324 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 378210 │ │ │ │ ldr r2, [pc, #320] @ (378328 ) │ │ │ │ ldr r3, [pc, #304] @ (378318 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363398,28 +363395,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #228] @ (37833c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3781e4 │ │ │ │ ldr r1, [pc, #212] @ (378340 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ ldr r3, [pc, #212] @ (378344 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (378348 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3781e4 │ │ │ │ asrs r2, r5, #2 │ │ │ │ adds r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ uxtb r6, r2 │ │ │ │ itt le │ │ │ │ addle r2, r9 │ │ │ │ @@ -363445,77 +363442,77 @@ │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3781e4 │ │ │ │ ldr r3, [pc, #112] @ (378350 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ it pl │ │ │ │ movpl.w r2, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 37829a │ │ │ │ ldr r1, [pc, #96] @ (378354 ) │ │ │ │ ldr r0, [pc, #100] @ (378358 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 37829a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r6, r3, #8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3783a0 │ │ │ │ + bmi.n 378250 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r7, #6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 37842c │ │ │ │ + bcc.n 3782dc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 3783f8 │ │ │ │ + bcc.n 3782a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 378310 │ │ │ │ + bcc.n 3783c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (378364 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r6, r1, r4 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r5, [r0, #109] @ 0x6d │ │ │ │ @@ -363528,15 +363525,15 @@ │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ orrs r5, r3 │ │ │ │ b.n 3783aa │ │ │ │ strb.w lr, [r9, #106] @ 0x6a │ │ │ │ cbz r0, 3783a4 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 3783e6 │ │ │ │ sub.w r3, r4, r9 │ │ │ │ ldrb.w r1, [r9, #106] @ 0x6a │ │ │ │ lsl.w r2, r7, r3 │ │ │ │ asr.w r3, r5, r3 │ │ │ │ @@ -363562,15 +363559,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb.w r1, [r9, #106] @ 0x6a │ │ │ │ cmp ip, r0 │ │ │ │ mov.w r1, #1 │ │ │ │ beq.n 3783a4 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3783a4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (378484 ) │ │ │ │ @@ -363578,60 +363575,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37848c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (378490 ) │ │ │ │ ldr r1, [pc, #92] @ (378494 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #76] @ (378498 ) │ │ │ │ ldr r3, [pc, #80] @ (37849c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (3784a0 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #76] @ (3784a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (3784a8 ) │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #64] @ (3784ac ) │ │ │ │ ldr r1, [pc, #64] @ (3784b0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - bcc.n 378580 │ │ │ │ + b.w 72b59c │ │ │ │ + bcs.n 378430 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r0, #16 │ │ │ │ + lsrs r2, r3, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #776] @ 0x308 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -363666,31 +363663,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 3784da │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -363710,23 +363707,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ strd ip, ip, [sp, #28] │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ cbnz r0, 3785b8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 288d58 │ │ │ │ ldr r2, [pc, #272] @ (3786a0 ) │ │ │ │ ldr r3, [pc, #252] @ (378690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363775,15 +363772,15 @@ │ │ │ │ ldr r4, [pc, #176] @ (3786b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378588 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #107] @ 0x6b │ │ │ │ @@ -363801,15 +363798,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3786b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378588 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ orrs r3, r2 │ │ │ │ b.n 378620 │ │ │ │ ldr r5, [pc, #76] @ (3786bc ) │ │ │ │ @@ -363817,44 +363814,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (3786c0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378588 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #25 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 378734 │ │ │ │ + bne.n 3785e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r2, #24 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r6, [r0, #4] │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r4, [r1, #0] │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37870c │ │ │ │ sub sp, #12 │ │ │ │ @@ -363862,31 +363859,31 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #52] @ (378714 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 378694 │ │ │ │ + beq.n 378744 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ (378788 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363896,15 +363893,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #92] @ (378790 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 378772 │ │ │ │ adds r1, r0, r4 │ │ │ │ ldrb.w r3, [r1, #144] @ 0x90 │ │ │ │ cmp r5, r3 │ │ │ │ bne.n 378766 │ │ │ │ add sp, #8 │ │ │ │ @@ -363923,23 +363920,23 @@ │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #28] @ (378798 ) │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 37886c │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3787fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -363947,15 +363944,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #76] @ (378804 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ and.w r3, r3, #3 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ iteet ls │ │ │ │ addls r0, r0, r3 │ │ │ │ ldrbhi.w r3, [r0, #106] @ 0x6a │ │ │ │ @@ -363966,19 +363963,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 37886c │ │ │ │ sub sp, #20 │ │ │ │ @@ -363986,15 +363983,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #80] @ (378874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r2, #16711680 @ 0xff0000 │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ str.w r2, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #148] @ 0x94 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 378368 │ │ │ │ @@ -364006,19 +364003,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (3788e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364028,15 +364025,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #152] @ 0x98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 3788c8 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ bl 328b0c │ │ │ │ @@ -364053,19 +364050,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ ldmia r4!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.n 3788aa │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (378994 ) │ │ │ │ @@ -364078,15 +364075,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #140] @ (3789a0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 378946 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r5, [r0, #105] @ 0x69 │ │ │ │ strb.w r2, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364109,38 +364106,38 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 378932 │ │ │ │ ldr r0, [pc, #60] @ (3789a8 ) │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 378932 │ │ │ │ add r3, r1 │ │ │ │ strb.w r5, [r3, #106] @ 0x6a │ │ │ │ bl 378368 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r1, #76] @ 0x4c │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r6, r1, #10 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ (378a90 ) │ │ │ │ @@ -364158,15 +364155,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #180] @ (378aa4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -364183,15 +364180,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orrs r4, r5 │ │ │ │ asrs r4, r2 │ │ │ │ ldr r2, [pc, #140] @ (378aa8 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ - bl 866284 │ │ │ │ + bl 8661cc │ │ │ │ ldr r2, [pc, #128] @ (378aac ) │ │ │ │ ldr r3, [pc, #100] @ (378a94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364210,63 +364207,63 @@ │ │ │ │ ldr r4, [pc, #88] @ (378ab4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378a2a │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #64] @ (378ab8 ) │ │ │ │ ldr r4, [pc, #68] @ (378abc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 378a2a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #7 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsls r6, r6, #5 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (378ae4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r4, r0, #16 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -364275,60 +364272,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (378b68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (378b6c ) │ │ │ │ ldr r1, [pc, #92] @ (378b70 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #76] @ (378b74 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (378b78 ) │ │ │ │ ldr r0, [pc, #80] @ (378b7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ movs r2, #2 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r2, [pc, #60] @ (378b80 ) │ │ │ │ ldr r3, [pc, #64] @ (378b84 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb70a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb722 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r5, #14 │ │ │ │ lsls r3, r2, #3 │ │ │ │ subs r4, r1, r0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -364347,29 +364344,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (378bd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r4, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #44] @ 0x2c │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ (378cac ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364379,15 +364376,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #1044] @ 0x414 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi.n 378c2e │ │ │ │ ldr.w r1, [r0, #1048] @ 0x418 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bhi.n 378c58 │ │ │ │ @@ -364404,15 +364401,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #132] @ (378cb8 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364420,15 +364417,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #96] @ (378cbc ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364436,34 +364433,34 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #56] @ (378cc0 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (378dc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -364471,15 +364468,15 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #240] @ (378dd0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [r0, #1040] @ 0x410 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r2, r4 │ │ │ │ ldr.w r9, [pc, #216] @ 378dd4 │ │ │ │ ldr.w r8, [pc, #216] @ 378dd8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364510,23 +364507,23 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 378d7e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #124] @ (378de4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 378d9e │ │ │ │ add.w r3, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 378d42 │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364546,37 +364543,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 378d70 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #52] @ (378df0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 378d70 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ cdp2 0, 6, cr0, cr10, cr4, {7} │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (378eac ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364586,35 +364583,35 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #148] @ (378eb8 ) │ │ │ │ ldr r1, [pc, #148] @ (378ebc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #132] @ (378ec0 ) │ │ │ │ ldr r1, [pc, #132] @ (378ec4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #116] @ (378ec8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -364639,27 +364636,27 @@ │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 328b0c │ │ │ │ nop │ │ │ │ - str r6, [r7, #4] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r7} │ │ │ │ + cbz r0, 378f32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r7, #1 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364671,25 +364668,25 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #156] @ (378f84 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #140] @ (378f88 ) │ │ │ │ ldr r1, [pc, #144] @ (378f8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #144] @ (378f90 ) │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #132] @ (378f94 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 378f5c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -364722,34 +364719,34 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 378f18 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (378fa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 378f18 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 378ff6 │ │ │ │ + cbz r2, 378fcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ + lsls r0, r0, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldc2 0, cr0, [r4], {228} @ 0xe4 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r6, [pc, #1028] @ 3793bc │ │ │ │ mov r4, r2 │ │ │ │ @@ -364782,15 +364779,15 @@ │ │ │ │ ldr r1, [pc, #964] @ (3793cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #952] @ (3793d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3791ac │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364931,15 +364928,15 @@ │ │ │ │ bpl.w 379022 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (3793d8 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 379022 │ │ │ │ subs.w r1, r4, #4048 @ 0xfd0 │ │ │ │ sbc.w r2, r5, #0 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 378fec │ │ │ │ lsrs r2, r4, #2 │ │ │ │ @@ -365098,55 +365095,54 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ and.w r7, r1, r2 │ │ │ │ b.n 378ffe │ │ │ │ ldr r0, [pc, #88] @ (379408 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 378ff8 │ │ │ │ @ instruction: 0xfbe200e4 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r2, r4 │ │ │ │ + cbz r2, 37940a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, r3 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ + vqadd.u64 q8, q3, q2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #684] @ (3796cc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -365178,15 +365174,15 @@ │ │ │ │ eor.w r9, r3, #255 @ 0xff │ │ │ │ ldr r3, [pc, #624] @ (3796dc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #612] @ (3796e0 ) │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379692 │ │ │ │ @@ -365222,23 +365218,23 @@ │ │ │ │ mov.w r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ ite ne │ │ │ │ movne.w fp, #1 │ │ │ │ moveq.w fp, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379600 │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r5, #8 │ │ │ │ bne.n 3794cc │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldrb.w r0, [r4, #936] @ 0x3a8 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ eor.w r9, r9, r3 │ │ │ │ @@ -365265,15 +365261,15 @@ │ │ │ │ beq.n 37954e │ │ │ │ ldr r1, [pc, #408] @ (3796f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37962c │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne.n 37954e │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ @@ -365306,27 +365302,27 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #304] @ (379704 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [r7, #0] │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37965e │ │ │ │ ldr.w r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #260] @ (379708 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794fe │ │ │ │ ldr r3, [pc, #252] @ (37970c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -365334,15 +365330,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3794fe │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #236] @ (379710 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3794fe │ │ │ │ ldr r3, [pc, #228] @ (379714 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379576 │ │ │ │ ldr r3, [pc, #208] @ (37970c ) │ │ │ │ @@ -365355,15 +365351,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #200] @ (379718 ) │ │ │ │ tst r5, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 379576 │ │ │ │ ldr r5, [pc, #188] @ (37971c ) │ │ │ │ ldr.w r5, [r8, r5] │ │ │ │ ldrh r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3795f2 │ │ │ │ ldr r5, [pc, #160] @ (37970c ) │ │ │ │ @@ -365372,15 +365368,15 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.n 3795f2 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r0, [pc, #164] @ (379720 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 3795f2 │ │ │ │ ldr r3, [pc, #144] @ (379724 ) │ │ │ │ @@ -365396,60 +365392,60 @@ │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r3, r1 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (379728 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 379490 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ @ instruction: 0xf77000e4 │ │ │ │ - @ instruction: 0xfbcc0054 │ │ │ │ - add r6, sp, #256 @ 0x100 │ │ │ │ + @ instruction: 0xfb240054 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb4c0054 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xfaa40054 │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfac60054 │ │ │ │ - @ instruction: 0xfa5e0054 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xfa1e0054 │ │ │ │ + ldrsh.w r0, [r6, #84] @ 0x54 │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ lsl.w r1, r3, r1 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ uxtb r1, r1 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37974c │ │ │ │ @@ -365483,15 +365479,15 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ ldr r6, [pc, #1000] @ (379b70 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #984] @ (379b74 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379960 │ │ │ │ movw r3, #1321 @ 0x529 │ │ │ │ @@ -365649,15 +365645,15 @@ │ │ │ │ bpl.w 3797a6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #512] @ (379b80 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3797a6 │ │ │ │ ldr r3, [pc, #500] @ (379b84 ) │ │ │ │ ldr.w r2, [r7, #1040] @ 0x410 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ itt eq │ │ │ │ @@ -365811,53 +365807,53 @@ │ │ │ │ str.w r2, [r7, #924] @ 0x39c │ │ │ │ b.n 3799a8 │ │ │ │ ldr r0, [pc, #92] @ (379bb0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - ldrb.w r0, [lr, #84] @ 0x54 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + itte al │ │ │ │ + lslal r7, r4, #1 │ │ │ │ + @ instruction: 0xf7f60054 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ and.w r0, sl, #7471104 @ 0x720000 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x007e │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x000e │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ clz r0, r1 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -365876,15 +365872,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (379bf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsls r6, r5, #14 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r6, r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -365892,15 +365888,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r0, #748 @ 0x2ec │ │ │ │ ands r6, r3 │ │ │ │ lsr.w r1, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ and.w r1, r1, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r4, #16 │ │ │ │ bne.n 379c18 │ │ │ │ str.w r6, [r7, #996] @ 0x3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365916,15 +365912,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (379c94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (379c98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #44] @ (379c9c ) │ │ │ │ ldr r2, [pc, #48] @ (379ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -365933,22 +365929,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r3, r5} │ │ │ │ + cbnz r2, 379cf4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 379dc8 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 379f28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ubfx r0, r6, #1, #21 │ │ │ │ + @ instruction: 0xf31e0054 │ │ │ │ lsls r0, r6, #12 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #288] @ 379dd4 │ │ │ │ and.w r1, r2, #63 @ 0x3f │ │ │ │ @@ -366042,20 +366038,20 @@ │ │ │ │ b.n 379d88 │ │ │ │ ldrh.w r0, [r0, #1002] @ 0x3ea │ │ │ │ b.n 379d88 │ │ │ │ ldrh.w r0, [r0, #1000] @ 0x3e8 │ │ │ │ b.n 379d88 │ │ │ │ ldr r0, [pc, #16] @ (379ddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 379ccc │ │ │ │ cdp 0, 14, cr0, cr8, cr4, {7} │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (379e8c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366065,35 +366061,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #144] @ (379e98 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #140] @ (379e9c ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #31 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #120] @ (379ea0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (379ea4 ) │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ strh.w r3, [r5, #984] @ 0x3d8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #16 │ │ │ │ bl 328b0c │ │ │ │ @@ -366115,26 +366111,26 @@ │ │ │ │ bl 51fc70 │ │ │ │ add.w r1, r5, #816 @ 0x330 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ - hlt 0x000e │ │ │ │ + cbnz r6, 379ec8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, pc, #688 @ (adr r4, 37a144 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 379ea4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2280054 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + @ instruction: 0xf1800054 │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + str r4, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #4 │ │ │ │ lsls r3, r2, #3 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366251,15 +366247,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 379ff8 │ │ │ │ @@ -366283,15 +366279,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37a056 │ │ │ │ @@ -366356,19 +366352,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (37a138 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ stc 0, cr0, [r2], #912 @ 0x390 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + ldr r7, [pc, #896] @ (37a4bc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037a13c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -366446,62 +366442,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ (37a214 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r0, [r4, r2] │ │ │ │ + ldr r7, [pc, #992] @ (37a5d8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + ldr r7, [pc, #800] @ (37a51c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + ldr r7, [pc, #784] @ (37a510 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + ldr r7, [pc, #784] @ (37a514 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + ldr r7, [pc, #784] @ (37a518 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + ldr r7, [pc, #768] @ (37a50c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + ldr r7, [pc, #752] @ (37a500 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r7, r0] │ │ │ │ + ldr r7, [pc, #576] @ (37a454 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a220 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ mrc2 0, 0, r0, cr14, cr2, {6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (37a288 ) │ │ │ │ ldr r2, [pc, #84] @ (37a28c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37a290 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #72] @ (37a294 ) │ │ │ │ ldr r1, [pc, #76] @ (37a298 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #64] @ (37a29c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #56] @ (37a2a0 ) │ │ │ │ ldr r2, [pc, #60] @ (37a2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -366510,27 +366506,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 37a448 ) │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [sl, #336]! @ 0x150 │ │ │ │ + stcl 0, cr0, [r2, #-336] @ 0xfffffeb0 │ │ │ │ lsls r7, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #12 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldc2l 0, cr0, [r0, #840] @ 0x348 │ │ │ │ - ldr r7, [pc, #920] @ (37a640 ) │ │ │ │ + ldr r7, [pc, #248] @ (37a3a0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #960] @ 0x3c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366541,33 +366537,33 @@ │ │ │ │ cbz r3, 37a2fc │ │ │ │ uxth r1, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ subs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r3, #968] @ 0x3c8 │ │ │ │ ands r1, r2 │ │ │ │ cmp.w r1, #65536 @ 0x10000 │ │ │ │ ite cc │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ subs r1, r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #204] @ (37a3f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366577,15 +366573,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #188] @ (37a3fc ) │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ movs r6, #32 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldr r7, [pc, #180] @ (37a400 ) │ │ │ │ add r2, pc │ │ │ │ @@ -366601,74 +366597,74 @@ │ │ │ │ add.w sl, r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #140] @ (37a408 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #128] @ (37a40c ) │ │ │ │ ldr r6, [pc, #132] @ (37a410 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #972 @ 0x3cc │ │ │ │ movs r2, #32 │ │ │ │ bl 328b0c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #964 @ 0x3c4 │ │ │ │ bl 3365ac │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #968 @ 0x3c8 │ │ │ │ bl 3365ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #376] @ (37a56c ) │ │ │ │ + ldr r6, [pc, #728] @ (37a6cc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [pc, #208] @ (37a4cc ) │ │ │ │ + ldr r6, [pc, #560] @ (37a62c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2l 0, cr0, [ip], #840 @ 0x348 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r4], {84} @ 0x54 │ │ │ │ + stc 0, cr0, [ip], #-336 @ 0xfffffeb0 │ │ │ │ lsls r7, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #176] @ (37a4c0 ) │ │ │ │ + ldr r4, [pc, #528] @ (37a620 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #264] @ (37a51c ) │ │ │ │ + ldr r4, [pc, #616] @ (37a67c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ (37a5f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366679,15 +366675,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (37a5f8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ ldr r4, [pc, #448] @ (37a5fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #29 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 37a496 │ │ │ │ ldr r2, [pc, #432] @ (37a600 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -366702,15 +366698,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (37a60c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #408] @ (37a610 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a582 │ │ │ │ mov r0, r6 │ │ │ │ @@ -366815,76 +366811,76 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ bl 37a184 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (37a618 ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37a482 │ │ │ │ ldr r2, [pc, #76] @ (37a600 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #20 │ │ │ │ bpl.w 37a458 │ │ │ │ ldr r2, [pc, #92] @ (37a61c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #92] @ (37a620 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (37a624 ) │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37a458 │ │ │ │ ldr r2, [pc, #80] @ (37a628 ) │ │ │ │ ldr r1, [pc, #84] @ (37a62c ) │ │ │ │ ldr r0, [pc, #84] @ (37a630 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37a458 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + cbz r6, 37a66c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [pc, #208] @ (37a6c8 ) │ │ │ │ + ldr r5, [pc, #560] @ (37a828 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #312] @ (37a734 ) │ │ │ │ + ldr r5, [pc, #664] @ (37a894 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37a4c4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + cbz r4, 37a672 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, r0, r4, lsr #1 │ │ │ │ + adds.w r0, r8, r4, lsr #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #208] @ (37a6ec ) │ │ │ │ + ldr r4, [pc, #560] @ (37a84c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r6, r6 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #768] @ (37a924 ) │ │ │ │ + ldr r4, [pc, #96] @ (37a684 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #808] @ (37a950 ) │ │ │ │ + ldr r4, [pc, #136] @ (37a6b0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #688] @ (37a8e0 ) │ │ │ │ + ldr r4, [pc, #16] @ (37a640 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #624 @ (adr r7, 37a8a4 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 37aa04 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 37a684 │ │ │ │ sub sp, #12 │ │ │ │ @@ -366892,32 +366888,32 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (37a68c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ str.w r1, [r0, #956] @ 0x3bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37a2a8 │ │ │ │ nop │ │ │ │ - sxtb r2, r5 │ │ │ │ + cbz r2, 37a6b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #80] @ (37a6dc ) │ │ │ │ + ldr r3, [pc, #432] @ (37a83c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #200] @ (37a758 ) │ │ │ │ + ldr r3, [pc, #552] @ (37a8b8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -367013,28 +367009,28 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #164] @ (37a854 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #152] @ (37a858 ) │ │ │ │ ldr r1, [pc, #152] @ (37a85c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r7, [pc, #148] @ (37a860 ) │ │ │ │ subs.w r4, r8, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #132] @ (37a864 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a824 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -367072,35 +367068,36 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37a7e6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #48] @ (37a870 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37a7e6 │ │ │ │ bl 28bbc4 │ │ │ │ - cbz r6, 37a852 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #728] @ (37ab2c ) │ │ │ │ + ldr r2, [pc, #56] @ (37a88c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #840] @ (37aba0 ) │ │ │ │ + ldr r2, [pc, #168] @ (37a900 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe85c0054 │ │ │ │ + b.n 37a7c8 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ b.n 37aff0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #752] @ (37ab64 ) │ │ │ │ + ldr r2, [pc, #80] @ (37a8c4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r7, r6, [r0, #924] @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367132,25 +367129,25 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #544] @ (37ab04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #544] @ (37ab08 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #544] @ (37ab0c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #532] @ (37ab10 ) │ │ │ │ add r7, pc │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37aaa2 │ │ │ │ @@ -367225,15 +367222,15 @@ │ │ │ │ ldr r0, [pc, #332] @ (37ab20 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r6, #948] @ 0x3b4 │ │ │ │ mov r0, r6 │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r6, #948] @ 0x3b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37a874 │ │ │ │ @@ -367261,15 +367258,15 @@ │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 37aa4e │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cbz r0, 37aa4e │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37aa30 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37a874 │ │ │ │ @@ -367281,15 +367278,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 37aa86 │ │ │ │ ldr.w r0, [r5, r4, lsl #2] │ │ │ │ cbz r0, 37aa86 │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37aa68 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367310,67 +367307,67 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 37a184 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (37ab28 ) │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37a908 │ │ │ │ ldr r2, [pc, #88] @ (37ab2c ) │ │ │ │ ldr r1, [pc, #92] @ (37ab30 ) │ │ │ │ ldr r0, [pc, #92] @ (37ab34 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #956] @ 0x3bc │ │ │ │ b.n 37a9f2 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #752] @ (37adf0 ) │ │ │ │ + ldr r1, [pc, #80] @ (37ab50 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #608] @ (37ad64 ) │ │ │ │ + ldr r0, [pc, #960] @ (37aec4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37a988 │ │ │ │ + b.n 37a838 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37b064 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #720] @ (37adf0 ) │ │ │ │ + ldr r0, [pc, #48] @ (37ab50 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #752] @ (37ae14 ) │ │ │ │ + ldr r0, [pc, #80] @ (37ab74 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #320] @ (37ac6c ) │ │ │ │ + blx r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blx r6 │ │ │ │ + bx r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #640 @ (adr r2, 37adb8 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 37af18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (37ab44 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ @ instruction: 0xf59400d2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367378,15 +367375,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37abac ) │ │ │ │ mov.w r3, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #76] @ (37abb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1080 @ 0x438 │ │ │ │ blx 28aa14 │ │ │ │ ldrd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ str.w r0, [r4, #1108] @ 0x454 │ │ │ │ @@ -367398,19 +367395,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #80] @ (37ac00 ) │ │ │ │ + bxns sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #160] @ (37ac54 ) │ │ │ │ + blx r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (37ac20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367419,26 +367416,26 @@ │ │ │ │ ldr r1, [pc, #92] @ (37ac28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #76] @ (37ac2c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #76] @ (37ac30 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #64] @ (37ac34 ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (37ac38 ) │ │ │ │ ldr r2, [pc, #64] @ (37ac3c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37ac40 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -367447,29 +367444,29 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37a4b8 │ │ │ │ + b.n 37b368 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ @ instruction: 0xf4d400d2 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + mov sl, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r1, #15 │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367497,61 +367494,61 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (37acf8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #92] @ (37acfc ) │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 37acc4 │ │ │ │ tst r2, r3 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r1, [pc, #56] @ (37ad00 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37acae │ │ │ │ ldr r1, [pc, #52] @ (37ad04 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37acae │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37ad08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ b.n 37acae │ │ │ │ svc 38 @ 0x26 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - b.n 37b434 │ │ │ │ + b.n 37b2e4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, fp │ │ │ │ + mov r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37add0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -367560,26 +367557,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (37add8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #156] @ (37addc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (37ade0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #148] @ (37ade4 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #112] @ 37adc8 │ │ │ │ ldr r2, [pc, #140] @ (37ade8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [pc, #140] @ (37adec ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -367594,23 +367591,23 @@ │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #768 @ 0x300 │ │ │ │ bl 33665c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ bl 3365ac │ │ │ │ ldr r1, [pc, #72] @ (37adf4 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ @@ -367620,30 +367617,30 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 328b0c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r3, sp, #384 @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r6, fp │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b3a4 │ │ │ │ + b.n 37b254 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + cmn r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf37000d2 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - muls r6, r0 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -367693,15 +367690,15 @@ │ │ │ │ add sl, pc │ │ │ │ add.w sl, sl, #76 @ 0x4c │ │ │ │ add fp, pc │ │ │ │ b.n 37aea8 │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37af0c │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37aea2 │ │ │ │ @@ -367715,15 +367712,15 @@ │ │ │ │ moveq r7, #0 │ │ │ │ ldr r1, [pc, #164] @ (37af6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #148] @ (37af70 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37ae94 │ │ │ │ ldr r3, [pc, #140] @ (37af74 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -367736,15 +367733,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ae94 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #116] @ (37af78 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37ae94 │ │ │ │ ldr.w r3, [r5, #1068] @ 0x42c │ │ │ │ ldr.w r0, [r5, #1168] @ 0x490 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ ldr.w r1, [r5, #1084] @ 0x43c │ │ │ │ ands r3, r0 │ │ │ │ eors r3, r2 │ │ │ │ @@ -367759,46 +367756,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (37af84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #60] @ (37af88 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r2, [r5, #1076] @ 0x434 │ │ │ │ ldr.w r3, [r5, #1072] @ 0x430 │ │ │ │ b.n 37ae50 │ │ │ │ ble.n 37b038 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b22c │ │ │ │ + b.n 37b0dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ + add r0, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b168 │ │ │ │ + b.n 37b018 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r8, r5 │ │ │ │ + add r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37afc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367806,25 +367803,25 @@ │ │ │ │ mov.w r3, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #40] @ (37afd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37adf8 │ │ │ │ nop │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + orrs r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #168] @ (37b08c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -367836,15 +367833,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #164] @ (37b098 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #152] @ (37b09c ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b04e │ │ │ │ cmp r6, #31 │ │ │ │ bhi.n 37b072 │ │ │ │ @@ -367883,48 +367880,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37b00c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #64] @ (37b0a8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b00c │ │ │ │ ldr r3, [pc, #56] @ (37b0ac ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r4, [pc, #52] @ (37b0b0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (37b0b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 37b104 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ blt.n 37afdc │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r4 │ │ │ │ + orrs r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmn r4, r6 │ │ │ │ + negs r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ lsrs r3, r2, #2 │ │ │ │ @@ -367966,15 +367963,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (37b1ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #188] @ (37b1f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b190 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -368002,21 +367999,21 @@ │ │ │ │ ldr r1, [pc, #144] @ (37b200 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #128] @ (37b204 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b158 │ │ │ │ ldr r3, [pc, #116] @ (37b208 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b138 │ │ │ │ ldr r3, [pc, #88] @ (37b1f4 ) │ │ │ │ @@ -368026,65 +368023,65 @@ │ │ │ │ bpl.n 37b138 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (37b20c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b138 │ │ │ │ ldr r3, [pc, #84] @ (37b210 ) │ │ │ │ ldr r2, [pc, #88] @ (37b214 ) │ │ │ │ ldr r1, [pc, #88] @ (37b218 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #72] @ (37b21c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b158 │ │ │ │ nop │ │ │ │ bge.n 37b17c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r7, pc, #416 @ (adr r7, 37b388 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 4 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #768 @ (adr r7, 37b4fc ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 37b25c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - muls r4, r1 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 37b3dc ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 37b53c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + ble.n 37b198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmn r2, r2 │ │ │ │ + tst r2, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -368098,15 +368095,15 @@ │ │ │ │ ldr.w r8, [pc, #692] @ 37b4f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r7, fp, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #672] @ (37b4fc ) │ │ │ │ add r8, pc │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ mov.w r9, r6, lsr #2 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368226,15 +368223,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (37b50c ) │ │ │ │ ldr r0, [pc, #372] @ (37b510 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r5, #1092] @ 0x444 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -368256,15 +368253,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #300] @ (37b51c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ (37b520 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37b442 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368284,24 +368281,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #252] @ (37b52c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ (37b530 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r5, #1096] @ 0x448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1096] @ 0x448 │ │ │ │ b.n 37b310 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368333,135 +368330,135 @@ │ │ │ │ bpl.w 37b270 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #132] @ (37b538 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b270 │ │ │ │ str.w r7, [r5, #1204] @ 0x4b4 │ │ │ │ b.n 37b2ea │ │ │ │ ldr r1, [pc, #116] @ (37b53c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #116] @ (37b540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #108] @ (37b544 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (37b548 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37b442 │ │ │ │ nop │ │ │ │ - add r6, pc, #968 @ (adr r6, 37b8b8 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 37b618 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 37b4b4 │ │ │ │ + ble.n 37b564 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ bls.n 37b590 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #984 @ (adr r5, 37b8e0 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 37b640 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 37b768 ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 37b8c8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + sbcs r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #296 @ (adr r5, 37b640 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 37b7a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 37b598 │ │ │ │ + blt.n 37b448 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 37b548 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 37b6a8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 37b524 │ │ │ │ + blt.n 37b5d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r7 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 37b6c8 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 37b828 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 37b5f0 │ │ │ │ + bge.n 37b4a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0 │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37b558 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldc 0, cr0, [r6], {210} @ 0xd2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 37b5b4 │ │ │ │ ldr r2, [pc, #68] @ (37b5b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37b5bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #56] @ (37b5c0 ) │ │ │ │ ldr r1, [pc, #60] @ (37b5c4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (37b5c8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #488 @ (adr r4, 37b7a0 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 37b900 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 37b51c │ │ │ │ + bge.n 37b5cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xebe000d2 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 37b638 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368469,15 +368466,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #88] @ (37b640 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #2 │ │ │ │ add.w r3, r0, #936 @ 0x3a8 │ │ │ │ add.w r1, r0, #1064 @ 0x428 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [r0, #924] @ 0x39c │ │ │ │ str.w ip, [r0, #1068] @ 0x42c │ │ │ │ str.w ip, [r0, #1072] @ 0x430 │ │ │ │ @@ -368491,19 +368488,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #40 @ (adr r4, 37b664 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 37b7c4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r5 │ │ │ │ + ands r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #268] @ (37b760 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368514,15 +368511,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (37b768 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r6, [pc, #260] @ (37b76c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movw r3, #1309 @ 0x51d │ │ │ │ cmp r4, r3 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcs.n 37b728 │ │ │ │ movw r3, #1300 @ 0x514 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -368571,15 +368568,15 @@ │ │ │ │ ldr r0, [pc, #140] @ (37b77c ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37b6b4 │ │ │ │ sub.w r3, r4, #1296 @ 0x510 │ │ │ │ orrs r3, r5 │ │ │ │ itt eq │ │ │ │ moveq.w ip, #0 │ │ │ │ ldreq.w r1, [r0, #928] @ 0x3a0 │ │ │ │ @@ -368606,36 +368603,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (37b780 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #52] @ (37b784 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37b722 │ │ │ │ nop │ │ │ │ - add r3, pc, #600 @ (adr r3, 37b9bc ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 37bb1c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors r6, r1 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bpl.n 37b7cc │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 37b9fc ) │ │ │ │ + add r1, pc, #984 @ (adr r1, 37bb5c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #114 @ 0x72 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #192] @ (37b858 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -368645,15 +368642,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #152] @ 37b850 │ │ │ │ ldr r2, [pc, #168] @ (37b864 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -368667,75 +368664,75 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #152] @ (37b874 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #108] @ (37b878 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ movs r2, #32 │ │ │ │ bl 328b0c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #64] @ (37b87c ) │ │ │ │ movs r3, #1 │ │ │ │ addw r1, r5, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 328a18 │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #312 @ (adr r2, 37b998 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 37baf8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xe9a800d2 │ │ │ │ - bhi.n 37b8e8 │ │ │ │ + bvc.n 37b798 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r0, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #22] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + subs r6, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ add.w r3, r0, #1064 @ 0x428 │ │ │ │ @@ -368823,15 +368820,15 @@ │ │ │ │ str.w r5, [r6, #1068] @ 0x42c │ │ │ │ str.w r7, [r6, #1072] @ 0x430 │ │ │ │ bne.n 37b8aa │ │ │ │ ldr.w r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ mov.w r8, #1 │ │ │ │ ands.w r7, r1, #2 │ │ │ │ lsl.w r8, r8, r4 │ │ │ │ bne.n 37b9da │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37ba7e │ │ │ │ adds r2, r0, #1 │ │ │ │ @@ -368862,15 +368859,15 @@ │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ b.n 37b93a │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r9, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [pc, #280] @ (37bb28 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37b958 │ │ │ │ @@ -368886,15 +368883,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37b958 │ │ │ │ ldr r0, [pc, #252] @ (37bb34 ) │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r6, #1068] @ 0x42c │ │ │ │ ldr.w r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37b960 │ │ │ │ ands.w r0, ip, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq.n 37b9bc │ │ │ │ @@ -368956,15 +368953,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 37b932 │ │ │ │ ldr r0, [pc, #80] @ (37bb38 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh.w r1, [r9, #2] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ and.w r1, r1, #3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #2 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -368983,17 +368980,17 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 37bc04 │ │ │ │ sub sp, #16 │ │ │ │ @@ -369004,15 +369001,15 @@ │ │ │ │ ldr r2, [pc, #176] @ (37bc0c ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #168] @ (37bc10 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #164] @ (37bc14 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bbc4 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -369055,47 +369052,47 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #64] @ (37bc20 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37bb78 │ │ │ │ ldr r3, [pc, #48] @ (37bc24 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #48] @ (37bc28 ) │ │ │ │ ldr r0, [pc, #52] @ (37bc2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ beq.n 37bc7c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -369107,15 +369104,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr.w r8, [pc, #556] @ 37be80 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #540] @ (37be84 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37be32 │ │ │ │ @@ -369279,48 +369276,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37bc76 │ │ │ │ ldr r0, [pc, #64] @ (37be90 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37bc76 │ │ │ │ ldr r1, [pc, #48] @ (37be94 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #48] @ (37be98 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37bcb2 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + subs r1, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37bea4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ b.n 37c56c │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369328,43 +369325,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (37bf08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (37bf0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (37bf10 ) │ │ │ │ ldr r1, [pc, #68] @ (37bf14 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #56] @ (37bf18 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 37bfdc │ │ │ │ + beq.n 37be8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, sl, #7340032 @ 0x700000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369378,35 +369375,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (37bfd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (37bfd8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (37bfdc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #124] @ (37bfe0 ) │ │ │ │ ldr r1, [pc, #128] @ (37bfe4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #112] @ (37bfe8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ movs r2, #16 │ │ │ │ @@ -369431,33 +369428,33 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 51fc70 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33665c │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 37bfb4 │ │ │ │ + beq.n 37c064 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r0, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37c4b0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w lr, #1 │ │ │ │ mov ip, r0 │ │ │ │ ldrh.w r3, [r0, #996] @ 0x3e4 │ │ │ │ lsl.w lr, lr, r1 │ │ │ │ orr.w r4, r3, lr │ │ │ │ @@ -369484,15 +369481,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r3, [ip, #1006] @ 0x3ee │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ orr.w lr, lr, r3 │ │ │ │ strh.w lr, [ip, #1006] @ 0x3ee │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #380] @ 37c1f0 │ │ │ │ add ip, pc │ │ │ │ @@ -369541,15 +369538,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (37c1f8 ) │ │ │ │ ldr r0, [pc, #284] @ (37c1fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ ldrh.w r2, [r4, #72] @ 0x48 │ │ │ │ eors r3, r5 │ │ │ │ strh.w r5, [r4, #70] @ 0x46 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369565,15 +369562,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl.w lr, r6, lr │ │ │ │ str r2, [sp, #0] │ │ │ │ lsr.w ip, r6, ip │ │ │ │ orr.w r1, r1, lr │ │ │ │ orr.w r1, r1, ip │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37c108 │ │ │ │ b.n 37c0c0 │ │ │ │ ldrh.w r3, [r4, #72] @ 0x48 │ │ │ │ @@ -369589,15 +369586,15 @@ │ │ │ │ clz r2, r2 │ │ │ │ add.w r0, r4, r2, lsl #2 │ │ │ │ lsr.w r1, r5, r2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 37c18e │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37c16a │ │ │ │ b.n 37c0c0 │ │ │ │ strh.w r5, [r4, #74] @ 0x4a │ │ │ │ @@ -369608,15 +369605,15 @@ │ │ │ │ bic.w r1, r1, r5 │ │ │ │ strh.w r1, [r4, #78] @ 0x4e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37c0c0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r1, [pc, #48] @ (37c1f4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #20 │ │ │ │ bmi.n 37c1de │ │ │ │ strh.w r5, [r4, #80] @ 0x50 │ │ │ │ b.n 37c0c0 │ │ │ │ @@ -369626,32 +369623,32 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 37c0e4 │ │ │ │ ldr r1, [pc, #40] @ (37c208 ) │ │ │ │ ldr r0, [pc, #40] @ (37c20c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37c1ce │ │ │ │ nop │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + subs r2, r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #176] @ 37c2d0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -369711,35 +369708,35 @@ │ │ │ │ ldrh.w r0, [r4, #80] @ 0x50 │ │ │ │ b.n 37c256 │ │ │ │ ldr r1, [pc, #40] @ (37c2d8 ) │ │ │ │ ldr r0, [pc, #40] @ (37c2dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37c26e │ │ │ │ ldr r1, [pc, #32] @ (37c2e0 ) │ │ │ │ ldr r0, [pc, #32] @ (37c2e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37c2a8 │ │ │ │ nop │ │ │ │ ldmia r1!, {r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r1, r5 │ │ │ │ + subs r4, r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (37c358 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369748,15 +369745,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37c360 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ cbz r3, 37c32c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -369767,33 +369764,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (37c364 ) │ │ │ │ ldr r4, [pc, #52] @ (37c368 ) │ │ │ │ movs r2, #219 @ 0xdb │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 37c3c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369801,15 +369798,15 @@ │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #72] @ (37c3d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #1004] @ 0x3ec │ │ │ │ strd r2, r3, [r0, #996] @ 0x3e4 │ │ │ │ strh.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -369818,30 +369815,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037c3d4 : │ │ │ │ str.w r1, [r0, #924] @ 0x39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37c3e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ udf #130 @ 0x82 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369923,32 +369920,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37c508 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37c50c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (37c510 ) │ │ │ │ ldr r2, [pc, #40] @ (37c514 ) │ │ │ │ ldr r1, [pc, #40] @ (37c518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + b.w 72c8d0 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r2, #23] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ble.n 37c600 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r1, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370070,23 +370067,23 @@ │ │ │ │ bpl.w 37c564 │ │ │ │ b.n 37c56e │ │ │ │ ldr r1, [pc, #20] @ (37c680 ) │ │ │ │ ldr r0, [pc, #24] @ (37c684 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37c56e │ │ │ │ stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #176] @ (37c74c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370100,48 +370097,48 @@ │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w sl, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #136] @ (37c760 ) │ │ │ │ ldr r1, [pc, #136] @ (37c764 ) │ │ │ │ mov fp, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #100] @ (37c768 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r2, [pc, #84] @ (37c76c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -370153,29 +370150,29 @@ │ │ │ │ bl 33665c │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add.w r1, r5, #1064 @ 0x428 │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 328b0c │ │ │ │ - adds r2, #58 @ 0x3a │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ blt.n 37c804 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370185,15 +370182,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #88] @ (37c7e0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ uxtb r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ bl 37c3ec │ │ │ │ @@ -370210,19 +370207,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37c874 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370232,72 +370229,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37c880 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #112] @ (37c884 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37c888 ) │ │ │ │ ldr r6, [pc, #112] @ (37c88c ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37c890 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #84] @ (37c894 ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r3!, {r4, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370367,15 +370364,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #532] @ (37cb6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ addw r5, r4, #1028 @ 0x404 │ │ │ │ mov r3, ip │ │ │ │ addw r6, r4, #1050 @ 0x41a │ │ │ │ bic.w r7, r2, r1 │ │ │ │ tst r7, r3 │ │ │ │ beq.n 37c986 │ │ │ │ @@ -370509,52 +370506,52 @@ │ │ │ │ lsls r0, r2, #31 │ │ │ │ bpl.w 37c946 │ │ │ │ b.n 37c928 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37c916 │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r1, r5, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37ca96 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37c986 │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r1, r3, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37ca58 │ │ │ │ stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37cb78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ bvc.n 37ca90 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370562,32 +370559,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37cbc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37cbc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (37cbcc ) │ │ │ │ ldr r2, [pc, #40] @ (37cbd0 ) │ │ │ │ ldr r1, [pc, #40] @ (37cbd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + b.w 72c8d0 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ bvc.n 37cc74 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370645,15 +370642,15 @@ │ │ │ │ ldr r0, [pc, #480] @ (37ce50 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37cc3a │ │ │ │ cmp r2, #241 @ 0xf1 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37cc5e │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37ccde │ │ │ │ @@ -370679,15 +370676,15 @@ │ │ │ │ ldr r0, [pc, #400] @ (37ce5c ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37cc3a │ │ │ │ subs.w lr, r2, #228 @ 0xe4 │ │ │ │ movw ip, #4369 @ 0x1111 │ │ │ │ lsr.w ip, ip, lr │ │ │ │ tst.w ip, #1 │ │ │ │ beq.n 37cc5e │ │ │ │ bic.w r2, r2, #3 │ │ │ │ @@ -370792,40 +370789,40 @@ │ │ │ │ add.w r2, r0, #16 │ │ │ │ ldr r1, [pc, #68] @ (37ce64 ) │ │ │ │ ldr r0, [pc, #68] @ (37ce68 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37cc3a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ite lt │ │ │ │ lsllt r4, r4, #3 │ │ │ │ ldrge r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #50 @ 0x32 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37cf30 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370839,48 +370836,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ add.w r9, r4, #52 @ 0x34 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #136] @ (37cf44 ) │ │ │ │ ldr r1, [pc, #140] @ (37cf48 ) │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #104] @ (37cf4c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r2, [pc, #88] @ (37cf50 ) │ │ │ │ ldr r3, [pc, #88] @ (37cf54 ) │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -370894,33 +370891,33 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ addw r1, r5, #1068 @ 0x42c │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 328b0c │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #6 │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ bmi.n 37cf54 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (37d008 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -370928,15 +370925,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #160] @ (37d010 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ movs r6, #0 │ │ │ │ blx 28aa14 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ @@ -370969,19 +370966,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r1, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37d0a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370991,72 +370988,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37d0b0 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #112] @ (37d0b4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37d0b8 ) │ │ │ │ ldr r6, [pc, #112] @ (37d0bc ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37d0c0 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #84] @ (37d0c4 ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7334e4 │ │ │ │ + bl 73342c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #16 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbnz r0, 37d10c │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #162 @ 0xa2 │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r1, [pc, #1108] @ 37d530 │ │ │ │ @@ -371117,15 +371114,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r3, #84 @ 0x54 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ subs.w r5, r2, #228 @ 0xe4 │ │ │ │ movw r3, #4369 @ 0x1111 │ │ │ │ lsrs r3, r5 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 37d10a │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, r2 │ │ │ │ @@ -371202,15 +371199,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37d118 │ │ │ │ ldr.w r1, [r3, #1060] @ 0x424 │ │ │ │ addw r2, r3, #1028 @ 0x404 │ │ │ │ addw r7, r3, #1050 @ 0x41a │ │ │ │ movs r5, #1 │ │ │ │ and.w r6, r4, r1 │ │ │ │ tst r5, r6 │ │ │ │ @@ -371392,78 +371389,78 @@ │ │ │ │ bcc.w 37d150 │ │ │ │ b.n 37d10a │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d33e │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d2ae │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d384 │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d2f6 │ │ │ │ ldr r3, [pc, #44] @ (37d550 ) │ │ │ │ ldr r1, [pc, #44] @ (37d554 ) │ │ │ │ ldr r0, [pc, #48] @ (37d558 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 37d174 │ │ │ │ revsh r2, r0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #176 @ 0xb0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (37d56c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ ldmia r6!, {r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371581,37 +371578,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37d594 │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r0, [pc, #40] @ (37d6fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37d594 │ │ │ │ ldr r1, [pc, #36] @ (37d700 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (37d704 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37d5a8 │ │ │ │ @ instruction: 0xb61e │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (37d780 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371620,31 +371617,31 @@ │ │ │ │ ldr r1, [pc, #104] @ (37d788 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #88] @ (37d78c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (37d790 ) │ │ │ │ movs r3, #21 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #72] @ (37d794 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #64] @ (37d798 ) │ │ │ │ ldr r1, [pc, #64] @ (37d79c ) │ │ │ │ ldr r2, [pc, #68] @ (37d7a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -371656,37 +371653,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 37d78c │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ble.n 37d864 │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldmia r4, {r3, r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 865b8c │ │ │ │ + b.w 865ad4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #268] @ (37d8d0 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #268] @ (37d8d4 ) │ │ │ │ @@ -371695,15 +371692,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #232] @ 37d8c8 │ │ │ │ ldr r2, [pc, #248] @ (37d8dc ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -371717,122 +371714,122 @@ │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #212] @ 37d8e8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #208] @ (37d8ec ) │ │ │ │ add r8, pc │ │ │ │ bl 33665c │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r7, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ movs r2, #16 │ │ │ │ bl 328b0c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #160] @ (37d8f0 ) │ │ │ │ movs r2, #16 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #140] @ (37d8f4 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r4, r4, #972 @ 0x3cc │ │ │ │ - bl 72e864 │ │ │ │ + bl 72e7ac │ │ │ │ ldr r1, [pc, #124] @ (37d8f8 ) │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (37d8fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #120] @ (37d900 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (37d904 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ ldr r3, [pc, #112] @ (37d908 ) │ │ │ │ ldr r2, [pc, #112] @ (37d90c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (37d910 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r2, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldmia r3, {r3, r5, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r5, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (37d974 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371841,15 +371838,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (37d97c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 37d95a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -371861,25 +371858,25 @@ │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #32] @ (37d984 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 37d946 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 37da38 │ │ │ │ sub sp, #16 │ │ │ │ @@ -371897,31 +371894,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq.w ip, #0 │ │ │ │ beq.n 37d9f4 │ │ │ │ add r1, pc, #68 @ (adr r1, 37da30 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 865c6c │ │ │ │ + bl 865bb4 │ │ │ │ ldr r2, [pc, #68] @ (37da4c ) │ │ │ │ ldr r3, [pc, #60] @ (37da44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371936,23 +371933,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cbz r2, 37da7c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #8 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbz r4, 37da76 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371991,15 +371988,15 @@ │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37da6e │ │ │ │ ldr r0, [pc, #44] @ (37dae4 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, #16 │ │ │ │ bne.n 37da74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -372007,15 +372004,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r2, 37daee │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r7, r8, [r0, #936] @ 0x3a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372105,15 +372102,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 37dbb0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #4 │ │ │ │ cmp.w r8, #16 │ │ │ │ bne.n 37dbbe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372133,15 +372130,15 @@ │ │ │ │ bic.w r2, r6, r2 │ │ │ │ itt eq │ │ │ │ moveq r5, r1 │ │ │ │ moveq r6, r2 │ │ │ │ b.n 37db34 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 37dbb2 │ │ │ │ cmp r2, #2 │ │ │ │ orr.w r2, r5, r1 │ │ │ │ bic.w r1, r6, r1 │ │ │ │ itt eq │ │ │ │ moveq r5, r2 │ │ │ │ moveq r6, r1 │ │ │ │ @@ -372156,25 +372153,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 37dba2 │ │ │ │ ldr r0, [pc, #28] @ (37dc7c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37dba2 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 37dce4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -372182,15 +372179,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (37dcec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [r0, #920] @ 0x398 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r0, #968] @ 0x3c8 │ │ │ │ @@ -372199,19 +372196,19 @@ │ │ │ │ strd r3, r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r2, [r0, #972] @ 0x3cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37dae8 │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + adds r4, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + adds r6, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #68] @ (37dd48 ) │ │ │ │ @@ -372237,25 +372234,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37dd18 │ │ │ │ ldr r0, [pc, #32] @ (37dd58 ) │ │ │ │ mov r2, ip │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37dd18 │ │ │ │ add r6, sp, #640 @ 0x280 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + adds r0, r3, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 37ddf4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -372273,23 +372270,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strh.w r2, [sp, #10] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, sp, #10 │ │ │ │ - bl 865b8c │ │ │ │ + bl 865ad4 │ │ │ │ cbz r0, 37ddca │ │ │ │ ldrh.w r1, [sp, #10] │ │ │ │ mov r0, r7 │ │ │ │ bl 37dcf0 │ │ │ │ ldr r2, [pc, #60] @ (37de08 ) │ │ │ │ ldr r3, [pc, #44] @ (37ddfc ) │ │ │ │ add r2, pc │ │ │ │ @@ -372304,23 +372301,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r5, #4 │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r5, sp, #856 @ 0x358 │ │ │ │ lsls r4, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -372506,118 +372503,118 @@ │ │ │ │ ldr r1, [pc, #184] @ (37e0c0 ) │ │ │ │ ldr r0, [pc, #188] @ (37e0c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r1, [pc, #172] @ (37e0c8 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37de38 │ │ │ │ ldr r1, [pc, #140] @ (37e0b4 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37de38 │ │ │ │ strd r5, r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ (37e0cc ) │ │ │ │ ldr.w r1, [r6, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37de38 │ │ │ │ ldr r1, [pc, #140] @ (37e0d0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (37e0d4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r1, [pc, #124] @ (37e0d8 ) │ │ │ │ ldr r0, [pc, #124] @ (37e0dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37dfc8 │ │ │ │ ldr r1, [pc, #116] @ (37e0e0 ) │ │ │ │ ldr r0, [pc, #116] @ (37e0e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37df7a │ │ │ │ ldr r1, [pc, #108] @ (37e0e8 ) │ │ │ │ ldr r0, [pc, #108] @ (37e0ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37df6a │ │ │ │ ldr r1, [pc, #100] @ (37e0f0 ) │ │ │ │ ldr r0, [pc, #100] @ (37e0f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37df58 │ │ │ │ ldr r1, [pc, #92] @ (37e0f8 ) │ │ │ │ ldr r0, [pc, #92] @ (37e0fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37df2c │ │ │ │ nop │ │ │ │ add r5, sp, #512 @ 0x200 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #24 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r0, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #236] @ 37e1fc │ │ │ │ mov r4, r0 │ │ │ │ @@ -372693,57 +372690,57 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37e15e │ │ │ │ ldr r0, [pc, #48] @ (37e20c ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37e15e │ │ │ │ ldr r0, [pc, #36] @ (37e210 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ bl 28bce4 │ │ │ │ nop │ │ │ │ add r2, sp, #544 @ 0x220 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (37e264 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ stmia r2!, {r2} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -372751,15 +372748,15 @@ │ │ │ │ ldr r2, [pc, #104] @ (37e2e4 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #104] @ (37e2e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #64] @ 37e2d0 │ │ │ │ ldr r3, [pc, #88] @ (37e2ec ) │ │ │ │ add.w r2, r4, #20 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -372784,19 +372781,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372806,22 +372803,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (37e35c ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (37e360 ) │ │ │ │ ldr r1, [pc, #68] @ (37e364 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (37e368 ) │ │ │ │ ldr r2, [pc, #56] @ (37e36c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -372831,42 +372828,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #92] @ 37e3e0 │ │ │ │ ldr r2, [pc, #92] @ (37e3e4 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #92] @ (37e3e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #60] @ 37e3d8 │ │ │ │ ldr r3, [pc, #76] @ (37e3ec ) │ │ │ │ mov.w r1, #312 @ 0x138 │ │ │ │ ldr r2, [pc, #76] @ (37e3f0 ) │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ @@ -372886,19 +372883,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r0!, {r3, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372910,15 +372907,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e470 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #68] @ 37e460 │ │ │ │ ldr r3, [pc, #84] @ (37e474 ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (37e478 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -372941,19 +372938,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ stmia r0!, {r2} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372965,15 +372962,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e4f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r4, r4, #1244 @ 0x4dc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #64] @ 37e4e8 │ │ │ │ ldr r3, [pc, #80] @ (37e4fc ) │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ ldr r2, [pc, #80] @ (37e500 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -372995,19 +372992,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #110 @ 0x6e │ │ │ │ lsls r5, r4, #3 │ │ │ │ itte vc │ │ │ │ lslvc r2, r2, #3 │ │ │ │ pushvc {r4, lr} │ │ │ │ movvs.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373019,15 +373016,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e580 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #68] @ 37e570 │ │ │ │ ldr r3, [pc, #84] @ (37e584 ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (37e588 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373049,19 +373046,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r7, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ bkpt 0x00f4 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373072,15 +373069,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (37e604 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e608 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #60] @ 37e5f0 │ │ │ │ ldr r3, [pc, #84] @ (37e60c ) │ │ │ │ addw r2, r4, #2188 @ 0x88c │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373104,19 +373101,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bkpt 0x006a │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373126,26 +373123,26 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #44] @ (37e658 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1964 @ 0x7ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldrd r5, r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -373173,25 +373170,25 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #140] @ (37e758 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #140] @ (37e75c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2392 @ 0x958 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (37e760 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w sl, [r0, #108] @ 0x6c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 37e724 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a1ac │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -373227,19 +373224,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -373264,15 +373261,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r8, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #240] @ (37e8ac ) │ │ │ │ str r7, [sp, #28] │ │ │ │ add r7, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -373308,15 +373305,15 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ lsl.w r4, r5, r4 │ │ │ │ tst r4, r6 │ │ │ │ ite ne │ │ │ │ movne r4, r5 │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r4, [sp, #23] │ │ │ │ - bl 8661f0 │ │ │ │ + bl 866138 │ │ │ │ ldr r2, [pc, #136] @ (37e8b4 ) │ │ │ │ ldr r3, [pc, #116] @ (37e8a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373335,57 +373332,57 @@ │ │ │ │ ldr r1, [pc, #96] @ (37e8bc ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #961 @ 0x3c1 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 37e828 │ │ │ │ ldr r3, [pc, #76] @ (37e8c0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #76] @ (37e8c4 ) │ │ │ │ ldr r1, [pc, #80] @ (37e8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #2416 @ 0x970 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #967 @ 0x3c7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 37e828 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r4, pc, #64 @ (adr r4, 37e8e0 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r2, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r3, pc, #480 @ (adr r3, 37ea98 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #188] @ (37e99c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -373397,25 +373394,25 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r8, [pc, #172] @ 37e9a8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w fp, [pc, #168] @ 37e9ac │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w sl, [pc, #164] @ 37e9b0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #17 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #148] @ (37e9b4 ) │ │ │ │ add fp, pc │ │ │ │ add sl, pc │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ @@ -373439,15 +373436,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ mov r0, r9 │ │ │ │ blx 288d58 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 37e93c │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r3, #24 │ │ │ │ @@ -373458,24 +373455,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r3, #13] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r0, #23 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 2, pc, cr1, cr15, {7} @ │ │ │ │ - bhi.n 37ea38 │ │ │ │ + bvc.n 37e8e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -373488,36 +373485,36 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #176] @ (37ea9c ) │ │ │ │ ldr r1, [pc, #180] @ (37eaa0 ) │ │ │ │ mov r9, r0 │ │ │ │ addw r3, r4, #2436 @ 0x984 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r9, #928 @ 0x3a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r9, #924 @ 0x39c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3365ac │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov sl, r7 │ │ │ │ movs r4, #0 │ │ │ │ @@ -373551,25 +373548,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ bl 51fc70 │ │ │ │ add.w r1, r9, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33665c │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #484] @ (37eca0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -373581,22 +373578,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ addw r3, r6, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r5, lsl #30 │ │ │ │ ldr r4, [pc, #432] @ (37ecac ) │ │ │ │ subs.w ip, r2, #20 │ │ │ │ mov.w r3, r5, lsr #2 │ │ │ │ adc.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp.w ip, #3 │ │ │ │ @@ -373667,15 +373664,15 @@ │ │ │ │ ldr r1, [pc, #284] @ (37ecc0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #284] @ (37ecc4 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2452 @ 0x994 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37eb52 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #240] @ (37ecb4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -373693,15 +373690,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37eb54 │ │ │ │ ldr r0, [pc, #228] @ (37ecc8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r1, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37eb54 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1964] @ 0x7ac │ │ │ │ b.n 37ebc2 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ @@ -373750,40 +373747,40 @@ │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1968] @ 0x7b0 │ │ │ │ b.n 37ebc2 │ │ │ │ ldr r0, [pc, #56] @ (37eccc ) │ │ │ │ addw r1, r6, #2452 @ 0x994 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37eb52 │ │ │ │ nop │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #616 @ (adr r0, 37ef18 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r0, #10 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ sub sp, #20 │ │ │ │ @@ -373816,15 +373813,15 @@ │ │ │ │ bic.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37ee04 │ │ │ │ lsl.w r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37ed44 │ │ │ │ tst.w r8, r3 │ │ │ │ @@ -373898,15 +373895,15 @@ │ │ │ │ bne.n 37ed4a │ │ │ │ ldrd r1, r0, [r9, #920] @ 0x398 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 37edea │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 37edea │ │ │ │ bhi.n 37edea │ │ │ │ b.n 37ed44 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -373935,22 +373932,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r7, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, sp, #31 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 8661f0 │ │ │ │ + bl 866138 │ │ │ │ cbnz r0, 37eeb2 │ │ │ │ ldr r2, [pc, #248] @ (37ef84 ) │ │ │ │ ldr r3, [pc, #236] @ (37ef78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -374016,54 +374013,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (37ef94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r2, #990 @ 0x3de │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 37ee88 │ │ │ │ ldr r1, [pc, #76] @ (37ef98 ) │ │ │ │ mov.w r2, #996 @ 0x3e4 │ │ │ │ ldr r3, [pc, #72] @ (37ef9c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (37efa0 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #2472 @ 0x9a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 37ee88 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #32 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr2 0, 1, r0, cr12, cr3, {2} │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + stc2 0, cr0, [r4, #332] @ 0x14c │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #608] @ (37f218 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374077,25 +374074,25 @@ │ │ │ │ mov r4, r2 │ │ │ │ addw r1, r9, #2380 @ 0x94c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ addw r1, r9, #2392 @ 0x958 │ │ │ │ movs r3, #17 │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #560] @ (37f224 ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ mov.w r3, r8, lsr #2 │ │ │ │ cmp r4, r2 │ │ │ │ add r5, pc │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ bcs.n 37f08c │ │ │ │ @@ -374126,15 +374123,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f09a │ │ │ │ ldr r0, [pc, #488] @ (37f234 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f09a │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 37f0b0 │ │ │ │ @@ -374146,15 +374143,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 37f098 │ │ │ │ ldr r0, [pc, #440] @ (37f238 ) │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f098 │ │ │ │ ldr r3, [pc, #416] @ (37f230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.w 37f1f6 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374174,32 +374171,32 @@ │ │ │ │ ldr r1, [pc, #384] @ (37f23c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #384] @ (37f240 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2492 @ 0x9bc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f098 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 37f114 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ mla r4, r3, r4, sl │ │ │ │ ldr.w r4, [r4, #1992] @ 0x7c8 │ │ │ │ b.n 37f02c │ │ │ │ mov r0, sl │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, #3 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 37f12e │ │ │ │ ldr r3, [pc, #296] @ (37f230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374214,15 +374211,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 37f098 │ │ │ │ ldr r0, [pc, #292] @ (37f244 ) │ │ │ │ mov r2, r4 │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f098 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ and.w r1, r3, #31 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r2, sl │ │ │ │ ldr.w r2, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -374285,49 +374282,49 @@ │ │ │ │ eors r4, r3 │ │ │ │ b.n 37f02c │ │ │ │ ldr r0, [pc, #80] @ (37f248 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f098 │ │ │ │ ldr r0, [pc, #64] @ (37f24c ) │ │ │ │ addw r1, r9, #2516 @ 0x9d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f10e │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #28 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #808] @ (37f58c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -374340,23 +374337,23 @@ │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #12] │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ ldrd r8, r9, [sp, #72] @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r5, [pc, #780] @ (37f598 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #760] @ (37f59c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37f36c │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ @@ -374413,15 +374410,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ addw r1, r1, #2552 @ 0x9f8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #604] @ (37f5a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37f306 │ │ │ │ ldr r1, [pc, #616] @ (37f5b4 ) │ │ │ │ ldr r0, [pc, #616] @ (37f5b8 ) │ │ │ │ @@ -374451,31 +374448,31 @@ │ │ │ │ bpl.n 37f2ac │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #576] @ (37f5c8 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37f2ac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #556] @ (37f5cc ) │ │ │ │ ldr r2, [pc, #556] @ (37f5d0 ) │ │ │ │ ldr r1, [pc, #560] @ (37f5d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, r4, #3 │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 37f3de │ │ │ │ ldr r3, [pc, #476] @ (37f5a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374483,15 +374480,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 37f306 │ │ │ │ ldr r0, [pc, #520] @ (37f5d8 ) │ │ │ │ add.w r1, fp, #2576 @ 0xa10 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ and.w r5, sl, #31 │ │ │ │ ubfx ip, r8, #1, #1 │ │ │ │ mul.w r2, r9, r2 │ │ │ │ @@ -374632,57 +374629,57 @@ │ │ │ │ addw r3, fp, #2612 @ 0xa34 │ │ │ │ ldr r0, [pc, #96] @ (37f5e0 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r0, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r1, #20 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r3, #10 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r7, [pc, #1576] @ 37fc20 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -374697,23 +374694,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ addw r7, r7, #2392 @ 0x958 │ │ │ │ ldrd r5, fp, [sp, #80] @ 0x50 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [pc, #1540] @ 37fc2c │ │ │ │ mov r8, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [pc, #1520] @ 37fc30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37f7a6 │ │ │ │ mov.w r2, r9, lsr #2 │ │ │ │ @@ -374799,26 +374796,26 @@ │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ addw r1, r1, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ubfx r7, r5, #5, #3 │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ and.w r1, r5, #31 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mla r3, r3, r7, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ubfx r8, r5, #16, #4 │ │ │ │ @@ -374857,26 +374854,26 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37f64e │ │ │ │ ldr.w r0, [pc, #1164] @ 37fc50 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 37f64e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r0, [pc, #1144] @ 37fc54 │ │ │ │ addw r1, r3, #2648 @ 0xa58 │ │ │ │ strd r5, fp, [sp] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ cmp.w r8, #6 │ │ │ │ bhi.w 37fbf2 │ │ │ │ tbh [pc, r8, lsl #1] │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r1, #7 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r1, r0, #5 │ │ │ │ @@ -374886,15 +374883,15 @@ │ │ │ │ ldr.w r1, [pc, #1096] @ 37fc58 │ │ │ │ ldr.w r0, [pc, #1096] @ 37fc5c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2712 @ 0xa98 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ ands r2, r5 │ │ │ │ mla r4, r4, sl, r8 │ │ │ │ ldr.w r1, [r4, #1964] @ 0x7ac │ │ │ │ bl 37e65c │ │ │ │ @@ -375208,15 +375205,15 @@ │ │ │ │ ands r3, r5 │ │ │ │ eors r3, r1 │ │ │ │ orn r3, r3, r6 │ │ │ │ ands r2, r3 │ │ │ │ bl 37e65c │ │ │ │ str.w r0, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 37f9c4 │ │ │ │ - bl 8a3ee8 │ │ │ │ + bl 8a3e30 │ │ │ │ cmp r6, r0 │ │ │ │ itt cs │ │ │ │ subcs r6, r6, r0 │ │ │ │ strcs.w r6, [r8, #920] @ 0x398 │ │ │ │ bcs.w 37f914 │ │ │ │ ldr r3, [pc, #144] @ (37fc6c ) │ │ │ │ movw r2, #890 @ 0x37a │ │ │ │ @@ -375239,62 +375236,62 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2648 @ 0xa58 │ │ │ │ strd r5, fp, [sp, #80] @ 0x50 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + b.w 87fce4 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r3, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + ldrsh r0, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r7, #0] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037fc80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375303,28 +375300,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (37fcc0 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (37fcc4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 37fce2 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 37fcea │ │ │ │ @@ -375351,24 +375348,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (37fd7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #88] @ (37fd80 ) │ │ │ │ ldr r1, [pc, #92] @ (37fd84 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 37fd5e │ │ │ │ mov r4, r0 │ │ │ │ @@ -375387,35 +375384,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + add sl, lr │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 37fcbc │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37fdac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r0, sp, #800 @ 0x320 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (37fe28 ) │ │ │ │ @@ -375425,62 +375422,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (37fe30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #88] @ (37fe34 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (37fe38 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (37fe3c ) │ │ │ │ ldr r0, [pc, #72] @ (37fe40 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #52] @ (37fe44 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add lr, fp │ │ │ │ + add r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #26 │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r0, 37fe9a │ │ │ │ lsls r0, r4, #3 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -375528,24 +375525,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (37ff24 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 729d98 │ │ │ │ + bl 729ce0 │ │ │ │ ldr.w ip, [pc, #84] @ 37ff28 │ │ │ │ ldr r2, [pc, #84] @ (37ff2c ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (37ff30 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -375560,19 +375557,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #26 │ │ │ │ + subs r2, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #408 @ (adr r7, 3800cc ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ │ │ │ │ 0037ff34 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -375613,23 +375610,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (37fffc ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov fp, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -375651,19 +375648,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00380000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375720,15 +375717,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 380078 │ │ │ │ nop │ │ │ │ │ │ │ │ 0038009c : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -375759,15 +375756,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3800d2 │ │ │ │ │ │ │ │ 003800f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375786,20 +375783,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3801c4 ) │ │ │ │ cbz r2, 380150 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 380184 │ │ │ │ movs r1, #3 │ │ │ │ @@ -375838,35 +375835,35 @@ │ │ │ │ bpl.n 38014a │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (3801d0 ) │ │ │ │ ldr r0, [pc, #48] @ (3801d4 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 38014a │ │ │ │ ldrh r6, [r2, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + adds r0, r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r6, #7 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37fbe8 │ │ │ │ + b.n 37fa98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r3, #3 │ │ │ │ + movs r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 3802d8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -375904,20 +375901,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3802ac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 380294 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (3802f0 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38023c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -375933,15 +375930,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 38022c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (3802fc ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 38022c │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -375965,31 +375962,30 @@ │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 380206 │ │ │ │ movs r5, #1 │ │ │ │ b.n 380296 │ │ │ │ ldrh r2, [r6, #12] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #80] @ 0x50 │ │ │ │ + vshr.u32 q8, , #26 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q8, , #4 │ │ │ │ + vqadd.u16 q8, q2, │ │ │ │ │ │ │ │ 00380300 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 3801d8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00380308 : │ │ │ │ @@ -376036,20 +376032,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 38038e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (3803fc ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38034a │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -376078,63 +376074,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 380352 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (380408 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 380352 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrh r0, [r7, #2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr12, cr3, {2} │ │ │ │ + mrc2 0, 1, r0, cr4, cr3, {2} │ │ │ │ │ │ │ │ 0038040c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (380498 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #108] @ (38049c ) │ │ │ │ ldr r2, [pc, #112] @ (3804a0 ) │ │ │ │ ldr r1, [pc, #112] @ (3804a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 380490 │ │ │ │ ldr r2, [pc, #96] @ (3804a8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 380468 │ │ │ │ mov r0, r5 │ │ │ │ @@ -376159,35 +376155,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38044e │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (3804b4 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 38044e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380456 │ │ │ │ nop │ │ │ │ strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr14, cr3, {2} │ │ │ │ + stc2 0, cr0, [r6, #332]! @ 0x14c │ │ │ │ │ │ │ │ 003804b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (38054c ) │ │ │ │ @@ -376204,25 +376200,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #92] @ (380550 ) │ │ │ │ ldr r2, [pc, #92] @ (380554 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (380558 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3804d8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -376243,33 +376239,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3804da │ │ │ │ ldr r0, [pc, #44] @ (380568 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3804da │ │ │ │ nop │ │ │ │ strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + stc2 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ │ │ │ │ 0038056c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -376281,20 +376277,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 380610 │ │ │ │ ldr r7, [pc, #132] @ (380614 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (380618 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3805c0 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -376322,48 +376318,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3805bc │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (380624 ) │ │ │ │ ldr r0, [pc, #48] @ (380628 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 3805bc │ │ │ │ nop │ │ │ │ strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #29] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc2 0, cr0, [sl], {83} @ 0x53 │ │ │ │ + @ instruction: 0xfbe20053 │ │ │ │ │ │ │ │ 0038062c : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (380690 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 380642 │ │ │ │ ldr r1, [pc, #92] @ (380694 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 380650 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (380698 ) │ │ │ │ @@ -376380,135 +376376,135 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (3806a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ nop │ │ │ │ strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #768] @ (38099c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8], #332 @ 0x14c │ │ │ │ + ldc2 0, cr0, [r0], {83} @ 0x53 │ │ │ │ │ │ │ │ 003806a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #60] @ (3806f8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr.w ip, [pc, #52] @ 3806fc │ │ │ │ ldr r2, [pc, #52] @ (380700 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (380704 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #4] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00380708 : │ │ │ │ - b.w 72c5cc │ │ │ │ + b.w 72c514 │ │ │ │ │ │ │ │ 0038070c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (380774 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #76] @ (380778 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r1, [pc, #68] @ (38077c ) │ │ │ │ ldr r2, [pc, #68] @ (380780 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (380784 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #56] @ (380788 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r2, [r5, #10] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r5, r7] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (380794 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -376516,15 +376512,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (3807ec ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3807f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3807f4 ) │ │ │ │ ldr r2, [pc, #52] @ (3807f8 ) │ │ │ │ ldr r3, [pc, #52] @ (3807fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -376534,19 +376530,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r4, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -376566,32 +376562,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 38085a │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 380884 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r2, [pc, #68] @ (3808a8 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (3808ac ) │ │ │ │ @@ -376607,23 +376603,23 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r2, [r1, #28] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - @ instruction: 0xfb440053 │ │ │ │ - @ instruction: 0xfb5e0053 │ │ │ │ + @ instruction: 0xfa9c0053 │ │ │ │ + @ instruction: 0xfab60053 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb1e0053 │ │ │ │ + @ instruction: 0xfa760053 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 380978 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #180] @ (38097c ) │ │ │ │ @@ -376632,15 +376628,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (380984 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 38090a │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 380944 │ │ │ │ @@ -376653,15 +376649,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r1, [pc, #116] @ (380988 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -376677,15 +376673,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (380988 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (380990 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -376697,41 +376693,41 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa900053 │ │ │ │ - @ instruction: 0xfaae0053 │ │ │ │ + vld1.8 @ instruction: 0xf9e80053 │ │ │ │ + @ instruction: 0xfa060053 │ │ │ │ strh r4, [r0, #22] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac40053 │ │ │ │ - @ instruction: 0xfa6a0053 │ │ │ │ + @ instruction: 0xfa1c0053 │ │ │ │ + vst1.8 @ instruction: 0xf9c20053 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #68] @ 3809f0 │ │ │ │ ldr r2, [pc, #68] @ (3809f4 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (3809f8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3809da │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -376741,18 +376737,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a80053 │ │ │ │ - vst1.8 @ instruction: 0xf9c60053 │ │ │ │ + vst4.16 {d0-d3}, [r0 :64], r3 │ │ │ │ + ldrsb.w r0, [lr, r3, lsl #1] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 380b90 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #384] @ (380b94 ) │ │ │ │ @@ -376762,29 +376758,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (380b9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 380ae2 │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 380b2a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 380a96 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r2, [pc, #336] @ (380ba0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (380ba4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -376826,15 +376822,15 @@ │ │ │ │ beq.n 380b24 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 380b44 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 380b20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r2, [pc, #220] @ (380ba0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (380ba8 ) │ │ │ │ @@ -376853,15 +376849,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 380b58 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 380a82 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r1, [pc, #152] @ (380ba0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (380bac ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -376873,72 +376869,72 @@ │ │ │ │ bl 380994 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 380a96 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 380a96 │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r2, [pc, #104] @ (380ba0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (380bb0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 380a5a │ │ │ │ - bl 732ddc │ │ │ │ + bl 732d24 │ │ │ │ ldr r2, [pc, #84] @ (380ba0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (380bb4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 380a5a │ │ │ │ bl 380994 │ │ │ │ b.n 380a82 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #84] @ (380bb8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (380bbc ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (380bc0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380a82 │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 380a82 │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vst4.16 {d16-d19}, [r0 :64], r3 │ │ │ │ - ldr??.w r0, [lr, r3, lsl #1] │ │ │ │ + ldrb.w r0, [r8, #83] @ 0x53 │ │ │ │ + ldrh.w r0, [r6, #83] @ 0x53 │ │ │ │ strh r6, [r7, #10] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa80053 │ │ │ │ - vst1.8 @ instruction: 0xf98a0053 │ │ │ │ - ldrsh.w r0, [lr, #83] @ 0x53 │ │ │ │ - ldr.w r0, [r8, #83] @ 0x53 │ │ │ │ - ldrsh.w r0, [r8, r3, lsl #1] │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + @ instruction: 0xfa000053 │ │ │ │ + str??.w r0, [r2, #83] @ 0x53 │ │ │ │ + ldrsb.w r0, [r6, r3, lsl #1] │ │ │ │ + ldrh.w r0, [r0, r3, lsl #1] │ │ │ │ + ldrb.w r0, [r0, #83] @ 0x53 │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7f00053 │ │ │ │ - strb.w r0, [lr, r3, lsl #1] │ │ │ │ + @ instruction: 0xf7480053 │ │ │ │ + @ instruction: 0xf7660053 │ │ │ │ │ │ │ │ 00380bc4 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -377433,30 +377429,30 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (381124 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -377465,25 +377461,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #168] @ (3811e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #156] @ (3811ec ) │ │ │ │ ldr r1, [pc, #156] @ (3811f0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #96] @ 3811c8 │ │ │ │ ldr r2, [pc, #136] @ (3811f4 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #136] @ (3811f8 ) │ │ │ │ mov.w ip, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -377522,23 +377518,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3f20053 │ │ │ │ - and.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ - and.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + sbfx r0, sl, #1, #20 │ │ │ │ + bfi r0, r6, #1, #19 │ │ │ │ + @ instruction: 0xf35a0053 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #156] @ (3812ac ) │ │ │ │ @@ -377568,15 +377564,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (3812b4 ) │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #100] @ (3812b8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38126c │ │ │ │ ldr r1, [pc, #76] @ (3812b0 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 38129c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -377598,26 +377594,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (3812bc ) │ │ │ │ ldr r0, [pc, #32] @ (3812c0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38126c │ │ │ │ ldrb r4, [r1, #6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr 0, 0, r0, cr12, cr2, {2} │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + stcl 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + strb r0, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stcl 0, cr0, [r2, #328] @ 0x148 │ │ │ │ + ldc 0, cr0, [sl, #-328] @ 0xfffffeb8 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #128] @ (38134c ) │ │ │ │ sub.w ip, r2, #12 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ orrs.w ip, ip, r3 │ │ │ │ @@ -377650,40 +377646,40 @@ │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #64] @ (381358 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ str.w r5, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (38135c ) │ │ │ │ ldr r0, [pc, #36] @ (381360 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stcl 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + ldc 0, cr0, [lr], {82} @ 0x52 │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc 0, cr0, [r2, #-328]! @ 0xfffffeb8 │ │ │ │ + ldcl 0, cr0, [sl], #-328 @ 0xfffffeb8 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -377694,97 +377690,97 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (3813c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r4, r0] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs.w r0, r8, #83 @ 0x53 │ │ │ │ - rsbs r0, r6, #83 @ 0x53 │ │ │ │ + adds.w r0, r0, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf12e0053 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 38140c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #52] @ (381410 ) │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ ldr r1, [pc, #52] @ (381414 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1108 @ 0x454 │ │ │ │ blx 28aa14 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3800f4 │ │ │ │ nop │ │ │ │ - strh r2, [r2, r7] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbc.w r0, r4, #83 @ 0x53 │ │ │ │ - sub.w r0, r8, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0bc0053 │ │ │ │ + add.w r0, r0, #83 @ 0x53 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 381468 │ │ │ │ ldr r2, [pc, #60] @ (38146c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (381470 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #48] @ (381474 ) │ │ │ │ ldr r3, [pc, #52] @ (381478 ) │ │ │ │ ldr r1, [pc, #52] @ (38147c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #40] @ (381480 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + b.w 72b59c │ │ │ │ + strh r6, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs.w r0, sl, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0b20053 │ │ │ │ lsrs r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ add r7, pc, #192 @ (adr r7, 381544 ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377796,25 +377792,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3814f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (3814f4 ) │ │ │ │ ldr r1, [pc, #72] @ (3814f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (3814fc ) │ │ │ │ ldr r2, [pc, #60] @ (381500 ) │ │ │ │ ldr r3, [pc, #60] @ (381504 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ @@ -377825,25 +377821,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r7, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf0ea0053 │ │ │ │ + orr.w r0, r2, #83 @ 0x53 │ │ │ │ asrs r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -377853,29 +377849,29 @@ │ │ │ │ ldr r2, [pc, #88] @ (381574 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (381578 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #76] @ (38157c ) │ │ │ │ ldr r1, [pc, #80] @ (381580 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #64] @ (381584 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r2, [pc, #56] @ (381588 ) │ │ │ │ ldr r3, [pc, #56] @ (38158c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -377883,53 +377879,53 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r2, r2] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #3 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ add r6, pc, #280 @ (adr r6, 3816a0 ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r2, #83 @ 0x53 │ │ │ │ + vshr.s8 q8, , #6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (381638 ) │ │ │ │ ldr r2, [pc, #152] @ (38163c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (381640 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #140] @ (381644 ) │ │ │ │ ldr r1, [pc, #140] @ (381648 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 381628 │ │ │ │ ldr r2, [pc, #120] @ (38164c ) │ │ │ │ movw r1, #32782 @ 0x800e │ │ │ │ ldr r3, [pc, #120] @ (381650 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -377962,23 +377958,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + str r0, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.s8 q0, , #6 │ │ │ │ - vshr.s32 q0, , #24 │ │ │ │ - and.w r0, r8, #83 @ 0x53 │ │ │ │ + mcr 0, 7, r0, cr2, cr3, {2} │ │ │ │ + vqadd.s8 q0, q0, │ │ │ │ + vqadd.s32 q8, q0, │ │ │ │ @ instruction: 0xfadfffff │ │ │ │ @ instruction: 0xfac9ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -377987,25 +377983,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (381708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #140] @ (38170c ) │ │ │ │ ldr r1, [pc, #140] @ (381710 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 3816f0 │ │ │ │ ldr r2, [pc, #120] @ (381714 ) │ │ │ │ movw r1, #32784 @ 0x8010 │ │ │ │ ldr r3, [pc, #120] @ (381718 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378038,23 +378034,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r6, #6] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr 0, 6, r0, cr2, cr3, {2} │ │ │ │ - mcr 0, 7, r0, cr0, cr3, {2} │ │ │ │ - vqadd.s16 q8, q6, │ │ │ │ + mrc 0, 0, r0, cr10, cr3, {2} │ │ │ │ + mrc 0, 1, r0, cr8, cr3, {2} │ │ │ │ + mrc 0, 5, r0, cr4, cr3, {2} │ │ │ │ @ instruction: 0xfa17ffff │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378063,25 +378059,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3817c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3817cc ) │ │ │ │ ldr r1, [pc, #132] @ (3817d0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #80] @ 3817b0 │ │ │ │ ldr r3, [pc, #112] @ (3817d4 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (3817d8 ) │ │ │ │ movw r4, #16398 @ 0x400e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -378111,23 +378107,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + ldr r7, [pc, #832] @ (381b04 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r2, #202 @ 0xca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r5, #3] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ - mrc 0, 0, r0, cr6, cr3, {2} │ │ │ │ - mcr 0, 5, r0, cr14, cr3, {2} │ │ │ │ + ldcl 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [lr, #-332]! @ 0xfffffeb4 │ │ │ │ + mcr 0, 0, r0, cr6, cr3, {2} │ │ │ │ pli [r5, #255]! │ │ │ │ pli [r1, #255]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378136,25 +378132,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (381898 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #148] @ (38189c ) │ │ │ │ ldr r1, [pc, #148] @ (3818a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 381878 │ │ │ │ ldr r2, [pc, #128] @ (3818a4 ) │ │ │ │ movw r1, #16398 @ 0x400e │ │ │ │ ldr r3, [pc, #128] @ (3818a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378190,23 +378186,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #736] @ (381b74 ) │ │ │ │ + ldr r7, [pc, #64] @ (3818d4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ - ldcl 0, cr0, [r8, #-332] @ 0xfffffeb4 │ │ │ │ - mcr 0, 0, r0, cr12, cr3, {2} │ │ │ │ + ldc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ + ldc 0, cr0, [r0], #332 @ 0x14c │ │ │ │ + stcl 0, cr0, [r4, #-332]! @ 0xfffffeb4 │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #132] @ 381948 │ │ │ │ @@ -378219,22 +378215,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #84 @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 381930 │ │ │ │ ldr.w r9, [pc, #84] @ 381954 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #84] @ 381958 │ │ │ │ add.w r4, r4, #3152 @ 0xc50 │ │ │ │ add r9, pc │ │ │ │ @@ -378242,34 +378238,34 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldrb.w r3, [r6, #100] @ 0x64 │ │ │ │ add.w r4, r4, #1264 @ 0x4f0 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 381910 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ - ldc 0, cr0, [sl], {83} @ 0x53 │ │ │ │ - ldr r6, [pc, #888] @ (381ccc ) │ │ │ │ + rsbs r0, r4, r3, lsr #1 │ │ │ │ + @ instruction: 0xebf20053 │ │ │ │ + ldr r6, [pc, #216] @ (381a2c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stcl 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ - stc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ + ldc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ + rsbs r0, sl, r3, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r8, [pc, #752] @ 381c64 │ │ │ │ @@ -378279,26 +378275,26 @@ │ │ │ │ ldr.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add r8, pc │ │ │ │ mov r7, r3 │ │ │ │ orr.w r6, r6, r3, lsl #30 │ │ │ │ ubfx r4, r4, #2, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 381a36 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #720] @ (381c68 ) │ │ │ │ ldr r2, [pc, #724] @ (381c6c ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #720] @ (381c70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r5, #21 │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 381a14 │ │ │ │ subs.w r3, r5, #24 │ │ │ │ sbc.w r2, r7, #0 │ │ │ │ cmp r3, #17 │ │ │ │ @@ -378337,27 +378333,27 @@ │ │ │ │ bne.n 3819f0 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3819dc │ │ │ │ ldr.w r0, [r9, #1096] @ 0x448 │ │ │ │ bl 37ff40 │ │ │ │ bfi r6, r0, #16, #1 │ │ │ │ b.n 3819f0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #576] @ (381c7c ) │ │ │ │ ldr r2, [pc, #576] @ (381c80 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #576] @ (381c84 ) │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r5, #109 @ 0x6d │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ mov.w r4, #0 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 381afc │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ @@ -378398,15 +378394,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #436] @ (381c8c ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3819fe │ │ │ │ subs.w r1, r5, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #4369 @ 0x1111 │ │ │ │ lsls r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ @@ -378458,15 +378454,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3819ea │ │ │ │ ldr r1, [pc, #268] @ (381c90 ) │ │ │ │ ldr r0, [pc, #272] @ (381c94 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3819ea │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381b72 │ │ │ │ ldr.w r6, [r9, #1256] @ 0x4e8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 3819f0 │ │ │ │ @@ -378479,15 +378475,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 381b0a │ │ │ │ ldr r0, [pc, #216] @ (381c98 ) │ │ │ │ add.w r1, sl, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 381b0a │ │ │ │ ldr r3, [pc, #188] @ (381c88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3819fe │ │ │ │ ldr r3, [pc, #152] @ (381c74 ) │ │ │ │ @@ -378499,24 +378495,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #168] @ (381c9c ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3819fe │ │ │ │ ldr r1, [pc, #156] @ (381ca0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #156] @ (381ca4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3819ea │ │ │ │ subs.w r2, r5, #48 @ 0x30 │ │ │ │ sbc.w r3, r7, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.w 381afc │ │ │ │ movw r3, #4113 @ 0x1011 │ │ │ │ @@ -378536,66 +378532,66 @@ │ │ │ │ ldr r1, [pc, #84] @ (381ca8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #84] @ (381cac ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 381b0a │ │ │ │ strb r4, [r4, #8] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r6, [pc, #72] @ (381cb4 ) │ │ │ │ + ldr r5, [pc, #424] @ (381e14 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub.w r0, r6, r3, lsr #1 │ │ │ │ - rsb r0, r2, r3, lsr #1 │ │ │ │ + @ instruction: 0xeafe0053 │ │ │ │ + adds.w r0, sl, r3, lsr #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #432] @ (381e30 ) │ │ │ │ + ldr r4, [pc, #784] @ (381f90 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add.w r0, r0, r3, lsr #1 │ │ │ │ - adds.w r0, ip, r3, lsr #1 │ │ │ │ + orrs.w r0, r8, r3, lsr #1 │ │ │ │ + orns r0, r4, r3, lsr #1 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb9a0053 │ │ │ │ - ldr r4, [pc, #176] @ (381d44 ) │ │ │ │ + @ instruction: 0xeaf20053 │ │ │ │ + ldr r3, [pc, #528] @ (381ea4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xeb280053 │ │ │ │ - eors.w r0, r6, r3, lsr #1 │ │ │ │ - orns r0, ip, r3, lsr #1 │ │ │ │ - ldr r3, [pc, #672] @ (381f44 ) │ │ │ │ + eor.w r0, r0, r3, lsr #1 │ │ │ │ + strd r0, r0, [lr, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r4, #332] @ 0x14c │ │ │ │ + ldr r3, [pc, #0] @ (381ca4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 381558 │ │ │ │ + b.n 382408 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #352] @ (381e0c ) │ │ │ │ + ldr r2, [pc, #704] @ (381f6c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3814c0 │ │ │ │ + b.n 382370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #452] @ (381e94 ) │ │ │ │ ldr r2, [pc, #456] @ (381e98 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #452] @ (381e9c ) │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (381ea0 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #444] @ (381ea4 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr.w r0, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -378618,15 +378614,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ str.w r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378746,60 +378742,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 381de8 │ │ │ │ ldr r0, [pc, #120] @ (381ef0 ) │ │ │ │ ldr.w r1, [fp, #1108] @ 0x454 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 381de8 │ │ │ │ ldr.w sl, [pc, #104] @ 381ef4 │ │ │ │ mov.w r8, #5 │ │ │ │ add sl, pc │ │ │ │ b.n 381d8a │ │ │ │ - ldr r2, [pc, #888] @ (382210 ) │ │ │ │ + ldr r2, [pc, #216] @ (381f70 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strd r0, r0, [ip], #-332 @ 0x14c │ │ │ │ + b.n 381e24 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - stmia.w r8, {r0, r1, r4, r6} │ │ │ │ + b.n 381e64 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmdb r6!, {r0, r1, r4, r6} │ │ │ │ - ldmdb r6!, {r0, r1, r4, r6} │ │ │ │ - ldmdb r2!, {r0, r1, r4, r6} │ │ │ │ - ldmdb r2!, {r0, r1, r4, r6} │ │ │ │ - ldmdb r6!, {r0, r1, r4, r6} │ │ │ │ - ldmdb r6!, {r0, r1, r4, r6} │ │ │ │ - subs.w r0, r4, r3, lsr #1 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + stmia.w lr, {r0, r1, r4, r6} │ │ │ │ + stmia.w lr, {r0, r1, r4, r6} │ │ │ │ + stmia.w sl, {r0, r1, r4, r6} │ │ │ │ + stmia.w sl, {r0, r1, r4, r6} │ │ │ │ + stmia.w lr, {r0, r1, r4, r6} │ │ │ │ + stmia.w lr, {r0, r1, r4, r6} │ │ │ │ + add.w r0, ip, r3, lsr #1 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r5, #6 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r3, #6 │ │ │ │ + asrs r4, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r0, {r0, r1, r4, r6} │ │ │ │ - @ instruction: 0xe8340053 │ │ │ │ + b.n 381ec4 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + b.n 381e10 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #332] @ (382058 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [pc, #332] @ (38205c ) │ │ │ │ @@ -378814,25 +378814,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (38206c ) │ │ │ │ ldr r1, [pc, #296] @ (382070 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ bmi.n 381f96 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -378914,35 +378914,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #640] @ (3822dc ) │ │ │ │ + blx pc │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381c74 │ │ │ │ + b.n 381b24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381d04 │ │ │ │ + b.n 381bb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - b.n 381e80 │ │ │ │ + b.n 381d30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381ea8 │ │ │ │ + b.n 381d58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #552] @ (3822c0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -378971,15 +378971,15 @@ │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ite ne │ │ │ │ movne.w fp, #21 │ │ │ │ moveq.w fp, #10 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 38210c │ │ │ │ ldr r3, [pc, #460] @ (3822cc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -379018,15 +379018,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #1 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ bl 52bee4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3822a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3821d8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -379065,27 +379065,27 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38218a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (3822d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 38218a │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 382248 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 382248 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 52b970 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb r3, [r2, #0] │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3822a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38218e │ │ │ │ @@ -379097,15 +379097,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38218e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #152] @ (3822d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 38218e │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382146 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 5219e8 │ │ │ │ @@ -379132,15 +379132,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (3822e4 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3822e8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (3822ec ) │ │ │ │ ldr r0, [pc, #68] @ (3822f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -379164,23 +379164,23 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - cmp r0, r5 │ │ │ │ + add r8, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 381d64 │ │ │ │ + b.n 381c14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + add r6, fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, pc, #608 @ (adr r2, 382550 ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 3826b0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 3825a4 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 382304 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #300] @ (382434 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -379191,49 +379191,49 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (382440 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ blx 288a94 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #268] @ (382444 ) │ │ │ │ add r0, pc │ │ │ │ blx 288a94 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38241a │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r7, [pc, #248] @ (382448 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #248] @ (38244c ) │ │ │ │ ldr r6, [pc, #252] @ (382450 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add.w r5, r5, #304 @ 0x130 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #1104 @ 0x450 │ │ │ │ bl 3365ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w sl, [pc, #204] @ 382454 │ │ │ │ bl 37feb4 │ │ │ │ ldr r1, [pc, #200] @ (382458 ) │ │ │ │ @@ -379254,15 +379254,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 51fc70 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33665c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r0, r1, [fp, #120] @ 0x78 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add.w r2, sl, #516 @ 0x204 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379271,15 +379271,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ bl 33665c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -379288,39 +379288,39 @@ │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (382460 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 382408 │ │ │ │ - b.n 3828ac │ │ │ │ + b.n 38275c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r8, r4 │ │ │ │ + mvns r0, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 382930 │ │ │ │ + b.n 3827e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381dc4 │ │ │ │ + b.n 381c74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381dd0 │ │ │ │ + b.n 381c80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38286c │ │ │ │ + b.n 38271c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r0, #32] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - b.n 381d90 │ │ │ │ + b.n 382c40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382c20 │ │ │ │ + b.n 382ad0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382a9c │ │ │ │ + b.n 38294c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #536] @ (382690 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -379330,35 +379330,35 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #304 @ 0x130 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r7, [pc, #520] @ (38269c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #516] @ (3826a0 ) │ │ │ │ add r7, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, sl, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, #120] @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r7, #136] @ 0x88 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379398,27 +379398,27 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b.n 382590 │ │ │ │ mov r3, r9 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732400 │ │ │ │ + bl 732348 │ │ │ │ ldr r2, [pc, #360] @ (3826b0 ) │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ cbz r1, 3825b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r4, fp │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3826b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ bl 33690c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r1, 3825b4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -379432,15 +379432,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ ble.n 3825ca │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ ldrb.w r4, [r8, #108] @ 0x6c │ │ │ │ - bl 732eac │ │ │ │ + bl 732df4 │ │ │ │ ldr r1, [pc, #276] @ (3826b8 ) │ │ │ │ mov r2, fp │ │ │ │ cmp r4, fp │ │ │ │ ite le │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ add r1, pc │ │ │ │ @@ -379518,50 +379518,50 @@ │ │ │ │ ldr r1, [pc, #88] @ (3826d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1252 @ 0x4e4 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3825b4 │ │ │ │ nop │ │ │ │ - orrs r2, r6 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3827fc │ │ │ │ + b.n 3826ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382830 │ │ │ │ + b.n 3826e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r5, #20] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r4, r1 │ │ │ │ + rors r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 382be8 │ │ │ │ + b.n 382a98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382b74 │ │ │ │ + b.n 382a24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r1, #10] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - b.n 382ab4 │ │ │ │ + b.n 382964 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + lsls r0, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 382aa4 │ │ │ │ + b.n 382954 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382858 │ │ │ │ + b.n 382708 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #908] @ (382a78 ) │ │ │ │ @@ -379584,25 +379584,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #7340032 @ 0x700000 │ │ │ │ str.w r3, [r0, #1128] @ 0x468 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #852] @ (382a84 ) │ │ │ │ ldr r2, [pc, #852] @ (382a88 ) │ │ │ │ ldr r1, [pc, #856] @ (382a8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ @@ -379785,15 +379785,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #272] @ (382aa0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #272] @ (382aa4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3827c4 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ bl 38056c │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 382808 │ │ │ │ ldr r3, [pc, #236] @ (382a98 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -379809,15 +379809,15 @@ │ │ │ │ ldr.w r3, [sl, #1108] @ 0x454 │ │ │ │ ldr r1, [pc, #224] @ (382aa8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #224] @ (382aac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3828c6 │ │ │ │ ldr.w r3, [r4, #1180] @ 0x49c │ │ │ │ bfc r3, #16, #13 │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ b.n 38287a │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add.w r6, r4, r6, lsl #2 │ │ │ │ @@ -379839,15 +379839,15 @@ │ │ │ │ bpl.w 3827e6 │ │ │ │ ldr r1, [pc, #144] @ (382ab0 ) │ │ │ │ ldr r0, [pc, #144] @ (382ab4 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r5, #-8] │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3827e6 │ │ │ │ ldr r2, [pc, #96] @ (382a98 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 382a02 │ │ │ │ ldr r2, [pc, #88] @ (382a9c ) │ │ │ │ @@ -379859,15 +379859,15 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ ldr r0, [pc, #104] @ (382abc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r0, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r6, #1108] @ 0x454 │ │ │ │ b.n 382a02 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379875,43 +379875,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - eors r4, r7 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #16 │ │ │ │ + ble.n 382b5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + ble.n 38299c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r3, #254 @ 0xfe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 4 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + ble.n 382a98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + ble.n 382a80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + ble.n 3829f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #440] @ (382c8c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -379923,26 +379923,26 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (382c98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c65c │ │ │ │ + bl 730400 │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r2, [pc, #420] @ (382c9c ) │ │ │ │ ldr r1, [pc, #420] @ (382ca0 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r8, r2 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bmi.n 382b6e │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 382b86 │ │ │ │ @@ -380006,21 +380006,21 @@ │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ b.n 382b52 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ orr.w r3, r3, #65536 @ 0x10000 │ │ │ │ orr.w r3, r3, #148 @ 0x94 │ │ │ │ str.w r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #184] @ (382ca8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 382b58 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -380028,15 +380028,15 @@ │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r6, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 382b58 │ │ │ │ ldr.w r3, [r4, #1148] @ 0x47c │ │ │ │ lsls r6, r3, #22 │ │ │ │ bpl.n 382c74 │ │ │ │ ldrh.w r3, [r4, #1154] @ 0x482 │ │ │ │ ldr.w r1, [r4, #1184] @ 0x4a0 │ │ │ │ ldr.w r2, [r4, #1168] @ 0x490 │ │ │ │ @@ -380050,45 +380050,45 @@ │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 38062c │ │ │ │ b.n 382b58 │ │ │ │ ldr r0, [pc, #68] @ (382cac ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 382b80 │ │ │ │ ldr r3, [pc, #44] @ (382ca4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 382b80 │ │ │ │ ldr r0, [pc, #48] @ (382cb0 ) │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 382b80 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r7, #8] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bge.n 382d30 │ │ │ │ + bls.n 382be0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 382bbc │ │ │ │ + bls.n 382c6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 382d94 │ │ │ │ + bhi.n 382c44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 382c00 │ │ │ │ + bgt.n 382cb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 382d84 │ │ │ │ + blt.n 382c34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r2, [pc, #2256] @ 383598 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -380112,23 +380112,23 @@ │ │ │ │ movne.w fp, #5 │ │ │ │ moveq.w fp, #4 │ │ │ │ movne r5, #6 │ │ │ │ moveq r5, #5 │ │ │ │ ite ne │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r2, [pc, #2196] @ 3835a8 │ │ │ │ ldr.w r1, [pc, #2196] @ 3835ac │ │ │ │ add.w r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ add.w r2, r4, r3, lsl #2 │ │ │ │ ldr.w r2, [r2, #1128] @ 0x468 │ │ │ │ tst.w r2, #960 @ 0x3c0 │ │ │ │ beq.n 382d52 │ │ │ │ @@ -380219,25 +380219,25 @@ │ │ │ │ tst.w r3, #4194304 @ 0x400000 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ ite ne │ │ │ │ movne.w r2, #5242880 @ 0x500000 │ │ │ │ moveq.w r2, #4718592 @ 0x480000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r3, [pc, #1864] @ 3835bc │ │ │ │ ldr.w r2, [pc, #1864] @ 3835c0 │ │ │ │ ldr.w r1, [pc, #1864] @ 3835c4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl r2, #8 │ │ │ │ ldrpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ bmi.w 38313e │ │ │ │ @@ -380302,15 +380302,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 383592 │ │ │ │ ldr.w r0, [pc, #1632] @ 3835cc │ │ │ │ add.w r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ b.n 382eb6 │ │ │ │ ldr.w r2, [r4, #1116] @ 0x45c │ │ │ │ lsls r0, r2, #9 │ │ │ │ @@ -380353,25 +380353,25 @@ │ │ │ │ bicmi.w r3, r3, #7864320 @ 0x780000 │ │ │ │ bicpl.w r3, r3, #7864320 @ 0x780000 │ │ │ │ itete mi │ │ │ │ orrmi.w r3, r3, #6291456 @ 0x600000 │ │ │ │ orrpl.w r3, r3, #6291456 @ 0x600000 │ │ │ │ strmi.w r3, [r4, #1116] @ 0x45c │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r3, [pc, #1444] @ 3835d0 │ │ │ │ ldr.w r2, [pc, #1444] @ 3835d4 │ │ │ │ ldr.w r1, [pc, #1444] @ 3835d8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ moveq.w ip, #5 │ │ │ │ @@ -380424,15 +380424,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1276] @ 3835e0 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #1272] @ 3835e4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [r9, r5] │ │ │ │ b.n 38309a │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3831fe │ │ │ │ ldr.w r3, [r4, #1116] @ 0x45c │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ @@ -380509,15 +380509,15 @@ │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ ldr r0, [pc, #1020] @ (3835e8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [pc, #1020] @ (3835ec ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r1, [sp, #51] @ 0x33 │ │ │ │ b.n 383182 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -380699,15 +380699,15 @@ │ │ │ │ str.w r2, [ip, #1108] @ 0x454 │ │ │ │ b.n 383368 │ │ │ │ ldr r1, [pc, #476] @ (38361c ) │ │ │ │ ldr r0, [pc, #480] @ (383620 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #416 @ 0x1a0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ b.n 382db4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 3834b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3834de │ │ │ │ lsls r3, r0, #23 │ │ │ │ @@ -380789,15 +380789,15 @@ │ │ │ │ uxtb r1, r1 │ │ │ │ ldr r0, [pc, #340] @ (383660 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #336] @ (383664 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r7, #1108] @ 0x454 │ │ │ │ b.n 383404 │ │ │ │ ldr r3, [pc, #324] @ (383668 ) │ │ │ │ ldr r2, [pc, #328] @ (38366c ) │ │ │ │ ldr.w r9, [pc, #328] @ 383670 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -380822,15 +380822,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r2, #1108] @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r2, #1108] @ 0x454 │ │ │ │ mov r2, sl │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3832ea │ │ │ │ ldr r1, [pc, #268] @ (38367c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #268] @ (383680 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ @@ -380848,118 +380848,118 @@ │ │ │ │ b.n 383290 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r2, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r0, [r0, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bhi.n 383604 │ │ │ │ + bvc.n 3834b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 383640 │ │ │ │ + bvc.n 3834f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - subs r1, #52 @ 0x34 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 383554 │ │ │ │ + bvs.n 383604 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 383594 │ │ │ │ + bvs.n 383644 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bls.n 3835c4 │ │ │ │ + bls.n 383674 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 3835f4 │ │ │ │ + bmi.n 3836a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 383634 │ │ │ │ + bmi.n 3834e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 3835bc │ │ │ │ + bhi.n 38366c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 3835bc │ │ │ │ + bvc.n 38366c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 383580 │ │ │ │ + bvs.n 383630 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-368]! @ 0xfffffe90 │ │ │ │ - bvs.n 383560 │ │ │ │ + stc2l 0, cr0, [ip], {92} @ 0x5c │ │ │ │ + bvs.n 383610 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 383570 │ │ │ │ + bvs.n 383620 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38357c │ │ │ │ + bvs.n 38362c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 383578 │ │ │ │ + bvs.n 383628 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38356c │ │ │ │ + bvs.n 38361c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 383564 │ │ │ │ + bvs.n 383614 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38367c │ │ │ │ + bcc.n 38352c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 383584 │ │ │ │ + bvs.n 383634 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 3835a8 │ │ │ │ + bpl.n 383658 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb88005c │ │ │ │ - @ instruction: 0xfb7c005c │ │ │ │ - @ instruction: 0xfb76005c │ │ │ │ - @ instruction: 0xfb6e005c │ │ │ │ - @ instruction: 0xfb66005c │ │ │ │ - @ instruction: 0xfb5e005c │ │ │ │ - @ instruction: 0xfb54005c │ │ │ │ - bmi.n 383590 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - bmi.n 383598 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb44005c │ │ │ │ - @ instruction: 0xfb30005c │ │ │ │ - @ instruction: 0xfb26005c │ │ │ │ - bmi.n 383558 │ │ │ │ + @ instruction: 0xfae0005c │ │ │ │ + @ instruction: 0xfad4005c │ │ │ │ + @ instruction: 0xface005c │ │ │ │ + @ instruction: 0xfac6005c │ │ │ │ + @ instruction: 0xfabe005c │ │ │ │ + @ instruction: 0xfab6005c │ │ │ │ + @ instruction: 0xfaac005c │ │ │ │ + bcc.n 383640 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + bmi.n 383648 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xfa9c005c │ │ │ │ + @ instruction: 0xfa88005c │ │ │ │ + @ instruction: 0xfa7e005c │ │ │ │ + bcc.n 383608 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb08005c │ │ │ │ - bmi.n 3836f0 │ │ │ │ + @ instruction: 0xfa60005c │ │ │ │ + bcc.n 3835a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3835f0 │ │ │ │ + bmi.n 3836a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 383608 │ │ │ │ + bcc.n 3836b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 383694 │ │ │ │ + bcc.n 383744 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3836b4 │ │ │ │ + bcc.n 383764 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfac2005c │ │ │ │ - bmi.n 383678 │ │ │ │ + @ instruction: 0xfa1a005c │ │ │ │ + bcc.n 383728 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 383708 │ │ │ │ + bcc.n 3835b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa7c005c │ │ │ │ - bcc.n 38360c │ │ │ │ + ldr??.w r0, [r4, #92] @ 0x5c │ │ │ │ + bcc.n 3836bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa6a005c │ │ │ │ - bcc.n 3835e4 │ │ │ │ + vst1.8 @ instruction: 0xf9c2005c │ │ │ │ + bcc.n 383694 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3835f0 │ │ │ │ + bcc.n 3836a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -380969,25 +380969,25 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r5, pc │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, sl, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 383728 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w r3, [pc, #2360] @ 384000 │ │ │ │ ldr.w r2, [pc, #2360] @ 384004 │ │ │ │ ldr.w r1, [pc, #2360] @ 384008 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [pc, #2344] @ 38400c │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 383a36 │ │ │ │ cmp r7, #109 @ 0x6d │ │ │ │ @@ -381003,26 +381003,26 @@ │ │ │ │ ldr.w r0, [pc, #2308] @ 384018 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ - bl 73071c │ │ │ │ + b.w 87fce4 │ │ │ │ + bl 730664 │ │ │ │ ldr.w r3, [pc, #2284] @ 38401c │ │ │ │ ldr.w r2, [pc, #2284] @ 384020 │ │ │ │ ldr.w r1, [pc, #2284] @ 384024 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [pc, #2240] @ 38400c │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3839fc │ │ │ │ cmp r7, #41 @ 0x29 │ │ │ │ @@ -381254,15 +381254,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1548] @ 384034 │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 383758 │ │ │ │ ldr.w r3, [pc, #1528] @ 384030 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3836f2 │ │ │ │ ldr.w r3, [pc, #1480] @ 384010 │ │ │ │ @@ -381274,15 +381274,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1492] @ 384038 │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3836f2 │ │ │ │ lsls r5, r6, #30 │ │ │ │ bmi.w 383e8e │ │ │ │ movw r3, #50175 @ 0xc3ff │ │ │ │ movt r3, #113 @ 0x71 │ │ │ │ ands r3, r6 │ │ │ │ str.w r3, [r4, #1108] @ 0x454 │ │ │ │ @@ -381311,15 +381311,15 @@ │ │ │ │ ldr.w r1, [pc, #1400] @ 38403c │ │ │ │ ldr.w r0, [pc, #1400] @ 384040 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrb.w r3, [fp, #145] @ 0x91 │ │ │ │ cbz r3, 383b12 │ │ │ │ bic.w r6, r6, #3221225472 @ 0xc0000000 │ │ │ │ bic.w r6, r6, #3 │ │ │ │ str.w r6, [r4, #1256] @ 0x4e8 │ │ │ │ b.n 383a84 │ │ │ │ str.w r6, [r4, #1132] @ 0x46c │ │ │ │ @@ -381359,15 +381359,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ tst.w r3, #24 │ │ │ │ beq.w 383eec │ │ │ │ mov r0, r4 │ │ │ │ bl 3826d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -381512,15 +381512,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 383b86 │ │ │ │ str.w r6, [r4, #1140] @ 0x474 │ │ │ │ b.n 383a84 │ │ │ │ and.w r2, r6, #32768 @ 0x8000 │ │ │ │ cmp r6, #0 │ │ │ │ blt.w 383e9c │ │ │ │ cmp r2, #0 │ │ │ │ @@ -381567,15 +381567,15 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 383a84 │ │ │ │ ldr.w r3, [r4, #1132] @ 0x46c │ │ │ │ tst.w r3, #24 │ │ │ │ bne.w 383b80 │ │ │ │ b.n 383a84 │ │ │ │ movw r3, #61567 @ 0xf07f │ │ │ │ @@ -381594,15 +381594,15 @@ │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #436] @ (384010 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 383a84 │ │ │ │ ldr r1, [pc, #508] @ (384064 ) │ │ │ │ ldr r0, [pc, #512] @ (384068 ) │ │ │ │ @@ -381683,27 +381683,27 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldr r5, [pc, #288] @ (38407c ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #284] @ (384080 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #284] @ (384084 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383a84 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -381747,112 +381747,112 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r6, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r6} │ │ │ │ + ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, lr │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 384104 │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r3, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #72 @ 0x48 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038409c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #84] @ (38410c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r2, [pc, #84] @ (384110 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (384114 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3840f6 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 3840f6 │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ movw r2, #4248 @ 0x1098 │ │ │ │ @@ -381870,19 +381870,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (384174 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -381912,28 +381912,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (384184 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (384188 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 384136 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #472] @ (384350 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3841f0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381964,31 +381964,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3841b2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (384200 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 3841b2 │ │ │ │ ldr r2, [pc, #0] @ (3841f4 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (384210 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ nop │ │ │ │ ldr r2, [r3, #4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -381997,15 +381997,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (384264 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (384268 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #44] @ (38426c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -382013,21 +382013,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #984] @ (384644 ) │ │ │ │ + vshr.u16 q8, , #12 │ │ │ │ + ldr r5, [pc, #312] @ (3843a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3842e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382036,26 +382035,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3842f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #88] @ (3842f4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3842f8 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #72] @ (3842fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 37feb4 │ │ │ │ ldr r1, [pc, #64] @ (384300 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -382067,25 +382066,24 @@ │ │ │ │ bl 3289e8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328b0c │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r6, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r6, r3 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #616] @ (38455c ) │ │ │ │ + vqadd.u64 q8, q3, │ │ │ │ + ldr r4, [pc, #968] @ (3846bc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 384208 │ │ │ │ + bvc.n 3842b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00384304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -382319,15 +382317,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 384450 │ │ │ │ ldr r0, [pc, #116] @ (3845a0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 384450 │ │ │ │ ldr r2, [pc, #100] @ (3845a4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -382338,15 +382336,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 384468 │ │ │ │ ldr r0, [pc, #84] @ (3845a8 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 384468 │ │ │ │ ldr r2, [pc, #68] @ (3845ac ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -382356,36 +382354,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3844d0 │ │ │ │ ldr r0, [pc, #52] @ (3845b0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 3844d0 │ │ │ │ blx 28ae40 │ │ │ │ ldr r0, [pc, #552] @ (3847bc ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #992] @ (38497c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -382400,15 +382398,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ │ │ │ │ 003845f8 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382416,15 +382414,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (384618 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382432,29 +382430,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (384660 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (384664 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (384668 ) │ │ │ │ ldr r1, [pc, #36] @ (38466c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c988 │ │ │ │ + b.w 72c8d0 │ │ │ │ nop │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc2l 0, cr0, [r4], #-324 @ 0xfffffebc │ │ │ │ - ldr r1, [pc, #952] @ (384a20 ) │ │ │ │ + @ instruction: 0xfbcc0051 │ │ │ │ + ldr r1, [pc, #280] @ (384780 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -382468,35 +382466,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #164] @ (38473c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #160] @ (384740 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #140] @ (384744 ) │ │ │ │ ldr r1, [pc, #140] @ (384748 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #88] @ 384728 │ │ │ │ ldr r2, [pc, #120] @ (38474c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -382525,30 +382523,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc2 0, cr0, [ip], {81} @ 0x51 │ │ │ │ - ldr r1, [pc, #608] @ (38499c ) │ │ │ │ + @ instruction: 0xfb740051 │ │ │ │ + ldr r0, [pc, #960] @ (384afc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - bmi.n 3847c8 │ │ │ │ + bcc.n 384678 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3847a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382556,34 +382554,34 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #64] @ (3847b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r7} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r0, #929] @ 0x3a1 │ │ │ │ @@ -382612,15 +382610,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ cmp r2, #17 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 384840 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -382722,15 +382720,15 @@ │ │ │ │ ldrb.w r0, [r2, #928] @ 0x3a0 │ │ │ │ tst.w r0, #32 │ │ │ │ beq.n 3848cc │ │ │ │ orr.w ip, r0, #16 │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ strb.w ip, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3848cc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382863,15 +382861,15 @@ │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.w 38497a │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ bic.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [r3, #928] @ 0x3a0 │ │ │ │ ldrb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ lsls r1, r0, #26 │ │ │ │ bpl.n 384b94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ tst.w r2, #32 │ │ │ │ @@ -382900,15 +382898,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bic.w r2, r2, #32 │ │ │ │ mov.w lr, #1 │ │ │ │ strb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ strb.w lr, [r3, #933] @ 0x3a5 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3800f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #27 │ │ │ │ ittt pl │ │ │ │ ldrbpl.w r2, [r3, #929] @ 0x3a1 │ │ │ │ @@ -382932,25 +382930,25 @@ │ │ │ │ strb.w r0, [r3, #931] @ 0x3a3 │ │ │ │ lsls r1, r2, #26 │ │ │ │ bpl.w 38497a │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 384aaa │ │ │ │ orr.w r2, r0, #16 │ │ │ │ b.n 384ab8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (384bf0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrsh r2, [r2, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -382958,23 +382956,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (384c54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (384c58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (384c5c ) │ │ │ │ ldr r1, [pc, #64] @ (384c60 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (384c64 ) │ │ │ │ ldr r3, [pc, #52] @ (384c68 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -382982,26 +382980,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r1, #0 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf69c0051 │ │ │ │ - add r6, r2 │ │ │ │ + @ instruction: 0xf5f40051 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 384cd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383009,15 +383007,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #88] @ (384ce0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh.w r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r2, #65280 @ 0xff00 │ │ │ │ beq.n 384cb0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3800f4 │ │ │ │ @@ -383032,19 +383030,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #152] @ (384d90 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -383054,15 +383052,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #116] @ 384d88 │ │ │ │ ldr r2, [pc, #132] @ (384d9c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383076,23 +383074,23 @@ │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 3365ac │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 37feb4 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ add sp, #24 │ │ │ │ @@ -383103,25 +383101,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r6, [r3, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r3, pc, #672 @ (adr r3, 385044 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 384da4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #560 @ (adr r3, 384fd8 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 385138 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #756] @ (3850ac ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -383133,15 +383131,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #748] @ (3850b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #748] @ (3850b8 ) │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #17 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 384e32 │ │ │ │ ldr r2, [pc, #728] @ (3850bc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -383154,15 +383152,15 @@ │ │ │ │ ldr r1, [pc, #720] @ (3850c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 384e84 │ │ │ │ tbh [pc, r5, lsl #1] │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ @@ -383250,15 +383248,15 @@ │ │ │ │ ldr r2, [pc, #496] @ (3850dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #464] @ (3850d0 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #476] @ (3850e0 ) │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -383277,29 +383275,29 @@ │ │ │ │ bpl.n 384e96 │ │ │ │ ldr r0, [pc, #448] @ (3850e8 ) │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384e96 │ │ │ │ ldrh.w r2, [r0, #934] @ 0x3a6 │ │ │ │ ldr r3, [pc, #428] @ (3850ec ) │ │ │ │ ldr r1, [pc, #428] @ (3850f0 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #428] @ (3850f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #412] @ (3850f8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e8c │ │ │ │ ldrh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -383309,15 +383307,15 @@ │ │ │ │ ldr r2, [pc, #404] @ (385104 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #388] @ (385108 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e8c │ │ │ │ ldr r3, [pc, #380] @ (38510c ) │ │ │ │ @@ -383326,15 +383324,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrh.w r6, [r0, #930] @ 0x3a2 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #364] @ (385118 ) │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 384e8c │ │ │ │ ldr r2, [pc, #260] @ (3850bc ) │ │ │ │ @@ -383348,15 +383346,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (385124 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #332] @ (385128 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e8c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ @@ -383371,27 +383369,27 @@ │ │ │ │ lsls r1, r1, #25 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ strh.w r0, [r3, #936] @ 0x3a8 │ │ │ │ bpl.w 384ed8 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 384ed8 │ │ │ │ ldr r2, [pc, #264] @ (38512c ) │ │ │ │ ldr r1, [pc, #264] @ (385130 ) │ │ │ │ ldr r0, [pc, #268] @ (385134 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384dee │ │ │ │ movs r6, #0 │ │ │ │ b.n 384fda │ │ │ │ movs r6, #0 │ │ │ │ b.n 384efc │ │ │ │ movs r6, #0 │ │ │ │ @@ -383412,122 +383410,122 @@ │ │ │ │ ldr r1, [pc, #216] @ (385140 ) │ │ │ │ ldr r0, [pc, #216] @ (385144 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384ed6 │ │ │ │ ldr r2, [pc, #200] @ (385148 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #200] @ (38514c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #200] @ (385150 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384fc0 │ │ │ │ ldr r2, [pc, #188] @ (385154 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ (385158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #188] @ (38515c ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384ed6 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf4b20051 │ │ │ │ - tst r0, r6 │ │ │ │ + and.w r0, sl, #13697024 @ 0xd10000 │ │ │ │ + sbcs r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #776 @ (adr r3, 3853d8 ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 385138 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r6, r7 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3ba0051 │ │ │ │ - itee ge │ │ │ │ + @ instruction: 0xf3120051 │ │ │ │ + itte eq │ │ │ │ + lsleq r3, r2, #1 │ │ │ │ + ldreq r5, [pc, #736] @ (3853c8 ) │ │ │ │ + movne r0, r0 │ │ │ │ + itte ge │ │ │ │ lslge r3, r2, #1 │ │ │ │ - ldrlt r5, [pc, #736] @ (3853c8 ) │ │ │ │ - movlt r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + subge r2, r5, r0 │ │ │ │ + lsllt r7, r4, #1 │ │ │ │ + ands r2, r7 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + @ instruction: 0xf2b60051 │ │ │ │ + bkpt 0x00a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r4 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf35e0051 │ │ │ │ - ite mi │ │ │ │ - lslmi r3, r2, #1 │ │ │ │ - subpl r0, r5, r2 │ │ │ │ + @ instruction: 0xf28c0051 │ │ │ │ + bkpt 0x0072 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + adds r4, r3, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3340051 │ │ │ │ - itte ne │ │ │ │ - lslne r3, r2, #1 │ │ │ │ - subne r4, r0, r2 │ │ │ │ - lsleq r7, r4, #1 │ │ │ │ - @ instruction: 0xf3100051 │ │ │ │ - lsls r6, r1 │ │ │ │ + @ instruction: 0xf2680051 │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00ee │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf2e00051 │ │ │ │ - eors r6, r3 │ │ │ │ + @ instruction: 0xf2380051 │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x0032 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0068 │ │ │ │ + pop {r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ittt cs │ │ │ │ - lslcs r3, r2, #1 │ │ │ │ - bkpt 0x0048 │ │ │ │ - lslcs r3, r2, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + bkpt 0x007a │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + pop {r5, r7, pc} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0026 │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0054 │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0062 │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #828] @ (3854b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -383538,26 +383536,26 @@ │ │ │ │ add.w r6, r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #808] @ (3854bc ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #808] @ (3854c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #808] @ (3854c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 3851c4 │ │ │ │ tbb [pc, r5] │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ lsrs r7, r0, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ @@ -383607,15 +383605,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3851d0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #696] @ (3854dc ) │ │ │ │ strd r7, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3851d0 │ │ │ │ ldr r2, [pc, #680] @ (3854e0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3851c8 │ │ │ │ ldr r2, [pc, #680] @ (3854e4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3851c8 │ │ │ │ @@ -383755,48 +383753,48 @@ │ │ │ │ ldr r0, [pc, #280] @ (3854f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r0, [pc, #264] @ (3854fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #264] @ (385500 ) │ │ │ │ ldr r1, [pc, #268] @ (385504 ) │ │ │ │ add r0, pc │ │ │ │ ldrh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ bl 384c6c │ │ │ │ strh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ b.n 3851e8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ b.n 385302 │ │ │ │ ldr r2, [pc, #216] @ (385508 ) │ │ │ │ ldr r1, [pc, #220] @ (38550c ) │ │ │ │ ldr r0, [pc, #220] @ (385510 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ and.w r2, r1, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ bl 380300 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ cbz r0, 385494 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ @@ -383810,70 +383808,70 @@ │ │ │ │ lsls r1, r2, #25 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ bpl.w 3851e8 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldrh.w r2, [r8, #934] @ 0x3a6 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ ldrh.w r1, [r8, #940] @ 0x3ac │ │ │ │ strh.w r1, [r8, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #24 │ │ │ │ bpl.w 3851e8 │ │ │ │ b.n 385476 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds.w r0, r0, #81 @ 0x51 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + orn r0, r8, #81 @ 0x51 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r0, pc, #536 @ (adr r0, 3856e4 ) │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #736] @ (3857bc ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + cbnz r6, 385558 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r7} │ │ │ │ + cbnz r0, 38555e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + cbnz r2, 38555a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + cbnz r4, 38555a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38554e │ │ │ │ + hlt 0x0020 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr 0, 5, r0, cr14, cr1, {2} │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + mcr 0, 0, r0, cr6, cr1, {2} │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rev16 r0, r4 │ │ │ │ + cbnz r0, 38553e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38555a │ │ │ │ + rev16 r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.n 385542 │ │ │ │ tbb [pc, r0] │ │ │ │ asrs r5, r6, #4 │ │ │ │ @@ -383930,44 +383928,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (3855b8 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + cbnz r0, 3855d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + cbnz r0, 3855dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - hlt 0x0010 │ │ │ │ + cbnz r0, 3855e2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x000c │ │ │ │ + cbnz r4, 3855e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x000c │ │ │ │ + cbnz r4, 3855e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x0008 │ │ │ │ + cbnz r0, 3855ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r0, r3 │ │ │ │ + cbnz r0, 3855e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 q0, , #16 │ │ │ │ + vqadd.u8 q0, q4, │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3855e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383976,25 +383974,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (385658 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (38565c ) │ │ │ │ ldr r1, [pc, #80] @ (385660 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (385664 ) │ │ │ │ ldr r3, [pc, #68] @ (385668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (38566c ) │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (385670 ) │ │ │ │ @@ -384009,28 +384007,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc 0, cr0, [lr], #324 @ 0x144 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + stc 0, cr0, [r6], {81} @ 0x51 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r6], #324 @ 0x144 │ │ │ │ - ldcl 0, cr0, [r0], {81} @ 0x51 │ │ │ │ + stc 0, cr0, [lr], {81} @ 0x51 │ │ │ │ + stc 0, cr0, [r8], #-324 @ 0xfffffebc │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, r7] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3856a8 │ │ │ │ + cbnz r4, 38567e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3856bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -384038,31 +384036,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3856c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r0, 3856e8 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 3856f4 │ │ │ │ + cbnz r2, 3856ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 385730 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384070,15 +384068,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #84] @ (385738 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #932] @ 0x3a4 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ cmp r2, #31 │ │ │ │ beq.n 38570c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -384094,19 +384092,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r0, 385748 │ │ │ │ + @ instruction: 0xb898 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 385752 │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (3857f0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384116,15 +384114,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #124] @ 3857e8 │ │ │ │ ldr r2, [pc, #140] @ (3857fc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384138,23 +384136,23 @@ │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 3365ac │ │ │ │ ldr r1, [pc, #72] @ (385808 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 37feb4 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ @@ -384168,27 +384166,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + @ instruction: 0xb81c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r3, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #572] @ (385a5c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384199,15 +384197,15 @@ │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #564] @ (385a64 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #564] @ (385a68 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 385856 │ │ │ │ ldr r3, [pc, #548] @ (385a6c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -384301,15 +384299,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 385518 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ (385a78 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3858fc │ │ │ │ ldrb.w r6, [r0, #934] @ 0x3a6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858f4 │ │ │ │ ldrb.w r6, [r0, #933] @ 0x3a5 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858f4 │ │ │ │ @@ -384345,15 +384343,15 @@ │ │ │ │ bpl.n 3859d6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb.w r3, [r6, #931] @ 0x3a3 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 3859d6 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r0, [r6, #930] @ 0x3a2 │ │ │ │ mov r6, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858f4 │ │ │ │ ldrb.w r6, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858f4 │ │ │ │ @@ -384364,15 +384362,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (385a80 ) │ │ │ │ ldr r0, [pc, #140] @ (385a84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 385850 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ ldrb.w r2, [r0, #934] @ 0x3a6 │ │ │ │ tst.w r1, #4 │ │ │ │ ite eq │ │ │ │ moveq r0, #88 @ 0x58 │ │ │ │ movne r0, #80 @ 0x50 │ │ │ │ @@ -384390,39 +384388,39 @@ │ │ │ │ bmi.n 385a46 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ b.n 3858f4 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r6, r8, [sp, #8] │ │ │ │ b.n 3858f4 │ │ │ │ nop │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb74a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + cpsie ai │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -384434,15 +384432,15 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #948] @ (385e60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #936] @ (385e64 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 385d2e │ │ │ │ @@ -384599,15 +384597,15 @@ │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r1, r3, #24 │ │ │ │ bpl.w 385ade │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bmi.w 385ade │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #25 │ │ │ │ bpl.w 385ade │ │ │ │ ldrb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -384664,37 +384662,37 @@ │ │ │ │ ldr r0, [pc, #284] @ (385e70 ) │ │ │ │ and.w r3, r8, #255 @ 0xff │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 385aca │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 385c58 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 385c58 │ │ │ │ ldr r0, [pc, #236] @ (385e74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #236] @ (385e78 ) │ │ │ │ ldr r1, [pc, #240] @ (385e7c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ - bl 72c500 │ │ │ │ + bl 730400 │ │ │ │ + bl 72c448 │ │ │ │ b.n 385bd4 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ bl 3800f4 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ and.w r3, r3, #239 @ 0xef │ │ │ │ @@ -384707,15 +384705,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r2, #11 │ │ │ │ itt eq │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq.w r2, [r5, #932] @ 0x3a4 │ │ │ │ b.n 385c70 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 385ade │ │ │ │ @@ -384725,15 +384723,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ strb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3800f4 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 385c58 │ │ │ │ ldrb.w r2, [r5, #930] @ 0x3a2 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ tst.w r2, #1 │ │ │ │ ite eq │ │ │ │ moveq r2, #24 │ │ │ │ @@ -384748,47 +384746,47 @@ │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 385ade │ │ │ │ b.n 385e34 │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #20] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 385ebe │ │ │ │ + uxth r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3858b8 │ │ │ │ + b.n 385768 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r2, r0 │ │ │ │ + cbz r2, 385ebe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r6, 385eac │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (385e98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r6, [pc, #312] @ (385fd4 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #76] @ (385ef8 ) │ │ │ │ @@ -384818,24 +384816,24 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #24] @ (385f00 ) │ │ │ │ ldr r1, [pc, #24] @ (385f04 ) │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 385ec4 │ │ │ │ nop │ │ │ │ cmp r4, #242 @ 0xf2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r0 │ │ │ │ + cbz r2, 385f1a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + lsrs r6, r7, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #188] @ (385fd4 ) │ │ │ │ movw ip, #285 @ 0x11d │ │ │ │ @@ -384892,32 +384890,32 @@ │ │ │ │ ldr r0, [pc, #52] @ (385fe4 ) │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 385ffc │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (386068 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384926,25 +384924,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (386070 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #92] @ (386074 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (386078 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #52] @ 386060 │ │ │ │ ldr r2, [pc, #76] @ (38607c ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (386080 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384961,27 +384959,27 @@ │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 386078 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 386084 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #672] @ (386320 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cbz r0, 386088 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3860e4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384989,23 +384987,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3860ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (3860f0 ) │ │ │ │ ldr r1, [pc, #64] @ (3860f4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (3860f8 ) │ │ │ │ ldr r3, [pc, #52] @ (3860fc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -385013,26 +385011,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3864fc │ │ │ │ + b.n 3863ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #176] @ (3861a4 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 386158 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385040,15 +385038,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #68] @ (386160 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ blx 28aa14 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385057,26 +385055,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r2, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #0 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + add r7, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (386174 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ ldr r4, [pc, #48] @ (3861a8 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -385085,28 +385083,28 @@ │ │ │ │ ldr r2, [pc, #40] @ (3861b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (3861bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3863ec │ │ │ │ + b.n 38629c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb.w r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ lsls r1, r2, #29 │ │ │ │ bpl.n 3861ee │ │ │ │ ldrb.w r1, [r0, #929] @ 0x3a1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ @@ -385114,15 +385112,15 @@ │ │ │ │ tst.w r1, #112 @ 0x70 │ │ │ │ beq.n 386202 │ │ │ │ ldrb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ movs r1, #1 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ strb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r0, r1, #29 │ │ │ │ @@ -385165,25 +385163,25 @@ │ │ │ │ ldr r1, [pc, #96] @ (3862c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #80] @ (3862c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3862c8 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #64] @ (3862cc ) │ │ │ │ ldr r1, [pc, #68] @ (3862d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (3862d4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ (3862d8 ) │ │ │ │ @@ -385197,27 +385195,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386384 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3863b8 │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 38632c │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [pc, #944] @ (386680 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -385229,25 +385227,25 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #40] @ (386320 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + b.w 72db34 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 3863a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385255,15 +385253,15 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #104] @ (3863a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ mov.w r2, #130023424 @ 0x7c00000 │ │ │ │ mov.w r1, #4128768 @ 0x3f0000 │ │ │ │ str.w r2, [r0, #933] @ 0x3a5 │ │ │ │ str.w ip, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -385280,19 +385278,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385310,15 +385308,15 @@ │ │ │ │ strb.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r5, [pc, #72] @ (386434 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #64] @ (386438 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 386408 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -385333,31 +385331,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3863fe │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #36] @ (386444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3863fe │ │ │ │ - lsls r2, r3, #29 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + udf #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #174 @ 0xae │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #160] @ (3864f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -385366,25 +385364,25 @@ │ │ │ │ ldr r1, [pc, #160] @ (386500 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #140] @ (386504 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #136] @ (386508 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ mov r7, r0 │ │ │ │ bl 3365ac │ │ │ │ vldr d7, [pc, #88] @ 3864f0 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #108] @ (38650c ) │ │ │ │ mov r1, r6 │ │ │ │ @@ -385403,15 +385401,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (386514 ) │ │ │ │ ldr r1, [pc, #84] @ (386518 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #72] @ (38651c ) │ │ │ │ add r1, pc │ │ │ │ bl 37feb4 │ │ │ │ str.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -385420,32 +385418,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #856] @ (386868 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - @ instruction: 0xf4d60055 │ │ │ │ - ble.n 3864e8 │ │ │ │ + bic.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ + ble.n 386598 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #100 @ 0x64 │ │ │ │ + cmp r2, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385466,15 +385464,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (386600 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (386604 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3865ae │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3861c0 │ │ │ │ ldr r0, [pc, #140] @ (386608 ) │ │ │ │ @@ -385482,15 +385480,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (38660c ) │ │ │ │ ldr r1, [pc, #140] @ (386610 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #100] @ (3865f8 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3865d2 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bl 38056c │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ @@ -385507,57 +385505,57 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 386570 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ (38661c ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 386570 │ │ │ │ ldr r3, [pc, #76] @ (386620 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386598 │ │ │ │ ldr r3, [pc, #56] @ (386618 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 386598 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #56] @ (386624 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 386598 │ │ │ │ nop │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 386694 │ │ │ │ + bgt.n 386544 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 386660 │ │ │ │ + bgt.n 386510 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #164 @ 0xa4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #508] @ (386838 ) │ │ │ │ @@ -385594,15 +385592,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb.w r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 38671e │ │ │ │ adds r5, #1 │ │ │ │ uxtb r5, r5 │ │ │ │ cmp r5, #16 │ │ │ │ it ne │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -385612,15 +385610,15 @@ │ │ │ │ ldr r2, [pc, #392] @ (386850 ) │ │ │ │ ldr r1, [pc, #392] @ (386854 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3867c6 │ │ │ │ cmp r5, r7 │ │ │ │ strb.w r5, [r6, #956] @ 0x3bc │ │ │ │ bcc.n 38679e │ │ │ │ orr.w r3, r5, #64 @ 0x40 │ │ │ │ @@ -385652,15 +385650,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3866b6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #296] @ (386860 ) │ │ │ │ ldrb.w r2, [r4, #958] @ 0x3be │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3866b6 │ │ │ │ ldrb.w r2, [r6, #951] @ 0x3b7 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r6, #929] @ 0x3a1 │ │ │ │ orr.w r3, r2, #2 │ │ │ │ strb.w r3, [r6, #951] @ 0x3b7 │ │ │ │ @@ -385672,15 +385670,15 @@ │ │ │ │ ldr r2, [pc, #256] @ (386868 ) │ │ │ │ ldr r1, [pc, #256] @ (38686c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386816 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bl 38056c │ │ │ │ ldrb.w r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -385718,93 +385716,93 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3866e0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #144] @ (386874 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3866e0 │ │ │ │ ldr r4, [pc, #136] @ (386878 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #136] @ (38687c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #136] @ (386880 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (386884 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #112] @ (386888 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386780 │ │ │ │ ldr r3, [pc, #56] @ (38685c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 386780 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #92] @ (38688c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 386780 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3868a0 │ │ │ │ + blt.n 386750 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 386814 │ │ │ │ + blt.n 3868c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 3868ec │ │ │ │ + bge.n 38679c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bge.n 3867e8 │ │ │ │ + bge.n 386898 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r1, [r0, #956] @ 0x3bc │ │ │ │ lsls r3, r1, #27 │ │ │ │ beq.n 3868ba │ │ │ │ ldrb.w r2, [r0, #974] @ 0x3ce │ │ │ │ subs r1, #1 │ │ │ │ add.w ip, r0, r2 │ │ │ │ @@ -385903,15 +385901,15 @@ │ │ │ │ ldr r2, [pc, #772] @ (386cb4 ) │ │ │ │ ldr r1, [pc, #772] @ (386cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #760] @ (386cbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386a94 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -385951,15 +385949,15 @@ │ │ │ │ bpl.n 386a46 │ │ │ │ mov r0, r4 │ │ │ │ bl 386178 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #644] @ (386cc0 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 3869aa │ │ │ │ ldrb.w r3, [r0, #931] @ 0x3a3 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 3869aa │ │ │ │ ldrb.w r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -385996,15 +385994,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #532] @ (386cc8 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3869ca │ │ │ │ subs.w r3, r6, #16 │ │ │ │ sbc.w r2, r8, #0 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 3868fe │ │ │ │ cmp r3, #14 │ │ │ │ @@ -386171,36 +386169,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 386178 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #48] @ (386ccc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38690a │ │ │ │ nop │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 386ca8 │ │ │ │ + bhi.n 386d58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r7, pc, #784 @ (adr r7, 386fd4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #224 @ 0xe0 │ │ │ │ + add r7, pc, #576 @ (adr r7, 386f0c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r3 │ │ │ │ @@ -386217,15 +386215,15 @@ │ │ │ │ ldr.w r5, [pc, #2156] @ 38756c │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldrb.w r6, [r0, #935] @ 0x3a7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [pc, #2136] @ 387570 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386fea │ │ │ │ cmp.w r8, #32 │ │ │ │ @@ -386249,15 +386247,15 @@ │ │ │ │ ldr.w r0, [pc, #2072] @ 387578 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp.w r8, #31 │ │ │ │ bhi.n 386d30 │ │ │ │ add r3, pc, #8 @ (adr r3, 386d84 ) │ │ │ │ ldr.w r2, [r3, r8, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -386337,15 +386335,15 @@ │ │ │ │ ldr.w r2, [pc, #1828] @ 387580 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1824] @ 387584 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1812] @ 387588 │ │ │ │ movs r2, #24 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 386d66 │ │ │ │ ldrb.w r3, [r4, #935] @ 0x3a7 │ │ │ │ @@ -386374,24 +386372,24 @@ │ │ │ │ ldr.w r2, [pc, #1740] @ 387590 │ │ │ │ ldr.w r1, [pc, #1740] @ 387594 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1724] @ 387598 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ tst.w r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ and.w r2, r3, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r3, r2 │ │ │ │ strb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ @@ -386481,15 +386479,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r0, [pc, #1428] @ 3875a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 386d26 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 387188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 387192 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ @@ -386590,15 +386588,15 @@ │ │ │ │ ldr.w r2, [pc, #1128] @ 3875a8 │ │ │ │ ldr.w r1, [pc, #1128] @ 3875ac │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38750c │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #976] @ 0x3d0 │ │ │ │ @@ -386736,15 +386734,15 @@ │ │ │ │ ldr r2, [pc, #692] @ (3875b4 ) │ │ │ │ ldr r1, [pc, #696] @ (3875b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386f5e │ │ │ │ ldr r3, [pc, #672] @ (3875bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -386756,15 +386754,15 @@ │ │ │ │ bpl.w 386f5e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ clz r3, r7 │ │ │ │ ldr r0, [pc, #648] @ (3875c0 ) │ │ │ │ mov r2, r6 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 386f60 │ │ │ │ and.w r2, r7, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r9, r6, lsr #1 │ │ │ │ bl 380300 │ │ │ │ @@ -386775,15 +386773,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ and.w r7, r6, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 3873ca │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 387490 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ ldrsb.w r2, [r4, #933] @ 0x3a5 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -386820,15 +386818,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #484] @ (3875d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38737a │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #20 │ │ │ │ strb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 38703e │ │ │ │ mov r0, r4 │ │ │ │ @@ -386851,15 +386849,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (3875dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #416] @ (3875e0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ (3875e4 ) │ │ │ │ movs r2, #31 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 386d66 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ @@ -386930,132 +386928,132 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38715e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #192] @ (3875ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38715e │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3874a6 │ │ │ │ ldr r3, [pc, #180] @ (3875f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (3875f4 ) │ │ │ │ ldr r1, [pc, #184] @ (3875f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #168] @ (3875fc ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38749a │ │ │ │ nop │ │ │ │ - cdp2 0, 4, cr0, cr4, cr6, {3} │ │ │ │ - movs r3, #52 @ 0x34 │ │ │ │ + ldc2 0, cr0, [ip, #408] @ 0x198 │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3874c0 │ │ │ │ + bpl.n 387570 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, r3, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r4], {102} @ 0x66 │ │ │ │ - bmi.n 387610 │ │ │ │ + stc2 0, cr0, [ip], #-408 @ 0xfffffe68 │ │ │ │ + bcc.n 3874c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 3875e4 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 387744 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [lr], #-408 @ 0xfffffe68 │ │ │ │ - bcc.n 387554 │ │ │ │ + @ instruction: 0xfbc60066 │ │ │ │ + bcc.n 387604 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #312 @ (adr r5, 3876d4 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 387834 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #128 @ (adr r3, 387624 ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 387784 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr??.w r0, [r2, #102] @ 0x66 │ │ │ │ - bne.n 387674 │ │ │ │ + vst4.16 {d16-d19}, [sl :128], r6 │ │ │ │ + beq.n 387524 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh.w r0, [r8, r6, lsl #2] │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xf7900066 │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #752 @ (adr r0, 3878b4 ) │ │ │ │ + add r0, pc, #80 @ (adr r0, 387614 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7d80066 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + @ instruction: 0xf7300066 │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf6f80066 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + @ instruction: 0xf6500066 │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 3876d8 ) │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5f80066 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + adcs.w r0, r0, #15073280 @ 0xe60000 │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38760c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ subs r0, #12 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca0c │ │ │ │ - bl 73071c │ │ │ │ + bl 72c954 │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #88] @ 387684 │ │ │ │ ldr r2, [pc, #88] @ (387688 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (38768c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 387664 │ │ │ │ ldrb.w r0, [r2, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387073,18 +387071,18 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adcs.w r0, r0, #15073280 @ 0xe60000 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + @ instruction: 0xf4a80066 │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (387710 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -387093,33 +387091,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (387718 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #96] @ (38771c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (387720 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #80] @ (387724 ) │ │ │ │ ldr r1, [pc, #84] @ (387728 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #72] @ (38772c ) │ │ │ │ ldr r1, [pc, #72] @ (387730 ) │ │ │ │ ldr r2, [pc, #76] @ (387734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -387131,22 +387129,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf4dc0066 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + bics.w r0, r4, #15073280 @ 0xe60000 │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r7, r5 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ lsls r2, r2, #3 │ │ │ │ @@ -387166,15 +387164,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3877b4 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3877b8 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 38779c │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -387195,18 +387193,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bics.w r0, r4, #15073280 @ 0xe60000 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + @ instruction: 0xf38c0066 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 387814 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387214,15 +387212,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (38781c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -387231,18 +387229,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3ae0066 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + @ instruction: 0xf3060066 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 387874 │ │ │ │ sub sp, #8 │ │ │ │ @@ -387250,15 +387248,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (38787c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 2898b8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387266,18 +387264,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf34a0066 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + subw r0, r2, #102 @ 0x66 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (387920 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -387289,22 +387287,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 2898b8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387321,30 +387319,30 @@ │ │ │ │ ldr r4, [pc, #52] @ (38792c ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2e80066 │ │ │ │ - ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ + movw r0, #102 @ 0x66 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387930 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387352,50 +387350,49 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (387998 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #68] @ (38799c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 72b100 │ │ │ │ + bl 72b048 │ │ │ │ ldr r3, [pc, #60] @ (3879a0 ) │ │ │ │ ldr r2, [pc, #60] @ (3879a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (3879a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72c5cc │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + b.w 72c514 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf21c0066 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + vshr.u16 q8, , #10 │ │ │ │ + sbcs.w r0, r4, #102 @ 0x66 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (387c7c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 003879ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -387443,18 +387440,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (387a34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbc.w r0, r6, #102 @ 0x66 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xf0be0066 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -387644,37 +387641,37 @@ │ │ │ │ ldr r0, [pc, #52] @ (387c60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds.w r0, sl, #102 @ 0x66 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + orns r0, r2, #102 @ 0x66 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmla.i d0, d2, d2[5] │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + cdp 0, 13, cr0, cr10, cr6, {3} │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.s32 q8, q7, q11 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + cdp 0, 12, cr0, cr6, cr6, {3} │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.s16 q8, q5, q11 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + cdp 0, 11, cr0, cr2, cr6, {3} │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387c70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r2, #14 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -387718,23 +387715,23 @@ │ │ │ │ orrs r2, r5 │ │ │ │ str.w r2, [r4, #948] @ 0x3b4 │ │ │ │ b.n 387cb2 │ │ │ │ ldr r1, [pc, #20] @ (387d10 ) │ │ │ │ ldr r0, [pc, #24] @ (387d14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 387ca0 │ │ │ │ nop │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q2, q11 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + cdp 0, 7, cr0, cr12, cr6, {3} │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (387dc0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -387743,35 +387740,35 @@ │ │ │ │ ldr r1, [pc, #148] @ (387dc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #128] @ (387dcc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #128] @ (387dd0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #116] @ (387dd4 ) │ │ │ │ ldr r1, [pc, #116] @ (387dd8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #104] @ (387ddc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 37feb4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r6, #920 @ 0x398 │ │ │ │ @@ -387793,32 +387790,32 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33665c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr14, cr6, {3} │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + cdp 0, 4, cr0, cr6, cr6, {3} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #784] @ 0x310 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ (387e40 ) │ │ │ │ orrs r3, r2 │ │ │ │ @@ -387844,26 +387841,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (387e48 ) │ │ │ │ ldr r0, [pc, #24] @ (387e4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 387e20 │ │ │ │ lsrs r2, r5, #22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip, #408]! @ 0x198 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + stcl 0, cr0, [r4, #-408] @ 0xfffffe68 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (387e58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r0, #138 @ 0x8a │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -387873,15 +387870,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (387f38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r2, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #160] @ (387f3c ) │ │ │ │ @@ -387917,66 +387914,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (387f4c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 387ecc │ │ │ │ ldr r3, [pc, #76] @ (387f50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (387f54 ) │ │ │ │ ldr r1, [pc, #80] @ (387f58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #499 @ 0x1f3 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 387ecc │ │ │ │ nop.w │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl, #408]! @ 0x198 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldcl 0, cr0, [r2, #-408] @ 0xfffffe68 │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #864] @ 0x360 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, #50 @ 0x32 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - stc 0, cr0, [r2, #408] @ 0x198 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + ldcl 0, cr0, [sl], {102} @ 0x66 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stcl 0, cr0, [r8, #-408]! @ 0xfffffe68 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + stcl 0, cr0, [r0], {102} @ 0x66 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r1, [r0, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r3 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne.n 387f9c │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 387fb4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387984,64 +387981,64 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 387f8a │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 388028 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (38802c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (388030 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #64] @ (388034 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #56] @ (388038 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #48] @ (38803c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stc 0, cr0, [lr], {102} @ 0x66 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + @ instruction: 0xebe60066 │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [pc, #144] @ (3880c8 ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r7, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 2, pc, cr9, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ @@ -388266,15 +388263,15 @@ │ │ │ │ ldr r2, [pc, #76] @ (388340 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #76] @ (388344 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #950] @ 0x3b6 │ │ │ │ strh.w r3, [r0, #954] @ 0x3ba │ │ │ │ strd r3, r3, [r0, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r0, #964] @ 0x3c4 │ │ │ │ strd r3, r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388285,18 +388282,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [sl, #-408]! @ 0x198 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + @ instruction: 0xe8d20066 │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (3883e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388305,34 +388302,34 @@ │ │ │ │ ldr r1, [pc, #140] @ (3883ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #124] @ (3883f0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #124] @ (3883f4 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (3883f8 ) │ │ │ │ ldr r1, [pc, #112] @ (3883fc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 3365ac │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 3365ac │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ @@ -388349,26 +388346,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmdb r0, {r1, r2, r5, r6} │ │ │ │ - itte mi │ │ │ │ - lslmi r1, r2, #1 │ │ │ │ - lsrmi r2, r0, #19 │ │ │ │ - lslpl r4, r2, #1 │ │ │ │ - strb r4, [r1, #19] │ │ │ │ + strd r0, r0, [r8], #-408 @ 0x198 │ │ │ │ + bkpt 0x009e │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + strb r4, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #464] @ 3885e4 │ │ │ │ @@ -388537,23 +388534,23 @@ │ │ │ │ bne.n 38853a │ │ │ │ b.n 3885b2 │ │ │ │ ldr r1, [pc, #20] @ (3885ec ) │ │ │ │ ldr r0, [pc, #24] @ (3885f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38848c │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388320 │ │ │ │ + b.n 3881d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldrsb r6, [r1, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #856] @ (388960 ) │ │ │ │ @@ -388683,15 +388680,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #556] @ (388964 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3886be │ │ │ │ ldr r1, [pc, #556] @ (388970 ) │ │ │ │ ldr r0, [pc, #560] @ (388974 ) │ │ │ │ @@ -388741,15 +388738,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3882dc │ │ │ │ bic.w r3, r6, #12352 @ 0x3040 │ │ │ │ lsls r2, r6, #16 │ │ │ │ bic.w r3, r3, #56 @ 0x38 │ │ │ │ strh.w r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388793,15 +388790,15 @@ │ │ │ │ ldr r1, [pc, #332] @ (388998 ) │ │ │ │ ldr r0, [pc, #332] @ (38899c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ ite hi │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ ands r3, r6 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ @@ -388886,49 +388883,49 @@ │ │ │ │ bne.w 388704 │ │ │ │ b.n 38870a │ │ │ │ nop │ │ │ │ lsls r2, r3, #22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388408 │ │ │ │ + b.n 3882b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3883cc │ │ │ │ + b.n 38827c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3883c0 │ │ │ │ + b.n 388270 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3882f8 │ │ │ │ + b.n 3881a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - revsh r4, r6 │ │ │ │ + rev16 r4, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 388284 │ │ │ │ + b.n 389134 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3881e0 │ │ │ │ + b.n 389090 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3890f8 │ │ │ │ + b.n 388fa8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3890c8 │ │ │ │ + b.n 388f78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003889b0 : │ │ │ │ str.w r1, [r0, #940] @ 0x3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -388951,65 +388948,65 @@ │ │ │ │ ldr r2, [pc, #44] @ (388a0c ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #44] @ (388a10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 388f28 │ │ │ │ + b.n 388dd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 388a58 │ │ │ │ ldr r2, [pc, #48] @ (388a5c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (388a60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 388fd0 │ │ │ │ + b.n 388e80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (388a70 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -389020,45 +389017,45 @@ │ │ │ │ ldr r1, [pc, #152] @ (388b28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #132] @ (388b2c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #132] @ (388b30 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #120] @ (388b34 ) │ │ │ │ ldr r1, [pc, #124] @ (388b38 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #104] @ (388b3c ) │ │ │ │ ldr r1, [pc, #108] @ (388b40 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #92] @ (388b44 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #92] @ (388b48 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #88] @ (388b4c ) │ │ │ │ add r2, pc │ │ │ │ @@ -389075,36 +389072,36 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r4, r3, [ip, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - b.n 388fd8 │ │ │ │ + b.w 72b59c │ │ │ │ + b.n 388e88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb78a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -389128,23 +389125,23 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #88 @ 0x58 │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ mov fp, r0 │ │ │ │ cmp r2, r9 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ orreq.w r3, r6, #1 │ │ │ │ cbz r3, 388bde │ │ │ │ @@ -389194,50 +389191,50 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388f24 │ │ │ │ + b.n 388dd4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 388c9c │ │ │ │ ldr r2, [pc, #48] @ (388ca0 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (388ca4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 388d8c │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r7, #20] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 388d18 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389246,15 +389243,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (388d20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #84] @ (388d24 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #80] @ (388d28 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 388cf6 │ │ │ │ mov r0, r1 │ │ │ │ @@ -389274,31 +389271,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 388ce2 │ │ │ │ ldr r0, [pc, #40] @ (388d34 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 388ce2 │ │ │ │ - b.n 388d68 │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cdp2 0, 12, cr0, cr14, cr3, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #18] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (388db8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389306,24 +389303,24 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #112] @ (388dc0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #96] @ (388dc4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (388dc8 ) │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #196] @ 0xc4 │ │ │ │ cbz r0, 388d96 │ │ │ │ blx 28b204 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -389342,46 +389339,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #120] @ (388e68 ) │ │ │ │ ldr r2, [pc, #124] @ (388e6c ) │ │ │ │ ldr r1, [pc, #124] @ (388e70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #116] @ (388e74 ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ add r6, pc │ │ │ │ cbz r3, 388e28 │ │ │ │ add.w r1, r4, #152 @ 0x98 │ │ │ │ movs r3, #0 │ │ │ │ asr.w r2, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -389413,29 +389410,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 388e30 │ │ │ │ ldr r0, [pc, #40] @ (388e84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + b.w 87fce4 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc2 0, cr0, [ip, #908] @ 0x38c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #432] @ (389030 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 388ec0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -389443,25 +389440,25 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #36] @ (388ec8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 388dd0 │ │ │ │ nop │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + ble.n 388e00 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (388f54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389474,15 +389471,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cbz r4, 388f2e │ │ │ │ cmp r4, #1 │ │ │ │ bne.n 388f1e │ │ │ │ ldrb r1, [r6, #0] │ │ │ │ bl 388dd0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -389503,33 +389500,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 388f28 │ │ │ │ ldr r0, [pc, #44] @ (388f68 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 388f28 │ │ │ │ ldr r0, [pc, #36] @ (388f6c ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 388f28 │ │ │ │ - ble.n 388f54 │ │ │ │ + ble.n 389004 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldc2 0, cr0, [ip], #908 @ 0x38c │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + strh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #172] @ (389030 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389540,24 +389537,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 38901a │ │ │ │ ldr.w fp, [pc, #120] @ 38903c │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #120] @ (389040 ) │ │ │ │ add.w r7, r9, #152 @ 0x98 │ │ │ │ add.w r6, r9, #160 @ 0xa0 │ │ │ │ @@ -389574,15 +389571,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ bl 37feb4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r6, #4]! │ │ │ │ blx 288d58 │ │ │ │ ldrb.w r3, [sl, #124] @ 0x7c │ │ │ │ @@ -389593,56 +389590,55 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 3890e8 │ │ │ │ + bgt.n 388f98 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r4, r2 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + vshr.u16 q0, , #8 │ │ │ │ │ │ │ │ 00389048 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (3890cc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #112] @ (3890d0 ) │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r1, [pc, #108] @ (3890d4 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ add r1, pc │ │ │ │ add.w ip, r5, #96 @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r7, #124] @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 3890b8 │ │ │ │ add.w r0, r0, r6, lsl #2 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389655,21 +389651,21 @@ │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ movs r0, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 3891d0 │ │ │ │ + blt.n 389080 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389176 │ │ │ │ movs r3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r3 │ │ │ │ @@ -389732,15 +389728,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (3891d8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3891dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3891e0 ) │ │ │ │ ldr r2, [pc, #52] @ (3891e4 ) │ │ │ │ ldr r3, [pc, #52] @ (3891e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -389750,29 +389746,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - blt.n 3891b4 │ │ │ │ + blt.n 389264 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3891f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ adds r6, r5, #7 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 389234 │ │ │ │ @@ -389781,43 +389777,43 @@ │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #40] @ (38923c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ - blt.n 38932c │ │ │ │ + bge.n 3891dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #72] @ 3892a0 │ │ │ │ ldr r2, [pc, #72] @ (3892a4 ) │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #72] @ (3892a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ strb.w r0, [r4, #152] @ 0x98 │ │ │ │ blx 288be8 │ │ │ │ @@ -389826,19 +389822,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - blt.n 3892fc │ │ │ │ + bge.n 3891ac │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (389314 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -389850,21 +389846,21 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38931c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 389300 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -389872,19 +389868,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 3892ac │ │ │ │ + bge.n 38935c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00389320 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r3, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -389894,15 +389890,15 @@ │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vmov d8, r0, r1 │ │ │ │ vmov.f64 d0, #36 @ 0x41200000 10.0 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ blx 2891c0 │ │ │ │ vmul.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ @@ -389931,15 +389927,15 @@ │ │ │ │ add.w ip, sp, #16 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 2891c0 │ │ │ │ vcvt.f64.s32 d7, s16 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ vdiv.f64 d8, d7, d0 │ │ │ │ - bl 8a3b80 │ │ │ │ + bl 8a3ac8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vsub.f64 d8, d8, d7 │ │ │ │ vldr s15, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -390008,21 +390004,21 @@ │ │ │ │ strb.w r2, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 38946e │ │ │ │ mov ip, lr │ │ │ │ b.n 38944c │ │ │ │ ldr r0, [pc, #20] @ (389494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w ip, [r4, #172] @ 0xac │ │ │ │ b.n 38944c │ │ │ │ @ instruction: 0xf76a00e3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00389498 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -390249,50 +390245,50 @@ │ │ │ │ ldr r2, [pc, #80] @ (389734 ) │ │ │ │ ldr r1, [pc, #84] @ (389738 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (38973c ) │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ ldrb.w r3, [r4, #153] @ 0x99 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #44] @ (389740 ) │ │ │ │ movs r2, #105 @ 0x69 │ │ │ │ ldr r4, [pc, #44] @ (389744 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #44] @ (389748 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ @ instruction: 0xf52800e3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 389684 │ │ │ │ + bvs.n 389734 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [r0 :64], r3 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + ldrb.w r0, [r8, #83] @ 0x53 │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 389828 │ │ │ │ + bpl.n 3896d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #2856] @ 38a284 │ │ │ │ sub sp, #32 │ │ │ │ @@ -390308,22 +390304,22 @@ │ │ │ │ add.w r4, r5, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ ldr.w r6, [pc, #2792] @ 38a298 │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 389a1e │ │ │ │ ldrb.w ip, [r4, #154] @ 0x9a │ │ │ │ cmp.w ip, #255 @ 0xff │ │ │ │ @@ -390652,15 +390648,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 389a70 │ │ │ │ ldr.w r3, [pc, #2080] @ 38a2a4 │ │ │ │ ldr.w r0, [pc, #2080] @ 38a2a8 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #88 @ 0x58 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 3899ec │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ @@ -390909,15 +390905,15 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 389a94 │ │ │ │ ldr.w r1, [pc, #1360] @ 38a2ac │ │ │ │ ldr.w r0, [pc, #1360] @ 38a2b0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 389a94 │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ movs r0, #0 │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391377,31 +391373,31 @@ │ │ │ │ str r5, [r1, #4] │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ bl 389420 │ │ │ │ b.n 389a94 │ │ │ │ orr.w r0, r0, #7438336 @ 0x718000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 38a2c4 │ │ │ │ + bpl.n 38a374 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf3f400e3 │ │ │ │ sub.w r0, sl, #227 @ 0xe3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 38a2b0 │ │ │ │ + bcs.n 38a360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 38a308 │ │ │ │ + ldmia r7, {r2, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -392369,21 +392365,21 @@ │ │ │ │ bl 389420 │ │ │ │ b.w 389a94 │ │ │ │ ldr r0, [pc, #28] @ (38ae00 ) │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.w 389a3a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ae04 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -392426,26 +392422,26 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #28] @ (38ae8c ) │ │ │ │ ldr r0, [pc, #28] @ (38ae90 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r1, [r4, #164] @ 0xa4 │ │ │ │ subs r3, #1 │ │ │ │ b.n 38ae46 │ │ │ │ ble.n 38af68 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itte ne │ │ │ │ - lslne r6, r4, #1 │ │ │ │ - ldrne r2, [r3, #48] @ 0x30 │ │ │ │ - lsleq r3, r2, #1 │ │ │ │ + bkpt 0x0072 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ae94 : │ │ │ │ ldr r1, [pc, #172] @ (38af44 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 38aef8 │ │ │ │ @@ -392502,26 +392498,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (38af4c ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38af50 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38aebc │ │ │ │ nop │ │ │ │ ble.n 38af5c │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x005e │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038af54 : │ │ │ │ ldr r1, [pc, #172] @ (38b004 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #3 │ │ │ │ @@ -392579,26 +392575,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (38b00c ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38b010 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38af7c │ │ │ │ nop │ │ │ │ bgt.n 38b09c │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038b014 : │ │ │ │ ldr r1, [pc, #168] @ (38b0c0 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #5 │ │ │ │ @@ -392654,26 +392650,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (38b0c8 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38b0cc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38b03c │ │ │ │ nop │ │ │ │ blt.n 38afd8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038b0d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -392726,25 +392722,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38b178 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38b17c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38b0f8 │ │ │ │ bge.n 38b0f0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5} │ │ │ │ + cbnz r0, 38b1de │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038b180 : │ │ │ │ push {r4, lr} │ │ │ │ ldrb.w lr, [r0, #152] @ 0x98 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 38b3c0 │ │ │ │ @@ -392947,22 +392943,22 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r6, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38b62c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38b6f0 │ │ │ │ strd r5, r7, [r4, #164] @ 0xa4 │ │ │ │ @@ -393278,20 +393274,20 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38b6e0 │ │ │ │ ldr.w r3, [pc, #2248] @ 38bffc │ │ │ │ ldr.w r0, [pc, #2248] @ 38c000 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #192 @ 0xc0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38b6e0 │ │ │ │ ldr.w r0, [pc, #2232] @ 38c004 │ │ │ │ add.w r1, r6, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38b63c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mov r0, r4 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ bl 38ae94 │ │ │ │ strb r0, [r6, #11] │ │ │ │ @@ -393993,31 +393989,31 @@ │ │ │ │ bl 38af54 │ │ │ │ strh.w r0, [r6, #100] @ 0x64 │ │ │ │ b.w 38b6e0 │ │ │ │ bvc.n 38bf50 │ │ │ │ lsls r3, r4, #3 │ │ │ │ bvc.n 38bf3c │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cbnz r4, 38c00a │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bpl.n 38bf38 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsls r2, r3, #23 │ │ │ │ bpl.w 38b65c │ │ │ │ @@ -394026,31 +394022,31 @@ │ │ │ │ strh.w r0, [r6, #102] @ 0x66 │ │ │ │ b.w 38b6e0 │ │ │ │ ldr r1, [pc, #56] @ (38c064 ) │ │ │ │ ldr r0, [pc, #56] @ (38c068 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r4, #152] @ 0x98 │ │ │ │ b.w 38b68c │ │ │ │ movs r1, #0 │ │ │ │ strh.w r1, [r3, #178] @ 0xb2 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #180] @ 0xb4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #200] @ 0xc8 │ │ │ │ b.w 38b6e0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c06c : │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w r3, [r0, #153] @ 0x99 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394112,30 +394108,30 @@ │ │ │ │ b.n 38c0b8 │ │ │ │ ldr r3, [pc, #28] @ (38c124 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (38c128 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38c100 │ │ │ │ nop │ │ │ │ ldmia r3!, {r4} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldr r2, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38c138 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ vqadd.s16 q0, q9, │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ ands.w r1, r3, #1024 @ 0x400 │ │ │ │ itt ne │ │ │ │ ldrbne.w r1, [r0, #932] @ 0x3a4 │ │ │ │ ubfxne r1, r1, #3, #1 │ │ │ │ lsls r2, r3, #22 │ │ │ │ @@ -394146,33 +394142,33 @@ │ │ │ │ lsls r3, r3, #23 │ │ │ │ it mi │ │ │ │ ldrbmi.w r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ itt mi │ │ │ │ ubfxmi r3, r3, #1, #1 │ │ │ │ orrmi r1, r3 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 38c1cc │ │ │ │ ldr r2, [pc, #68] @ (38c1d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (38c1d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (38c1d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (38c1dc ) │ │ │ │ ldr r2, [pc, #52] @ (38c1e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -394182,19 +394178,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 4, r0, cr8, cr1, {6} │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ @@ -394207,15 +394203,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #80] @ (38c250 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #44] @ 38c240 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strd r3, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r3, r2, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ vstr d7, [r0, #944] @ 0x3b0 │ │ │ │ @@ -394229,19 +394225,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #136] @ (38c2f0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -394251,15 +394247,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37feb4 │ │ │ │ vldr d7, [pc, #88] @ 38c2e8 │ │ │ │ ldr r2, [pc, #104] @ (38c2fc ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -394277,41 +394273,41 @@ │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33665c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3365ac │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #16 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r4, r2] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stc 0, cr0, [sl, #836]! @ 0x344 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #16 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ (38c4f4 ) │ │ │ │ @@ -394459,15 +394455,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #80] @ (38c4fc ) │ │ │ │ ldr r0, [pc, #84] @ (38c500 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38c332 │ │ │ │ ldr.w r0, [r1, #920] @ 0x398 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3804b8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r1, #936] @ 0x3a8 │ │ │ │ @@ -394485,17 +394481,17 @@ │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str.w r2, [r1, #932] @ 0x3a4 │ │ │ │ b.n 38c42a │ │ │ │ ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r3, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #552] @ (38c740 ) │ │ │ │ @@ -394665,15 +394661,15 @@ │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #100] @ (38c74c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ and.w r2, ip, #1 │ │ │ │ ldrb.w r1, [r3, #940] @ 0x3ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 380300 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -394693,17 +394689,17 @@ │ │ │ │ orr.w r1, r1, #256 @ 0x100 │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ b.n 38c624 │ │ │ │ stmia r6!, {r1, r3, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #560 @ (adr r7, 38c97c ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 38cadc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -394751,26 +394747,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (38c7f8 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38c7a0 │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r5} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38c85c │ │ │ │ mov r4, r1 │ │ │ │ @@ -394798,25 +394794,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c81e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (38c86c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38c81e │ │ │ │ stmia r3!, {r4, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (38ca48 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -394850,15 +394846,15 @@ │ │ │ │ cbz r2, 38c8d0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 38c92c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #188] @ (38c99c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c976 │ │ │ │ ldr r3, [pc, #180] @ (38c9a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -394866,15 +394862,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c976 │ │ │ │ ldr r0, [pc, #176] @ (38c9a4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c982 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 38c982 │ │ │ │ @@ -394887,19 +394883,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 38c92c │ │ │ │ ldr r0, [pc, #136] @ (38c9ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #92] @ (38c998 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c8d0 │ │ │ │ ldr r3, [pc, #84] @ (38c99c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -394919,45 +394915,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38c8d0 │ │ │ │ ldr r0, [pc, #72] @ (38c9b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38c8d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38c956 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 38c956 │ │ │ │ b.n 38c910 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38c956 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ stmia r3!, {r2, r4} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -395010,19 +395006,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2888ac │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 38cc48 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395153,15 +395149,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (38cc6c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38cb14 │ │ │ │ ldr r3, [pc, #136] @ (38cc70 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cac2 │ │ │ │ ldr r3, [pc, #116] @ (38cc68 ) │ │ │ │ @@ -395170,15 +395166,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cac2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (38cc74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38cac2 │ │ │ │ ldr r3, [pc, #96] @ (38cc78 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cb66 │ │ │ │ @@ -395190,44 +395186,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (38cc7c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38cb66 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r5} │ │ │ │ lsls r3, r4, #3 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #216 @ (adr r4, 38cd2c ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 38ce8c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + str r6, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -395260,20 +395256,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (38ccec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ bkpt 0x00e0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r1, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 38cd70 │ │ │ │ @@ -395312,28 +395308,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (38cd84 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38cd22 │ │ │ │ bkpt 0x0098 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 38d494 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + ldr r7, [pc, #896] @ (38d108 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -395480,15 +395476,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cfe6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 38cf80 │ │ │ │ - bl 780a20 │ │ │ │ + bl 780968 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 38cf98 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -395546,25 +395542,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cf10 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (38d030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38cf10 │ │ │ │ pop {r2, r5, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #192] @ (38d0ec ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #240] @ (38d124 ) │ │ │ │ + ldr r5, [pc, #592] @ (38d284 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (38d20c ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -395631,17 +395627,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (38d210 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38d1e0 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 51a774 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -395655,24 +395651,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 781268 │ │ │ │ + bl 7811b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 38d18c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 38d1b8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7812d0 │ │ │ │ + bl 781218 │ │ │ │ b.n 38d062 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -395716,27 +395712,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38d10c │ │ │ │ ldr r0, [pc, #36] @ (38d21c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38d10c │ │ │ │ nop │ │ │ │ cbnz r0, 38d266 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #512] @ (38d420 ) │ │ │ │ + ldr r3, [pc, #864] @ (38d580 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (38d2ec ) │ │ │ │ @@ -395920,29 +395916,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 38d35a │ │ │ │ ldr r0, [pc, #172] @ (38d4f0 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (38d4f4 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 38d456 │ │ │ │ ldr r2, [pc, #116] @ (38d4f8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38d330 │ │ │ │ ldr r2, [pc, #108] @ (38d4fc ) │ │ │ │ @@ -395955,15 +395951,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38d330 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (38d504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38d330 │ │ │ │ ldr r3, [pc, #64] @ (38d4f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38d35a │ │ │ │ ldr r3, [pc, #68] @ (38d508 ) │ │ │ │ @@ -395976,34 +395972,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38d35a │ │ │ │ ldr r0, [pc, #48] @ (38d50c ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38d35a │ │ │ │ nop │ │ │ │ @ instruction: 0xb894 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r2, [pc, #416] @ (38d694 ) │ │ │ │ + ldr r1, [pc, #768] @ (38d7f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #840] @ (38d840 ) │ │ │ │ + ldr r2, [pc, #168] @ (38d5a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #312] @ (38d640 ) │ │ │ │ + ldr r1, [pc, #664] @ (38d7a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #728] @ (38d7e8 ) │ │ │ │ + ldr r2, [pc, #56] @ (38d548 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (38d85c ) │ │ │ │ @@ -396032,15 +396028,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #768] @ (38d874 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -396228,15 +396224,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38d638 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (38d884 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 38d63c │ │ │ │ ldr r3, [pc, #256] @ (38d888 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -396248,15 +396244,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 38d7a6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38d590 │ │ │ │ b.n 38d7c6 │ │ │ │ ldr r0, [pc, #228] @ (38d88c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38d590 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -396288,15 +396284,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (38d898 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 38d63c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d7da │ │ │ │ ldr r3, [pc, #120] @ (38d89c ) │ │ │ │ @@ -396311,60 +396307,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38d7da │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (38d8a0 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38d7da │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (38d8a4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38d7da │ │ │ │ nop │ │ │ │ @ instruction: 0xb67c │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cpsid a │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r2, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r6, lr} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #144] @ (38d918 ) │ │ │ │ + ldr r0, [pc, #496] @ (38da78 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #256] @ (38d990 ) │ │ │ │ + blx r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #864] @ (38dbfc ) │ │ │ │ + ldr r0, [pc, #192] @ (38d95c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #832] @ (38dbe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #120] @ (38d91c ) │ │ │ │ + bx lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + bx r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -396407,15 +396403,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38d8f6 │ │ │ │ ldr r0, [pc, #68] @ (38d964 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 38d8f6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d8f6 │ │ │ │ ldr r3, [pc, #48] @ (38d968 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -396425,29 +396421,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (38d960 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38d8f6 │ │ │ │ ldr r0, [pc, #32] @ (38d96c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38d8f6 │ │ │ │ uxtb r4, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #384] @ (38dae8 ) │ │ │ │ + blx r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [pc, #432] @ (38db1c ) │ │ │ │ movs r0, r0 │ │ │ │ - blxns lr │ │ │ │ + bxns r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -396605,15 +396601,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (38dc20 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38daaa │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38ccf0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -396675,57 +396671,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 38daaa │ │ │ │ ldr r1, [pc, #92] @ (38dc54 ) │ │ │ │ add r1, pc │ │ │ │ b.n 38db4a │ │ │ │ sxth r0, r2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - bxns r7 │ │ │ │ + mov ip, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 38dc30 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 38dc18 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r6, sl │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r2, r2 │ │ │ │ + cmp r2, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, r3 │ │ │ │ + cmp r0, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp lr, pc │ │ │ │ + cmp r6, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp ip, lr │ │ │ │ + cmp r4, r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + cmp r2, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, r7] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -396811,25 +396807,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38dcea │ │ │ │ ldr r0, [pc, #32] @ (38dd70 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dcea │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r9 │ │ │ │ + add r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (38de38 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -396881,39 +396877,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38dd90 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (38de48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dd90 │ │ │ │ ldr r2, [pc, #52] @ (38de4c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (38de50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ nop │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r7 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sl │ │ │ │ + bics r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -397089,15 +397085,15 @@ │ │ │ │ bpl.n 38dfae │ │ │ │ ldr.w r1, [pc, #1932] @ 38e7d0 │ │ │ │ ldr.w r0, [pc, #1932] @ 38e7d4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dfae │ │ │ │ ldr.w r3, [pc, #1900] @ 38e7c8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38def2 │ │ │ │ ldr.w r3, [pc, #1900] @ 38e7d8 │ │ │ │ @@ -397110,15 +397106,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38def2 │ │ │ │ ldr.w r0, [pc, #1872] @ 38e7dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38def2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 38ccf0 │ │ │ │ ldr.w r3, [pc, #1824] @ 38e7c8 │ │ │ │ @@ -397139,15 +397135,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 38e7e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dfae │ │ │ │ ldr.w r3, [pc, #1756] @ 38e7c8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38def2 │ │ │ │ ldr.w r3, [pc, #1772] @ 38e7e8 │ │ │ │ @@ -397160,15 +397156,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38def2 │ │ │ │ ldr.w r0, [pc, #1744] @ 38e7ec │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38def2 │ │ │ │ ldr.w r3, [pc, #1692] @ 38e7c8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38def2 │ │ │ │ ldr.w r3, [pc, #1716] @ 38e7f0 │ │ │ │ @@ -397181,15 +397177,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38def2 │ │ │ │ ldr.w r0, [pc, #1688] @ 38e7f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38def2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e364 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 38dfae │ │ │ │ @@ -397215,15 +397211,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38def2 │ │ │ │ ldr.w r0, [pc, #1592] @ 38e7fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38def2 │ │ │ │ ldr.w r3, [pc, #1580] @ 38e800 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38e336 │ │ │ │ @@ -397243,15 +397239,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38dfae │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 38e808 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dfae │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 38e016 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -397311,15 +397307,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38dfae │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38dfae │ │ │ │ ldr.w r2, [pc, #1288] @ 38e814 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -397523,15 +397519,15 @@ │ │ │ │ b.n 38dfae │ │ │ │ ldr r0, [pc, #708] @ (38e820 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e488 │ │ │ │ b.n 38e49a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -397542,15 +397538,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (38e824 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e552 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -397576,15 +397572,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (38e82c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38e552 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -397604,15 +397600,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38e4ce │ │ │ │ ldr r0, [pc, #504] @ (38e834 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38e4ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e4ce │ │ │ │ ldr r3, [pc, #480] @ (38e838 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -397637,23 +397633,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38e348 │ │ │ │ ldr r0, [pc, #424] @ (38e83c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 38e348 │ │ │ │ ldr r0, [pc, #412] @ (38e840 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -397728,112 +397724,112 @@ │ │ │ │ b.n 38e5cc │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (38e854 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38e4c4 │ │ │ │ ldr r0, [pc, #180] @ (38e858 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38e4ba │ │ │ │ ... │ │ │ │ add r5, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r3, r4, #3 │ │ │ │ add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, ip │ │ │ │ + bics r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #704] @ (38ea9c ) │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r6 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r4 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r3 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r1 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r6 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + eors r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4 │ │ │ │ + eors r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r1, #4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs r4, r0 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r1 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r3 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r4, #14] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ands r4, r2 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r5, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #60] @ (38e89c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38e4a4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38e3ec │ │ │ │ ldr r2, [pc, #40] @ (38e8a0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -397841,25 +397837,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 38e3ec │ │ │ │ ldr r0, [pc, #28] @ (38e8a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 38e3ec │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38ea58 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -397997,39 +397993,39 @@ │ │ │ │ b.n 38e9fe │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 38de54 │ │ │ │ b.n 38e9e4 │ │ │ │ ldr r0, [pc, #40] @ (38ea70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 38e9fe │ │ │ │ ldr r0, [pc, #36] @ (38ea74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ b.n 38e9fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 38de54 │ │ │ │ nop │ │ │ │ @@ -398131,15 +398127,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38eb1e │ │ │ │ ldr r0, [pc, #484] @ (38ed94 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38eb1e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 38eb7c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -398181,15 +398177,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 38eb98 │ │ │ │ ldr r0, [pc, #384] @ (38eda0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38eb98 │ │ │ │ b.n 38eb1e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -398261,38 +398257,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 38eb98 │ │ │ │ ldr r0, [pc, #188] @ (38eda8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ec2e │ │ │ │ ldr r0, [pc, #172] @ (38edac ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ec2e │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 38ec0a │ │ │ │ ldr r0, [pc, #144] @ (38edb0 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ec98 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 38eb1c │ │ │ │ ldr r3, [pc, #112] @ (38edb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -398305,15 +398301,15 @@ │ │ │ │ beq.w 38ebf4 │ │ │ │ ldr r0, [pc, #96] @ (38edb8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 38eb7c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 38eb84 │ │ │ │ add r0, pc, #904 @ (adr r0, 38f104 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -398325,33 +398321,33 @@ │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -398424,15 +398420,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38ee18 │ │ │ │ ldr r3, [pc, #44] @ (38eec4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (38eec8 ) │ │ │ │ ldr r1, [pc, #44] @ (38eecc ) │ │ │ │ add r3, pc │ │ │ │ @@ -398446,21 +398442,21 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -398531,17 +398527,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r4, r5, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r2, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ef94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -398580,15 +398576,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 38eff2 │ │ │ │ ldr r0, [pc, #152] @ (38f0a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72dd48 │ │ │ │ + bl 72dc90 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 38f082 │ │ │ │ ldr.w r9, [pc, #140] @ 38f0a8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -398633,19 +398629,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ bgt.n 38f00a │ │ │ │ vshr.u64 d28, d20, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038f0b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398659,15 +398655,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 3948e8 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 3948e8 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 7301d0 │ │ │ │ + bl 730118 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 38f0d2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ @@ -398722,26 +398718,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38f126 │ │ │ │ ldr r0, [pc, #28] @ (38f1ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f126 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 38f660 │ │ │ │ mov r6, r3 │ │ │ │ @@ -398797,15 +398793,15 @@ │ │ │ │ bpl.n 38f22a │ │ │ │ ldr.w r0, [pc, #1056] @ 38f66c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r2, [pc, #1040] @ 38f670 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398824,15 +398820,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f22a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 38f212 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -398920,15 +398916,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38f1e6 │ │ │ │ ldr r0, [pc, #768] @ (38f68c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f1e6 │ │ │ │ mov r0, r8 │ │ │ │ bl 38f108 │ │ │ │ b.n 38f36a │ │ │ │ ldr r3, [pc, #744] @ (38f690 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -399057,15 +399053,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #332] @ (38f668 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (38f698 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399076,22 +399072,22 @@ │ │ │ │ bpl.n 38f4f6 │ │ │ │ ldr r0, [pc, #360] @ (38f69c ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f4f6 │ │ │ │ ldr r0, [pc, #344] @ (38f6a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f222 │ │ │ │ ldr r3, [pc, #332] @ (38f6a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38f22a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -399101,29 +399097,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (38f6a8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f22a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 38f4a8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 38cee0 │ │ │ │ b.n 38f4a8 │ │ │ │ ldr r0, [pc, #276] @ (38f6ac ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 38f5fa │ │ │ │ add r3, pc, #8 @ (adr r3, 38f5b8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -399161,15 +399157,15 @@ │ │ │ │ bpl.n 38f62e │ │ │ │ ldr r0, [pc, #148] @ (38f6b4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38f22a │ │ │ │ ldr r3, [pc, #128] @ (38f6b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399180,63 +399176,63 @@ │ │ │ │ bpl.w 38f22a │ │ │ │ ldr r0, [pc, #108] @ (38f6bc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38f26c │ │ │ │ ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x007c │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x000e │ │ │ │ lsls r1, r2, #3 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + adds r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #896] @ (38fa14 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ revsh r2, r2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -399291,15 +399287,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38f75c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cbnz r6, 38f7d4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399310,27 +399306,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (38f870 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #224] @ (38f874 ) │ │ │ │ ldr r1, [pc, #228] @ (38f878 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 38ef94 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -399391,27 +399387,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (38f880 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #80] @ (38f8c8 ) │ │ │ │ + ldr r2, [pc, #432] @ (38fa28 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (38f918 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399420,27 +399416,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (38f920 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (38f924 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (38f928 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (38f92c ) │ │ │ │ ldr r0, [pc, #92] @ (38f930 ) │ │ │ │ ldr r3, [pc, #96] @ (38f934 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -399451,34 +399447,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #40] @ (38f948 ) │ │ │ │ + ldr r1, [pc, #392] @ (38faa8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc2 0, 5, r0, cr6, cr1, {2} │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + mcr2 0, 0, r0, cr14, cr1, {2} │ │ │ │ + ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ rev16 r6, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -399520,25 +399516,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (38f9c4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (38f9c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38f108 │ │ │ │ nop │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 38fa0c │ │ │ │ @@ -399546,27 +399542,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (38fa14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43abfc │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38f0b8 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (38fa88 ) │ │ │ │ @@ -399574,59 +399570,59 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (38fa90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #84] @ (38fa94 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72db50 │ │ │ │ ldr r2, [pc, #68] @ (38fa98 ) │ │ │ │ ldr r1, [pc, #68] @ (38fa9c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 38ef10 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r7, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #74 @ 0x4a │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - ldr r0, [pc, #336] @ (38fbec ) │ │ │ │ + blxns r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38faac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ @ instruction: 0xb8f8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399635,47 +399631,47 @@ │ │ │ │ ldr r2, [pc, #88] @ (38fb1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (38fb20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #76] @ (38fb24 ) │ │ │ │ ldr.w ip, [pc, #80] @ 38fb28 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (38fb2c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #60] @ (38fb30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + bx r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb8be │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 38fbb8 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -399692,57 +399688,57 @@ │ │ │ │ ldr r1, [pc, #108] @ (38fbb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #88] @ (38fbbc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (38fbc0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #72] @ (38fbc4 ) │ │ │ │ ldr r1, [pc, #76] @ (38fbc8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ bl 38ef10 │ │ │ │ add.w r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 33665c │ │ │ │ addw r1, r5, #1124 @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3365ac │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r6, #13] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs.w r0, sl, #13697024 @ 0xd10000 │ │ │ │ - sbc.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ - bx r5 │ │ │ │ + @ instruction: 0xf4b20051 │ │ │ │ + @ instruction: 0xf4c40051 │ │ │ │ + mov lr, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 38fc08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399750,25 +399746,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #40] @ (38fc10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38f108 │ │ │ │ nop │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + adds r5, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #56] @ 38fc5c │ │ │ │ sub sp, #20 │ │ │ │ @@ -399778,38 +399774,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #44] @ (38fc68 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #40] @ (38fc6c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38ef94 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r1, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38fc78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ @ instruction: 0xb792 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399817,32 +399813,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (38fcc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (38fcc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (38fccc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mov r4, r2 │ │ │ │ + cmp r4, sp │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb75e │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -399856,15 +399852,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ orr.w r3, r3, r5, lsl #30 │ │ │ │ ldr r4, [pc, #144] @ (38fd98 ) │ │ │ │ add.w r2, r3, #326 @ 0x146 │ │ │ │ mov.w ip, r5, lsr #2 │ │ │ │ add r4, pc │ │ │ │ ldr.w r6, [r6, r2, lsl #2] │ │ │ │ @@ -399911,31 +399907,31 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38fd36 │ │ │ │ - strb r2, [r5, #10] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #180 @ 0xb4 │ │ │ │ + adds r4, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (38fe30 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -399946,24 +399942,24 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (38fe38 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r2 │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #96] @ (38fe3c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #80] @ (38fe40 ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #1136 @ 0x470 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ @@ -399982,21 +399978,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #244 @ 0xf4 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb60c │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -400011,15 +400007,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r4, [pc, #124] @ (38fee4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #108] @ (38fee8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38fea6 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r8, lsl #30 │ │ │ │ @@ -400048,35 +400044,35 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 38fe82 │ │ │ │ - strb r6, [r6, #4] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38ff00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ push {r1, r5, r7, lr} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400084,33 +400080,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (38ff54 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (38ff58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 38ff3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 535c64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r4, #2] │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 38ffe0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -400158,15 +400154,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #32] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r5, #30] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400176,15 +400172,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (390048 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #44] @ (39004c ) │ │ │ │ ldr r3, [pc, #44] @ (390050 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -400192,19 +400188,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + rors r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r3, r3] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00390054 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400214,29 +400210,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (390098 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039009c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -400247,56 +400243,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 390106 │ │ │ │ ldr r0, [pc, #84] @ (390110 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #76] @ (390114 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77fcdc │ │ │ │ + bl 77fc24 │ │ │ │ ldr r3, [pc, #64] @ (390118 ) │ │ │ │ ldr r1, [pc, #64] @ (39011c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 3356e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c5cc │ │ │ │ + bl 72c514 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (390120 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3900be │ │ │ │ ldrh r2, [r6, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (3903ec ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #22 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #184 @ 0xb8 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390124 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 390154 │ │ │ │ @@ -400331,15 +400327,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (390184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cbz r2, 3901dc │ │ │ │ lsls r1, r2, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 396788 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400351,25 +400347,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3901f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #68] @ (3901fc ) │ │ │ │ ldr r1, [pc, #68] @ (390200 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #52] @ (390204 ) │ │ │ │ ldr r2, [pc, #56] @ (390208 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (39020c ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (390210 ) │ │ │ │ @@ -400377,29 +400373,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + b.w 72b59c │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r0 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ bvs.n 3902cc │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -400525,22 +400521,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 8867b0 │ │ │ │ + bl 8866f8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 780780 │ │ │ │ + b.w 7806c8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -400554,15 +400550,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 780a64 │ │ │ │ + bl 7809ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -400601,25 +400597,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 390454 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 390454 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 884c4c │ │ │ │ + bl 884b94 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 288d54 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 390440 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 890fdc │ │ │ │ + bl 890f24 │ │ │ │ b.n 3903f2 │ │ │ │ ldr r3, [pc, #36] @ (390468 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (39046c ) │ │ │ │ ldr r0, [pc, #36] @ (390470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -400630,25 +400626,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (390478 ) │ │ │ │ ldr r0, [pc, #32] @ (39047c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390480 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -400696,15 +400692,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3904c6 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (390544 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3904c6 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 3904ae │ │ │ │ mov r2, lr │ │ │ │ b.n 3904b4 │ │ │ │ @@ -400713,15 +400709,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 39058e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -400732,15 +400728,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 781444 │ │ │ │ + bl 78138c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -400773,15 +400769,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 887960 │ │ │ │ + bl 8878a8 │ │ │ │ ldr r1, [pc, #76] @ (39063c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 5870a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -400800,29 +400796,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3905c2 │ │ │ │ ldr r0, [pc, #32] @ (390648 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3905c2 │ │ │ │ nop │ │ │ │ strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r1, 390654 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 390662 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -400836,22 +400832,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (390694 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (390698 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886f88 │ │ │ │ + b.w 886ed0 │ │ │ │ nop │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -400932,17 +400928,17 @@ │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390768 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401036,15 +401032,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390798 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (390888 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 390798 │ │ │ │ nop │ │ │ │ strh r2, [r4, #32] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ @@ -401058,15 +401054,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -401099,15 +401095,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 39092c │ │ │ │ cmp r0, #1 │ │ │ │ @@ -401143,19 +401139,19 @@ │ │ │ │ nop │ │ │ │ strh r4, [r7, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r2, #164 @ 0xa4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (390a90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401165,15 +401161,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 390a6c │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 3909ac │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 780a20 │ │ │ │ + bl 780968 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 3909c0 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -401245,28 +401241,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390998 │ │ │ │ ldr r0, [pc, #32] @ (390aa4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 390998 │ │ │ │ nop │ │ │ │ strh r6, [r2, #16] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #64 @ 0x40 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -401314,17 +401310,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 390c46 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 390c10 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 390c1e │ │ │ │ @@ -401345,49 +401341,49 @@ │ │ │ │ beq.n 390b58 │ │ │ │ vldr d7, [pc, #260] @ 390c80 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 390c4e │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 390c4e │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (390c90 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 780abc │ │ │ │ + bl 780a04 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (390c94 ) │ │ │ │ ldr r3, [pc, #156] @ (390c8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401397,17 +401393,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a8e8 │ │ │ │ + bl 77a830 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 390bec │ │ │ │ ldr r2, [pc, #108] @ (390c98 ) │ │ │ │ @@ -401421,17 +401417,17 @@ │ │ │ │ bne.n 390c78 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 587060 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 390b3e │ │ │ │ b.n 390c1c │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r1, #5 │ │ │ │ - bl 77a8ec │ │ │ │ + bl 77a834 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 390c1e │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -401463,41 +401459,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 78075c │ │ │ │ + bl 7806a4 │ │ │ │ ldr r0, [pc, #100] @ (390d30 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 7825b0 │ │ │ │ + bl 7824f8 │ │ │ │ ldr r3, [pc, #88] @ (390d34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (390d38 ) │ │ │ │ ldr r1, [pc, #92] @ (390d3c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #72] @ (390d40 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (390d44 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 887d58 │ │ │ │ + bl 887ca0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 390afc │ │ │ │ @@ -401507,21 +401503,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #196 @ 0xc4 │ │ │ │ + adds r5, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bl 1ced46 │ │ │ │ │ │ │ │ 00390d48 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (390d84 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -401552,15 +401548,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -401574,15 +401570,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -401600,15 +401596,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ │ │ │ │ 00390e2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401698,15 +401694,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390e66 │ │ │ │ ldr r0, [pc, #60] @ (390f50 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 390e66 │ │ │ │ blx 28ae40 │ │ │ │ ldrb r0, [r3, #21] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @@ -401715,20 +401711,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 71ef46 │ │ │ │ + bl 71ef46 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390f54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401814,15 +401810,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390f84 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (391060 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 390f84 │ │ │ │ ldrb r6, [r6, #16] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -401834,15 +401830,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ bl 611056 │ │ │ │ ldrb r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (391100 ) │ │ │ │ @@ -401855,15 +401851,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -401884,15 +401880,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3910c0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -401992,15 +401988,15 @@ │ │ │ │ bpl.n 39113c │ │ │ │ ldr r0, [pc, #96] @ (391250 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 39113c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -402028,15 +402024,15 @@ │ │ │ │ bl 451242 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #160] @ (3912ec ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00391254 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402100,15 +402096,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3913fc ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3912ac │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 391376 │ │ │ │ cbz r3, 391316 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -402178,15 +402174,15 @@ │ │ │ │ cbz r3, 3913c2 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 3913c6 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3912a4 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3913ba │ │ │ │ mov r3, r1 │ │ │ │ b.n 3913c6 │ │ │ │ @@ -402197,15 +402193,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #20 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -402286,15 +402282,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402337,15 +402333,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 391558 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402508,15 +402504,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 391874 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 391810 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -402530,35 +402526,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #240] @ (3918b4 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7809d4 │ │ │ │ + bl 78091c │ │ │ │ ldr r2, [pc, #212] @ (3918b8 ) │ │ │ │ ldr r3, [pc, #192] @ (3918a8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -402588,31 +402584,31 @@ │ │ │ │ cbz r3, 391838 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 391868 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [pc, #116] @ (3918c0 ) │ │ │ │ ldr r3, [pc, #92] @ (3918a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3918a0 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 77a8ec │ │ │ │ + b.w 77a834 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 391840 │ │ │ │ ldr r3, [pc, #76] @ (3918c4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391750 │ │ │ │ ldr r3, [pc, #68] @ (3918c8 ) │ │ │ │ @@ -402621,15 +402617,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 391750 │ │ │ │ ldr r0, [pc, #56] @ (3918cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 391750 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #18] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #18] │ │ │ │ @@ -402643,15 +402639,15 @@ │ │ │ │ bl bd8be │ │ │ │ strb r0, [r3, #13] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003918d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -402784,15 +402780,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6b7a52 │ │ │ │ + bl 6b7a52 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -402868,15 +402864,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403101,15 +403097,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 391c54 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403340,15 +403336,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 2898b8 │ │ │ │ b.n 391f1c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 391f6e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -403431,15 +403427,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 78143c │ │ │ │ + bl 781384 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -403689,15 +403685,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3923f8 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -404072,15 +404068,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 392600 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 392600 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 392810 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 392714 │ │ │ │ @@ -404120,18 +404116,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 3929a6 │ │ │ │ b.n 39269a │ │ │ │ b.n 392882 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - @ instruction: 0xffff4890 │ │ │ │ + @ instruction: 0xffff47e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 3924ea │ │ │ │ - @ instruction: 0xffff47ce │ │ │ │ + vabdl.u q10, d15, d22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 39223e │ │ │ │ Address 0x3929d2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 003929d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -404164,22 +404160,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3df8 │ │ │ │ + bl 8a3d40 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404301,15 +404297,15 @@ │ │ │ │ blx 288a14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 782364 │ │ │ │ + bl 7822ac │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (392c30 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -404323,15 +404319,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 780988 │ │ │ │ + bl 7808d0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 392bfa │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -404344,15 +404340,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7807a0 │ │ │ │ + b.w 7806e8 │ │ │ │ nop │ │ │ │ bhi.n 392c52 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -404391,15 +404387,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 392dec │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 392d4e │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -404414,23 +404410,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (392e28 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -404470,28 +404466,28 @@ │ │ │ │ cbz r3, 392d76 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 392de0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [pc, #172] @ (392e34 ) │ │ │ │ ldr r3, [pc, #144] @ (392e1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 392e14 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 77a8ec │ │ │ │ + b.w 77a834 │ │ │ │ ldr r3, [pc, #144] @ (392e38 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -404509,15 +404505,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 392e14 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 392d7e │ │ │ │ ldr r2, [pc, #80] @ (392e40 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 392c9a │ │ │ │ ldr r2, [pc, #72] @ (392e44 ) │ │ │ │ @@ -404526,15 +404522,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 392c9a │ │ │ │ ldr r0, [pc, #64] @ (392e48 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 392c9a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r5] │ │ │ │ @@ -404551,15 +404547,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ @ instruction: 0xffff5ddc │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 392e64 │ │ │ │ @@ -404739,15 +404735,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 39305e │ │ │ │ ldr r3, [pc, #132] @ (3930cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 393090 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 780fd0 │ │ │ │ + bl 780f18 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 3930ae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -404764,30 +404760,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 393028 │ │ │ │ ldr r0, [pc, #84] @ (3930d8 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 393028 │ │ │ │ ldr r3, [pc, #72] @ (3930dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39304c │ │ │ │ ldr r3, [pc, #56] @ (3930d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39304c │ │ │ │ ldr r0, [pc, #56] @ (3930e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39304c │ │ │ │ ldr r3, [pc, #52] @ (3930e4 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (3930e8 ) │ │ │ │ ldr r0, [pc, #52] @ (3930ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -404799,25 +404795,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r6, #156 @ 0x9c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (39313c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -404903,15 +404899,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 3931d4 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3931d4 │ │ │ │ blt.n 3931f2 │ │ │ │ Address 0x39321e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00393220 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -405029,15 +405025,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ bge.n 3933d2 │ │ │ │ Address 0x393366 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00393368 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -405046,25 +405042,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 781268 │ │ │ │ + bl 7811b0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 3933be │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3933e8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7812d0 │ │ │ │ + bl 781218 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405083,17 +405079,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (393464 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a8e8 │ │ │ │ + bl 77a830 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 393448 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 393450 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -405112,45 +405108,44 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 393398 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 393398 │ │ │ │ mov r0, r5 │ │ │ │ bl 3932e0 │ │ │ │ b.n 393398 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 395ff8 │ │ │ │ b.n 393398 │ │ │ │ nop │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r4, r3 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + vqadd.u64 q8, q2, q1 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bls.n 3934ca │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 3934d2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 393498 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 3934ae │ │ │ │ @@ -405164,15 +405159,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 393368 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 393486 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -405202,26 +405197,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #40] @ (39357c ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 780b04 │ │ │ │ + bl 780a4c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405346,29 +405341,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 781444 │ │ │ │ + bl 78138c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 39362a │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 393600 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 39362a │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 781444 │ │ │ │ + bl 78138c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 3934f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -405447,17 +405442,17 @@ │ │ │ │ cbz r1, 3937ca │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 393368 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 393856 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -405495,15 +405490,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 393856 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405523,21 +405518,21 @@ │ │ │ │ beq.n 393828 │ │ │ │ blx r3 │ │ │ │ b.n 393828 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -405675,15 +405670,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 393bee │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 393b88 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -405786,38 +405781,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 393c60 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3932e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ b.n 393af0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3932e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [pc, #300] @ (393cc4 ) │ │ │ │ ldr r3, [pc, #252] @ (393c98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 393c60 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 77a8ec │ │ │ │ + b.w 77a834 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 393ae8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3939be │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (393cc8 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -405850,15 +405845,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (393cd8 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 393a34 │ │ │ │ ldr r2, [pc, #144] @ (393ccc ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 393a34 │ │ │ │ @@ -405897,15 +405892,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r3] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, r6] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ lsls r6, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 393caa │ │ │ │ vshr.u64 , q9, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r0, [r6, r2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -405915,26 +405910,26 @@ │ │ │ │ str r2, [r1, r0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldr r5, [pc, #528] @ (393ee0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], #-328 @ 0xfffffeb8 │ │ │ │ - ldc2l 0, cr0, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + @ instruction: 0xfb8a0052 │ │ │ │ + @ instruction: 0xfbce0052 │ │ │ │ b.n 394474 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf7880052 │ │ │ │ - stc2 0, cr0, [r2], {82} @ 0x52 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + @ instruction: 0xf6e00052 │ │ │ │ + @ instruction: 0xfb5a0052 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf7700052 │ │ │ │ - @ instruction: 0xfbd20052 │ │ │ │ + movt r0, #34898 @ 0x8852 │ │ │ │ + @ instruction: 0xfb2a0052 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -405943,17 +405938,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 393d26 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 393368 │ │ │ │ cbnz r0, 393d7e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 391674 │ │ │ │ @@ -405982,15 +405977,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00393da4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -406046,22 +406041,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #100] @ (393ecc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 393da4 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -406130,15 +406125,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (39400c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 886f8c │ │ │ │ + bl 886ed4 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 393f94 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -406204,18 +406199,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ blx 28ae40 │ │ │ │ ldr r4, [pc, #408] @ (3941a8 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #2 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf3fc0052 │ │ │ │ - ldr.w r0, [r6, #82] @ 0x52 │ │ │ │ + @ instruction: 0xf3540052 │ │ │ │ + strh.w r0, [lr, r2, lsl #1] │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406281,22 +406276,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #100] @ (394170 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 393da4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -406430,30 +406425,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 3941e0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r1, [pc, #92] @ (3942e8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3941ae │ │ │ │ ldr r1, [pc, #84] @ (3942ec ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 3941ae │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (3942f0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3941ae │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 394212 │ │ │ │ ldr r3, [pc, #56] @ (3942f4 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (3942f8 ) │ │ │ │ @@ -406471,19 +406466,19 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vrshr.u64 , q8, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6580052 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + subs.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf1340052 │ │ │ │ - @ instruction: 0xf6760052 │ │ │ │ + eor.w r0, ip, #82 @ 0x52 │ │ │ │ + rsb r0, lr, #13762560 @ 0xd20000 │ │ │ │ │ │ │ │ 00394300 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #408] @ 3944a8 │ │ │ │ @@ -406531,15 +406526,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 394178 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -406604,29 +406599,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3944bc ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39433c │ │ │ │ nop │ │ │ │ ldr r0, [pc, #560] @ (3946dc ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 3943e0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - @ instruction: 0xf4d20052 │ │ │ │ + bic.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ │ │ │ │ 003944c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -406635,15 +406630,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 3944f0 │ │ │ │ ldr r2, [pc, #124] @ (39455c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 394532 │ │ │ │ - bl 780a20 │ │ │ │ + bl 780968 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 390978 │ │ │ │ @@ -406672,28 +406667,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (394564 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3944e4 │ │ │ │ ldr r0, [pc, #32] @ (394568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 3944e4 │ │ │ │ nop │ │ │ │ mov ip, r9 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #944] @ (394914 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, ip, #13762560 @ 0xd20000 │ │ │ │ + ubfx r0, r4, #1, #19 │ │ │ │ │ │ │ │ 0039456c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -406711,15 +406706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 780938 │ │ │ │ + bl 780880 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -406736,47 +406731,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 3946bc │ │ │ │ - bl 7e496c │ │ │ │ + bl 7e48b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 394720 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7813c4 │ │ │ │ + bl 78130c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 394742 │ │ │ │ ldr r1, [pc, #344] @ (39476c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 78015c │ │ │ │ + bl 7800a4 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3946d2 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 39468c │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 3946b4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 86fee0 │ │ │ │ + bl 86fe28 │ │ │ │ mov r0, r4 │ │ │ │ bl 390978 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 780458 │ │ │ │ + bl 7803a0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (394770 ) │ │ │ │ ldr r3, [pc, #252] @ (394768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -406801,22 +406796,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39464c │ │ │ │ - bl 86fc94 │ │ │ │ + bl 86fbdc │ │ │ │ mov r2, r0 │ │ │ │ b.n 39464c │ │ │ │ ldr r1, [pc, #184] @ (394778 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 78015c │ │ │ │ + bl 7800a4 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39462c │ │ │ │ ldr r3, [pc, #168] @ (39477c ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -406849,52 +406844,52 @@ │ │ │ │ ldr r1, [pc, #104] @ (394790 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 394666 │ │ │ │ ldr r3, [pc, #80] @ (394794 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (394798 ) │ │ │ │ ldr r1, [pc, #80] @ (39479c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39473c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mov r2, r4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r2, #3 │ │ │ │ cmp r2, r7 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - usat r0, #18, sl, asr #1 │ │ │ │ + ssat r0, #19, r2, lsl #1 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - @ instruction: 0xf33c0052 │ │ │ │ - sbfx r0, r0, #1, #19 │ │ │ │ - @ instruction: 0xf3180052 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xf2940052 │ │ │ │ + @ instruction: 0xf2980052 │ │ │ │ + @ instruction: 0xf2700052 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subw r0, sl, #82 @ 0x52 │ │ │ │ - stcl 0, cr0, [r6], {82} @ 0x52 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + addw r0, r2, #82 @ 0x52 │ │ │ │ + ldc 0, cr0, [lr], {82} @ 0x52 │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf2b00052 │ │ │ │ - stc 0, cr0, [r4], #328 @ 0x148 │ │ │ │ + addw r0, r8, #82 @ 0x52 │ │ │ │ + @ instruction: 0xebfc0052 │ │ │ │ │ │ │ │ 003947a0 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3947de │ │ │ │ push {lr} │ │ │ │ @@ -406947,37 +406942,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 884be8 │ │ │ │ + bl 884b30 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 28aa14 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 782364 │ │ │ │ + bl 7822ac │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 28aa14 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #84] @ (3948c0 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 390978 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -407008,51 +407003,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ │ │ │ │ 003948e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 39490c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d58 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 884c4c │ │ │ │ + bl 884b94 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 884c4c │ │ │ │ + b.w 884b94 │ │ │ │ nop │ │ │ │ │ │ │ │ 00394924 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 39494c │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 759eb4 │ │ │ │ + bl 759dfc │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 39493a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -407202,17 +407197,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 3948c8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 394b70 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 393268 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -407245,17 +407240,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 394a68 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e8 │ │ │ │ + bl 77a830 │ │ │ │ b.n 394b0e │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 394958 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -407272,28 +407267,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 394a78 │ │ │ │ ldr r0, [pc, #40] @ (394bdc ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 394a78 │ │ │ │ sbcs r6, r6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r3, #1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r8, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf0a00052 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -407337,15 +407332,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 7e4c5c │ │ │ │ + bl 7e4ba4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -407420,26 +407415,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 394d1c │ │ │ │ ldr r0, [pc, #32] @ (394d8c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 394d1c │ │ │ │ subs r6, #150 @ 0x96 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (394e58 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, q1, #10 │ │ │ │ + vqadd.s32 q0, q7, q1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr.w ip, [r1, #2] │ │ │ │ @@ -407501,15 +407496,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3948c8 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394e22 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7e4dd8 │ │ │ │ + bl 7e4d20 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 394e22 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -407518,15 +407513,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 394e3c │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 394e56 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7e496c │ │ │ │ + bl 7e48b4 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -407560,45 +407555,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 394f88 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3951ca │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39510a │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 3950ae │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 395066 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77a8ec │ │ │ │ + bl 77a834 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 394cf4 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 394958 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407683,21 +407678,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e50c8 │ │ │ │ + bl 7e5010 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 394f5c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e8 │ │ │ │ + bl 77a830 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 394f4c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 394f50 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -407706,15 +407701,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e50c8 │ │ │ │ + bl 7e5010 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 395092 │ │ │ │ b.n 394f68 │ │ │ │ ldr r3, [pc, #568] @ (395314 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407726,30 +407721,30 @@ │ │ │ │ bpl.w 394eea │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (39531c ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 394eea │ │ │ │ ldr r3, [pc, #532] @ (395320 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394f2a │ │ │ │ ldr r3, [pc, #508] @ (395318 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 394f2a │ │ │ │ ldr r0, [pc, #508] @ (395324 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 394f2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 395280 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -407775,15 +407770,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 395060 │ │ │ │ ldr r0, [pc, #416] @ (39532c ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 395060 │ │ │ │ ldr r3, [pc, #400] @ (395330 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 395020 │ │ │ │ @@ -407792,15 +407787,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 395020 │ │ │ │ ldr r0, [pc, #376] @ (395334 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 395020 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 39526c │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -407815,21 +407810,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3952ac │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (395338 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -407849,17 +407844,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77a8ec │ │ │ │ + bl 77a834 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 394f50 │ │ │ │ ldr r3, [pc, #184] @ (39533c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407869,29 +407864,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39513a │ │ │ │ ldr r0, [pc, #160] @ (395340 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39513a │ │ │ │ ldr r3, [pc, #148] @ (395344 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 395208 │ │ │ │ ldr r3, [pc, #92] @ (395318 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 395208 │ │ │ │ ldr r0, [pc, #128] @ (395348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 395208 │ │ │ │ ldr r3, [pc, #124] @ (39534c ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (395350 ) │ │ │ │ ldr r0, [pc, #124] @ (395354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -407918,40 +407913,40 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + rsbs r0, r6, r2, lsr #1 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0], {82} @ 0x52 │ │ │ │ + ldc 0, cr0, [r8], {82} @ 0x52 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #328 @ 0x148 │ │ │ │ + stc 0, cr0, [lr], {82} @ 0x52 │ │ │ │ cmp r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 5, r0, r8, cr2 │ │ │ │ + sub.w r0, r0, r2, lsr #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 5, r0, r4, cr2 │ │ │ │ + sub.w r0, ip, r2, lsr #1 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, lr, r2, lsr #1 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + orn r0, r6, r2, lsr #1 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs.w r0, lr, r2, lsr #1 │ │ │ │ - rsb r0, sl, r2, lsr #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + adds.w r0, r6, r2, lsr #1 │ │ │ │ + @ instruction: 0xeb220052 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sub.w r0, r8, r2, lsr #1 │ │ │ │ - rsbs r0, r4, r2, lsr #1 │ │ │ │ + add.w r0, r0, r2, lsr #1 │ │ │ │ + @ instruction: 0xeb2c0052 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 3954b0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #312] @ (3954b4 ) │ │ │ │ @@ -407980,21 +407975,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #216] @ (3954b8 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -408047,15 +408042,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (3954c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (3954cc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3953f6 │ │ │ │ b.n 395394 │ │ │ │ ldr r3, [pc, #72] @ (3954d0 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (3954d4 ) │ │ │ │ @@ -408079,27 +408074,27 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 1874ba │ │ │ │ subs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xeacc0052 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + bic.w r0, r4, r2, lsr #1 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - and.w r0, r8, r2, lsr #1 │ │ │ │ - @ instruction: 0xeaec0052 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + strd r0, r0, [r0, #-328]! @ 0x148 │ │ │ │ + orr.w r0, r4, r2, lsr #1 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrd r0, r0, [r2, #328]! @ 0x148 │ │ │ │ - @ instruction: 0xead60052 │ │ │ │ + strd r0, r0, [sl, #-328] @ 0x148 │ │ │ │ + bic.w r0, lr, r2, lsr #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ @@ -408248,36 +408243,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 3956e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #40] @ (3956f8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 393da4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 394eac │ │ │ │ - bl 6976fa │ │ │ │ + bl 6976fa │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -408540,15 +408535,15 @@ │ │ │ │ b.n 3959c2 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 394cf4 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7e496c │ │ │ │ + bl 7e48b4 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 395a22 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 395a2e │ │ │ │ mov r1, r5 │ │ │ │ @@ -408887,19 +408882,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 395bf8 │ │ │ │ - b.n 3959e4 │ │ │ │ + b.n 395894 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 395d4c │ │ │ │ + ble.n 395dfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -408934,17 +408929,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 395e9a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 395e64 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e4 │ │ │ │ + bl 77a82c │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 395e8c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -408952,17 +408947,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 394eac │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a8e8 │ │ │ │ + bl 77a830 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -408984,26 +408979,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 395e22 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (395ed4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 395e22 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3960b4 │ │ │ │ + b.n 395f64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -409021,21 +409016,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 395f4e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #40] @ (395f64 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409070,21 +409065,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 395fde │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7825ac │ │ │ │ + bl 7824f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a75c │ │ │ │ + bl 77a6a4 │ │ │ │ ldr r1, [pc, #40] @ (395ff4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409145,26 +409140,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39601a │ │ │ │ ldr r0, [pc, #32] @ (396094 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 39601a │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (396160 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 396034 │ │ │ │ + bgt.n 3960e4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -409208,15 +409203,15 @@ │ │ │ │ bne.n 3960e8 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 3960e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e496c │ │ │ │ + bl 7e48b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3960e8 │ │ │ │ ldr r2, [pc, #356] @ (396288 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 39613e │ │ │ │ @@ -409244,15 +409239,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3948c8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e496c │ │ │ │ + bl 7e48b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3960fa │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3960fa │ │ │ │ cmp r2, #1 │ │ │ │ @@ -409296,27 +409291,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3960c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 88fb0c │ │ │ │ + bl 88fa54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 396258 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 2888b0 │ │ │ │ b.n 3960c4 │ │ │ │ ldr r0, [pc, #132] @ (396298 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3961e2 │ │ │ │ b.n 3960c4 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409333,15 +409328,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 396156 │ │ │ │ ldr r0, [pc, #80] @ (3962a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 396156 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396206 │ │ │ │ ldr r3, [pc, #44] @ (396290 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -409349,15 +409344,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396206 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (3962a4 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 396206 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r6, r1] │ │ │ │ lsls r1, r2, #3 │ │ │ │ @@ -409365,21 +409360,21 @@ │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 396208 │ │ │ │ + ble.n 3962b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 39626c │ │ │ │ + ble.n 39631c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 3961b0 │ │ │ │ + bgt.n 396260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003962a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -409397,20 +409392,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (396300 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -409422,22 +409417,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 396392 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 3963ca │ │ │ │ @@ -409449,15 +409444,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (396448 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409493,15 +409488,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409513,56 +409508,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (396460 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39637e │ │ │ │ ldr r3, [pc, #72] @ (396464 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (396468 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (39646c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39637e │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 3964f0 │ │ │ │ + bgt.n 3963a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 396424 │ │ │ │ + bgt.n 3964d4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 396390 │ │ │ │ + blt.n 396440 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 396364 │ │ │ │ + blt.n 396414 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 3963a8 │ │ │ │ + blt.n 396458 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39650c │ │ │ │ + blt.n 3963bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #24 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 396378 │ │ │ │ + blt.n 396428 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 3964dc │ │ │ │ + blt.n 39638c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (3964c8 ) │ │ │ │ @@ -409574,37 +409569,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (3964d4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 731740 │ │ │ │ + bl 731688 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 731fe0 │ │ │ │ + bl 731f28 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 396568 │ │ │ │ + blt.n 396418 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (39653c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -409613,25 +409608,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (396544 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #68] @ (396548 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (39654c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #52] @ (396550 ) │ │ │ │ ldr r2, [pc, #56] @ (396554 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (396558 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (39655c ) │ │ │ │ @@ -409639,30 +409634,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + b.w 72b59c │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 3964b0 │ │ │ │ + ble.n 396560 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r3, #50 @ 0x32 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 3964d8 │ │ │ │ + blt.n 396588 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r2, #8] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409674,28 +409669,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (3965ac ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 865fcc │ │ │ │ + b.w 865f14 │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r2, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 396608 │ │ │ │ sub sp, #12 │ │ │ │ @@ -409703,15 +409698,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (396610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #52] @ (396614 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (396618 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 39661c │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -409719,25 +409714,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + b.w 72b59c │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 3965c8 │ │ │ │ + bgt.n 396678 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r3, #2] │ │ │ │ lsls r7, r3, #3 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (396688 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -409746,58 +409741,58 @@ │ │ │ │ ldr r1, [pc, #88] @ (396690 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (396694 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (396698 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (39669c ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (3966a0 ) │ │ │ │ ldr r1, [pc, #60] @ (3966a4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (3966a8 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + b.w 72b59c │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 39676c │ │ │ │ + blt.n 39661c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + add r7, pc, #408 @ (adr r7, 396838 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #31] │ │ │ │ lsls r7, r3, #3 │ │ │ │ - bge.n 3965b0 │ │ │ │ + bls.n 396660 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 396768 │ │ │ │ @@ -409814,23 +409809,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 865fcc │ │ │ │ + bl 865f14 │ │ │ │ cbnz r0, 39672e │ │ │ │ ldr r2, [pc, #112] @ (39677c ) │ │ │ │ ldr r3, [pc, #96] @ (396770 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -409846,15 +409841,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5163cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 396742 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 39670a │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 39673a │ │ │ │ cbz r3, 39675c │ │ │ │ @@ -409865,29 +409860,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 39673a │ │ │ │ ldr r2, [pc, #36] @ (396784 ) │ │ │ │ add r2, pc │ │ │ │ b.n 396752 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #214 @ 0xd6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r3!, {r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r4, #150 @ 0x96 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - bls.n 3966fc │ │ │ │ + bls.n 3967ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 3966f4 │ │ │ │ + bls.n 3967a4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396788 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -409956,33 +409951,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (396978 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 887960 │ │ │ │ + bl 8878a8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 77f688 │ │ │ │ + bl 77f5d0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 77ffb4 │ │ │ │ + bl 77fefc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3967ae │ │ │ │ ldr r3, [pc, #252] @ (39697c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (396980 ) │ │ │ │ ldr r0, [pc, #252] @ (396984 ) │ │ │ │ add r3, pc │ │ │ │ @@ -410031,15 +410026,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (396998 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410050,15 +410045,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (3969a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410073,45 +410068,45 @@ │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 3968be │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 28b204 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 3968b6 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r7, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 396938 │ │ │ │ + bhi.n 3969e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3969bc │ │ │ │ + bvc.n 396a6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 396934 │ │ │ │ + bvc.n 3969e4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 396a24 │ │ │ │ + bvc.n 3968d4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3969f8 │ │ │ │ + bvc.n 3968a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 396a08 │ │ │ │ + bvc.n 3968b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 396a64 │ │ │ │ + bvs.n 396914 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 396a08 │ │ │ │ + bvc.n 3968b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 396a14 │ │ │ │ + bvs.n 3968c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 396930 │ │ │ │ + bvc.n 3969e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 396938 │ │ │ │ + bvc.n 3969e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 396788 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 396788 │ │ │ │ @@ -410327,23 +410322,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (396bf0 ) │ │ │ │ ldr r0, [pc, #24] @ (396bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 396b84 │ │ │ │ + bpl.n 396c34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 396ba4 │ │ │ │ + bpl.n 396c54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -410415,15 +410410,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (396cd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396c70 │ │ │ │ ldr r0, [pc, #40] @ (396cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 396c70 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r1, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, r0, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -410432,15 +410427,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 396d10 │ │ │ │ + bmi.n 396dc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396ce0 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 396cee │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410457,55 +410452,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 396d36 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 396d26 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 396d68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a3fc │ │ │ │ + b.w 88a344 │ │ │ │ movs r0, #32 │ │ │ │ blx 288a14 │ │ │ │ ldr r3, [pc, #28] @ (396d8c ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 396d58 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -410889,15 +410884,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3970a8 │ │ │ │ ldr r0, [pc, #200] @ (397254 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 3970a8 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 3971da │ │ │ │ @@ -410956,29 +410951,29 @@ │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 3970fa │ │ │ │ nop │ │ │ │ subs r4, r6, r4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 397310 │ │ │ │ + ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + movs r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00397264 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 397276 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411033,15 +411028,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 39731a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411065,15 +411060,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2c8964 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 39736e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411152,20 +411147,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (397454 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ strb r4, [r5, r1] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -411174,40 +411169,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (3974b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #52] @ (3974b4 ) │ │ │ │ ldr r1, [pc, #52] @ (3974b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #36] @ (3974bc ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72c9ec │ │ │ │ - vmla.i q8, q2, d1[5] │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + b.w 72c934 │ │ │ │ + vhadd.u16 q0, q6, │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r1, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r7} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -411230,15 +411225,15 @@ │ │ │ │ str.w r4, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 397578 │ │ │ │ ubfx r1, r4, #3, #1 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ str.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411251,65 +411246,65 @@ │ │ │ │ ldr r2, [pc, #116] @ (3975b4 ) │ │ │ │ ldr r1, [pc, #120] @ (3975b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 399624 │ │ │ │ ldr r3, [pc, #92] @ (3975bc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39751c │ │ │ │ ldr r0, [pc, #84] @ (3975c0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ lsls r2, r4, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 39750a │ │ │ │ b.n 397506 │ │ │ │ ldr.w ip, [pc, #64] @ 3975c4 │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r2, [pc, #60] @ (3975c8 ) │ │ │ │ ldr r1, [pc, #64] @ (3975cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39920c │ │ │ │ nop │ │ │ │ asrs r4, r0, #27 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cdp2 0, 15, cr0, cr4, cr5, {3} │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + cdp2 0, 4, cr0, cr12, cr5, {3} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5, {r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 10, cr0, cr8, cr5, {3} │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + cdp2 0, 0, cr0, cr0, cr5, {3} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #236] @ 3976cc │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -411391,71 +411386,71 @@ │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bl 399124 │ │ │ │ str.w r0, [r4, #932] @ 0x3a4 │ │ │ │ b.n 397676 │ │ │ │ ldr r0, [pc, #24] @ (3976d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3976a0 │ │ │ │ nop │ │ │ │ asrs r0, r7, #22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cdp2 0, 1, cr0, cr8, cr5, {3} │ │ │ │ + ldc2l 0, cr0, [r0, #-404]! @ 0xfffffe6c │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (3977a0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #176] @ (3977a4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (3977a8 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #152] @ (3977ac ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (3977b0 ) │ │ │ │ ldr r1, [pc, #116] @ (3977b4 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r8 │ │ │ │ bl 33690c │ │ │ │ cbnz r0, 397774 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411467,52 +411462,52 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (3977bc ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-404]! @ 0xfffffe6c │ │ │ │ - ldmia r4!, {r1, r3, r5, r6} │ │ │ │ + ldc2 0, cr0, [r0], {101} @ 0x65 │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r5, #3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 39780c │ │ │ │ ldr r2, [pc, #56] @ (397810 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (397814 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #44] @ (397818 ) │ │ │ │ ldr r2, [pc, #48] @ (39781c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411521,18 +411516,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - mrrc2 0, 6, r0, sl, cr5 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + @ instruction: 0xfbb20065 │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r7, r2] │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411544,40 +411539,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (397878 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #52] @ (39787c ) │ │ │ │ ldr r1, [pc, #52] @ (397880 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #36] @ (397884 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72c9ec │ │ │ │ - @ instruction: 0xfbfc0065 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + b.w 72c934 │ │ │ │ + @ instruction: 0xfb540065 │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -411590,53 +411585,53 @@ │ │ │ │ add.w r1, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (397904 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #80] @ (397908 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [pc, #60] @ (39790c ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (397910 ) │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfb960065 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + @ instruction: 0xfaee0065 │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (397988 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411647,53 +411642,53 @@ │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (397990 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #80] @ (397994 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [pc, #60] @ (397998 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39799c ) │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfb0a0065 │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + @ instruction: 0xfa620065 │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (397a00 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -411702,59 +411697,59 @@ │ │ │ │ ldr r1, [pc, #80] @ (397a08 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #60] @ (397a0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (397a10 ) │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #48] @ (397a14 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 328b14 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 328ccc │ │ │ │ - @ instruction: 0xfa7c0065 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldr??.w r0, [r4, #101] @ 0x65 │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ str.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 397a32 │ │ │ │ lsls r3, r1, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bpl.n 397a32 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (397b00 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411764,25 +411759,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #156] @ (397b0c ) │ │ │ │ ldr r1, [pc, #156] @ (397b10 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #112] @ 397af8 │ │ │ │ ldr r2, [pc, #136] @ (397b14 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -411800,15 +411795,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (397b18 ) │ │ │ │ ldr r1, [pc, #92] @ (397b1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #80] @ (397b20 ) │ │ │ │ ldr r1, [pc, #84] @ (397b24 ) │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -411822,30 +411817,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [r8, #101] @ 0x65 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldrsh.w r0, [r0, r5, lsl #2] │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r6, [pc, #72] @ (397b60 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (397bec ) │ │ │ │ @@ -411853,48 +411848,48 @@ │ │ │ │ ldr r6, [pc, #176] @ (397bf0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (397bf4 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #152] @ (397bf8 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (397bfc ) │ │ │ │ ldr r1, [pc, #116] @ (397c00 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r8 │ │ │ │ bl 33690c │ │ │ │ cbnz r0, 397bc0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411906,37 +411901,37 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (397c08 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str??.w r0, [ip, #101] @ 0x65 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + str.w r0, [r4, r5, lsl #2] │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -411958,50 +411953,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (397c74 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r5, [pc, #304] @ (397da8 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (397d28 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #148] @ (397d2c ) │ │ │ │ ldr r1, [pc, #152] @ (397d30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #136] @ (397d34 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (397d38 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #124] @ (397d3c ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 397d08 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -412034,32 +412029,32 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 397cca │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (397d48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 397cca │ │ │ │ - str.w r0, [r8, r5, lsl #2] │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + @ instruction: 0xf7a00065 │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r4, r4, #27 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (397ddc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412068,71 +412063,71 @@ │ │ │ │ ldr r1, [pc, #128] @ (397de4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (397de8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (397dec ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (397df0 ) │ │ │ │ ldr r1, [pc, #96] @ (397df4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #80] @ (397df8 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (397dfc ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 72db8c │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [pc, #64] @ (397e00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf77c0065 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + @ instruction: 0xf6d40065 │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (398194 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ @@ -412239,16 +412234,16 @@ │ │ │ │ b.n 397e9c │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 397e94 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6700065 │ │ │ │ - @ instruction: 0xf6340065 │ │ │ │ + rsb r0, r8, #15007744 @ 0xe50000 │ │ │ │ + @ instruction: 0xf58c0065 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ add r0, r3 │ │ │ │ @@ -412266,45 +412261,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (398008 ) │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #144] @ (39800c ) │ │ │ │ ldr r1, [pc, #148] @ (398010 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #132] @ (398014 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (398018 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #116] @ (39801c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 397fe6 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 397fb8 │ │ │ │ @@ -412336,33 +412331,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 397fae │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (398028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 397fae │ │ │ │ nop │ │ │ │ - sbc.w r0, r4, #15007744 @ 0xe50000 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + @ instruction: 0xf4bc0065 │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r6, r0, #16 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (398094 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412371,25 +412366,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (39809c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (3980a0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (3980a4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #56] @ (3980a8 ) │ │ │ │ ldr r3, [pc, #60] @ (3980ac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -412398,22 +412393,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eors.w r0, ip, #15007744 @ 0xe50000 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + @ instruction: 0xf3f40065 │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -412426,71 +412421,71 @@ │ │ │ │ ldr r1, [pc, #128] @ (398148 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39814c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (398150 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (398154 ) │ │ │ │ ldr r1, [pc, #96] @ (398158 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #80] @ (39815c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (398160 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 72db8c │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [pc, #64] @ (398164 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ands.w r0, r8, #15007744 @ 0xe50000 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf3700065 │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ ldr r0, [pc, #512] @ (398368 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -412502,30 +412497,30 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (3981b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf35e0065 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + @ instruction: 0xf2b60065 │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3981f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412533,24 +412528,24 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (398200 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ - @ instruction: 0xf30a0065 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + b.w 72db34 │ │ │ │ + @ instruction: 0xf2620065 │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 3982bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -412560,15 +412555,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (3982c4 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -412613,18 +412608,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movt r0, #8293 @ 0x2065 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf21a0065 │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 398330 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412632,15 +412627,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (398338 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #48] @ 398328 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -412651,18 +412646,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xf1fe0065 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + adcs.w r0, r6, #101 @ 0x65 │ │ │ │ + ite hi │ │ │ │ + lslhi r2, r2, #1 │ │ │ │ + stmials r0!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (398390 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412671,39 +412666,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (398398 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #48] @ (39839c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (3983a0 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328b0c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf18c0065 │ │ │ │ - ittt gt │ │ │ │ - lslgt r2, r2, #1 │ │ │ │ - stmiagt r0!, {r2, r4, r5} │ │ │ │ - lslgt r2, r2, #1 │ │ │ │ - itt cc │ │ │ │ - lslcc r0, r2, #1 │ │ │ │ - lsrcc r0, r7, #18 │ │ │ │ + @ instruction: 0xf0e40065 │ │ │ │ + itte ne │ │ │ │ + lslne r2, r2, #1 │ │ │ │ + ite hi @ unpredictable │ │ │ │ + lslhi r2, r2, #1 │ │ │ │ + bkpt 0x0094 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 39848c │ │ │ │ sub sp, #16 │ │ │ │ @@ -412713,15 +412708,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (398498 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #200] @ (39849c ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 398408 │ │ │ │ @@ -412764,21 +412759,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3983f8 │ │ │ │ ldr r0, [pc, #96] @ (3984ac ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3983f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (3984b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412786,48 +412781,48 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 398434 │ │ │ │ b.n 3983f8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1220065 │ │ │ │ - it pl │ │ │ │ - lslpl r2, r2, #1 │ │ │ │ - ite gt │ │ │ │ - lslgt r2, r2, #1 │ │ │ │ - lslle r0, r2, #31 │ │ │ │ + orns r0, sl, #101 @ 0x65 │ │ │ │ + bkpt 0x00b0 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + itt cs │ │ │ │ + lslcs r2, r2, #1 │ │ │ │ + lslcs r0, r2, #31 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #11] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - itee ge │ │ │ │ - lslge r2, r2, #1 │ │ │ │ - it hi @ unpredictable │ │ │ │ - lslhi r2, r2, #1 │ │ │ │ + itte eq │ │ │ │ + lsleq r2, r2, #1 │ │ │ │ + bkpt 0x00e0 │ │ │ │ + lslne r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 398560 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #152] @ (398564 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (398568 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 3984fa │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -412869,18 +412864,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ands.w r0, r2, #101 @ 0x65 │ │ │ │ - bkpt 0x004c │ │ │ │ + vhadd.s32 q8, q5, │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 39869c │ │ │ │ sub sp, #12 │ │ │ │ @@ -412891,15 +412886,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (3986a8 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #268] @ (3986ac ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39867a │ │ │ │ @@ -412947,15 +412942,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 3985e6 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -412970,15 +412965,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3985e0 │ │ │ │ ldr r3, [pc, #56] @ (3986b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3985aa │ │ │ │ ldr r3, [pc, #48] @ (3986b8 ) │ │ │ │ @@ -412986,31 +412981,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3985aa │ │ │ │ ldr r0, [pc, #44] @ (3986bc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3985aa │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + cdp 0, 11, cr0, cr2, cr5, {3} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r6, r0, #24 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q0, q3, │ │ │ │ + cdp 0, 6, cr0, cr14, cr5, {3} │ │ │ │ ldr r5, [pc, #544] @ (3988d8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -413182,15 +413177,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (398be4 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 398740 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413202,15 +413197,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 3986dc │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3986dc │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 39856c │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413505,45 +413500,45 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r1, #19 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stcl 0, cr0, [r6, #404] @ 0x194 │ │ │ │ + ldc 0, cr0, [lr, #-404] @ 0xfffffe6c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsh r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 398c64 │ │ │ │ + cbnz r2, 398c3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + cbnz r2, 398c4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 398c40 │ │ │ │ + hlt 0x0018 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb ip!, {r0, r2, r5, r6} │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + ldmia.w r4, {r0, r2, r5, r6} │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (398e68 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -413553,15 +413548,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (398e70 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (398e74 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -413659,15 +413654,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [pc, #280] @ (398e78 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 398e34 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -413751,31 +413746,31 @@ │ │ │ │ bpl.n 398d68 │ │ │ │ ldr r0, [pc, #56] @ (398e84 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 398d68 │ │ │ │ ... │ │ │ │ - @ instruction: 0xe8cc0065 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xe8240065 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ vhadd.u q8, q10, q9 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 398ef2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -413868,15 +413863,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ │ │ │ │ 00398f8c : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -413905,15 +413900,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ │ │ │ │ 00398ff4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -413952,15 +413947,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ │ │ │ │ 0039907c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -413993,15 +413988,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 3990da │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414059,24 +414054,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39915a │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -414092,26 +414087,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 399144 │ │ │ │ ldr r0, [pc, #32] @ (399208 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 399144 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa6a00e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 39925a │ │ │ │ + uxth r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039920c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414124,15 +414119,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (399504 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #716] @ (399508 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414181,15 +414176,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414252,15 +414247,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39924c │ │ │ │ ldr r0, [pc, #400] @ (399518 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39924c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 3992aa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -414276,15 +414271,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 3993a2 │ │ │ │ ldr r3, [pc, #312] @ (39951c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414295,15 +414290,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39929a │ │ │ │ ldr r0, [pc, #292] @ (399520 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39929a │ │ │ │ mov r0, r7 │ │ │ │ bl 3983a4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -414384,34 +414379,34 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 39947e │ │ │ │ nop │ │ │ │ - b.n 399a70 │ │ │ │ + b.n 399920 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 39951c │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vld4. {d16-d19}, [r8 :128], r2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 399874 │ │ │ │ + b.n 399724 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r3, [pc, #416] @ (3996b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 399548 │ │ │ │ + cbz r0, 39951e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00399524 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -414442,25 +414437,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399548 │ │ │ │ ldr r0, [pc, #28] @ (399594 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 399548 │ │ │ │ @ instruction: 0xf66800e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00399598 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -414481,15 +414476,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 398e88 │ │ │ │ ldr r3, [pc, #52] @ (399618 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414498,30 +414493,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3995b6 │ │ │ │ ldr r0, [pc, #40] @ (399620 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3995b6 │ │ │ │ nop │ │ │ │ @ instruction: 0xf5f600e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - svc 34 @ 0x22 │ │ │ │ + udf #122 @ 0x7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfa600052 │ │ │ │ + ldrsh.w r0, [r8, #82] @ 0x52 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00399624 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414534,15 +414529,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 399aa0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r2, [pc, #1096] @ 399aa4 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3997f8 │ │ │ │ @@ -414589,15 +414584,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 3997c8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -414676,15 +414671,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 399714 │ │ │ │ ldr r2, [pc, #684] @ (399aa8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39966c │ │ │ │ @@ -414694,15 +414689,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 39966c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (399ab0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39966c │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 3997b6 │ │ │ │ @@ -414890,48 +414885,48 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 39997a │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 3999f0 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 3999f0 │ │ │ │ nop │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + ble.n 399a84 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adc.w r0, r6, #7405568 @ 0x710000 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (399ac0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 730094 │ │ │ │ + b.w 72ffdc │ │ │ │ nop │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414942,15 +414937,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (399b5c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ cbz r0, 399b28 │ │ │ │ movs r1, #4 │ │ │ │ blx 288be8 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -414971,35 +414966,35 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ ldr r1, [pc, #56] @ (399b68 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - blt.n 399b18 │ │ │ │ + blt.n 399bc8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ lsls r1, r2, #3 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (399bd4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415008,26 +415003,26 @@ │ │ │ │ ldr r1, [pc, #88] @ (399bdc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (399be0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (399be4 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (399be8 ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (399bec ) │ │ │ │ ldr r2, [pc, #60] @ (399bf0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (399bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ @@ -415035,24 +415030,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - blt.n 399c48 │ │ │ │ + bge.n 399af8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #136 @ (adr r7, 399c64 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 399dc4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - eors.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ - add r7, pc, #168 @ (adr r7, 399c8c ) │ │ │ │ + @ instruction: 0xf3f60052 │ │ │ │ + add r6, pc, #520 @ (adr r6, 399dec ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #264 @ (adr r7, 399cf0 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 399e50 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ cmp r7, #242 @ 0xf2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r0, r3] │ │ │ │ @@ -415066,51 +415061,51 @@ │ │ │ │ ldr r2, [pc, #36] @ (399c34 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (399c38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ - bge.n 399b88 │ │ │ │ + bge.n 399c38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 399c78 │ │ │ │ ldr r2, [pc, #40] @ (399c7c ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (399c80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ - bge.n 399d48 │ │ │ │ + bls.n 399bf8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -415118,15 +415113,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #116] @ (399d10 ) │ │ │ │ ldr r2, [pc, #116] @ (399d14 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bl 2c7288 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cbz r2, 399cf8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -415145,43 +415140,43 @@ │ │ │ │ cmp r0, r1 │ │ │ │ beq.n 399cc0 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr.w r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, r4 │ │ │ │ bhi.n 399cc6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bge.n 399d4c │ │ │ │ + bls.n 399dfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (399d30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ cmp r6, #246 @ 0xf6 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415190,31 +415185,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (399dd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #124] @ (399dd8 ) │ │ │ │ ldr r1, [pc, #124] @ (399ddc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #108] @ (399de0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #100] @ (399de4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (399de8 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -415240,22 +415235,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bls.n 399d58 │ │ │ │ + bls.n 399e08 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, pc, #376 @ (adr r5, 399f4c ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 39a0ac ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2da0052 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf2320052 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrb r4, [r5, r6] │ │ │ │ lsls r7, r3, #3 │ │ │ │ cmp r6, #158 @ 0x9e │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415282,30 +415277,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70ed94 │ │ │ │ + b.w 70ecdc │ │ │ │ nop │ │ │ │ - bhi.n 399e38 │ │ │ │ + bhi.n 399ee8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (399ed8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415313,15 +415308,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (399ee0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 399ec8 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 399eb0 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -415343,19 +415338,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 288d54 │ │ │ │ nop │ │ │ │ - bhi.n 399e14 │ │ │ │ + bvc.n 399ec4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 399f54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415364,15 +415359,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (399f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 399f44 │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 399f28 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 399f44 │ │ │ │ @@ -415388,45 +415383,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2898b4 │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28aa10 │ │ │ │ - bhi.n 399f7c │ │ │ │ + bvc.n 39a02c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (399fd4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #92] @ (399fd8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (399fdc ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 399fc0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 399fc0 │ │ │ │ add sp, #16 │ │ │ │ @@ -415436,47 +415431,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 399f04 │ │ │ │ + bvs.n 399fb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r7, pc, #984 @ (adr r7, 39a3b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (39a050 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #88] @ (39a054 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (39a058 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #72] @ (39a05c ) │ │ │ │ ldr r1, [pc, #76] @ (39a060 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 39a03c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -415484,51 +415479,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 39a080 │ │ │ │ + bvs.n 39a130 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + add r7, pc, #472 @ (adr r7, 39a230 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r7, pc, #600 @ (adr r7, 39a2b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (39a0d8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #92] @ (39a0dc ) │ │ │ │ ldr r1, [pc, #92] @ (39a0e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 39a0c4 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 39a0c4 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -415538,79 +415533,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvs.n 399ff8 │ │ │ │ + bpl.n 39a0a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 39a340 ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 39a4a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 39a3cc ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 39a12c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (39a16c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (39a170 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (39a174 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (39a178 ) │ │ │ │ ldr r1, [pc, #92] @ (39a17c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 39a150 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70e938 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70f150 │ │ │ │ - add r7, pc, #136 @ (adr r7, 39a1f8 ) │ │ │ │ + b.w 70f098 │ │ │ │ + add r6, pc, #488 @ (adr r6, 39a358 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #272 @ (adr r7, 39a284 ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 39a3e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39a18c │ │ │ │ + bpl.n 39a23c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r3, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (39a280 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -415625,53 +415620,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 39a218 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 8905dc │ │ │ │ + bl 890524 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 39a206 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 39a246 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39a1ec │ │ │ │ @@ -415683,15 +415678,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 39a1fa │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ ldr r2, [pc, #64] @ (39a294 ) │ │ │ │ ldr r3, [pc, #48] @ (39a284 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -415706,19 +415701,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, ip, r2, asr #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #496 @ (adr r6, 39a47c ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 39a5dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #624 @ (adr r6, 39a500 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 39a660 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39a360 │ │ │ │ + bmi.n 39a210 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrd r0, r0, [r0, #-904] @ 0x388 │ │ │ │ │ │ │ │ 0039a298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -415755,26 +415750,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 39a3a4 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 7114a8 │ │ │ │ + bl 7113f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39a2ec │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 39a32c │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 70d6b4 │ │ │ │ + bl 70d5fc │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 39a314 │ │ │ │ ldr r3, [pc, #252] @ (39a42c ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -415793,17 +415788,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (39a438 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 70ec18 │ │ │ │ + bl 70eb60 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -415821,19 +415816,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39a34e │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 39a3d6 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 89054c │ │ │ │ + bl 890494 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 70df24 │ │ │ │ + bl 70de6c │ │ │ │ mov r0, r5 │ │ │ │ blx 288d58 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 39a34e │ │ │ │ @@ -415866,29 +415861,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a33c │ │ │ │ ldr r0, [pc, #40] @ (39a444 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrd r0, r0, [r4], #904 @ 0x388 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 39a3a8 │ │ │ │ + bcc.n 39a458 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r2, #28] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #240 @ (adr r4, 39a538 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 39a698 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a448 : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 39a456 │ │ │ │ b.n 39a462 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -415961,17 +415956,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 39a340 │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 39a5d8 │ │ │ │ + bne.n 39a488 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, pc, #776 @ (adr r3, 39a818 ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 39a578 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (39a664 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -415986,38 +415981,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #284] @ (39a678 ) │ │ │ │ ldr r1, [pc, #288] @ (39a67c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 39a59a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -416055,27 +416050,27 @@ │ │ │ │ bne.n 39a5d0 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 39a64e │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70f1a8 │ │ │ │ + bl 70f0f0 │ │ │ │ ldr r2, [pc, #140] @ (39a684 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ ldr r2, [pc, #132] @ (39a688 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 70e978 │ │ │ │ + bl 70e8c0 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (39a68c ) │ │ │ │ ldr r3, [pc, #76] @ (39a668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -416087,15 +416082,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 39a618 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (39a690 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (39a694 ) │ │ │ │ ldr r0, [pc, #64] @ (39a698 ) │ │ │ │ add r3, pc │ │ │ │ @@ -416103,34 +416098,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ b.n 39a360 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #944 @ (adr r2, 39aa20 ) │ │ │ │ + add r2, pc, #272 @ (adr r2, 39a780 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #48 @ (adr r3, 39a6a4 ) │ │ │ │ + add r2, pc, #400 @ (adr r2, 39a804 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 39a624 │ │ │ │ + bne.n 39a6d4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfa74005a │ │ │ │ + vst1.8 @ instruction: 0xf9cc005a │ │ │ │ bl 2b4686 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ b.n 39a1a0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - beq.n 39a604 │ │ │ │ + beq.n 39a6b4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 39a7a0 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 39a900 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 39a7f4 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 39a954 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a69c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416206,34 +416201,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ b.n 39a0c0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r4, sl, lsl #1] │ │ │ │ + str??.w r0, [ip, sl, lsl #1] │ │ │ │ b.n 39a048 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (39a7a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r5, #16 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -416255,24 +416250,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (39aa14 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #552] @ (39aa18 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39a83c │ │ │ │ @@ -416351,15 +416346,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (39aa30 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [pc, #348] @ (39aa34 ) │ │ │ │ ldr r2, [pc, #348] @ (39aa38 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -416388,15 +416383,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 864bb8 │ │ │ │ + bl 864b00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (39aa44 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -416471,53 +416466,53 @@ │ │ │ │ b.n 39a83c │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 39b1cc │ │ │ │ lsls r2, r4, #3 │ │ │ │ b.n 39b1c0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #72 @ (adr r1, 39aa5c ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 39abbc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 39ab08 ) │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 39ab54 ) │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 39b0ec │ │ │ │ lsls r2, r4, #3 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #512] @ (39ac2c ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #176 @ (adr r0, 39aaec ) │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39aad4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -416526,31 +416521,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (39aadc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #88] @ (39aae0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (39aae4 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #76] @ (39aae8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [pc, #64] @ (39aaec ) │ │ │ │ ldr r1, [pc, #68] @ (39aaf0 ) │ │ │ │ ldr r2, [pc, #68] @ (39aaf4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (39aaf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -416561,23 +416556,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a640 │ │ │ │ + b.n 39a4f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r2, [r4, r4] │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -416595,28 +416590,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39ab44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #28] @ (39ab48 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a564 │ │ │ │ + b.n 39a414 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r3, r2] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416626,28 +416621,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39ab94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #28] @ (39ab98 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a514 │ │ │ │ + b.n 39a3c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r1, r1] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -416664,15 +416659,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39ac28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 39a298 │ │ │ │ ldr r2, [pc, #60] @ (39ac2c ) │ │ │ │ ldr r3, [pc, #48] @ (39ac24 ) │ │ │ │ add r2, pc │ │ │ │ @@ -416687,23 +416682,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ svc 222 @ 0xde │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r2, #1 │ │ │ │ svc 178 @ 0xb2 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416712,25 +416707,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (39ac6c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (39ac70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c8964 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #848] @ 0x350 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -416738,29 +416733,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (39acc0 ) │ │ │ │ ldr r1, [pc, #52] @ (39acc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 39acb2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c88d0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8924 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (39ad30 ) │ │ │ │ @@ -416768,15 +416763,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (39ad38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2c8864 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -416793,19 +416788,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c89a8 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 39ae38 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -416824,23 +416819,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (39ae4c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #204] @ (39ae50 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #192] @ (39ae54 ) │ │ │ │ ldr r1, [pc, #192] @ (39ae58 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -416899,25 +416894,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 39adf2 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ udf #76 @ 0x4c │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ udf #54 @ 0x36 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r6, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ strb r6, [r5, #11] │ │ │ │ lsls r3, r4, #3 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ @@ -416936,15 +416931,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (39af14 ) │ │ │ │ ldr r1, [pc, #148] @ (39af18 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (39af1c ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 39aee6 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 39aeb8 │ │ │ │ @@ -416986,25 +416981,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ble.n 39af44 │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (39b028 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -417021,23 +417016,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39b038 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #216] @ (39b03c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (39b040 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417099,29 +417094,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 39af92 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 39b0f4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ strb r0, [r0, #4] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ blt.n 39afb0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r2, [r6, #1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417142,23 +417137,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39b164 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #216] @ (39b168 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (39b16c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417220,29 +417215,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 39b0be │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 39b1c8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r4, r7 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bge.n 39b084 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417262,24 +417257,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (39b2f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #320] @ (39b2fc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #304] @ (39b300 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -417378,33 +417373,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 39b304 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, r3, r2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ bhi.n 39b2d8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [pc, #4] @ (39b314 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r6, r7, r2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -417413,33 +417408,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (39b398 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #92] @ (39b39c ) │ │ │ │ ldr r1, [pc, #92] @ (39b3a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #76] @ (39b3a4 ) │ │ │ │ ldr r1, [pc, #80] @ (39b3a8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r1, [pc, #68] @ (39b3ac ) │ │ │ │ ldr r2, [pc, #68] @ (39b3b0 ) │ │ │ │ ldr r3, [pc, #72] @ (39b3b4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -417449,23 +417444,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r4} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bgt.n 39b36c │ │ │ │ + bgt.n 39b41c │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, r6, r1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r1, [pc, #152] @ (39b444 ) │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417483,15 +417478,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (39b420 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 39b400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -417499,24 +417494,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 887e34 │ │ │ │ + bl 887d7c │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2897f8 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 39b4e0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -417532,15 +417527,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -417581,29 +417576,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28a760 │ │ │ │ b.n 39b4a0 │ │ │ │ ldr r0, [pc, #36] @ (39b4fc ) │ │ │ │ add r0, pc │ │ │ │ blx 28a760 │ │ │ │ b.n 39b4a0 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bvc.n 39b59c │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 39b4f8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39b53c │ │ │ │ sub sp, #12 │ │ │ │ @@ -417611,26 +417606,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (39b544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #24] @ (39b548 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 39a69c │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov sl, sl │ │ │ │ lsls r2, r6, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -417648,15 +417643,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 39b5a6 │ │ │ │ @@ -417686,23 +417681,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvs.n 39b65c │ │ │ │ lsls r2, r4, #3 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 39b5d0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -417768,30 +417763,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 39a46c │ │ │ │ b.n 39b666 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ bpl.n 39b5e8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 39b740 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (39ba40 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -417809,25 +417804,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #824] @ (39ba54 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 28aa14 │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -417913,15 +417908,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (39ba60 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 39a448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b984 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -417989,15 +417984,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 39a46c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 39b970 │ │ │ │ adds r7, #1 │ │ │ │ b.n 39b88e │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ @@ -418008,15 +418003,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 2897fc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (39ba78 ) │ │ │ │ ldr r3, [pc, #248] @ (39ba44 ) │ │ │ │ add r2, pc │ │ │ │ @@ -418042,28 +418037,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 39b866 │ │ │ │ ldr r1, [pc, #244] @ (39ba7c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 887e34 │ │ │ │ + bl 887d7c │ │ │ │ b.n 39b946 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (39ba80 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a51c │ │ │ │ + bl 87a464 │ │ │ │ b.n 39b946 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 28aa14 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -418081,26 +418076,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (39ba88 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39b946 │ │ │ │ ldr r2, [pc, #148] @ (39ba8c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (39ba90 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39b936 │ │ │ │ blx 2893c8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (39ba94 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -418108,66 +418103,66 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a480 │ │ │ │ + bl 87a3c8 │ │ │ │ b.n 39b936 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 39b9ac │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + itee vs │ │ │ │ + lslvs r5, r4, #1 │ │ │ │ + ldrhvc r4, [r1, #58] @ 0x3a │ │ │ │ + lslvc r2, r2, #1 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - nop {14} │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + it cc │ │ │ │ + lslcc r5, r4, #1 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39ba4c │ │ │ │ + bvs.n 39bafc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bcs.n 39bb30 │ │ │ │ lsls r2, r4, #3 │ │ │ │ udiv pc, fp, pc │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39bae8 │ │ │ │ + bpl.n 39b998 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39baa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r6, r2, #14 │ │ │ │ lsls r1, r2, #3 │ │ │ │ sub sp, #8 │ │ │ │ cmp r1, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ ble.n 39bad0 │ │ │ │ add.w r1, r1, #5280 @ 0x14a0 │ │ │ │ @@ -418257,15 +418252,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ movw r3, #1567 @ 0x61f │ │ │ │ it ne │ │ │ │ movne r3, #31 │ │ │ │ b.n 39bb60 │ │ │ │ ldr r0, [pc, #4] @ (39bbb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r6, r7, #10 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418274,41 +418269,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39bc0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #52] @ (39bc10 ) │ │ │ │ ldr r1, [pc, #52] @ (39bc14 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #36] @ (39bc18 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72c9ec │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + b.w 72c934 │ │ │ │ + pop {r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bmi.n 39bcc4 │ │ │ │ + bcc.n 39bb74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfac80051 │ │ │ │ + @ instruction: 0xfa200051 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #7 │ │ │ │ ble.n 39bc3e │ │ │ │ addw r1, r1, #3260 @ 0xcbc │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -418362,15 +418357,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r6, [pc, #800] @ (39bfc8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 39bce6 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 39bd68 │ │ │ │ @@ -418424,15 +418419,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39bcd4 │ │ │ │ ldr r0, [pc, #652] @ (39bfd8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ addw r3, r8, #3268 @ 0xcc4 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ b.n 39bd26 │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ @@ -418624,31 +418619,31 @@ │ │ │ │ b.n 39bd26 │ │ │ │ ldr r0, [pc, #48] @ (39bfdc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ - pop {r1} │ │ │ │ + b.w 87fce4 │ │ │ │ + cbnz r2, 39c016 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [lr, #81] @ 0x51 │ │ │ │ + ldr??.w r0, [r6, r1, lsl #1] │ │ │ │ ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -418692,35 +418687,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr.w fp, [pc, #480] @ 39c244 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #476] @ (39c248 ) │ │ │ │ ldr r1, [pc, #476] @ (39c24c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -418808,26 +418803,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ bl 33665c │ │ │ │ ldr.w r3, [r9, #824] @ 0x338 │ │ │ │ cmp r3, sl │ │ │ │ bhi.n 39c170 │ │ │ │ b.n 39c1e4 │ │ │ │ - bl 72959c │ │ │ │ + bl 7294e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39c0be │ │ │ │ ldr r2, [pc, #188] @ (39c264 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ ldr r1, [pc, #188] @ (39c268 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2115 @ 0x843 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39c1e4 │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39c0dc │ │ │ │ ldr r3, [pc, #168] @ (39c26c ) │ │ │ │ adds r2, #4 │ │ │ │ ldr r4, [pc, #168] @ (39c270 ) │ │ │ │ movs r5, #8 │ │ │ │ @@ -418836,15 +418831,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ movw r2, #2123 @ 0x84b │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ ldr r2, [pc, #144] @ (39c278 ) │ │ │ │ ldr r3, [pc, #76] @ (39c234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -418856,15 +418851,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ b.n 39c1e4 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418872,44 +418867,44 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r5, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6620051 │ │ │ │ - @ instruction: 0xb858 │ │ │ │ + subs.w r0, sl, #13697024 @ 0xd10000 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #22 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r5, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb6d8 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419114,19 +419109,19 @@ │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ cmp r3, r9 │ │ │ │ bgt.n 39c536 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r6, #2 │ │ │ │ add.w r8, r8, #4 │ │ │ │ adds r4, #4 │ │ │ │ adds r2, #4 │ │ │ │ @@ -419153,19 +419148,19 @@ │ │ │ │ bge.w 39c336 │ │ │ │ mov r9, r3 │ │ │ │ mov r5, r1 │ │ │ │ b.n 39c392 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 39c4c2 │ │ │ │ movw r3, #1023 @ 0x3ff │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 39c5d0 │ │ │ │ ldr r1, [pc, #332] @ (39c680 ) │ │ │ │ add r1, pc │ │ │ │ b.n 39c436 │ │ │ │ @@ -419210,15 +419205,15 @@ │ │ │ │ ldr r0, [pc, #256] @ (39c690 ) │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ b.n 39c446 │ │ │ │ ldrh r2, [r6, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ bls.w 39c4ac │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -419271,15 +419266,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c56e │ │ │ │ ldr r0, [pc, #112] @ (39c6a0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39c56e │ │ │ │ ldr r2, [pc, #104] @ (39c6a4 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 39c562 │ │ │ │ ldr r3, [pc, #84] @ (39c69c ) │ │ │ │ @@ -419293,47 +419288,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c49c │ │ │ │ ldr r0, [pc, #72] @ (39c6a8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39c49c │ │ │ │ ldmia r1!, {r2, r3} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39c6cc │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r8, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r5, r0, #16384 @ 0x4000 │ │ │ │ ldr.w lr, [pc, #296] @ 39c7ec │ │ │ │ @@ -419433,15 +419428,15 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39c720 │ │ │ │ ldr r0, [pc, #48] @ (39c7fc ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39c720 │ │ │ │ ldr r3, [pc, #40] @ (39c800 ) │ │ │ │ mov.w r2, #406 @ 0x196 │ │ │ │ ldr r1, [pc, #36] @ (39c804 ) │ │ │ │ ldr r0, [pc, #40] @ (39c808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -419452,21 +419447,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -419556,15 +419551,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ and.w fp, r2, fp │ │ │ │ str.w r3, [r4, #-32] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 39c974 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, fp │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r3, [r7, #824] @ 0x338 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39c84c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -419602,28 +419597,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c91e │ │ │ │ ldr r0, [pc, #32] @ (39c9b0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39c91e │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ b.n 39c8aa │ │ │ │ stmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [pc, #96] @ (39ca28 ) │ │ │ │ @@ -419751,17 +419746,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (39cb24 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ blx 288a2c │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r4, [pc, #1272] @ 39d030 │ │ │ │ mov lr, r0 │ │ │ │ @@ -420105,15 +420100,15 @@ │ │ │ │ b.n 39cd96 │ │ │ │ ands.w r0, r1, #1 │ │ │ │ bne.w 39cd00 │ │ │ │ b.n 39cb96 │ │ │ │ ldr r0, [pc, #276] @ (39d03c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39ce40 │ │ │ │ add.w lr, lr, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [lr, #136] @ 0x88 │ │ │ │ lsls r0, r0, #2 │ │ │ │ uxtb r0, r0 │ │ │ │ b.n 39cb96 │ │ │ │ movs r0, #59 @ 0x3b │ │ │ │ @@ -420204,15 +420199,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmia r0!, {r1, r5, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #4048 @ 0xfd0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 39ce36 │ │ │ │ cmp.w r2, #4096 @ 0x1000 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 39d0d2 │ │ │ │ @@ -420265,23 +420260,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (39d0f8 ) │ │ │ │ movw r2, #1157 @ 0x485 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ blx 288a2c │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r7, pc, #496 @ (adr r7, 39d2dc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 39d4b8 ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 39d218 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #880 @ (adr r7, 39d464 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 39d1c4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #800 @ (adr r7, 39d418 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 39d178 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #312] @ (39d248 ) │ │ │ │ @@ -420401,26 +420396,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39d14a │ │ │ │ ldr r0, [pc, #28] @ (39d258 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d14a │ │ │ │ nop │ │ │ │ hlt 0x0014 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r3 │ │ │ │ @@ -420433,15 +420428,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r7, [pc, #472] @ (39d458 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #460] @ (39d45c ) │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420523,15 +420518,15 @@ │ │ │ │ bpl.n 39d34a │ │ │ │ ldr r0, [pc, #252] @ (39d468 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ addw r3, r9, #2740 @ 0xab4 │ │ │ │ bfc r6, #8, #19 │ │ │ │ add.w r3, r8, r3, lsl #2 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -420581,15 +420576,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39d38a │ │ │ │ ldr r0, [pc, #92] @ (39d470 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d38a │ │ │ │ ldr r3, [pc, #80] @ (39d474 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39d2a0 │ │ │ │ ldr r3, [pc, #52] @ (39d464 ) │ │ │ │ @@ -420597,40 +420592,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39d2a0 │ │ │ │ ldr r0, [pc, #60] @ (39d478 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d2a0 │ │ │ │ cdp2 0, 8, cr0, cr8, cr2, {7} │ │ │ │ - add r6, pc, #168 @ (adr r6, 39d4f8 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 39d658 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 39cca0 │ │ │ │ + b.n 39db50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r2, #1] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cbnz r4, 39d460 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #112] @ (39d500 ) │ │ │ │ @@ -420780,15 +420775,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39d594 │ │ │ │ ldr.w r0, [pc, #1904] @ 39dd80 │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d594 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ bgt.w 39d89c │ │ │ │ cmp r5, #207 @ 0xcf │ │ │ │ ble.n 39d6a0 │ │ │ │ sub.w r1, r5, #208 @ 0xd0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -421178,15 +421173,15 @@ │ │ │ │ ldr r3, [pc, #700] @ (39dd7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 39d736 │ │ │ │ ldr r0, [pc, #696] @ (39dd84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d73a │ │ │ │ add r4, r7 │ │ │ │ movw r3, #10676 @ 0x29b4 │ │ │ │ and.w r2, r8, #7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ b.n 39d692 │ │ │ │ cmp r4, #7 │ │ │ │ @@ -421319,36 +421314,36 @@ │ │ │ │ ldr r3, [pc, #300] @ (39dd7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 39d736 │ │ │ │ ldr r0, [pc, #300] @ (39dd88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d736 │ │ │ │ ldr r0, [pc, #296] @ (39dd8c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 39d6fa │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 39d718 │ │ │ │ ldr r3, [pc, #248] @ (39dd7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 39d736 │ │ │ │ ldr r0, [pc, #256] @ (39dd90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39d692 │ │ │ │ add.w lr, lr, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp.w lr, #4 │ │ │ │ bne.w 39da48 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ b.n 39da66 │ │ │ │ @@ -421416,35 +421411,35 @@ │ │ │ │ lsls r1, r1, #31 │ │ │ │ bpl.w 39d73a │ │ │ │ b.n 39d832 │ │ │ │ @ instruction: 0xb632 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r4, #13] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (39de18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -421898,15 +421893,15 @@ │ │ │ │ bpl.w 39df2c │ │ │ │ ldr r1, [pc, #400] @ (39e450 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #396] @ (39e454 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp.w r3, #1020 @ 0x3fc │ │ │ │ bge.w 39e0f8 │ │ │ │ cmp r5, #7 │ │ │ │ ble.w 39df34 │ │ │ │ b.n 39e08a │ │ │ │ add.w r3, sl, ip, lsl #3 │ │ │ │ @@ -422041,35 +422036,35 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r6, [pc, #1116] @ 39e8e8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -422270,15 +422265,15 @@ │ │ │ │ bpl.w 39e544 │ │ │ │ ldr r0, [pc, #640] @ (39e90c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r4, #7 │ │ │ │ bgt.n 39e744 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r3, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39e7a4 │ │ │ │ lsls r2, r2, #31 │ │ │ │ @@ -422433,15 +422428,15 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ add r1, pc │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 39e538 │ │ │ │ ldr r0, [pc, #244] @ (39e938 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39e524 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 39e578 │ │ │ │ subs r4, #8 │ │ │ │ addw r3, r4, #3268 @ 0xcc4 │ │ │ │ @@ -422493,59 +422488,59 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ b.n 39e538 │ │ │ │ nop │ │ │ │ add r7, pc, #64 @ (adr r7, 39e92c ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #0] │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (39e9c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -422834,15 +422829,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r0, [pc, #1132] @ 39f0f8 │ │ │ │ subs r1, r7, r3 │ │ │ │ sub.w r1, r1, #8160 @ 0x1fe0 │ │ │ │ add r0, pc │ │ │ │ subs r1, #24 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 39ebf4 │ │ │ │ cmp.w r2, #512 @ 0x200 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 39edfa │ │ │ │ @@ -422909,15 +422904,15 @@ │ │ │ │ bpl.n 39ecf8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [pc, #936] @ (39f100 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 39ecf8 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 39eb88 │ │ │ │ @@ -423121,15 +423116,15 @@ │ │ │ │ bne.n 39ef9e │ │ │ │ b.n 39eb88 │ │ │ │ ldr r0, [pc, #336] @ (39f104 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 39eeba │ │ │ │ ldrb.w r1, [r2, #1050] @ 0x41a │ │ │ │ tst.w r1, lr │ │ │ │ bne.w 39eeba │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #7 │ │ │ │ @@ -423229,21 +423224,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #3840 @ 0xf00 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 39f1a2 │ │ │ │ add.w r6, r5, #16384 @ 0x4000 │ │ │ │ subs.w r3, r2, #3072 @ 0xc00 │ │ │ │ sxth r0, r3 │ │ │ │ @@ -423542,15 +423537,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39f2ee │ │ │ │ ldr r0, [pc, #152] @ (39f50c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39f2ee │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ ldr.w r2, [r3, #824] @ 0x338 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 39f3fc │ │ │ │ ldr r2, [pc, #100] @ (39f4f4 ) │ │ │ │ mrc 15, 0, r1, cr13, cr0, {3} │ │ │ │ @@ -423599,59 +423594,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [r0, #137] @ 0x89 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39f524 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ bge.n 39f464 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #52] @ 39f574 │ │ │ │ ldr r2, [pc, #52] @ (39f578 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (39f57c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 39f55e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (39f614 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -423660,47 +423655,47 @@ │ │ │ │ ldr r1, [pc, #132] @ (39f61c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #112] @ (39f620 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (39f624 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #96] @ (39f628 ) │ │ │ │ ldr r1, [pc, #100] @ (39f62c ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (39f630 ) │ │ │ │ ldr r3, [pc, #88] @ (39f634 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (39f638 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #72] @ (39f63c ) │ │ │ │ ldr r2, [pc, #72] @ (39f640 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -423708,27 +423703,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #56] @ (39f654 ) │ │ │ │ + ldr r4, [pc, #408] @ (39f7b4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #72] @ (39f66c ) │ │ │ │ + ldr r4, [pc, #424] @ (39f7cc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r5, [pc, #160] @ (39f6c8 ) │ │ │ │ + ldr r4, [pc, #512] @ (39f828 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #27 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -423738,42 +423733,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #52] @ 39f690 │ │ │ │ ldr r2, [pc, #52] @ (39f694 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (39f698 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 39f67a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 39f6f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -423782,15 +423777,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (39f700 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -423799,19 +423794,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ (39f840 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423820,15 +423815,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (39f848 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldr.w ip, [r3, #824] @ 0x338 │ │ │ │ cmp.w ip, #8 │ │ │ │ bhi.n 39f7c2 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w ip, [r0, #128] @ 0x80 │ │ │ │ cmp.w ip, #1020 @ 0x3fc │ │ │ │ @@ -423856,27 +423851,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #208] @ (39f854 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39f7ae │ │ │ │ ldr r3, [pc, #192] @ (39f858 ) │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ ldr r4, [pc, #192] @ (39f85c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #192] @ (39f860 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423888,15 +423883,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423908,15 +423903,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423925,45 +423920,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (39f874 ) │ │ │ │ ldr r4, [pc, #72] @ (39f878 ) │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 39f7ae │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r0, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldrsb r0, [r3, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #584] @ (39fad8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -423971,15 +423966,15 @@ │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #584] @ (39fae0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb.w r2, [r3, #136] @ 0x88 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39fa5c │ │ │ │ @@ -424172,19 +424167,19 @@ │ │ │ │ add.w r0, r5, #1012 @ 0x3f4 │ │ │ │ blx 28aa14 │ │ │ │ b.n 39f99a │ │ │ │ ldrb.w r8, [r3, #137] @ 0x89 │ │ │ │ mov r7, r6 │ │ │ │ b.n 39f99a │ │ │ │ nop │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039fae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -424199,29 +424194,29 @@ │ │ │ │ ldr r2, [pc, #500] @ (39fcfc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r8, r6, #16384 @ 0x4000 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r6, #12288 @ 0x3000 │ │ │ │ ldr r2, [pc, #476] @ (39fd00 ) │ │ │ │ ldr.w r7, [r8, #128] @ 0x80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #472] @ (39fd04 ) │ │ │ │ add r2, pc │ │ │ │ sub.w sl, r7, #32 │ │ │ │ ldr.w r7, [r5, #824] @ 0x338 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r2, sl, r7, lsl #5 │ │ │ │ mov r1, fp │ │ │ │ bl 3289e8 │ │ │ │ ldr.w r3, [r5, #824] @ 0x338 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39fbe0 │ │ │ │ add.w fp, r6, #752 @ 0x2f0 │ │ │ │ @@ -424364,29 +424359,29 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33665c │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rsbs r0, r4, #13631488 @ 0xd00000 │ │ │ │ - subs.w r0, r6, #13631488 @ 0xd00000 │ │ │ │ - blx r0 │ │ │ │ + @ instruction: 0xf52c0050 │ │ │ │ + add.w r0, lr, #13631488 @ 0xd00000 │ │ │ │ + mov r8, fp │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #696] @ (39ffc8 ) │ │ │ │ + ldr r7, [pc, #24] @ (39fd28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #328] @ (39fe5c ) │ │ │ │ + ldr r6, [pc, #680] @ (39ffbc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r0, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039fd18 : │ │ │ │ ldr r3, [pc, #28] @ (39fd38 ) │ │ │ │ ldr r2, [pc, #32] @ (39fd3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -424402,21 +424397,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 39fd66 │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39fd50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ bcc.n 39fdf8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -424424,37 +424419,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (39fda8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (39fdac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (39fdb0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (39fdb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + add ip, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r6, #31 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r5, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424506,28 +424501,28 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39fdde │ │ │ │ ldr r0, [pc, #28] @ (39fe64 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39fdde │ │ │ │ ldr r0, [pc, #20] @ (39fe68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 39fdde │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r1] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w lr, [pc, #140] @ 39ff0c │ │ │ │ @@ -424558,42 +424553,42 @@ │ │ │ │ ldr.w r3, [r0, #1436] @ 0x59c │ │ │ │ cmp r1, r3 │ │ │ │ bcs.n 39fea2 │ │ │ │ add.w r3, r1, #230 @ 0xe6 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r4, [r0, r3, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #44] @ (39ff10 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 39fea2 │ │ │ │ ldr r0, [pc, #36] @ (39ff14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r0, [pc, #24] @ (39ff18 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w sl, [pc, #264] @ 3a0038 │ │ │ │ sub sp, #20 │ │ │ │ @@ -424605,15 +424600,15 @@ │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w fp, [pc, #248] @ 3a0044 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [r0, #1436] @ 0x59c │ │ │ │ add fp, pc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ bhi.n 39ffda │ │ │ │ ldr.w r5, [r0, #1432] @ 0x598 │ │ │ │ rsb r3, r4, #1020 @ 0x3fc │ │ │ │ mov r7, r0 │ │ │ │ @@ -424630,15 +424625,15 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ bl 3365ac │ │ │ │ ldr.w r3, [r7, #1436] @ 0x59c │ │ │ │ adds r5, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 39ff82 │ │ │ │ ldr r0, [pc, #172] @ (3a0050 ) │ │ │ │ @@ -424667,15 +424662,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3a0060 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424684,44 +424679,44 @@ │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, r5, [sp] │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strh r0, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adc.w r0, r8, #80 @ 0x50 │ │ │ │ - adcs.w r0, ip, #80 @ 0x50 │ │ │ │ + @ instruction: 0xf0a00050 │ │ │ │ + @ instruction: 0xf0b40050 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (3a0448 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #256] @ (3a0160 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3a00e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -424730,25 +424725,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a00f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #92] @ (3a00f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3a00f8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #52] @ 3a00e0 │ │ │ │ ldr r2, [pc, #76] @ (3a00fc ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (3a0100 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -424765,25 +424760,25 @@ │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bics.w r0, lr, #80 @ 0x50 │ │ │ │ - orrs.w r0, r0, #80 @ 0x50 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + vshr.s16 q0, q0, #10 │ │ │ │ + vshr.s32 q0, q0, #24 │ │ │ │ + str r4, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r2, r2] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #584] @ 0x248 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -424842,15 +424837,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #949] @ 0x3b5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a019c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -424859,47 +424854,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3a0238 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #112] @ (3a023c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #108] @ (3a0240 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #96] @ (3a0244 ) │ │ │ │ ldr r1, [pc, #100] @ (3a0248 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (3a024c ) │ │ │ │ ldr r3, [pc, #88] @ (3a0250 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a0254 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #72] @ (3a0258 ) │ │ │ │ ldr r2, [pc, #72] @ (3a025c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -424907,27 +424902,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r1 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [pc, #128] @ (3a02c8 ) │ │ │ │ + ldr r5, [pc, #480] @ (3a0428 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #248] @ (3a0344 ) │ │ │ │ + ldr r5, [pc, #600] @ (3a04a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #15 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -424937,25 +424932,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #160] @ 3a0318 │ │ │ │ ldr r2, [pc, #160] @ (3a031c ) │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ ldr r1, [pc, #156] @ (3a0320 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldrb.w r2, [r4, #953] @ 0x3b9 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3a02fa │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add.w r1, r4, #1072 @ 0x430 │ │ │ │ str r0, [sp, #12] │ │ │ │ addw r0, r4, #1068 @ 0x42c │ │ │ │ @@ -424992,19 +424987,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #676] @ (3a05dc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -425013,15 +425008,15 @@ │ │ │ │ ldr r1, [pc, #676] @ (3a05e4 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ subs r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3a04c6 │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r2, #1020 @ 0x3fc │ │ │ │ @@ -425076,19 +425071,19 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r3, r5 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ str r4, [r3, r5] │ │ │ │ ldr.w r1, [r6, #3320] @ 0xcf8 │ │ │ │ add r1, r5 │ │ │ │ - bl 6ea7e8 │ │ │ │ + bl 6ea730 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 732484 │ │ │ │ + bl 7323cc │ │ │ │ ldr.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ lsls r2, r7, #8 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ add r3, r5 │ │ │ │ orr.w r0, r0, r1, lsl #24 │ │ │ │ orr.w r0, r0, r2, asr #31 │ │ │ │ orr.w r2, r2, #16777216 @ 0x1000000 │ │ │ │ @@ -425146,15 +425141,15 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #292] @ (3a05f4 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425166,27 +425161,27 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #244] @ (3a05fc ) │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3a04e0 │ │ │ │ movs r1, #32 │ │ │ │ ldr r4, [pc, #224] @ (3a0600 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #220] @ (3a0604 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425199,27 +425194,27 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3a04e0 │ │ │ │ mov.w r1, #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #156] @ (3a0614 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #152] @ (3a0618 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425228,100 +425223,100 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (3a0620 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3a04e0 │ │ │ │ ldr r4, [pc, #96] @ (3a0624 ) │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #96] @ (3a0628 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #409 @ 0x199 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ b.n 3a04e0 │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + ldr r7, [pc, #816] @ (3a0914 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #168] @ (3a069c ) │ │ │ │ + ldr r6, [pc, #520] @ (3a07fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #40] @ (3a0620 ) │ │ │ │ + ldr r6, [pc, #392] @ (3a0780 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #384] @ (3a077c ) │ │ │ │ + ldr r6, [pc, #736] @ (3a08dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #832] @ (3a0940 ) │ │ │ │ + ldr r6, [pc, #160] @ (3a06a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #968] @ (3a09cc ) │ │ │ │ + ldr r6, [pc, #296] @ (3a072c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #712] @ (3a08d0 ) │ │ │ │ + ldr r6, [pc, #40] @ (3a0630 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [pc, #288] @ (3a0730 ) │ │ │ │ + ldr r6, [pc, #640] @ (3a0890 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #520] @ (3a081c ) │ │ │ │ + ldr r5, [pc, #872] @ (3a097c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #40] @ (3a0640 ) │ │ │ │ + ldr r2, [pc, #392] @ (3a07a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #360] @ (3a0784 ) │ │ │ │ + ldr r5, [pc, #712] @ (3a08e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #640] @ (3a08a0 ) │ │ │ │ + ldr r5, [pc, #992] @ (3a0a00 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #176] @ (3a06d4 ) │ │ │ │ + ldr r5, [pc, #528] @ (3a0834 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #968] @ (3a09f0 ) │ │ │ │ + ldr r2, [pc, #296] @ (3a0750 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #64] @ (3a066c ) │ │ │ │ + ldr r5, [pc, #416] @ (3a07cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #56] @ 3a067c │ │ │ │ ldr r2, [pc, #56] @ (3a0680 ) │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ ldr r1, [pc, #52] @ (3a0684 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a0668 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r6, [r2, #16] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #400] @ (3a0814 ) │ │ │ │ + ldr r4, [pc, #752] @ (3a0974 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3a06c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425329,24 +425324,24 @@ │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ ldr r1, [pc, #40] @ (3a06cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d54 │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #56] @ (3a0704 ) │ │ │ │ + ldr r4, [pc, #408] @ (3a0864 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3a0728 │ │ │ │ sub sp, #8 │ │ │ │ @@ -425355,34 +425350,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a0730 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #950] @ 0x3b6 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #816] @ (3a0a60 ) │ │ │ │ + ldr r4, [pc, #144] @ (3a07c0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #516] @ (3a0950 ) │ │ │ │ @@ -425391,15 +425386,15 @@ │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ ldr r1, [pc, #516] @ (3a0958 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3a07fa │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov sl, r8 │ │ │ │ @@ -425553,19 +425548,19 @@ │ │ │ │ bne.n 3a0928 │ │ │ │ b.n 3a08d0 │ │ │ │ str.w r8, [ip, #4]! │ │ │ │ cmp ip, lr │ │ │ │ bne.n 3a08b0 │ │ │ │ b.n 3a08d0 │ │ │ │ ... │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #384] @ (3a0ad8 ) │ │ │ │ + ldr r3, [pc, #736] @ (3a0c38 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #608] @ 0x260 │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003a095c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -425579,27 +425574,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [r4, #932] @ 0x3a4 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, #32 │ │ │ │ add.w r6, r1, r2, lsl #5 │ │ │ │ ldr r2, [pc, #492] @ (3a0b90 ) │ │ │ │ ldr r1, [pc, #496] @ (3a0b94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 3289e8 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a0aa6 │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -425757,27 +425752,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0a44 │ │ │ │ + b.n 3a08f4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3a0a14 │ │ │ │ + b.n 3a08c4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #464] @ (3a0d6c ) │ │ │ │ + ldr r1, [pc, #816] @ (3a0ecc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #40] @ (3a0bc8 ) │ │ │ │ + ldr r1, [pc, #392] @ (3a0d28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a0ba0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -425801,28 +425796,28 @@ │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3a0c00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ac2c │ │ │ │ + bl 87ab74 │ │ │ │ movs r0, #1 │ │ │ │ blx 28b018 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #472] @ (3a0dd4 ) │ │ │ │ + ldr r0, [pc, #824] @ (3a0f34 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #376] @ (3a0d78 ) │ │ │ │ + ldr r0, [pc, #728] @ (3a0ed8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #384] @ (3a0d84 ) │ │ │ │ + ldr r0, [pc, #736] @ (3a0ee4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -425841,22 +425836,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (3a0c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a0c24 │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #30] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #968] @ (3a101c ) │ │ │ │ + ldr r3, [pc, #296] @ (3a0d7c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #152] @ (3a0d00 ) │ │ │ │ @@ -425886,22 +425881,22 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a0d0c ) │ │ │ │ ldr r5, [pc, #112] @ (3a0d10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ubfx r2, r2, #6, #16 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ @@ -425913,34 +425908,34 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3a0c7c │ │ │ │ negs r0, r0 │ │ │ │ blx 289104 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3a0d14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a0c7c │ │ │ │ ldr r0, [pc, #32] @ (3a0d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a0c7c │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #28] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #696] @ (3a0fc4 ) │ │ │ │ + ldr r3, [pc, #24] @ (3a0d24 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #864] @ (3a1070 ) │ │ │ │ + ldr r3, [pc, #192] @ (3a0dd0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #656] @ (3a0fa8 ) │ │ │ │ + ldr r2, [pc, #1008] @ (3a1108 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #728] @ (3a0ff4 ) │ │ │ │ + ldr r3, [pc, #56] @ (3a0d54 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3a0d80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -425949,25 +425944,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3a0d88 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (3a0d8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (3a0d90 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #52] @ (3a0d94 ) │ │ │ │ ldr r3, [pc, #52] @ (3a0d98 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ @@ -425975,32 +425970,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr r0, [pc, #8] @ (3a0da8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426009,15 +426004,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3a0e14 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #80] @ (3a0e18 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #48] @ 3a0e08 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, #1312 @ 0x520 │ │ │ │ add.w r1, r0, #1296 @ 0x510 │ │ │ │ add.w r0, r0, #1320 @ 0x528 │ │ │ │ vstr d7, [r1] │ │ │ │ movs r1, #0 │ │ │ │ @@ -426026,91 +426021,91 @@ │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str.w r1, [r3, #1276] @ 0x4fc │ │ │ │ str.w r1, [r3, #1280] @ 0x500 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ ... │ │ │ │ - ldr r6, [r7, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #528] @ (3a1028 ) │ │ │ │ + ldr r1, [pc, #880] @ (3a1188 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #680] @ (3a10c4 ) │ │ │ │ + ldr r2, [pc, #8] @ (3a0e24 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #56] @ 3a0e6c │ │ │ │ ldr r2, [pc, #56] @ (3a0e70 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a0e74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a0e56 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #40] @ (3a0e9c ) │ │ │ │ + ldr r1, [pc, #392] @ (3a0ffc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #208] @ (3a0f48 ) │ │ │ │ + ldr r1, [pc, #560] @ (3a10a8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #56] @ 3a0ec8 │ │ │ │ ldr r2, [pc, #56] @ (3a0ecc ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a0ed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3a0eb2 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #696] @ (3a1188 ) │ │ │ │ + ldr r1, [pc, #24] @ (3a0ee8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #864] @ (3a1234 ) │ │ │ │ + ldr r1, [pc, #192] @ (3a0f94 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a0ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426123,15 +426118,15 @@ │ │ │ │ ldr r2, [pc, #212] @ (3a0fc8 ) │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #200] @ (3a0fcc ) │ │ │ │ add.w sl, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #196] @ (3a0fd0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -426194,27 +426189,27 @@ │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ b.n 3a0f32 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a1398 │ │ │ │ + b.n 3a1248 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3a1364 │ │ │ │ + b.n 3a1214 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r0, #18] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r1, [pc, #552] @ (3a1200 ) │ │ │ │ + ldr r0, [pc, #904] @ (3a1360 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #608] @ (3a123c ) │ │ │ │ + ldr r0, [pc, #960] @ (3a139c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ │ │ │ │ 003a0fe4 : │ │ │ │ @@ -426234,21 +426229,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #920] @ (3a13a8 ) │ │ │ │ + ldr r0, [pc, #248] @ (3a1108 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #928] @ (3a13b4 ) │ │ │ │ + ldr r0, [pc, #256] @ (3a1114 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a101c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ sub.w ip, r3, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bhi.n 3a1084 │ │ │ │ push {r4, lr} │ │ │ │ @@ -426293,25 +426288,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a10c4 ) │ │ │ │ ldr r0, [pc, #32] @ (3a10c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #600] @ (3a1314 ) │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #520] @ (3a12d0 ) │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #592] @ (3a131c ) │ │ │ │ + blxns sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #156] @ (3a117c ) │ │ │ │ @@ -426330,33 +426325,33 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r4, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ movs r3, #21 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3a1160 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87a7a8 │ │ │ │ + bl 87a6f0 │ │ │ │ ldr r2, [pc, #84] @ (3a1190 ) │ │ │ │ ldr r3, [pc, #68] @ (3a1180 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426373,27 +426368,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (3a1194 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #48] @ (3a1198 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3a095c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eed2c │ │ │ │ + bl 6eec74 │ │ │ │ b.n 3a1138 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #11] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #408] @ (3a1324 ) │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, r6 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r5, #9] │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r6, r7, #11 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -426407,58 +426402,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3a1218 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #84] @ (3a121c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #84] @ (3a1220 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #309 @ 0x135 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #64] @ (3a1224 ) │ │ │ │ ldr r1, [pc, #64] @ (3a1228 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #52] @ (3a122c ) │ │ │ │ ldr r1, [pc, #52] @ (3a1230 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c9ec │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + b.w 72c934 │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r0, r5 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bxns sp │ │ │ │ + mov ip, r8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - muls r6, r0 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 003a1234 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -426754,15 +426749,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 3a12c0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6edd7c │ │ │ │ + b.w 6edcc4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -426999,25 +426994,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a1854 ) │ │ │ │ ldr r0, [pc, #32] @ (3a1858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r1 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r7, pc, #544 @ (adr r7, 3a1a70 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a185c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427028,15 +427023,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r7, r6, #12288 @ 0x3000 │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r0, [r7, #3320] @ 0xcf8 │ │ │ │ adds r5, #1 │ │ │ │ add r0, r4 │ │ │ │ add.w r4, r4, #656 @ 0x290 │ │ │ │ - bl 6edd7c │ │ │ │ + bl 6edcc4 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3a187e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427129,15 +427124,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r7, r6, #12288 @ 0x3000 │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r0, [r7, #3320] @ 0xcf8 │ │ │ │ adds r5, #1 │ │ │ │ add r0, r4 │ │ │ │ add.w r4, r4, #656 @ 0x290 │ │ │ │ - bl 6edd7c │ │ │ │ + bl 6edcc4 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3a199a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427543,15 +427538,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [pc, #1536] @ 3a2430 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a1e84 │ │ │ │ subs.w r7, r2, #24576 @ 0x6000 │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp.w r7, #8160 @ 0x1fe0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ @@ -427697,26 +427692,26 @@ │ │ │ │ ldr.w r0, [pc, #1076] @ 3a2438 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a1e7a │ │ │ │ ldr.w r1, [pc, #1056] @ 3a243c │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1056] @ 3a2440 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a1e6c │ │ │ │ cmp.w r4, #3584 @ 0xe00 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a22c2 │ │ │ │ subs.w r3, r4, #3584 @ 0xe00 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -427940,15 +427935,15 @@ │ │ │ │ ldr r1, [pc, #408] @ (3a2448 ) │ │ │ │ mov.w r2, #3840 @ 0xf00 │ │ │ │ ldr r0, [pc, #408] @ (3a244c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a20e8 │ │ │ │ ldr.w r3, [ip, #1056] @ 0x420 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 3a20e8 │ │ │ │ lsls r1, r7, #31 │ │ │ │ bpl.w 3a20e8 │ │ │ │ subs.w r3, r4, #3328 @ 0xd00 │ │ │ │ @@ -428079,29 +428074,29 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -428332,15 +428327,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a2528 │ │ │ │ ldr.w r3, [pc, #1244] @ 3a2bf8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a2528 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -428352,26 +428347,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a2528 │ │ │ │ ldr.w r1, [pc, #1200] @ 3a2c00 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1200] @ 3a2c04 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a251a │ │ │ │ sub.w r1, r4, #256 @ 0x100 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.n 3a26d0 │ │ │ │ ldr.w r3, [r9, #936] @ 0x3a8 │ │ │ │ @@ -428433,15 +428428,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ (3a2c08 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #1012] @ (3a2c0c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a26d0 │ │ │ │ ldr.w r3, [r9, #1056] @ 0x420 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ eors r2, r3 │ │ │ │ lsls r7, r3, #25 │ │ │ │ itt mi │ │ │ │ andmi.w r2, r2, #3 │ │ │ │ @@ -428764,27 +428759,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2c10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -428849,56 +428844,56 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a2c5a │ │ │ │ ldr r0, [pc, #32] @ (3a2ce8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w lr, [r6, r3, lsl #2] │ │ │ │ b.n 3a2c5a │ │ │ │ nop │ │ │ │ ldrsh r2, [r5, r5] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #8] @ 3a2d00 │ │ │ │ vstr d7, [r3] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ... │ │ │ │ ldr r0, [pc, #4] @ (3a2d10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ add r6, pc, #760 @ (adr r6, 3a300c ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, r0, #1312 @ 0x520 │ │ │ │ add.w sl, r0, #1376 @ 0x560 │ │ │ │ mov.w r9, #1 │ │ │ │ b.n 3a2d66 │ │ │ │ mov r0, r3 │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ sub.w r3, r5, #32 │ │ │ │ rsb r2, r5, #32 │ │ │ │ lsl.w r5, r9, r5 │ │ │ │ lsl.w r3, r9, r3 │ │ │ │ cmp r0, r5 │ │ │ │ lsr.w r2, r9, r2 │ │ │ │ orr.w r3, r3, r2 │ │ │ │ @@ -428958,15 +428953,15 @@ │ │ │ │ bic.w fp, fp, #15 │ │ │ │ mul.w r3, ip, r3 │ │ │ │ strd fp, r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 3a2d38 │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r0, ip │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ mul.w r0, r0, fp │ │ │ │ b.n 3a2d3e │ │ │ │ ldr.w r5, [r8, #1292] @ 0x50c │ │ │ │ add.w r4, r8, #1408 @ 0x580 │ │ │ │ lsls r1, r5, #27 │ │ │ │ itt mi │ │ │ │ andmi.w r5, r5, #15 │ │ │ │ @@ -428996,17 +428991,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (3a2e6c ) │ │ │ │ movw r2, #1486 @ 0x5ce │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a2c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #976] @ (3a323c ) │ │ │ │ + ldr r5, [pc, #304] @ (3a2f9c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r5, #188 @ 0xbc │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3a2f60 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -429016,25 +429011,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #200] @ (3a2f6c ) │ │ │ │ ldr r1, [pc, #200] @ (3a2f70 ) │ │ │ │ movs r3, #25 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3a2ebe │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r2, [r4, #1324] @ 0x52c │ │ │ │ ldr.w r3, [r4, #1332] @ 0x534 │ │ │ │ @@ -429077,23 +429072,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #800] @ (3a3284 ) │ │ │ │ + ldr r5, [pc, #128] @ (3a2fe4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (3a302c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -429102,91 +429097,91 @@ │ │ │ │ ldr r1, [pc, #164] @ (3a3034 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #144] @ (3a3038 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (3a303c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3a3040 ) │ │ │ │ ldr r1, [pc, #136] @ (3a3044 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #116] @ (3a3048 ) │ │ │ │ ldr r1, [pc, #120] @ (3a304c ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #104] @ (3a3050 ) │ │ │ │ ldr r1, [pc, #104] @ (3a3054 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r2, [pc, #92] @ (3a3058 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r7, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72db8c │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [pc, #76] @ (3a305c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #776] @ (3a3338 ) │ │ │ │ + ldr r4, [pc, #104] @ (3a3098 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3, #12 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #30 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3a29f8 │ │ │ │ lsls r6, r3, #3 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ adds r1, #29 │ │ │ │ @@ -429263,15 +429258,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a30a2 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #612] @ (3a3384 ) │ │ │ │ strd r1, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a30a2 │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a3266 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a31d0 │ │ │ │ @@ -429356,30 +429351,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3a3388 ) │ │ │ │ ldr r0, [pc, #348] @ (3a338c ) │ │ │ │ add r1, pc │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3a308c │ │ │ │ ldr r1, [pc, #328] @ (3a3390 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3a3098 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3a3098 │ │ │ │ ldr r0, [pc, #312] @ (3a3394 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3098 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a32d8 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movt r1, #65535 @ 0xffff │ │ │ │ adds r1, r2, r1 │ │ │ │ @@ -429465,25 +429460,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ (3a340c ) │ │ │ │ + ldr r1, [pc, #480] @ (3a356c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #720] @ (3a366c ) │ │ │ │ + ldr r1, [pc, #48] @ (3a33cc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #300] @ (3a34dc ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -429588,15 +429583,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ b.n 3a33e8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r7] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -429607,15 +429602,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r5, r4] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ movs r5, #0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -429638,15 +429633,15 @@ │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ mov r6, ip │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ lsrs r1, r1, #3 │ │ │ │ mov r7, lr │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r1, r0, #3 │ │ │ │ strd r5, r5, [sp, #24] │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [sp, #28] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -429669,18 +429664,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3a352a │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 8a3340 │ │ │ │ + bl 8a3288 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ ubfx r3, r3, #0, #19 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r3, #0 │ │ │ │ add sp, #32 │ │ │ │ @@ -429789,15 +429784,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (3a3710 ) │ │ │ │ vldr d7, [r4, #16] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb r7, [r4, #0] │ │ │ │ ldr.w r0, [r5, #1256] @ 0x4e8 │ │ │ │ b.n 3a3616 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, r6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -429808,15 +429803,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r4] │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #376] @ (3a38a0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -429909,25 +429904,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a387a │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a3752 │ │ │ │ ldr r0, [pc, #172] @ (3a38b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3750 │ │ │ │ ldr r3, [pc, #148] @ (3a38ac ) │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a3750 │ │ │ │ ldr r0, [pc, #156] @ (3a38bc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3750 │ │ │ │ ldr r2, [pc, #136] @ (3a38b4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a3814 │ │ │ │ ldr r2, [pc, #136] @ (3a38c0 ) │ │ │ │ @@ -429943,15 +429938,15 @@ │ │ │ │ movmi r2, r3 │ │ │ │ ldrmi r0, [r7, #4] │ │ │ │ bpl.n 3a3818 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ (3a38c4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a3806 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ b.n 3a37de │ │ │ │ ldr r3, [pc, #88] @ (3a38c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -429973,15 +429968,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3a3806 │ │ │ │ ldr r0, [pc, #60] @ (3a38cc ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a385a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r7, r1] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -429989,25 +429984,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, r1] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #188 @ 0xbc │ │ │ │ + movs r5, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -430099,15 +430094,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a3976 │ │ │ │ ldr r0, [pc, #100] @ (3a3a28 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a3976 │ │ │ │ ldrd r7, r4, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w ip, [r5, #12] │ │ │ │ b.n 3a396c │ │ │ │ ldr r3, [pc, #76] @ (3a3a2c ) │ │ │ │ @@ -430122,15 +430117,15 @@ │ │ │ │ bpl.n 3a3976 │ │ │ │ ldr r0, [pc, #60] @ (3a3a30 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a3976 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, r2] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -430141,19 +430136,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, r0] │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r2, #13] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #0 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #476] @ (3a3c24 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -430225,15 +430220,15 @@ │ │ │ │ bpl.n 3a3a8e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #344] @ (3a3c40 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3a8e │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a38d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3a3bb2 │ │ │ │ @@ -430264,36 +430259,36 @@ │ │ │ │ bpl.n 3a3aa0 │ │ │ │ ldr r1, [pc, #248] @ (3a3c44 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #248] @ (3a3c48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3aa0 │ │ │ │ ldr r3, [pc, #216] @ (3a3c34 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3a3aa0 │ │ │ │ ldr r1, [pc, #228] @ (3a3c4c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #228] @ (3a3c50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3aa0 │ │ │ │ ldr r1, [pc, #220] @ (3a3c54 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #220] @ (3a3c58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3aa0 │ │ │ │ ldr r3, [pc, #208] @ (3a3c5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a3a8c │ │ │ │ ldr r3, [pc, #156] @ (3a3c34 ) │ │ │ │ @@ -430303,30 +430298,30 @@ │ │ │ │ bpl.w 3a3a8c │ │ │ │ ldr r0, [pc, #188] @ (3a3c60 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ mov fp, r9 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3a8e │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a3aa2 │ │ │ │ ldr r2, [pc, #124] @ (3a3c34 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3a3aa0 │ │ │ │ ldr r1, [pc, #160] @ (3a3c64 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #160] @ (3a3c68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3aa0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ @@ -430346,15 +430341,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #96] @ (3a3c70 ) │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3aa0 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, r5] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r5] │ │ │ │ @@ -430363,39 +430358,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, r3] │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r0 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r2 │ │ │ │ + ands r4, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r2, r2, #1 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #122 @ 0x7a │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r2, r0 │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #544] @ 3a3ea8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -430494,38 +430489,38 @@ │ │ │ │ bpl.n 3a3cf2 │ │ │ │ ldr r1, [pc, #332] @ (3a3ec0 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #332] @ (3a3ec4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ ldr r3, [pc, #304] @ (3a3eb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3a3cf2 │ │ │ │ ldr r3, [pc, #312] @ (3a3ec8 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #312] @ (3a3ecc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a3cf4 │ │ │ │ ldr r4, [pc, #296] @ (3a3ed0 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #296] @ (3a3ed4 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ ldr r3, [pc, #284] @ (3a3ed8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a3d1e │ │ │ │ ldr r3, [pc, #240] @ (3a3eb8 ) │ │ │ │ @@ -430536,15 +430531,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3a3edc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a3d20 │ │ │ │ ldr.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ cmp r3, fp │ │ │ │ bhi.n 3a3e7c │ │ │ │ ldr r2, [pc, #200] @ (3a3eb8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -430553,30 +430548,30 @@ │ │ │ │ bpl.w 3a3cf2 │ │ │ │ ldr r1, [pc, #228] @ (3a3ee0 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #228] @ (3a3ee4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ ldr r3, [pc, #168] @ (3a3eb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a3cf2 │ │ │ │ ldr r5, [pc, #204] @ (3a3ee8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #204] @ (3a3eec ) │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r5, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ ldr r3, [pc, #188] @ (3a3ef0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a3ce0 │ │ │ │ ldr r3, [pc, #120] @ (3a3eb8 ) │ │ │ │ @@ -430586,29 +430581,29 @@ │ │ │ │ bpl.w 3a3ce0 │ │ │ │ ldr r0, [pc, #168] @ (3a3ef4 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ strd ip, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a3ce0 │ │ │ │ ldr r3, [pc, #88] @ (3a3eb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a3cf2 │ │ │ │ ldr r1, [pc, #140] @ (3a3ef8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (3a3efc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a3cf2 │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r6, #1256] @ 0x4e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -430629,45 +430624,45 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #688] @ (3a4170 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r5, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r3, #230 @ 0xe6 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #232] @ 3a3ff8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -430677,15 +430672,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r4, r0 │ │ │ │ add.w ip, r3, #12288 @ 0x3000 │ │ │ │ ldr.w r0, [r3, #932] @ 0x3a4 │ │ │ │ cbz r0, 3a3f86 │ │ │ │ ldr.w r3, [ip, #3320] @ 0xcf8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -430703,15 +430698,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3a400c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -430748,25 +430743,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #242 @ 0xf2 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r6, #2 │ │ │ │ + adds r4, r1, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -430836,15 +430831,15 @@ │ │ │ │ lsls r7, r2, #20 │ │ │ │ bpl.n 3a4054 │ │ │ │ ldr r0, [pc, #460] @ (3a4298 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ strd ip, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4054 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a4056 │ │ │ │ ldr.w r3, [r6, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r7, r3, #968 @ 0x3c8 │ │ │ │ @@ -430909,31 +430904,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a4054 │ │ │ │ ldr r0, [pc, #256] @ (3a42a0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4054 │ │ │ │ ldr r0, [pc, #248] @ (3a42a4 ) │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4054 │ │ │ │ ldr r2, [pc, #216] @ (3a4290 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3a4054 │ │ │ │ ldr r0, [pc, #228] @ (3a42a8 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4054 │ │ │ │ ldr r3, [pc, #200] @ (3a429c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a40dc │ │ │ │ ldr r3, [pc, #208] @ (3a42ac ) │ │ │ │ @@ -430946,15 +430941,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a40dc │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #184] @ (3a42b0 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3a40dc │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a418a │ │ │ │ ldr r3, [pc, #136] @ (3a429c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -430971,15 +430966,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3a40dc │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #120] @ (3a42b4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3a4204 │ │ │ │ ldr r1, [pc, #108] @ (3a42b8 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3a418a │ │ │ │ @@ -430991,48 +430986,48 @@ │ │ │ │ strd r6, r0, [sp, #20] │ │ │ │ strd ip, lr, [sp, #12] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #76] @ (3a42bc ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a418a │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #488] @ (3a4470 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #384] @ (3a4410 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #296] @ (3a43c0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #68 @ 0x44 │ │ │ │ + movs r0, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #224] @ (3a439c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #440] @ (3a448c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -431122,15 +431117,15 @@ │ │ │ │ ldr.w r3, [r3, #932] @ 0x3a4 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3a42fc │ │ │ │ movs r0, #2 │ │ │ │ b.n 3a42fe │ │ │ │ ldr r0, [pc, #228] @ (3a44a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a42fc │ │ │ │ ldr r3, [pc, #212] @ (3a44a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a443e │ │ │ │ movs r0, #0 │ │ │ │ @@ -431147,15 +431142,15 @@ │ │ │ │ bne.n 3a4464 │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a42fc │ │ │ │ ldr r0, [pc, #180] @ (3a44a8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a42fc │ │ │ │ ldr.w lr, [pc, #172] @ 3a44ac │ │ │ │ ldr.w r7, [r5, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3a43a6 │ │ │ │ ldr.w lr, [pc, #132] @ 3a4498 │ │ │ │ @@ -431165,15 +431160,15 @@ │ │ │ │ beq.n 3a43a6 │ │ │ │ strd r2, ip, [sp] │ │ │ │ and.w r2, r0, #1 │ │ │ │ ldr r0, [pc, #132] @ (3a44b0 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a43d2 │ │ │ │ b.n 3a43a6 │ │ │ │ ldr r3, [pc, #116] @ (3a44b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -431183,30 +431178,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a43d2 │ │ │ │ ldr r0, [pc, #100] @ (3a44b8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a43d2 │ │ │ │ b.n 3a43a6 │ │ │ │ ldr r2, [pc, #76] @ (3a44b4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a43ec │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3a43ec │ │ │ │ ldr r0, [pc, #72] @ (3a44bc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a43a6 │ │ │ │ ldr r3, [pc, #24] @ (3a4498 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3a43ec │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -431218,27 +431213,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #648] @ (3a4728 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r1, #9] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r2, #15] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + subs r2, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r2 │ │ │ │ @@ -431352,15 +431347,15 @@ │ │ │ │ bpl.n 3a4566 │ │ │ │ ldr r1, [pc, #192] @ (3a46b4 ) │ │ │ │ ldr r0, [pc, #196] @ (3a46b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #284 @ 0x11c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4566 │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov.w r6, #656 @ 0x290 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ ldr.w r3, [r3, #3320] @ 0xcf8 │ │ │ │ @@ -431395,43 +431390,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ mla r0, ip, r6, r0 │ │ │ │ bl 3a818c │ │ │ │ b.n 3a4622 │ │ │ │ ldr r0, [pc, #64] @ (3a46bc ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a45a8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3a46c0 ) │ │ │ │ mov r3, fp │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a2c │ │ │ │ mov r8, r9 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r5, r4, #1 │ │ │ │ mov lr, r3 │ │ │ │ lsls r2, r4, #3 │ │ │ │ mov r2, r7 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r4, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #172] @ (3a4784 ) │ │ │ │ @@ -431489,26 +431484,26 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3a46fc │ │ │ │ add lr, r8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + adds r6, r1, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #128] @ 3a482c │ │ │ │ @@ -431565,15 +431560,15 @@ │ │ │ │ beq.n 3a47f8 │ │ │ │ b.n 3a47f6 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ mvns r4, r6 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r0, r5 │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -431791,21 +431786,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a4a86 │ │ │ │ ldr r0, [pc, #108] @ (3a4aec ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a5156 │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr.w r1, [r7, #1456] @ 0x5b0 │ │ │ │ - bl 8a359c │ │ │ │ + bl 8a34e4 │ │ │ │ ldr.w r2, [r7, #1312] @ 0x520 │ │ │ │ ubfx r3, r1, #0, #15 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ eor.w r3, r2, r3, lsl #5 │ │ │ │ ands r3, r1 │ │ │ │ eors r3, r2 │ │ │ │ @@ -431826,17 +431821,17 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [pc, #3108] @ 3a5718 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3a4b0c │ │ │ │ ldr.w r3, [pc, #3100] @ 3a571c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -431996,15 +431991,15 @@ │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr.w r1, [pc, #2720] @ 3a5720 │ │ │ │ ldr.w r0, [pc, #2720] @ 3a5724 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4a8e │ │ │ │ ldr.w r3, [r7, #1288] @ 0x508 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432017,15 +432012,15 @@ │ │ │ │ ldr.w r3, [pc, #2656] @ 3a571c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr.w r0, [pc, #2656] @ 3a572c │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4a8e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ @@ -432128,15 +432123,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a4a86 │ │ │ │ ldr.w r0, [pc, #2356] @ 3a5738 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4a86 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ ldrh.w r5, [sp, #218] @ 0xda │ │ │ │ ldrh.w r6, [sp, #226] @ 0xe2 │ │ │ │ @@ -432295,15 +432290,15 @@ │ │ │ │ ldr.w r3, [pc, #1864] @ 3a571c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr.w r0, [pc, #1884] @ 3a5740 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4a8e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -432442,15 +432437,15 @@ │ │ │ │ bpl.w 3a49da │ │ │ │ ldr.w r1, [pc, #1492] @ 3a5748 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1488] @ 3a574c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a49da │ │ │ │ mov r1, r0 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ @@ -432468,15 +432463,15 @@ │ │ │ │ ldr.w r3, [r7, #1468] @ 0x5bc │ │ │ │ adds r2, r4, r2 │ │ │ │ ldr.w r0, [pc, #1416] @ 3a5754 │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a49da │ │ │ │ ldr.w r3, [pc, #1336] @ 3a571c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a49da │ │ │ │ ldr.w r2, [pc, #1380] @ 3a5758 │ │ │ │ @@ -432507,21 +432502,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr.w r0, [pc, #1316] @ 3a576c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4a8e │ │ │ │ ldr.w r0, [pc, #1304] @ 3a5770 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bhi.n 3a521c │ │ │ │ add r2, pc, #8 @ (adr r2, 3a5274 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ bx r2 │ │ │ │ @@ -432633,29 +432628,29 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #956] @ (3a5778 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ and.w r2, r2, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3a583a │ │ │ │ ldr r3, [pc, #828] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a4a86 │ │ │ │ ldr r0, [pc, #908] @ (3a577c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a86 │ │ │ │ sub.w r3, r4, #8192 @ 0x2000 │ │ │ │ cmp.w r3, #57344 @ 0xe000 │ │ │ │ bcc.w 3a4dc6 │ │ │ │ ldr r3, [pc, #788] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432663,26 +432658,26 @@ │ │ │ │ bpl.w 3a4a86 │ │ │ │ ldr r1, [pc, #872] @ (3a5780 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #872] @ (3a5784 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a86 │ │ │ │ ldr r3, [pc, #752] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r0, [pc, #840] @ (3a5788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr r2, [pc, #832] @ (3a578c ) │ │ │ │ ldr r3, [pc, #784] @ (3a575c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -432694,27 +432689,27 @@ │ │ │ │ ldr r0, [pc, #816] @ (3a5794 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #672] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r1, [pc, #780] @ (3a5798 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #780] @ (3a579c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -432760,15 +432755,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r0, [pc, #632] @ (3a57a0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4a8e │ │ │ │ ldr r3, [pc, #612] @ (3a57a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432778,29 +432773,29 @@ │ │ │ │ ldr r3, [pc, #460] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r0, [pc, #588] @ (3a57a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr r3, [pc, #580] @ (3a57ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4e80 │ │ │ │ ldr r3, [pc, #420] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a4e80 │ │ │ │ ldr r0, [pc, #556] @ (3a57b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a4e80 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #548] @ (3a57b4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a505a │ │ │ │ @@ -432809,15 +432804,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3a505a │ │ │ │ ldr r0, [pc, #524] @ (3a57b8 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a505a │ │ │ │ ldrd r5, r4, [sp, #216] @ 0xd8 │ │ │ │ cmp r4, #0 │ │ │ │ uxth r1, r5 │ │ │ │ it lt │ │ │ │ lsrlt r5, r5, #16 │ │ │ │ @@ -432852,15 +432847,15 @@ │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 3a50ba │ │ │ │ ldr r0, [pc, #420] @ (3a57c4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #28] │ │ │ │ b.n 3a50be │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #400] @ (3a57c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432872,15 +432867,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3a506e │ │ │ │ ldr r0, [pc, #376] @ (3a57cc ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a506e │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #360] @ (3a57d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432890,15 +432885,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a5082 │ │ │ │ ldr r0, [pc, #336] @ (3a57d4 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a5082 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a505a │ │ │ │ @@ -432933,127 +432928,127 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #240] @ (3a57d8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #240] @ (3a57dc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr r3, [pc, #32] @ (3a571c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r0, [pc, #212] @ (3a57e0 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ nop │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfa65ffff │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, r0, #2 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r1, #170 @ 0xaa │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + movs r7, #142 @ 0x8e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, r0, r4 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r4, #30 │ │ │ │ + asrs r4, r7, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #80] @ (3a5814 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r5, #11] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r5, r5, #16 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a5118 │ │ │ │ ldr.w r3, [pc, #1080] @ 3a5c28 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -433103,15 +433098,15 @@ │ │ │ │ bpl.w 3a4a86 │ │ │ │ ldr r1, [pc, #956] @ (3a5c30 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #956] @ (3a5c34 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a86 │ │ │ │ ldr r3, [pc, #944] @ (3a5c38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4e36 │ │ │ │ ldr r3, [pc, #916] @ (3a5c2c ) │ │ │ │ @@ -433121,15 +433116,15 @@ │ │ │ │ bpl.w 3a4e36 │ │ │ │ ldr r0, [pc, #920] @ (3a5c3c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.w 3a4e36 │ │ │ │ ldr r2, [pc, #900] @ (3a5c40 ) │ │ │ │ ldr.w r1, [r9, r2] │ │ │ │ ldrh r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a4ef6 │ │ │ │ @@ -433139,15 +433134,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3a4ef6 │ │ │ │ ldr r0, [pc, #876] @ (3a5c44 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 3a4ef6 │ │ │ │ ldr r3, [pc, #860] @ (3a5c48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4fb4 │ │ │ │ @@ -433162,15 +433157,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4fb4 │ │ │ │ ldr r3, [pc, #808] @ (3a5c50 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4a48 │ │ │ │ ldr r3, [pc, #760] @ (3a5c2c ) │ │ │ │ @@ -433178,15 +433173,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a4a48 │ │ │ │ ldr r0, [pc, #784] @ (3a5c54 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a48 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ @@ -433277,15 +433272,15 @@ │ │ │ │ bpl.w 3a4a8e │ │ │ │ ldr r1, [pc, #524] @ (3a5c58 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (3a5c5c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a8e │ │ │ │ ldr.w lr, [pc, #512] @ 3a5c60 │ │ │ │ ldr.w r2, [r9, lr] │ │ │ │ ldrh.w lr, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 3a4c46 │ │ │ │ ldr.w lr, [pc, #440] @ 3a5c2c │ │ │ │ @@ -433298,15 +433293,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r1, [r7, #1288] @ 0x508 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ b.w 3a4c46 │ │ │ │ ldr r0, [pc, #444] @ (3a5c68 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -433314,15 +433309,15 @@ │ │ │ │ ldr r0, [pc, #372] @ (3a5c2c ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 3a4d10 │ │ │ │ ldr r0, [pc, #420] @ (3a5c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ b.w 3a4d10 │ │ │ │ ldr r3, [pc, #408] @ (3a5c70 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4dae │ │ │ │ @@ -433335,15 +433330,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4dae │ │ │ │ ldr r3, [pc, #364] @ (3a5c78 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5018 │ │ │ │ ldr r3, [pc, #276] @ (3a5c2c ) │ │ │ │ @@ -433351,15 +433346,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a5018 │ │ │ │ ldr r0, [pc, #340] @ (3a5c7c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.w 3a5018 │ │ │ │ ldr r3, [pc, #328] @ (3a5c80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a533a │ │ │ │ @@ -433373,15 +433368,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ b.w 3a533c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ b.n 3a5802 │ │ │ │ ldr r3, [pc, #268] @ (3a5c88 ) │ │ │ │ @@ -433395,25 +433390,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a514a │ │ │ │ ldr r0, [pc, #244] @ (3a5c8c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.w 3a514a │ │ │ │ ldr r0, [pc, #224] @ (3a5c90 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ b.n 3a5814 │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mov.w r5, #656 @ 0x290 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ @@ -433433,83 +433428,83 @@ │ │ │ │ bpl.w 3a4a86 │ │ │ │ ldr r1, [pc, #148] @ (3a5c94 ) │ │ │ │ ldr r0, [pc, #152] @ (3a5c98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.w 3a4a86 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ (3a5c9c ) │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1236 @ 0x4d4 │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r0, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #960] @ (3a6024 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r5, [pc, #80] @ (3a5cdc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + subs r0, r5, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.u32 q8, , #2 │ │ │ │ + vqadd.u16 q8, q3, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r4, [pc, #1072] @ 3a60e4 │ │ │ │ mov r6, r3 │ │ │ │ @@ -433589,15 +433584,15 @@ │ │ │ │ ldr r0, [pc, #884] @ (3a60f4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5cea │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a5ebc │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3a5e46 │ │ │ │ @@ -433668,26 +433663,26 @@ │ │ │ │ ldr r1, [pc, #660] @ (3a60f8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #660] @ (3a60fc ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5d5e │ │ │ │ ldr r1, [pc, #644] @ (3a6100 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #644] @ (3a6104 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5cdc │ │ │ │ ldr r3, [pc, #628] @ (3a6108 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5cea │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -433696,15 +433691,15 @@ │ │ │ │ ldr r0, [pc, #612] @ (3a610c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5cea │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a6008 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a5ccc │ │ │ │ @@ -433740,15 +433735,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3a6110 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #480] @ (3a6114 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5d5e │ │ │ │ str.w r9, [r1, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r2, [r1, #1316] @ 0x524 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ str.w r3, [r1, #1304] @ 0x518 │ │ │ │ @@ -433804,15 +433799,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (3a6118 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #292] @ (3a611c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5d5e │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ adds r3, r2, r3 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -433832,15 +433827,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (3a6120 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #220] @ (3a6124 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5d5e │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ ldr.w r3, [r3, #1056] @ 0x420 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.n 3a5f7a │ │ │ │ ldr r3, [pc, #132] @ (3a60e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -433850,15 +433845,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3a6128 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #184] @ (3a612c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a5d5e │ │ │ │ str.w r8, [r0, #1308] @ 0x51c │ │ │ │ b.n 3a5d5e │ │ │ │ ldr.w r2, [r0, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ ldr.w r7, [r1, #1316] @ 0x524 │ │ │ │ @@ -433891,38 +433886,38 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8], #-324 @ 0xfffffebc │ │ │ │ - adds r0, r2, #7 │ │ │ │ + @ instruction: 0xfb900051 │ │ │ │ + adds r0, r5, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mrrc2 0, 5, r0, ip, cr1 │ │ │ │ + @ instruction: 0xfbb40051 │ │ │ │ strh r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb6e0051 │ │ │ │ - adds r6, r2, #1 │ │ │ │ + @ instruction: 0xfac60051 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfaa80051 │ │ │ │ - adds r0, r1, #0 │ │ │ │ + @ instruction: 0xfa000051 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfa5a0051 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + ldrsh.w r0, [r2, #81] @ 0x51 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfa2c0051 │ │ │ │ + vst1.8 @ instruction: 0xf9840051 │ │ │ │ ldr.w r2, [r0, #1276] @ 0x4fc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3a6146 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -433991,15 +433986,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r7, [pc, #376] @ (3a6390 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ cbnz r3, 3a622c │ │ │ │ ldr r3, [pc, #368] @ (3a6394 ) │ │ │ │ @@ -434038,15 +434033,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ movs r4, #1 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 52bee4 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a6368 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3a6308 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ @@ -434097,15 +434092,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a62a4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (3a639c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 3a62a4 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a6342 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a6342 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434151,19 +434146,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [r4, #28] │ │ │ │ + str r6, [r7, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r4, [pc, #540] @ (3a65e0 ) │ │ │ │ @@ -434219,15 +434214,15 @@ │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ strd r2, r2, [r3] │ │ │ │ strb.w r6, [sp, #120] @ 0x78 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a6478 │ │ │ │ ldr r3, [pc, #384] @ (3a65ec ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434266,15 +434261,15 @@ │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d9, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 52bee4 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a65b6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a64f8 │ │ │ │ dmb ish │ │ │ │ @@ -434347,15 +434342,15 @@ │ │ │ │ b.n 3a64ac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #80] @ (3a65f4 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 3a64f8 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3a65f8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (3a65fc ) │ │ │ │ ldr r0, [pc, #64] @ (3a6600 ) │ │ │ │ add r3, pc │ │ │ │ @@ -434378,19 +434373,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #92 @ 0x5c │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrd r2, r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3a6628 │ │ │ │ mov.w ip, r3, lsr #31 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w ip, [r0, #648] @ 0x288 │ │ │ │ @@ -434465,15 +434460,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ orrs r1, r3 │ │ │ │ str.w r1, [r0, #156] @ 0x9c │ │ │ │ bl 3a6604 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ece54 │ │ │ │ + b.w 6ecd9c │ │ │ │ cmp lr, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r2 │ │ │ │ beq.n 3a670c │ │ │ │ ldr r3, [pc, #56] @ (3a673c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434491,23 +434486,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a6740 ) │ │ │ │ ldr r0, [pc, #28] @ (3a6744 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ movs r5, #10 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ @@ -434537,15 +434532,15 @@ │ │ │ │ adc.w r9, r3, r0, asr #31 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a67ce │ │ │ │ ldr r3, [pc, #416] @ (3a6964 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434581,15 +434576,15 @@ │ │ │ │ ldmia.w r5, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [pc, #296] @ 3a6950 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 52bee4 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a6936 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a68d6 │ │ │ │ @@ -434653,15 +434648,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a6848 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (3a696c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 3a6848 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a68ae │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a6916 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a6916 │ │ │ │ @@ -434706,19 +434701,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a697c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -434743,15 +434738,15 @@ │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov r1, r3 │ │ │ │ add.w ip, sl, r0 │ │ │ │ mov.w r3, #656 @ 0x290 │ │ │ │ mov lr, r2 │ │ │ │ mov fp, r1 │ │ │ │ mov r2, lr │ │ │ │ cmp r5, #4 │ │ │ │ @@ -434901,15 +434896,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a6a40 │ │ │ │ sub.w r3, lr, #69120 @ 0x10e00 │ │ │ │ orrs r3, r1 │ │ │ │ beq.w 3a6fec │ │ │ │ movw r3, #3585 @ 0xe01 │ │ │ │ movt r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -434980,25 +434975,25 @@ │ │ │ │ ldr.w r0, [pc, #1164] @ 3a7128 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a6a36 │ │ │ │ ldr.w r1, [pc, #1144] @ 3a712c │ │ │ │ mov r3, fp │ │ │ │ ldr.w r0, [pc, #1144] @ 3a7130 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3a6a28 │ │ │ │ mov.w r3, #3968 @ 0xf80 │ │ │ │ movt r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ it eq │ │ │ │ cmpeq lr, r3 │ │ │ │ @@ -435361,29 +435356,29 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r7, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc 0, cr0, [r8, #-324] @ 0xfffffebc │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + stcl 0, cr0, [r0], #-324 @ 0xfffffebc │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mcr2 0, 0, r0, cr10, cr1, {2} │ │ │ │ - mcr2 0, 1, r0, cr2, cr1, {2} │ │ │ │ + stc2l 0, cr0, [r2, #-324]! @ 0xfffffebc │ │ │ │ + ldc2l 0, cr0, [sl, #-324]! @ 0xfffffebc │ │ │ │ │ │ │ │ 003a7144 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3a7158 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -435454,15 +435449,15 @@ │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add.w ip, r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ cmp r4, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w ip, r1, ip │ │ │ │ add.w r7, r6, ip │ │ │ │ @@ -435656,25 +435651,25 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a7274 │ │ │ │ ldr.w r1, [pc, #1400] @ 3a79ec │ │ │ │ mov r2, sl │ │ │ │ ldr.w r0, [pc, #1400] @ 3a79f0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a7266 │ │ │ │ ldr.w r3, [pc, #1384] @ 3a79f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7274 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -435685,15 +435680,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a7274 │ │ │ │ mov.w r0, #3968 @ 0xf80 │ │ │ │ movt r0, #1 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3a75fc │ │ │ │ @@ -435840,15 +435835,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3a79fc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #900] @ (3a7a00 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3a7428 │ │ │ │ ldrd r3, r1, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bpl.w 3a7428 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ tst.w r9, #1 │ │ │ │ @@ -435916,15 +435911,15 @@ │ │ │ │ ldr r1, [pc, #708] @ (3a7a04 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #708] @ (3a7a08 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3a7428 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r0, r3, #0 │ │ │ │ bcc.w 3a765e │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movt r0, #1 │ │ │ │ @@ -436156,34 +436151,34 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], {81} @ 0x51 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + @ instruction: 0xfb6a0051 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a76bc │ │ │ │ + b.n 3a756c │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb5a0051 │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + @ instruction: 0xfab20051 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a7250 │ │ │ │ + b.n 3a8100 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r7, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a80c8 │ │ │ │ + b.n 3a7f78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r6, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adc.w r0, r4, #13697024 @ 0xd10000 │ │ │ │ - adcs.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + eors.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + @ instruction: 0xf4b40051 │ │ │ │ │ │ │ │ 003a7a18 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3a7a22 │ │ │ │ b.w 3a1544 │ │ │ │ push {r4, lr} │ │ │ │ @@ -436525,15 +436520,15 @@ │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ ldrd r8, r9, [sp, #136] @ 0x88 │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ bl 52bee4 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a7df6 │ │ │ │ dmb ish │ │ │ │ @@ -436558,15 +436553,15 @@ │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ sbc.w sl, r3, r2 │ │ │ │ adds.w r9, r9, r4 │ │ │ │ adc.w sl, r7, sl │ │ │ │ vstr d9, [sp, #144] @ 0x90 │ │ │ │ vstr d9, [sp, #152] @ 0x98 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a7e52 │ │ │ │ ldr r3, [pc, #500] @ (3a803c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -436603,15 +436598,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia.w r8, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 52bee4 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a7ed8 │ │ │ │ dmb ish │ │ │ │ @@ -436664,15 +436659,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [sp, #164] @ 0xa4 │ │ │ │ strb.w r5, [sp, #126] @ 0x7e │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ strb.w r5, [sp, #127] @ 0x7f │ │ │ │ vstr d9, [sp, #128] @ 0x80 │ │ │ │ vstr d9, [sp, #136] @ 0x88 │ │ │ │ - bl 87ef60 │ │ │ │ + bl 87eea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a7f8c │ │ │ │ ldr r3, [pc, #188] @ (3a803c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -436793,23 +436788,23 @@ │ │ │ │ b.w 3a1544 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (3a80f8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 3a7df6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (3a80f8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 876ff4 │ │ │ │ + bl 876f3c │ │ │ │ b.n 3a7ed8 │ │ │ │ ldrd r0, r1, [sp, #144] @ 0x90 │ │ │ │ b.n 3a7e88 │ │ │ │ blx 288fe4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3a80fc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (3a8100 ) │ │ │ │ @@ -436822,18 +436817,18 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #12 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #-400] @ 0xfffffe70 │ │ │ │ - add r0, ip │ │ │ │ + ldc2 0, cr0, [lr], {100} @ 0x64 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, lr │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a8108 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -436873,15 +436868,15 @@ │ │ │ │ bfc r2, #0, #12 │ │ │ │ ubfx r3, r3, #0, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3a61b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ece54 │ │ │ │ + b.w 6ecd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a6604 │ │ │ │ b.n 3a8178 │ │ │ │ │ │ │ │ 003a818c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -436996,15 +436991,15 @@ │ │ │ │ bfc r2, #0, #12 │ │ │ │ ubfx r3, r3, #0, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3a61b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ece54 │ │ │ │ + b.w 6ecd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a6604 │ │ │ │ b.n 3a82c8 │ │ │ │ │ │ │ │ 003a82dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437054,15 +437049,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ ldr.w r3, [r4, #636] @ 0x27c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3a832e │ │ │ │ mov r0, r4 │ │ │ │ bl 3a6604 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ece54 │ │ │ │ + bl 6ecd9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a832e │ │ │ │ │ │ │ │ 003a8370 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -437082,15 +437077,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ bl 3a6604 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ece54 │ │ │ │ + b.w 6ecd9c │ │ │ │ │ │ │ │ 003a83b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd lr, r1, [r0, #152] @ 0x98 │ │ │ │ @@ -437108,15 +437103,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ bl 3a6604 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ece54 │ │ │ │ + b.w 6ecd9c │ │ │ │ │ │ │ │ 003a83f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #176] @ 3a84b8 │ │ │ │ @@ -437178,28 +437173,28 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3a8436 │ │ │ │ ldr r0, [pc, #40] @ (3a84c8 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3a8436 │ │ │ │ bl 28be0c │ │ │ │ lsls r4, r2, #30 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], #-324 @ 0xfffffebc │ │ │ │ + @ instruction: 0xeb860051 │ │ │ │ │ │ │ │ 003a84cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #320] @ (3a861c ) │ │ │ │ @@ -437311,15 +437306,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3a8548 │ │ │ │ ldr r0, [pc, #60] @ (3a862c ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3a854a │ │ │ │ ldr r3, [pc, #44] @ (3a8630 ) │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (3a8634 ) │ │ │ │ ldr r0, [pc, #48] @ (3a8638 ) │ │ │ │ @@ -437334,24 +437329,24 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #896] @ (3a89a8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb2e0051 │ │ │ │ - strh.w r0, [r0, r4, lsl #2] │ │ │ │ - stmdb r6, {r0, r4, r6} │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + eor.w r0, r6, r1, lsr #1 │ │ │ │ + @ instruction: 0xf7780064 │ │ │ │ + @ instruction: 0xe85e0051 │ │ │ │ + strb r6, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3a8648 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r6, [pc, #104] @ (3a86b4 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -437359,19 +437354,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3a86a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3a86ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (3a86b0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3a86b4 ) │ │ │ │ ldr r2, [pc, #52] @ (3a86b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -437381,24 +437376,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb.w r0, [sl, #100] @ 0x64 │ │ │ │ - pop {r2, r6} │ │ │ │ + @ instruction: 0xf7e20064 │ │ │ │ + cbnz r4, 3a8712 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #864] @ (3a8a18 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ - @ instruction: 0xeada0051 │ │ │ │ + bics.w r0, r2, r1, lsr #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (3a8760 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #148] @ (3a8764 ) │ │ │ │ @@ -437407,34 +437402,34 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (3a876c ) │ │ │ │ ldr r1, [pc, #132] @ (3a8770 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #112] @ (3a8774 ) │ │ │ │ ldr r1, [pc, #116] @ (3a8778 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #100] @ (3a877c ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ bl 3365ac │ │ │ │ @@ -437453,24 +437448,24 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 51fc70 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33665c │ │ │ │ - @ instruction: 0xeac80051 │ │ │ │ - ldrb.w r0, [sl, r4, lsl #2] │ │ │ │ - eors.w r0, r6, r1, lsr #1 │ │ │ │ - ldr r6, [r1, #28] │ │ │ │ + bic.w r0, r0, r1, lsr #1 │ │ │ │ + @ instruction: 0xf7720064 │ │ │ │ + strd r0, r0, [lr, #324]! @ 0x144 │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r4, 3a87e0 │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #136] @ (3a880c ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437610,22 +437605,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3a88fc ) │ │ │ │ ldr r0, [pc, #24] @ (3a8900 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a880e │ │ │ │ lsls r6, r0, #16 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r8, #2148 @ 0x864 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + sbc.w r0, r0, #14942208 @ 0xe40000 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -437654,21 +437649,21 @@ │ │ │ │ beq.n 3a8960 │ │ │ │ ldr.w lr, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3a8926 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add r3, r0 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3a8954 │ │ │ │ @@ -437743,15 +437738,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a8a26 │ │ │ │ ldr r1, [pc, #116] @ (3a8ab0 ) │ │ │ │ ldr r0, [pc, #116] @ (3a8ab4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a8a26 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -437780,16 +437775,16 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3a8904 │ │ │ │ nop │ │ │ │ lsls r6, r6, #7 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b20064 │ │ │ │ - ldrh r0, [r7, #28] │ │ │ │ + and.w r0, sl, #14942208 @ 0xe40000 │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r2, #0 │ │ │ │ add.w r3, r1, #31 │ │ │ │ @@ -437823,18 +437818,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3a8b34 ) │ │ │ │ ldr r0, [pc, #20] @ (3a8b38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf3cc0064 │ │ │ │ - add r0, pc, #760 @ (adr r0, 3a8e30 ) │ │ │ │ + @ instruction: 0xf3240064 │ │ │ │ + add r0, pc, #88 @ (adr r0, 3a8b90 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, pc, #840 @ (adr r0, 3a8e84 ) │ │ │ │ + add r0, pc, #168 @ (adr r0, 3a8be4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3a8b90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -437842,36 +437837,36 @@ │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #64] @ (3a8b98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #28] @ 3a8b88 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #944 @ 0x3b0 │ │ │ │ vstr d7, [r0, #-16] │ │ │ │ vstr d7, [r0, #-8] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - @ instruction: 0xf39a0064 │ │ │ │ - b.n 3a87c8 │ │ │ │ + @ instruction: 0xf2f20064 │ │ │ │ + b.n 3a8678 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3a8818 │ │ │ │ + b.n 3a86c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3a8ba8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ ldr r1, [pc, #328] @ (3a8cf4 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -437880,26 +437875,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #140] @ (3a8c50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #128] @ (3a8c54 ) │ │ │ │ ldr r2, [pc, #128] @ (3a8c58 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #84] @ 3a8c40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (3a8c5c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -437927,22 +437922,22 @@ │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3900064 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + @ instruction: 0xf2e80064 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [r2, #80] @ 0x50 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3a88b0 │ │ │ │ + b.n 3a8760 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3a886c │ │ │ │ + b.n 3a871c │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #1000] @ (3a9048 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsrs r7, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -438019,15 +438014,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a8ca2 │ │ │ │ mov r3, r2 │ │ │ │ movs r7, #0 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ sbcs.w r2, r4, #0 │ │ │ │ bcs.n 3a8ce2 │ │ │ │ @@ -438242,54 +438237,54 @@ │ │ │ │ ldr r1, [pc, #92] @ (3a906c ) │ │ │ │ ldr r0, [pc, #92] @ (3a9070 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3a8cf2 │ │ │ │ ldrd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 3a8cf2 │ │ │ │ ldr r1, [pc, #52] @ (3a9074 ) │ │ │ │ ldr r0, [pc, #56] @ (3a9078 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a8c98 │ │ │ │ ldr r1, [pc, #44] @ (3a907c ) │ │ │ │ ldr r0, [pc, #48] @ (3a9080 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ b.n 3a9018 │ │ │ │ vhadd.u32 q0, q13, │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a8ab0 │ │ │ │ + b.n 3a8960 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vhadd.s8 q8, q1, q10 │ │ │ │ - b.n 3a9468 │ │ │ │ + cdp 0, 9, cr0, cr10, cr4, {3} │ │ │ │ + b.n 3a9318 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vhadd.s16 q0, q2, q10 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + cdp 0, 6, cr0, cr12, cr4, {3} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vhadd.s8 q0, q2, q10 │ │ │ │ - pop {r2, r3, r5, pc} │ │ │ │ + cdp 0, 5, cr0, cr12, cr4, {3} │ │ │ │ + pop {r2, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ (3a9144 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -438310,43 +438305,43 @@ │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3a90fe │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ bic.w r5, r5, r2 │ │ │ │ ldr.w r2, [r4, #948] @ 0x3b4 │ │ │ │ bic.w r6, r6, r2 │ │ │ │ orrs r5, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3a9120 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #76] @ (3a914c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a90ca │ │ │ │ ldr r3, [pc, #68] @ (3a9150 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a90ca │ │ │ │ ldr r0, [pc, #64] @ (3a9154 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3a90ca │ │ │ │ ldr r3, [pc, #52] @ (3a9158 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a90f0 │ │ │ │ @@ -438354,30 +438349,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3a90f0 │ │ │ │ ldr r0, [pc, #36] @ (3a915c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3a90f0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb0800e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9414 │ │ │ │ + b.n 3a92c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9428 │ │ │ │ + b.n 3a92d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r7, [pc, #1464] @ 3a972c │ │ │ │ sub sp, #20 │ │ │ │ @@ -438568,15 +438563,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a923a │ │ │ │ ldr.w r0, [pc, #1044] @ 3a973c │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a923a │ │ │ │ ldr r1, [pc, #1020] @ (3a9738 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a919c │ │ │ │ @@ -438609,24 +438604,24 @@ │ │ │ │ ldr r1, [pc, #952] @ (3a9740 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #952] @ (3a9744 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9302 │ │ │ │ ldr r1, [pc, #940] @ (3a9748 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #940] @ (3a974c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9302 │ │ │ │ ldrd r0, r1, [r5, #968] @ 0x3c8 │ │ │ │ orn r0, r0, r2 │ │ │ │ orn r1, r1, r3 │ │ │ │ ldr.w r2, [r5, #936] @ 0x3a8 │ │ │ │ ldr.w r3, [r5, #940] @ 0x3ac │ │ │ │ ands r2, r0 │ │ │ │ @@ -438643,27 +438638,27 @@ │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 3a9302 │ │ │ │ ldr r1, [pc, #876] @ (3a9750 ) │ │ │ │ ldr r0, [pc, #876] @ (3a9754 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9302 │ │ │ │ ldr r1, [pc, #832] @ (3a9734 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #21 │ │ │ │ bpl.n 3a9302 │ │ │ │ ldr r1, [pc, #856] @ (3a9758 ) │ │ │ │ ldr r0, [pc, #860] @ (3a975c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9302 │ │ │ │ ldrd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ bic.w r0, r0, r2 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ strd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -438775,15 +438770,15 @@ │ │ │ │ bic.w r3, r3, #491520 @ 0x78000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #988] @ 0x3dc │ │ │ │ b.n 3a9302 │ │ │ │ ldr r0, [pc, #436] @ (3a9760 ) │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9350 │ │ │ │ cmp r1, #225 @ 0xe1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ bcs.w 3a92f6 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ mov r2, r8 │ │ │ │ and.w r3, r6, #4 │ │ │ │ @@ -438877,41 +438872,41 @@ │ │ │ │ ldr r3, [pc, #28] @ (3a9734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a9302 │ │ │ │ ldr r0, [pc, #64] @ (3a9764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3a9302 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa2800e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rsb r0, r6, r4, asr #1 │ │ │ │ - b.n 3a9780 │ │ │ │ + adds.w r0, lr, r4, asr #1 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs.w r0, r2, r4, asr #1 │ │ │ │ - cbnz r4, 3a9786 │ │ │ │ + add.w r0, sl, r4, asr #1 │ │ │ │ + cbnz r4, 3a975c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - sbc.w r0, lr, r4, asr #1 │ │ │ │ - svc 76 @ 0x4c │ │ │ │ + pkhtb r0, r6, r4, asr #1 │ │ │ │ + udf #164 @ 0xa4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adcs.w r0, r4, r4, asr #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + @ instruction: 0xeaac0064 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3a9790 │ │ │ │ + bgt.n 3a9840 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3a9814 │ │ │ │ + blt.n 3a96c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3a97c8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -438919,22 +438914,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3a97d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #60] @ (3a97d4 ) │ │ │ │ ldr r1, [pc, #64] @ (3a97d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3a97dc ) │ │ │ │ ldr r2, [pc, #52] @ (3a97e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -438943,25 +438938,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3a9770 │ │ │ │ + b.n 3a9620 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb.w r0, [lr, #81] @ 0x51 │ │ │ │ + @ instruction: 0xf7f60051 │ │ │ │ bl fffbb7d6 <__bss_end__@@Base+0xfecd4eb6> │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ lsls r0, r2, #3 │ │ │ │ - bgt.n 3a984c │ │ │ │ + blt.n 3a96fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3a9868 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438969,15 +438964,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #112] @ (3a9870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #68] @ 3a9858 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #968] @ 0x3c8 │ │ │ │ vldr d7, [pc, #60] @ 3a9860 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -438999,19 +438994,19 @@ │ │ │ │ @ instruction: 0xfffffff8 │ │ │ │ subs r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9718 │ │ │ │ + b.n 3a95c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bls.n 3a9830 │ │ │ │ + bls.n 3a98e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9870 │ │ │ │ + bls.n 3a9920 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #512] @ 3a9a88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439141,15 +439136,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #160] @ (3a9a98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldrd r6, r7, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3a9a84 │ │ │ │ mov.w ip, #1 │ │ │ │ sub.w lr, r5, #32 │ │ │ │ rsb r0, r5, #32 │ │ │ │ mov.w sl, r3, asr #31 │ │ │ │ @@ -439179,54 +439174,54 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3a98c4 │ │ │ │ ldr r0, [pc, #40] @ (3a9aa0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3a98c4 │ │ │ │ bl 28be6c │ │ │ │ @ instruction: 0xf31600e1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9550 │ │ │ │ + b.n 3a9400 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bge.n 3a9ab0 │ │ │ │ + bls.n 3a9b60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3a9a00 │ │ │ │ + bls.n 3a9ab0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3a9af4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439235,25 +439230,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3a9bb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #148] @ (3a9bb4 ) │ │ │ │ ldr r1, [pc, #148] @ (3a9bb8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 3a9b90 │ │ │ │ ldr r2, [pc, #128] @ (3a9bbc ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [pc, #128] @ (3a9bc0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #112] @ 0x70 │ │ │ │ @@ -439290,24 +439285,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9514 │ │ │ │ + b.n 3a93c4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #616 @ (adr r7, 3a9e18 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 3a9f78 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ - bls.n 3a9c44 │ │ │ │ + orn r0, lr, #13697024 @ 0xd10000 │ │ │ │ + bhi.n 3a9af4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9c84 │ │ │ │ + bhi.n 3a9b34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9c74 │ │ │ │ + bhi.n 3a9b24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439319,39 +439314,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3a9c50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #100] @ (3a9c54 ) │ │ │ │ ldr r1, [pc, #100] @ (3a9c58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #84] @ (3a9c5c ) │ │ │ │ ldr r2, [pc, #88] @ (3a9c60 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #84] @ (3a9c64 ) │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #84] @ (3a9c68 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r3, [pc, #72] @ (3a9c6c ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ @@ -439359,24 +439354,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 3aa414 │ │ │ │ + b.n 3aa2c4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 3a9f78 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 3a9cd8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - orr.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ - bhi.n 3a9d44 │ │ │ │ + @ instruction: 0xf39e0051 │ │ │ │ + bvc.n 3a9bf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3a9b80 │ │ │ │ + bvc.n 3a9c30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3a9bbc │ │ │ │ + bhi.n 3a9c6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r5, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -439392,25 +439387,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9d18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3a9d1c ) │ │ │ │ ldr r1, [pc, #132] @ (3a9d20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #80] @ 3a9d00 │ │ │ │ ldr r2, [pc, #112] @ (3a9d24 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9d28 ) │ │ │ │ movs r1, #19 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -439441,24 +439436,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa38c │ │ │ │ + b.n 3aa23c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 3a9da0 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 3a9f00 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf39e0051 │ │ │ │ - bvc.n 3a9cbc │ │ │ │ + @ instruction: 0xf2f60051 │ │ │ │ + bvc.n 3a9d6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3a9cf8 │ │ │ │ + bvc.n 3a9da8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3a9d58 │ │ │ │ + bvc.n 3a9e08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -439468,25 +439463,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (3a9dd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #136] @ (3a9ddc ) │ │ │ │ ldr r1, [pc, #136] @ (3a9de0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #92] @ 3a9dc8 │ │ │ │ ldr r2, [pc, #116] @ (3a9de4 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #116] @ (3a9de8 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #116] @ (3a9dec ) │ │ │ │ add r2, pc │ │ │ │ @@ -439517,28 +439512,28 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa2d4 │ │ │ │ + b.n 3aa184 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, pc, #408 @ (adr r5, 3a9f70 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 3aa0d0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf2e20051 │ │ │ │ - bvc.n 3a9e04 │ │ │ │ + @ instruction: 0xf23a0051 │ │ │ │ + bvs.n 3a9eb4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3a9e40 │ │ │ │ + bvs.n 3a9cf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #20 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvc.n 3a9ec8 │ │ │ │ + bvs.n 3a9d78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3a9e90 ) │ │ │ │ @@ -439546,25 +439541,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9e98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3a9e9c ) │ │ │ │ ldr r1, [pc, #132] @ (3a9ea0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 3a9e88 │ │ │ │ ldr r2, [pc, #112] @ (3a9ea4 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9ea8 ) │ │ │ │ ldr r1, [pc, #116] @ (3a9eac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -439594,28 +439589,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa20c │ │ │ │ + b.n 3aa0bc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #648 @ (adr r4, 3aa120 ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 3aa280 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf21e0051 │ │ │ │ - bvs.n 3a9f3c │ │ │ │ + sbcs.w r0, r6, #81 @ 0x51 │ │ │ │ + bpl.n 3a9dec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3a9f78 │ │ │ │ + bpl.n 3a9e28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvs.n 3a9e50 │ │ │ │ + bvs.n 3a9f00 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3a9f50 ) │ │ │ │ @@ -439623,25 +439618,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9f58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3a9f5c ) │ │ │ │ ldr r1, [pc, #132] @ (3a9f60 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 3a9f48 │ │ │ │ ldr r2, [pc, #112] @ (3a9f64 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9f68 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #112] @ (3a9f6c ) │ │ │ │ add r2, pc │ │ │ │ @@ -439671,28 +439666,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa14c │ │ │ │ + b.n 3a9ffc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, pc, #904 @ (adr r3, 3aa2e0 ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 3aa040 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adcs.w r0, lr, #81 @ 0x51 │ │ │ │ - bpl.n 3a9e7c │ │ │ │ + @ instruction: 0xf0b60051 │ │ │ │ + bmi.n 3a9f2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3a9eb8 │ │ │ │ + bpl.n 3a9f68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvs.n 3a9fc8 │ │ │ │ + bpl.n 3a9e78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3aa010 ) │ │ │ │ @@ -439700,25 +439695,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3aa018 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #132] @ (3aa01c ) │ │ │ │ ldr r1, [pc, #132] @ (3aa020 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ vldr d7, [pc, #88] @ 3aa008 │ │ │ │ ldr r2, [pc, #112] @ (3aa024 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3aa028 ) │ │ │ │ ldr r1, [pc, #116] @ (3aa02c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -439748,28 +439743,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa08c │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, pc, #136 @ (adr r3, 3aa0a0 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 3aa200 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - eors.w r0, lr, #81 @ 0x51 │ │ │ │ - bmi.n 3a9fbc │ │ │ │ + vshr.s32 q8, , #10 │ │ │ │ + bmi.n 3aa06c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3a9ff8 │ │ │ │ + bmi.n 3aa0a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bpl.n 3a9f58 │ │ │ │ + bmi.n 3aa008 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3aa080 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439777,34 +439772,34 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3aa088 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ blx 288d58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - svc 122 @ 0x7a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bmi.n 3aa0c0 │ │ │ │ + bcc.n 3aa170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3aa100 │ │ │ │ + bcc.n 3a9fb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3aa11c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -439816,17 +439811,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3aa124 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3aa128 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #104] @ (3aa12c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -439855,30 +439850,30 @@ │ │ │ │ ldr r0, [pc, #44] @ (3aa138 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aa0de │ │ │ │ - svc 32 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcc.n 3aa0a0 │ │ │ │ + bcc.n 3aa150 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa0d8 │ │ │ │ + bcc.n 3aa188 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xeae000e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3aa204 │ │ │ │ + bcc.n 3aa0b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3aa1cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -439890,17 +439885,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3aa1d4 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3aa1d8 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #104] @ (3aa1dc ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -439929,56 +439924,56 @@ │ │ │ │ ldr r0, [pc, #44] @ (3aa1e8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aa18e │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + ble.n 3aa160 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcc.n 3aa1f0 │ │ │ │ + bcs.n 3aa2a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa228 │ │ │ │ + bcs.n 3aa0d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ bics.w r0, r0, r1, asr #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3aa154 │ │ │ │ + bcc.n 3aa204 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #132] @ (3aa290 ) │ │ │ │ ldr r2, [pc, #132] @ (3aa294 ) │ │ │ │ ldr r1, [pc, #136] @ (3aa298 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #124] @ (3aa29c ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3aa27c │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3aa27c │ │ │ │ ldr r3, [pc, #100] @ (3aa2a0 ) │ │ │ │ @@ -439986,15 +439981,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3aa254 │ │ │ │ addw r4, r4, #654 @ 0x28e │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r3, [pc, #76] @ (3aa2a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aa240 │ │ │ │ ldr r3, [pc, #72] @ (3aa2a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -440003,45 +439998,45 @@ │ │ │ │ bpl.n 3aa240 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (3aa2ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aa240 │ │ │ │ ldr r3, [pc, #48] @ (3aa2b0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #48] @ (3aa2b4 ) │ │ │ │ ldr r0, [pc, #52] @ (3aa2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ble.n 3aa1fc │ │ │ │ + ble.n 3aa2ac │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcs.n 3aa348 │ │ │ │ + bne.n 3aa1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa388 │ │ │ │ + bne.n 3aa238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrd r0, r0, [lr, #-900]! @ 0x384 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3aa1d8 │ │ │ │ + bcs.n 3aa288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3aa334 │ │ │ │ + bgt.n 3aa1e4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcc.n 3aa2fc │ │ │ │ + bcs.n 3aa3ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa328 │ │ │ │ + bcs.n 3aa1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (3aa338 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -440050,22 +440045,22 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1088] @ 0x440 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 28aa14 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ @@ -440079,19 +440074,19 @@ │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2772 @ 0xad4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28aa10 │ │ │ │ nop │ │ │ │ - bgt.n 3aa320 │ │ │ │ + bgt.n 3aa3d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bne.n 3aa270 │ │ │ │ + beq.n 3aa320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aa2a8 │ │ │ │ + bne.n 3aa358 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #184] @ (3aa410 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -440103,23 +440098,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r2, r9, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r8, [pc, #168] @ 3aa41c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #23 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r8, pc │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 3aa3fa │ │ │ │ cbz r3, 3aa3e4 │ │ │ │ ldr r3, [pc, #132] @ (3aa420 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -440134,21 +440129,21 @@ │ │ │ │ add r8, pc │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 731fe0 │ │ │ │ + bl 731f28 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3aa3ba │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440161,32 +440156,32 @@ │ │ │ │ add.w r3, r9, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #48] @ (3aa434 ) │ │ │ │ mov.w r2, #808 @ 0x328 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3aa42c │ │ │ │ + beq.n 3aa4dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aa46c │ │ │ │ + beq.n 3aa31c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3aa4d8 │ │ │ │ + blt.n 3aa388 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xe81200e1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3aa398 │ │ │ │ + bcs.n 3aa448 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bne.n 3aa378 │ │ │ │ + beq.n 3aa428 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa498 │ │ │ │ + bne.n 3aa348 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #340] @ 3aa5a0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -440200,31 +440195,31 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #36 @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #276] @ (3aa5b4 ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r7, #920 @ 0x398 │ │ │ │ ldrd sl, fp, [r6, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -440279,18 +440274,18 @@ │ │ │ │ bls.n 3aa568 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c50c │ │ │ │ + bl 72c454 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3aa52c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440316,58 +440311,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - blt.n 3aa684 │ │ │ │ + bge.n 3aa534 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [pc, #408] @ (3aa740 ) │ │ │ │ + ldr r3, [pc, #760] @ (3aa8a0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - beq.n 3aa5cc │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #496] @ (3aa7a0 ) │ │ │ │ + ldr r3, [pc, #848] @ (3aa900 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - beq.n 3aa600 │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aa550 │ │ │ │ + bne.n 3aa600 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aa508 │ │ │ │ + beq.n 3aa5b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add.w r0, r8, r1, lsr #1 │ │ │ │ + orn r0, r0, r1, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #476] @ 3aa7c0 │ │ │ │ ldrd r6, r7, [sp, #40] @ 0x28 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #468] @ (3aa7c4 ) │ │ │ │ add r8, pc │ │ │ │ ldr r2, [pc, #468] @ (3aa7c8 ) │ │ │ │ ldr r1, [pc, #472] @ (3aa7cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr.w r1, [r9, #144] @ 0x90 │ │ │ │ cmp r1, #0 │ │ │ │ ble.w 3aa794 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ ldr.w r2, [r9, #140] @ 0x8c │ │ │ │ orr.w r4, r4, sl, lsl #30 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -440453,15 +440448,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3aa682 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3aa7dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3aa682 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ str.w r3, [r2, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -440480,15 +440475,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3aa682 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ (3aa7e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3aa682 │ │ │ │ ldr r3, [pc, #116] @ (3aa7e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440497,15 +440492,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3aa6b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ (3aa7ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aa6b0 │ │ │ │ ldr r3, [pc, #88] @ (3aa7f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #88] @ (3aa7f4 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -440520,71 +440515,71 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 3aa330 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - bls.n 3aa768 │ │ │ │ + bls.n 3aa818 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3aa844 │ │ │ │ + bvc.n 3aa6f4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3aa820 │ │ │ │ + bvc.n 3aa8d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #500] @ 3aaa14 │ │ │ │ ldrd r6, r5, [sp, #72] @ 0x48 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #484] @ (3aaa18 ) │ │ │ │ ldr r1, [pc, #488] @ (3aaa1c ) │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [pc, #488] @ 3aaa20 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r9, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ bne.n 3aa870 │ │ │ │ ldr r3, [pc, #464] @ (3aaa24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 3aa950 │ │ │ │ @@ -440679,15 +440674,15 @@ │ │ │ │ bl 3aa1ec │ │ │ │ b.n 3aa8e0 │ │ │ │ ldr r0, [pc, #216] @ (3aaa2c ) │ │ │ │ add.w r1, r8, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #204] @ (3aaa30 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aa8fa │ │ │ │ ldr r3, [pc, #180] @ (3aaa24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -440695,15 +440690,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3aa8fa │ │ │ │ ldr r0, [pc, #184] @ (3aaa34 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aa8fa │ │ │ │ ldr r1, [pc, #172] @ (3aaa38 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3aa942 │ │ │ │ ldr r1, [pc, #140] @ (3aaa24 ) │ │ │ │ @@ -440713,15 +440708,15 @@ │ │ │ │ bpl.n 3aa942 │ │ │ │ ldr r0, [pc, #152] @ (3aaa3c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3aa942 │ │ │ │ ldr r2, [pc, #136] @ (3aaa40 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3aa92e │ │ │ │ @@ -440734,15 +440729,15 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #104] @ (3aaa44 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3aa92e │ │ │ │ ldr r3, [pc, #92] @ (3aaa48 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (3aaa4c ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ @@ -440755,73 +440750,73 @@ │ │ │ │ ldr r1, [pc, #76] @ (3aaa54 ) │ │ │ │ ldr r0, [pc, #80] @ (3aaa58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - bvc.n 3aa938 │ │ │ │ + bvs.n 3aa9e8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3, r6} │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ b.n 3ab0e0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aa9f0 │ │ │ │ + bpl.n 3aaaa0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aa9cc │ │ │ │ + bpl.n 3aaa7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #724] @ 3aad44 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r2 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #712] @ (3aad48 ) │ │ │ │ add r8, pc │ │ │ │ ldr r1, [pc, #712] @ (3aad4c ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #696] @ (3aad50 ) │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ cmp r3, r4 │ │ │ │ bls.w 3aad2e │ │ │ │ ldr r3, [pc, #684] @ (3aad54 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r8, [r6, #140] @ 0x8c │ │ │ │ @@ -440864,15 +440859,15 @@ │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3aac86 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 3aabd6 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr.w sl, [r9, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3aabc4 │ │ │ │ ldr.w r2, [r8, r4] │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -440924,15 +440919,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr.w r4, [r8, r4] │ │ │ │ mov ip, r0 │ │ │ │ add.w r2, r5, r4, lsl #2 │ │ │ │ ldr.w r3, [r2, #2732] @ 0xaac │ │ │ │ tst r6, r3 │ │ │ │ bne.n 3aabfc │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ @@ -440958,30 +440953,30 @@ │ │ │ │ bpl.n 3aabc4 │ │ │ │ ldr r0, [pc, #316] @ (3aad60 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r3, [pc, #300] @ (3aad64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aaad0 │ │ │ │ ldr r3, [pc, #280] @ (3aad5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3aaad0 │ │ │ │ ldr r0, [pc, #280] @ (3aad68 ) │ │ │ │ mov r3, sl │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ b.n 3aaad0 │ │ │ │ ldr r2, [pc, #244] @ (3aad58 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -440991,30 +440986,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3aab72 │ │ │ │ ldr r0, [pc, #240] @ (3aad6c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aab72 │ │ │ │ ldr r3, [pc, #232] @ (3aad70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aab28 │ │ │ │ ldr r3, [pc, #200] @ (3aad5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3aab28 │ │ │ │ ldr r0, [pc, #212] @ (3aad74 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aab28 │ │ │ │ ldr.w r8, [r9, #4] │ │ │ │ str.w r6, [r3, r0, lsl #2] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3aad00 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -441038,15 +441033,15 @@ │ │ │ │ ldr r0, [pc, #144] @ (3aad7c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3aabb2 │ │ │ │ ldr r3, [pc, #116] @ (3aad78 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aacb8 │ │ │ │ @@ -441059,85 +441054,85 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r3, [r3, r0, lsl #2] │ │ │ │ ldr r0, [pc, #92] @ (3aad80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aacb8 │ │ │ │ ldr r1, [pc, #84] @ (3aad84 ) │ │ │ │ add.w r3, r8, #280 @ 0x118 │ │ │ │ ldr r0, [pc, #80] @ (3aad88 ) │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 3aadd4 │ │ │ │ + bmi.n 3aac84 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ b.n 3aaf60 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #484] @ 3aaf84 │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [sp, #56] @ 0x38 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r2, [pc, #468] @ (3aaf88 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #464] @ (3aaf8c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ ldr r6, [pc, #460] @ (3aaf90 ) │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 3aadf4 │ │ │ │ ldr r3, [pc, #440] @ (3aaf94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3aae98 │ │ │ │ @@ -441208,15 +441203,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3aa1ec │ │ │ │ ldr r0, [pc, #256] @ (3aaf9c ) │ │ │ │ add.w r1, r8, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr r0, [pc, #244] @ (3aafa0 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3aaebc │ │ │ │ ldr r0, [pc, #224] @ (3aaf94 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -441239,15 +441234,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3aafa8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3aae88 │ │ │ │ ldr r2, [pc, #184] @ (3aafac ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3aae86 │ │ │ │ @@ -441260,15 +441255,15 @@ │ │ │ │ mov r1, lr │ │ │ │ ldr r0, [pc, #160] @ (3aafb0 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aae86 │ │ │ │ ldr r3, [pc, #144] @ (3aafb4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #144] @ (3aafb8 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441277,15 +441272,15 @@ │ │ │ │ blx 288a2c │ │ │ │ ldr r0, [pc, #132] @ (3aafbc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, lr │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ add.w r0, r8, #692 @ 0x2b4 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cbz r7, 3aaf62 │ │ │ │ ldr.w r2, [r4, #1088] @ 0x440 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -441301,49 +441296,49 @@ │ │ │ │ ldr r0, [pc, #84] @ (3aafc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 3aafc0 │ │ │ │ + bne.n 3ab070 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ble.n 3aaf44 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {} │ │ │ │ + ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 3aaef0 │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 3ab064 │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r6!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441357,17 +441352,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ab0bc │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #176] @ (3ab0c0 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab080 │ │ │ │ sub.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -441418,32 +441413,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab0cc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab01c │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r4!, {r5, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ blt.n 3ab010 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441457,17 +441452,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ab1c0 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #176] @ (3ab1c4 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab184 │ │ │ │ sub.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -441518,32 +441513,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab1d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab120 │ │ │ │ nop │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bge.n 3ab10c │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441557,17 +441552,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #192] @ 3ab2c0 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #172] @ (3ab2c4 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab284 │ │ │ │ cmp r4, #21 │ │ │ │ @@ -441617,32 +441612,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab2d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab224 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bls.n 3ab204 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441656,17 +441651,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ab44c ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #316] @ (3ab450 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab40a │ │ │ │ @@ -441767,35 +441762,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab45c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab322 │ │ │ │ cmp.w r4, #3776 @ 0xec0 │ │ │ │ bne.n 3ab350 │ │ │ │ b.n 3ab390 │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r1!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bhi.n 3ab394 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441809,17 +441804,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ab5d8 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #316] @ (3ab5dc ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab596 │ │ │ │ @@ -441920,35 +441915,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab5e8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab4ae │ │ │ │ cmp.w r4, #2752 @ 0xac0 │ │ │ │ bne.n 3ab4dc │ │ │ │ b.n 3ab51c │ │ │ │ nop │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - itet al │ │ │ │ - lslal r1, r2, #1 │ │ │ │ - bvc.n 3ab608 @ unpredictable > │ │ │ │ - lslal r1, r4, #3 │ │ │ │ + itt vs │ │ │ │ + lslvs r1, r2, #1 │ │ │ │ + ittt mi @ unpredictable │ │ │ │ + lslmi r1, r2, #1 │ │ │ │ + bvc.n 3ab608 @ unpredictable │ │ │ │ + lslmi r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441962,17 +441957,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #316] @ (3ab754 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730710 │ │ │ │ + bl 730658 │ │ │ │ ldr r3, [pc, #300] @ (3ab758 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab712 │ │ │ │ @@ -442069,90 +442064,90 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab764 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ab63a │ │ │ │ cmp.w r4, #704 @ 0x2c0 │ │ │ │ bne.n 3ab658 │ │ │ │ b.n 3ab698 │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x005e │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bpl.n 3ab66c │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ab770 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ movs r0, #174 @ 0xae │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r0, #1764] @ 0x6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 328b54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3ab7ec │ │ │ │ ldr r2, [pc, #60] @ (3ab7f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ab7f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3ab7f8 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ab7fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 3ab8d4 │ │ │ │ + bvc.n 3ab784 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r2, [r2, #20] │ │ │ │ lsls r6, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442171,45 +442166,45 @@ │ │ │ │ add r1, pc │ │ │ │ add r9, pc │ │ │ │ movs r3, #28 │ │ │ │ add r8, pc │ │ │ │ add.w r4, r7, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w sl, r7, #32 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #420] @ (3ab9fc ) │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72c2bc │ │ │ │ + bl 72c204 │ │ │ │ ldr r1, [pc, #412] @ (3aba00 ) │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ add r1, pc │ │ │ │ str.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ ldr r1, [pc, #400] @ (3aba04 ) │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #392] @ (3aba08 ) │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [pc, #372] @ (3aba0c ) │ │ │ │ add r5, pc │ │ │ │ mov fp, r0 │ │ │ │ mov.w r8, #65536 @ 0x10000 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -442327,47 +442322,47 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r1!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - mrc2 0, 2, r0, cr2, cr0, {2} │ │ │ │ - mcr2 0, 3, r0, cr0, cr0, {2} │ │ │ │ - mrc2 0, 2, r0, cr6, cr0, {2} │ │ │ │ + stc2 0, cr0, [sl, #320]! @ 0x140 │ │ │ │ + ldc2 0, cr0, [r8, #320]! @ 0x140 │ │ │ │ + stc2 0, cr0, [lr, #320]! @ 0x140 │ │ │ │ bcc.n 3aba28 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r5, [pc, #720] @ (3abce0 ) │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r5} │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [pc, #4] @ (3aba34 ) │ │ │ │ + itte lt │ │ │ │ + lsllt r1, r2, #1 │ │ │ │ + ite le @ unpredictable │ │ │ │ + lslle r1, r2, #1 │ │ │ │ + ldrgt r0, [pc, #4] @ (3aba34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r6, r3, #0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ @@ -442401,42 +442396,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (3abaec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3abaf0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #60] @ (3abaf4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #56] @ (3abaf8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #48] @ (3abafc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bpl.n 3abbf0 │ │ │ │ + bmi.n 3abaa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ ldrsh r0, [r1, r2] │ │ │ │ lsls r6, r3, #3 │ │ │ │ adds r0, r0, #6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -442513,15 +442508,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #8] @ (3abbf0 ) │ │ │ │ add r0, pc │ │ │ │ bl 516d48 │ │ │ │ nop │ │ │ │ - bkpt 0x00b0 │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, r1, lsl #1 │ │ │ │ ldrb.w r2, [r3, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r3, #921] @ 0x399 │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3abc24 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -442530,46 +442525,46 @@ │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3abc46 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, r2, lsr #4 │ │ │ │ orr.w ip, ip, r3, lsl #28 │ │ │ │ @@ -442651,17 +442646,17 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ bl 516d48 │ │ │ │ ldr r0, [pc, #12] @ (3abdac ) │ │ │ │ add r0, pc │ │ │ │ bl 516d48 │ │ │ │ nop │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr.w r3, [r0, #1316] @ 0x524 │ │ │ │ ubfx ip, r1, #3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w ip, #15 │ │ │ │ bhi.n 3abdf4 │ │ │ │ @@ -442700,36 +442695,36 @@ │ │ │ │ ldr r1, [pc, #160] @ (3abec0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (3abec4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #140] @ (3abec8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (3abecc ) │ │ │ │ ldr r1, [pc, #128] @ (3abed0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r7, #1320 @ 0x528 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #112] @ (3abed4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r7, #1576 @ 0x628 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ bl 3289e8 │ │ │ │ @@ -442755,36 +442750,36 @@ │ │ │ │ bl 51fc70 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33665c │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcs.n 3abed0 │ │ │ │ + bne.n 3abf80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r1, #224 @ 0xe0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r6, r7, r6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3abee8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ subs r6, r6, r0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -442792,47 +442787,47 @@ │ │ │ │ ldr r2, [pc, #68] @ (3abf48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3abf4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #56] @ (3abf50 ) │ │ │ │ ldr r1, [pc, #60] @ (3abf54 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3abf58 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 3abf8c │ │ │ │ + beq.n 3ac03c │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r0, r0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + cbnz r6, 3abfd6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3ac010 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -442842,35 +442837,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3ac01c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #148] @ (3ac020 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (3ac024 ) │ │ │ │ ldr r1, [pc, #128] @ (3ac028 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #76] @ 3ac008 │ │ │ │ ldr r2, [pc, #108] @ (3ac02c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442895,27 +442890,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - beq.n 3abf74 │ │ │ │ + beq.n 3ac024 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r7} │ │ │ │ + cbnz r0, 3ac096 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + cbnz r4, 3ac08e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r4, r2, r5 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442931,15 +442926,15 @@ │ │ │ │ ands r3, r6 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ ands r2, r5 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ bic.w ip, r6, r2 │ │ │ │ bic.w r3, r5, r3 │ │ │ │ orrs.w r2, ip, r3 │ │ │ │ beq.n 3ac0ca │ │ │ │ ldr.w r5, [r4, #948] @ 0x3b4 │ │ │ │ cmp r5, #31 │ │ │ │ @@ -442962,26 +442957,26 @@ │ │ │ │ lsrs r2, r1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ cmp r5, r2 │ │ │ │ bcs.n 3ac090 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ orrs.w r5, ip, r3 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w r3, r1, #32 │ │ │ │ movs r4, #1 │ │ │ │ mov r5, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ lsl.w r3, r4, r3 │ │ │ │ @@ -443279,29 +443274,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (3ac48c ) │ │ │ │ ldr r0, [pc, #44] @ (3ac490 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ac16e │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add.w r7, r3, #32 │ │ │ │ b.n 3ac372 │ │ │ │ ldmia r2, {r2, r3, r6} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -443422,43 +443417,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (3ac640 ) │ │ │ │ ldr r0, [pc, #64] @ (3ac644 ) │ │ │ │ add ip, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #68 @ 0x44 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ac524 │ │ │ │ ldr r2, [pc, #48] @ (3ac648 ) │ │ │ │ lsrs r3, r1, #2 │ │ │ │ ldr r0, [pc, #48] @ (3ac64c ) │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ ldr r1, [pc, #44] @ (3ac650 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3ac6aa │ │ │ │ + cbnz r2, 3ac680 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r2, 3ac6ae │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3ac6b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443466,15 +443461,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #72] @ (3ac6b8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #40] @ 3ac6a8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ @@ -443484,19 +443479,19 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3ac702 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ @@ -443527,15 +443522,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3ac724 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r2, r2, #10 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443543,19 +443538,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3ac784 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3ac788 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (3ac78c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3ac790 ) │ │ │ │ ldr r2, [pc, #52] @ (3ac794 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -443565,25 +443560,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - hlt 0x003e │ │ │ │ + rev r6, r2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r5, #13] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #9 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3ac810 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -443592,25 +443587,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (3ac818 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #88] @ (3ac81c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3ac820 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #44] @ 3ac808 │ │ │ │ ldr r2, [pc, #68] @ (3ac824 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (3ac828 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ @@ -443625,27 +443620,27 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33665c │ │ │ │ lsrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r2 │ │ │ │ + cbnz r0, 3ac83e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + cbz r6, 3ac89a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r1, #7 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - push {r5, r7} │ │ │ │ + cbz r0, 3ac8aa │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3ac86c │ │ │ │ sub sp, #12 │ │ │ │ @@ -443653,34 +443648,34 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #44] @ (3ac874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov.w r2, #3584 @ 0xe00 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28aa10 │ │ │ │ - cbnz r2, 3ac89e │ │ │ │ + cbnz r2, 3ac874 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r4} │ │ │ │ + cbz r4, 3ac8ce │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + cbz r2, 3ac8da │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003ac878 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3ac884 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ asrs r2, r1, #7 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443688,15 +443683,15 @@ │ │ │ │ ldr r2, [pc, #136] @ (3ac924 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3ac928 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldrb.w r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3ac8f2 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r0, #1004 @ 0x3ec │ │ │ │ mov r5, r6 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -443720,26 +443715,26 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r3, [r4, #956] @ 0x3bc │ │ │ │ strd r5, r5, [r4, #964] @ 0x3c4 │ │ │ │ strd r5, r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ - cbnz r4, 3ac946 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 3ac9a8 │ │ │ │ + cbz r6, 3ac97e │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3ac98c │ │ │ │ sub sp, #8 │ │ │ │ @@ -443747,42 +443742,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3ac994 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #64] @ (3ac998 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r1, [pc, #56] @ (3ac99c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b654 │ │ │ │ + bl 72b59c │ │ │ │ ldr r3, [pc, #48] @ (3ac9a0 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ strh r6, [r1, r7] │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r1, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -443922,24 +443917,24 @@ │ │ │ │ b.n 3aca42 │ │ │ │ ldr r1, [pc, #24] @ (3acb30 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #24] @ (3acb34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3aca16 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (3acba4 ) │ │ │ │ @@ -443947,15 +443942,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #92] @ (3acbac ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cbz r3, 3acb78 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443966,32 +443961,32 @@ │ │ │ │ ldr r1, [pc, #48] @ (3acbb0 ) │ │ │ │ ldr r4, [pc, #52] @ (3acbb4 ) │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r4, #244 @ 0xf4 │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 3acbc0 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 3acbbc │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 3acbc4 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #156] @ (3acc68 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -444001,34 +443996,34 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #148] @ (3acc74 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #144] @ (3acc78 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #124] @ (3acc7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (3acc80 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 3365ac │ │ │ │ add.w r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -444053,27 +444048,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 51fc70 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33665c │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r5, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r3!, {r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #208 @ 0xd0 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #24 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444189,15 +444184,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 3acd8e │ │ │ │ str.w r4, [r7, #968] @ 0x3c8 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r7, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov lr, r3 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r3 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ ldrd r3, r2, [r5, #988] @ 0x3dc │ │ │ │ @@ -444226,15 +444221,15 @@ │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, r6 │ │ │ │ blt.n 3acdfc │ │ │ │ ldr.w r0, [r7, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w lr, [r7, #964] @ 0x3c4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r2, [r7, #944] @ 0x3b0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3accd2 │ │ │ │ ldr.w r0, [r7, #976] @ 0x3d0 │ │ │ │ b.n 3acd54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -444379,26 +444374,26 @@ │ │ │ │ ldr r1, [pc, #848] @ (3ad32c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #848] @ (3ad330 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3acee4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3acede │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.w 3ad1d4 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.w 3aceec │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r6, [r4, #944] @ 0x3b0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3aceec │ │ │ │ movs r0, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -444541,28 +444536,28 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3ad15e │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #968] @ 0x3c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldr r1, [pc, #372] @ (3ad334 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #372] @ (3ad338 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r3 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -444617,15 +444612,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bgt.n 3ad23a │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #968] @ 0x3c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3acffa │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r4 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r6 │ │ │ │ str.w r6, [r4, #956] @ 0x3bc │ │ │ │ @@ -444655,15 +444650,15 @@ │ │ │ │ add.w r8, r8, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r0, r3 │ │ │ │ bgt.n 3ad2a8 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #964] @ 0x3c4 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrb.w r0, [r4, #944] @ 0x3b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3aceec │ │ │ │ ldr.w ip, [r4, #976] @ 0x3d0 │ │ │ │ b.n 3ad120 │ │ │ │ sub.w ip, r1, #96 @ 0x60 │ │ │ │ cmp.w ip, #28 │ │ │ │ @@ -444671,21 +444666,21 @@ │ │ │ │ b.n 3acede │ │ │ │ mov r1, lr │ │ │ │ b.n 3acf44 │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r1 │ │ │ │ + cbz r6, 3ad358 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003ad33c : │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -444697,15 +444692,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3ad360 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -444719,25 +444714,25 @@ │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r2, #1020] @ 0x3fc │ │ │ │ ands r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldrd r3, r1, [r4, #920] @ 0x398 │ │ │ │ ldr.w r0, [r4, #1172] @ 0x494 │ │ │ │ orrs r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ lsl.w ip, ip, r1 │ │ │ │ cbz r2, 3ad3dc │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #920] @ 0x398 │ │ │ │ @@ -444755,37 +444750,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3ad43c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ad440 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3ad444 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ad448 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + cbnz r2, 3ad4a2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #26 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444799,35 +444794,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3ad50c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #148] @ (3ad510 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #128] @ (3ad514 ) │ │ │ │ ldr r1, [pc, #128] @ (3ad518 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #76] @ 3ad4f8 │ │ │ │ ldr r2, [pc, #108] @ (3ad51c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -444852,27 +444847,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbnz r4, 3ad57a │ │ │ │ + cbnz r4, 3ad550 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r7, pc, #800 @ (adr r7, 3ad830 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r7, pc, #688 @ (adr r7, 3ad7c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r4, #0 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r0, r7, #23 │ │ │ │ lsls r0, r2, #3 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445010,24 +445005,24 @@ │ │ │ │ bl 3ad364 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr.w lr, [r0, #1096] @ 0x448 │ │ │ │ b.n 3ad622 │ │ │ │ ldr r0, [pc, #24] @ (3ad6b8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ad5ee │ │ │ │ nop │ │ │ │ cpsie a │ │ │ │ lsls r1, r4, #3 │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #328 @ (adr r6, 3ad804 ) │ │ │ │ + add r5, pc, #680 @ (adr r5, 3ad964 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3ad744 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -445035,15 +445030,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #120] @ (3ad74c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1080 @ 0x438 │ │ │ │ blx 28aa14 │ │ │ │ add.w r1, r4, #1016 @ 0x3f8 │ │ │ │ @@ -445067,19 +445062,19 @@ │ │ │ │ bne.n 3ad714 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3ad364 │ │ │ │ nop │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #24 @ (adr r6, 3ad764 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 3ad8c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 3ad798 ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 3ad8f8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #416] @ 3ad900 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -445210,33 +445205,33 @@ │ │ │ │ ldr r3, [pc, #40] @ (3ad904 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3ad7be │ │ │ │ ldr r0, [pc, #32] @ (3ad908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ad7be │ │ │ │ ldr r0, [pc, #24] @ (3ad90c ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ push {r3, r4, r5} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #160 @ (adr r4, 3ad9ac ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 3adb0c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #240 @ (adr r4, 3ada00 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 3adb60 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ad918 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ lsls r2, r6, #8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445244,37 +445239,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3ad970 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ad974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3ad978 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ad97c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #7 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445448,40 +445443,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (3adb8c ) │ │ │ │ ldr r0, [pc, #48] @ (3adb90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ad9ba │ │ │ │ ldr r3, [pc, #40] @ (3adb94 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #36] @ (3adb98 ) │ │ │ │ ldr r0, [pc, #40] @ (3adb9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ sxth r2, r0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r7, pc, #616 @ (adr r7, 3addf4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #440 @ (adr r7, 3add48 ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 3adea8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #352 @ (adr r7, 3adcf8 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 3ade58 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + ldr r7, [pc, #792] @ (3adeb4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #946] @ 0x3b2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445495,15 +445490,15 @@ │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r0, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ orrs r1, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r0, r1, [r4, #936] @ 0x3a8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ ands r2, r1 │ │ │ │ ands r3, r0 │ │ │ │ orrs r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -445512,15 +445507,15 @@ │ │ │ │ ldrb.w r3, [r4, #945] @ 0x3b1 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ ldrb.w r1, [r0, #944] @ 0x3b0 │ │ │ │ sub.w r2, r3, #97 @ 0x61 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ itt lt │ │ │ │ lsrlt r1, r3 │ │ │ │ andlt.w r1, r1, #1 │ │ │ │ @@ -445531,19 +445526,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3adc48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #616 @ (adr r6, 3adeac ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 3ae00c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [pc, #704] @ (3adf08 ) │ │ │ │ + ldr r7, [pc, #32] @ (3adc68 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r7, [pc, #784] @ (3adf5c ) │ │ │ │ + ldr r7, [pc, #112] @ (3adcbc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #132] @ (3adce4 ) │ │ │ │ @@ -445581,15 +445576,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3adc80 │ │ │ │ ldr r0, [pc, #52] @ (3adcf4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldrb.w r2, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3adc84 │ │ │ │ ldr r3, [pc, #36] @ (3adcf8 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #36] @ (3adcfc ) │ │ │ │ ldr r0, [pc, #40] @ (3add00 ) │ │ │ │ @@ -445602,21 +445597,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #72 @ (adr r1, 3add40 ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 3adea0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 3ae0cc ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 3ade2c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, pc, #824 @ (adr r0, 3ae038 ) │ │ │ │ + add r0, pc, #152 @ (adr r0, 3add98 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #904 @ (adr r0, 3ae08c ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 3addec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #160] @ (3addb8 ) │ │ │ │ @@ -445666,15 +445661,15 @@ │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3add2e │ │ │ │ ldr r0, [pc, #52] @ (3addc8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd ip, r1, [r4, #928] @ 0x3a0 │ │ │ │ b.n 3add32 │ │ │ │ ldr r3, [pc, #36] @ (3addcc ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #36] @ (3addd0 ) │ │ │ │ ldr r0, [pc, #40] @ (3addd4 ) │ │ │ │ @@ -445687,21 +445682,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #536 @ (adr r0, 3adfe4 ) │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, pc, #128 @ (adr r5, 3ade50 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 3adfb0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #328 @ (adr r0, 3adf20 ) │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #324] @ (3adf20 ) │ │ │ │ subs.w ip, r2, #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ sbc.w r1, r3, #0 │ │ │ │ @@ -445798,23 +445793,23 @@ │ │ │ │ b.n 3adba0 │ │ │ │ ldr r1, [pc, #24] @ (3adf28 ) │ │ │ │ ldr r0, [pc, #28] @ (3adf2c ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ add r5, sp, #784 @ 0x310 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #752 @ (adr r3, 3ae21c ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 3adf7c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3adf90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -445822,15 +445817,15 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #76] @ (3adf98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #40] @ 3adf88 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #945] @ 0x3b1 │ │ │ │ strh.w r3, [r0, #946] @ 0x3b2 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -445839,19 +445834,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r3, pc, #520 @ (adr r3, 3ae19c ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 3ae2fc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ (3ae098 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -445861,15 +445856,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #216] @ (3ae0a4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -445887,127 +445882,127 @@ │ │ │ │ bl 51fc70 │ │ │ │ ldr r5, [pc, #180] @ (3ae0b4 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add r8, pc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add r5, pc │ │ │ │ bl 33665c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3ae0b8 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #132] @ (3ae0bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 328928 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #108] @ (3ae0c0 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #108] @ (3ae0c4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 328928 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 3365ac │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3365ac │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 3ae0f0 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 3ae250 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfb6a00cf │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfbf1ffff │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ae0d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ @ instruction: 0xfb1200cf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3ae124 │ │ │ │ ldr r2, [pc, #60] @ (3ae128 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ae12c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #48] @ (3ae130 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c8d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ae134 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #680 @ (adr r2, 3ae3d0 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 3ae130 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfad200cf │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -446109,39 +446104,39 @@ │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 3ae186 │ │ │ │ ldr r1, [pc, #64] @ (3ae294 ) │ │ │ │ ldr r0, [pc, #68] @ (3ae298 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3ae186 │ │ │ │ subs.w r1, r2, #96 @ 0x60 │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ cmp r1, #16 │ │ │ │ sbcs.w r4, lr, #0 │ │ │ │ bcs.n 3ae1ea │ │ │ │ lsrs r3, r1, #2 │ │ │ │ orr.w r3, r3, lr, lsl #30 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ b.n 3ae172 │ │ │ │ add r2, sp, #336 @ 0x150 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - add r1, pc, #856 @ (adr r1, 3ae5e0 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 3ae340 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #272 @ (adr r1, 3ae3a8 ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 3ae508 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #312] @ (3ae3e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446151,25 +446146,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r6, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #296] @ (3ae3f4 ) │ │ │ │ ldr r1, [pc, #296] @ (3ae3f8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #252] @ 3ae3e0 │ │ │ │ ldr r2, [pc, #276] @ (3ae3fc ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -446183,15 +446178,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r7 │ │ │ │ bl 33665c │ │ │ │ ldr r3, [pc, #232] @ (3ae408 ) │ │ │ │ ldr r1, [pc, #232] @ (3ae40c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -446255,126 +446250,126 @@ │ │ │ │ bl 328a18 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ - bl 88a2e0 │ │ │ │ + bl 88a228 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #896 @ (adr r0, 3ae770 ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 3ae4d0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str??.w r0, [ip, #207] @ 0xcf │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ beq.n 3ae4be │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a730 │ │ │ │ + bl 88a678 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldr.w r0, [r5, #1064] @ 0x428 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r1 │ │ │ │ bic.w r0, r0, #4026531840 @ 0xf0000000 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r2, r4, r3 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ - bl 8a3e98 │ │ │ │ + bl 8a3de0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ adc.w r3, r7, r8 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88a65c │ │ │ │ + b.w 88a5a4 │ │ │ │ ldr r3, [pc, #20] @ (3ae4d4 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ ldr r1, [pc, #20] @ (3ae4d8 ) │ │ │ │ ldr r0, [pc, #20] @ (3ae4dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3ae550 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -446382,20 +446377,20 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #96] @ (3ae558 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ strh.w r1, [r4, #984] @ 0x3d8 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r1, [r4, #1068] @ 0x42c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ str.w r1, [r4, #988] @ 0x3dc │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ @@ -446404,19 +446399,19 @@ │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r1, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r1, [r4, #1000] @ 0x3e8 │ │ │ │ str.w r1, [r4, #1016] @ 0x3f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28aa10 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1072 @ 0x430 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446472,21 +446467,21 @@ │ │ │ │ addw r4, r0, #1068 @ 0x42c │ │ │ │ addw r5, r0, #1084 @ 0x43c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 3ae618 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -446574,31 +446569,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ae75c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -446664,15 +446659,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3ae55c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ lsls r3, r1, #3 │ │ │ │ bmi.n 3ae814 │ │ │ │ add.w r0, r4, #1032 @ 0x408 │ │ │ │ - bl 88a374 │ │ │ │ + bl 88a2bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3ae55c │ │ │ │ and.w r3, r1, #3 │ │ │ │ ubfx r1, r1, #2, #2 │ │ │ │ strb.w r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -446727,15 +446722,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3ae914 ) │ │ │ │ ldr r0, [pc, #64] @ (3ae918 ) │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ sbc.w r5, r3, #0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ sbcs.w r5, r5, #0 │ │ │ │ bcs.n 3ae894 │ │ │ │ bic.w r3, r0, #3 │ │ │ │ add r3, r4 │ │ │ │ @@ -446743,17 +446738,17 @@ │ │ │ │ orrs r2, r1 │ │ │ │ str.w r2, [r3, #920] @ 0x398 │ │ │ │ b.n 3ae7e8 │ │ │ │ add r3, pc, #928 @ (adr r3, 3aecb0 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae94e │ │ │ │ @@ -446774,19 +446769,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3ae96c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae9a4 │ │ │ │ @@ -446806,19 +446801,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3ae9bc ) │ │ │ │ ldr r0, [pc, #20] @ (3ae9c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae9f6 │ │ │ │ @@ -446839,19 +446834,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3aea14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3aea4a │ │ │ │ @@ -446872,57 +446867,57 @@ │ │ │ │ ldr r0, [pc, #20] @ (3aea68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288fb4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3aea78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ addw r0, r2, #207 @ 0xcf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 3aeac0 │ │ │ │ ldr r2, [pc, #48] @ (3aeac4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3aeac8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #36] @ (3aeacc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #568 @ (adr r5, 3aed04 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 3aee64 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446935,27 +446930,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3aeb1c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b54 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 3aebe8 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 3aed48 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3aebd0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -446964,26 +446959,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (3aebd8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #140] @ (3aebdc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #136] @ (3aebe0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ vldr d7, [pc, #96] @ 3aebc8 │ │ │ │ ldr r2, [pc, #120] @ (3aebe4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -446996,56 +446991,56 @@ │ │ │ │ ldr r1, [pc, #96] @ (3aebec ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 732a68 │ │ │ │ + bl 7329b0 │ │ │ │ ldr r2, [pc, #80] @ (3aebf0 ) │ │ │ │ ldr r1, [pc, #80] @ (3aebf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #68] @ (3aebf8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72b180 │ │ │ │ + b.w 72b0c8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [r7, #92] @ 0x5c │ │ │ │ + str r6, [r2, #84] @ 0x54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 3aee00 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 3aef60 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #224] @ (3aecf0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -447057,54 +447052,54 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #200] @ (3aecfc ) │ │ │ │ ldr r1, [pc, #204] @ (3aed00 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r2, [pc, #184] @ (3aed04 ) │ │ │ │ ldr r1, [pc, #188] @ (3aed08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #168] @ (3aed0c ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 72b180 │ │ │ │ + bl 72b0c8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r1, sl │ │ │ │ bl 33690c │ │ │ │ cbz r0, 3aecda │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 3365fc │ │ │ │ ldr r1, [pc, #108] @ (3aed10 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ @@ -447130,29 +447125,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r3, pc, #872 @ (adr r3, 3af074 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 3aedd4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -447163,15 +447158,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3aed40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ vhadd.s32 q8, q15, │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ beq.n 3aed68 │ │ │ │ @@ -447195,15 +447190,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dbec │ │ │ │ + b.w 72db34 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 3aed88 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3aed88 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -447277,30 +447272,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3aeeb4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3aeeb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #32] @ (3aeebc ) │ │ │ │ ldr r1, [pc, #36] @ (3aeec0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r1, pc, #616 @ (adr r1, 3af124 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 3af284 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447316,15 +447311,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 3aef3a │ │ │ │ ldr r2, [pc, #112] @ (3aef70 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -447351,31 +447346,31 @@ │ │ │ │ ldr r4, [pc, #56] @ (3aef74 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stc 0, cr0, [r2, #828]! @ 0x33c │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (3af000 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447384,66 +447379,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (3af008 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (3af00c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3af010 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (3af014 ) │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r1, [pc, #88] @ (3af018 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 3289e8 │ │ │ │ ldr r2, [pc, #80] @ (3af01c ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 3365ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33665c │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r0, pc, #480 @ (adr r0, 3af1f4 ) │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - lsls r4, r6, #3 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003af020 : │ │ │ │ ldr.w ip, [pc, #68] @ 3af068 │ │ │ │ ldr r2, [pc, #68] @ (3af06c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (3af070 ) │ │ │ │ @@ -447468,27 +447463,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (3af078 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af03c │ │ │ │ ldr r0, [pc, #28] @ (3af07c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd9c │ │ │ │ + b.w 87fce4 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r0, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003af080 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447523,29 +447518,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3af0f0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af0a6 │ │ │ │ ldr r0, [pc, #32] @ (3af0f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ b.n 3af0a6 │ │ │ │ lsrs r4, r6, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003af0f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447572,56 +447567,56 @@ │ │ │ │ ldr r3, [pc, #36] @ (3af158 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af118 │ │ │ │ ldr r0, [pc, #32] @ (3af15c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fd9c │ │ │ │ + bl 87fce4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3af118 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3af184 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730078 │ │ │ │ + bl 72ffc0 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ rsb r0, ip, pc, lsl #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 3af1e0 │ │ │ │ ldr r2, [pc, #68] @ (3af1e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af1e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r1, [pc, #56] @ (3af1ec ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3af1f0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3af1f4 ) │ │ │ │ @@ -447631,25 +447626,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b654 │ │ │ │ + b.w 72b59c │ │ │ │ nop │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r4, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #226 @ 0xe2 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447665,34 +447660,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72c65c │ │ │ │ + bl 72c5a4 │ │ │ │ ldr r1, [pc, #156] @ (3af2d8 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -447700,15 +447695,15 @@ │ │ │ │ ble.n 3af29c │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72dc4c │ │ │ │ + bl 72db94 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3af2dc ) │ │ │ │ @@ -447717,73 +447712,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3af2e4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87a404 │ │ │ │ + bl 87a34c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr.w ip, [pc, #60] @ 3af33c │ │ │ │ ldr r2, [pc, #60] @ (3af340 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3af344 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3af328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r2, [r2, r5] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003af348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447794,15 +447789,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3af3d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3af3b4 │ │ │ │ ldr.w r8, [pc, #92] @ 3af3d8 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3af3dc ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -447810,15 +447805,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3af3b4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7304b8 │ │ │ │ + bl 730400 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3af388 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447830,23 +447825,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [pc, #272] @ (3af4e4 ) │ │ │ │ + ldr r6, [pc, #624] @ (3af644 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003af3e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447854,28 +447849,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3af420 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729d70 │ │ │ │ + bl 729cb8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -447912,15 +447907,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3af462 │ │ │ │ b.n 3af45e │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3af4c0 │ │ │ │ @@ -447938,15 +447933,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3af4d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 730078 │ │ │ │ + b.w 72ffc0 │ │ │ │ stmdb r6, {r0, r1, r2, r3, r6, r7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3af56c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -447955,25 +447950,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (3af574 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r2, [pc, #112] @ (3af578 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3af57c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ldr r3, [pc, #96] @ (3af580 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -447996,28 +447991,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [pc, #712] @ (3af83c ) │ │ │ │ + ldr r5, [pc, #40] @ (3af59c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r3, #9 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r2, {r0, r1, r2, r3, r6, r7} │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3af5da │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -448114,21 +448109,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ b.n 3af648 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3af63e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -448144,25 +448139,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 3af348 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3af764 │ │ │ │ mov r7, r0 │ │ │ │ - bl 73071c │ │ │ │ + bl 730664 │ │ │ │ ldr r3, [pc, #200] @ (3af7c0 ) │ │ │ │ ldr r2, [pc, #204] @ (3af7c4 ) │ │ │ │ ldr r1, [pc, #204] @ (3af7c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 7305dc │ │ │ │ + bl 730524 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3af7a0 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 3af790 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -448223,22 +448218,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 3af766 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72db34 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3af758 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r2, [r7, r5] TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes