--- /srv/rebuilderd/tmp/rebuilderdA1tFGt/inputs/mlton-compiler_20210117+dfsg-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdA1tFGt/out/mlton-compiler_20210117+dfsg-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2022-01-04 23:38:53.000000 debian-binary │ -rw-r--r-- 0 0 0 944 2022-01-04 23:38:53.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4083416 2022-01-04 23:38:53.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4085492 2022-01-04 23:38:53.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/mlton/mlton-compile │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ ARM_EXIDX 0xcf9a78 0x00cf9a78 0x00cf9a78 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00120 0x00120 R 0x4 │ │ │ │ INTERP 0x000154 0x00000154 0x00000154 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ LOAD 0x000000 0x00000000 0x00000000 0xcf9a84 0xcf9a84 R E 0x10000 │ │ │ │ - LOAD 0xcf9d28 0x00d09d28 0x00d09d28 0x1845ac 0x185a8c RW 0x10000 │ │ │ │ + LOAD 0xcf9d28 0x00d09d28 0x00d09d28 0x1845ac 0x185a94 RW 0x10000 │ │ │ │ DYNAMIC 0xe7bcd8 0x00e8bcd8 0x00e8bcd8 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000170 0x00000170 0x00000170 0x00044 0x00044 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xcf9d28 0x00d09d28 0x00d09d28 0x1822d8 0x1822d8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -22,15 +22,15 @@ │ │ │ │ [17] .eh_frame PROGBITS 00cf9a80 cf9a80 000004 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 00d09d28 cf9d28 000004 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 00d09d2c cf9d2c 000004 04 WA 0 0 4 │ │ │ │ [20] .data.rel.ro PROGBITS 00d09d30 cf9d30 181fa8 00 WA 0 0 16 │ │ │ │ [21] .dynamic DYNAMIC 00e8bcd8 e7bcd8 000108 08 WA 6 0 4 │ │ │ │ [22] .got PROGBITS 00e8bde0 e7bde0 000220 04 WA 0 0 4 │ │ │ │ [23] .data PROGBITS 00e8c000 e7c000 0022d4 00 WA 0 0 16 │ │ │ │ - [24] .bss NOBITS 00e8e2e0 e7e2d4 0014d4 00 WA 0 0 16 │ │ │ │ + [24] .bss NOBITS 00e8e2e0 e7e2d4 0014dc 00 WA 0 0 16 │ │ │ │ [25] .ARM.attributes ARM_ATTRIBUTES 00000000 e7e2d4 000033 00 0 0 1 │ │ │ │ [26] .shstrtab STRTAB 00000000 e7e307 0000f9 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c0c163519d27b32ec58ad06c8b091162da9eb2c2 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0e857bf4f7c3eae7707eb06e0b7af4f06e50074c │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -2456,18 +2456,17 @@ │ │ │ │ ;F2F)F F │ │ │ │ 42F)F F;D │ │ │ │ &HBF9FxD │ │ │ │ `fj%iE`u │ │ │ │ +F0F:FAF │ │ │ │ DD2F)F F │ │ │ │ D@!zD+h\ │ │ │ │ +K{DXhpGF │ │ │ │ +HxDA0pGv │ │ │ │ ")F F{DO │ │ │ │ -HxDA0pGJ │ │ │ │ -K{DXhpGj │ │ │ │ -K{DXmpG" │ │ │ │ 3(F+aQa8 │ │ │ │ +#-#e"c, │ │ │ │ $ ( , 0 4 8 < @ D H L P T X \ ` d h l p t x | │ │ │ │ $ ( , 0 4 8 < │ │ │ │ $ ( , 0 4 │ │ │ │ $ ( , 0 4 8 < @ │ │ │ │ $ ( , 0 4 8 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -6174,15 +6174,15 @@ │ │ │ │ rschi r8, fp, r3, lsl r8 │ │ │ │ mvnvs r6, r9, ror #2 │ │ │ │ ldreq r6, [lr, fp, lsr #19] │ │ │ │ ldmmi sl!, {r0, r2, r4, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0fb703f │ │ │ │ - mullt r5, r9, ip │ │ │ │ + @ instruction: 0xb005dab1 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldmdalt r6, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stceq 8, cr15, [r4], {90} @ 0x5a │ │ │ │ andne pc, r4, sl, asr #17 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ andge pc, r8, fp, asr #17 │ │ │ │ bllt fe3652e0 │ │ │ │ @@ -25608,15 +25608,15 @@ │ │ │ │ @ instruction: 0xf8d1bbc8 │ │ │ │ strmi r3, [r2], -r4, lsl #2 │ │ │ │ ldrdne pc, [r8, -r1] │ │ │ │ @ instruction: 0xf8dfe7e2 │ │ │ │ ldrbtmi r0, [r8], #-3380 @ 0xfffff2cc │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - stclle 0, cr15, [r4], {232} @ 0xe8 │ │ │ │ + ble ff836610 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7e74ff0 │ │ │ │ stmib r1, {r0, r7, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf647021a │ │ │ │ vhsub.s8 d18, d9, d17 │ │ │ │ @ instruction: 0x664a20bc │ │ │ │ andgt pc, r0, r5, asr #17 │ │ │ │ @@ -43191,15 +43191,15 @@ │ │ │ │ vmlsl.s8 q9, d3, d0 │ │ │ │ stmdbcs r1, {r0, r3, r4, r7, sl, pc} │ │ │ │ ldrbhi pc, [pc], #3 @ 10b518 @ │ │ │ │ bleq feb49898 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0d7703f │ │ │ │ - andlt sp, r3, r7, ror #22 │ │ │ │ + andlt sp, r3, pc, ror r9 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ svclt 0x0024f7d5 │ │ │ │ @ instruction: 0xf855460b │ │ │ │ stmdavs sl!, {r3, sl, fp}^ │ │ │ │ @ instruction: 0xf8532801 │ │ │ │ @ instruction: 0xf8451950 │ │ │ │ @ instruction: 0xf0031c1c │ │ │ │ @@ -50842,15 +50842,15 @@ │ │ │ │ vmlal.s8 q9, d3, d0 │ │ │ │ stmdbcs r1, {r2, r4, r5, r7, r8, r9, pc} │ │ │ │ strthi pc, [r6], r3 │ │ │ │ beq ff751024 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0cf703f │ │ │ │ - andlt sp, r5, r1, lsr #31 │ │ │ │ + @ instruction: 0xb005ddb9 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ bllt 18d0bf8 │ │ │ │ @ instruction: 0xf853460b │ │ │ │ bcs 11d228 │ │ │ │ ldrbhi pc, [r2, #0]! @ │ │ │ │ adcmi r6, r2, #6946816 @ 0x6a0000 │ │ │ │ strtmi fp, [r6], -r8, lsr #30 │ │ │ │ @@ -75654,15 +75654,15 @@ │ │ │ │ rschi r8, fp, r3, lsl r8 │ │ │ │ mvnvs r6, r8, ror #2 │ │ │ │ ldreq r6, [r1, sl, lsr #19] │ │ │ │ @ instruction: 0xf8dfd0d6 │ │ │ │ ldrbtmi r0, [r8], #-3008 @ 0xfffff440 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - stclle 0, cr15, [r8, #732] @ 0x2dc │ │ │ │ + blle ff967344 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7b64ff0 │ │ │ │ @ instruction: 0xf1bcb985 │ │ │ │ svclt 0x00080f01 │ │ │ │ addsle r4, sl, r1, ror #12 │ │ │ │ ldrdvc pc, [r8], -ip │ │ │ │ @ instruction: 0x3000f8bc │ │ │ │ @@ -116983,15 +116983,15 @@ │ │ │ │ vmlsl.s8 q9, d3, d0 │ │ │ │ stmdbcs r1, {r1, r2, r5, r6, r9, sl, pc} │ │ │ │ ldrhi pc, [r2, -r3] │ │ │ │ bleq fee91998 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf08f703f │ │ │ │ - andlt sp, r3, r7, ror #21 │ │ │ │ + strdlt sp, [r3], -pc @ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ cdplt 7, 10, cr15, cr4, cr13, {4} │ │ │ │ adcsmi r6, r3, #4390912 @ 0x430000 │ │ │ │ @ instruction: 0xf1a1bf28 │ │ │ │ @ instruction: 0xf0c30338 │ │ │ │ ldrtmi r8, [r2], -r9 │ │ │ │ stmdacc fp, {r0, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -124998,15 +124998,15 @@ │ │ │ │ vqdmlal.s q9, d3, d0 │ │ │ │ stmdacs r1, {r1, r3, r4, r8, r9, pc} │ │ │ │ ldrhi pc, [r7, #-3]! │ │ │ │ beq fee996d4 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf087703f │ │ │ │ - andlt sp, r5, r9, asr #24 │ │ │ │ + andlt sp, r5, r1, ror #20 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmdalt r6, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf853460b │ │ │ │ bcs 1658d8 │ │ │ │ strhi pc, [r2, #-0] │ │ │ │ adcmi r6, r2, #6946816 @ 0x6a0000 │ │ │ │ strtmi fp, [r6], -r8, lsr #30 │ │ │ │ @@ -263291,15 +263291,15 @@ │ │ │ │ stmiavs r1!, {r0, r3, r9, ip, sp, lr, pc} │ │ │ │ strb r6, [sp, r3, lsr #16] │ │ │ │ sbceq r1, r4, lr, lsl #13 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf000703f │ │ │ │ - pop {r0, r1, r2, r3, r4, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + pop {r0, r1, r2, r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf6fe4008 │ │ │ │ svclt 0x0000bf9d │ │ │ │ sbceq r1, r4, r4, asr #12 │ │ │ │ strmi r4, [r4], lr, lsl #22 │ │ │ │ subsvc pc, r9, r2, asr #4 │ │ │ │ stceq 8, cr15, [r4], {65} @ 0x41 │ │ │ │ stmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -263315,15 +263315,15 @@ │ │ │ │ @ instruction: 0xf85d4008 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ sbceq r1, r4, ip, lsl r6 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf000703f │ │ │ │ - pop {r0, r1, r2, r3, r5, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ + pop {r0, r1, r2, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf6fe4008 │ │ │ │ svclt 0x0000bf6d │ │ │ │ sbceq r1, r4, r4, ror #11 │ │ │ │ stmdavs r8, {r0, r1, r9, sl, lr} │ │ │ │ ldceq 8, cr15, [r0], {65} @ 0x41 │ │ │ │ ldrtlt r6, [r0], #-2504 @ 0xfffff638 │ │ │ │ streq pc, [r8], #-257 @ 0xfffffeff │ │ │ │ @@ -263563,16 +263563,16 @@ │ │ │ │ @ instruction: 0xf851608d │ │ │ │ sbcvs r5, sp, r0, lsr ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - @ instruction: 0xf000703f │ │ │ │ - pop {r0, r2, r3, r4, r5, r7, r8, fp, ip, lr, pc} │ │ │ │ + vshr.u32 d23, d31, #1 │ │ │ │ + pop {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6fe4008 │ │ │ │ svclt 0x0000bd7b │ │ │ │ sbceq r1, r4, r0, lsl #4 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ mcrrcs 8, 4, pc, ip, cr1 @ │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -298360,15 +298360,15 @@ │ │ │ │ mcrrcc 8, 4, pc, r8, cr4 @ │ │ │ │ adcmi r6, sl, #7471104 @ 0x720000 │ │ │ │ addshi pc, pc, r1, asr #1 │ │ │ │ blcs 253940 │ │ │ │ orrhi pc, r2, #1 │ │ │ │ mlsvs r2, sl, r8, r6 │ │ │ │ vqrshrun.s32 d22, , #3 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r9, sl, ip, sp, lr, pc} │ │ │ │ movwhi pc, #32769 @ 0x8001 @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ strthi pc, [r6], #-1 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ ldrbthi pc, [r0], #-1 @ │ │ │ │ svceq 0x0040f5b0 │ │ │ │ strbhi pc, [r7], #1 @ │ │ │ │ @@ -299924,15 +299924,15 @@ │ │ │ │ @ instruction: 0x4602b8d8 │ │ │ │ blt ff184084 │ │ │ │ ldrb r2, [ip], r1, lsl #6 │ │ │ │ streq pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vshr.u16 d23, d31, #4 │ │ │ │ - andlt pc, r5, sp, lsr #11 │ │ │ │ + andlt pc, r5, r5, asr #7 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmdblt sl!, {r0, r1, r3, r4, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6486812 │ │ │ │ stmib r4, {r3, r5, sp}^ │ │ │ │ @ instruction: 0xf1043208 │ │ │ │ vcgt.s8 d16, d1, d16 │ │ │ │ mvnvs r6, r5, lsl #5 │ │ │ │ @@ -300160,15 +300160,15 @@ │ │ │ │ biccs pc, r9, #12582912 @ 0xc00000 │ │ │ │ orrsvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ blt 6c4434 │ │ │ │ @ instruction: 0xf8432202 │ │ │ │ ldmdavs r2!, {r3, r6, sl, fp, sp}^ │ │ │ │ movwle r4, #49834 @ 0xc2aa │ │ │ │ stmibvs r0!, {r0, r5, fp, sp, lr}^ │ │ │ │ - @ instruction: 0xf07af3dc │ │ │ │ + @ instruction: 0xf018f3dc │ │ │ │ bleq 341a64 │ │ │ │ andcs lr, r1, #12, 10 @ 0x3000000 │ │ │ │ andcs lr, r3, #63176704 @ 0x3c40000 │ │ │ │ andcs lr, r0, #62652416 @ 0x3bc0000 │ │ │ │ andcs lr, r0, #62128128 @ 0x3b40000 │ │ │ │ eoreq pc, r0, r3, lsr #3 │ │ │ │ @ instruction: 0x71b3f24c │ │ │ │ @@ -301726,15 +301726,15 @@ │ │ │ │ @ instruction: 0xf8d83c30 │ │ │ │ adcmi r2, r2, #4 │ │ │ │ ldrbhi pc, [r6, #-193] @ 0xffffff3f @ │ │ │ │ blcs 257578 │ │ │ │ adcshi pc, ip, #2 │ │ │ │ @ instruction: 0x6072689a │ │ │ │ vqrshrun.s32 d22, , #6 │ │ │ │ - stmdacs r0, {r0, r2, r3, r5, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ teqphi r3, r1 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f5b0 │ │ │ │ eorshi pc, r3, r3 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ orrshi pc, r0, r3 │ │ │ │ svceq 0x0040f5b0 │ │ │ │ ldrhi pc, [r1, #-67]! @ 0xffffffbd │ │ │ │ @@ -304352,15 +304352,15 @@ │ │ │ │ ldm pc, {r1, r4, r5, r6, r7, sl, pc}^ @ │ │ │ │ ldrne pc, [r6], #-3 │ │ │ │ movwcs r0, #8722 @ 0x2212 │ │ │ │ ldccc 8, cr15, [r8], #-284 @ 0xfffffee4 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf0c042a3 │ │ │ │ ldmdavs r1!, {r0, r2, r3, r5, r9, sl, pc} │ │ │ │ - @ instruction: 0xf7aef3d7 │ │ │ │ + @ instruction: 0xf74cf3d7 │ │ │ │ stc 6, cr4, [r6, #140] @ 0x8c │ │ │ │ @ instruction: 0xf7fe0a00 │ │ │ │ movwcs fp, #6542 @ 0x198e │ │ │ │ movwcs lr, #14318 @ 0x37ee │ │ │ │ movwcs lr, #2028 @ 0x7ec │ │ │ │ ldrmi lr, [r3], -sl, ror #15 │ │ │ │ bllt 8c85dc │ │ │ │ @@ -384647,15 +384647,15 @@ │ │ │ │ addsvs r5, r9, pc, ror #1 │ │ │ │ blmi 396dc8 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vshr.u8 d7, d31, #7 │ │ │ │ - pop {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r2, r3, r4, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6884008 │ │ │ │ svclt 0x0000bb85 │ │ │ │ adcseq sl, ip, r4, lsl lr │ │ │ │ strmi r4, [r4], lr, lsl #22 │ │ │ │ andvs pc, fp, r9, asr #12 │ │ │ │ stceq 8, cr15, [r4], {65} @ 0x41 │ │ │ │ stmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -384671,15 +384671,15 @@ │ │ │ │ @ instruction: 0xf85d4008 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ adcseq sl, ip, ip, ror #27 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vshr.u8 d7, d31, #7 │ │ │ │ - pop {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r2, r3, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6884008 │ │ │ │ svclt 0x0000bb55 │ │ │ │ ldrhteq sl, [ip], r4 │ │ │ │ stmdavs r8, {r0, r1, r9, sl, lr} │ │ │ │ ldceq 8, cr15, [r0], {65} @ 0x41 │ │ │ │ ldrtlt r6, [r0], #-2504 @ 0xfffff638 │ │ │ │ streq pc, [r8], #-257 @ 0xfffffeff │ │ │ │ @@ -385023,15 +385023,15 @@ │ │ │ │ sbcvs r5, sp, r0, lsr ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vshr.u8 d7, d31, #7 │ │ │ │ - pop {r0, r1, r2, r4, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r2, r3, r5, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6884008 │ │ │ │ svclt 0x0000b895 │ │ │ │ adcseq sl, ip, r4, lsr r8 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ mcrrcs 8, 4, pc, ip, cr1 @ │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -516763,15 +516763,15 @@ │ │ │ │ @ instruction: 0x3768f8df │ │ │ │ @ instruction: 0xf852447b │ │ │ │ addsmi r2, sl, #32 │ │ │ │ stclge 4, cr15, [ip, #252]! @ 0xfc │ │ │ │ andls pc, r0, r5, asr #17 │ │ │ │ str r6, [ip, ip, lsr #1]! │ │ │ │ beq 716348 │ │ │ │ - @ instruction: 0xf432f308 │ │ │ │ + vsubw.u16 , q0, d8 │ │ │ │ @ instruction: 0xf0432800 │ │ │ │ andcs r8, r2, #92, 6 @ 0x70000001 │ │ │ │ mlacc r0, r4, r8, pc @ │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf88480f9 │ │ │ │ vqadd.s8 , q1, q0 │ │ │ │ @ instruction: 0xf10462ec │ │ │ │ @@ -516794,15 +516794,15 @@ │ │ │ │ @ instruction: 0xf8c96ae3 │ │ │ │ @ instruction: 0xf1093008 │ │ │ │ blvs ada984 │ │ │ │ @ instruction: 0x0c03e9c9 │ │ │ │ svcne 0x0014f842 │ │ │ │ str r6, [pc], r2, lsr #32 │ │ │ │ beq 7163c4 │ │ │ │ - vsubw.u , q2, d8 │ │ │ │ + vsubw.u16 , q1, d8 │ │ │ │ @ instruction: 0xf0432800 │ │ │ │ andcs r8, r2, #1140850689 @ 0x44000001 │ │ │ │ mlacc r0, r4, r8, pc @ │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf88480bb │ │ │ │ vqadd.s8 , q1, q0 │ │ │ │ @ instruction: 0xf10462ec │ │ │ │ @@ -519768,15 +519768,15 @@ │ │ │ │ ldmibcc r0!, {r1, r3, r4, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf844866a │ │ │ │ @ instruction: 0xf8da3cc4 │ │ │ │ ldmdavs ip, {r3, r4, r6, r7, ip, sp} │ │ │ │ @ instruction: 0xf47d2c01 │ │ │ │ vmls.i8 d10, d21, d11 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, sl, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [r1, #-2]! @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ movwhi pc, #24583 @ 0x6007 @ │ │ │ │ svceq 0x0080f5b0 │ │ │ │ rscshi pc, pc, #7 │ │ │ │ svceq 0x0040f5b0 │ │ │ │ msrhi SPSR_fs, #7 │ │ │ │ @@ -520589,15 +520589,15 @@ │ │ │ │ @ instruction: 0xf8c44691 │ │ │ │ @ instruction: 0xf7ffc000 │ │ │ │ @ instruction: 0xf844b871 │ │ │ │ @ instruction: 0xf8da3cc4 │ │ │ │ ldmdavs ip, {r3, r4, r6, r7, ip, sp} │ │ │ │ @ instruction: 0xf47c2c01 │ │ │ │ vqrdmulh.s d10, d4, d17 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ strbhi pc, [r6, r1] @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ tstphi lr, #6 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0080f5b0 │ │ │ │ movthi pc, #49158 @ 0xc006 @ │ │ │ │ svceq 0x0040f5b0 │ │ │ │ ldmibge r6, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ @@ -526878,16 +526878,16 @@ │ │ │ │ addvs pc, r7, #536870916 @ 0x20000004 │ │ │ │ @ instruction: 0xf8c565e2 │ │ │ │ adcvs lr, fp, r0 │ │ │ │ stmialt fp!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strteq pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - vshr.s32 d23, d31, #1 │ │ │ │ - mullt r5, r7, r0 │ │ │ │ + vshr.s32 d23, d31, #2 │ │ │ │ + andlt pc, r5, pc, lsr #13 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ mrrclt 5, 15, pc, r4, cr13 @ │ │ │ │ @ instruction: 0xf1042200 │ │ │ │ vcgt.s8 d16, d12, d24 │ │ │ │ @ instruction: 0x46114c53 │ │ │ │ eorgt pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xf8c54628 │ │ │ │ @@ -653706,16 +653706,16 @@ │ │ │ │ mrclt 7, 1, APSR_nzcv, cr8, cr12, {7} │ │ │ │ andcs r6, r0, #720896 @ 0xb0000 │ │ │ │ @ instruction: 0x61a2463e │ │ │ │ @ instruction: 0xf7fd6463 │ │ │ │ stmdami ip!, {r0, r2, r4, r6, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - vmvn.i32 d7, #63 @ 0x0000003f │ │ │ │ - @ instruction: 0xb005f1bf │ │ │ │ + vmvn.i32 d7, #47 @ 0x0000002f │ │ │ │ + ldrdlt pc, [r5], -r7 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldcllt 5, cr15, [ip, #-516]! @ 0xfffffdfc │ │ │ │ vmla.i8 d22, d16, d19 │ │ │ │ @ instruction: 0xf84342c7 │ │ │ │ stmdbvs r3!, {r2, sl, fp, sp} │ │ │ │ @ instruction: 0xe018f8d4 │ │ │ │ and pc, r8, r4, asr #17 │ │ │ │ @@ -688511,16 +688511,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bf9ac │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - vfms.f32 d19, d1, d16 │ │ │ │ - @ instruction: 0xf642f171 │ │ │ │ + vfms.f32 d19, d0, d16 │ │ │ │ + @ instruction: 0xf642f789 │ │ │ │ stmdb r4, {r0, r1, r4, r5, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0xf8514603 │ │ │ │ ldrlt r0, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ andvs r6, r8, ip, lsl #16 │ │ │ │ @@ -688531,16 +688531,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bf9fc │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c08 │ │ │ │ - @ instruction: 0xf642f143 │ │ │ │ + @ instruction: 0xf2603c08 │ │ │ │ + @ instruction: 0xf642f75b │ │ │ │ stmdb r4, {r0, r2, r4, r5, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x4613b510 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], {65} @ 0x41 │ │ │ │ @@ -688575,16 +688575,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfaac │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c08 │ │ │ │ - @ instruction: 0xf642f0fd │ │ │ │ + @ instruction: 0xf2603c08 │ │ │ │ + @ instruction: 0xf642f715 │ │ │ │ stmdb r4, {r3, r4, r5, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0xf8514603 │ │ │ │ ldrlt r0, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ andvs r6, r8, ip, lsl #16 │ │ │ │ @@ -688595,16 +688595,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfafc │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c04 │ │ │ │ - @ instruction: 0xf104f0cf │ │ │ │ + @ instruction: 0xf2603c04 │ │ │ │ + @ instruction: 0xf104f6e7 │ │ │ │ adcvs r0, r0, r8, lsl #6 │ │ │ │ adcsmi pc, sl, #69206016 @ 0x4200000 │ │ │ │ @ instruction: 0xf6496062 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-684]! @ 0xfffffd54 │ │ │ │ @ instruction: 0x4613b5f8 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ @@ -688639,16 +688639,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfbac │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c04 │ │ │ │ - @ instruction: 0xf104f0a3 │ │ │ │ + @ instruction: 0xf2603c04 │ │ │ │ + @ instruction: 0xf104f6bb │ │ │ │ adcvs r0, r0, r8, lsl #6 │ │ │ │ adcsmi pc, sp, #69206016 @ 0x4200000 │ │ │ │ @ instruction: 0xf6496062 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-684]! @ 0xfffffd54 │ │ │ │ @ instruction: 0xf8514603 │ │ │ │ ldrlt r0, [r0], #-3092 @ 0xfffff3ec │ │ │ │ @@ -688660,16 +688660,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfc00 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c08 │ │ │ │ - @ instruction: 0xf642f071 │ │ │ │ + @ instruction: 0xf2603c08 │ │ │ │ + @ instruction: 0xf642f689 │ │ │ │ stmdb r4, {r0, r1, r2, r3, r4, r5, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x4613b510 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], {65} @ 0x41 │ │ │ │ @@ -688704,16 +688704,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfcb0 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - @ instruction: 0xf2613c08 │ │ │ │ - @ instruction: 0xf642f031 │ │ │ │ + @ instruction: 0xf2603c08 │ │ │ │ + @ instruction: 0xf642f649 │ │ │ │ stmdb r4, {r1, r6, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0xf8514603 │ │ │ │ ldrlt r0, [r0], #-3092 @ 0xfffff3ec │ │ │ │ andvs r6, r8, ip, lsl #16 │ │ │ │ @@ -688724,16 +688724,16 @@ │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfd00 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ - vfms.f32 d19, d1, d12 │ │ │ │ - @ instruction: 0xf642f001 │ │ │ │ + vfms.f32 d19, d0, d12 │ │ │ │ + @ instruction: 0xf642f619 │ │ │ │ stmdb r4, {r2, r6, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x4613b510 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r8], {65} @ 0x41 │ │ │ │ @@ -688767,15 +688767,15 @@ │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfda8 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ vfms.f32 d19, d0, d12 │ │ │ │ - @ instruction: 0xf642f78b │ │ │ │ + @ instruction: 0xf642f5a3 │ │ │ │ stmdb r4, {r0, r1, r2, r6, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0xf8514603 │ │ │ │ ldrlt r0, [r0], #-3092 @ 0xfffff3ec │ │ │ │ andvs r6, r8, ip, lsl #16 │ │ │ │ @@ -688787,15 +688787,15 @@ │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4bfdf8 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ @ instruction: 0xf2603c20 │ │ │ │ - @ instruction: 0xf642f75d │ │ │ │ + @ instruction: 0xf642f575 │ │ │ │ stmdb r4, {r0, r3, r6, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x4613b510 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ ldccs 8, cr15, [ip], {65} @ 0x41 │ │ │ │ @@ -688831,15 +688831,15 @@ │ │ │ │ andgt pc, r4, r1, asr #17 │ │ │ │ addsvs r6, lr, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bcf0 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ stmdavs fp, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8414616 │ │ │ │ vfms.f32 d19, d0, d8 │ │ │ │ - @ instruction: 0xf642f717 │ │ │ │ + @ instruction: 0xf642f52f │ │ │ │ stmdb r4, {r2, r3, r6, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf6493001 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0x4603b4f0 │ │ │ │ ldcmi 8, cr15, [r0], {81} @ 0x51 │ │ │ │ @ instruction: 0xf101680f │ │ │ │ @@ -727833,15 +727833,15 @@ │ │ │ │ andvs r5, sp, ip, lsl #24 │ │ │ │ stceq 8, cr15, [ip], {65} @ 0x41 │ │ │ │ rsbpl pc, sp, r9, asr #12 │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xf544f23a │ │ │ │ + @ instruction: 0xf5c8f23a │ │ │ │ bicseq pc, r3, #805306372 @ 0x30000004 │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q6 │ │ │ │ @ instruction: 0xf84403c6 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -727856,15 +727856,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4e6074 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - pldw [r0, #-570] @ 0xfffffdc6 │ │ │ │ + pldw [r4, #570] @ 0x23a │ │ │ │ bicseq pc, r1, #805306372 @ 0x30000004 │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q6 │ │ │ │ @ instruction: 0xf84403c8 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -728092,15 +728092,15 @@ │ │ │ │ @ instruction: 0x81a6f0c0 │ │ │ │ blcs 3c2c74 │ │ │ │ mcrge 4, 6, pc, cr8, cr15, {1} @ │ │ │ │ blcc 402478 │ │ │ │ adcmi r6, sl, #805306375 @ 0x30000007 │ │ │ │ sbcshi pc, r5, #192 @ 0xc0 │ │ │ │ @ instruction: 0xf23a6ca0 │ │ │ │ - @ instruction: 0x4602f377 │ │ │ │ + strmi pc, [r2], -pc, asr #6 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ blvs 1c88db8 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ strtmi r8, [fp], -pc, ror #6 │ │ │ │ msrmi (UNDEF: 101), r2 │ │ │ │ cdpeq 1, 0, cr15, cr4, cr5, {0} │ │ │ │ ldmeq r6, {r0, r1, r6, r9, ip, sp, lr, pc}^ │ │ │ │ @@ -728125,15 +728125,15 @@ │ │ │ │ bcs 3b332c │ │ │ │ bvs 209c9dc │ │ │ │ rsbsvs r3, r3, #67108864 @ 0x4000000 │ │ │ │ adcmi r6, fp, #7536640 @ 0x730000 │ │ │ │ msrhi CPSR_fxc, #192 @ 0xc0 │ │ │ │ @ instruction: 0xf44f6be1 │ │ │ │ bvs 1bc0d40 │ │ │ │ - vqsub.u16 d31, d8, d26 │ │ │ │ + vqsub.u64 d15, d6, d26 │ │ │ │ rsbvs r1, r0, #17152 @ 0x4300 │ │ │ │ sbcshi pc, r6, #0 │ │ │ │ @ instruction: 0xf8536be3 │ │ │ │ addsmi r3, r8, #8, 24 @ 0x800 │ │ │ │ adchi pc, r9, #64, 4 │ │ │ │ blcs 3c2d28 │ │ │ │ mcrge 4, 3, pc, cr14, cr15, {1} @ │ │ │ │ @@ -728323,30 +728323,30 @@ │ │ │ │ vhadd.s d6, d23, d7 │ │ │ │ ldmvs r3!, {r0, r1, r2, r4, r5, r6, r7, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a36835 │ │ │ │ @ instruction: 0xf8530448 │ │ │ │ ssat r1, #14, r0, lsl #24 │ │ │ │ movwcc r6, #6771 @ 0x1a73 │ │ │ │ stcvs 2, cr6, [r0], #460 @ 0x1cc │ │ │ │ - @ instruction: 0xf17cf23a │ │ │ │ + vqsub.s8 d15, d0, d26 │ │ │ │ andcc r6, r1, r3, ror r8 │ │ │ │ @ instruction: 0x81a7f000 │ │ │ │ @ instruction: 0xf0c042ab │ │ │ │ vorn q4, q13, q8 │ │ │ │ - vrhadd.s d15, d10, d19 │ │ │ │ - vrhadd.s d15, d10, d25 │ │ │ │ - strtvs pc, [r0], #303 @ 0x12f │ │ │ │ - @ instruction: 0xf132f23a │ │ │ │ + vrhadd.s d15, d26, d23 │ │ │ │ + vrhadd.s d15, d26, d29 │ │ │ │ + strtvs pc, [r0], #435 @ 0x1b3 │ │ │ │ + @ instruction: 0xf1b6f23a │ │ │ │ @ instruction: 0xf6ff2800 │ │ │ │ vfms.f16 q5, q13, │ │ │ │ - @ instruction: 0xf104f133 │ │ │ │ + @ instruction: 0xf104f1b7 │ │ │ │ vaba.s q0, q5, q0 │ │ │ │ - vorn d15, d10, d21 │ │ │ │ - vrhadd.s , q5, │ │ │ │ - vrhadd.s8 , , │ │ │ │ + vorn d15, d26, d25 │ │ │ │ + vrhadd.s , q13, │ │ │ │ + vrhadd.s8 , , │ │ │ │ strtmi r0, [fp], -pc, asr #5 │ │ │ │ vhadd.s8 q11, , q9 │ │ │ │ stmib r4, {r1, r3, r6, r7, r9}^ │ │ │ │ @ instruction: 0xf6492013 │ │ │ │ strbt r5, [r5], #172 @ 0xac │ │ │ │ blcs 3c323c │ │ │ │ rschi pc, r7, r0, asr #32 │ │ │ │ @@ -728493,22 +728493,22 @@ │ │ │ │ strbeq pc, [r8, -r4, lsl #2] @ │ │ │ │ vpmax.s8 q11, , │ │ │ │ stmib r4, {r1, r2, r3, r5, r6, sp, lr}^ │ │ │ │ @ instruction: 0x462b2311 │ │ │ │ bllt ff3e68f4 │ │ │ │ adcmi r6, fp, #7536640 @ 0x730000 │ │ │ │ smlabthi r1, r0, r0, pc @ │ │ │ │ - @ instruction: 0xf108f23a │ │ │ │ + @ instruction: 0xf1acf23a │ │ │ │ bvs 2080988 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r2!, {r0, r1, r2, r4, r7, r8, r9, fp, sp, pc}^ │ │ │ │ rsbsvs r3, r3, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf0c042aa │ │ │ │ stmdavs r0!, {r0, r5, r8, pc} │ │ │ │ - @ instruction: 0xf100f23a │ │ │ │ + @ instruction: 0xf1a4f23a │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r1, r2, r3, r8, pc} │ │ │ │ movwcs fp, #291 @ 0x123 │ │ │ │ stclpl 3, cr3, [r2], {1} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andcc lr, r6, r4, asr #19 │ │ │ │ adcmi r6, fp, #7536640 @ 0x730000 │ │ │ │ @@ -728539,22 +728539,22 @@ │ │ │ │ adcsvs r6, r4, r5, lsr r0 │ │ │ │ @ instruction: 0xf746f236 │ │ │ │ ldmdavs r5!, {r2, r4, r5, r7, fp, sp, lr} │ │ │ │ strb r3, [r5], #3144 @ 0xc48 │ │ │ │ blvs febc3634 │ │ │ │ adcmi lr, fp, #700448768 @ 0x29c00000 │ │ │ │ adcshi pc, r5, r0, asr #1 │ │ │ │ - @ instruction: 0xf0acf23a │ │ │ │ + @ instruction: 0xf150f23a │ │ │ │ bvs 2080a40 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r2!, {r0, r1, r3, r4, r5, r8, r9, fp, sp, pc}^ │ │ │ │ rsbsvs r3, r3, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf0c042aa │ │ │ │ stmdavs r0!, {r0, r3, r4, r8, pc} │ │ │ │ - @ instruction: 0xf0a4f23a │ │ │ │ + @ instruction: 0xf148f23a │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r3, r4, r5, r7, pc} │ │ │ │ movwcs fp, #291 @ 0x123 │ │ │ │ stclpl 3, cr3, [r2], {1} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andcc lr, r6, r4, asr #19 │ │ │ │ adcmi r6, fp, #7536640 @ 0x730000 │ │ │ │ @@ -728981,15 +728981,15 @@ │ │ │ │ @ instruction: 0xf6490503 │ │ │ │ @ instruction: 0xf851506d │ │ │ │ andvs r5, sp, r4, lsl ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - vst1.8 {d31-d34}, [ip :256], r9 │ │ │ │ + pli [r0, #569] @ 0x239 │ │ │ │ tstpne r3, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q2 │ │ │ │ @ instruction: 0xf84403e1 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -729004,15 +729004,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4e7264 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - pldw [r8], #-569 @ 0xfffffdc7 │ │ │ │ + pldw [ip], #569 @ 0x239 │ │ │ │ tstpne r1, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q2 │ │ │ │ @ instruction: 0xf84403e3 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -729042,15 +729042,15 @@ │ │ │ │ @ instruction: 0xf6490503 │ │ │ │ @ instruction: 0xf851506d │ │ │ │ andvs r5, sp, r0, lsl ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - vrshr.u16 d31, d25, #14 │ │ │ │ + pli [r6, #-569] @ 0xfffffdc7 │ │ │ │ movwne pc, #49731 @ 0xc243 @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q6 │ │ │ │ @ instruction: 0xf84403e6 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -729065,15 +729065,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 4e7358 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - vrshr.u16 d15, d25, #2 │ │ │ │ + vld1.8 {d15-d18}, [r2 :256], r9 │ │ │ │ movwne pc, #41539 @ 0xa243 @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ sha1c.32 , , q6 │ │ │ │ @ instruction: 0xf84403e8 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -729154,18 +729154,18 @@ │ │ │ │ stcne 8, cr15, [ip], {69} @ 0x45 │ │ │ │ stmdb r5, {r0, r1, r3, r4, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf64b2301 │ │ │ │ umaal r2, r8, r9, r8 │ │ │ │ movwcc r6, #6755 @ 0x1a63 │ │ │ │ stmdavs fp!, {r0, r1, r5, r6, r9, sp, lr} │ │ │ │ ldmdavs r8, {r0, r3, r4, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ - vrshr.s32 d15, d25, #22 │ │ │ │ + vqsub.u16 d15, d10, d25 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ addhi pc, sp, #64 @ 0x40 │ │ │ │ - vrshr.u16 d31, d25, #8 │ │ │ │ + @ instruction: 0xf47cf239 │ │ │ │ @ instruction: 0xf1056a62 │ │ │ │ orrcs r0, r9, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0xf1024659 │ │ │ │ bcs 3b8770 │ │ │ │ adchi pc, ip, #0 │ │ │ │ @ instruction: 0xf8c42822 │ │ │ │ @ instruction: 0xf040c024 │ │ │ │ @@ -729519,15 +729519,15 @@ │ │ │ │ @ instruction: 0xf855441d │ │ │ │ eorvs r0, r6, r4, lsl #24 │ │ │ │ andlt r6, r7, r5, lsr #1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmdavs r3!, {r3, r5, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ vorn q4, , │ │ │ │ - stmdacs r0, {r0, r1, r3, r8, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ rschi pc, sl, r0, asr #32 │ │ │ │ strbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ stmdavs r9!, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf502447a │ │ │ │ addscc r3, ip, #1879048199 @ 0x70000007 │ │ │ │ ldcne 0, cr6, [r9, #-356] @ 0xfffffe9c │ │ │ │ @ instruction: 0xf643611a │ │ │ │ @@ -730056,15 +730056,15 @@ │ │ │ │ @ instruction: 0xf0c00448 │ │ │ │ bvs 1e8a830 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs sl!, {r1, r3, r4, r5, r6, r8, pc}^ │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf0c042b2 │ │ │ │ blvs febcab08 │ │ │ │ - vst1.8 {d15-d18}, [lr :256], r8 │ │ │ │ + vrshr.u32 d31, d24, #26 │ │ │ │ @ instruction: 0x4633b158 │ │ │ │ andscs pc, r3, #68, 4 @ 0x40000004 │ │ │ │ blcs 7e8288 │ │ │ │ adcsvs r6, r2, r2, lsr #24 │ │ │ │ rscsvs r6, r2, r2, ror #22 │ │ │ │ @ instruction: 0x461e1d32 │ │ │ │ @ instruction: 0xf8df6362 │ │ │ │ @@ -730075,16 +730075,16 @@ │ │ │ │ @ instruction: 0xf5085702 │ │ │ │ smlsdcc ip, r1, r9, r3 │ │ │ │ ldmibvc r6, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ movwcc r6, #6763 @ 0x1a6b │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ vrhadd.s d8, d8, d21 │ │ │ │ - blvs be7458 │ │ │ │ - pldw [r2], #-568 @ 0xfffffdc8 │ │ │ │ + blvs be76e8 │ │ │ │ + vrshr.u32 d31, d24, #20 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ mvnshi pc, r0 │ │ │ │ blcs 3c4b78 │ │ │ │ svcge 0x007af43f │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ @ instruction: 0x63a32300 │ │ │ │ teqlt r3, r3, lsl #16 │ │ │ │ @@ -730131,27 +730131,27 @@ │ │ │ │ stccs 8, cr15, [r1], {19} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ bvs 1e8a8dc │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ subhi pc, sl, #192 @ 0xc0 │ │ │ │ vqdmulh.s d6, d8, d16 │ │ │ │ - strmi pc, [r7], -r3, lsr #7 │ │ │ │ + @ instruction: 0x4607f37d │ │ │ │ stmdacs r0, {r5, r8, r9, sp, lr} │ │ │ │ eorshi pc, fp, #64 @ 0x40 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ tstphi r6, #192 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ - @ instruction: 0xf432f238 │ │ │ │ + pli [r6, #568] @ 0x238 │ │ │ │ bvs 1e82e34 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blcc 40ac14 │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ bvs ffbcb17c │ │ │ │ - vld1.8 {d15-d18}, [sl :256], r8 │ │ │ │ + vst3.8 @ instruction: 0xf4cef238 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r4, r5, r8, r9, pc} │ │ │ │ smladcc r1, fp, r1, fp │ │ │ │ blcs 3c19e8 │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ stmdavs fp!, {r2, r3, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ @@ -730287,15 +730287,15 @@ │ │ │ │ addvs r4, r3, r1, lsl r6 │ │ │ │ @ instruction: 0xf19ef235 │ │ │ │ stmdavs lr!, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ strbeq pc, [r0], #-419 @ 0xfffffe5d @ │ │ │ │ stccc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ blcc 423c24 │ │ │ │ stclvs 2, cr6, [r0], #-428 @ 0xfffffe54 │ │ │ │ - vqsub.s16 d31, d0, d24 │ │ │ │ + vqsub.s32 d15, d8, d24 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ blvs fec55e04 │ │ │ │ movwne pc, #57923 @ 0xe243 @ │ │ │ │ @ instruction: 0xf1046961 │ │ │ │ rscvs r0, r3, r8, asr #14 │ │ │ │ rscpl pc, r5, r9, asr #4 │ │ │ │ ldrtmi r6, [r3], -r2, ror #9 │ │ │ │ @@ -730336,15 +730336,15 @@ │ │ │ │ strcs pc, [r0, #2271] @ 0x8df │ │ │ │ @ instruction: 0xf502447a │ │ │ │ @ instruction: 0xf50222c9 │ │ │ │ str r7, [sp, #658] @ 0x292 │ │ │ │ ldrb r2, [r0, #-770]! @ 0xfffffcfe │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ adcshi pc, sp, r0, asr #1 │ │ │ │ - vrshr.s32 d15, d24, #30 │ │ │ │ + vqsub.u8 d31, d6, d24 │ │ │ │ blcs 3c4f80 │ │ │ │ ldclge 4, cr15, [r6, #-252]! @ 0xffffff04 │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf8dfb188 │ │ │ │ ldrbtmi r3, [fp], #-1368 @ 0xfffffaa8 │ │ │ │ @ instruction: 0x23bcf503 │ │ │ │ bicvs pc, r4, #805306368 @ 0x30000000 │ │ │ │ @@ -730373,55 +730373,55 @@ │ │ │ │ ldrmi r6, [r1], -r1, ror #8 │ │ │ │ adcvs r6, fp, lr, lsr #32 │ │ │ │ @ instruction: 0xf0f0f235 │ │ │ │ stmdavs lr!, {r2, r3, r5, r7, fp, sp, lr} │ │ │ │ str r3, [r8, #3144] @ 0xc48 │ │ │ │ movwcc r6, #6763 @ 0x1a6b │ │ │ │ blvs febc300c │ │ │ │ - @ instruction: 0xf17ef238 │ │ │ │ + vqsub.s8 d15, d2, d24 │ │ │ │ @ instruction: 0xf0003001 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ vrhadd.s q4, q4, │ │ │ │ - vorn d15, d8, d15 │ │ │ │ - vrhadd.s d15, d8, d21 │ │ │ │ - movvs pc, #-1073741814 @ 0xc000000a │ │ │ │ - @ instruction: 0xf12ef238 │ │ │ │ + vrhadd.s d15, d24, d19 │ │ │ │ + vrhadd.s d15, d24, d25 │ │ │ │ + movvs pc, #-1073741781 @ 0xc000002b │ │ │ │ + @ instruction: 0xf1b2f238 │ │ │ │ svclt 0x00b82800 │ │ │ │ ldreq pc, [r8, -r4, lsl #2]! │ │ │ │ stclge 6, cr15, [r2], #-1020 @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf12cf238 │ │ │ │ + @ instruction: 0xf1b0f238 │ │ │ │ strbeq pc, [r8, -r4, lsl #2] @ │ │ │ │ - @ instruction: 0xf12ef238 │ │ │ │ - @ instruction: 0xf13af238 │ │ │ │ - @ instruction: 0xf140f238 │ │ │ │ + @ instruction: 0xf1b2f238 │ │ │ │ + @ instruction: 0xf1bef238 │ │ │ │ + @ instruction: 0xf1c4f238 │ │ │ │ andne pc, pc, #805306372 @ 0x30000004 │ │ │ │ rscvs r4, r2, r3, lsr r6 │ │ │ │ rsceq pc, r5, #805306372 @ 0x30000004 │ │ │ │ andscs lr, r1, r4, asr #19 │ │ │ │ adcpl pc, ip, r9, asr #12 │ │ │ │ bvs 1ea38ac │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ sha1su0.32 q3, q4, q8 │ │ │ │ - andcc pc, r1, r7, asr #2 │ │ │ │ + andcc pc, r1, fp, asr #3 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ vrhadd.s d8, d8, d19 │ │ │ │ - vhadd.s , q12, │ │ │ │ - vqadd.s64 , q12, │ │ │ │ - strbtvs pc, [r0], #-251 @ 0xffffff05 @ │ │ │ │ - @ instruction: 0xf0fef238 │ │ │ │ + vorn , q4, │ │ │ │ + vorn , q4, │ │ │ │ + strbtvs pc, [r0], #-383 @ 0xfffffe81 @ │ │ │ │ + @ instruction: 0xf182f238 │ │ │ │ svclt 0x00b82800 │ │ │ │ ldreq pc, [r8, -r4, lsl #2]! │ │ │ │ mcrrge 6, 15, pc, r4, cr15 @ │ │ │ │ - @ instruction: 0xf0fcf238 │ │ │ │ + @ instruction: 0xf180f238 │ │ │ │ ldrbeq pc, [r0, -r4, lsl #2] @ │ │ │ │ - @ instruction: 0xf0fef238 │ │ │ │ - @ instruction: 0xf10af238 │ │ │ │ - @ instruction: 0xf110f238 │ │ │ │ + @ instruction: 0xf182f238 │ │ │ │ + @ instruction: 0xf18ef238 │ │ │ │ + @ instruction: 0xf194f238 │ │ │ │ andne pc, r8, #805306372 @ 0x30000004 │ │ │ │ rscvs r4, r2, r3, lsr r6 │ │ │ │ rsceq pc, sl, #805306372 @ 0x30000004 │ │ │ │ andscs lr, r3, r4, asr #19 │ │ │ │ adcpl pc, ip, r9, asr #12 │ │ │ │ bvs 1ea384c │ │ │ │ blcc 41746c │ │ │ │ @@ -730448,22 +730448,22 @@ │ │ │ │ ldrt r7, [r3], #650 @ 0x28a │ │ │ │ ldrbtmi r4, [sl], #-2802 @ 0xfffff50e │ │ │ │ sbccs pc, r9, #8388608 @ 0x800000 │ │ │ │ addvc pc, sl, #8388608 @ 0x800000 │ │ │ │ stmdavs fp!, {r2, r3, r5, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ vrhadd.s q4, q4, │ │ │ │ - rscvs pc, r0, #-1073741776 @ 0xc0000030 │ │ │ │ + rscvs pc, r0, #1879048198 @ 0x70000006 │ │ │ │ blcs 3c5140 │ │ │ │ ldcge 4, cr15, [r6], {63} @ 0x3f │ │ │ │ blcc 404944 │ │ │ │ adcsmi r6, r2, #-1342177274 @ 0xb0000006 │ │ │ │ bicshi pc, sl, r0, asr #1 │ │ │ │ vpmax.s q3, q12, q8 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, r9, ip, sp, lr, pc} │ │ │ │ msrhi SPSR_f, r0 │ │ │ │ @ instruction: 0xb1237803 │ │ │ │ movwcc r2, #4864 @ 0x1300 │ │ │ │ bcs 3c1ac4 │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ stmdavs fp!, {r0, r2, r3, ip, sp}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ @@ -730487,31 +730487,31 @@ │ │ │ │ ldcvc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ ldreq pc, [r8, -r4, lsl #2]! │ │ │ │ andcc lr, r4, r2, asr #19 │ │ │ │ @ instruction: 0xf7ff62e1 │ │ │ │ rscvs fp, r0, #184, 22 @ 0x2e000 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ adcshi pc, r9, r0, asr #1 │ │ │ │ - @ instruction: 0xf17af238 │ │ │ │ + vqsub.s16 d15, d14, d24 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ blmi ff50aa58 │ │ │ │ bvs ffbfc100 │ │ │ │ @ instruction: 0xf503447b │ │ │ │ orrscc r3, ip, #-603979775 @ 0xdc000001 │ │ │ │ @ instruction: 0xf6436071 │ │ │ │ ldcne 7, cr2, [r0, #-404] @ 0xfffffe6c │ │ │ │ tstpeq ip, r2, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xe7da6037 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ rscshi pc, r4, r0, asr #1 │ │ │ │ - @ instruction: 0xf15cf238 │ │ │ │ + vqsub.s8 d15, d0, d24 │ │ │ │ blcs 3c520c │ │ │ │ ldclge 4, cr15, [r7, #252]! @ 0xfc │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ - @ instruction: 0xf15af238 │ │ │ │ + @ instruction: 0xf1fef238 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r2, r3, r7, sl, fp, sp, pc} │ │ │ │ movwcs fp, #291 @ 0x123 │ │ │ │ stclpl 3, cr3, [r2], {1} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andcc lr, lr, r4, asr #19 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ @@ -763863,15 +763863,15 @@ │ │ │ │ @ instruction: 0x665920bc │ │ │ │ adcsvs r6, r2, r4, lsr r0 │ │ │ │ ldclt 7, cr15, [sl], {251} @ 0xfb │ │ │ │ stceq 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vqadd.s16 d7, d7, d31 │ │ │ │ - andlt pc, r3, r7, lsr #10 │ │ │ │ + andlt pc, r3, pc, lsr r3 @ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmialt r4!, {r1, r2, r4, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1032200 │ │ │ │ vqshl.s8 q8, q8, q7 │ │ │ │ @ instruction: 0x66d971f4 │ │ │ │ eorsvs r4, r0, r1, lsl r6 │ │ │ │ @ instruction: 0x463060b4 │ │ │ │ @@ -768759,15 +768759,15 @@ │ │ │ │ andsne pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ smullle r0, ip, r6, r7 │ │ │ │ beq 130e198 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vqadd.s16 d7, d2, d31 │ │ │ │ - andlt pc, r9, r7, ror #13 │ │ │ │ + strdlt pc, [r9], -pc @ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ blt fed0d278 │ │ │ │ andseq pc, r8, #-1073741823 @ 0xc0000001 │ │ │ │ @ instruction: 0xf8c81d11 │ │ │ │ vhadd.s8 d17, d0, d4 │ │ │ │ andsvs r1, r1, r9, asr #3 │ │ │ │ bmi 90e1c4 │ │ │ │ @@ -775901,15 +775901,15 @@ │ │ │ │ rsbeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0x101cf8da │ │ │ │ sbcle r0, ip, fp, lsl #15 │ │ │ │ strbeq pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ vqadd.s8 d7, d11, d31 │ │ │ │ - andlt pc, r9, fp, lsl r7 @ │ │ │ │ + andlt pc, r9, r3, lsr r5 @ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ blt ffa141f4 │ │ │ │ ldrdcc pc, [r8], -sl @ │ │ │ │ andsle r2, lr, r1, lsl #22 │ │ │ │ ldmdahi fp, {r1, r3, r4, r7, fp, sp, lr} │ │ │ │ subscc pc, ip, sl, lsr #17 │ │ │ │ eorcs pc, r8, sl, asr #17 │ │ │ │ @@ -784010,15 +784010,15 @@ │ │ │ │ @ instruction: 0xf8a4880b │ │ │ │ adcvs r3, r2, #92 @ 0x5c │ │ │ │ stmibvs r2!, {r5, r9, sl, sp, lr}^ │ │ │ │ smullsle r0, r0, r3, r7 @ │ │ │ │ ldrbtmi r4, [r8], #-2175 @ 0xfffff781 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - @ instruction: 0xf7c0f203 │ │ │ │ + pld [r8, #515] @ 0x203 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf5024ff0 │ │ │ │ @ instruction: 0xf1bcbb7d │ │ │ │ @ instruction: 0xf0010f01 │ │ │ │ @ instruction: 0xf8dc80c5 │ │ │ │ @ instruction: 0xf8bc1008 │ │ │ │ str r3, [lr, r0]! │ │ │ │ @@ -874534,30 +874534,30 @@ │ │ │ │ rsbeq pc, r9, r5, asr #4 │ │ │ │ @ instruction: 0xf1056a63 │ │ │ │ adcvs r0, fp, r4, lsl ip │ │ │ │ tstpeq r8, #1073741825 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ stmib r5, {r0, r5, r7, r8, fp, sp, lr}^ │ │ │ │ cmnvs sl, r3 │ │ │ │ tstls r1, r9, lsl #12 │ │ │ │ - @ instruction: 0xf11cf1ab │ │ │ │ + @ instruction: 0xf0baf1ab │ │ │ │ @ instruction: 0xf1a39b01 │ │ │ │ stmdacs r0, {r4, sl} │ │ │ │ ldrbhi pc, [sl], -r1, asr #32 @ │ │ │ │ @ instruction: 0xf8932002 │ │ │ │ @ instruction: 0xf1032024 │ │ │ │ addmi r0, r2, #32, 2 │ │ │ │ ldrhi pc, [r6], r1 │ │ │ │ eorcs pc, r0, r3, lsl #17 │ │ │ │ eorpl pc, r0, fp, asr #4 │ │ │ │ subvc pc, r3, #70254592 @ 0x4300000 │ │ │ │ @ instruction: 0xf64361da │ │ │ │ @ instruction: 0xf8437267 │ │ │ │ strmi r2, [fp], -r4, lsl #24 │ │ │ │ tstls r1, r0, lsl r6 │ │ │ │ - @ instruction: 0xf0fef1ab │ │ │ │ + @ instruction: 0xf09cf1ab │ │ │ │ @ instruction: 0xf1a39b01 │ │ │ │ stmdacs r0, {r4, sl} │ │ │ │ ldrbhi pc, [sp], -r1, asr #32 @ │ │ │ │ @ instruction: 0xf8932002 │ │ │ │ @ instruction: 0xf1032024 │ │ │ │ addmi r0, r2, #32, 2 │ │ │ │ ldrbthi pc, [ip], -r1 @ │ │ │ │ @@ -877637,15 +877637,15 @@ │ │ │ │ @ instruction: 0xf0c042ab │ │ │ │ bvs d1aef8 │ │ │ │ @ instruction: 0x462b681a │ │ │ │ biccs pc, r1, r7, asr #4 │ │ │ │ blne 678464 │ │ │ │ stcne 0, cr6, [sl, #-424]! @ 0xfffffe58 │ │ │ │ ldclt 7, cr15, [r5, #-1016]! @ 0xfffffc08 │ │ │ │ - @ instruction: 0xf0def1a8 │ │ │ │ + @ instruction: 0xf07cf1a8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf5b08185 │ │ │ │ andle r0, r8, r0, lsl #30 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ strhi pc, [sl, #0]! │ │ │ │ svceq 0x0040f5b0 │ │ │ │ mcrge 4, 1, pc, cr2, cr14, {3} @ │ │ │ │ @@ -877658,15 +877658,15 @@ │ │ │ │ andcs r1, r1, #634880 @ 0x9b000 │ │ │ │ @ instruction: 0xf5046133 │ │ │ │ @ instruction: 0xf88473c0 │ │ │ │ vrhadd.s8 d18, d27, d0 │ │ │ │ @ instruction: 0xf8c442ca │ │ │ │ @ instruction: 0xf7fc217c │ │ │ │ @ instruction: 0xf1a8bdc7 │ │ │ │ - stmdacs r0, {r0, r2, r4, r5, r7, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r6, ip, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 74) @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ @ instruction: 0xf5b0d008 │ │ │ │ @ instruction: 0xf0000f80 │ │ │ │ @ instruction: 0xf5b083fe │ │ │ │ @ instruction: 0xf47e0f40 │ │ │ │ @ instruction: 0x2700adf9 │ │ │ │ @@ -912310,15 +912310,15 @@ │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf186703f │ │ │ │ - pop {r0, r3, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ vst1.8 {d4[0]}, [r5], r8 │ │ │ │ svclt 0x0000b927 │ │ │ │ addseq r7, ip, r8, asr r9 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -912449,15 +912449,15 @@ │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf186703f │ │ │ │ - pop {r0, r1, r4, r6, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r5, r6, r9, ip, sp, lr, pc} │ │ │ │ vst1.8 {d4[0]}, [r5], r8 │ │ │ │ svclt 0x0000b811 │ │ │ │ addseq r7, ip, ip, lsr #14 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -913699,15 +913699,15 @@ │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf185703f │ │ │ │ - pop {r0, r1, r2, r3, r7, r9, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r2, r5, r7, ip, sp, lr, pc} │ │ │ │ vst1.8 {d4[0]}, [r3], r8 │ │ │ │ svclt 0x0000be4d │ │ │ │ addseq r6, ip, r4, lsr #7 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -932483,15 +932483,15 @@ │ │ │ │ @ instruction: 0xf16f60ab │ │ │ │ stmiavs fp!, {r0, r1, r2, r4, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ stmdbeq r0!, {r0, r1, r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ stccc 8, cr15, [ip], {83} @ 0x53 │ │ │ │ @ instruction: 0xf1a4e73f │ │ │ │ @ instruction: 0xf1720918 │ │ │ │ - stmdacs r0, {r0, r1, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, sl, ip, sp, lr, pc} │ │ │ │ eorhi pc, sp, r3, asr #32 │ │ │ │ @ instruction: 0xf8942102 │ │ │ │ @ instruction: 0xf104303c │ │ │ │ addmi r0, fp, #64, 4 │ │ │ │ adchi pc, r6, r3 │ │ │ │ subcc pc, r0, r4, lsl #17 │ │ │ │ @ instruction: 0x33b5f244 │ │ │ │ @@ -932499,15 +932499,15 @@ │ │ │ │ @ instruction: 0xf84433ce │ │ │ │ ldrmi r3, [r4], -r4, lsl #24 │ │ │ │ eorpl pc, r0, fp, asr #4 │ │ │ │ andge pc, r0, r5, asr #17 │ │ │ │ andlt r6, r3, ip, lsr #1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldmdbeq r8, {r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ - vst4.16 {d31,d33,d35,d37}, [r2 :256], r2 │ │ │ │ + vsra.u32 , q9, #32 │ │ │ │ @ instruction: 0xf0432800 │ │ │ │ qaddcs r8, r2, r2 │ │ │ │ mlascc ip, r4, r8, pc @ │ │ │ │ subeq pc, r0, #4, 2 │ │ │ │ @ instruction: 0xf003428b │ │ │ │ @ instruction: 0xf884809d │ │ │ │ vhadd.s8 , , q0 │ │ │ │ @@ -934771,15 +934771,15 @@ │ │ │ │ cmnphi r7, r1 @ p-variant is OBSOLETE │ │ │ │ ldccs 8, cr15, [r0], #272 @ 0x110 │ │ │ │ ldrdcc pc, [r8], #137 @ 0x89 @ │ │ │ │ stccs 8, cr6, [r1], {28} │ │ │ │ @ instruction: 0xf109bf18 │ │ │ │ @ instruction: 0xf47d0458 │ │ │ │ @ instruction: 0xf170aee2 │ │ │ │ - stmdacs r0, {r0, r1, r7, r9, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r5, r9, ip, sp, lr, pc} │ │ │ │ strbthi pc, [ip], -r2 @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ strbthi pc, [r9], -r2 @ │ │ │ │ svceq 0x0080f5b0 │ │ │ │ @ instruction: 0x81bdf003 │ │ │ │ svceq 0x0040f5b0 │ │ │ │ subshi pc, ip, r3 │ │ │ │ @@ -935982,15 +935982,15 @@ │ │ │ │ @ instruction: 0xf7fd685c │ │ │ │ @ instruction: 0xf844bb80 │ │ │ │ @ instruction: 0xf8d92cb0 │ │ │ │ ldmdavs ip, {r3, r5, r6, r7, ip, sp} │ │ │ │ svclt 0x00182c01 │ │ │ │ ldrbeq pc, [r8], #-265 @ 0xfffffef7 @ │ │ │ │ stclge 4, cr15, [fp, #-496]! @ 0xfffffe10 │ │ │ │ - @ instruction: 0xf10cf16f │ │ │ │ + @ instruction: 0xf0aaf16f │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0xf5b08665 │ │ │ │ andle r0, r8, r0, lsl #30 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ rsbshi pc, r0, r2 │ │ │ │ svceq 0x0040f5b0 │ │ │ │ mcrge 4, 4, pc, cr10, cr14, {3} @ │ │ │ │ @@ -943640,15 +943640,15 @@ │ │ │ │ strtmi r8, [fp], -sp, lsl #13 │ │ │ │ bicvs pc, r3, r3, asr #4 │ │ │ │ @ instruction: 0xf8431d28 │ │ │ │ adcvs r1, sl, r0, lsl fp │ │ │ │ rscvs r6, sl, r2, lsr #20 │ │ │ │ bfi r4, sp, #12, #5 │ │ │ │ ldreq pc, [r0], #-426 @ 0xfffffe56 │ │ │ │ - @ instruction: 0xf538f167 │ │ │ │ + pli [r6, #359] @ 0x167 │ │ │ │ @ instruction: 0xf0422800 │ │ │ │ ldrdcs r8, [r2, -r7] │ │ │ │ mlacc r4, sl, r8, pc @ │ │ │ │ subeq pc, r8, #-2147483646 @ 0x80000002 │ │ │ │ @ instruction: 0xf002428b │ │ │ │ @ instruction: 0xf88a8425 │ │ │ │ vhadd.s8 , q2, q4 │ │ │ │ @@ -943657,15 +943657,15 @@ │ │ │ │ @ instruction: 0xf84a43fd │ │ │ │ ldrmi r3, [r2], r4, lsl #24 │ │ │ │ eorpl pc, r0, fp, asr #4 │ │ │ │ @ instruction: 0xf8c66035 │ │ │ │ andlt sl, r3, r8 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldreq pc, [r0], #-426 @ 0xfffffe56 │ │ │ │ - pldw [r6, #-359] @ 0xfffffe99 │ │ │ │ + @ instruction: 0xf4b4f167 │ │ │ │ @ instruction: 0xf0422800 │ │ │ │ ldrdcs r8, [r2, -r7] │ │ │ │ mlacc r4, sl, r8, pc @ │ │ │ │ subeq pc, r8, #-2147483646 @ 0x80000002 │ │ │ │ @ instruction: 0xf002428b │ │ │ │ @ instruction: 0xf88a8406 │ │ │ │ vhadd.s8 , , q4 │ │ │ │ @@ -945600,15 +945600,15 @@ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf84a8620 │ │ │ │ @ instruction: 0xf8d43cd0 │ │ │ │ ldmdavs pc, {r2, r5, r6, r7, ip, sp} @ │ │ │ │ svclt 0x00182f01 │ │ │ │ beq 1ab8d58 │ │ │ │ stmibge r5, {r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf5e8f165 │ │ │ │ + @ instruction: 0xf586f165 │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0xf5b087d7 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ @ instruction: 0xf5b087d4 │ │ │ │ @ instruction: 0xf0020f80 │ │ │ │ @ instruction: 0xf5b08188 │ │ │ │ @ instruction: 0xf0020f40 │ │ │ │ @@ -946384,15 +946384,15 @@ │ │ │ │ @ instruction: 0xf7fd6859 │ │ │ │ @ instruction: 0xf84abfb5 │ │ │ │ @ instruction: 0xf8d43cd0 │ │ │ │ ldmdavs pc, {r2, r5, r6, r7, ip, sp} @ │ │ │ │ svclt 0x00182f01 │ │ │ │ beq 1ab9998 │ │ │ │ blge fedfa780 │ │ │ │ - @ instruction: 0xf7c8f164 │ │ │ │ + @ instruction: 0xf766f164 │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0xf5b0824d │ │ │ │ andle r0, r8, r0, lsl #30 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ cmpphi r5, #1 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0040f5b0 │ │ │ │ stmibge r1!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -995335,15 +995335,15 @@ │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf135703f │ │ │ │ - pop {r0, r1, r2, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r2, r3, r4, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf4344008 │ │ │ │ svclt 0x0000b885 │ │ │ │ addseq r6, r7, r4, lsl r8 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -995474,15 +995474,15 @@ │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf135703f │ │ │ │ - pop {r0, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ + pop {r0, r3, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf4334008 │ │ │ │ svclt 0x0000bf6f │ │ │ │ addseq r6, r7, r8, ror #11 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -998999,16 +998999,16 @@ │ │ │ │ stcpl 8, cr15, [r4], #-324 @ 0xfffffebc │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - @ instruction: 0xf132703f │ │ │ │ - pop {r0, r2, r5, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf131703f │ │ │ │ + pop {r0, r2, r3, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf4304008 │ │ │ │ svclt 0x0000bbe3 │ │ │ │ @ instruction: 0x00972ed0 │ │ │ │ @ instruction: 0x4613b570 │ │ │ │ stmdavs sl, {r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r4], #-260 @ 0xfffffefc │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ @@ -1069718,15 +1069718,15 @@ │ │ │ │ rscshi pc, lr, #64 @ 0x40 │ │ │ │ stclt 7, cr15, [pc], #1016 @ 4f6088 │ │ │ │ @ instruction: 0xf0010796 │ │ │ │ @ instruction: 0xf8df8468 │ │ │ │ ldrbtmi r0, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - @ instruction: 0xf7a8f0ec │ │ │ │ + @ instruction: 0xf5c0f0ec │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7eb4ff0 │ │ │ │ ldmvs sl, {r0, r2, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ stcne 8, cr15, [r8], {82} @ 0x52 │ │ │ │ @ instruction: 0xf0412900 │ │ │ │ @ instruction: 0xf8d48419 │ │ │ │ tstcs r3, r4, lsl #8 │ │ │ │ @@ -1074606,16 +1074606,16 @@ │ │ │ │ stcpl 8, cr15, [r4], #-324 @ 0xfffffebc │ │ │ │ andsvs r6, sl, sp, asr #1 │ │ │ │ ldclt 0, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - @ instruction: 0xf0e8703f │ │ │ │ - pop {r0, r1, r2, r4, r5, r6, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0e7703f │ │ │ │ + pop {r0, r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e64008 │ │ │ │ svclt 0x0000b535 │ │ │ │ addseq r9, r2, r4, ror r1 │ │ │ │ @ instruction: 0xf5a3b538 │ │ │ │ blcc 70b798 │ │ │ │ ldrmi r4, [r4], -r5, lsl #12 │ │ │ │ vpadd.i8 d2, d0, d17 │ │ │ │ @@ -1112389,15 +1112389,15 @@ │ │ │ │ movwcs sp, #53750 @ 0xd1f6 │ │ │ │ stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ ldcllt 7, cr15, [pc], #-1012 @ 51f35c │ │ │ │ bleq ffb5dad0 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0c3703f │ │ │ │ - andlt pc, r5, fp, asr #4 │ │ │ │ + andlt pc, r5, r3, rrx │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ strlt pc, [r8], -r1, asr #15 │ │ │ │ @ instruction: 0x63282301 │ │ │ │ @ instruction: 0xf7fb60ab │ │ │ │ ldrsbeq fp, [fp], #-231 @ 0xffffff19 │ │ │ │ andeq pc, r1, r3, asr #32 │ │ │ │ vadd.i8 d22, d21, d27 │ │ │ │ @@ -1136530,15 +1136530,15 @@ │ │ │ │ @ instruction: 0xe000f8b2 │ │ │ │ ldreq r6, [r1, sl, ror #27] │ │ │ │ ldrbhi pc, [sp], -r0 @ │ │ │ │ stmiaeq r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ab703f │ │ │ │ - @ instruction: 0xb007f5b1 │ │ │ │ + andlt pc, r7, r9, asr #7 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ msrlt SPSR_hyp, sl │ │ │ │ @ instruction: 0xf47d2a01 │ │ │ │ @ instruction: 0x4601aff6 │ │ │ │ @ instruction: 0xf8d84622 │ │ │ │ @ instruction: 0xf7fc0014 │ │ │ │ @ instruction: 0x4621bb16 │ │ │ │ @@ -1141643,15 +1141643,15 @@ │ │ │ │ @ instruction: 0x9000f8b2 │ │ │ │ @ instruction: 0x07916e3a │ │ │ │ strhi pc, [r6], #-0 │ │ │ │ beq fe67a3e8 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0a6703f │ │ │ │ - @ instruction: 0xb007f5bf │ │ │ │ + ldrdlt pc, [r7], -r7 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ cmnplt ip, r5, lsr #15 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1042200 │ │ │ │ @ instruction: 0x46110338 │ │ │ │ vmin.s8 d20, d14, d16 │ │ │ │ cmnvs r7, #13107200 @ 0xc80000 │ │ │ │ adcsvs r6, r3, r5, lsr r0 │ │ │ │ @@ -1286105,15 +1286105,15 @@ │ │ │ │ rsbvs r6, r9, fp, lsl r8 │ │ │ │ sbcshi pc, r1, r0 │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ @ instruction: 0xf8df80cf │ │ │ │ ldrbtmi r0, [r8], #-1216 @ 0xfffffb40 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - @ instruction: 0xf522f019 │ │ │ │ + vqadd.u64 d15, d10, d9 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7184ff0 │ │ │ │ stmvs fp, {r0, r1, r2, r3, r4, r6, r7, ip, sp, pc} │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ ldrdhi pc, [ip], -sp │ │ │ │ ldreq r6, [r9, sl, asr #16] │ │ │ │ andscs pc, r0, sl, asr #17 │ │ │ │ @@ -1570748,15 +1570748,15 @@ │ │ │ │ @ instruction: 0x46724650 │ │ │ │ ldmdalt fp!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fb9b05 │ │ │ │ @ instruction: 0xf8dfbf91 │ │ │ │ ldrbtmi r0, [r8], #-2636 @ 0xfffff5b4 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - ldc2l 3, cr15, [ip, #-12] │ │ │ │ + blx 241bd4e │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf6024ff0 │ │ │ │ @ instruction: 0xf854b119 │ │ │ │ eorvs r0, r3, r4, lsl #24 │ │ │ │ andge pc, r0, fp, asr #17 │ │ │ │ andmi pc, r8, fp, asr #17 │ │ │ │ ldcllt 7, cr15, [r0, #1004]! @ 0x3ec │ │ │ │ @@ -1611553,15 +1611553,15 @@ │ │ │ │ bvs 21f586c │ │ │ │ @ instruction: 0xf8df2100 │ │ │ │ andcs r7, r1, #108, 20 @ 0x6c000 │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x4608447f │ │ │ │ msreq CPSR_s, #-1073741823 @ 0xc0000001 │ │ │ │ beq 742520 │ │ │ │ - blx ff843a40 │ │ │ │ + blx fffc3a40 │ │ │ │ rscvs r2, r2, r0, lsl #4 │ │ │ │ blcs 724ee8 │ │ │ │ cmnphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ rscvs r3, r2, r1, lsl #4 │ │ │ │ stmdbcs r0, {r0, r7, sl, fp, ip, lr} │ │ │ │ bcs 73b6d4 │ │ │ │ vaddw.s8 q3, q0, d16 │ │ │ │ @@ -1688462,15 +1688462,15 @@ │ │ │ │ adcmi r6, sl, #7471104 @ 0x720000 │ │ │ │ mcrrcc 15, 2, fp, r0, cr8 │ │ │ │ strbthi pc, [r5], -r1, asr #1 @ │ │ │ │ @ instruction: 0x63a2685a │ │ │ │ @ instruction: 0xf8d3691a │ │ │ │ mvnvs r9, #0 │ │ │ │ mulge r8, r3, r8 │ │ │ │ - blx 1a8eac8 │ │ │ │ + @ instruction: 0xf9eaf290 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @ instruction: 0xf1ba8227 │ │ │ │ vmax.f32 d0, d2, d3 │ │ │ │ ldm pc, {r1, r2, r3, r4, r5, r6, r9, sl, pc}^ @ │ │ │ │ ldreq pc, [pc, #-26] @ 752082 │ │ │ │ ldrbeq r0, [fp], #1250 @ 0x4e2 │ │ │ │ stmdavs r2!, {r0, r1, r4, r5, r7, sl} │ │ │ │ @@ -1688637,15 +1688637,15 @@ │ │ │ │ adcmi r6, sl, #7471104 @ 0x720000 │ │ │ │ ldccc 15, cr11, [r0], #-160 @ 0xffffff60 │ │ │ │ ldrbthi pc, [r4], #193 @ 0xc1 @ │ │ │ │ rsbvs r6, r2, sl, asr r8 │ │ │ │ @ instruction: 0xf8d3691a │ │ │ │ adcvs r9, r2, r0 │ │ │ │ mulge r8, r3, r8 │ │ │ │ - @ instruction: 0xf8eef290 │ │ │ │ + @ instruction: 0xf88cf290 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @ instruction: 0xf1ba80b0 │ │ │ │ vmax.f32 d0, d2, d3 │ │ │ │ ldm pc, {r5, r8, sl, pc}^ @ │ │ │ │ bicseq pc, sp, #26 │ │ │ │ @ instruction: 0x03ba03b3 │ │ │ │ @ instruction: 0xf854038b │ │ │ │ @@ -1689559,15 +1689559,15 @@ │ │ │ │ stmdblt lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrmi r6, [r1], -r3, lsr #16 │ │ │ │ @ instruction: 0xf43e0798 │ │ │ │ @ instruction: 0xf8dfa9f8 │ │ │ │ ldrbtmi r0, [r8], #-3140 @ 0xfffff3bc │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - stc2 2, cr15, [r6, #-572]! @ 0xfffffdc4 │ │ │ │ + blx 170fbea │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf58e4ff0 │ │ │ │ andcs fp, r0, #227 @ 0xe3 │ │ │ │ ldrbeq pc, [r0, #-260] @ 0xfffffefc @ │ │ │ │ stcpl 6, cr15, [fp], #300 @ 0x12c │ │ │ │ @ instruction: 0xf8c44611 │ │ │ │ ldrtmi ip, [r0], -ip, asr #32 │ │ │ │ @@ -1691103,15 +1691103,15 @@ │ │ │ │ stccc 8, cr6, [r8], {53} @ 0x35 │ │ │ │ ldmiblt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c92302 │ │ │ │ ldmdavs r3!, {ip, sp}^ │ │ │ │ movwle r4, #41643 @ 0xa2ab │ │ │ │ ldrdne lr, [r0], -r9 │ │ │ │ vmlsl.s q2, d13, d0[3] │ │ │ │ - @ instruction: 0xf7fefdb1 │ │ │ │ + @ instruction: 0xf7fefd4f │ │ │ │ movwcs fp, #6229 @ 0x1855 │ │ │ │ movwcs lr, #14321 @ 0x37f1 │ │ │ │ andcs lr, r0, #62652416 @ 0x3bc0000 │ │ │ │ teqpeq r0, #1073741826 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ @ instruction: 0x46304611 │ │ │ │ ldrtpl pc, [r7], #1611 @ 0x64b @ │ │ │ │ eormi pc, ip, r9, asr #17 │ │ │ │ @@ -1691324,15 +1691324,15 @@ │ │ │ │ stmialt lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8c92302 │ │ │ │ ldmdavs r3!, {ip, sp}^ │ │ │ │ tstle lr, #-1342177270 @ 0xb000000a │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d9464c │ │ │ │ vshr.s8 d0, d0, #3 │ │ │ │ - @ instruction: 0xf7fdfc03 │ │ │ │ + @ instruction: 0xf7fdfba1 │ │ │ │ movwcs fp, #7781 @ 0x1e65 │ │ │ │ movwcs lr, #2031 @ 0x7ef │ │ │ │ blmi c4ed00 │ │ │ │ @ instruction: 0xf8d66932 │ │ │ │ ldrbtmi r1, [fp], #-1028 @ 0xfffffbfc │ │ │ │ biccs pc, r9, #12582912 @ 0xc00000 │ │ │ │ orrsvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @@ -1725550,15 +1725550,15 @@ │ │ │ │ ldrdcs pc, [r4], -ip │ │ │ │ cmpphi r6, #268435464 @ p-variant is OBSOLETE @ 0x10000008 │ │ │ │ @ instruction: 0xf43f0791 │ │ │ │ @ instruction: 0xf8dfa8a2 │ │ │ │ ldrbtmi r0, [r8], #-2804 @ 0xfffff50c │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - blx 5b2dba │ │ │ │ + blx bb2db8 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf56a4ff0 │ │ │ │ andcs fp, r0, #47448064 @ 0x2d40000 │ │ │ │ teqpeq r0, #12, 2 @ p-variant is OBSOLETE │ │ │ │ streq pc, [sl, -sp, asr #4]! │ │ │ │ @ instruction: 0xf8cc4611 │ │ │ │ strtmi r7, [r8], -ip, lsr #32 │ │ │ │ @@ -1744689,15 +1744689,15 @@ │ │ │ │ @ instruction: 0xf5a28054 │ │ │ │ bcc d5d718 │ │ │ │ @ instruction: 0xf67f2a03 │ │ │ │ @ instruction: 0xf8dfa897 │ │ │ │ ldrbtmi r0, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - mrc2 2, 3, pc, cr2, cr9, {2} │ │ │ │ + stc2 2, cr15, [sl], {89} @ 0x59 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf5584ff0 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r9, ip, sp, pc} │ │ │ │ ldccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ adcsmi r6, r2, #6946816 @ 0x6a0000 │ │ │ │ mcrrcc 15, 2, fp, r0, cr8 │ │ │ │ ldrbthi pc, [r0], -r2, asr #1 @ │ │ │ │ @@ -1915728,15 +1915728,15 @@ │ │ │ │ @ instruction: 0xf00242a2 │ │ │ │ vand q12, q9, │ │ │ │ adcmi r3, r2, #-570425344 @ 0xde000000 │ │ │ │ mvnhi pc, r2 │ │ │ │ ldrbtmi r4, [r8], #-2228 @ 0xfffff74c │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - mrc2 1, 1, pc, cr4, cr2, {5} │ │ │ │ + mcrr2 1, 11, pc, ip, cr2 @ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf4b14ff0 │ │ │ │ stmdavs r3!, {r0, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ ldccc 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ ldccc 15, cr11, [r8], #-160 @ 0xffffff60 │ │ │ │ strhi pc, [sp, #-194]! @ 0xffffff3e │ │ │ │ @@ -1941567,16 +1941567,16 @@ │ │ │ │ ldmvs r3, {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8446812 │ │ │ │ ldmvs sl, {r2, r4, sl, fp, sp} │ │ │ │ ldccs 8, cr15, [r0], {68} @ 0x44 │ │ │ │ @ instruction: 0xf844685a │ │ │ │ ldmdavs fp, {r2, r3, sl, fp, sp} │ │ │ │ stccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ - ldc2 1, cr15, [ip], #-612 @ 0xfffffd9c │ │ │ │ - stc2 1, cr15, [lr], {153} @ 0x99 │ │ │ │ + blx 1d859b0 │ │ │ │ + blx 12059b4 │ │ │ │ bicmi pc, lr, #69206016 @ 0x4200000 │ │ │ │ andcc lr, r1, r4, asr #18 │ │ │ │ adcpl pc, ip, r9, asr #12 │ │ │ │ bllt 238735c │ │ │ │ andcs r6, r0, #1644167168 @ 0x62000000 │ │ │ │ streq lr, [pc, -r4, asr #19] │ │ │ │ @ instruction: 0xf8c44611 │ │ │ │ @@ -1970068,15 +1970068,15 @@ │ │ │ │ @ instruction: 0xf1a35000 │ │ │ │ ldmdb r3, {r4, sl}^ │ │ │ │ ldrb r1, [r5, r3, lsl #4] │ │ │ │ ldreq pc, [r8, #-420] @ 0xfffffe5c │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c4455b │ │ │ │ rsbscs r8, pc, sp, lsl r4 @ │ │ │ │ - stc2l 1, cr15, [r0], #500 @ 0x1f4 │ │ │ │ + ldc2 1, cr15, [sl], {125} @ 0x7d │ │ │ │ ldrbtmi r4, [fp], #-2898 @ 0xfffff4ae │ │ │ │ biccs pc, sl, #12582912 @ 0xc00000 │ │ │ │ msrvc CPSR_xc, #12582912 @ 0xc00000 │ │ │ │ andscs pc, r3, #68, 4 @ 0x40000004 │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ tstpeq r4, fp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stmiavs r8!, {r0, sl, sp} │ │ │ │ @@ -1973619,15 +1973619,15 @@ │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf8da609a │ │ │ │ movwcc r3, #4132 @ 0x1024 │ │ │ │ eorcc pc, r4, sl, asr #17 │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c242b3 │ │ │ │ @ instruction: 0xf17a811b │ │ │ │ - mcrrne 9, 0, pc, r3, cr15 @ │ │ │ │ + mcrrne 8, 6, pc, r3, cr5 @ │ │ │ │ strbhi pc, [r2, r3]! @ │ │ │ │ @ instruction: 0xf0022800 │ │ │ │ ldrtmi r8, [r3], lr, ror #1 │ │ │ │ cmppvs r5, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ @ instruction: 0xf84b1d31 │ │ │ │ rsbsvs r3, r0, r8, lsl #22 │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @@ -1973659,21 +1973659,21 @@ │ │ │ │ @ instruction: 0xf7fd62eb │ │ │ │ @ instruction: 0x4625baf3 │ │ │ │ bcc feca6c24 │ │ │ │ @ instruction: 0xf855447b │ │ │ │ @ instruction: 0xf8442930 │ │ │ │ ldmibvs r8, {r2, r3, sl, fp, sp}^ │ │ │ │ stceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ - @ instruction: 0xf8a0f17a │ │ │ │ + @ instruction: 0xf82af17a │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ ldrhi pc, [fp, #2]! │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c2455b │ │ │ │ bvs 28a87c │ │ │ │ - @ instruction: 0xf8bef17a │ │ │ │ + @ instruction: 0xffecf179 │ │ │ │ @ instruction: 0xf0022800 │ │ │ │ umulleq r8, r3, r3, r5 │ │ │ │ cmnpvc pc, #50331648 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ bvs 22c2990 │ │ │ │ @ instruction: 0xf0024291 │ │ │ │ stmdavs fp!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, pc}^ │ │ │ │ @@ -1974388,15 +1974388,15 @@ │ │ │ │ @ instruction: 0xf8dafa17 │ │ │ │ @ instruction: 0xf8da3008 │ │ │ │ @ instruction: 0xf1a3b000 │ │ │ │ @ instruction: 0xf8530430 │ │ │ │ @ instruction: 0xf7fc3c2c │ │ │ │ ldmib r0, {r0, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ stmvs r0, {r8, sp} │ │ │ │ - blx 1aa5a04 │ │ │ │ + blx ffa25a04 │ │ │ │ @ instruction: 0xf0001c41 │ │ │ │ @ instruction: 0xf8da8597 │ │ │ │ blcs 8754bc │ │ │ │ cmnphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8ca3b01 │ │ │ │ @ instruction: 0xf8df3024 │ │ │ │ stmiavs r3!, {r3, r4, sl, fp, ip} │ │ │ │ @@ -1974409,21 +1974409,21 @@ │ │ │ │ stclge 4, cr15, [ip], {59} @ 0x3b │ │ │ │ @ instruction: 0xf8ca4618 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf7fb4008 │ │ │ │ ldmib r0, {r0, r1, r2, r3, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ stmdbvs r1, {r9, ip, sp} │ │ │ │ @ instruction: 0xf1796880 │ │ │ │ - bfi pc, r3, (invalid: 22:21) @ │ │ │ │ + ldrb pc, [r5, r3, ror #23] @ │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - blx 8a5a66 │ │ │ │ + blx ffc25a66 │ │ │ │ ldmib r0, {r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1791001 │ │ │ │ - @ instruction: 0xe7c9fabf │ │ │ │ + strb pc, [r9, pc, lsr #20] @ │ │ │ │ strne lr, [r1, #-2512] @ 0xfffff630 │ │ │ │ cmnpvs r1, #-1879048188 @ p-variant is OBSOLETE @ 0x90000004 │ │ │ │ @ instruction: 0xf10460e3 │ │ │ │ @ instruction: 0xf1040310 │ │ │ │ @ instruction: 0xf8da0218 │ │ │ │ bne f2a4b4 │ │ │ │ rscpl pc, r5, r9, asr #4 │ │ │ │ @@ -1974432,20 +1974432,20 @@ │ │ │ │ smlabtpl r6, r4, r9, lr │ │ │ │ @ instruction: 0xf8ca6163 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf7fb2008 │ │ │ │ stmdavs r3, {r0, r5, r9, sl, fp, ip, sp, pc} │ │ │ │ ldmib r0, {r9, sp}^ │ │ │ │ @ instruction: 0xf1790101 │ │ │ │ - sbfx pc, r9, #21, #8 │ │ │ │ + str pc, [r7, r7, lsr #23]! │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - blx fff25ac0 │ │ │ │ + blx ff325ac2 │ │ │ │ stmdavs r0, {r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - blx ffba5ac8 │ │ │ │ + blx fef25aca │ │ │ │ ldmib r0, {r2, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ vrshl.s8 d17, d1, d9 │ │ │ │ rscvs r6, r3, r1, ror r3 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r8, #4, 2 │ │ │ │ streq pc, [r4], #-2266 @ 0xfffff726 │ │ │ │ vpmin.s8 d17, d9, d11 │ │ │ │ @@ -1974454,23 +1974454,23 @@ │ │ │ │ stmib r4, {r3, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ cmnvs r3, r6, lsl #2 │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ andcs pc, r8, sl, asr #17 │ │ │ │ ldcllt 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ andcs r6, r0, #65536 @ 0x10000 │ │ │ │ @ instruction: 0xf1796880 │ │ │ │ - ldrb pc, [fp, -r5, asr #19]! @ │ │ │ │ + ldrb pc, [fp, -r3, asr #20]! @ │ │ │ │ blne 13a78a8 │ │ │ │ ldrdcs lr, [r0], -r0 │ │ │ │ tstcc ip, r9, ror r4 │ │ │ │ - blx feea5b1c │ │ │ │ + @ instruction: 0xf9c2f179 │ │ │ │ stmdavs r0, {r1, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - blx 1c25b24 │ │ │ │ + blx 12a5b24 │ │ │ │ stmdavs r0, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9a6f179 │ │ │ │ + blx 20a5b2e │ │ │ │ @ instruction: 0xf8dfe76a │ │ │ │ ldrbtmi r2, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ rsbscc pc, sp, #8388608 @ 0x800000 │ │ │ │ eorvc pc, r5, #8388608 @ 0x800000 │ │ │ │ andcs pc, r8, fp, asr #17 │ │ │ │ andeq pc, r4, fp, lsl #2 │ │ │ │ bcs 7a78e0 │ │ │ │ @@ -1975106,26 +1975106,26 @@ │ │ │ │ ldrbcs pc, [r4], #2259 @ 0x8d3 @ │ │ │ │ strb pc, [r8, r3, asr #17]! @ │ │ │ │ strbgt pc, [ip, r3, asr #17] @ │ │ │ │ strbcs pc, [ip, r3, asr #17]! @ │ │ │ │ andvc pc, r0, sl, asr #17 │ │ │ │ andmi pc, r8, sl, asr #17 │ │ │ │ ldmlt r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldc2l 1, cr15, [lr, #480] @ 0x1e0 │ │ │ │ + mcr2 1, 4, pc, cr2, cr8, {3} @ │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ blcc 8d4ee8 │ │ │ │ eorcc pc, r4, sl, asr #17 │ │ │ │ stmdavs r2!, {r0, r1, r9, sl, lr}^ │ │ │ │ cmple r8, r0, lsl #20 │ │ │ │ eorvs r4, r0, sp, asr r6 │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c1455b │ │ │ │ stmdavs r0!, {r1, r2, r4, r6, r7, r9, sl, pc} │ │ │ │ - stc2l 1, cr15, [lr, #480] @ 0x1e0 │ │ │ │ + mrc2 1, 3, pc, cr2, cr8, {3} │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ blmi 1b8bd9c │ │ │ │ @ instruction: 0xf503447b │ │ │ │ orrscc r3, ip, #-603979775 @ 0xdc000001 │ │ │ │ rsbcs pc, r5, #70254592 @ 0x4300000 │ │ │ │ vhadd.s8 d22, d4, d26 │ │ │ │ stcne 0, cr5, [sl, #-1012]! @ 0xfffffc0c │ │ │ │ @@ -1975144,15 +1975144,15 @@ │ │ │ │ stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xf43a4291 │ │ │ │ ldrmi sl, [r8], -r9, lsl #30 │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ andmi pc, r8, sl, asr #17 │ │ │ │ stmlt ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [r2, #480] @ 0x1e0 │ │ │ │ + mrc2 1, 1, pc, cr6, cr8, {3} │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ blcc 8d4e50 │ │ │ │ eorcc pc, r4, sl, asr #17 │ │ │ │ blcs 97b810 │ │ │ │ eorvs fp, r3, ip, lsl pc │ │ │ │ @ instruction: 0xd1b3465d │ │ │ │ @@ -1976445,26 +1976445,26 @@ │ │ │ │ addsmi r1, r1, #35 @ 0x23 │ │ │ │ stclge 4, cr15, [r2], #228 @ 0xe4 │ │ │ │ @ instruction: 0xf8ca4618 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf7f95008 │ │ │ │ @ instruction: 0xf854be65 │ │ │ │ @ instruction: 0xf1770c04 │ │ │ │ - @ instruction: 0x4602fafd │ │ │ │ + @ instruction: 0x4602fa3f │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8da839a │ │ │ │ ldrbmi r3, [fp, #-4] │ │ │ │ strthi pc, [r4], r0, asr #1 │ │ │ │ @ instruction: 0xf1776ae8 │ │ │ │ - stmdacs r0, {r0, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, ip, r1 │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c0455b │ │ │ │ bvs 28cf20 │ │ │ │ - blx a7a4c │ │ │ │ + blx 1627a4c │ │ │ │ vmin.s8 q10, q1, q5 │ │ │ │ @ instruction: 0xf842636b │ │ │ │ @ instruction: 0xf10b3b08 │ │ │ │ @ instruction: 0xf8cb0304 │ │ │ │ ldrmi r0, [r3], r4 │ │ │ │ blt 142947c │ │ │ │ vhsub.s8 d18, d12, d0 │ │ │ │ @@ -1976891,17 +1976891,17 @@ │ │ │ │ @ instruction: 0xf1733008 │ │ │ │ @ instruction: 0xf8dafe87 │ │ │ │ @ instruction: 0xf8da1008 │ │ │ │ @ instruction: 0xf1a12000 │ │ │ │ @ instruction: 0xf8510338 │ │ │ │ ldmdb r1, {r3, r5, sl, fp}^ │ │ │ │ ldrb r7, [r2, r4, lsl #12] │ │ │ │ - mrc2 1, 5, pc, cr6, cr6, {3} │ │ │ │ + @ instruction: 0xff3ef176 │ │ │ │ ldcllt 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ - mrc2 1, 5, pc, cr0, cr6, {3} │ │ │ │ + @ instruction: 0xff32f176 │ │ │ │ stcllt 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ adccs pc, r4, r2, lsl #10 │ │ │ │ subvc pc, r1, r0, lsl #10 │ │ │ │ addle r4, r8, r1, lsl #5 │ │ │ │ @ instruction: 0xf47e2d02 │ │ │ │ @ instruction: 0xf502aea0 │ │ │ │ stmdavc sp, {r2, r5, r7, r9, sp} │ │ │ │ @@ -1976912,15 +1976912,15 @@ │ │ │ │ svcge 0x0079f43f │ │ │ │ strtcs pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ @ instruction: 0xf8dabe8e │ │ │ │ ldrbmi r3, [fp, #-4] │ │ │ │ strhi pc, [r3], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0xf1766ae8 │ │ │ │ - ldrbmi pc, [sl], -r5, ror #30 @ │ │ │ │ + @ instruction: 0x465afe93 │ │ │ │ msrvs SPSR_fc, #536870916 @ 0x20000004 │ │ │ │ blcc aa9ca0 │ │ │ │ movweq pc, #16651 @ 0x410b @ │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf7fc4693 │ │ │ │ andcs fp, r0, #2544 @ 0x9f0 │ │ │ │ eoreq pc, r8, r3, lsl #2 │ │ │ │ @@ -1976929,15 +1976929,15 @@ │ │ │ │ ldrmi fp, [r1], -r0 │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ @ instruction: 0xf1734650 │ │ │ │ @ instruction: 0xf8dafe37 │ │ │ │ @ instruction: 0xf8da3008 │ │ │ │ blcc 1297bcc │ │ │ │ svclt 0x00fff7fb │ │ │ │ - mcr2 1, 3, pc, cr10, cr6, {3} @ │ │ │ │ + mrc2 1, 7, pc, cr2, cr6, {3} │ │ │ │ @ instruction: 0xf0001c42 │ │ │ │ @ instruction: 0xf8da8258 │ │ │ │ blcs 877c70 │ │ │ │ stcge 4, cr15, [r0, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xf8ca3b01 │ │ │ │ stmibmi ip!, {r2, r5, ip, sp}^ │ │ │ │ @ instruction: 0xf8ca68a3 │ │ │ │ @@ -1976947,16 +1976947,16 @@ │ │ │ │ @ instruction: 0xf8516020 │ │ │ │ addsmi r1, r1, #35 @ 0x23 │ │ │ │ ldmge r4!, {r0, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8ca4618 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf7f94008 │ │ │ │ @ instruction: 0xf176ba77 │ │ │ │ - ldrb pc, [fp, r5, asr #28] @ │ │ │ │ - mcr2 1, 2, pc, cr4, cr6, {3} @ │ │ │ │ + ldrb pc, [fp, r7, asr #29] @ │ │ │ │ + mcr2 1, 6, pc, cr12, cr6, {3} @ │ │ │ │ @ instruction: 0xf43e1c43 │ │ │ │ @ instruction: 0xf8daa9e3 │ │ │ │ blcs 877cbc │ │ │ │ ldclge 4, cr15, [sl, #-244]! @ 0xffffff0c │ │ │ │ @ instruction: 0xf8ca3b01 │ │ │ │ ldmibmi fp, {r2, r5, ip, sp}^ │ │ │ │ @ instruction: 0xf8ca68a3 │ │ │ │ @@ -1976966,15 +1976966,15 @@ │ │ │ │ @ instruction: 0xf8516020 │ │ │ │ addsmi r1, r1, #35 @ 0x23 │ │ │ │ stmiage lr, {r0, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8ca4618 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf7f94008 │ │ │ │ @ instruction: 0xf176ba51 │ │ │ │ - bfc pc, (invalid: 28:27) @ │ │ │ │ + ldrb pc, [fp, r1, lsr #29] @ │ │ │ │ mlavc fp, fp, r8, r0 │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf8ca3301 │ │ │ │ stmibvs fp!, {r2, r5, ip, sp}^ │ │ │ │ rsbvs r6, sl, sl, lsl r8 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8da81c4 │ │ │ │ @@ -1977232,23 +1977232,23 @@ │ │ │ │ andcc lr, ip, r4, asr #19 │ │ │ │ msrvs CPSR_xc, #-1879048188 @ 0x90000004 │ │ │ │ adcscc pc, sl, r6, asr #12 │ │ │ │ @ instruction: 0xf8ca62e3 │ │ │ │ @ instruction: 0xf8ca1000 │ │ │ │ @ instruction: 0xf7f92008 │ │ │ │ @ instruction: 0xf176b83d │ │ │ │ - eorvs pc, r0, r3, asr #26 │ │ │ │ + eorvs pc, r0, r7, ror #27 │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf43d2b00 │ │ │ │ blcc 8d6db0 │ │ │ │ eorcc pc, r4, sl, asr #17 │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c0455b │ │ │ │ stmdavs r0!, {r0, r1, r3, r5, r6, r9, sl, pc} │ │ │ │ - ldc2 1, cr15, [r8, #-472]! @ 0xfffffe28 │ │ │ │ + ldc2l 1, cr15, [ip, #472] @ 0x1d8 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x465b863c │ │ │ │ @ instruction: 0xf6434642 │ │ │ │ @ instruction: 0xf8cb2165 │ │ │ │ vhadd.s8 d17, d4, d0 │ │ │ │ ldcne 5, cr5, [r9, #-1012] @ 0xfffffc0c │ │ │ │ stmib fp, {r5, fp, sp, lr}^ │ │ │ │ @@ -1977421,15 +1977421,15 @@ │ │ │ │ ldrbtmi r3, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ msrpl CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ rsbvs r3, r3, r4, lsl #6 │ │ │ │ @ instruction: 0xf8dfe79a │ │ │ │ ldrbtmi r0, [r8], #-2852 @ 0xfffff4dc │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ eorsvc pc, pc, r0, lsl #10 │ │ │ │ - ldc2 1, cr15, [sl], #-472 @ 0xfffffe28 │ │ │ │ + blx 1d2895c │ │ │ │ pop {r0, r1, r2, r3, r4, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf4744ff0 │ │ │ │ @ instruction: 0xf104b7f7 │ │ │ │ vcgt.s8 d16, d14, d8 │ │ │ │ @ instruction: 0x463255d2 │ │ │ │ ldrtmi r6, [r1], -r5, rrx │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ @@ -1977549,19 +1977549,19 @@ │ │ │ │ @ instruction: 0xf8ca5000 │ │ │ │ @ instruction: 0xf7f84008 │ │ │ │ svcvs 0x009abdcb │ │ │ │ @ instruction: 0xf47a2a01 │ │ │ │ @ instruction: 0xf7fbaab5 │ │ │ │ ldmib r0, {r3, r5, r7, sl, fp, ip, sp, pc}^ │ │ │ │ stmvs r0, {r8, sp} │ │ │ │ - @ instruction: 0xf996f176 │ │ │ │ + blx da8b5c │ │ │ │ bllt 1baa584 │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - blx fe928b6c │ │ │ │ + blx 1d28b6e │ │ │ │ bllt 19aa594 │ │ │ │ stmdbcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf503447b │ │ │ │ vcgt.s8 q1, , │ │ │ │ @ instruction: 0xf7f853bc │ │ │ │ andcs fp, r0, #8256 @ 0x2040 │ │ │ │ andeq pc, r8, r3, lsl #2 │ │ │ │ @@ -1977705,23 +1977705,23 @@ │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf8549300 │ │ │ │ @ instruction: 0xf1743c20 │ │ │ │ @ instruction: 0xe7affeff │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ ldrtmi r8, [r3], r2, asr #1 │ │ │ │ - @ instruction: 0xf990f176 │ │ │ │ + blx 15a8dcc │ │ │ │ @ instruction: 0xf8da6028 │ │ │ │ blcs 87888c │ │ │ │ adcshi pc, r0, r0 │ │ │ │ ldrdcs pc, [r4], -sl │ │ │ │ @ instruction: 0xf8ca3b01 │ │ │ │ ldrbmi r3, [sl, #-36] @ 0xffffffdc │ │ │ │ stmdavs r8!, {r1, r2, r4, r6, r8, r9, ip, lr, pc} │ │ │ │ - @ instruction: 0xf986f176 │ │ │ │ + blx 1328dec │ │ │ │ eorsle r2, r4, r0, lsl #16 │ │ │ │ and r2, r0, r0, lsl #6 │ │ │ │ ldcpl 3, cr3, [sl], {1} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0x6128606b │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ @ instruction: 0xf0c0455b │ │ │ │ @@ -1977912,32 +1977912,32 @@ │ │ │ │ @ instruction: 0xf8ca5000 │ │ │ │ @ instruction: 0xf1723008 │ │ │ │ @ instruction: 0xf8dafe8b │ │ │ │ @ instruction: 0xf8da4008 │ │ │ │ ldccc 0, cr5, [r8], {-0} │ │ │ │ ldmib r0, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ stmdbvs r1, {r9, ip, sp} │ │ │ │ - @ instruction: 0xf1756880 │ │ │ │ - @ instruction: 0xf7ffffa7 │ │ │ │ + @ instruction: 0xf1766880 │ │ │ │ + @ instruction: 0xf7fff875 │ │ │ │ stmdavs r1, {r0, r2, r4, r5, r6, fp, ip, sp, pc} │ │ │ │ stmvs r0, {r9, sp} │ │ │ │ - mrc2 1, 5, pc, cr8, cr5, {3} │ │ │ │ + @ instruction: 0xff36f175 │ │ │ │ stmdalt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib r0, {r1, r5, r6, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf175311c │ │ │ │ - @ instruction: 0xf7ffff8b │ │ │ │ + @ instruction: 0xf7fffeb5 │ │ │ │ stmdavs r0, {r0, r2, r5, r6, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xff40f175 │ │ │ │ + @ instruction: 0xff1af175 │ │ │ │ stmdalt r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf1756800 │ │ │ │ - @ instruction: 0xf7fffe97 │ │ │ │ + @ instruction: 0xf1766800 │ │ │ │ + @ instruction: 0xf7fff851 │ │ │ │ ldmib r0, {r0, r1, r3, r4, r6, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf1751001 │ │ │ │ - @ instruction: 0xf7ffff4b │ │ │ │ + @ instruction: 0xf7fffebb │ │ │ │ ldmib r0, {r0, r2, r4, r6, fp, ip, sp, pc}^ │ │ │ │ vrshl.s8 d17, d1, d9 │ │ │ │ rscvs r6, r3, r3, ror r3 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r8, #4, 2 │ │ │ │ streq pc, [r4], #-2266 @ 0xfffff726 │ │ │ │ vpmin.s8 d17, d9, d11 │ │ │ │ @@ -1977946,22 +1977946,22 @@ │ │ │ │ stmib r4, {r1, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ cmnvs r3, r6, lsl #2 │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ andcs pc, r8, sl, asr #17 │ │ │ │ blt ff3aab8c │ │ │ │ andcs r6, r0, #196608 @ 0x30000 │ │ │ │ ldrdeq lr, [r1, -r0] │ │ │ │ - @ instruction: 0xff64f175 │ │ │ │ + @ instruction: 0xf832f176 │ │ │ │ ldmdalt r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0xff64f175 │ │ │ │ + @ instruction: 0xf834f176 │ │ │ │ stmdalt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf1756800 │ │ │ │ - @ instruction: 0xf7ffff55 │ │ │ │ + @ instruction: 0xf1766800 │ │ │ │ + @ instruction: 0xf7fff823 │ │ │ │ ldmib r0, {r0, r2, r5, fp, ip, sp, pc}^ │ │ │ │ vrshl.s8 d17, d1, d9 │ │ │ │ rscvs r6, r3, r3, ror r3 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r8, #4, 2 │ │ │ │ streq pc, [r4], #-2266 @ 0xfffff726 │ │ │ │ vpmin.s8 d17, d9, d11 │ │ │ │ @@ -1978000,15 +1978000,15 @@ │ │ │ │ @ instruction: 0xf0160c08 │ │ │ │ andle r0, ip, r3, lsl #18 │ │ │ │ ldrbtmi r4, [r8], #-2198 @ 0xfffff76a │ │ │ │ rsbscc pc, sl, r0, lsl #10 │ │ │ │ bllt 27aac80 │ │ │ │ ldrdcs lr, [r0, -r0] │ │ │ │ @ instruction: 0xf1756880 │ │ │ │ - @ instruction: 0xf7fefe11 │ │ │ │ + @ instruction: 0xf7fefe8f │ │ │ │ ldccc 15, cr11, [r8], {161} @ 0xa1 │ │ │ │ mcrlt 7, 3, pc, cr12, cr14, {7} @ │ │ │ │ @ instruction: 0xf105681b │ │ │ │ @ instruction: 0x632b0430 │ │ │ │ cmnvs fp, #57409536 @ 0x36c0000 │ │ │ │ @ instruction: 0x63ab692b │ │ │ │ mvnspl pc, #-1879048188 @ 0x90000004 │ │ │ │ @@ -1978098,21 +1978098,21 @@ │ │ │ │ vrhadd.s8 d22, d9, d25 │ │ │ │ ldmibvs r9, {r0, r2, r3, r4, r6, r7, lr} │ │ │ │ strne lr, [r6], -r5, asr #19 │ │ │ │ @ instruction: 0xf8ca601c │ │ │ │ @ instruction: 0xf8ca2000 │ │ │ │ @ instruction: 0xf7f83008 │ │ │ │ stmdavs r0, {r0, r3, r4, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ - stc2l 1, cr15, [r2, #468]! @ 0x1d4 │ │ │ │ + ldc2 1, cr15, [ip, #468]! @ 0x1d4 │ │ │ │ mrclt 7, 6, APSR_nzcv, cr12, cr14, {7} │ │ │ │ @ instruction: 0xf1756800 │ │ │ │ - @ instruction: 0xf7fefd39 │ │ │ │ + @ instruction: 0xf7fefef3 │ │ │ │ ldmib r0, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf1751001 │ │ │ │ - @ instruction: 0xf7fefded │ │ │ │ + @ instruction: 0xf7fefd5d │ │ │ │ ldmib r0, {r0, r4, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ vrshl.s8 d17, d1, d9 │ │ │ │ rscvs r6, r3, r6, ror r3 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r8, #4, 2 │ │ │ │ streq pc, [r4], #-2266 @ 0xfffff726 │ │ │ │ vpmin.s8 d17, d9, d11 │ │ │ │ @@ -1978121,15 +1978121,15 @@ │ │ │ │ stmib r4, {r0, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ cmnvs r3, r6, lsl #2 │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ andcs pc, r8, sl, asr #17 │ │ │ │ stmdblt lr, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #196608 @ 0x30000 │ │ │ │ ldrdeq lr, [r1, -r0] │ │ │ │ - mcr2 1, 0, pc, cr6, cr5, {3} @ │ │ │ │ + mrc2 1, 6, pc, cr4, cr5, {3} │ │ │ │ mcrlt 7, 5, pc, cr14, cr14, {7} @ │ │ │ │ subeq sp, r9, r0, asr #24 │ │ │ │ @ instruction: 0xffff8cc5 │ │ │ │ subseq r7, fp, ip, lsr r8 │ │ │ │ ldrsbeq r7, [fp], #-112 @ 0xffffff90 │ │ │ │ subseq r7, fp, r0, lsr #15 │ │ │ │ subseq r7, fp, r8, lsl #15 │ │ │ │ @@ -1978150,18 +1978150,18 @@ │ │ │ │ subseq r7, fp, ip, lsr #1 │ │ │ │ subseq r7, fp, sl, lsr r0 │ │ │ │ rsbeq pc, r1, r6, asr #9 │ │ │ │ ldrsheq r6, [fp], #-214 @ 0xffffff2a │ │ │ │ rsbeq pc, r1, r6, asr #5 │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - ldc2l 1, cr15, [r4, #468] @ 0x1d4 │ │ │ │ + mcr2 1, 5, pc, cr4, cr5, {3} @ │ │ │ │ mrclt 7, 3, APSR_nzcv, cr4, cr14, {7} │ │ │ │ @ instruction: 0xf1756800 │ │ │ │ - @ instruction: 0xf7fefdc5 │ │ │ │ + @ instruction: 0xf7fefe93 │ │ │ │ ldmib r0, {r0, r1, r2, r3, r5, r6, r9, sl, fp, ip, sp, pc}^ │ │ │ │ vrshl.s8 d17, d1, d9 │ │ │ │ rscvs r6, r3, r6, ror r3 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r8, #4, 2 │ │ │ │ streq pc, [r4], #-2266 @ 0xfffff726 │ │ │ │ vpmin.s8 d17, d9, d11 │ │ │ │ @@ -1978170,27 +1978170,27 @@ │ │ │ │ stmib r4, {r0, r1, r2, r4, r5, r6, r8, r9, sp, lr}^ │ │ │ │ cmnvs r3, r6, lsl #2 │ │ │ │ andlt pc, r0, sl, asr #17 │ │ │ │ andcs pc, r8, sl, asr #17 │ │ │ │ stmialt ip!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - ldc2 1, cr15, [r0, #468]! @ 0x1d4 │ │ │ │ + mcr2 1, 4, pc, cr0, cr5, {3} @ │ │ │ │ mcrlt 7, 2, pc, cr12, cr14, {7} @ │ │ │ │ andcc lr, r0, #208, 18 @ 0x340000 │ │ │ │ stmvs r0, {r0, r8, fp, sp, lr} │ │ │ │ - ldc2 1, cr15, [ip, #468] @ 0x1d4 │ │ │ │ + mcr2 1, 3, pc, cr10, cr5, {3} @ │ │ │ │ mcrlt 7, 2, pc, cr4, cr14, {7} @ │ │ │ │ andcs r6, r0, #65536 @ 0x10000 │ │ │ │ @ instruction: 0xf1756880 │ │ │ │ - @ instruction: 0xf7fefcad │ │ │ │ + @ instruction: 0xf7fefd2b │ │ │ │ ldmdbmi r8, {r0, r2, r3, r4, r5, r9, sl, fp, ip, sp, pc} │ │ │ │ ldrdcs lr, [r0], -r0 │ │ │ │ tstcc ip, r9, ror r4 │ │ │ │ - stc2 1, cr15, [r0, #468] @ 0x1d4 │ │ │ │ + stc2 1, cr15, [sl], #468 @ 0x1d4 │ │ │ │ mrclt 7, 1, APSR_nzcv, cr4, cr14, {7} │ │ │ │ streq pc, [r0, #-260]! @ 0xfffffefc │ │ │ │ ldrbmi r2, [r0], -r9, lsl #7 │ │ │ │ strtcs pc, [lr], fp, asr #12 │ │ │ │ @ instruction: 0xf8ca61e6 │ │ │ │ @ instruction: 0xf8cab000 │ │ │ │ @ instruction: 0xf1745008 │ │ │ │ @@ -1990735,15 +1990735,15 @@ │ │ │ │ blx 20b5908 │ │ │ │ ldmdavs r5!, {r2, r4, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fc3c10 │ │ │ │ stmiami r0!, {r1, r2, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf169703f │ │ │ │ - andlt pc, r5, r7, lsr ip @ │ │ │ │ + andlt pc, r5, pc, asr #20 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldrblt pc, [r4, r7, ror #8]! @ │ │ │ │ vhsub.s8 d18, d14, d0 │ │ │ │ @ instruction: 0x4630431a │ │ │ │ stccc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ eorsvs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf16660b4 │ │ │ │ @@ -1992125,15 +1992125,15 @@ │ │ │ │ @ instruction: 0xf6490503 │ │ │ │ @ instruction: 0xf851506d │ │ │ │ andvs r5, sp, r0, lsl ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xfffcf167 │ │ │ │ + @ instruction: 0xf880f168 │ │ │ │ movtmi pc, #49739 @ 0xc24b @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf8446379 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -1992148,15 +1992148,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 9b8b04 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xffc8f167 │ │ │ │ + @ instruction: 0xf84cf168 │ │ │ │ movtmi pc, #41547 @ 0xa24b @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf844637b │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -1992186,15 +1992186,15 @@ │ │ │ │ @ instruction: 0xf6490503 │ │ │ │ @ instruction: 0xf851506d │ │ │ │ andvs r5, sp, r0, lsl ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xff82f167 │ │ │ │ + @ instruction: 0xf806f168 │ │ │ │ movtmi pc, #25163 @ 0x624b @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf844637e │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -1992209,15 +1992209,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 9b8bf8 │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xff4ef167 │ │ │ │ + @ instruction: 0xffd2f167 │ │ │ │ movtmi pc, #16971 @ 0x424b @ │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf8446380 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -1992247,15 +1992247,15 @@ │ │ │ │ @ instruction: 0xf6490503 │ │ │ │ @ instruction: 0xf851506d │ │ │ │ andvs r5, sp, r0, lsl ip │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - @ instruction: 0xff08f167 │ │ │ │ + @ instruction: 0xff8cf167 │ │ │ │ @ instruction: 0x43a8f24b │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf8446383 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -1992270,15 +1992270,15 @@ │ │ │ │ @ instruction: 0xf6490c04 │ │ │ │ andvs r5, ip, sp, rrx │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi 9b8cec │ │ │ │ svclt 0x00004770 │ │ │ │ @ instruction: 0x460cb570 │ │ │ │ ldrmi r4, [r6], -r5, lsl #12 │ │ │ │ - cdp2 1, 13, cr15, cr4, cr7, {3} │ │ │ │ + @ instruction: 0xff58f167 │ │ │ │ @ instruction: 0x43a6f24b │ │ │ │ @ instruction: 0xf8446020 │ │ │ │ @ instruction: 0xf2493c24 │ │ │ │ @ instruction: 0xf8446385 │ │ │ │ @ instruction: 0xf6493c04 │ │ │ │ eorvs r5, lr, ip, lsr #1 │ │ │ │ ldcllt 0, cr6, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @@ -2056070,15 +2056070,15 @@ │ │ │ │ stmiavs r1!, {r0, r1, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrb r6, [r1, r3, lsr #16] │ │ │ │ subseq sl, r6, r0, ror sl │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf129703f │ │ │ │ - pop {r0, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vld4.8 {d4-d7}, [r8], r8 │ │ │ │ svclt 0x0000b187 │ │ │ │ subseq sl, r6, r8, lsl sl │ │ │ │ strmi r4, [r4], fp, lsl #22 │ │ │ │ ldrbtmi r6, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf503b410 │ │ │ │ strhvs r5, [r8], #-52 @ 0xffffffcc │ │ │ │ @@ -2057910,31 +2057910,31 @@ │ │ │ │ blt 1838d08 │ │ │ │ subseq r9, r6, r0, ror #18 │ │ │ │ subseq r9, r6, r8, lsr r8 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf127703f │ │ │ │ - pop {r0, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ vld4.8 {d4-d7}, [r6], r8 │ │ │ │ svclt 0x0000b327 │ │ │ │ subseq r8, r6, r8, asr sp │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf127703f │ │ │ │ - pop {r0, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ vld4.8 {d4-d7}, [r6], r8 │ │ │ │ svclt 0x0000b317 │ │ │ │ subseq r8, r6, r8, lsr sp │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf127703f │ │ │ │ - pop {r0, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ vld4.8 {d4-d7}, [r6], r8 │ │ │ │ svclt 0x0000b307 │ │ │ │ subseq r8, r6, r8, lsl sp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @ instruction: 0xf8df4616 │ │ │ │ umulllt r2, sp, r4, sp │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @@ -2085448,15 +2085448,15 @@ │ │ │ │ @ instruction: 0xf8d568ac │ │ │ │ movwcs fp, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf7fb3c20 │ │ │ │ bvs 23c4894 │ │ │ │ ldreq pc, [r0], -r4, lsr #3 │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ stcne 8, cr15, [ip], {84} @ 0x54 │ │ │ │ - @ instruction: 0xff44f10c │ │ │ │ + @ instruction: 0xff22f10c │ │ │ │ @ instruction: 0xf0003001 │ │ │ │ bvs 23b7348 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blcc 936760 │ │ │ │ blcs 1813f00 │ │ │ │ tstcs r1, fp, ror #4 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @@ -2086213,15 +2086213,15 @@ │ │ │ │ strt r4, [ip], #-1650 @ 0xfffff98e │ │ │ │ strcs pc, [r4], #-2261 @ 0xfffff72b │ │ │ │ stmdbvs fp!, {r0, r8, sp} │ │ │ │ @ instruction: 0x464ce615 │ │ │ │ ldmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7faa903 │ │ │ │ @ instruction: 0xf10cbf4f │ │ │ │ - bvs 23d4ec8 │ │ │ │ + bvs 23d5158 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ blcc 941b74 │ │ │ │ rsbvs r2, fp, #851968 @ 0xd0000 │ │ │ │ @ instruction: 0xf8dfd010 │ │ │ │ ldrbtmi r3, [fp], #-1772 @ 0xfffff914 │ │ │ │ @ instruction: 0x23a7f503 │ │ │ │ blcs 923750 │ │ │ │ @@ -2086538,15 +2086538,15 @@ │ │ │ │ @ instruction: 0xf8d54b8b │ │ │ │ stmdbvs sl!, {r2, sl, ip} │ │ │ │ @ instruction: 0xf7fd447b │ │ │ │ @ instruction: 0xf844bb98 │ │ │ │ stmdavs fp!, {r4, sl, fp}^ │ │ │ │ teqle fp, #381681664 @ 0x16c00000 │ │ │ │ @ instruction: 0xf10b6830 │ │ │ │ - bllt 9169cc │ │ │ │ + bllt 916c5c │ │ │ │ ldrbmi r4, [fp], -r4, lsl #21 │ │ │ │ ldrbtmi r6, [sl], #-2097 @ 0xfffff7cf │ │ │ │ rsbscc pc, r7, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8cb329c │ │ │ │ @ instruction: 0xf6431004 │ │ │ │ ldcne 0, cr2, [r9, #-404] @ 0xfffffe6c │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ @@ -2096029,63 +2096029,63 @@ │ │ │ │ rsbcs pc, ip, sl, asr #4 │ │ │ │ addsvs r6, ip, sl, lsl r0 │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b159 │ │ │ │ ldrheq r3, [r4], #-156 @ 0xffffff64 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b149 │ │ │ │ @ instruction: 0x0054399c │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b139 │ │ │ │ subseq r3, r4, ip, ror r9 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b129 │ │ │ │ subseq r3, r4, ip, asr r9 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b119 │ │ │ │ subseq r3, r4, ip, lsr r9 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b109 │ │ │ │ subseq r3, r4, ip, lsl r9 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf102703f │ │ │ │ - pop {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d4-d7}, [r1], r8 │ │ │ │ svclt 0x0000b0f9 │ │ │ │ ldrsheq r3, [r4], #-140 @ 0xffffff74 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @ instruction: 0xf8df4606 │ │ │ │ @ instruction: 0xf8df8b08 │ │ │ │ addlt r7, r3, r8, lsl #22 │ │ │ │ @@ -2098842,94 +2098842,94 @@ │ │ │ │ ldccs 8, cr15, [r8], {80} @ 0x50 │ │ │ │ @ instruction: 0x1e04e950 │ │ │ │ svclt 0x0000e7d8 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b5f │ │ │ │ subseq r0, r4, r8, asr #27 │ │ │ │ ldrlt r4, [r0], #-1539 @ 0xfffff9fd │ │ │ │ ldrcc pc, [fp], #587 @ 0x24b │ │ │ │ stcmi 8, cr15, [r4], {65} @ 0x41 │ │ │ │ rsbcs pc, fp, sl, asr #4 │ │ │ │ addsvs r6, r9, sl, lsl r0 │ │ │ │ blmi a20e50 │ │ │ │ svclt 0x00004770 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b41 │ │ │ │ subseq r0, r4, ip, lsl #27 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b31 │ │ │ │ subseq r0, r4, ip, ror #26 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b21 │ │ │ │ subseq r0, r4, ip, asr #26 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b11 │ │ │ │ subseq r0, r4, ip, lsr #26 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009b01 │ │ │ │ subseq r0, r4, ip, lsl #26 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009af1 │ │ │ │ subseq r0, r4, ip, ror #25 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009ae1 │ │ │ │ subseq r0, r4, ip, asr #25 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009ad1 │ │ │ │ subseq r0, r4, ip, lsr #25 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009ac1 │ │ │ │ subseq r0, r4, ip, lsl #25 │ │ │ │ @ instruction: 0xf5a1b5f8 │ │ │ │ ldrmi r7, [r3], -ip, lsl #11 │ │ │ │ strmi r6, [r4], -sl, lsl #16 │ │ │ │ stmdavs r2, {r1, r3, r5, sp, lr}^ │ │ │ │ @@ -2098973,47 +2098973,47 @@ │ │ │ │ andne pc, r8, ip, asr #17 │ │ │ │ blx a21022 │ │ │ │ subseq r0, r4, sl, ror #23 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009a59 │ │ │ │ ldrheq r0, [r4], #-188 @ 0xffffff44 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009a49 │ │ │ │ @ instruction: 0x00540b9c │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009a39 │ │ │ │ subseq r0, r4, ip, ror fp │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009a29 │ │ │ │ subseq r0, r4, ip, asr fp │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009a19 │ │ │ │ subseq r0, r4, ip, lsr fp │ │ │ │ @ instruction: 0xf5a1b538 │ │ │ │ @ instruction: 0x4613757d │ │ │ │ strmi r6, [r4], -sl, lsl #16 │ │ │ │ stmdavs r2, {r1, r3, r5, sp, lr}^ │ │ │ │ @@ -2099073,23 +2099073,23 @@ │ │ │ │ stmdavs r3!, {r0, r5, r7, fp, sp, lr} │ │ │ │ svclt 0x0000e7ca │ │ │ │ @ instruction: 0x00540a94 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009991 │ │ │ │ subseq r0, r4, ip, lsr #20 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0ff703f │ │ │ │ - pop {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ svclt 0x00009981 │ │ │ │ subseq r0, r4, ip, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ @ instruction: 0xf8df4606 │ │ │ │ @ instruction: 0xf8dfbcf0 │ │ │ │ strdlt r9, [r7], r0 │ │ │ │ @@ -2129718,15 +2129718,15 @@ │ │ │ │ @ instruction: 0xf602447a │ │ │ │ @ instruction: 0xe61f72f4 │ │ │ │ subseq r2, r2, r8, ror #22 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0e1703f │ │ │ │ - pop {r0, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e04008 │ │ │ │ svclt 0x00009a27 │ │ │ │ subseq r2, r2, r8, asr fp │ │ │ │ strmi r4, [r4], fp, lsl #22 │ │ │ │ ldrbtmi r6, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf503b410 │ │ │ │ subvs r3, r8, lr, ror r3 │ │ │ │ @@ -2132513,16 +2132513,16 @@ │ │ │ │ @ instruction: 0xf0db4611 │ │ │ │ stmiavs r1!, {r0, r1, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strb r6, [r9, r3, lsr #16] │ │ │ │ subseq r0, r2, r0, lsl r0 │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ - @ instruction: 0xf0df703f │ │ │ │ - pop {r0, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0de703f │ │ │ │ + pop {r0, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dd4008 │ │ │ │ svclt 0x00009c4f │ │ │ │ subseq pc, r1, r8, lsr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ msrmi CPSR_s, #683671552 @ 0x28c00000 │ │ │ │ addslt r3, sp, r0, lsl fp │ │ │ │ ldrmi r4, [r4], -r3, lsl #13 │ │ │ │ @@ -2133708,15 +2133708,15 @@ │ │ │ │ subseq lr, r1, lr, asr pc │ │ │ │ subseq lr, r1, ip, asr #30 │ │ │ │ subseq lr, r1, lr, lsr sp │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf0dd703f │ │ │ │ - pop {r0, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r2, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7dc4008 │ │ │ │ svclt 0x00009afb │ │ │ │ subseq lr, r1, r0, lsl #26 │ │ │ │ ldrlt r4, [r0], #-1539 @ 0xfffff9fd │ │ │ │ strbpl pc, [r4], #-586 @ 0xfffffdb6 @ │ │ │ │ stcmi 8, cr15, [r4], {65} @ 0x41 │ │ │ │ adcsvc pc, r6, r9, asr #4 │ │ │ │ @@ -2280245,31 +2280245,31 @@ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ @ instruction: 0x4605b5f8 │ │ │ │ strmi r4, [ip], -pc, lsl #28 │ │ │ │ ldrbtmi r4, [lr], #-1559 @ 0xfffff9e9 │ │ │ │ @ instruction: 0xf5063408 │ │ │ │ vhadd.s8 d2, d16, d12 │ │ │ │ @ instruction: 0xf04e606c │ │ │ │ - vceq.f32 , , │ │ │ │ + @ instruction: 0xf24bfed1 │ │ │ │ strtmi r5, [r8], -r8, asr #6 │ │ │ │ stccc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ eorvs r2, pc, r1, lsl #2 │ │ │ │ @ instruction: 0xf04d60ac │ │ │ │ @ instruction: 0xf506ff61 │ │ │ │ vhadd.s8 d2, d16, d12 │ │ │ │ @ instruction: 0xf04e604c │ │ │ │ - pop {r0, r1, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf74d40f8 │ │ │ │ svclt 0x00009a19 │ │ │ │ subeq pc, r8, lr, asr fp @ │ │ │ │ strlt r4, [r8, #-2054] @ 0xfffff7fa │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf500307a │ │ │ │ @ instruction: 0xf04e703f │ │ │ │ - pop {r0, r1, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf74d4008 │ │ │ │ svclt 0x00009a09 │ │ │ │ subeq pc, r8, ip, lsl fp @ │ │ │ │ teqpmi r2, #683671552 @ p-variant is OBSOLETE @ 0x28c00000 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ @ instruction: 0x46053bda │ │ │ │ ldrmi r4, [r7], -lr, lsl #12 │ │ │ │ @@ -2280425,15 +2280425,15 @@ │ │ │ │ @ instruction: 0xf84322b4 │ │ │ │ adcvs r2, fp, r4, lsl #24 │ │ │ │ @ instruction: 0xf04d602f │ │ │ │ stmiami sp!, {r0, r1, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ vhadd.s8 d2, d16, d12 │ │ │ │ @ instruction: 0xf04e604c │ │ │ │ - pop {r0, r1, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf74d41f0 │ │ │ │ @ instruction: 0xf85198c1 │ │ │ │ andcs r3, r1, #8, 24 @ 0x800 │ │ │ │ vhadd.s8 q11, q5, │ │ │ │ stmdb r1, {r0, r1, r2, r6, r8, r9, ip}^ │ │ │ │ ldrb r3, [r7, -r1, lsl #4]! │ │ │ │ ldccs 8, cr15, [r0], {81} @ 0x51 │ │ │ │ @@ -2280443,15 +2280443,15 @@ │ │ │ │ ldcne 8, cr15, [r8], {70} @ 0x46 │ │ │ │ sbcsmi pc, sp, r9, asr #4 │ │ │ │ vand d22, d19, d10 │ │ │ │ ldrhvs r0, [sl, #-47] @ 0xffffffd1 │ │ │ │ adcvs r6, lr, pc, lsr #32 │ │ │ │ @ instruction: 0xf1a1e781 │ │ │ │ stmdavs r8, {r3, r9, sl} │ │ │ │ - ldc2 0, cr15, [r4, #-312]! @ 0xfffffec8 │ │ │ │ + stc2l 0, cr15, [r4, #-312] @ 0xfffffec8 │ │ │ │ vrhadd.s8 d18, d11, d1 │ │ │ │ @ instruction: 0xf85622d8 │ │ │ │ rsbsvs r3, r3, r4, lsl #24 │ │ │ │ bicscs pc, r9, #-1342177276 @ 0xb0000004 │ │ │ │ @ instruction: 0xf8466031 │ │ │ │ @ instruction: 0xf8462c0c │ │ │ │ ldrb r3, [r1, -r4, lsl #24] │ │ │ │ @@ -2282947,15 +2282947,15 @@ │ │ │ │ @ instruction: 0xf8134413 │ │ │ │ bcs 9a1948 │ │ │ │ ldrbthi pc, [r6], r5, rrx @ │ │ │ │ stmdbls r3, {r1, r8, r9, fp, ip, pc} │ │ │ │ addmi r6, fp, #5963776 @ 0x5b0000 │ │ │ │ ldrbhi pc, [sp, sl, ror #1]! @ │ │ │ │ @ instruction: 0x0194f8d9 │ │ │ │ - @ instruction: 0xf8aef04c │ │ │ │ + @ instruction: 0xf8b4f04c │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ teqphi r8, #41 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ eorge lr, r9, #3555328 @ 0x364000 │ │ │ │ @ instruction: 0xf8d99204 │ │ │ │ stmdavc r3, {r2, r5, r6, r7, sp} │ │ │ │ @ instruction: 0xf8d99205 │ │ │ │ andls r2, r6, #28, 2 │ │ │ │ @@ -2286935,18 +2286935,18 @@ │ │ │ │ @ instruction: 0xf8d96091 │ │ │ │ @ instruction: 0xf8d9214c │ │ │ │ ldrshvs r1, [r1], #4 │ │ │ │ ldrdcs pc, [ip, #-137] @ 0xffffff77 │ │ │ │ blls a32bec │ │ │ │ bvs 2080fac │ │ │ │ subsvs r4, r3, #1660944384 @ 0x63000000 │ │ │ │ - @ instruction: 0xf9a8f048 │ │ │ │ + @ instruction: 0xf986f048 │ │ │ │ @ instruction: 0xf01a3001 │ │ │ │ @ instruction: 0xf04880f4 │ │ │ │ - strmi pc, [r3], -r3, lsl #19 │ │ │ │ + strmi pc, [r3], -r1, ror #18 │ │ │ │ ldrdeq pc, [ip], r9 │ │ │ │ bcs 9b8828 │ │ │ │ ldrhi pc, [lr, #33] @ 0x21 │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, sl, fp, ip, lr} │ │ │ │ bcs 9cefbc │ │ │ │ subcc pc, ip, r9, asr #17 │ │ │ │ @@ -2290613,15 +2290613,15 @@ │ │ │ │ ldrmi r7, [r8], -lr, asr #22 │ │ │ │ bcc dd9968 │ │ │ │ andeq lr, r0, #200704 @ 0x31000 │ │ │ │ ldrhi pc, [r0, #-23] @ 0xffffffe9 │ │ │ │ andmi pc, r0, #32 │ │ │ │ @ instruction: 0xf0204313 │ │ │ │ @ instruction: 0xf0448708 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, r6, #30 │ │ │ │ svceq 0x0000f5b0 │ │ │ │ @ instruction: 0x81acf023 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ ldrbhi pc, [r5, r4, lsr #32]! @ │ │ │ │ svceq 0x0040f5b0 │ │ │ │ ldrhi pc, [r6], -r5, lsr #32 │ │ │ │ @@ -2301027,16 +2301027,16 @@ │ │ │ │ @ instruction: 0xf8d92642 │ │ │ │ @ instruction: 0xf8d93298 │ │ │ │ mulsvs r8, r0, r2 │ │ │ │ stmib r9, {r0, r1, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8c9eca7 │ │ │ │ ands r3, sl, r4, lsr #5 │ │ │ │ subeq ip, r7, r6, ror r4 │ │ │ │ - subeq r7, lr, r4, asr r6 │ │ │ │ - subeq r7, lr, r4, lsr r6 │ │ │ │ + subeq r7, lr, r0, ror #8 │ │ │ │ + subeq r7, lr, r0, asr #8 │ │ │ │ subeq fp, r7, sl, ror r9 │ │ │ │ subeq fp, r7, r6, lsl #16 │ │ │ │ ldrdeq fp, [r7], #-116 @ 0xffffff8c │ │ │ │ umaaleq fp, r7, r0, r7 │ │ │ │ stccs 6, cr4, [r1, #-44] @ 0xffffffd4 │ │ │ │ blmi de6504 │ │ │ │ strcs lr, [r2, -r1, asr #19] │ │ │ │ @@ -2313684,15 +2313684,15 @@ │ │ │ │ andhi pc, r8, r0, asr #17 │ │ │ │ @ instruction: 0xff54f02a │ │ │ │ bls a5b594 │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ ldmibvs r9!, {r0, r1, r5, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7e59203 │ │ │ │ @ instruction: 0xf02ebe0c │ │ │ │ - blls a72c8c │ │ │ │ + blls a72f1c │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ blcs 9cf314 │ │ │ │ rsbshi pc, fp, #74 @ 0x4a │ │ │ │ ldrdcc pc, [r8, -r9]! │ │ │ │ strbcs pc, [r9], r4, lsl #10 @ │ │ │ │ andcc pc, ip, r9, asr #17 │ │ │ │ strvc pc, [sl], r6, lsl #10 │ │ │ │ @@ -2321478,15 +2321478,15 @@ │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ vstrle s4, [r9, #-0] │ │ │ │ mcrne 14, 2, r1, cr2, cr1, {2} │ │ │ │ blcc a024b8 │ │ │ │ svcne 0x0001f813 │ │ │ │ svcne 0x0001f802 │ │ │ │ mvnsle r4, r3, lsl #5 │ │ │ │ - blx ff5f8402 │ │ │ │ + blx fed78402 │ │ │ │ strmi r7, [r3], -r2, lsl #16 │ │ │ │ @ instruction: 0xf0042a00 │ │ │ │ andcs r8, r0, #132, 14 @ 0x2100000 │ │ │ │ ldcpl 2, cr3, [r9], {1} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ bcs 9d446c │ │ │ │ @ instruction: 0xf8c56032 │ │ │ │ @@ -2324251,15 +2324251,15 @@ │ │ │ │ @ instruction: 0xf7d5200c │ │ │ │ bls a6e0f8 │ │ │ │ stmdbls r2, {r0, r8, r9, fp, ip, sp} │ │ │ │ subvs r6, fp, #5373952 @ 0x520000 │ │ │ │ addsmi r9, sl, #3072 @ 0xc00 │ │ │ │ adcshi pc, r3, r4, asr #1 │ │ │ │ ldrdeq pc, [ip], -r9 │ │ │ │ - cdp2 0, 3, cr15, cr2, cr3, {1} │ │ │ │ + cdp2 0, 13, cr15, cr6, cr3, {1} │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ tstphi sl, #2 @ p-variant is OBSOLETE │ │ │ │ bcs 9dced0 │ │ │ │ ldrhi pc, [r3, #13] │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, sl, fp, ip, lr} │ │ │ │ bcs 9f36c4 │ │ │ │ @@ -2326563,15 +2326563,15 @@ │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ vstrle s4, [r9, #-0] │ │ │ │ mcrne 14, 2, r1, cr2, cr1, {2} │ │ │ │ blcc a0742c │ │ │ │ svcne 0x0001f813 │ │ │ │ svcne 0x0001f802 │ │ │ │ @ instruction: 0xd1f94298 │ │ │ │ - blx 8fd362 │ │ │ │ + blx 7d362 │ │ │ │ strmi r7, [r3], -r2, lsl #16 │ │ │ │ @ instruction: 0xf00d2a00 │ │ │ │ andcs r8, r0, #-1073741767 @ 0xc0000039 │ │ │ │ ldcpl 2, cr3, [r9], {1} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ bcs 9d93e0 │ │ │ │ @ instruction: 0xf8c56032 │ │ │ │ @@ -2326594,15 +2326594,15 @@ │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ vstrle s4, [r9, #-0] │ │ │ │ mcrne 14, 2, r1, cr2, cr1, {2} │ │ │ │ blcc a123ac │ │ │ │ svceq 0x0001f813 │ │ │ │ svceq 0x0001f802 │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ - blx ffafd3de │ │ │ │ + blx ff27d3de │ │ │ │ strmi r7, [r3], -r2, lsl #16 │ │ │ │ @ instruction: 0xf00d2a00 │ │ │ │ andcs r8, r0, #1073741864 @ 0x40000028 │ │ │ │ ldcpl 2, cr3, [r9], {1} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ bcs 9d945c │ │ │ │ @ instruction: 0xf8c56032 │ │ │ │ @@ -2326624,15 +2326624,15 @@ │ │ │ │ movwcs r9, #3320 @ 0xcf8 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8d6683d │ │ │ │ and sl, r2, r0 │ │ │ │ ldrbpl r5, [r1], #3265 @ 0xcc1 │ │ │ │ adcmi r3, fp, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf021dbfa │ │ │ │ - andcs pc, r0, #146432 @ 0x23c00 │ │ │ │ + andcs pc, r0, #111616 @ 0x1b400 │ │ │ │ and r4, r0, r3, lsl #12 │ │ │ │ ldclpl 2, cr3, [r5], {1} │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ eorsvs r2, sl, r0, lsl #20 │ │ │ │ andge pc, r0, r6, asr #17 │ │ │ │ ldclls 8, cr15, [r8], #272 @ 0x110 │ │ │ │ @@ -2341072,15 +2341072,15 @@ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ bls ab07fc │ │ │ │ subsvs r3, r3, #1024 @ 0x400 │ │ │ │ adcsmi r6, r3, #5439488 @ 0x530000 │ │ │ │ teqphi ip, #192 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ ldrdeq pc, [r0], -fp @ │ │ │ │ strpl pc, [r3, #-1602] @ 0xfffff9be │ │ │ │ - blx f8b5dc │ │ │ │ + @ instruction: 0xf9eef013 │ │ │ │ ldcne 6, cr4, [r3, #-192]! @ 0xffffff40 │ │ │ │ andscc pc, ip, fp, asr #17 │ │ │ │ orrscs pc, fp, #1879048196 @ 0x70000004 │ │ │ │ cdpvs 6, 6, cr15, cr1, cr5, {2} │ │ │ │ blcc f0d6a4 │ │ │ │ ldmdbeq r4!, {r1, r2, r8, ip, sp, lr, pc} │ │ │ │ stccs 6, cr15, [fp], #300 @ 0x12c │ │ │ │ @@ -2341191,26 +2341191,26 @@ │ │ │ │ ldmdavs fp, {r1, r4, r5, r8, sl, fp, ip} │ │ │ │ andcc lr, r8, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf8462383 │ │ │ │ bvs 229e37c │ │ │ │ bvs 24a77dc │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf0136860 │ │ │ │ - andcc pc, r1, pc, ror #17 │ │ │ │ + andcc pc, r1, r3, ror r9 @ │ │ │ │ orrhi pc, sp, r0 │ │ │ │ - @ instruction: 0xf8a0f013 │ │ │ │ - @ instruction: 0xf8a6f013 │ │ │ │ - @ instruction: 0xf8acf013 │ │ │ │ + @ instruction: 0xf924f013 │ │ │ │ + @ instruction: 0xf92af013 │ │ │ │ + @ instruction: 0xf930f013 │ │ │ │ @ instruction: 0xf01360a0 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ mcrge 6, 6, pc, cr6, cr15, {7} @ │ │ │ │ - @ instruction: 0xf8b0f013 │ │ │ │ - @ instruction: 0xf8b4f013 │ │ │ │ - @ instruction: 0xf8c0f013 │ │ │ │ - @ instruction: 0xf8c6f013 │ │ │ │ + @ instruction: 0xf934f013 │ │ │ │ + @ instruction: 0xf938f013 │ │ │ │ + @ instruction: 0xf944f013 │ │ │ │ + @ instruction: 0xf94af013 │ │ │ │ movtmi pc, #8779 @ 0x224b @ │ │ │ │ @ instruction: 0xf1046163 │ │ │ │ ldrtcc r0, [r0], #-792 @ 0xfffffce8 │ │ │ │ addvs pc, r2, #-1879048188 @ 0x90000004 │ │ │ │ strne pc, [r4], #-2261 @ 0xfffff72b │ │ │ │ @ instruction: 0x612b1a5b │ │ │ │ andcs lr, r1, r4, asr #18 │ │ │ │ @@ -2341266,43 +2341266,43 @@ │ │ │ │ blcs 9ea228 │ │ │ │ msrhi SPSR_fs, r0 │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ andhi pc, r9, #192 @ 0xc0 │ │ │ │ @ instruction: 0xf10668b8 │ │ │ │ @ instruction: 0xf0130810 │ │ │ │ - ldcne 8, cr15, [r3, #-588]! @ 0xfffffdb4 │ │ │ │ + ldcne 8, cr15, [r3, #-428]! @ 0xfffffe54 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldrtmi r8, [ip], -r6, asr #3 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ subcs pc, pc, #64, 4 │ │ │ │ smlabteq r1, r6, r9, lr │ │ │ │ @ instruction: 0x46466032 │ │ │ │ andeq pc, r4, #8, 2 │ │ │ │ vqadd.s8 d22, d16, d26 │ │ │ │ @ instruction: 0xf84672ed │ │ │ │ ldmib r7, {r4, r8, r9, fp, sp}^ │ │ │ │ andsvs r1, r1, r1, lsl #4 │ │ │ │ @ instruction: 0x609368ba │ │ │ │ movwcc r6, #6763 @ 0x1a6b │ │ │ │ ldmdavs r8!, {r0, r1, r3, r5, r6, r9, sp, lr}^ │ │ │ │ - @ instruction: 0xf83af013 │ │ │ │ + @ instruction: 0xf8bef013 │ │ │ │ @ instruction: 0xf0003001 │ │ │ │ - @ instruction: 0xf01281f1 │ │ │ │ - @ instruction: 0xf012ffeb │ │ │ │ - @ instruction: 0xf012fff1 │ │ │ │ - eorsvs pc, r8, #988 @ 0x3dc │ │ │ │ - @ instruction: 0xfffaf012 │ │ │ │ + @ instruction: 0xf01381f1 │ │ │ │ + @ instruction: 0xf013f86f │ │ │ │ + @ instruction: 0xf013f875 │ │ │ │ + eorsvs pc, r8, #8060928 @ 0x7b0000 │ │ │ │ + @ instruction: 0xf87ef013 │ │ │ │ @ instruction: 0xf6ff2800 │ │ │ │ - @ instruction: 0xf012ae11 │ │ │ │ - @ instruction: 0xf107fffb │ │ │ │ - @ instruction: 0xf0120430 │ │ │ │ - @ instruction: 0xf013fffd │ │ │ │ - @ instruction: 0xf013f809 │ │ │ │ - vadd.i8 d31, d11, d15 │ │ │ │ + @ instruction: 0xf013ae11 │ │ │ │ + @ instruction: 0xf107f87f │ │ │ │ + @ instruction: 0xf0130430 │ │ │ │ + @ instruction: 0xf013f881 │ │ │ │ + @ instruction: 0xf013f88d │ │ │ │ + vtst.8 d31, d27, d3 │ │ │ │ teqvs r8, #72, 4 @ 0x80000004 │ │ │ │ cmnpvs sp, #-1879048188 @ p-variant is OBSOLETE @ 0x90000004 │ │ │ │ @ instruction: 0xf649617a │ │ │ │ rscsvs r5, fp, #172 @ 0xac │ │ │ │ stcls 6, cr14, [r3, #-64] @ 0xffffffc0 │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ tstphi lr, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ @@ -2341392,21 +2341392,21 @@ │ │ │ │ @ instruction: 0x21b2f64b │ │ │ │ mvnvs r4, r8, lsr #12 │ │ │ │ eorvs r4, lr, r1, lsl r6 │ │ │ │ @ instruction: 0xf00f60ab │ │ │ │ stmiavs ip!, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stccc 8, cr6, [r0], #-184 @ 0xffffff48 │ │ │ │ @ instruction: 0xf013e65a │ │ │ │ - eorvs pc, r0, r3, asr #16 │ │ │ │ + eorvs pc, r0, r7, ror #17 │ │ │ │ blcs 9ea440 │ │ │ │ blcc a43c0c │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ stmdavs r0!, {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf83cf013 │ │ │ │ + @ instruction: 0xf8e0f013 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andcs r8, r0, #-1073741768 @ 0xc0000038 │ │ │ │ ldcpl 2, cr3, [r1], {1} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ stmib r4, {r9, fp, sp}^ │ │ │ │ @@ -2341506,15 +2341506,15 @@ │ │ │ │ smlabteq r0, r3, r9, lr │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r6, r9, fp, sp, lr}^ │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf0c04542 │ │ │ │ ldmdavs r8!, {r5, r7, pc}^ │ │ │ │ andcs r2, r0, #67108864 @ 0x4000000 │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ - @ instruction: 0xff2cf012 │ │ │ │ + @ instruction: 0xffeaf012 │ │ │ │ svccc 0x00fff1b1 │ │ │ │ @ instruction: 0xf1b0bf08 │ │ │ │ @ instruction: 0xf0003fff │ │ │ │ bvs 24afef8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blcc a2fe90 │ │ │ │ ldmvs fp!, {r0, r1, r3, r5, r6, r9, sp, lr} │ │ │ │ @@ -2341532,22 +2341532,22 @@ │ │ │ │ @ instruction: 0x23b1f64b │ │ │ │ @ instruction: 0xf8444628 │ │ │ │ ldrmi r3, [r1], -r4, lsl #24 │ │ │ │ adcvs r6, ip, lr, lsr #32 │ │ │ │ ldc2 0, cr15, [lr, #60]! @ 0x3c │ │ │ │ stmdavs lr!, {r0, r1, r2, r3, r5, r7, fp, sp, lr} │ │ │ │ strb r3, [r7, #3888]! @ 0xf30 │ │ │ │ - @ instruction: 0xff2af012 │ │ │ │ + @ instruction: 0xffcef012 │ │ │ │ bvs 24a7da4 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ blcc a3b9dc │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf0c042b3 │ │ │ │ stmdavs r0!, {r0, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xff22f012 │ │ │ │ + @ instruction: 0xffc6f012 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ sbcshi pc, r4, r0 │ │ │ │ bcs 9edcf0 │ │ │ │ mrshi pc, (UNDEF: 3) @ │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r4, r6, r7, sl, fp, ip, lr} │ │ │ │ bcs a044e4 │ │ │ │ @@ -2341593,22 +2341593,22 @@ │ │ │ │ rscsvs r4, r9, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf8c54611 │ │ │ │ adcvs r8, fp, r0 │ │ │ │ stc2l 0, cr15, [r6, #-60] @ 0xffffffc4 │ │ │ │ @ instruction: 0xf8d568af │ │ │ │ svccc 0x00308000 │ │ │ │ @ instruction: 0xf012e74d │ │ │ │ - ldrhtvs pc, [r8], -r1 @ │ │ │ │ + eorsvs pc, r8, r5, asr pc @ │ │ │ │ blcs 9ea764 │ │ │ │ stmdavs sl!, {r0, r5, r6, r7, ip, lr, pc}^ │ │ │ │ rsbvs r3, fp, #1024 @ 0x400 │ │ │ │ svclt 0x00244542 │ │ │ │ ldrtmi r4, [ip], -r6, asr #12 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, r8, r9, ip, lr, pc} │ │ │ │ - mcr2 0, 5, pc, cr8, cr2, {0} @ │ │ │ │ + @ instruction: 0xff4cf012 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ addhi pc, r7, r0 │ │ │ │ bcs 9edde4 │ │ │ │ addshi pc, r1, r0 │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, sl, fp, ip, lr} │ │ │ │ bcs a045d8 │ │ │ │ @@ -2342364,27 +2342364,27 @@ │ │ │ │ orrcs r3, r3, #-1610612736 @ 0xa0000000 │ │ │ │ blcc c0ead0 │ │ │ │ ldrdcc pc, [ip], -r9 @ │ │ │ │ @ instruction: 0xf8db601c │ │ │ │ movwcc r3, #4132 @ 0x1024 │ │ │ │ eorcc pc, r4, fp, asr #17 │ │ │ │ ldrdeq pc, [r4], -r9 │ │ │ │ - @ instruction: 0xffc4f011 │ │ │ │ + @ instruction: 0xf848f012 │ │ │ │ @ instruction: 0xf0003001 │ │ │ │ @ instruction: 0xf0118109 │ │ │ │ - @ instruction: 0xf011ff75 │ │ │ │ - @ instruction: 0xf011ff7b │ │ │ │ - @ instruction: 0xf8c9ff81 │ │ │ │ - @ instruction: 0xf0110014 │ │ │ │ - stmdacs r0, {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf011fff9 │ │ │ │ + @ instruction: 0xf012ffff │ │ │ │ + @ instruction: 0xf8c9f805 │ │ │ │ + @ instruction: 0xf0120014 │ │ │ │ + stmdacs r0, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ mrcge 6, 4, APSR_nzcv, cr15, cr15, {7} │ │ │ │ - @ instruction: 0xff84f011 │ │ │ │ - @ instruction: 0xff88f011 │ │ │ │ - @ instruction: 0xff94f011 │ │ │ │ - @ instruction: 0xff9af011 │ │ │ │ + @ instruction: 0xf808f012 │ │ │ │ + @ instruction: 0xf80cf012 │ │ │ │ + @ instruction: 0xf818f012 │ │ │ │ + @ instruction: 0xf81ef012 │ │ │ │ @ instruction: 0x43a4f24b │ │ │ │ andscc pc, ip, r9, asr #17 │ │ │ │ msreq CPSR_, #1073741826 @ 0x40000002 │ │ │ │ ldmdbeq r8!, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ addvs pc, r7, #-1879048188 @ 0x90000004 │ │ │ │ strne pc, [r4], #-2267 @ 0xfffff725 │ │ │ │ @ instruction: 0xf8cb1a5b │ │ │ │ @@ -2342499,15 +2342499,15 @@ │ │ │ │ @ instruction: 0xf8cb400c │ │ │ │ @ instruction: 0xf8cba000 │ │ │ │ @ instruction: 0xf00e3008 │ │ │ │ @ instruction: 0xf8dbfe33 │ │ │ │ @ instruction: 0xf8db3008 │ │ │ │ @ instruction: 0xf1a3a000 │ │ │ │ str r0, [r0, #2320] @ 0x910 │ │ │ │ - @ instruction: 0xff9cf011 │ │ │ │ + @ instruction: 0xf840f012 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldrdcc pc, [r4], -fp @ │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ @ instruction: 0xf8db84f4 │ │ │ │ blmi 1499c00 │ │ │ │ @ instruction: 0x1018f8d9 │ │ │ │ @ instruction: 0xf8cb447b │ │ │ │ @@ -2343018,15 +2343018,15 @@ │ │ │ │ @ instruction: 0xf8596019 │ │ │ │ ldmib r3, {r3, r7, sl, fp, ip, sp}^ │ │ │ │ stmib r9, {r0, r8, ip, sp}^ │ │ │ │ @ instruction: 0xf8493100 │ │ │ │ @ instruction: 0xf7ff2c04 │ │ │ │ @ instruction: 0xf8d9b9b0 │ │ │ │ strtmi r4, [r0], -r0 │ │ │ │ - blx 218d43e │ │ │ │ + blx 198d43e │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ stccs 8, cr15, [r8], {89} @ 0x59 │ │ │ │ stmdbeq r0, {r0, r8, r9, sp}^ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ stmib r9, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8593202 │ │ │ │ subeq r3, r0, r0, lsr #24 │ │ │ │ @@ -2343782,15 +2343782,15 @@ │ │ │ │ ldrhi pc, [r2, #-3] │ │ │ │ @ instruction: 0xf8cb3b01 │ │ │ │ @ instruction: 0xf8db3024 │ │ │ │ ldrbmi r3, [r3, #-4] │ │ │ │ ldrhi pc, [r2], r2, asr #1 │ │ │ │ @ instruction: 0xf10a6960 │ │ │ │ @ instruction: 0xf0100510 │ │ │ │ - @ instruction: 0xf10afceb │ │ │ │ + @ instruction: 0xf10afcc3 │ │ │ │ stmdacs r0, {r2, sl, fp} │ │ │ │ bichi pc, r4, #66 @ 0x42 │ │ │ │ vmax.s8 d20, d16, d17 │ │ │ │ andcs r2, r0, #1006632961 @ 0x3c000001 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ stmib sl, {r8, r9, sp}^ │ │ │ │ vcgt.s8 d18, d0, d1 │ │ │ │ @@ -2343915,15 +2343915,15 @@ │ │ │ │ @ instruction: 0xf8d92004 │ │ │ │ @ instruction: 0xf8c93008 │ │ │ │ @ instruction: 0xf8c93000 │ │ │ │ @ instruction: 0xf8590008 │ │ │ │ @ instruction: 0xf7fd3c04 │ │ │ │ @ instruction: 0xf8d9bec5 │ │ │ │ strtmi r4, [r0], -r0 │ │ │ │ - mrrc2 0, 1, pc, ip, cr0 @ │ │ │ │ + ldc2 0, cr15, [ip], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldccs 8, cr15, [r8], {89} @ 0x59 │ │ │ │ stmdbeq r0, {r0, r8, r9, sp}^ │ │ │ │ andcc pc, r8, r9, asr #17 │ │ │ │ stmib r9, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8593204 │ │ │ │ subeq r3, r0, ip, lsl #24 │ │ │ │ @@ -2344114,15 +2344114,15 @@ │ │ │ │ andseq pc, r0, fp, asr #17 │ │ │ │ smlabtmi r9, r2, r9, lr │ │ │ │ @ instruction: 0xf8827b11 │ │ │ │ ldmdbvs r1, {r2, r3, r5, ip} │ │ │ │ @ instruction: 0xf7fe6311 │ │ │ │ @ instruction: 0xf8d9bfac │ │ │ │ strtmi r4, [r0], -r0 │ │ │ │ - blx ffd8e558 │ │ │ │ + blx ff58e558 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xf8c92301 │ │ │ │ stmdbeq r0, {r3, ip, sp}^ │ │ │ │ andscc pc, r0, r9, asr #17 │ │ │ │ ldccc 8, cr15, [ip], {89} @ 0x59 │ │ │ │ andscc pc, r4, r9, asr #17 │ │ │ │ orrsmi pc, r0, #-1342177276 @ 0xb0000004 │ │ │ │ @@ -2344523,15 +2344523,15 @@ │ │ │ │ @ instruction: 0xf8430020 │ │ │ │ ldrbmi r1, [r1], -r8, lsl #22 │ │ │ │ @ instruction: 0xf8416815 │ │ │ │ bicsvs r5, r4, r4, lsl #30 │ │ │ │ ldrcc pc, [r0], #-1608 @ 0xfffff9b8 │ │ │ │ @ instruction: 0xf8d9e4bf │ │ │ │ strtmi r4, [r0], -r0 │ │ │ │ - @ instruction: 0xff9cf00f │ │ │ │ + @ instruction: 0xff7cf00f │ │ │ │ orrvc pc, sl, #708837376 @ 0x2a400000 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldmdavs fp, {r0, r9, sp} │ │ │ │ stmib r9, {r6, r8, fp}^ │ │ │ │ @ instruction: 0xf5a93400 │ │ │ │ @ instruction: 0xf8c97386 │ │ │ │ subeq r2, r0, r8 │ │ │ │ @@ -2344596,15 +2344596,15 @@ │ │ │ │ svcpl 0x0004f841 │ │ │ │ @ instruction: 0xf64861d4 │ │ │ │ @ instruction: 0xf7fe3433 │ │ │ │ @ instruction: 0xf8d9bc8f │ │ │ │ andcs r3, r1, r0 │ │ │ │ stccc 8, cr15, [r4], {73} @ 0x49 │ │ │ │ stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xff0af00f │ │ │ │ + cdp2 0, 14, cr15, cr10, cr15, {0} │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0x43abf24b │ │ │ │ stccc 8, cr15, [r4], {73} @ 0x49 │ │ │ │ @ instruction: 0xf8df0940 │ │ │ │ @ instruction: 0xf85935e0 │ │ │ │ subeq r2, r0, r0, lsl ip │ │ │ │ andscs pc, r4, r9, asr #17 │ │ │ │ @@ -2346215,15 +2346215,15 @@ │ │ │ │ @ instruction: 0xf7fc4618 │ │ │ │ blcc a428cc │ │ │ │ eorcc pc, r4, fp, asr #17 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf0c04553 │ │ │ │ @ instruction: 0xf8d98145 │ │ │ │ @ instruction: 0xf00e0000 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, r6, r0 │ │ │ │ blcs 9f2600 │ │ │ │ @ instruction: 0x81a5f001 │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r7, sl, fp, ip, lr} │ │ │ │ bcs a08df0 │ │ │ │ andcs lr, r1, r9, asr #19 │ │ │ │ @@ -2346328,15 +2346328,15 @@ │ │ │ │ movwcc r3, #4132 @ 0x1024 │ │ │ │ eorcc pc, r4, fp, asr #17 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf0c042ab │ │ │ │ stmdavs r0!, {r1, r2, r5, r7, r8, r9, sl, pc}^ │ │ │ │ andcs r2, r0, #67108864 @ 0x4000000 │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ - @ instruction: 0xf980f00e │ │ │ │ + blx 19907e8 │ │ │ │ svccc 0x00fff1b1 │ │ │ │ @ instruction: 0xf1b0bf08 │ │ │ │ @ instruction: 0xf0013fff │ │ │ │ @ instruction: 0xf8db81be │ │ │ │ blcs 9e0854 │ │ │ │ cmpphi lr, r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8cb3b01 │ │ │ │ @@ -2347579,25 +2347579,25 @@ │ │ │ │ @ instruction: 0xf7fc46a2 │ │ │ │ ssatmi fp, #3, sl, lsl #27 │ │ │ │ ldclt 7, cr15, [r7, #1008] @ 0x3f0 │ │ │ │ @ instruction: 0xf7fc46a2 │ │ │ │ ssatmi fp, #3, r4, lsl #27 │ │ │ │ ldclt 7, cr15, [r1, #1008] @ 0x3f0 │ │ │ │ @ instruction: 0xf7fc46a2 │ │ │ │ - @ instruction: 0xf00cbd8e │ │ │ │ - eorvs pc, r0, fp, ror #31 │ │ │ │ + @ instruction: 0xf00dbd8e │ │ │ │ + eorvs pc, r0, pc, lsl #17 │ │ │ │ @ instruction: 0xf8db46a8 │ │ │ │ blcs 9e1bd8 │ │ │ │ @ instruction: 0xf8dbd09d │ │ │ │ blcc a1db60 │ │ │ │ eorcc pc, r4, fp, asr #17 │ │ │ │ cmnle r1, #-1610612726 @ 0xa000000a │ │ │ │ strtmi r4, [r1], sl, lsr #13 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ - @ instruction: 0xffdef00c │ │ │ │ + @ instruction: 0xf882f00d │ │ │ │ andcs fp, r0, #200, 6 @ 0x20000003 │ │ │ │ andcc lr, r1, #0 │ │ │ │ stmdbcs r0, {r0, r4, sl, fp, ip, lr} │ │ │ │ bcs a0a360 │ │ │ │ andcs lr, r1, r9, asr #19 │ │ │ │ blge 613778 │ │ │ │ ldmmi r1, {r0, r1, r5, r6, r8, ip, lr, pc} │ │ │ │ @@ -2347823,42 +2347823,42 @@ │ │ │ │ strbeq r0, [r6], #227 @ 0xe3 │ │ │ │ ldrbteq r0, [r2], #955 @ 0x3bb │ │ │ │ @ instruction: 0x03a4039d │ │ │ │ uxtabeq r0, sp, r4, ror #8 │ │ │ │ stcleq 12, cr0, [r5], #204 @ 0xcc │ │ │ │ strbeq r0, [sl, r7, lsr #19] │ │ │ │ beq 2658700 │ │ │ │ - blx c91f3e │ │ │ │ + blx ff411f3c │ │ │ │ tstpeq r0, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ tstcs r2, r7, asr #4 │ │ │ │ ldccs 8, cr15, [r0], {20} │ │ │ │ @ instruction: 0xf000428a │ │ │ │ @ instruction: 0xf8548239 │ │ │ │ strcc r3, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ vrhadd.s8 d22, d11, d27 │ │ │ │ @ instruction: 0xf844530a │ │ │ │ @ instruction: 0xf8143c04 │ │ │ │ eorvc r3, r3, r8, lsl ip │ │ │ │ adcmi r6, r3, #15400960 @ 0xeb0000 │ │ │ │ stmdavc r3!, {r2, r3, r4, r5, r6, r8, r9, ip, lr, pc} │ │ │ │ eoreq pc, r3, r9, asr r8 @ │ │ │ │ - blx 591f78 │ │ │ │ + blx fed11f78 │ │ │ │ @ instruction: 0xf8dfb968 │ │ │ │ @ instruction: 0xf8542a68 │ │ │ │ ldrbtmi r3, [sl], #-3076 @ 0xfffff3fc │ │ │ │ eorne pc, r3, r2, asr r8 @ │ │ │ │ bcs 21142d8 │ │ │ │ addsmi r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ svcge 0x004ef43f │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, r9, sp, lr, pc}^ │ │ │ │ svclt 0x002842b3 │ │ │ │ cmnle r4, #186646528 @ 0xb200000 │ │ │ │ @ instruction: 0xf00c2016 │ │ │ │ - @ instruction: 0x4643fdd5 │ │ │ │ + @ instruction: 0x4643fe79 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldrbmi r8, [r6], -r6, lsl #1 │ │ │ │ rscspl pc, sp, #68, 4 @ 0x40000004 │ │ │ │ andeq pc, r4, sl, lsl #2 │ │ │ │ blcs e140a4 │ │ │ │ strcc lr, [r2, -sl, asr #19] │ │ │ │ bcs 1414310 │ │ │ │ @@ -2347917,15 +2347917,15 @@ │ │ │ │ @ instruction: 0xf8c44611 │ │ │ │ strtmi ip, [r8], -r4 │ │ │ │ eorvs r6, lr, fp, lsr #1 │ │ │ │ blx 19209a │ │ │ │ andscs r6, r6, ip, lsr #17 │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ @ instruction: 0xf00c3c08 │ │ │ │ - strbmi pc, [r3], -pc, asr #26 @ │ │ │ │ + @ instruction: 0x4643fdf3 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0022b00 │ │ │ │ andcs r8, r0, #238 @ 0xee │ │ │ │ stcpl 2, cr3, [r1], {1} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ stmib r4, {r9, fp, sp}^ │ │ │ │ @@ -2347939,40 +2347939,40 @@ │ │ │ │ stmdbcs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xf0424291 │ │ │ │ @ instruction: 0x46568495 │ │ │ │ @ instruction: 0xf00ce694 │ │ │ │ - @ instruction: 0xf1a4fa23 │ │ │ │ + @ instruction: 0xf1a4f9c1 │ │ │ │ stmdacs r0, {r3, r4, r8, r9} │ │ │ │ orrhi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0xf8142102 │ │ │ │ addmi r2, sl, #24, 24 @ 0x1800 │ │ │ │ tstphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ stccc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0x612b3408 │ │ │ │ mvnmi pc, #-1342177276 @ 0xb0000004 │ │ │ │ stccc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ stccc 8, cr15, [r0], #-80 @ 0xffffffb0 │ │ │ │ ldr r7, [r7, -r3, lsr #32] │ │ │ │ - blx c9213c │ │ │ │ + @ instruction: 0xf9a8f00c │ │ │ │ tstpeq r8, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ tstcs r2, r3, ror #2 │ │ │ │ ldccs 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf000428a │ │ │ │ @ instruction: 0xf8548101 │ │ │ │ strcc r3, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ vrhadd.s8 d22, d11, d27 │ │ │ │ @ instruction: 0xf84443ee │ │ │ │ @ instruction: 0xf8143c04 │ │ │ │ eorvc r3, r3, r0, lsr #24 │ │ │ │ @ instruction: 0xf00ce6fe │ │ │ │ - @ instruction: 0xf1a4f9f1 │ │ │ │ + @ instruction: 0xf1a4f98f │ │ │ │ stmdacs r0, {r3, r4, r8, r9} │ │ │ │ teqphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8142102 │ │ │ │ addmi r2, sl, #24, 24 @ 0x1800 │ │ │ │ msrhi CPSR_sc, r0 │ │ │ │ stccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0x612b3408 │ │ │ │ @@ -2348067,15 +2348067,15 @@ │ │ │ │ blvc 1b91d90 │ │ │ │ blx e11e88 │ │ │ │ @ instruction: 0xf503bf44 │ │ │ │ @ instruction: 0xf503238e │ │ │ │ strle r7, [r1], #-809 @ 0xfffffcd7 │ │ │ │ mvnsvc pc, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf00c60e3 │ │ │ │ - stmdacs r0, {r0, r1, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [r5, -r1] @ │ │ │ │ svceq 0x0000f5b0 │ │ │ │ mvnhi pc, r2 │ │ │ │ svceq 0x0080f5b0 │ │ │ │ movthi pc, #20482 @ 0x5002 @ │ │ │ │ svceq 0x0040f5b0 │ │ │ │ cmnphi r5, #2 @ p-variant is OBSOLETE │ │ │ │ @@ -2348381,19 +2348381,19 @@ │ │ │ │ cdpne 12, 5, cr3, cr9, cr8, {0} │ │ │ │ svclt 0x006c460b │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ strbthi pc, [r4], #385 @ 0x181 @ │ │ │ │ ldrdls r5, [r3, -r3] │ │ │ │ blcs 9fafbc │ │ │ │ rschi pc, r5, #66 @ 0x42 │ │ │ │ - cdp2 0, 10, cr15, cr14, cr11, {0} │ │ │ │ + cdp2 0, 4, cr15, cr12, cr11, {0} │ │ │ │ stmdacs r0, {r9, fp, ip, pc} │ │ │ │ strthi pc, [r4], -r1, asr #32 │ │ │ │ ldrmi r2, [r0], -r1, lsl #2 │ │ │ │ - cdp2 0, 11, cr15, cr8, cr11, {0} │ │ │ │ + cdp2 0, 5, cr15, cr6, cr11, {0} │ │ │ │ @ instruction: 0xf8544a85 │ │ │ │ ldrbtmi r3, [sl], #-3084 @ 0xfffff3f4 │ │ │ │ bleq a91bf0 │ │ │ │ eorne pc, r3, r2, asr r8 @ │ │ │ │ ldrbtmi r4, [sl], #-2690 @ 0xfffff57e │ │ │ │ @ instruction: 0xf0424291 │ │ │ │ ldrbmi r8, [r4], -sl, lsl #6 │ │ │ │ @@ -2348673,15 +2348673,15 @@ │ │ │ │ svceq 0x0053ebb0 │ │ │ │ rsbhi pc, sl, r2, asr #32 │ │ │ │ movwcs lr, #2514 @ 0x9d2 │ │ │ │ movwcs lr, #35268 @ 0x89c4 │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ svceq 0x0001f1ba │ │ │ │ subhi pc, pc, r2, asr #32 │ │ │ │ - stc2l 0, cr15, [r6], #-44 @ 0xffffffd4 │ │ │ │ + stc2 0, cr15, [r4], {11} │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @ instruction: 0xf04f83cd │ │ │ │ @ instruction: 0xf8840a02 │ │ │ │ vhadd.s8 d26, d11, d0 │ │ │ │ rscvs r5, r3, r8, lsl #6 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ vhadd.s8 d18, d11, d1 │ │ │ │ @@ -2348802,15 +2348802,15 @@ │ │ │ │ @ instruction: 0xf0410f52 │ │ │ │ ldmib r3, {r0, r2, r5, r7, r9, sl, pc}^ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8d1230a │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ @ instruction: 0xf0410f01 │ │ │ │ @ instruction: 0xf00b86ae │ │ │ │ - stmdacs r0, {r0, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstphi r4, #1 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f5b0 │ │ │ │ @ instruction: 0xf5b0d009 │ │ │ │ @ instruction: 0xf0010f80 │ │ │ │ @ instruction: 0xf5b085ef │ │ │ │ @ instruction: 0xf0410f40 │ │ │ │ @ instruction: 0xf04f86ee │ │ │ │ @@ -2348891,25 +2348891,25 @@ │ │ │ │ cdpne 12, 5, cr3, cr9, cr8, {0} │ │ │ │ svclt 0x006c460b │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ strbhi pc, [r8, #-385]! @ 0xfffffe7f @ │ │ │ │ ldrdls r5, [r3, -r3] │ │ │ │ blcs 9fb7b4 │ │ │ │ strbhi pc, [r2, #-65]! @ 0xffffffbf @ │ │ │ │ - blx ff692fe8 │ │ │ │ + blx 1e12fe8 │ │ │ │ stmdacs r0, {r9, fp, ip, pc} │ │ │ │ andshi pc, r5, #1 │ │ │ │ @ instruction: 0xf5b09903 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ @ instruction: 0xf5b084f2 │ │ │ │ @ instruction: 0xf0010f80 │ │ │ │ @ instruction: 0xf5b0850d │ │ │ │ @ instruction: 0xf0410f40 │ │ │ │ ldrmi r8, [r0], -pc, asr #10 │ │ │ │ - blx ff313010 │ │ │ │ + blx 1a93010 │ │ │ │ ldccc 8, cr15, [r0], {84} @ 0x54 │ │ │ │ stc 1, cr6, [r4, #-172] @ 0xffffff54 │ │ │ │ @ instruction: 0xf8540a06 │ │ │ │ @ instruction: 0x46543c1c │ │ │ │ svclt 0x0004f7fe │ │ │ │ blvc a1264c │ │ │ │ lsrvc pc, r4, #11 @ │ │ │ │ @@ -2349086,38 +2349086,38 @@ │ │ │ │ blvs 206f2d4 │ │ │ │ rscscs pc, r0, r6, asr #17 │ │ │ │ vmlsl.s8 q1, d1, d0 │ │ │ │ @ instruction: 0xf8df80eb │ │ │ │ ldrbtmi r4, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ rsbscc pc, lr, r4, lsl #10 │ │ │ │ eorvc pc, sp, r0, lsl #10 │ │ │ │ - stc2l 0, cr15, [lr], #44 @ 0x2c │ │ │ │ + ldc2l 0, cr15, [lr], #44 @ 0x2c │ │ │ │ addcs pc, sp, r4, lsl #10 │ │ │ │ @ instruction: 0xf00b302c │ │ │ │ - @ instruction: 0xf8dffce9 │ │ │ │ + @ instruction: 0xf8dffcf9 │ │ │ │ ldrbtmi r4, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ adcsvc pc, ip, r4, lsl #4 │ │ │ │ - stc2l 0, cr15, [r2], #44 @ 0x2c │ │ │ │ + ldc2l 0, cr15, [r2], #44 @ 0x2c │ │ │ │ addcs pc, sp, r4, lsl #10 │ │ │ │ @ instruction: 0xf00b30e4 │ │ │ │ - andlt pc, r7, r7, lsl #25 │ │ │ │ + mullt r7, pc, sl @ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmdals r4, {r1, r3, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcsmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ bichi pc, r8, r1, asr #1 │ │ │ │ strvc pc, [r0], #1444 @ 0x5a4 │ │ │ │ movwcs r2, #601 @ 0x259 │ │ │ │ tstpeq ip, r6, lsl #2 @ p-variant is OBSOLETE │ │ │ │ movwcs lr, #2502 @ 0x9c6 │ │ │ │ @ instruction: 0xf8c41d30 │ │ │ │ ldrshtvs r1, [r2], r8 │ │ │ │ ldrsbtcs pc, [r8], #132 @ 0x84 @ │ │ │ │ @ instruction: 0xf8d46013 │ │ │ │ @ instruction: 0xf00b10f8 │ │ │ │ - ldrdcc pc, [r1], -r7 │ │ │ │ + andcc pc, r1, sp, lsr #21 │ │ │ │ subshi pc, fp, r1 │ │ │ │ vtst.8 q11, , │ │ │ │ @ instruction: 0xf8c442b2 │ │ │ │ ldrcc r3, [r0], -r0, lsl #2 │ │ │ │ rscscs pc, ip, r4, asr #17 │ │ │ │ orrvc pc, r0, #4, 10 @ 0x1000000 │ │ │ │ adcpl pc, ip, r9, asr #12 │ │ │ │ @@ -2349259,15 +2349259,15 @@ │ │ │ │ svceq 0x0052ebb3 │ │ │ │ strbhi pc, [r9], #-65 @ 0xffffffbf @ │ │ │ │ movwcs lr, #2513 @ 0x9d1 │ │ │ │ movwcs lr, #43460 @ 0xa9c4 │ │ │ │ ldrdge pc, [r0], -ip │ │ │ │ svceq 0x0001f1ba │ │ │ │ ldrthi pc, [ip], #-65 @ 0xffffffbf @ │ │ │ │ - @ instruction: 0xffd2f00a │ │ │ │ + @ instruction: 0xff70f00a │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf04f8761 │ │ │ │ vpmax.s8 d16, d11, d2 │ │ │ │ strdcs r4, [r1], -sl │ │ │ │ vst4.16 {d22,d24,d26,d28}, [pc :128], r3 │ │ │ │ @ instruction: 0xf1044235 │ │ │ │ @ instruction: 0xf8840318 │ │ │ │ @@ -2349326,15 +2349326,15 @@ │ │ │ │ ldmdbvs r9, {r3, r9} │ │ │ │ svcne 0x0004f846 │ │ │ │ @ instruction: 0xf7ff68d9 │ │ │ │ stmdavs r4!, {r1, r4, r5, r7, r9, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-2086 @ 0xfffff7da │ │ │ │ rsbscc pc, lr, r0, lsl #10 │ │ │ │ eorvc pc, sp, r0, lsl #10 │ │ │ │ - blx d936b6 │ │ │ │ + blx 11936b6 │ │ │ │ blcs 11df018 │ │ │ │ sbcshi pc, r1, r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ tsteq ip, #20, 6 @ 0x50000000 │ │ │ │ sbceq r0, pc, r4, asr #5 │ │ │ │ sbcseq r0, lr, #1879048206 @ 0x7000000e │ │ │ │ ldrdeq r0, [pc], #37 @ │ │ │ │ @@ -2349390,15 +2349390,15 @@ │ │ │ │ svceq 0x0052ebb0 │ │ │ │ andshi pc, r8, #65 @ 0x41 │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ movwcs lr, #43460 @ 0xa9c4 │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ svceq 0x0001f1ba │ │ │ │ andshi pc, r5, #65 @ 0x41 │ │ │ │ - cdp2 0, 12, cr15, cr12, cr10, {0} │ │ │ │ + cdp2 0, 6, cr15, cr10, cr10, {0} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf04f866b │ │ │ │ vpmax.s8 d16, d11, d2 │ │ │ │ andcs r4, r1, ip, ror #7 │ │ │ │ vrhadd.s8 q11, , │ │ │ │ @ instruction: 0xf10442f2 │ │ │ │ @ instruction: 0xf8840318 │ │ │ │ @@ -2350038,15 +2350038,15 @@ │ │ │ │ andcs fp, r1, #12713984 @ 0xc20000 │ │ │ │ andcs r6, r3, fp, ror #20 │ │ │ │ strvc pc, [r4], #2271 @ 0x8df │ │ │ │ rsbvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf107447f │ │ │ │ stmiavs r1!, {r2, r3, r5, r8, r9} │ │ │ │ bleq a137f4 │ │ │ │ - @ instruction: 0xf988f00a │ │ │ │ + @ instruction: 0xf9a6f00a │ │ │ │ blcs 9f61b8 │ │ │ │ mvnshi pc, #0 │ │ │ │ andcc r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r7, sl, fp, ip, lr} │ │ │ │ bcs a0c9a8 │ │ │ │ andeq lr, r0, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xf64bdb71 │ │ │ │ @@ -2350616,15 +2350616,15 @@ │ │ │ │ blt ff996a88 │ │ │ │ tstcs r0, sl, ror #20 │ │ │ │ pkhtbcc pc, ip, pc, asr #17 @ │ │ │ │ andcc r4, r1, #8, 12 @ 0x800000 │ │ │ │ ldrbtmi r6, [fp], #-618 @ 0xfffffd96 │ │ │ │ @ instruction: 0x332c2201 │ │ │ │ bleq a140fc │ │ │ │ - stc2 0, cr15, [r4, #-36] @ 0xffffffdc │ │ │ │ + stc2 0, cr15, [r2, #-36]! @ 0xffffffdc │ │ │ │ rscvs r2, r3, r0, lsl #6 │ │ │ │ blcs 9f6ac4 │ │ │ │ andhi pc, fp, #0 │ │ │ │ rscvs r2, r3, r1, lsl #6 │ │ │ │ ldcpl 6, cr4, [r9], {26} │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, sp} │ │ │ │ bcs a0d2b0 │ │ │ │ @@ -2350695,15 +2350695,15 @@ │ │ │ │ stmdavs r3!, {r0, r1, r5, r7, sp, lr} │ │ │ │ stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ svceq 0x0052ebb0 │ │ │ │ ldmdavs fp, {r1, r2, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d16063 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ mvnle r0, r1, lsl #30 │ │ │ │ - ldc2 0, cr15, [sl], {9} │ │ │ │ + ldc2 0, cr15, [r8], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf5b08112 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5b0815e │ │ │ │ @ instruction: 0xf0000f80 │ │ │ │ @ instruction: 0xf5b08128 │ │ │ │ @ instruction: 0xd1220f40 │ │ │ │ @@ -2350740,15 +2350740,15 @@ │ │ │ │ stmdavs r3!, {r0, r1, r5, r7, sp, lr} │ │ │ │ stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ svceq 0x0052ebb0 │ │ │ │ ldmdavs fp, {r3, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d16063 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ orrle r0, r8, r1, lsl #30 │ │ │ │ - mcrr2 0, 0, pc, r0, cr9 @ │ │ │ │ + blx 194cc6 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf5b080cd │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5b08114 │ │ │ │ @ instruction: 0xf0000f80 │ │ │ │ @ instruction: 0xf5b081e5 │ │ │ │ @ instruction: 0xd1ba0f40 │ │ │ │ @@ -2350773,15 +2350773,15 @@ │ │ │ │ smlawtvs sl, r9, r3, r2 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ blt 996d04 │ │ │ │ rsbvs r6, r3, r3, lsl r8 │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ svceq 0x0001f1ba │ │ │ │ @ instruction: 0xf009d1e7 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5b0d073 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5b08096 │ │ │ │ @ instruction: 0xf0000f80 │ │ │ │ @ instruction: 0xf5b08090 │ │ │ │ bicle r0, fp, r0, asr #30 │ │ │ │ eorvc r2, r3, r0, lsl #6 │ │ │ │ @@ -2350814,15 +2350814,15 @@ │ │ │ │ @ instruction: 0xf8536823 │ │ │ │ bl ff623dc0 │ │ │ │ @ instruction: 0xd1200f52 │ │ │ │ rsbvs r6, r3, fp, lsl r8 │ │ │ │ ldrdge pc, [r0], -ip │ │ │ │ svceq 0x0001f1ba │ │ │ │ @ instruction: 0xf009d116 │ │ │ │ - msrlt CPSR_, #177152 @ 0x2b400 │ │ │ │ + msrlt CPSR_, #76800 @ 0x12c00 │ │ │ │ svceq 0x0000f5b0 │ │ │ │ @ instruction: 0xf5b0d071 │ │ │ │ subsle r0, r1, r0, lsl #31 │ │ │ │ svceq 0x0040f5b0 │ │ │ │ movwcs sp, #397 @ 0x18d │ │ │ │ andcs r7, r1, r3, lsr #32 │ │ │ │ mvnsmi pc, #-1342177276 @ 0xb0000004 │ │ │ │ @@ -2350856,15 +2350856,15 @@ │ │ │ │ movwcs lr, #13829 @ 0x3605 │ │ │ │ movwcs lr, #14041 @ 0x36d9 │ │ │ │ @ instruction: 0x4653e771 │ │ │ │ ldcmi 7, cr14, [lr], #444 @ 0x1bc │ │ │ │ @ instruction: 0xf504447c │ │ │ │ @ instruction: 0xf500307e │ │ │ │ @ instruction: 0xf009702d │ │ │ │ - @ instruction: 0xf504ff1b │ │ │ │ + @ instruction: 0xf504ff2b │ │ │ │ eorscc r2, ip, sp, lsl #1 │ │ │ │ blt 14d6e70 │ │ │ │ str r2, [pc, r3, lsl #6]! │ │ │ │ bleq 1bd4940 │ │ │ │ svcgt 0x00f0f707 │ │ │ │ mrclt 7, 1, APSR_nzcv, cr4, cr14, {7} │ │ │ │ ldrbtmi r4, [r8], #-2228 @ 0xfffff74c │ │ │ │ @@ -2350997,16 +2350997,16 @@ │ │ │ │ ldrbtmi r4, [r8], #-2109 @ 0xfffff7c3 │ │ │ │ addcs pc, sp, r0, lsl #10 │ │ │ │ @ instruction: 0xf7fe30bc │ │ │ │ ldmdami fp!, {r1, r2, r3, r4, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r6, [r8], #-2084 @ 0xfffff7dc │ │ │ │ addcs pc, sp, r0, lsl #10 │ │ │ │ @ instruction: 0xf00930cc │ │ │ │ - strtmi pc, [r0], -r1, lsl #28 │ │ │ │ - ldc2l 0, cr15, [lr, #36]! @ 0x24 │ │ │ │ + @ instruction: 0x4620fe11 │ │ │ │ + cdp2 0, 0, cr15, cr14, cr9, {0} │ │ │ │ ldmdblt r3, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2101 @ 0xfffff7cb │ │ │ │ addcs pc, sp, r0, lsl #10 │ │ │ │ addvc pc, sl, r0, lsl #10 │ │ │ │ stmdblt r9, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2098 @ 0xfffff7ce │ │ │ │ addcs pc, sp, r0, lsl #10 │ │ │ │ @@ -2360036,18 +2360036,18 @@ │ │ │ │ ldrbtmi r0, [fp], #-128 @ 0xffffff80 │ │ │ │ bmi bb9e3c │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ andsvs r4, r5, fp, ror r4 │ │ │ │ ldclt 0, cr6, [r8, #-96]! @ 0xffffffa0 │ │ │ │ subeq sl, sl, r6, lsr r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - subeq ip, sl, lr, asr lr │ │ │ │ - subeq sp, sl, r6, lsr #1 │ │ │ │ - subeq sp, sl, r6, lsr #1 │ │ │ │ - subeq sp, sl, r0, lsr #1 │ │ │ │ + subeq ip, sl, r6, asr #30 │ │ │ │ + strheq ip, [sl], #-226 @ 0xffffff1e │ │ │ │ + strheq ip, [sl], #-226 @ 0xffffff1e │ │ │ │ + subeq ip, sl, ip, lsr #29 │ │ │ │ strlt r4, [r8, #-1548] @ 0xfffff9f4 │ │ │ │ stc2 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ @ instruction: 0xf6ff4620 │ │ │ │ svclt 0x0000ca0a │ │ │ │ @ instruction: 0xf04f4803 │ │ │ │ strlt r3, [r8, #-767] @ 0xfffffd01 │ │ │ │ ldrbtmi r2, [r8], #-768 @ 0xfffffd00 │ │ │ │ @@ -2360448,78 +2360448,78 @@ │ │ │ │ movwcs r2, #257 @ 0x101 │ │ │ │ andslt r5, r2, r3, asr #8 │ │ │ │ svclt 0x0000bd10 │ │ │ │ subeq ip, sl, r6, ror #10 │ │ │ │ strdeq r9, [sl], #-134 @ 0xffffff7a │ │ │ │ eorseq r5, r1, r8, asr #19 │ │ │ │ subeq ip, sl, r6, lsl r5 │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ + svclt 0x00183800 │ │ │ │ + ldrbmi r2, [r0, -r1]! │ │ │ │ + strmi fp, [sl], -r0, lsl #10 │ │ │ │ + blge a4e67c │ │ │ │ + @ instruction: 0xf0034669 │ │ │ │ + vldr d15, [sp, #324] @ 0x144 │ │ │ │ + andlt r0, r3, r1, lsl #20 │ │ │ │ + blx b205f6 │ │ │ │ + strmi fp, [sl], -r0, lsl #10 │ │ │ │ + blge a8e69c │ │ │ │ + @ instruction: 0xf001a901 │ │ │ │ + ldc 15, cr15, [sp, #356] @ 0x164 │ │ │ │ + andlt r0, r5, r2, lsl #22 │ │ │ │ + blx b2060e │ │ │ │ @ instruction: 0xf06fb570 │ │ │ │ @ instruction: 0x460d0494 │ │ │ │ cmncs r8, lr, lsl #1 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ - beq b5daa4 │ │ │ │ + beq b5dae0 │ │ │ │ andscs r9, r8, #-1342177280 @ 0xb0000000 │ │ │ │ strcs lr, [r8], #-2509 @ 0xfffff633 │ │ │ │ tstls sl, r5, lsl #20 │ │ │ │ stmib sp, {r1, r2, r8, sp}^ │ │ │ │ vaddw.u8 q14, q1, d12 │ │ │ │ vmov.i32 d16, #-1509949440 @ 0xa6000000 │ │ │ │ ldmdblt sl!, {r0, r1, r2, r6, r7, r9, ip, lr}^ │ │ │ │ strls r4, [r6], -r1, lsr #12 │ │ │ │ - bge b8709c │ │ │ │ + bge b870d8 │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ stmdage r8, {r0, r1, r2, r8, r9, fp, sp, pc} │ │ │ │ strls r2, [r7], #-1025 @ 0xfffffbff │ │ │ │ strls r2, [r3], #-1024 @ 0xfffffc00 │ │ │ │ - stc2 0, cr15, [r6], #-0 │ │ │ │ + stc2 0, cr15, [r8], {-0} │ │ │ │ ldcllt 0, cr11, [r0, #-56]! @ 0xffffffc8 │ │ │ │ streq pc, [r0], -r6, asr #8 │ │ │ │ orrseq pc, r6, r2, lsr #3 │ │ │ │ strb r9, [fp, r6, lsl #12]! │ │ │ │ strcs fp, [r0], #-1392 @ 0xfffffa90 │ │ │ │ addlt r4, lr, lr, lsl r6 │ │ │ │ teqcs r5, sp, lsl #12 │ │ │ │ andcs r9, lr, #-1342177280 @ 0xb0000000 │ │ │ │ andmi lr, ip, #3358720 @ 0x334000 │ │ │ │ - blcs e1d61c │ │ │ │ + blcs e1d658 │ │ │ │ @ instruction: 0xf64f9108 │ │ │ │ @ instruction: 0xf6cf32ce │ │ │ │ vqsub.s8 , q8, │ │ │ │ andls r3, r9, #-1073741774 @ 0xc0000032 │ │ │ │ @ instruction: 0x910a469c │ │ │ │ tstpeq r3, #201326595 @ p-variant is OBSOLETE @ 0xc000003 │ │ │ │ - beq b9db20 │ │ │ │ + beq b9db5c │ │ │ │ strpl pc, [sl], #-972 @ 0xfffffc34 │ │ │ │ @ instruction: 0x4611b97c │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, ip, pc}^ │ │ │ │ - blge b238fc │ │ │ │ + blge b23938 │ │ │ │ stmdage r8, {r1, r2, r9, fp, sp, pc} │ │ │ │ strls r2, [r2], -r1, lsl #8 │ │ │ │ strcs r9, [r0], #-1029 @ 0xfffffbfb │ │ │ │ @ instruction: 0xf0009403 │ │ │ │ - strdlt pc, [lr], -r3 │ │ │ │ + ldrdlt pc, [lr], -r5 │ │ │ │ @ instruction: 0xf443bd70 │ │ │ │ vsubw.s32 , q10, d0 │ │ │ │ movwls r4, #28979 @ 0x7133 │ │ │ │ svclt 0x0000e7eb │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ - svclt 0x00183800 │ │ │ │ - ldrbmi r2, [r0, -r1]! │ │ │ │ - strmi fp, [sl], -r0, lsl #10 │ │ │ │ - blge a4e740 │ │ │ │ - @ instruction: 0xf0034669 │ │ │ │ - vldr s30, [sp, #956] @ 0x3bc │ │ │ │ - andlt r0, r3, r1, lsl #20 │ │ │ │ - blx b206ba │ │ │ │ - strmi fp, [sl], -r0, lsl #10 │ │ │ │ - blge a8e760 │ │ │ │ - @ instruction: 0xf001a901 │ │ │ │ - ldc 14, cr15, [sp, #988] @ 0x3dc │ │ │ │ - andlt r0, r5, r2, lsl #22 │ │ │ │ - blx b206d2 │ │ │ │ @ instruction: 0xc018f8df │ │ │ │ @ instruction: 0xf8dfb510 │ │ │ │ ldrbtmi lr, [ip], #24 │ │ │ │ @ instruction: 0xf85cb082 │ │ │ │ strls r4, [r0], #-14 │ │ │ │ mrc2 7, 7, pc, cr2, cr11, {7} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ @@ -2360638,373 +2360638,373 @@ │ │ │ │ ldrbtmi lr, [ip], #24 │ │ │ │ @ instruction: 0xf85cb082 │ │ │ │ strls r4, [r0], #-14 │ │ │ │ blx 2020736 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ subeq r9, sl, r6, lsr #13 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706818 │ │ │ │ + subeq ip, sl, r2, asr r4 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706858 │ │ │ │ + subeq ip, sl, r6, asr #8 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706898 │ │ │ │ + subeq ip, sl, sl, lsr r4 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x477068d8 │ │ │ │ + subeq ip, sl, lr, lsr #8 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706c98 │ │ │ │ + subeq ip, sl, r2, lsr #8 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706cd8 │ │ │ │ + subeq ip, sl, r6, lsl r4 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706d18 │ │ │ │ + subeq ip, sl, sl, lsl #8 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706d58 │ │ │ │ + strdeq ip, [sl], #-62 @ 0xffffffc2 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + @ instruction: 0x0090f8d3 │ │ │ │ + svclt 0x00004770 │ │ │ │ + strdeq ip, [sl], #-50 @ 0xffffffce │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + @ instruction: 0x0094f8d3 │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, ror #7 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + @ instruction: 0x0098f8d3 │ │ │ │ + svclt 0x00004770 │ │ │ │ + ldrdeq ip, [sl], #-50 @ 0xffffffce │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + @ instruction: 0x009cf8d3 │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, asr #7 │ │ │ │ + stcmi 5, cr11, [fp], {16} │ │ │ │ + blx 25207e8 │ │ │ │ + ldrbtmi r2, [ip], #-584 @ 0xfffffdb8 │ │ │ │ + @ instruction: 0xf1044601 │ │ │ │ + @ instruction: 0xf6fe0090 │ │ │ │ + @ instruction: 0x4621cbb4 │ │ │ │ + @ instruction: 0xf6fe2000 │ │ │ │ + @ instruction: 0xf104caee │ │ │ │ + @ instruction: 0xf04f0148 │ │ │ │ + pop {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ + @ instruction: 0xf6fe4010 │ │ │ │ + svclt 0x00009ae3 │ │ │ │ + subeq ip, sl, sl, lsr #7 │ │ │ │ + strmi fp, [r5], -r8, lsl #10 │ │ │ │ + @ instruction: 0xf7fe4c0f │ │ │ │ + bmi de2380 │ │ │ │ + @ instruction: 0x4606447c │ │ │ │ + stmdami lr, {r0, r1, r5, r9, sl, lr} │ │ │ │ + stmiapl r4!, {r0, r8, sp} │ │ │ │ + andcs r4, fp, #120, 8 @ 0x78000000 │ │ │ │ + @ instruction: 0xf6fe6823 │ │ │ │ + stmdavs r3!, {r2, r4, r5, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ + ldrtmi r2, [r1], -r1, lsl #4 │ │ │ │ + @ instruction: 0xf6fe4628 │ │ │ │ + stmdami r8, {r1, r2, r3, r5, r6, r7, r8, r9, fp, lr, pc} │ │ │ │ + eorcs r6, lr, #2293760 @ 0x230000 │ │ │ │ + tstcs r1, r8, ror r4 │ │ │ │ + blgt 3a045c │ │ │ │ + @ instruction: 0xf6fe2002 │ │ │ │ + svclt 0x0000ccd8 │ │ │ │ + subeq r9, sl, ip, lsr #11 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + mlaseq r1, r4, pc, r6 @ │ │ │ │ + eorseq r6, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x4605b530 │ │ │ │ + addlt r4, r3, ip, lsl #12 │ │ │ │ + strbtmi r2, [r8], -r0, lsl #2 │ │ │ │ + blgt 11a0484 │ │ │ │ + ldmib sp, {r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ + eorvs r2, sl, r0, lsl #6 │ │ │ │ + andlt r6, r3, r3, lsr #32 │ │ │ │ + svclt 0x0000bd30 │ │ │ │ + @ instruction: 0xf1a0b2c0 │ │ │ │ + blx ff5e2aa0 │ │ │ │ + stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ + svclt 0x00004770 │ │ │ │ + andcs pc, r7, r0, asr #7 │ │ │ │ + svclt 0x00004770 │ │ │ │ + rsbseq pc, pc, r0 │ │ │ │ + svclt 0x00004770 │ │ │ │ + blls fed204b8 │ │ │ │ + rsbseq pc, pc, r0 │ │ │ │ + vhadd.u8 d19, d0, d1 │ │ │ │ + stmdacs r0, {r1, r2, r6} │ │ │ │ + ldrdcs fp, [r0], -r4 │ │ │ │ + ldrbmi r2, [r0, -r1]! │ │ │ │ + @ instruction: 0xf6feb508 │ │ │ │ + svclt 0x0000cca0 │ │ │ │ + andcs pc, r7, r0, asr #7 │ │ │ │ + svclt 0x00004770 │ │ │ │ + mcrrls 6, 15, pc, r6, cr14 @ │ │ │ │ + @ instruction: 0x4606b570 │ │ │ │ + strmi r4, [ip], -r8, lsl #12 │ │ │ │ + mrc2 7, 3, pc, cr2, cr14, {7} │ │ │ │ + movwcs r1, #3653 @ 0xe45 │ │ │ │ + @ instruction: 0x46214630 │ │ │ │ + eorvs pc, r5, r4, asr r8 @ │ │ │ │ + eorcc pc, r5, r4, asr #16 │ │ │ │ + bgt fef20500 │ │ │ │ + eorvs pc, r5, r4, asr #16 │ │ │ │ + svclt 0x0000bd70 │ │ │ │ + svceq 0x007ff010 │ │ │ │ + andcs fp, r1, ip, lsl #30 │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + sbcmi pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + andpl pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + addmi pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + addpl pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + eormi pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + andmi pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + rsbsmi pc, r0, r0, lsl #8 │ │ │ │ + submi pc, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xf080fab0 │ │ │ │ + ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ + blls ff920588 │ │ │ │ + blls 1f2058c │ │ │ │ + ldmibls r6!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf6feb508 │ │ │ │ + tstlt r0, r6, lsl #24 │ │ │ │ + stclt 0, cr3, [r8, #-76] @ 0xffffffb4 │ │ │ │ + blls ffa205a0 │ │ │ │ + blls ff0205a4 │ │ │ │ + blls 11205a8 │ │ │ │ + blls 205ac │ │ │ │ + bls fea205b0 │ │ │ │ + bls ffd205b4 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + ldrdeq lr, [r0, -r3] │ │ │ │ + svclt 0x00004770 │ │ │ │ + ldrdeq ip, [sl], #-34 @ 0xffffffde │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + @ instruction: 0x0118e9d3 │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, asr #5 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706918 │ │ │ │ + strheq ip, [sl], #-34 @ 0xffffffde │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706958 │ │ │ │ + subeq ip, sl, r6, lsr #5 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706998 │ │ │ │ + umaaleq ip, sl, sl, r2 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x477069d8 │ │ │ │ + subeq ip, sl, lr, lsl #5 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + ldrdeq lr, [r8, -r3] │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, lsl #5 │ │ │ │ + ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ + ldrdeq lr, [ip, -r3] │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, ror r2 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706c98 │ │ │ │ + subeq ip, sl, r2, ror #4 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706d18 │ │ │ │ + subeq ip, sl, r6, asr r2 │ │ │ │ + ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ + @ instruction: 0x47706d98 │ │ │ │ + subeq ip, sl, sl, asr #4 │ │ │ │ + ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ + bls ff620650 │ │ │ │ + subeq ip, sl, lr, lsr r2 │ │ │ │ + ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ + blls 20a065c │ │ │ │ + subeq ip, sl, r2, lsr r2 │ │ │ │ + ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ + bls 1820668 │ │ │ │ + subeq ip, sl, r6, lsr #4 │ │ │ │ + bls 20a0670 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, lsl #5 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + ldrbmi r3, [r0, -r1, asr #32]! │ │ │ │ + subeq ip, sl, r6, ror r2 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + ldrbmi r3, [r0, -r2, lsl #1]! │ │ │ │ + subeq ip, sl, sl, ror #4 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + ldrbmi r3, [r0, -r3, asr #1]! │ │ │ │ + subeq ip, sl, lr, asr r2 │ │ │ │ + ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ + addvc pc, r2, r0, lsl #10 │ │ │ │ + svclt 0x00004770 │ │ │ │ + subeq ip, sl, r2, asr r2 │ │ │ │ + ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ + stmibls sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ + subeq ip, sl, r2, asr #4 │ │ │ │ + stmdbls ip!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x460cb510 │ │ │ │ @ instruction: 0xf7fbb0a4 │ │ │ │ - @ instruction: 0x4621fabf │ │ │ │ - ldcgt 6, cr15, [r6], #1016 @ 0x3f8 │ │ │ │ + strtmi pc, [r1], -r5, lsl #18 │ │ │ │ + bgt 9206d0 │ │ │ │ ldrmi sl, [r8], -r1, lsl #22 │ │ │ │ smlabbcs r0, ip, r2, r2 │ │ │ │ - blgt 1ba0368 │ │ │ │ + stmibgt ip, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf6fe4620 │ │ │ │ - eorlt ip, r4, r4, lsr #25 │ │ │ │ + eorlt ip, r4, sl, ror #21 │ │ │ │ svclt 0x0000bd10 │ │ │ │ addcs fp, ip, #48, 10 @ 0xc000000 │ │ │ │ adclt r4, r5, r5, lsl #12 │ │ │ │ - blge a33fbc │ │ │ │ + blge a34330 │ │ │ │ ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ - blgt 172038c │ │ │ │ + ldmdbgt sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r2], -r0, lsl #2 │ │ │ │ @ instruction: 0xf6fe4628 │ │ │ │ - blls a559e8 │ │ │ │ + blls a55674 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ eorvs r0, r3, fp, asr r9 │ │ │ │ ldclt 0, cr11, [r0, #-148]! @ 0xffffff6c │ │ │ │ @ instruction: 0x460cb510 │ │ │ │ @ instruction: 0xf7fbb0a4 │ │ │ │ - @ instruction: 0x4621fa93 │ │ │ │ - stcgt 6, cr15, [sl], {254} @ 0xfe │ │ │ │ + @ instruction: 0x4621f8d9 │ │ │ │ + bgt ffe20728 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf6fea802 │ │ │ │ - andcs ip, r0, #28, 22 @ 0x7000 │ │ │ │ + andcs ip, r0, #1605632 @ 0x188000 │ │ │ │ strtmi sl, [r0], -r1, lsl #18 │ │ │ │ movwls r2, #4865 @ 0x1301 │ │ │ │ - ldclgt 6, cr15, [r6], #-1016 @ 0xfffffc08 │ │ │ │ + bgt ff920740 │ │ │ │ ldclt 0, cr11, [r0, #-144] @ 0xffffff70 │ │ │ │ addcs fp, ip, #48, 10 @ 0xc000000 │ │ │ │ adclt r4, r5, r5, lsl #12 │ │ │ │ - blge a34014 │ │ │ │ + blge a34388 │ │ │ │ ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ - blgt c203e4 │ │ │ │ + stmdbgt lr, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r2], -r0, lsl #2 │ │ │ │ @ instruction: 0xf6fe4628 │ │ │ │ - blls a55990 │ │ │ │ + blls a5561c │ │ │ │ movweq pc, #4515 @ 0x11a3 @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ eorvs r0, r3, fp, asr r9 │ │ │ │ ldclt 0, cr11, [r0, #-148]! @ 0xffffff6c │ │ │ │ @ instruction: 0x460cb530 │ │ │ │ @ instruction: 0xf7fbb0a5 │ │ │ │ - vstrge s30, [r1, #-404] @ 0xfffffe6c │ │ │ │ + stcge 8, cr15, [r1, #-684] @ 0xfffffd54 │ │ │ │ @ instruction: 0xf6fe4621 │ │ │ │ - addcs ip, ip, #223232 @ 0x36800 │ │ │ │ + addcs ip, ip, #32, 20 @ 0x20000 │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ - bgt 52041c │ │ │ │ + ldmdbgt r2!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6fea802 │ │ │ │ - blmi b95a74 │ │ │ │ + blmi b95700 │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ strvs pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ strtls r9, [r2], #-769 @ 0xfffffcff │ │ │ │ - mcrrgt 6, 15, pc, r0, cr14 @ │ │ │ │ + bgt feba07ac │ │ │ │ ldclt 0, cr11, [r0, #-148]! @ 0xffffff6c │ │ │ │ - @ instruction: 0xffffb4f7 │ │ │ │ + @ instruction: 0xffffb183 │ │ │ │ @ instruction: 0xf7fb2101 │ │ │ │ - svclt 0x0000ba4f │ │ │ │ + svclt 0x0000b895 │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7fb9101 │ │ │ │ - stmdbls r1, {r0, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r1, {r0, r1, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf6feeb04 │ │ │ │ - svclt 0x00009a7d │ │ │ │ + svclt 0x000098c3 │ │ │ │ @ instruction: 0xf7fbb508 │ │ │ │ - vstrlt s30, [r8, #-268] @ 0xfffffef4 │ │ │ │ + stclt 8, cr15, [r8, #-548] @ 0xfffffddc │ │ │ │ @ instruction: 0x4604b510 │ │ │ │ - blx 17a0864 │ │ │ │ - bgt 1320474 │ │ │ │ + @ instruction: 0xf87cf7fb │ │ │ │ + stmdagt sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 18a0874 │ │ │ │ - blls ff1a0484 │ │ │ │ - ldcls 6, cr15, [lr], {254} @ 0xfe │ │ │ │ - bls fa048c │ │ │ │ - mrrcls 6, 15, pc, r8, cr14 @ │ │ │ │ - bls 22a0494 │ │ │ │ - stcls 6, cr15, [r2], {254} @ 0xfe │ │ │ │ - stcls 6, cr15, [ip], #1016 @ 0x3f8 │ │ │ │ - ldcls 6, cr15, [sl], {254} @ 0xfe │ │ │ │ - blls 1f204a4 │ │ │ │ - stcls 6, cr15, [ip], #-1016 @ 0xfffffc08 │ │ │ │ - blls ff0a04ac │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - ldrdeq lr, [r0, -r3] │ │ │ │ - svclt 0x00004770 │ │ │ │ - strdeq ip, [sl], #-34 @ 0xffffffde │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - @ instruction: 0x0118e9d3 │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r2, ror #5 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706918 │ │ │ │ - ldrdeq ip, [sl], #-34 @ 0xffffffde │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706958 │ │ │ │ - subeq ip, sl, r6, asr #5 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706998 │ │ │ │ - strheq ip, [sl], #-42 @ 0xffffffd6 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x477069d8 │ │ │ │ - subeq ip, sl, lr, lsr #5 │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - ldrdeq lr, [r8, -r3] │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r2, lsr #5 │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - ldrdeq lr, [ip, -r3] │ │ │ │ - svclt 0x00004770 │ │ │ │ - umaaleq ip, sl, r2, r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706c98 │ │ │ │ - subeq ip, sl, r2, lsl #5 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706d18 │ │ │ │ - subeq ip, sl, r6, ror r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706d98 │ │ │ │ - subeq ip, sl, sl, ror #4 │ │ │ │ - ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ - blls 1720548 │ │ │ │ - subeq ip, sl, lr, asr r2 │ │ │ │ - ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ - blls 1a0554 │ │ │ │ - subeq ip, sl, r2, asr r2 │ │ │ │ - ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ - bls ff920560 │ │ │ │ - subeq ip, sl, r6, asr #4 │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - sbcmi pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - andpl pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - addmi pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - addpl pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - eormi pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - andmi pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - rsbsmi pc, r0, r0, lsl #8 │ │ │ │ - submi pc, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0xf080fab0 │ │ │ │ - ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ - blls 15a05d8 │ │ │ │ - ldmibls r0, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf6feb508 │ │ │ │ - smlattlt r0, r0, fp, ip │ │ │ │ - stclt 0, cr3, [r8, #-76] @ 0xffffffb4 │ │ │ │ - blls ff0a05ec │ │ │ │ - blls ff7a05f0 │ │ │ │ - bls 21a05f4 │ │ │ │ - svceq 0x007ff010 │ │ │ │ - andcs fp, r1, ip, lsl #30 │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x4606b570 │ │ │ │ - strmi r4, [ip], -r8, lsl #12 │ │ │ │ - stc2l 7, cr15, [r2, #1016]! @ 0x3f8 │ │ │ │ - movwcs r1, #3653 @ 0xe45 │ │ │ │ - @ instruction: 0x46214630 │ │ │ │ - eorvs pc, r5, r4, asr r8 @ │ │ │ │ - eorcc pc, r5, r4, asr #16 │ │ │ │ - bgt b20620 │ │ │ │ - eorvs pc, r5, r4, asr #16 │ │ │ │ - svclt 0x0000bd70 │ │ │ │ - andcs pc, r7, r0, asr #7 │ │ │ │ - svclt 0x00004770 │ │ │ │ - blls ff120634 │ │ │ │ - rsbseq pc, pc, r0 │ │ │ │ - vhadd.u8 d19, d0, d1 │ │ │ │ - stmdacs r0, {r1, r2, r6} │ │ │ │ - ldrdcs fp, [r0], -r4 │ │ │ │ - ldrbmi r2, [r0, -r1]! │ │ │ │ - andcs pc, r7, r0, asr #7 │ │ │ │ - svclt 0x00004770 │ │ │ │ - rsbseq pc, pc, r0 │ │ │ │ - svclt 0x00004770 │ │ │ │ - @ instruction: 0xf6feb508 │ │ │ │ - svclt 0x0000cbda │ │ │ │ - bls ff7a0664 │ │ │ │ - @ instruction: 0xf1a0b2c0 │ │ │ │ - blx ff5e2c70 │ │ │ │ - stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - svclt 0x00004770 │ │ │ │ - bls ffc20678 │ │ │ │ + stmlt r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmibls r4!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bls 23207fc │ │ │ │ + ldmdals ip, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bls ff1a0804 │ │ │ │ + stmials r8!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ + bls 1c2080c │ │ │ │ + bls 6a0810 │ │ │ │ + ldmibls sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - bls aa0680 │ │ │ │ + ldmdbls r4!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - ldmibls lr!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdbls r0!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ + bls 13a0828 │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - bls aa0690 │ │ │ │ + ldmdbls r2!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - ldmibls lr!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdbls lr!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - ldmibls sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdbls sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x461a4411 │ │ │ │ - ldmibls r6!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bls 3206ac │ │ │ │ - bls 18a06b0 │ │ │ │ - ldmdbls r2!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r6, asr r1 │ │ │ │ - ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbmi r3, [r0, -r1, asr #32]! │ │ │ │ - subeq ip, sl, sl, asr #2 │ │ │ │ - ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbmi r3, [r0, -r2, lsl #1]! │ │ │ │ - subeq ip, sl, lr, lsr r1 │ │ │ │ - ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbmi r3, [r0, -r3, asr #1]! │ │ │ │ - subeq ip, sl, r2, lsr r1 │ │ │ │ - ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ - addvc pc, r2, r0, lsl #10 │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r6, lsr #2 │ │ │ │ - ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - stmibls r8, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ - subeq ip, sl, r6, lsl r1 │ │ │ │ + stmdbls r6!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6feb508 │ │ │ │ - movwcs ip, #2956 @ 0xb8c │ │ │ │ + movwcs ip, #2792 @ 0xae8 │ │ │ │ stclt 0, cr6, [r8, #-12] │ │ │ │ @ instruction: 0xf6feb508 │ │ │ │ - stmdavs r0, {r1, r2, r7, r8, r9, fp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r5, r6, r7, r9, fp, lr, pc} │ │ │ │ svclt 0x0000bd08 │ │ │ │ - ldmls r6, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706818 │ │ │ │ - subeq ip, sl, r6, ror r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706858 │ │ │ │ - subeq ip, sl, sl, ror #4 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706898 │ │ │ │ - subeq ip, sl, lr, asr r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x477068d8 │ │ │ │ - subeq ip, sl, r2, asr r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706c98 │ │ │ │ - subeq ip, sl, r6, asr #4 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706cd8 │ │ │ │ - subeq ip, sl, sl, lsr r2 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706d18 │ │ │ │ - subeq ip, sl, lr, lsr #4 │ │ │ │ - ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - @ instruction: 0x47706d58 │ │ │ │ - subeq ip, sl, r2, lsr #4 │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - @ instruction: 0x0090f8d3 │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r6, lsl r2 │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - @ instruction: 0x0094f8d3 │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r6, lsl #4 │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - @ instruction: 0x0098f8d3 │ │ │ │ - svclt 0x00004770 │ │ │ │ - strdeq ip, [sl], #-22 @ 0xffffffea │ │ │ │ - ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ - @ instruction: 0x009cf8d3 │ │ │ │ - svclt 0x00004770 │ │ │ │ - subeq ip, sl, r6, ror #3 │ │ │ │ - stcmi 5, cr11, [fp], {16} │ │ │ │ - @ instruction: 0xf884f7fb │ │ │ │ - ldrbtmi r2, [ip], #-584 @ 0xfffffdb8 │ │ │ │ - @ instruction: 0xf1044601 │ │ │ │ - @ instruction: 0xf6fe0090 │ │ │ │ - strtmi ip, [r1], -ip, asr #19 │ │ │ │ - @ instruction: 0xf6fe2000 │ │ │ │ - @ instruction: 0xf104c906 │ │ │ │ - @ instruction: 0xf04f0148 │ │ │ │ - pop {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ - @ instruction: 0xf6fe4010 │ │ │ │ - svclt 0x000098fb │ │ │ │ - subeq ip, sl, lr, asr #3 │ │ │ │ - strmi fp, [r5], -r8, lsl #10 │ │ │ │ - @ instruction: 0xf7fe4c0f │ │ │ │ - bmi de1fb0 │ │ │ │ - @ instruction: 0x4606447c │ │ │ │ - stmdami lr, {r0, r1, r5, r9, sl, lr} │ │ │ │ - stmiapl r4!, {r0, r8, sp} │ │ │ │ - andcs r4, fp, #120, 8 @ 0x78000000 │ │ │ │ - @ instruction: 0xf6fe6823 │ │ │ │ - stmdavs r3!, {r2, r3, r9, fp, lr, pc} │ │ │ │ - ldrtmi r2, [r1], -r1, lsl #4 │ │ │ │ - @ instruction: 0xf6fe4628 │ │ │ │ - stmdami r8, {r1, r2, r9, fp, lr, pc} │ │ │ │ - eorcs r6, lr, #2293760 @ 0x230000 │ │ │ │ - tstcs r1, r8, ror r4 │ │ │ │ - ldmibgt lr!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf6fe2002 │ │ │ │ - svclt 0x0000caf0 │ │ │ │ - ldrdeq r9, [sl], #-28 @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - eorseq r6, r1, r4, asr #23 │ │ │ │ - ldrhteq r6, [r1], -r4 │ │ │ │ + ldmdals r2!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4605b570 │ │ │ │ @ instruction: 0xf7fe4c07 │ │ │ │ - bmi be1f5c │ │ │ │ + bmi be1f3c │ │ │ │ @ instruction: 0x4601447c │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ andcs r5, r1, #10682368 @ 0xa30000 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf6fe681b │ │ │ │ - svclt 0x000099df │ │ │ │ - subeq r9, sl, r8, lsl #3 │ │ │ │ + svclt 0x000099cf │ │ │ │ + subeq r9, sl, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x4605b570 │ │ │ │ @ instruction: 0xf7fe4c07 │ │ │ │ - bmi be1f30 │ │ │ │ + bmi be1f10 │ │ │ │ @ instruction: 0x4601447c │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ andcs r5, r1, #10682368 @ 0xa30000 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf6fe681b │ │ │ │ - svclt 0x000099c9 │ │ │ │ - subeq r9, sl, ip, asr r1 │ │ │ │ + svclt 0x000099b9 │ │ │ │ + subeq r9, sl, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0x4605b570 │ │ │ │ @ instruction: 0xf7fe4c07 │ │ │ │ - bmi be1f04 │ │ │ │ + bmi be1ee4 │ │ │ │ @ instruction: 0x4601447c │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ andcs r5, r1, #10682368 @ 0xa30000 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf6fe681b │ │ │ │ - svclt 0x000099b3 │ │ │ │ - subeq r9, sl, r0, lsr r1 │ │ │ │ + svclt 0x000099a3 │ │ │ │ + subeq r9, sl, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x4605b530 │ │ │ │ - addlt r4, r3, ip, lsl #12 │ │ │ │ - strbtmi r2, [r8], -r0, lsl #2 │ │ │ │ - ldmgt r4!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldmib sp, {r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ - eorvs r2, sl, r0, lsl #6 │ │ │ │ - andlt r6, r3, r3, lsr #32 │ │ │ │ - svclt 0x0000bd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ ldrmi r4, [fp], r1, lsl #13 │ │ │ │ stcls 0, cr11, [r0], #-604 @ 0xfffffda4 │ │ │ │ stcmi 4, cr9, [r8], #4 │ │ │ │ ldrbtmi r9, [ip], #-2849 @ 0xfffff4df │ │ │ │ blls 1287920 │ │ │ │ @@ -2361170,15 +2361170,15 @@ │ │ │ │ svccc 0x00d287a7 │ │ │ │ blhi 221525c │ │ │ │ svccc 0x00c68a28 │ │ │ │ @ instruction: 0x509f79fb │ │ │ │ svccc 0x00d34413 │ │ │ │ vldmdbls sp!, {s31-s34} │ │ │ │ ldccc 13, cr2, [r4], {22} │ │ │ │ - subeq ip, sl, sl, lsr #21 │ │ │ │ + strheq ip, [sl], #-162 @ 0xffffff5e │ │ │ │ ldrhteq r6, [r1], -sl │ │ │ │ eorseq r6, r1, r6, ror r9 │ │ │ │ eorseq r6, r1, r4, asr r9 │ │ │ │ eorseq r6, r1, sl, lsr #18 │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ bhi fee1e7dc │ │ │ │ blvs fed9e640 │ │ │ │ @@ -2361948,25 +2361948,25 @@ │ │ │ │ movwcs ip, #2670 @ 0xa6e │ │ │ │ strmi lr, [r1, #-2496] @ 0xfffff640 │ │ │ │ movwcc lr, #14784 @ 0x39c0 │ │ │ │ @ instruction: 0xf022bd38 │ │ │ │ strmi r0, [r2], #-519 @ 0xfffffdf9 │ │ │ │ andcs pc, r0, ip, asr #17 │ │ │ │ svclt 0x0000e7f3 │ │ │ │ - subeq fp, sl, r6, lsl r3 │ │ │ │ + subeq fp, sl, lr, lsl r3 │ │ │ │ subeq sl, sl, r8, lsr #11 │ │ │ │ cmplt r8, r3, lsl #12 │ │ │ │ bcs c3dce4 │ │ │ │ stmdbmi r5, {r0, r1, r2, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf8514479 │ │ │ │ andsvs r0, r8, r2, lsr #32 │ │ │ │ eorcc pc, r2, r1, asr #16 │ │ │ │ @ instruction: 0xf6fd4770 │ │ │ │ svclt 0x00009945 │ │ │ │ - subeq fp, sl, r0, lsr #5 │ │ │ │ + subeq fp, sl, r8, lsr #5 │ │ │ │ @ instruction: 0xf0136803 │ │ │ │ andle r0, ip, r7, lsl #4 │ │ │ │ svclt 0x004807d9 │ │ │ │ strle r2, [r6], #-512 @ 0xfffffe00 │ │ │ │ svclt 0x004b079a │ │ │ │ andcs r2, r2, #268435456 @ 0x10000000 │ │ │ │ ldmeq fp, {r0, r1, r3, r4, r6, fp} │ │ │ │ @@ -2362016,15 +2362016,15 @@ │ │ │ │ ldrbtmi r4, [sl], #-2566 @ 0xfffff5fa │ │ │ │ eorne pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf8426039 │ │ │ │ strtmi r7, [r7], -r3, lsr #32 │ │ │ │ @ instruction: 0x4638e7de │ │ │ │ @ instruction: 0xf6fd4627 │ │ │ │ @ instruction: 0xe7d9c8d4 │ │ │ │ - strheq fp, [sl], #-30 @ 0xffffffe2 │ │ │ │ + subeq fp, sl, r6, asr #3 │ │ │ │ ldreq r0, [fp], #-3075 @ 0xfffff3fd │ │ │ │ streq fp, [r0], #-2515 @ 0xfffff62d │ │ │ │ @ instruction: 0xf0102310 │ │ │ │ svclt 0x00044f7f │ │ │ │ movwcc r0, #33280 @ 0x8200 │ │ │ │ svcmi 0x0070f010 │ │ │ │ tsteq r0, r4, lsl #30 │ │ │ │ @@ -2362050,15 +2362050,15 @@ │ │ │ │ svclt 0x00046f0e │ │ │ │ msreq CPSR_, #0, 2 │ │ │ │ andle r6, r2, r3, lsl r0 │ │ │ │ @ instruction: 0xf6fd2020 │ │ │ │ andcs ip, r1, #2523136 @ 0x268000 │ │ │ │ stmib r0, {r1, r8, r9, sp}^ │ │ │ │ strb r2, [r5, r1, lsl #6]! │ │ │ │ - subeq fp, sl, sl, asr r1 │ │ │ │ + subeq fp, sl, r2, ror #2 │ │ │ │ strdeq sl, [sl], #-48 @ 0xffffffd0 │ │ │ │ stmdbvs fp, {r1, r8, fp, sp, lr} │ │ │ │ svcmi 0x00f0e92d │ │ │ │ svclt 0x00b5429a │ │ │ │ strmi r4, [r4], -ip, lsl #12 │ │ │ │ @ instruction: 0x469a4698 │ │ │ │ selmi fp, r1, r4 │ │ │ │ @@ -2362154,16 +2362154,16 @@ │ │ │ │ @ instruction: 0xf7ff2001 │ │ │ │ @ instruction: 0xf240fe39 │ │ │ │ andcs r2, r0, #-1006632959 @ 0xc4000001 │ │ │ │ strmi r6, [r5], -r3, asr #2 │ │ │ │ adcsvs r2, r8, #67108864 @ 0x4000000 │ │ │ │ tstvs r3, r2 │ │ │ │ svclt 0x0000e7b7 │ │ │ │ - subeq fp, sl, r6, lsl r0 │ │ │ │ - subeq fp, sl, r6 │ │ │ │ + subeq fp, sl, lr, lsl r0 │ │ │ │ + subeq fp, sl, lr │ │ │ │ eorseq r5, r1, lr, asr #18 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stmdbvs r7, {r0, r2, r9, sl, lr} │ │ │ │ bne 225e858 │ │ │ │ stmiavs fp!, {r6, fp, sp, lr} │ │ │ │ ldclne 4, cr4, [lr], #-348 @ 0xfffffea4 │ │ │ │ addsmi r4, lr, #143654912 @ 0x8900000 │ │ │ │ @@ -2362209,15 +2362209,15 @@ │ │ │ │ ldmle r9!, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ @ instruction: 0xf8c8686b │ │ │ │ blcs c40010 │ │ │ │ strtmi sp, [r8], -r9, ror #27 │ │ │ │ svcgt 0x0054f6fc │ │ │ │ pop {r6, r9, sl, lr} │ │ │ │ svclt 0x000087f0 │ │ │ │ - ldrdeq sl, [sl], #-230 @ 0xffffff1a │ │ │ │ + ldrdeq sl, [sl], #-238 @ 0xffffff12 │ │ │ │ strmi r6, [r4], fp, lsl #18 │ │ │ │ bne ff9fe3ec │ │ │ │ addseq sp, fp, r6, lsl r1 │ │ │ │ ldceq 1, cr15, [r4], {12} │ │ │ │ bl cf0448 │ │ │ │ ldrlt r0, [r0], #-515 @ 0xfffffdfd │ │ │ │ and r4, r1, fp, lsl #8 │ │ │ │ @@ -2364317,15 +2364317,15 @@ │ │ │ │ andeq pc, pc, #-1073741824 @ 0xc0000000 │ │ │ │ blle 836ac4 │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ blmi ae5600 │ │ │ │ blmi b241c8 │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - subeq r9, sl, r8, ror #13 │ │ │ │ + strdeq r9, [sl], #-96 @ 0xffffffa0 │ │ │ │ bcs ed3698 │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ movwcs sp, #19744 @ 0x4d20 │ │ │ │ subseq r2, fp, r0, lsl #10 │ │ │ │ @ instruction: 0xf1033501 │ │ │ │ addmi r0, r2, #15 │ │ │ │ @ instruction: 0x4628dcf9 │ │ │ │ @@ -2364339,26 +2364339,26 @@ │ │ │ │ blcs a64180 │ │ │ │ @ instruction: 0xf8034619 │ │ │ │ bcs 9f0d1c │ │ │ │ strdlt sp, [r6, -r8] │ │ │ │ ldcllt 0, cr6, [r0, #-196]! @ 0xffffff3c │ │ │ │ strb r2, [r4, r0, lsl #10]! │ │ │ │ ldrb r4, [r8, r1, lsl #12]! │ │ │ │ - strheq r9, [sl], #-100 @ 0xffffff9c │ │ │ │ + strheq r9, [sl], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0x4604b510 │ │ │ │ stmdacc r4, {r0, r8, r9, sp} │ │ │ │ stccs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ addsmi r6, r3, r2, lsr #32 │ │ │ │ @ instruction: 0xf7fd6063 │ │ │ │ blmi b25668 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ svclt 0x000442a2 │ │ │ │ andsvs r2, sl, r0, lsl #4 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - subeq r9, sl, ip, ror #12 │ │ │ │ + subeq r9, sl, r4, ror r6 │ │ │ │ push {r0, r1, r8, fp, sp, lr} │ │ │ │ stmdbvs sp, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ adcmi fp, fp, #133 @ 0x85 │ │ │ │ @ instruction: 0x2000bfb8 │ │ │ │ vstrcc d13, [r1, #-480] @ 0xfffffe20 │ │ │ │ ldmdaeq r4, {r8, ip, sp, lr, pc} │ │ │ │ ldreq pc, [r4], #-257 @ 0xfffffeff │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ @@ -527,15 +527,15 @@ │ │ │ │ 0x00e8e0c0 00000000 00000000 ff1b0000 00000000 ................ │ │ │ │ 0x00e8e0d0 00000000 00000000 011c0000 00000000 ................ │ │ │ │ 0x00e8e0e0 00000000 00000000 031c0000 00000000 ................ │ │ │ │ 0x00e8e0f0 00000000 00000000 051c0000 00000000 ................ │ │ │ │ 0x00e8e100 00000000 00000000 071c0000 00000000 ................ │ │ │ │ 0x00e8e110 00000000 00000000 091c0000 00000000 ................ │ │ │ │ 0x00e8e120 d4789e00 dc789e00 01000000 01000000 .x...x.......... │ │ │ │ - 0x00e8e130 b0eee800 35000000 cefbffff cb030000 ....5........... │ │ │ │ + 0x00e8e130 b8eee800 35000000 cefbffff cb030000 ....5........... │ │ │ │ 0x00e8e140 01000000 00000000 00000000 18000000 ................ │ │ │ │ 0x00e8e150 6bffffff 68000000 01000000 00000000 k...h........... │ │ │ │ 0x00e8e160 00000000 18000000 6bffffff 68000000 ........k...h... │ │ │ │ 0x00e8e170 01000000 00000000 00000000 00000000 ................ │ │ │ │ 0x00e8e180 000000c0 ff7f0000 01000000 00000080 ................ │ │ │ │ 0x00e8e190 0000ff7f 0000c07f 00000000 0000f87f ................ │ │ │ │ 0x00e8e1a0 ffffffff ffffffff ffffffff ffffff7f ................