--- /srv/rebuilderd/tmp/rebuilderdbviIon/inputs/fricas_1.3.11-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbviIon/out/fricas_1.3.11-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-04-26 23:24:47.000000 debian-binary │ -rw-r--r-- 0 0 0 33212 2025-04-26 23:24:47.000000 control.tar.xz │ --rw-r--r-- 0 0 0 51988152 2025-04-26 23:24:47.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 51963028 2025-04-26 23:24:47.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/fricas/target/armv8l-unknown-linux-gnueabihf/bin/FRICASsys │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -6802,42 +6802,43 @@ │ │ │ │ (let* ((i 4096)(j (si::equal-tail-recursion-check i))) │ │ │ │ (unless (<= (ash i -1) j) │ │ │ │ (warn "equal is not tail recursive ~s ~s" i j))) │ │ │ │ (format t "~s heap words available~%" (multiple-value-bind (a b c d) (si::heap-report) (/ (- d c) (/ a 8)))) │ │ │ │ (progn (setq si::*code-block-reserve* (make-array 30000000 :element-type 'character :static t :initial-element (code-char 0))) nil) │ │ │ │ (setq *optimize-maximum-pages* t) │ │ │ │ (system:save-system "../unixport/saved_ansi_gcl") │ │ │ │ ->Finished loading "makeint.lisp"roducible-path/fricas-1.3.11/target/armv8l-unknown-linux-gnueabihf/algebra/category.daase... Timestamp: Sun Apr 27 01:43:45 UTC 2025 │ │ │ │ +>Finished loading "makeint.lisp"roducible-path/fricas-1.3.11/target/armv8l-unknown-linux-gnueabihf/algebra/category.daase... Timestamp: Tue Dec 30 10:25:39 UTC 2025 │ │ │ │ L'ed components: (XGCL UNEXEC) │ │ │ │ Modifications of this banner must retain notice of a compatible license │ │ │ │ Dedicated to the memory of W. Schelter │ │ │ │ Use (help) to get some basic information on how to use GCL. │ │ │ │ /build/reproducible-path/fricas-1.3.11/target/armv8l-unknown-linux-gnueabihf/bin/FRICASsys │ │ │ │ -6 20752725 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ -f7a42000-f7a5f000 ---p 00002000 00:26 20752725 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ -f7a5f000-f7a60000 r--p 0000f000 00:26 20752725 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ -f7a60000-f7a61000 rw-p 00010000 00:26 20752725 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ -f7a70000-f7a91000 r-xp 00000000 00:26 20752741 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ -f7a91000-f7aaf000 ---p 00021000 00:26 20752741 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ -f7aaf000-f7ab0000 r--p 0002f000 00:26 20752741 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ -f7ab0000-f7ab1000 rw-p 00030000 00:26 20752741 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ -f7ac0000-f7b46000 r-xp 00000000 00:26 20752776 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ -f7b46000-f7b5a000 ---p 00086000 00:26 20752776 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ -f7b5a000-f7b60000 r--p 0008a000 00:26 20752776 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ -f7b60000-f7b62000 rw-p 00090000 00:26 20752776 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ -f7b70000-f7b8f000 r-xp 00000000 00:26 20744992 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ -f7b8f000-f7b9e000 ---p 0001f000 00:26 20744992 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ -f7b9e000-f7ba0000 r--p 0002e000 00:26 20744992 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ -f7ba0000-f7ba1000 rw-p 00030000 00:26 20744992 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ -f7bb0000-f7be0000 r-xp 00000000 00:26 20752798 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ -f7be0000-f7bef000 ---p 00030000 00:26 20752798 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ -f7bef000-f7bf0000 r--p 0003f000 00:26 20752798 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ -f7bf0000-f7bf1000 rw-p 00040000 00:26 20752798 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ -f7bf4000-f7c0e000 r-xp 00000000 00:26 20752881 /usr/lib/arm-linux-gnueabihf/libxcb.so.1.1.0 │ │ │ │ -f7c0e000-f7c0f000 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 20752880 r--p 00019000 00:26 20752880 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 20752880 r--p 00019000 00:26 2075280 r--p 00019000 00:26 20752875280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 2075280 r--p 00019000 00:26 207528--p 00019000 00:26 207528--p 00019000 00:26 207528--p 00019000 00:26 207528--p 00019000 00:26 207528528--p 00019000 00:26 207528528--p 00019000 00:26 207528` │ │ │ │ +bkrb5support.so.0.1 │ │ │ │ +f7880000-f7882000 r-xp 00000000 08:01 10235140 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ +f7882000-f789f000 ---p 00002000 08:01 10235140 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ +f789f000-f78a0000 r--p 0000f000 08:01 10235140 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ +f78a0000-f78a1000 rw-p 00010000 08:01 10235140 /usr/lib/arm-linux-gnueabihf/libcom_err.so.2.1 │ │ │ │ +f78b0000-f78d1000 r-xp 00000000 08:01 10235220 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ +f78d1000-f78ef000 ---p 00021000 08:01 10235220 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ +f78ef000-f78f0000 r--p 0002f000 08:01 10235220 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ +f78f0000-f78f1000 rw-p 00030000 08:01 10235220 /usr/lib/arm-linux-gnueabihf/libk5crypto.so.3.1 │ │ │ │ +f7900000-f7986000 r-xp 00000000 08:01 10235224 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ +f7986000-f799a000 ---p 00086000 08:01 10235224 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ +f799a000-f79a0000 r--p 0008a000 08:01 10235224 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ +f79a0000-f79a2000 rw-p 00090000 08:01 10235224 /usr/lib/arm-linux-gnueabihf/libkrb5.so.3.3 │ │ │ │ +f79b0000-f79cf000 r-xp 00000000 08:01 10235349 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ +f79cf000-f79de000 ---p 0001f000 08:01 10235349 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ +f79de000-f79e0000 r--p 0002e000 08:01 10235349 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ +f79e0000-f79e1000 rw-p 00030000 08:01 10235349 /usr/lib/arm-linux-gnueabihf/libtinfo.so.6.5 │ │ │ │ +f79f0000-f7a20000 r-xp 00000000 08:01 10235212 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ +f7a20000-f7a2f000 ---p 00030000 08:01 10235212 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ +f7a2f000-f7a30000 r--p 0003f000 08:01 10235212 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ +f7a30000-f7a31000 rw-p 00040000 08:01 10235212 /usr/lib/arm-linux-gnueabihf/libgssapi_krb5.so.2.2 │ │ │ │ +f7a34000-f7a4e000 r-xp 00000000 08:01 10235387 /usr/lib/arm-linux-gnueabihf/libxcb.so.1.1.0 │ │ │ │ +f7a4e000-f7a4f000 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 10235330 r--p 00019000 08:01 10235330 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 10235330 r--p 00019000 08:01 1023530 r--p 00019000 08:01 10235323530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 1023530 r--p 00019000 08:01 102353--p 00019000 08:01 102353--p 00019000 08:01 102353--p 00019000 08:01 102353--p 00019000 08:01 102353353--p 00019000 08:01 102353353--p 00019000 08:01 102353` │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ PATTERN │ │ │ │ PARSE-QUALIFIER-PATTERN │ │ │ │ .QUALIFIERS. │ │ │ │ ,SYMBOLP │ │ │ │ PATTERN │ │ │ │ .QUALIFIERS. │ │ │ │ @@ -49543,15 +49544,15 @@ │ │ │ │ bfVar#42 │ │ │ │ ,RETURN-FROM │ │ │ │ ,IDENTITY │ │ │ │ bfVar#42 │ │ │ │ bfVar#42 │ │ │ │ /build/reproducible-path/fricas-1.3.11/src/interp/i-funsel.clispisOpInDomain │ │ │ │ $Category_ │ │ │ │ -Sun Apr 27 01:43:45 UTC 2025 │ │ │ │ +Tue Dec 30 10:25:39 UTC 2025 │ │ │ │ $build_date │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ asTupleSize │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ /build/reproducible-path/fricas-1.3.11/src/interp/i-intern.clispasTupleSize │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ @@ -122107,15 +122108,15 @@ │ │ │ │ formatSignatureArgs │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ formatSignatureArgs0 │ │ │ │ xnum /build/reproducible-path/fricas-1.3.11/src/interp/format.clisp │ │ │ │ formatSignatureArgs │ │ │ │ Function Selection for │ │ │ │ - Arguments: Target type:` │ │ │ │ + Arguments: Target type:o │ │ │ │ ({re From: │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ printMms │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ ,LAMBDA │ │ │ │ bfVar#158 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.data {} │ │ │ │ @@ -9065,25 +9065,25 @@ │ │ │ │ │ │ │ │ Disassembly of section .data: │ │ │ │ │ │ │ │ 004f3c10 <.data>: │ │ │ │ ... │ │ │ │ eorseq r6, lr, r5, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xffd3aa5c │ │ │ │ + @ instruction: 0xffca5cec │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7d404d8 │ │ │ │ - @ instruction: 0xf7d40bb0 │ │ │ │ + @ instruction: 0xf7b804d8 │ │ │ │ + @ instruction: 0xf7b80bb0 │ │ │ │ subeq pc, sl, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7d40b10 │ │ │ │ + @ instruction: 0xf7b80b10 │ │ │ │ ... │ │ │ │ svclt 0x00ffe3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - bpl 162aa50 <__bss_end__@@Base+0x95dc84> │ │ │ │ + strdcs r3, [r7, #243]! @ 0xf3 │ │ │ │ ... │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ @@ -9359,254 +9359,254 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r1, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ subeq fp, r0, #152, 28 @ 0x980 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r0, r8, lsr #9 │ │ │ │ - subeq fp, r0, #216, 14 @ 0x3600000 │ │ │ │ + subeq fp, r0, #240, 14 @ 0x3c00000 │ │ │ │ ... │ │ │ │ smlaleq r7, r0, r8, r8 │ │ │ │ strhteq r7, [r0], #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ... │ │ │ │ movmi r0, #0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ svclt 0x00fff6d0 │ │ │ │ ... │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ ... │ │ │ │ asreq r0, r8, #24 │ │ │ │ lsreq r0, r8, #22 │ │ │ │ roreq r0, r8, #24 │ │ │ │ - @ instruction: 0xf7c68e71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7e2af1d │ │ │ │ - @ instruction: 0xf7e2bf35 │ │ │ │ - @ instruction: 0xf7e2e761 │ │ │ │ - @ instruction: 0xf7e40035 │ │ │ │ - @ instruction: 0xf7e3a301 │ │ │ │ - @ instruction: 0xf7e4a321 │ │ │ │ - @ instruction: 0xf7e37829 │ │ │ │ - @ instruction: 0xf7e48b41 │ │ │ │ - @ instruction: 0xf7e41089 │ │ │ │ - @ instruction: 0xf7e2f811 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c68e71 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7e2ae69 │ │ │ │ - @ instruction: 0xf7e2be85 │ │ │ │ - @ instruction: 0xf7e3c971 │ │ │ │ - @ instruction: 0xf7e49a21 │ │ │ │ - @ instruction: 0xf7e3c209 │ │ │ │ - @ instruction: 0xf7e4b7d9 │ │ │ │ - @ instruction: 0xf7e3a301 │ │ │ │ - @ instruction: 0xf7e4a321 │ │ │ │ - @ instruction: 0xf7e2d019 │ │ │ │ - @ instruction: 0xf7e3eb5d │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c68e71 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ + @ instruction: 0xf7aa8e71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7c6af1d │ │ │ │ + @ instruction: 0xf7c6bf35 │ │ │ │ + @ instruction: 0xf7c6e761 │ │ │ │ + @ instruction: 0xf7c80035 │ │ │ │ + @ instruction: 0xf7c7a301 │ │ │ │ + @ instruction: 0xf7c8a321 │ │ │ │ + @ instruction: 0xf7c77829 │ │ │ │ + @ instruction: 0xf7c88b41 │ │ │ │ + @ instruction: 0xf7c81089 │ │ │ │ + @ instruction: 0xf7c6f811 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7aa8e71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7c6ae69 │ │ │ │ + @ instruction: 0xf7c6be85 │ │ │ │ + @ instruction: 0xf7c7c971 │ │ │ │ + @ instruction: 0xf7c89a21 │ │ │ │ + @ instruction: 0xf7c7c209 │ │ │ │ + @ instruction: 0xf7c8b7d9 │ │ │ │ + @ instruction: 0xf7c7a301 │ │ │ │ + @ instruction: 0xf7c8a321 │ │ │ │ + @ instruction: 0xf7c6d019 │ │ │ │ + @ instruction: 0xf7c7eb5d │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7aa8e71 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ lsleq r0, r8, #22 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c40bdd │ │ │ │ - @ instruction: 0xf7c86300 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7e2d01d │ │ │ │ - @ instruction: 0xf7e2bc41 │ │ │ │ - @ instruction: 0xf7e2b549 │ │ │ │ - @ instruction: 0xf7e39a4d │ │ │ │ - @ instruction: 0xf7e394e9 │ │ │ │ - @ instruction: 0xf7e2af1d │ │ │ │ - @ instruction: 0xf7e2ade1 │ │ │ │ - @ instruction: 0xf7e38d19 │ │ │ │ - @ instruction: 0xf7e2ae69 │ │ │ │ - @ instruction: 0xf7e38e59 │ │ │ │ - @ instruction: 0xf7e2ad91 │ │ │ │ - @ instruction: 0xf7e2ae19 │ │ │ │ - @ instruction: 0xf7e3df09 │ │ │ │ - @ instruction: 0xf7e2af69 │ │ │ │ - @ instruction: 0xf7e2bba1 │ │ │ │ - @ instruction: 0xf7e3d719 │ │ │ │ - @ instruction: 0xf7e3c971 │ │ │ │ - @ instruction: 0xf7e3c209 │ │ │ │ - @ instruction: 0xf7e2bc09 │ │ │ │ - @ instruction: 0xf7e37829 │ │ │ │ - @ instruction: 0xf7e37a41 │ │ │ │ - @ instruction: 0xf7e33dc9 │ │ │ │ - @ instruction: 0xf7e2d019 │ │ │ │ - @ instruction: 0xf7e3a301 │ │ │ │ - @ instruction: 0xf7e3eb61 │ │ │ │ - @ instruction: 0xf7e2cbcd │ │ │ │ - @ instruction: 0xf7e2c51d │ │ │ │ - @ instruction: 0xf7e49d99 │ │ │ │ - @ instruction: 0xf7e49bf9 │ │ │ │ - @ instruction: 0xf7e2bf35 │ │ │ │ - @ instruction: 0xf7e2bdfd │ │ │ │ - @ instruction: 0xf7e493b9 │ │ │ │ - @ instruction: 0xf7e2be85 │ │ │ │ - @ instruction: 0xf7e49629 │ │ │ │ - @ instruction: 0xf7e2bdad │ │ │ │ - @ instruction: 0xf7e2be35 │ │ │ │ - @ instruction: 0xf7e4c181 │ │ │ │ - @ instruction: 0xf7e2bf7d │ │ │ │ - @ instruction: 0xf7e2cb35 │ │ │ │ - @ instruction: 0xf7e4bf39 │ │ │ │ - @ instruction: 0xf7e49a21 │ │ │ │ - @ instruction: 0xf7e4b7d9 │ │ │ │ - @ instruction: 0xf7e2cb99 │ │ │ │ - @ instruction: 0xf7e48b41 │ │ │ │ - @ instruction: 0xf7e48c21 │ │ │ │ - @ instruction: 0xf7e456b9 │ │ │ │ - @ instruction: 0xf7e3eb5d │ │ │ │ - @ instruction: 0xf7e4a321 │ │ │ │ - @ instruction: 0xf7e2e761 │ │ │ │ - @ instruction: 0xf7e2ddd1 │ │ │ │ - @ instruction: 0xf7e2e0a1 │ │ │ │ - @ instruction: 0xf7e2e269 │ │ │ │ - @ instruction: 0xf7e2dcc9 │ │ │ │ - @ instruction: 0xf7e2dfe9 │ │ │ │ - @ instruction: 0xf7e30dd1 │ │ │ │ - @ instruction: 0xf7e2ec51 │ │ │ │ - @ instruction: 0xf7e30231 │ │ │ │ - @ instruction: 0xf7e30ad9 │ │ │ │ - @ instruction: 0xf7e2ec41 │ │ │ │ - @ instruction: 0xf7e2fe99 │ │ │ │ - @ instruction: 0xf7e30589 │ │ │ │ - @ instruction: 0xf7e2f811 │ │ │ │ - @ instruction: 0xf7e2fdc5 │ │ │ │ - @ instruction: 0xf7e2efe9 │ │ │ │ - @ instruction: 0xf7e3fb49 │ │ │ │ - @ instruction: 0xf7e408d9 │ │ │ │ - @ instruction: 0xf7e424fd │ │ │ │ - @ instruction: 0xf7e40569 │ │ │ │ - @ instruction: 0xf7e41a15 │ │ │ │ - @ instruction: 0xf7e3f9a5 │ │ │ │ - @ instruction: 0xf7e42231 │ │ │ │ - @ instruction: 0xf7e40559 │ │ │ │ - @ instruction: 0xf7e416ad │ │ │ │ - @ instruction: 0xf7e40035 │ │ │ │ - @ instruction: 0xf7e3f71d │ │ │ │ - @ instruction: 0xf7e3f625 │ │ │ │ - @ instruction: 0xf7e3f905 │ │ │ │ - @ instruction: 0xf7e41d49 │ │ │ │ - @ instruction: 0xf7e41089 │ │ │ │ - @ instruction: 0xf7e415ed │ │ │ │ - @ instruction: 0xf7e2ae69 │ │ │ │ - @ instruction: 0xf7e2be85 │ │ │ │ - @ instruction: 0xf7e3a301 │ │ │ │ - @ instruction: 0xf7e4a321 │ │ │ │ - @ instruction: 0xf7e2efe9 │ │ │ │ - @ instruction: 0xf7e408d9 │ │ │ │ - @ instruction: 0xf7e3eb5d │ │ │ │ - @ instruction: 0xf7e2d019 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a80bdd │ │ │ │ + @ instruction: 0xf7ac6300 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7c6d01d │ │ │ │ + @ instruction: 0xf7c6bc41 │ │ │ │ + @ instruction: 0xf7c6b549 │ │ │ │ + @ instruction: 0xf7c79a4d │ │ │ │ + @ instruction: 0xf7c794e9 │ │ │ │ + @ instruction: 0xf7c6af1d │ │ │ │ + @ instruction: 0xf7c6ade1 │ │ │ │ + @ instruction: 0xf7c78d19 │ │ │ │ + @ instruction: 0xf7c6ae69 │ │ │ │ + @ instruction: 0xf7c78e59 │ │ │ │ + @ instruction: 0xf7c6ad91 │ │ │ │ + @ instruction: 0xf7c6ae19 │ │ │ │ + @ instruction: 0xf7c7df09 │ │ │ │ + @ instruction: 0xf7c6af69 │ │ │ │ + @ instruction: 0xf7c6bba1 │ │ │ │ + @ instruction: 0xf7c7d719 │ │ │ │ + @ instruction: 0xf7c7c971 │ │ │ │ + @ instruction: 0xf7c7c209 │ │ │ │ + @ instruction: 0xf7c6bc09 │ │ │ │ + @ instruction: 0xf7c77829 │ │ │ │ + @ instruction: 0xf7c77a41 │ │ │ │ + @ instruction: 0xf7c73dc9 │ │ │ │ + @ instruction: 0xf7c6d019 │ │ │ │ + @ instruction: 0xf7c7a301 │ │ │ │ + @ instruction: 0xf7c7eb61 │ │ │ │ + @ instruction: 0xf7c6cbcd │ │ │ │ + @ instruction: 0xf7c6c51d │ │ │ │ + @ instruction: 0xf7c89d99 │ │ │ │ + @ instruction: 0xf7c89bf9 │ │ │ │ + @ instruction: 0xf7c6bf35 │ │ │ │ + @ instruction: 0xf7c6bdfd │ │ │ │ + @ instruction: 0xf7c893b9 │ │ │ │ + @ instruction: 0xf7c6be85 │ │ │ │ + @ instruction: 0xf7c89629 │ │ │ │ + @ instruction: 0xf7c6bdad │ │ │ │ + @ instruction: 0xf7c6be35 │ │ │ │ + @ instruction: 0xf7c8c181 │ │ │ │ + @ instruction: 0xf7c6bf7d │ │ │ │ + @ instruction: 0xf7c6cb35 │ │ │ │ + @ instruction: 0xf7c8bf39 │ │ │ │ + @ instruction: 0xf7c89a21 │ │ │ │ + @ instruction: 0xf7c8b7d9 │ │ │ │ + @ instruction: 0xf7c6cb99 │ │ │ │ + @ instruction: 0xf7c88b41 │ │ │ │ + @ instruction: 0xf7c88c21 │ │ │ │ + @ instruction: 0xf7c856b9 │ │ │ │ + @ instruction: 0xf7c7eb5d │ │ │ │ + @ instruction: 0xf7c8a321 │ │ │ │ + @ instruction: 0xf7c6e761 │ │ │ │ + @ instruction: 0xf7c6ddd1 │ │ │ │ + @ instruction: 0xf7c6e0a1 │ │ │ │ + @ instruction: 0xf7c6e269 │ │ │ │ + @ instruction: 0xf7c6dcc9 │ │ │ │ + @ instruction: 0xf7c6dfe9 │ │ │ │ + @ instruction: 0xf7c70dd1 │ │ │ │ + @ instruction: 0xf7c6ec51 │ │ │ │ + @ instruction: 0xf7c70231 │ │ │ │ + @ instruction: 0xf7c70ad9 │ │ │ │ + @ instruction: 0xf7c6ec41 │ │ │ │ + @ instruction: 0xf7c6fe99 │ │ │ │ + @ instruction: 0xf7c70589 │ │ │ │ + @ instruction: 0xf7c6f811 │ │ │ │ + @ instruction: 0xf7c6fdc5 │ │ │ │ + @ instruction: 0xf7c6efe9 │ │ │ │ + @ instruction: 0xf7c7fb49 │ │ │ │ + @ instruction: 0xf7c808d9 │ │ │ │ + @ instruction: 0xf7c824fd │ │ │ │ + @ instruction: 0xf7c80569 │ │ │ │ + @ instruction: 0xf7c81a15 │ │ │ │ + @ instruction: 0xf7c7f9a5 │ │ │ │ + @ instruction: 0xf7c82231 │ │ │ │ + @ instruction: 0xf7c80559 │ │ │ │ + @ instruction: 0xf7c816ad │ │ │ │ + @ instruction: 0xf7c80035 │ │ │ │ + @ instruction: 0xf7c7f71d │ │ │ │ + @ instruction: 0xf7c7f625 │ │ │ │ + @ instruction: 0xf7c7f905 │ │ │ │ + @ instruction: 0xf7c81d49 │ │ │ │ + @ instruction: 0xf7c81089 │ │ │ │ + @ instruction: 0xf7c815ed │ │ │ │ + @ instruction: 0xf7c6ae69 │ │ │ │ + @ instruction: 0xf7c6be85 │ │ │ │ + @ instruction: 0xf7c7a301 │ │ │ │ + @ instruction: 0xf7c8a321 │ │ │ │ + @ instruction: 0xf7c6efe9 │ │ │ │ + @ instruction: 0xf7c808d9 │ │ │ │ + @ instruction: 0xf7c7eb5d │ │ │ │ + @ instruction: 0xf7c6d019 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ lsleq r1, r8, #3 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ moveq r1, r8 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - ... │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c68ae9 │ │ │ │ - @ instruction: 0xf7c683f5 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c81560 │ │ │ │ - @ instruction: 0xf7c3dd71 │ │ │ │ - @ instruction: 0xf7c3d839 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + ... │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7aa8ae9 │ │ │ │ + @ instruction: 0xf7aa83f5 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7ac1560 │ │ │ │ + @ instruction: 0xf7a7dd71 │ │ │ │ + @ instruction: 0xf7a7d839 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldmdbmi r6!, {d22-} │ │ │ │ strbcs r1, [r6], r3, lsl #20 │ │ │ │ strbvc r9, [r4, #-3252] @ 0xfffff34c │ │ │ │ strpl ip, [sp], -r1, lsl #2 │ │ │ │ ldclne 4, cr14, [fp, #-596] @ 0xfffffdac │ │ │ │ addpl r8, fp, #36438016 @ 0x22c0000 │ │ │ │ @@ -11502,16 +11502,16 @@ │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ orreq r0, r0, r8, ror #3 │ │ │ │ orreq r1, r0, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x018013b8 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ ... │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ - ssat r4, #4, sl, lsl #19 │ │ │ │ + svcgt 0x009e58cf │ │ │ │ + rsbvc r7, r5, r6, asr #29 │ │ │ │ cmpeq r8, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, ip, asr lr │ │ │ │ andeq r0, fp, #64, 12 @ 0x4000000 │ │ │ │ ldrdeq ip, [ip], #28 │ │ │ │ rsceq r6, r8, r8, ror r3 │ │ │ │ @ instruction: 0x0070bd98 │ │ │ │ @@ -11569,20 +11569,20 @@ │ │ │ │ smcvs 17129 @ 0x42e9 │ │ │ │ cdpcs 3, 6, cr7, cr5, cr1, {3} │ │ │ │ eorcs r2, r0, lr, lsr #28 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ strtpl r2, [r0], #-32 @ 0xffffffe0 │ │ │ │ cmnvc r5, #6720 @ 0x1a40 │ │ │ │ rsbvc r6, sp, r4, ror r1 │ │ │ │ - ldrbvc r2, [r3, #-58] @ 0xffffffc6 │ │ │ │ - subvc r2, r1, lr, rrx │ │ │ │ - @ instruction: 0x37322072 │ │ │ │ - bcc 1354e34 <__bss_end__@@Base+0x688068> │ │ │ │ - ldrtcc r3, [sl], #-820 @ 0xfffffccc │ │ │ │ - ldrbpl r2, [r5], #-53 @ 0xffffffcb │ │ │ │ + ldrbvc r2, [r4, #-58] @ 0xffffffc6 │ │ │ │ + strbvs r2, [r4, #-101] @ 0xffffff9b │ │ │ │ + eorscc r2, r3, r3, rrx │ │ │ │ + bcc 1315234 <__bss_end__@@Base+0x648468> │ │ │ │ + teqcc sl, #209715200 @ 0xc800000 │ │ │ │ + ldrbpl r2, [r5], #-57 @ 0xffffffc7 │ │ │ │ eorscc r2, r2, r3, asr #32 │ │ │ │ stcmi 5, cr3, [sl], {50} @ 0x32 │ │ │ │ rsbcs r6, r4, r7, lsr #10 │ │ │ │ rsbvc r6, sp, r3, ror #30 │ │ │ │ cdpvs 14, 6, cr6, cr5, cr15, {3} │ │ │ │ eorscs r7, sl, r4, ror r3 │ │ │ │ movtmi r5, #30760 @ 0x7828 │ │ │ │ @@ -18154,15 +18154,15 @@ │ │ │ │ smlaltbeq pc, fp, r8, sp @ │ │ │ │ strheq pc, [fp, #-216] @ 0xffffff28 @ │ │ │ │ cmppeq fp, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ smlalbbeq pc, fp, r8, pc @ │ │ │ │ strheq r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ cmpeq ip, r8, lsl r2 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r3, r5, r0, asr #1 │ │ │ │ smlaltteq r0, ip, r8, r2 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @@ -20844,18 +20844,32 @@ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ ldmdbmi r2, {r0, r1, r2, r3, r5, r9, sl, lr}^ │ │ │ │ cmpvc r3, #-1073741808 @ 0xc0000010 │ │ │ │ - @ instruction: 0x36007379 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r7, #1342177283 @ 0x50000003 │ │ │ │ - eorcs r2, r0, r5, lsr r0 │ │ │ │ + andvs r7, r0, #-469762047 @ 0xe4000001 │ │ │ │ + strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ + rsbsvc r7, r0, r3, ror r5 │ │ │ │ + cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ + eorcc r6, lr, r3, ror pc │ │ │ │ + strvs r3, [sl], -lr, lsr #2 │ │ │ │ + eorscc r3, r8, r7, lsr r8 │ │ │ │ + ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ + ldmdacc r8!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ + eorscc r3, r0, r2, lsr r0 │ │ │ │ + stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ + eorscc r2, r0, r0, ror r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorcc r3, r0, r0, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r1], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20866,26 +20880,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r6, r4, #-1073741811 @ 0xc000000d │ │ │ │ + eorscc r3, r8, #3604480 @ 0x370000 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbcc r3, [r1, #-1894]! @ 0xfffff89a │ │ │ │ + ldmdbcc r8!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stccs 13, cr2, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r2, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r7, #1342177283 @ 0x50000003 │ │ │ │ - eorcs r2, r0, r5, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r1], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20896,26 +20910,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x66356137 │ │ │ │ + @ instruction: 0x66393837 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbtcc r3, [r1], -r6, ror #14 │ │ │ │ + teqvs r8, r6, ror #14 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r7, #1342177283 @ 0x50000003 │ │ │ │ - eorcs r2, r0, r5, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r1], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20926,26 +20940,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r6, r6, r7, lsr r1 │ │ │ │ + rsbcc r3, r1, r7, lsr r8 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbtcc r3, [r1], -r6, ror #14 │ │ │ │ + teqvs r8, r6, ror #14 │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ ldclcs 2, cr7, [r7, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r7, #1342177283 @ 0x50000003 │ │ │ │ - eorcs r2, r0, r5, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r1], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20956,26 +20970,26 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r6, r7, r7, lsr r1 │ │ │ │ + rsbcc r3, r2, r7, lsr r8 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - stmdbcc r1!, {r1, r2, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ + ldrtvs r3, [r8], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldrtcc r3, [r7], #-565 @ 0xfffffdcb │ │ │ │ - eorcs r2, r0, r1, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r2, #213909504 @ 0xcc00000 │ │ │ │ + eorcs r2, r0, r0, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20985,27 +20999,27 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ rsbvc r3, r3, #448790528 @ 0x1ac00000 │ │ │ │ svcvs 0x00747079 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 159ae68 <__bss_end__@@Base+0x8ce09c> │ │ │ │ - stmdbcc r1!, {r1, r2, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ + beq 159aea0 <__bss_end__@@Base+0x8ce0d4> │ │ │ │ + ldrtvs r3, [r8], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ - teqvs r7, sp, lsr #12 │ │ │ │ - eorscc r6, r0, r1, ror #12 │ │ │ │ + ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ + eorscc r6, r0, r5, ror #12 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ teqcc r2, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - @ instruction: 0x37323537 │ │ │ │ - eorcs r3, r0, r4, lsr r1 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + eorscc r3, r5, #-939524096 @ 0xc8000000 │ │ │ │ + eorcs r3, r0, r2, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21016,87 +21030,87 @@ │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ stmdavs r9!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ stmdbvs ip!, {r1, r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ teqvs r5, #100352 @ 0x18800 │ │ │ │ ldrbtvc r7, [r0], #-2418 @ 0xfffff68e │ │ │ │ svcvs 0x00732e6f │ │ │ │ @ instruction: 0x312e332e │ │ │ │ - teqvs r7, sl, lsl #12 │ │ │ │ - eorscc r6, r0, r1, ror #12 │ │ │ │ + ldmdacc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ + eorscc r6, r0, r5, ror #12 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r6, r0, r1, ror #4 │ │ │ │ + eorscc r6, r0, r8, lsr r6 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, #48 @ 0x30 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 155b6b8 <__bss_end__@@Base+0x88e8ec> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorscs r3, r1, r7, lsr r4 │ │ │ │ + bcc 175b6f0 <__bss_end__@@Base+0xa8e924> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorscs r3, r0, r2, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 94f640 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 94f498 │ │ │ │ + strvc r2, [pc, #-32]! @ 94f678 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 94f4d0 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 94f4dc │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 94f514 │ │ │ │ strbcc r6, [fp, #-617]! @ 0xfffffd97 │ │ │ │ rsbsvc r7, r9, r3, ror #4 │ │ │ │ @ instruction: 0x732e6f74 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a31 │ │ │ │ - eorscc r6, r0, r1, ror #4 │ │ │ │ + eorscc r6, r0, r8, lsr r6 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - cmncc r2, r7, lsr r1 │ │ │ │ + cmncc r6, r7, lsr r8 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r7, #-50]! @ 0xffffffce │ │ │ │ - teqcc r4, r2, lsr r7 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r2, #49 @ 0x31 │ │ │ │ + eorscc r3, r2, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ svccs 0x00727375 │ │ │ │ svccs 0x0062696c │ │ │ │ stclcs 2, cr7, [sp, #-388]! @ 0xfffffe7c │ │ │ │ strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ svccs 0x00666869 │ │ │ │ - blvs 21e9ca8 <__bss_end__@@Base+0x151cedc> │ │ │ │ + blvs 21e9ce0 <__bss_end__@@Base+0x151cf14> │ │ │ │ ldmdbvc r2!, {r0, r2, r4, r5, r8, r9, sp, lr}^ │ │ │ │ mcrcs 4, 3, r7, cr15, cr0, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - rsbcc r6, r3, r7, lsr r1 │ │ │ │ + eorscc r3, r0, r7, lsr r9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbtcc r3, [r2], #-1894 @ 0xfffff89a │ │ │ │ + ldmdacc r9!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r6, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - @ instruction: 0x37373235 │ │ │ │ - eorcs r2, r0, r6, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r2, #213909504 @ 0xcc00000 │ │ │ │ + eorcs r2, r0, r4, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21105,27 +21119,27 @@ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 161b048 <__bss_end__@@Base+0x94e27c> │ │ │ │ - strbtcc r3, [r2], #-1894 @ 0xfffff89a │ │ │ │ + beq 161b080 <__bss_end__@@Base+0x94e2b4> │ │ │ │ + ldmdacc r9!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r6, lsr r0 │ │ │ │ - eorsvs r6, r7, #47185920 @ 0x2d00000 │ │ │ │ - eorscc r6, r0, r5, lsr r1 │ │ │ │ + ldmdbcc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ + eorscc r6, r0, r9, lsr r1 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ @ instruction: 0x36383030 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - @ instruction: 0x37323537 │ │ │ │ - eorcs r3, r0, r7, lsr r6 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + eorscc r3, r5, #-939524096 @ 0xc8000000 │ │ │ │ + eorcs r3, r0, r2, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21135,85 +21149,85 @@ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ stmdavs r9!, {r0, r5, r6, r9, sp, lr}^ │ │ │ │ stmdbvs ip!, {r1, r2, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbsvs r6, r2, #100352 @ 0x18800 │ │ │ │ svcvs 0x00732e35 │ │ │ │ @ instruction: 0x332e332e │ │ │ │ - eorsvs r6, r7, #10485760 @ 0xa00000 │ │ │ │ - eorscc r6, r0, r5, lsr r1 │ │ │ │ + ldmdbcc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ + eorscc r6, r0, r9, lsr r1 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r2, ror #12 │ │ │ │ + eorscc r6, r0, r9, lsr r1 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ ldmdacc r0!, {r4, r5, ip, sp} │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ - bcc 155b894 <__bss_end__@@Base+0x88eac8> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorscs r3, r6, r7, lsr r7 │ │ │ │ + bcc 175b8cc <__bss_end__@@Base+0xa8eb00> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorscs r3, r4, r2, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 94f81c │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 94f674 │ │ │ │ + strvc r2, [pc, #-32]! @ 94f854 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 94f6ac │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 94f6b8 │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 94f6f0 │ │ │ │ rsbvc r6, fp, #-1879048186 @ 0x90000006 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a33 │ │ │ │ - eorscc r3, r0, r2, ror #12 │ │ │ │ + eorscc r6, r0, r9, lsr r1 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - eorscc r6, r6, #1879048195 @ 0x70000003 │ │ │ │ + rsbcc r3, r1, #901120 @ 0xdc000 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r7, #-50]! @ 0xffffffce │ │ │ │ - @ instruction: 0x36373732 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r2, #49 @ 0x31 │ │ │ │ + ldrtcc r3, [r2], #-565 @ 0xfffffdcb │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ svccs 0x00727375 │ │ │ │ svccs 0x0062696c │ │ │ │ stclcs 2, cr7, [sp, #-388]! @ 0xfffffe7c │ │ │ │ strbvc r6, [lr, #-2412]! @ 0xfffff694 │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ svccs 0x00666869 │ │ │ │ - blvs 21e9e80 <__bss_end__@@Base+0x151d0b4> │ │ │ │ + blvs 21e9eb8 <__bss_end__@@Base+0x151d0ec> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #6 │ │ │ │ - eorscc r6, r7, r7, lsr r2 │ │ │ │ + rsbcc r3, r2, r7, lsr r9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - stmdacc r2!, {r1, r2, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ + teqvs r9, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r9!, {r2, r4, r5, sl, ip, sp} │ │ │ │ - eorcs r2, r0, r2, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r3], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r9, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21223,56 +21237,56 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ @ instruction: 0x666e6974 │ │ │ │ svcvs 0x00732e6f │ │ │ │ strcc r3, [lr, #-1582]! @ 0xfffff9d2 │ │ │ │ - eorsvs r6, r7, #10485760 @ 0xa00000 │ │ │ │ - eorscc r6, r0, r8, lsr r6 │ │ │ │ + ldmdbcc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ + eorscc r6, r0, r3, ror #12 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - rsbcc r3, r5, r2, ror #18 │ │ │ │ + rsbcc r6, r5, r9, lsr r4 │ │ │ │ stccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 155b9f4 <__bss_end__@@Base+0x88ec28> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - ldrtcc r3, [r4], #-1840 @ 0xfffff8d0 │ │ │ │ - eorscs r3, r2, r9, lsr r9 │ │ │ │ + bcc 175ba2c <__bss_end__@@Base+0xa8ec60> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorscs r3, r9, r3, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 94f97c │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 94f7d4 │ │ │ │ + strvc r2, [pc, #-32]! @ 94f9b4 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 94f80c │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 94f818 │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 94f850 │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r9, sp, lr}^ │ │ │ │ cdpcs 6, 6, cr6, cr15, cr14, {3} │ │ │ │ qsub16cc r6, lr, r3 │ │ │ │ strvs r3, [sl], -lr, lsr #10 │ │ │ │ - ldrvs r6, [r9, #-567]! @ 0xfffffdc9 │ │ │ │ + strbvs r3, [r4, #-2359]! @ 0xfffff6c9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - cmnvs r2, r6, ror #14 │ │ │ │ + ldrvs r3, [r9, #-1894]! @ 0xfffff89a │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r5, r0, lsr r2 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r9!, {r2, r4, r5, sl, ip, sp} │ │ │ │ - eorcs r2, r0, r2, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldrtcc r3, [r3], #-1331 @ 0xfffffacd │ │ │ │ + eorcs r2, r0, r9, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21282,56 +21296,56 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ @ instruction: 0x666e6974 │ │ │ │ svcvs 0x00732e6f │ │ │ │ strcc r3, [lr, #-1582]! @ 0xfffff9d2 │ │ │ │ - eorsvs r6, r7, #10485760 @ 0xa00000 │ │ │ │ - eorscc r3, r0, r1, rrx │ │ │ │ + ldmdbcc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ + eorscc r3, r0, r5, rrx │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r6, r1, r2, ror #2 │ │ │ │ + eorscc r6, r1, r9, lsr r5 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, r7, ror sp │ │ │ │ teqcc r0, #48 @ 0x30 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - bcc 155bae0 <__bss_end__@@Base+0x88ed14> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - ldrtcc r3, [r4], #-1840 @ 0xfffff8d0 │ │ │ │ - eorscs r3, r2, r9, lsr r9 │ │ │ │ + bcc 175bb18 <__bss_end__@@Base+0xa8ed4c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorscs r3, r9, r3, lsr r4 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ 94fa68 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ 94f8c0 │ │ │ │ + strvc r2, [pc, #-32]! @ 94faa0 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ 94f8f8 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ - stcvs 6, cr6, [pc], #-416 @ 94f904 │ │ │ │ + stcvs 6, cr6, [pc], #-416 @ 94f93c │ │ │ │ ldmdbvs r4!, {r0, r3, r5, r6, r9, sp, lr}^ │ │ │ │ cdpcs 6, 6, cr6, cr15, cr14, {3} │ │ │ │ qsub16cc r6, lr, r3 │ │ │ │ strvs r3, [sl], -lr, lsr #10 │ │ │ │ - rsbcc r6, r2, r7, lsr r2 │ │ │ │ + rsbcc r3, r6, r7, lsr r9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbvs r3, [r2, #-1894]! @ 0xfffff89a │ │ │ │ + rsbcc r3, r1, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r7!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + teqcc r2, r3, lsr r5 │ │ │ │ + eorcs r2, r0, r2, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21339,30 +21353,30 @@ │ │ │ │ ldclvs 1, cr6, [r2, #-188]! @ 0xffffff44 │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ - blvs 212a0e4 <__bss_end__@@Base+0x145d318> │ │ │ │ + blvs 212a11c <__bss_end__@@Base+0x145d350> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #4 │ │ │ │ - rsbcc r6, r5, r7, lsr r2 │ │ │ │ + eorscc r6, r2, r7, lsr r1 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbvs r3, [r2, #-1894]! @ 0xfffff89a │ │ │ │ + rsbcc r3, r1, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ stccs 13, cr2, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r3 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r7!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + teqcc r2, r3, lsr r5 │ │ │ │ + eorcs r2, r0, r2, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21370,30 +21384,30 @@ │ │ │ │ ldclvs 1, cr6, [r2, #-188]! @ 0xffffff44 │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ - blvs 212a160 <__bss_end__@@Base+0x145d394> │ │ │ │ + blvs 212a198 <__bss_end__@@Base+0x145d3cc> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #4 │ │ │ │ - @ instruction: 0x66656237 │ │ │ │ + @ instruction: 0x66326137 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbtvs r3, [r2], -r6, ror #14 │ │ │ │ + cmncc r1, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r3 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r7!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + teqcc r2, r3, lsr r5 │ │ │ │ + eorcs r2, r0, r2, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21401,30 +21415,30 @@ │ │ │ │ ldclvs 1, cr6, [r2, #-188]! @ 0xffffff44 │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ - blvs 212a1dc <__bss_end__@@Base+0x145d410> │ │ │ │ + blvs 212a214 <__bss_end__@@Base+0x145d448> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #4 │ │ │ │ - rsbcc r6, r6, r7, lsr r2 │ │ │ │ + eorscc r6, r3, r7, lsr r1 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbtvs r3, [r2], -r6, ror #14 │ │ │ │ + cmncc r1, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r1, lsr r0 │ │ │ │ ldclcs 2, cr7, [r7, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r4 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdbcc r7!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + teqcc r2, r3, lsr r5 │ │ │ │ + eorcs r2, r0, r2, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21432,30 +21446,30 @@ │ │ │ │ ldclvs 1, cr6, [r2, #-188]! @ 0xffffff44 │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ - blvs 212a258 <__bss_end__@@Base+0x145d48c> │ │ │ │ + blvs 212a290 <__bss_end__@@Base+0x145d4c4> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #4 │ │ │ │ - strbtcc r6, [r6], #-567 @ 0xfffffdc9 │ │ │ │ + ldrtcc r6, [r3], #-311 @ 0xfffffec9 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - rsbcc r3, r3, r6, ror #14 │ │ │ │ + strbtcc r3, [r1], #-1894 @ 0xfffff89a │ │ │ │ eorscc r3, r0, r5, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdacc r8!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ - eorcs r2, r0, r1, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldmdacc r3!, {r0, r1, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21465,409 +21479,395 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ strbtvs r6, [r8], -r2, ror #18 │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ mcrcs 3, 3, r6, cr2, cr8, {3} │ │ │ │ @ instruction: 0x312e6f73 │ │ │ │ eorcc r3, lr, lr, lsr #2 │ │ │ │ - teqvs r7, #10485760 @ 0xa00000 │ │ │ │ - eorscc r6, r0, r0, lsr r5 │ │ │ │ + teqvs r7, sl, lsl #12 │ │ │ │ + eorscc r6, r0, r4, lsr r5 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - rsbcc r3, r6, r3, rrx │ │ │ │ + rsbcc r3, r6, r1, ror #8 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bdbc <__bss_end__@@Base+0x88eff0> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bdf4 <__bss_end__@@Base+0xa8f028> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bdd8 <__bss_end__@@Base+0x88f00c> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be10 <__bss_end__@@Base+0xa8f044> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bdf4 <__bss_end__@@Base+0x88f028> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be2c <__bss_end__@@Base+0xa8f060> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be10 <__bss_end__@@Base+0x88f044> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be48 <__bss_end__@@Base+0xa8f07c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be2c <__bss_end__@@Base+0x88f060> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be64 <__bss_end__@@Base+0xa8f098> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be48 <__bss_end__@@Base+0x88f07c> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be80 <__bss_end__@@Base+0xa8f0b4> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be64 <__bss_end__@@Base+0x88f098> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175be9c <__bss_end__@@Base+0xa8f0d0> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be80 <__bss_end__@@Base+0x88f0b4> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175beb8 <__bss_end__@@Base+0xa8f0ec> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155be9c <__bss_end__@@Base+0x88f0d0> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bed4 <__bss_end__@@Base+0xa8f108> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155beb8 <__bss_end__@@Base+0x88f0ec> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bef0 <__bss_end__@@Base+0xa8f124> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bed4 <__bss_end__@@Base+0x88f108> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bf0c <__bss_end__@@Base+0xa8f140> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bef0 <__bss_end__@@Base+0x88f124> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bf28 <__bss_end__@@Base+0xa8f15c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bf0c <__bss_end__@@Base+0x88f140> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bf44 <__bss_end__@@Base+0xa8f178> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bf28 <__bss_end__@@Base+0x88f15c> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r3, r0, #56 @ 0x38 │ │ │ │ + bcc 175bf60 <__bss_end__@@Base+0xa8f194> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r3, r0, #51 @ 0x33 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155bf44 <__bss_end__@@Base+0x88f178> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorscs r3, r0, r8, lsr r8 │ │ │ │ + bcc 175bf7c <__bss_end__@@Base+0xa8f1b0> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorscs r3, r0, r3, lsr r3 │ │ │ │ eorvc r2, sp, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r1, lsr r9 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r7, #-50]! @ 0xffffffce │ │ │ │ - eorscc r3, r8, r2, lsr r8 │ │ │ │ - stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ - eorscc r2, r0, r0, ror r0 │ │ │ │ - eorscc r3, r9, r0, lsr r1 │ │ │ │ - eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r2, #49 @ 0x31 │ │ │ │ + eorscc r3, r3, r5, lsr r3 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + eorscc r3, r3, r3, lsr r5 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - eorscc r3, r8, r5, lsr r2 │ │ │ │ - stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ - eorscc r2, r0, r0, ror r0 │ │ │ │ - eorscc r3, r9, r0, lsr r1 │ │ │ │ - eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldmdacc r8!, {r0, r2, r4, r5, r9, ip, sp} │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + teqcc r3, #213909504 @ 0xcc00000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r9, lsr r0 │ │ │ │ - bcc 155c300 <__bss_end__@@Base+0x88f534> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r5, #48, 14 @ 0xc00000 │ │ │ │ - eorvc r2, sp, r8, lsr sp │ │ │ │ + bcc 175c300 <__bss_end__@@Base+0xa8f534> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + ldrcc r3, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ + eorvc r2, sp, r3, lsr sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r1, lsr r9 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldrcc r3, [r7, #-50]! @ 0xffffffce │ │ │ │ - stccs 8, cr3, [sp, #-200]! @ 0xffffff38 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + teqcc r2, #49 @ 0x31 │ │ │ │ + stccs 3, cr3, [sp, #-212]! @ 0xffffff2c │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r9, r0, lsr r1 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - ldrcc r3, [r0, -r0, lsr #4]! │ │ │ │ - ldccs 2, cr3, [r8, #-212]! @ 0xffffff2c │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + eorscc r3, r0, #32, 2 │ │ │ │ + ldccs 5, cr3, [r3, #-204]! @ 0xffffff34 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ - ldccs 2, cr3, [r8, #-212]! @ 0xffffff2c │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ + ldccs 5, cr3, [r3, #-204]! @ 0xffffff34 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ - ldccs 2, cr3, [r8, #-212]! @ 0xffffff2c │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ + ldccs 5, cr3, [r3, #-204]! @ 0xffffff34 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldmdbcc r1!, {r4, r5, ip, sp} │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - eorscc r2, r2, r6, lsr r0 │ │ │ │ - ldmdacc r2!, {r0, r1, r2, r4, r5, r8, sl, ip, sp} │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + eorscc r2, r1, r1, lsr r0 │ │ │ │ + teqcc r5, #-939524096 @ 0xc8000000 │ │ │ │ orreq r1, r0, r0, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ orreq r7, r0, r8, lsr #22 │ │ │ │ orreq sl, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ orreq r7, r0, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq ip, sl, r8, lsr #27 │ │ │ │ orreq r8, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xffd3aa5c │ │ │ │ + @ instruction: 0xffca5cec │ │ │ │ orreq r1, r0, r8, asr #10 │ │ │ │ orreq r6, r0, r0, asr #11 │ │ │ │ orreq r1, r0, r8, ror #6 │ │ │ │ orreq r7, r0, r8, asr #28 │ │ │ │ orreq r8, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r4, ip, ror fp │ │ │ │ @@ -21957,15 +21957,15 @@ │ │ │ │ ldrdeq r5, [r0, r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbeq r0, r8, r6, lr │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ ... │ │ │ │ - @ instruction: 0xffd3aa54 │ │ │ │ + @ instruction: 0xffca5ce4 │ │ │ │ orreq r5, r0, r8, asr #12 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ svccc 0x00e80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r6, r0, r8, asr #30 │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ @@ -22055,16 +22055,16 @@ │ │ │ │ orreq r7, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r2, r0, r0, lsr #18 │ │ │ │ strdeq r1, [r0, r0] │ │ │ │ orreq r0, r0, r8, lsr r7 │ │ │ │ orreq r7, r0, r8, ror #19 │ │ │ │ orreq r6, r0, r0, asr #31 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ - strbt r5, [r1], r8, lsr #18 │ │ │ │ + svcgt 0x009e54ef │ │ │ │ + eorvc r6, r7, r4, ror lr │ │ │ │ @ instruction: 0x009524d0 │ │ │ │ addseq r2, r5, r0, ror r6 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ svclt 0x00fffdd0 │ │ │ │ rsceq r8, r0, r8, lsr r7 │ │ │ │ addseq r1, r5, r4, lsl #12 │ │ │ │ subeq r1, pc, r8, lsr lr @ │ │ │ │ @@ -22072,16 +22072,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ rsbseq sp, r0, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ - strbt r5, [r1], ip, lsr #12 │ │ │ │ + svcgt 0x009e54ef │ │ │ │ + eorvc r6, r7, r0, ror r1 │ │ │ │ addseq r2, r5, r0, ror r6 │ │ │ │ addseq r2, r5, r0, lsl r8 │ │ │ │ rsbseq sp, r0, r0, lsr #28 │ │ │ │ svclt 0x00fffdd0 │ │ │ │ rsceq r8, r0, r8, lsr r7 │ │ │ │ addseq r1, r5, r4, lsl #12 │ │ │ │ subeq r1, pc, r8, lsr lr @ │ │ │ │ @@ -22089,16 +22089,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatbeq r9, r8, r4, sp │ │ │ │ rsbseq sp, r0, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r3, r5, r8, sl, sp, lr}^ │ │ │ │ - ssat r7, #1, r6, lsl #15 │ │ │ │ + svcgt 0x009e5277 │ │ │ │ + rsbvc r4, r6, sl, asr #1 │ │ │ │ addseq r2, r5, r0, lsl r8 │ │ │ │ @ instruction: 0x009529b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r8, asr pc │ │ │ │ addseq r1, r5, r4, lsl #12 │ │ │ │ subeq r1, pc, r8, lsl #29 │ │ │ │ @@ -22106,16 +22106,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r9, sl, sp, lr}^ │ │ │ │ - @ instruction: 0xe6a06eb6 │ │ │ │ + svcgt 0x009e515f │ │ │ │ + rsbvc r5, r6, sl, ror #19 │ │ │ │ @ instruction: 0x009529b0 │ │ │ │ addseq r2, r5, r0, asr fp │ │ │ │ cmpeq r0, r8, lsr r6 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ sbceq sl, fp, r4, asr #15 │ │ │ │ @@ -22123,16 +22123,16 @@ │ │ │ │ ... │ │ │ │ ldrhteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r7, fp, sp, lr}^ │ │ │ │ - @ instruction: 0xe6a06eb6 │ │ │ │ + svcgt 0x009e5fcf │ │ │ │ + rsbvc r5, r6, sl, ror #19 │ │ │ │ addseq r2, r5, r0, asr fp │ │ │ │ @ instruction: 0x00952cf0 │ │ │ │ cmpeq r0, r8, lsr r6 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r0, sp, r0, lsr fp │ │ │ │ sbceq sl, fp, ip, ror #15 │ │ │ │ @@ -22140,16 +22140,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ - ssat r7, #1, r6, lsl #15 │ │ │ │ + svcgt 0x009e423f │ │ │ │ + rsbvc r4, r6, sl, asr #1 │ │ │ │ @ instruction: 0x00952cf0 │ │ │ │ umullseq r2, r5, r0, lr │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ rsbseq sp, r0, r0, lsr #28 │ │ │ │ lsleq r1, r8, #12 │ │ │ │ @@ -22157,16 +22157,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r4, asr #23 │ │ │ │ sbceq sl, fp, ip, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r6, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ - @ instruction: 0xe6a01e34 │ │ │ │ + svcgt 0x009e588f │ │ │ │ + rsbvc r2, r6, r8, ror #18 │ │ │ │ umullseq r2, r5, r0, lr │ │ │ │ addseq r3, r5, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ subseq r5, lr, #200, 30 @ 0x320 │ │ │ │ rsbseq r3, r0, r4, lsr #27 │ │ │ │ rsbseq r3, r0, r0, asr sp │ │ │ │ @@ -22174,16 +22174,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, ip, lsr #25 │ │ │ │ sbceq sl, fp, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, lr, #200, 30 @ 0x320 │ │ │ │ rsbseq sp, r0, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r6, r8, r9, ip, sp, lr}^ │ │ │ │ - pkhbt sp, r0, lr, lsl #20 │ │ │ │ + svcgt 0x009e440f │ │ │ │ + subvc lr, r6, r2, asr #26 │ │ │ │ addseq r3, r5, r0, lsr r0 │ │ │ │ @ instruction: 0x009531d0 │ │ │ │ asreq r2, r8, #6 │ │ │ │ asreq r2, r8, #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -22191,16 +22191,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, ip, lsr #25 │ │ │ │ sbceq sl, fp, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldmdbpl r8, {r0, r1, r4, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ - ssat r7, #1, r6, lsl #15 │ │ │ │ + svcgt 0x009e448f │ │ │ │ + rsbvc r4, r6, sl, asr #1 │ │ │ │ @ instruction: 0x009531d0 │ │ │ │ addseq r3, r5, r0, ror r3 │ │ │ │ rsceq r5, r7, r8, ror fp │ │ │ │ rsbseq r4, r0, r0, asr #19 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ rsbseq sp, r0, r0, lsr #28 │ │ │ │ rsbseq lr, r4, ip, ror sp │ │ │ │ @@ -22208,16 +22208,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, ip, lsr #25 │ │ │ │ sbceq sl, fp, r4, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x96770df8 │ │ │ │ + @ instruction: 0xec8a0916 │ │ │ │ + cmnppl pc, #396 @ p-variant is OBSOLETE @ 0x18c │ │ │ │ addseq r3, r5, r0, ror r3 │ │ │ │ strbteq sp, [fp], #-768 @ 0xfffffd00 │ │ │ │ addseq r3, r5, r0, lsl r5 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ rsbseq r4, r0, r0, asr #19 │ │ │ │ rsbseq r3, r0, r4, lsr #27 │ │ │ │ rsbseq r3, r0, r0, asr sp │ │ │ │ @@ -22225,16 +22225,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, asr #30 │ │ │ │ sbceq sl, fp, ip, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq sp, [fp], #-768 @ 0xfffffd00 │ │ │ │ rsbseq sp, r0, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, fp, ip, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + vstmia sl, {s4-s73} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r3, r5, r0, lsl r5 │ │ │ │ @ instruction: 0x009536b0 │ │ │ │ ldrbeq sp, [r5], #-1344 @ 0xfffffac0 │ │ │ │ svclt 0x00ffeea8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22242,16 +22242,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia sl, {s4-s73} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009536b0 │ │ │ │ addseq r3, r5, r0, asr r8 │ │ │ │ ldrbeq sp, [r5], #-1344 @ 0xfffffac0 │ │ │ │ svclt 0x00ffeea8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22259,16 +22259,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, r8, lsr #17 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s4-s161} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r5, r0, asr r8 │ │ │ │ @ instruction: 0x009539f0 │ │ │ │ cmpeq r7, r8, ror #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq ip, [r5], #-3496 @ 0xfffff258 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r7, r8, ror #22 │ │ │ │ @@ -22276,16 +22276,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r8, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d2-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009539f0 │ │ │ │ umullseq r3, r5, r0, fp │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrbeq sp, [r5], #-1488 @ 0xfffffa30 │ │ │ │ @@ -22293,16 +22293,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr2, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r3, r5, r0, fp │ │ │ │ addseq r3, r5, r0, lsr sp │ │ │ │ ldrbeq ip, [r5], #-3096 @ 0xfffff3e8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r7, r8, lsr #23 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22310,16 +22310,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq sl, fp, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr2, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r5, r0, lsr sp │ │ │ │ @ instruction: 0x00953ed0 │ │ │ │ ldrbeq ip, [r5], #-3096 @ 0xfffff3e8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r7, r8, lsr #23 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22327,16 +22327,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq sl, fp, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr2, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00953ed0 │ │ │ │ addseq r4, r5, r0, ror r0 │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq ip, [r5], #-3072 @ 0xfffff400 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r7, r8, ror #24 │ │ │ │ @@ -22344,16 +22344,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq sl, fp, ip, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 15, cr2, [sl], {142} @ 0x8e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq r4, r5, r0, ror r0 │ │ │ │ addseq r4, r5, r0, lsl r2 │ │ │ │ ldrbeq sp, [r5], #-1344 @ 0xfffffac0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01572c98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22361,16 +22361,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq sl, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r7, r8, r9, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr2, [sl], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r5, r0, lsl r2 │ │ │ │ @ instruction: 0x009543b0 │ │ │ │ @ instruction: 0x01572c98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x01572c98 │ │ │ │ @@ -22378,16 +22378,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr2, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009543b0 │ │ │ │ addseq r4, r5, r0, asr r5 │ │ │ │ cmpeq r7, r8, lsr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, fp, r0, asr fp │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r7, r8, lsr #24 │ │ │ │ @@ -22395,16 +22395,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r8, r9, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr2, [sl], {142} @ 0x8e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r5, r0, asr r5 │ │ │ │ @ instruction: 0x009546f0 │ │ │ │ @ instruction: 0x0156dc98 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -22412,16 +22412,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 3, cr2, [sl], {78} @ 0x4e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009546f0 │ │ │ │ umullseq r4, r5, r0, r8 │ │ │ │ ldrbeq r4, [r5], #-3528 @ 0xfffff238 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r6, r8, asr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22429,16 +22429,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r9, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr2, [sl], {54} @ 0x36 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r4, r5, r0, r8 │ │ │ │ addseq r4, r5, r0, lsr sl │ │ │ │ cmpeq r6, r8, asr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq pc, [r4], #-2544 @ 0xfffff610 @ │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r6, r8, asr #28 │ │ │ │ @@ -22446,16 +22446,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq sl, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r8, r9, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr2, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r5, r0, lsr sl │ │ │ │ @ instruction: 0x00954bd0 │ │ │ │ cmpeq r6, r8, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq pc, [r4], #-2536 @ 0xfffff618 @ │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r6, r8, asr #5 │ │ │ │ @@ -22463,16 +22463,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq sl, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r8, r9, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr2, [sl], {142} @ 0x8e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00954bd0 │ │ │ │ addseq r4, r5, r0, ror sp │ │ │ │ cmpeq r6, r8, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq pc, [r4], #-2536 @ 0xfffff618 @ │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r6, r8, asr #5 │ │ │ │ @@ -22480,16 +22480,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq sl, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr2, [sl], {22} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r5, r0, ror sp │ │ │ │ addseq r4, r5, r0, lsl pc │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldrbeq r6, [r5], #-1080 @ 0xfffffbc8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r6, [r5], #-976 @ 0xfffffc30 │ │ │ │ @@ -22497,16 +22497,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq sl, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r8, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr2, [sl], {214} @ 0xd6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r5, r0, lsl pc │ │ │ │ ldrheq r5, [r5], r0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldrbeq r6, [r5], #-1080 @ 0xfffffbc8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r6, [r5], #-976 @ 0xfffffc30 │ │ │ │ @@ -22514,16 +22514,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq sl, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8a192e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrheq r5, [r5], r0 │ │ │ │ addseq r5, r5, r0, asr r2 │ │ │ │ ldrbeq r6, [r5], #-1320 @ 0xfffffad8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0156f398 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22531,16 +22531,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s2-s239} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r5, r0, asr r2 │ │ │ │ @ instruction: 0x009553f0 │ │ │ │ ldrsheq pc, [r6, #-56] @ 0xffffffc8 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq r6, [r5], #-1256 @ 0xfffffb18 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsheq pc, [r6, #-56] @ 0xffffffc8 @ │ │ │ │ @@ -22548,16 +22548,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 12, cr1, [sl], {118} @ 0x76 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009553f0 │ │ │ │ umullseq r5, r5, r0, r5 @ │ │ │ │ ldrbeq r6, [r5], #-2800 @ 0xfffff510 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r6, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22565,16 +22565,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 13, cr1, [sl], {198} @ 0xc6 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ umullseq r5, r5, r0, r5 @ │ │ │ │ addseq r5, r5, r0, lsr r7 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq r6, [r5], #-3632 @ 0xfffff1d0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -22582,16 +22582,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r6, [r5], #-3608 @ 0xfffff1e8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr1, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r5, r0, lsr r7 │ │ │ │ @ instruction: 0x009558d0 │ │ │ │ cmppeq r6, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq r7, [r5], #-256 @ 0xffffff00 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmppeq r6, r8, ror #11 @ p-variant is OBSOLETE │ │ │ │ @@ -22599,16 +22599,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq sl, fp, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, sp, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 2, cr1, [sl], {166} @ 0xa6 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x009558d0 │ │ │ │ addseq r5, r5, r0, ror sl │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq lr, [ip], #-4032 @ 0xfffff040 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq lr, [ip], #-2968 @ 0xfffff468 │ │ │ │ @@ -22616,16 +22616,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [ip], #-4008 @ 0xfffff058 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr1, [sl], {102} @ 0x66 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r5, r0, ror sl │ │ │ │ addseq r5, r5, r0, lsl ip │ │ │ │ strbeq lr, [ip], #-3864 @ 0xfffff0e8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbeq ip, [r3, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22633,16 +22633,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r7, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr1, [sl], {30} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r5, r0, lsl ip │ │ │ │ @ instruction: 0x00955db0 │ │ │ │ strbeq lr, [ip], #-3856 @ 0xfffff0f0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r3, r8, lsr #17 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22650,16 +22650,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 8, cr0, [sl], {126} @ 0x7e │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x00955db0 │ │ │ │ addseq r5, r5, r0, asr pc │ │ │ │ strbeq pc, [ip], #-1016 @ 0xfffffc08 @ │ │ │ │ svclt 0x00ffd080 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22667,16 +22667,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq sl, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 8, cr0, [sl], {126} @ 0x7e │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r5, r5, r0, asr pc │ │ │ │ ldrsheq r6, [r5], r0 │ │ │ │ strbeq pc, [ip], #-1016 @ 0xfffffc08 @ │ │ │ │ svclt 0x00ffd080 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22684,16 +22684,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq sl, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r3, r8, asr #13 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr0, [sl], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrsheq r6, [r5], r0 │ │ │ │ umullseq r6, r5, r0, r2 │ │ │ │ cmpeq r3, r8, asr #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq lr, [ip], #-3784 @ 0xfffff138 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r3, r8, asr #17 │ │ │ │ @@ -22701,16 +22701,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8a09e6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r6, r5, r0, r2 │ │ │ │ addseq r6, r5, r0, lsr r4 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq pc, [ip], #-1496 @ 0xfffffa28 @ │ │ │ │ @@ -22718,16 +22718,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d0-d30} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r5, r0, lsr r4 │ │ │ │ @ instruction: 0x009565d0 │ │ │ │ ldrbeq sp, [r9], #3240 @ 0xca8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r3, r8, lsl r9 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22735,16 +22735,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr0, [sl], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009565d0 │ │ │ │ addseq r6, r5, r0, ror r7 │ │ │ │ ldrbeq sp, [r9], #3232 @ 0xca0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r3, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22752,16 +22752,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr0, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r5, r0, ror r7 │ │ │ │ addseq r6, r5, r0, lsl r9 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbeq fp, [sp], #-3800 @ 0xfffff128 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r9], #2424 @ 0x978 │ │ │ │ @@ -22769,16 +22769,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 0, cr0, [sl], {94} @ 0x5e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq r6, r5, r0, lsl r9 │ │ │ │ @ instruction: 0x00956ab0 │ │ │ │ strbeq fp, [sp], #-3512 @ 0xfffff248 │ │ │ │ strbeq lr, [ip], #-2712 @ 0xfffff568 │ │ │ │ ldrheq pc, [r3, #-232] @ 0xffffff18 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22786,16 +22786,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 1, cr0, [sl], {46} @ 0x2e │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x00956ab0 │ │ │ │ addseq r6, r5, r0, asr ip │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [sp], #-1672 @ 0xfffff978 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq ip, [sp], #-576 @ 0xfffffdc0 │ │ │ │ @@ -22803,16 +22803,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq sl, fp, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [sp], #-1528 @ 0xfffffa08 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r8, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr0, [sl], {238} @ 0xee │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r5, r0, asr ip │ │ │ │ @ instruction: 0x00956df0 │ │ │ │ strbeq ip, [sp], #-1432 @ 0xfffffa68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, ror r3 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22820,16 +22820,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr0, [sl], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00956df0 │ │ │ │ umullseq r6, r5, r0, pc @ │ │ │ │ strbeq ip, [sp], #-1424 @ 0xfffffa70 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr r5 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22837,16 +22837,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 6, cr0, [sl], {230} @ 0xe6 │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ umullseq r6, r5, r0, pc @ │ │ │ │ addseq r7, r5, r0, lsr r1 │ │ │ │ strbeq ip, [sp], #-2992 @ 0xfffff450 │ │ │ │ svclt 0x00ffc208 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22854,16 +22854,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 6, cr0, [sl], {230} @ 0xe6 │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r7, r5, r0, lsr r1 │ │ │ │ @ instruction: 0x009572d0 │ │ │ │ strbeq ip, [sp], #-2992 @ 0xfffff450 │ │ │ │ svclt 0x00ffc208 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -22871,16 +22871,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq pc, [r3, #-248] @ 0xffffff08 @ │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr0, [sl], {62} @ 0x3e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009572d0 │ │ │ │ addseq r7, r5, r0, ror r4 │ │ │ │ cmpeq r4, r8, lsr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [sp], #-1360 @ 0xfffffab0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, lsr #11 │ │ │ │ @@ -22888,16 +22888,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, ip, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, r9, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr7, [sl], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r5, r0, ror r4 │ │ │ │ addseq r7, r5, r0, lsl r6 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq ip, [sp], #-3656 @ 0xfffff1b8 │ │ │ │ @@ -22905,16 +22905,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq sl, fp, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r8, r9, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8a79b6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r5, r0, lsl r6 │ │ │ │ @ instruction: 0x009577b0 │ │ │ │ ldrteq r9, [r6], #272 @ 0x110 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22922,16 +22922,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq sl, [fp], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r8, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d7-d13} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009577b0 │ │ │ │ addseq r7, r5, r0, asr r9 │ │ │ │ ldrteq r9, [r6], #264 @ 0x108 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr #23 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22939,16 +22939,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr7, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r5, r0, asr r9 │ │ │ │ @ instruction: 0x00957af0 │ │ │ │ ldrteq r9, [r6], #256 @ 0x100 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrheq r5, [r4, #-8] │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -22956,16 +22956,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r7, r8, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr7, [sl], {86} @ 0x56 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00957af0 │ │ │ │ umullseq r7, r5, r0, ip │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbeq sl, [lr], #-3912 @ 0xfffff0b8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r8, [r6], #2144 @ 0x860 │ │ │ │ @@ -22973,16 +22973,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r9, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 0, cr7, [sl], {22} │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ umullseq r7, r5, r0, ip │ │ │ │ addseq r7, r5, r0, lsr lr │ │ │ │ strbeq sl, [lr], #-2992 @ 0xfffff450 │ │ │ │ strbeq ip, [sp], #-384 @ 0xfffffe80 │ │ │ │ cmpeq r4, r8, ror #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22990,16 +22990,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r8, r9, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 1, cr7, [sl], {230} @ 0xe6 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq r7, r5, r0, lsr lr │ │ │ │ @ instruction: 0x00957fd0 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq fp, [lr], #-744 @ 0xfffffd18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq fp, [lr], #-360 @ 0xfffffe98 │ │ │ │ @@ -23007,16 +23007,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [lr], #-720 @ 0xfffffd30 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r8, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr7, [sl], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00957fd0 │ │ │ │ addseq r8, r5, r0, ror r1 │ │ │ │ strbeq fp, [lr], #-672 @ 0xfffffd60 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsheq r5, [r4, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23024,16 +23024,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr7, [sl], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r5, r0, ror r1 │ │ │ │ addseq r8, r5, r0, lsl r3 │ │ │ │ strbeq fp, [lr], #-664 @ 0xfffffd68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr r8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23041,16 +23041,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, sl, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 6, cr7, [sl], {190} @ 0xbe │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r8, r5, r0, lsl r3 │ │ │ │ @ instruction: 0x009584b0 │ │ │ │ strbeq fp, [lr], #-1312 @ 0xfffffae0 │ │ │ │ svclt 0x00ffb1c0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23058,16 +23058,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, sl, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 6, cr7, [sl], {190} @ 0xbe │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009584b0 │ │ │ │ addseq r8, r5, r0, asr r6 │ │ │ │ strbeq fp, [lr], #-1312 @ 0xfffffae0 │ │ │ │ svclt 0x00ffb1c0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23075,16 +23075,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, lsr #7 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r8, sl, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr7, [sl], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r5, r0, asr r6 │ │ │ │ @ instruction: 0x009587f0 │ │ │ │ ldrsbeq r5, [r4, #-136] @ 0xffffff78 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq fp, [lr], #-600 @ 0xfffffda8 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r5, [r4, #-136] @ 0xffffff78 │ │ │ │ @@ -23092,16 +23092,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr6, [sl], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009587f0 │ │ │ │ umullseq r8, r5, r0, r9 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq fp, [lr], #-1456 @ 0xfffffa50 │ │ │ │ @@ -23109,16 +23109,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s12-s137} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r8, r5, r0, r9 │ │ │ │ addseq r8, r5, r0, lsr fp │ │ │ │ ldrteq r8, [r6], #2096 @ 0x830 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrheq r5, [r4, #-168] @ 0xffffff58 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23126,16 +23126,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r8, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + vstmia sl, {d6-} │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq r8, r5, r0, lsr fp │ │ │ │ @ instruction: 0x00958cd0 │ │ │ │ strbeq fp, [lr], #-1312 @ 0xfffffae0 │ │ │ │ strbeq ip, [sp], #-384 @ 0xfffffe80 │ │ │ │ cmpeq r4, r8, lsl #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23143,16 +23143,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 13, cr6, [sl], {70} @ 0x46 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x00958cd0 │ │ │ │ addseq r8, r5, r0, ror lr │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [lr], #-1216 @ 0xfffffb40 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq ip, [lr], #-752 @ 0xfffffd10 │ │ │ │ @@ -23160,16 +23160,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [lr], #-1192 @ 0xfffffb58 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr6, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r5, r0, ror lr │ │ │ │ addseq r9, r5, r0, lsl r0 │ │ │ │ strbeq ip, [lr], #-1144 @ 0xfffffb88 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, asr #29 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23177,16 +23177,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r7, r9, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr6, [sl], {62} @ 0x3e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r5, r0, lsl r0 │ │ │ │ @ instruction: 0x009591b0 │ │ │ │ strbeq ip, [lr], #-1136 @ 0xfffffb90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23194,16 +23194,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r7, ip, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 2, cr6, [sl], {30} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x009591b0 │ │ │ │ addseq r9, r5, r0, asr r3 │ │ │ │ strbeq ip, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23211,16 +23211,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, r2 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r7, ip, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 2, cr6, [sl], {30} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r9, r5, r0, asr r3 │ │ │ │ @ instruction: 0x009594f0 │ │ │ │ strbeq ip, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23228,16 +23228,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsheq r5, [r4, #-216] @ 0xffffff28 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r7, r8, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr6, [sl], {86} @ 0x56 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009594f0 │ │ │ │ umullseq r9, r5, r0, r6 │ │ │ │ ldrsbeq r8, [r4, #-88] @ 0xffffffa8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [lr], #-1072 @ 0xfffffbd0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r8, [r4, #-88] @ 0xffffffa8 │ │ │ │ @@ -23245,16 +23245,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, ip, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r8, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr6, [sl], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r9, r5, r0, r6 │ │ │ │ addseq r9, r5, r0, lsr r8 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq ip, [lr], #-1960 @ 0xfffff858 │ │ │ │ @@ -23262,16 +23262,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r8, r9, sl, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr6, [sl], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r5, r0, lsr r8 │ │ │ │ @ instruction: 0x009599d0 │ │ │ │ ldrteq r8, [r6], #2016 @ 0x7e0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsheq r8, [r4, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23279,16 +23279,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, sl, ip, pc} │ │ │ │ - @ instruction: 0x9668899a │ │ │ │ + stc 6, cr6, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r0, #1024 @ 0x400 │ │ │ │ @ instruction: 0x009599d0 │ │ │ │ addseq r9, r5, r0, ror fp │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ svclt 0x00ffa150 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23296,16 +23296,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r8, sl, ip, pc} │ │ │ │ - @ instruction: 0x96687674 │ │ │ │ + stc 7, cr6, [sl], {54} @ 0x36 │ │ │ │ + cmnpl r0, #-285212672 @ 0xef000000 │ │ │ │ addseq r9, r5, r0, ror fp │ │ │ │ addseq r9, r5, r0, lsl sp │ │ │ │ strbeq ip, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ svclt 0x00ffa150 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23313,16 +23313,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r8, sl, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr6, [sl], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r5, r0, lsl sp │ │ │ │ @ instruction: 0x00959eb0 │ │ │ │ cmpeq r4, r8, ror #12 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23330,16 +23330,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r9, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr5, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00959eb0 │ │ │ │ addseq sl, r5, r0, asr r0 │ │ │ │ ldrteq r8, [r6], #2000 @ 0x7d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, ror #18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23347,16 +23347,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r8, r9, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + @ instruction: 0xec8a598e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq sl, r5, r0, asr r0 │ │ │ │ @ instruction: 0x0095a1f0 │ │ │ │ strbeq ip, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ strbeq ip, [sp], #-384 @ 0xfffffe80 │ │ │ │ cmpeq r4, r8, ror #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23364,16 +23364,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr5, [sl], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095a1f0 │ │ │ │ umullseq sl, r5, r0, r3 │ │ │ │ ldrbeq r0, [r0], #-544 @ 0xfffffde0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsl r0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23381,16 +23381,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr5, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq sl, r5, r0, r3 │ │ │ │ addseq sl, r5, r0, lsr r5 │ │ │ │ ldrbeq r0, [r0], #-1984 @ 0xfffff840 │ │ │ │ svclt 0x00ff9b38 │ │ │ │ ldrbeq r0, [r0], #-1960 @ 0xfffff858 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r4, sp, r8, lsl r1 │ │ │ │ @@ -23398,16 +23398,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr5, [sl], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r5, r0, lsr r5 │ │ │ │ @ instruction: 0x0095a6d0 │ │ │ │ ldrbeq r0, [r0], #-2192 @ 0xfffff770 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, rrx │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23415,16 +23415,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr5, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095a6d0 │ │ │ │ addseq sl, r5, r0, ror r8 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq ip, r0, r8, lsr sl │ │ │ │ rsceq r3, r1, r8, lsl r1 │ │ │ │ ldrbeq r0, [r0], #-1960 @ 0xfffff858 │ │ │ │ @@ -23432,16 +23432,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr5, [sl], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r5, r0, ror r8 │ │ │ │ addseq sl, r5, r0, lsl sl │ │ │ │ ldrbeq r0, [r0], #-2288 @ 0xfffff710 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbeq sl, [r4, #-8] │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23449,16 +23449,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, r9, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr5, [sl], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r5, r0, lsl sl │ │ │ │ @ instruction: 0x0095abb0 │ │ │ │ cmpeq r4, r8, ror #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, fp, r8, lsl #27 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, ror #2 │ │ │ │ @@ -23466,16 +23466,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, ip, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr5, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095abb0 │ │ │ │ addseq sl, r5, r0, asr sp │ │ │ │ cmpeq r4, r8, ror #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r6, [pc], #-440 @ 95ad70 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, ror #27 │ │ │ │ @@ -23483,16 +23483,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr5, [sl], {190} @ 0xbe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r5, r0, asr sp │ │ │ │ @ instruction: 0x0095aef0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq r6, [pc], #-1312 @ 95af18 │ │ │ │ @@ -23500,16 +23500,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r9, sl, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr5, [sl], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095aef0 │ │ │ │ umullseq fp, r5, r0, r0 │ │ │ │ ldrbeq sp, [r9], #2504 @ 0x9c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsl #28 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23517,16 +23517,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r8, r9, sl, sp, pc} │ │ │ │ - @ instruction: 0x96683ab6 │ │ │ │ + stc 5, cr5, [sl], {222} @ 0xde │ │ │ │ + cmnpl r0, #2949120 @ 0x2d0000 │ │ │ │ umullseq fp, r5, r0, r0 │ │ │ │ addseq fp, r5, r0, lsr r2 │ │ │ │ strbeq r6, [pc], #-1192 @ 95b248 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrbeq sp, [r9], #2472 @ 0x9a8 │ │ │ │ @@ -23534,16 +23534,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, sl, sp, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 6, cr5, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq fp, r5, r0, lsr r2 │ │ │ │ @ instruction: 0x0095b3d0 │ │ │ │ strbeq r6, [pc], #-1192 @ 95b3e8 │ │ │ │ strbeq ip, [sp], #-384 @ 0xfffffe80 │ │ │ │ cmpeq r4, r8, ror lr │ │ │ │ strbeq r7, [pc], #-704 @ 95b3f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -23551,16 +23551,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 8, cr4, [sl], {110} @ 0x6e │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x0095b3d0 │ │ │ │ addseq fp, r5, r0, ror r5 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r8, [pc], #-944 @ 95b590 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -23568,16 +23568,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [pc], #-920 @ 95b70c │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s8-s53} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r5, r0, ror r5 │ │ │ │ addseq fp, r5, r0, lsl r7 │ │ │ │ strbeq r8, [pc], #-872 @ 95b728 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr r0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23585,16 +23585,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d4-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r5, r0, lsl r7 │ │ │ │ @ instruction: 0x0095b8b0 │ │ │ │ strbeq r8, [pc], #-864 @ 95b8c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, rrx │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23602,16 +23602,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 13, cr4, [sl], {38} @ 0x26 │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x0095b8b0 │ │ │ │ addseq fp, r5, r0, asr sl │ │ │ │ strbeq r8, [pc], #-3808 @ 95ba68 │ │ │ │ svclt 0x00ff8b48 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23619,16 +23619,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 13, cr4, [sl], {38} @ 0x26 │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq fp, r5, r0, asr sl │ │ │ │ @ instruction: 0x0095bbf0 │ │ │ │ strbeq r8, [pc], #-3808 @ 95bc08 │ │ │ │ svclt 0x00ff8b48 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23636,16 +23636,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, asr #31 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr4, [sl], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095bbf0 │ │ │ │ umullseq fp, r5, r0, sp │ │ │ │ @ instruction: 0x01549098 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r8, [pc], #-800 @ 95bdb0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x01549098 │ │ │ │ @@ -23653,16 +23653,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, sl, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr4, [sl], {174} @ 0xae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq fp, r5, r0, sp │ │ │ │ addseq fp, r5, r0, lsr pc │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq r8, [pc], #-4008 @ 95bf58 │ │ │ │ @@ -23670,16 +23670,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r9, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr4, [sl], {230} @ 0xe6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r5, r0, lsr pc │ │ │ │ ldrsbeq ip, [r5], r0 │ │ │ │ streq sp, [r2, #2560]! @ 0xa00 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsl r7 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23687,16 +23687,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr4, [sl], {238} @ 0xee │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrsbeq ip, [r5], r0 │ │ │ │ addseq ip, r5, r0, ror r2 │ │ │ │ cmpeq r4, r8, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ streq sp, [r2, #2456]! @ 0x998 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, lsr #14 │ │ │ │ @@ -23704,16 +23704,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, ip, sp, pc} │ │ │ │ - @ instruction: 0x9668899a │ │ │ │ + stc 2, cr4, [sl], {174} @ 0xae │ │ │ │ + cmnpl r0, #1024 @ 0x400 │ │ │ │ addseq ip, r5, r0, ror r2 │ │ │ │ addseq ip, r5, r0, lsl r4 │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ svclt 0x00ff8540 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23721,16 +23721,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0x96687674 │ │ │ │ + stc 3, cr4, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r0, #-285212672 @ 0xef000000 │ │ │ │ addseq ip, r5, r0, lsl r4 │ │ │ │ @ instruction: 0x0095c5b0 │ │ │ │ strbeq fp, [pc], #-3376 @ 95c5c8 │ │ │ │ svclt 0x00ff8540 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23738,16 +23738,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr4, [sl], {150} @ 0x96 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095c5b0 │ │ │ │ addseq ip, r5, r0, asr r7 │ │ │ │ cmpeq r4, r8, asr #14 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -23755,16 +23755,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r9, sl, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr4, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r5, r0, asr r7 │ │ │ │ @ instruction: 0x0095c8f0 │ │ │ │ ldrheq r9, [r4, #-168] @ 0xffffff58 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r1, r0, lsl #24 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrheq r9, [r4, #-168] @ 0xffffff58 │ │ │ │ @@ -23772,16 +23772,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, sl, ip, sp, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 6, cr4, [sl], {142} @ 0x8e │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x0095c8f0 │ │ │ │ umullseq ip, r5, r0, sl │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [pc], #-2152 @ 95cab0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -23789,16 +23789,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [pc], #-2120 @ 95cc2c │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r7, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8ab94e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq ip, r5, r0, sl │ │ │ │ addseq ip, r5, r0, lsr ip │ │ │ │ strbeq ip, [pc], #-1976 @ 95cc48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsl #18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23806,16 +23806,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, ip, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r7, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s22-s123} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r5, r0, lsr ip │ │ │ │ @ instruction: 0x0095cdd0 │ │ │ │ strbeq ip, [pc], #-1968 @ 95cde8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, asr #18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23823,16 +23823,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r9, sl, fp, lr} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 12, cr11, [sl], {70} @ 0x46 │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x0095cdd0 │ │ │ │ addseq ip, r5, r0, ror pc │ │ │ │ strbeq ip, [pc], #-3544 @ 95cf88 │ │ │ │ svclt 0x00ff7ca8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23840,16 +23840,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r9, sl, fp, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 12, cr11, [sl], {70} @ 0x46 │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq ip, r5, r0, ror pc │ │ │ │ addseq sp, r5, r0, lsl r1 │ │ │ │ strbeq ip, [pc], #-3544 @ 95d128 │ │ │ │ svclt 0x00ff7ca8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -23857,16 +23857,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r4, r8, asr r8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r9, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr11, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r5, r0, lsl r1 │ │ │ │ @ instruction: 0x0095d2b0 │ │ │ │ cmpeq r4, r8, ror r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq ip, [pc], #-1904 @ 95d2d0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, ror r9 │ │ │ │ @@ -23874,16 +23874,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r8, r9, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr11, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095d2b0 │ │ │ │ addseq sp, r5, r0, asr r4 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq ip, [pc], #-3696 @ 95d478 │ │ │ │ @@ -23891,16 +23891,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr11, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r5, r0, asr r4 │ │ │ │ @ instruction: 0x0095d5f0 │ │ │ │ strteq r5, [sl], #2584 @ 0xa18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01549998 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -23908,16 +23908,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r9, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr11, [sl], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095d5f0 │ │ │ │ umullseq sp, r5, r0, r7 │ │ │ │ ldrsbeq r9, [r4, #-152] @ 0xffffff68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq sp, [pc], #-3376 @ 95d7b0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r9, [r4, #-152] @ 0xffffff68 │ │ │ │ @@ -23925,16 +23925,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr11, [sl], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq sp, r5, r0, r7 │ │ │ │ addseq sp, r5, r0, lsr r9 │ │ │ │ cmpeq r4, r8, asr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r4, r8, asr #20 │ │ │ │ @@ -23942,16 +23942,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, r9, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr11, [sl], {150} @ 0x96 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r5, r0, lsr r9 │ │ │ │ @ instruction: 0x0095dad0 │ │ │ │ ldrsheq r9, [r3, #-232] @ 0xffffff18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq fp, [fp], #-3472 @ 0xfffff270 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsheq r9, [r3, #-232] @ 0xffffff18 │ │ │ │ @@ -23959,16 +23959,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr11, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095dad0 │ │ │ │ addseq sp, r5, r0, ror ip │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r3, r8, lsl #30 │ │ │ │ @@ -23976,16 +23976,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r8, lr} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 3, cr11, [sl], {14} │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq sp, r5, r0, ror ip │ │ │ │ addseq sp, r5, r0, lsl lr │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -23993,16 +23993,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr11, [sl], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r5, r0, lsl lr │ │ │ │ @ instruction: 0x0095dfb0 │ │ │ │ ldrsbeq r9, [r3, #-184] @ 0xffffff48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [fp], #-3320 @ 0xfffff308 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r9, [r3, #-184] @ 0xffffff48 │ │ │ │ @@ -24010,16 +24010,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r8, r9, sl, lr} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 5, cr11, [sl], {182} @ 0xb6 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x0095dfb0 │ │ │ │ addseq lr, r5, r0, asr r1 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [fp], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -24027,16 +24027,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [fp], #-24 @ 0xffffffe8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, r9, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr10, [sl], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq lr, r5, r0, asr r1 │ │ │ │ @ instruction: 0x0095e2f0 │ │ │ │ ldrsbeq r9, [r3, #-168] @ 0xffffff58 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [fp], #-504 @ 0xfffffe08 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r9, [r3, #-168] @ 0xffffff58 │ │ │ │ @@ -24044,16 +24044,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s20-s25} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095e2f0 │ │ │ │ umullseq lr, r5, r0, r4 │ │ │ │ strbeq r9, [pc, #2296]! @ 95eda0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -24061,16 +24061,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr10, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq lr, r5, r0, r4 │ │ │ │ addseq lr, r5, r0, lsr r6 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq ip, [r1, #1952]! @ 0x7a0 │ │ │ │ @@ -24078,16 +24078,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r8, sl, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr10, [sl], {70} @ 0x46 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq lr, r5, r0, lsr r6 │ │ │ │ @ instruction: 0x0095e7d0 │ │ │ │ ldrbeq r2, [r8], #3024 @ 0xbd0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r5, [sp, #952]! @ 0x3b8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24095,16 +24095,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r9, ip, lr} │ │ │ │ - @ instruction: 0x9668899a │ │ │ │ + stc 0, cr10, [sl], {6} │ │ │ │ + cmnpl r0, #1024 @ 0x400 │ │ │ │ @ instruction: 0x0095e7d0 │ │ │ │ addseq lr, r5, r0, ror r9 │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ svclt 0x00ff67d8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r2, [r8], #2984 @ 0xba8 │ │ │ │ @@ -24112,16 +24112,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r9, ip, lr} │ │ │ │ - @ instruction: 0x96687674 │ │ │ │ + stc 0, cr10, [sl], {190} @ 0xbe │ │ │ │ + cmnpl r0, #-285212672 @ 0xef000000 │ │ │ │ addseq lr, r5, r0, ror r9 │ │ │ │ addseq lr, r5, r0, lsl fp │ │ │ │ streq ip, [r1, #1808]! @ 0x710 │ │ │ │ svclt 0x00ff67d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r2, [r8], #2984 @ 0xba8 │ │ │ │ @@ -24129,16 +24129,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r8, r9, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr10, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq lr, r5, r0, lsl fp │ │ │ │ @ instruction: 0x0095ecb0 │ │ │ │ strbeq r5, [sp, #968]! @ 0x3c8 │ │ │ │ svclt 0x00ff67d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r2, [r8], #2984 @ 0xba8 │ │ │ │ @@ -24146,16 +24146,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r8, r9, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr10, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095ecb0 │ │ │ │ addseq lr, r5, r0, asr lr │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r0, r0, r8, lsl lr │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrbeq r2, [r8], #3000 @ 0xbb8 │ │ │ │ @@ -24163,16 +24163,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr10, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq lr, r5, r0, asr lr │ │ │ │ @ instruction: 0x0095eff0 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ streq pc, [r1, #2824]! @ 0xb08 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r1, #2752]! @ 0xac0 │ │ │ │ @@ -24180,16 +24180,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, r8, r9, sl, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr10, [sl], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095eff0 │ │ │ │ umullseq pc, r5, r0, r1 @ │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq lr, [r1, #1144]! @ 0x478 │ │ │ │ @@ -24197,16 +24197,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r7, sl, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr10, [sl], {86} @ 0x56 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq pc, r5, r0, r1 @ │ │ │ │ addseq pc, r5, r0, lsr r3 @ │ │ │ │ ldrbeq r2, [r8], #2816 @ 0xb00 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r5, [sp, #1336]! @ 0x538 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24214,16 +24214,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r7, r8, sl, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr10, [sl], {30} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r5, r0, lsr r3 @ │ │ │ │ @ instruction: 0x0095f4d0 │ │ │ │ strbeq r5, [sp, #1352]! @ 0x548 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r1, r0, asr #30 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r5, [sp, #1352]! @ 0x548 │ │ │ │ @@ -24231,16 +24231,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia sl, {d9-} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0095f4d0 │ │ │ │ addseq pc, r5, r0, ror r6 @ │ │ │ │ strbeq r9, [r4, #-2880]! @ 0xfffff4c0 │ │ │ │ svclt 0x00ff5d38 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24248,16 +24248,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, ip, r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [sl, #2168]! @ 0x878 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r9, sl, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr9, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r5, r0, ror r6 @ │ │ │ │ addseq pc, r5, r0, lsl r8 @ │ │ │ │ strbeq r1, [sl, #2328]! @ 0x918 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [r4, #-1872]! @ 0xfffff8b0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [sl, #2328]! @ 0x918 │ │ │ │ @@ -24265,16 +24265,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r9, sl, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr9, [sl], {190} @ 0xbe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r5, r0, lsl r8 @ │ │ │ │ @ instruction: 0x0095f9b0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq r9, [r4, #-3024]! @ 0xfffff430 │ │ │ │ @@ -24282,16 +24282,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, sl, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr9, [sl], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0095f9b0 │ │ │ │ addseq pc, r5, r0, asr fp @ │ │ │ │ ldrteq r6, [r4], #2792 @ 0xae8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [sl, #2360]! @ 0x938 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24299,16 +24299,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r8, sl, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 15, cr9, [sl], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq pc, r5, r0, asr fp @ │ │ │ │ @ instruction: 0x0095fcf0 │ │ │ │ strbeq r9, [r4, #-2880]! @ 0xfffff4c0 │ │ │ │ strbeq r4, [r1, #-2976]! @ 0xfffff460 │ │ │ │ strbeq r1, [sl, #2376]! @ 0x948 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -24316,16 +24316,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 1, cr9, [sl], {6} │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x0095fcf0 │ │ │ │ umullseq pc, r5, r0, lr @ │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq lr, [r4, #-0]! │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq sp, [r4, #-3712]! @ 0xfffff180 │ │ │ │ @@ -24333,16 +24333,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r4, #-4072]! @ 0xfffff018 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr9, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq pc, r5, r0, lr @ │ │ │ │ addseq r0, r6, r0, lsr r0 │ │ │ │ strbeq sp, [r4, #-4024]! @ 0xfffff048 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [sl, #2872]! @ 0xb38 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24350,16 +24350,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r9, sl, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr9, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r6, r0, lsr r0 │ │ │ │ @ instruction: 0x009601d0 │ │ │ │ strbeq sp, [r4, #-4016]! @ 0xfffff050 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [sl, #2920]! @ 0xb68 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24367,16 +24367,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq fp, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, sl, sp, lr} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 6, cr9, [sl], {222} @ 0xde │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x009601d0 │ │ │ │ addseq r0, r6, r0, ror r3 │ │ │ │ strbeq lr, [r4, #-728]! @ 0xfffffd28 │ │ │ │ svclt 0x00ff5220 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24384,16 +24384,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, sl, sp, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 6, cr9, [sl], {222} @ 0xde │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r0, r6, r0, ror r3 │ │ │ │ addseq r0, r6, r0, lsl r5 │ │ │ │ strbeq lr, [r4, #-728]! @ 0xfffffd28 │ │ │ │ svclt 0x00ff5220 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24401,16 +24401,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [sl, #2792]! @ 0xae8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, sl, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr9, [sl], {22} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r6, r0, lsl r5 │ │ │ │ @ instruction: 0x009606b0 │ │ │ │ strbeq r1, [sl, #2952]! @ 0xb88 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq sp, [r4, #-3952]! @ 0xfffff090 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [sl, #2952]! @ 0xb88 │ │ │ │ @@ -24418,16 +24418,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r9, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr8, [sl], {70} @ 0x46 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009606b0 │ │ │ │ addseq r0, r6, r0, asr r8 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq lr, [r4, #-872]! @ 0xfffffc98 │ │ │ │ @@ -24435,16 +24435,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r8, r9, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8a899e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r6, r0, asr r8 │ │ │ │ @ instruction: 0x009609f0 │ │ │ │ ldrteq r6, [r4], #2704 @ 0xa90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [sl, #2984]! @ 0xba8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24452,16 +24452,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, r8, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x9668899a │ │ │ │ + vstmia sl, {d8-} │ │ │ │ + cmnpl r0, #1024 @ 0x400 │ │ │ │ @ instruction: 0x009609f0 │ │ │ │ umullseq r0, r6, r0, fp │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ svclt 0x00ff4d10 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r6, [r4], #2664 @ 0xa68 │ │ │ │ @@ -24469,16 +24469,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r8, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x96687674 │ │ │ │ + vstmia sl, {d8-} │ │ │ │ + cmnpl r0, #-285212672 @ 0xef000000 │ │ │ │ umullseq r0, r6, r0, fp │ │ │ │ addseq r0, r6, r0, lsr sp │ │ │ │ strbeq lr, [r4, #-728]! @ 0xfffffd28 │ │ │ │ svclt 0x00ff4d10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r6, [r4], #2664 @ 0xa68 │ │ │ │ @@ -24486,16 +24486,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr8, [sl], {70} @ 0x46 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r6, r0, lsr sp │ │ │ │ @ instruction: 0x00960ed0 │ │ │ │ strbeq r1, [sl, #3000]! @ 0xbb8 │ │ │ │ svclt 0x00ff4d10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r6, [r4], #2664 @ 0xa68 │ │ │ │ @@ -24503,16 +24503,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r9, sl, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr8, [sl], {54} @ 0x36 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00960ed0 │ │ │ │ addseq r1, r6, r0, ror r0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r0, r0, r8, lsl lr │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq r6, [r4], #2680 @ 0xa78 │ │ │ │ @@ -24520,16 +24520,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, sl, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr8, [sl], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r6, r0, ror r0 │ │ │ │ addseq r1, r6, r0, lsl r2 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ strbeq r1, [r5, #-1768]! @ 0xfffff918 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [r5, #-1696]! @ 0xfffff960 │ │ │ │ @@ -24537,16 +24537,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr8, [sl], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r6, r0, lsl r2 │ │ │ │ @ instruction: 0x009613b0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbeq r0, [r5, #-376]! @ 0xfffffe88 │ │ │ │ @@ -24554,16 +24554,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r9, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr8, [sl], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009613b0 │ │ │ │ addseq r1, r6, r0, asr r5 │ │ │ │ ldrteq r6, [r4], #2400 @ 0x960 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [sl, #3224]! @ 0xc98 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24571,16 +24571,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr8, [sl], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r6, r0, asr r5 │ │ │ │ @ instruction: 0x009616f0 │ │ │ │ strbeq r1, [sl, #3240]! @ 0xca8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r1, r0, asr #30 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [sl, #3240]! @ 0xca8 │ │ │ │ @@ -24588,16 +24588,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr8, [sl], {54} @ 0x36 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009616f0 │ │ │ │ umullseq r1, r6, r0, r8 │ │ │ │ strbteq pc, [sl], #-3128 @ 0xfffff3c8 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24605,16 +24605,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, sl, ip, sp, lr} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 7, cr8, [sl], {22} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ umullseq r1, r6, r0, r8 │ │ │ │ addseq r1, r6, r0, lsr sl │ │ │ │ strbteq r0, [fp], #-896 @ 0xfffffc80 │ │ │ │ svclt 0x00ff4158 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24622,16 +24622,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, sl, ip, sp, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 7, cr8, [sl], {22} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r1, r6, r0, lsr sl │ │ │ │ @ instruction: 0x00961bd0 │ │ │ │ strbteq r0, [fp], #-896 @ 0xfffffc80 │ │ │ │ svclt 0x00ff4158 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24639,16 +24639,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #15 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, r9, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr15, [sl], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00961bd0 │ │ │ │ addseq r1, r6, r0, ror sp │ │ │ │ cmpeq r1, r8, ror r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq pc, [sl], #-3064 @ 0xfffff408 @ │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, ror r8 │ │ │ │ @@ -24656,16 +24656,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r9, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr15, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r6, r0, ror sp │ │ │ │ addseq r1, r6, r0, lsl pc │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq r0, [fp], #-3368 @ 0xfffff2d8 │ │ │ │ @@ -24673,16 +24673,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s30-s243} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r6, r0, lsl pc │ │ │ │ ldrheq r2, [r6], r0 │ │ │ │ ldrteq r6, [r4], #2704 @ 0xa90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01513898 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24690,16 +24690,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, fp} │ │ │ │ - @ instruction: 0x9668899a │ │ │ │ + vstmia sl, {d15-d25} │ │ │ │ + cmnpl r0, #1024 @ 0x400 │ │ │ │ ldrheq r2, [r6], r0 │ │ │ │ addseq r2, r6, r0, asr r2 │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ svclt 0x00ff3c48 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -24707,16 +24707,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, r4, sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r9, sl, fp} │ │ │ │ - @ instruction: 0x96687674 │ │ │ │ + stc 12, cr15, [sl], {206} @ 0xce │ │ │ │ + cmnpl r0, #-285212672 @ 0xef000000 │ │ │ │ addseq r2, r6, r0, asr r2 │ │ │ │ @ instruction: 0x009623f0 │ │ │ │ strbteq r0, [fp], #-896 @ 0xfffffc80 │ │ │ │ svclt 0x00ff3c48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -24724,16 +24724,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r9, sl, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr15, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009623f0 │ │ │ │ umullseq r2, r6, r0, r5 │ │ │ │ cmpeq r1, r8, lsr #17 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ umaaleq r6, sp, r8, r3 │ │ │ │ @@ -24741,16 +24741,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r7, r8, r9, sl, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr15, [sl], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r2, r6, r0, r5 │ │ │ │ addseq r2, r6, r0, lsr r7 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r0, r0, r8, lsl lr │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq r6, [r4], #2680 @ 0xa78 │ │ │ │ @@ -24758,16 +24758,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, sl, fp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr15, [sl], {150} @ 0x96 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r2, r6, r0, lsr r7 │ │ │ │ @ instruction: 0x009628d0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbteq r8, [pc], #-2008 @ 9628ec │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r8, [pc], #-1912 @ 9628f8 │ │ │ │ @@ -24775,16 +24775,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r9} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr15, [sl], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009628d0 │ │ │ │ addseq r2, r6, r0, ror sl │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq r4, [fp], #-424 @ 0xfffffe58 │ │ │ │ @@ -24792,16 +24792,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r8, r9} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr15, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r2, r6, r0, ror sl │ │ │ │ addseq r2, r6, r0, lsl ip │ │ │ │ ldrteq r6, [r4], #2592 @ 0xa20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01513b98 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24809,16 +24809,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6} │ │ │ │ - @ instruction: 0x96683ab6 │ │ │ │ + stc 2, cr15, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r0, #2949120 @ 0x2d0000 │ │ │ │ addseq r2, r6, r0, lsl ip │ │ │ │ @ instruction: 0x00962db0 │ │ │ │ strbteq r0, [fp], #-896 @ 0xfffffc80 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ strdeq r1, [r0, r8] │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq r6, [r4], #2576 @ 0xa10 │ │ │ │ @@ -24826,16 +24826,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r8} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 3, cr15, [sl], {134} @ 0x86 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x00962db0 │ │ │ │ addseq r2, r6, r0, asr pc │ │ │ │ strbteq r0, [fp], #-896 @ 0xfffffc80 │ │ │ │ strbteq r0, [r7], #-1248 @ 0xfffffb20 │ │ │ │ cmpeq r1, r8, ror ip │ │ │ │ strbteq r5, [fp], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -24843,16 +24843,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r7, r8, r9, sl} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 5, cr15, [sl], {86} @ 0x56 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq r2, r6, r0, asr pc │ │ │ │ ldrsheq r3, [r6], r0 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r6, [fp], #-1376 @ 0xfffffaa0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -24860,16 +24860,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r6, [fp], #-1352 @ 0xfffffab8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, sl} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr15, [sl], {22} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrsheq r3, [r6], r0 │ │ │ │ umullseq r3, r6, r0, r2 │ │ │ │ strbteq r6, [fp], #-1304 @ 0xfffffae8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, lsl lr │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24877,16 +24877,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r9, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr14, [sl], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r3, r6, r0, r2 │ │ │ │ addseq r3, r6, r0, lsr r4 │ │ │ │ strbteq r6, [fp], #-1296 @ 0xfffffaf0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr lr │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24894,16 +24894,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq fp, fp, ip, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, fp, ip} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + vstmia sl, {s28-s73} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r3, r6, r0, lsr r4 │ │ │ │ @ instruction: 0x009635d0 │ │ │ │ strbteq r6, [fp], #-2696 @ 0xfffff578 │ │ │ │ svclt 0x00ff2e50 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24911,16 +24911,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, fp, ip} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia sl, {s28-s73} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009635d0 │ │ │ │ addseq r3, r6, r0, ror r7 │ │ │ │ strbteq r6, [fp], #-2696 @ 0xfffff578 │ │ │ │ svclt 0x00ff2e50 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -24928,16 +24928,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #27 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d14-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r6, r0, ror r7 │ │ │ │ addseq r3, r6, r0, lsl r9 │ │ │ │ cmpeq r1, r8, ror lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r6, [fp], #-1136 @ 0xfffffb90 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, ror lr │ │ │ │ @@ -24945,16 +24945,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d14-d24} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r6, r0, lsl r9 │ │ │ │ @ instruction: 0x00963ab0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq r6, [fp], #-2816 @ 0xfffff500 │ │ │ │ @@ -24962,16 +24962,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq fp, [fp], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r8, r9, sl, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr14, [sl], {238} @ 0xee │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00963ab0 │ │ │ │ addseq r3, r6, r0, asr ip │ │ │ │ streq r5, [r0], #208 @ 0xd0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01513e98 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -24979,16 +24979,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, sl, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr14, [sl], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r6, r0, asr ip │ │ │ │ @ instruction: 0x00963df0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r9, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq r4, [r0], #3976 @ 0xf88 │ │ │ │ @@ -24996,16 +24996,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, sl, fp, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr14, [sl], {150} @ 0x96 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00963df0 │ │ │ │ umullseq r3, r6, r0, pc @ │ │ │ │ strbteq r9, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25013,16 +25013,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r7, r9, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr14, [sl], {86} @ 0x56 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r3, r6, r0, pc @ │ │ │ │ addseq r4, r6, r0, lsr r1 │ │ │ │ strbteq r9, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr r8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25030,16 +25030,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r8, r9, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr14, [sl], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r6, r0, lsr r1 │ │ │ │ @ instruction: 0x009642d0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbteq r3, [pc], #-1392 @ 9642ec │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r3, [pc], #-952 @ 9642f8 │ │ │ │ @@ -25047,16 +25047,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr14, [sl], {174} @ 0xae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009642d0 │ │ │ │ addseq r4, r6, r0, ror r4 │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r6, [r3, r8] │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ @@ -25064,16 +25064,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r9, sl, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr14, [sl], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r6, r0, ror r4 │ │ │ │ addseq r4, r6, r0, lsl r6 │ │ │ │ strbteq fp, [lr], #-3944 @ 0xfffff098 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr #5 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25081,16 +25081,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq fp, fp, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, sl, ip} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr14, [sl], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r6, r0, lsl r6 │ │ │ │ @ instruction: 0x009647b0 │ │ │ │ strbteq fp, [lr], #-3936 @ 0xfffff0a0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25098,16 +25098,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq fp, [fp], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r8, sl, ip} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 7, cr14, [sl], {190} @ 0xbe │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x009647b0 │ │ │ │ addseq r4, r6, r0, asr r9 │ │ │ │ strbteq ip, [lr], #-3808 @ 0xfffff120 │ │ │ │ svclt 0x00ff20c0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25115,16 +25115,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r8, sl, ip} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 7, cr14, [sl], {190} @ 0xbe │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r4, r6, r0, asr r9 │ │ │ │ @ instruction: 0x00964af0 │ │ │ │ strbteq ip, [lr], #-3808 @ 0xfffff120 │ │ │ │ svclt 0x00ff20c0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25132,16 +25132,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r6, r9, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr13, [sl], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00964af0 │ │ │ │ umullseq r4, r6, r0, ip │ │ │ │ ldrheq r6, [r1, #-56] @ 0xffffffc8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq fp, [lr], #-3760 @ 0xfffff150 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrheq r6, [r1, #-56] @ 0xffffffc8 │ │ │ │ @@ -25149,16 +25149,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8ad926 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r4, r6, r0, ip │ │ │ │ addseq r4, r6, r0, lsr lr │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq sp, [lr], #-88 @ 0xffffffa8 │ │ │ │ @@ -25166,16 +25166,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, r8, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d13-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r6, r0, lsr lr │ │ │ │ @ instruction: 0x00964fd0 │ │ │ │ strteq r8, [r7], #464 @ 0x1d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01516498 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25183,16 +25183,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r9, sl, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr13, [sl], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00964fd0 │ │ │ │ addseq r5, r6, r0, ror r1 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbteq pc, [lr], #-2600 @ 0xfffff5d8 @ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #248 @ 0xf8 │ │ │ │ @@ -25200,16 +25200,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r7, sl, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr13, [sl], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r6, r0, ror r1 │ │ │ │ addseq r5, r6, r0, lsl r3 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ strbteq pc, [lr], #-2768 @ 0xfffff530 @ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #264 @ 0x108 │ │ │ │ @@ -25217,16 +25217,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, r8, sl, fp, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr13, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r5, r6, r0, lsl r3 │ │ │ │ @ instruction: 0x009654b0 │ │ │ │ ldrsbeq r6, [r1, #-104] @ 0xffffff98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r6, [r1, #-104] @ 0xffffff98 │ │ │ │ @@ -25234,16 +25234,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r7, r8, r9, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr13, [sl], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009654b0 │ │ │ │ addseq r5, r6, r0, asr r6 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ strbteq r7, [lr], #-3752 @ 0xfffff158 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq sl, [r6], #248 @ 0xf8 │ │ │ │ @@ -25251,16 +25251,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r6, sp} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 2, cr13, [sl], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq r5, r6, r0, asr r6 │ │ │ │ @ instruction: 0x009657f0 │ │ │ │ strbteq r7, [lr], #-2984 @ 0xfffff458 │ │ │ │ strbteq r0, [r7], #-1248 @ 0xfffffb20 │ │ │ │ cmpeq r1, r8, lsl #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25268,16 +25268,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r8, sp} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 3, cr13, [sl], {150} @ 0x96 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x009657f0 │ │ │ │ umullseq r5, r6, r0, r9 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r8, [lr], #-3592 @ 0xfffff1f8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -25285,16 +25285,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r8, [lr], #-3568 @ 0xfffff210 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r6, r7, sl, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr13, [sl], {78} @ 0x4e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r5, r6, r0, r9 │ │ │ │ addseq r5, r6, r0, lsr fp │ │ │ │ ldrsbeq r5, [r1, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r8, [lr], #-4048 @ 0xfffff030 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq r5, [r1, #-248] @ 0xffffff08 │ │ │ │ @@ -25302,16 +25302,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r7, r8, r9, sl, sp} │ │ │ │ - strbtls r2, [r8], -sl, lsl #27 │ │ │ │ + stc 5, cr13, [sl], {38} @ 0x26 │ │ │ │ + cmnpl r0, #17, 30 @ 0x44 │ │ │ │ addseq r5, r6, r0, lsr fp │ │ │ │ @ instruction: 0x00965cd0 │ │ │ │ strbteq sl, [fp], #-2168 @ 0xfffff788 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r1, r0, r0, lsr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq r5, [r0], #112 @ 0x70 │ │ │ │ @@ -25319,16 +25319,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r4, r5, r6, sl, sp} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 6, cr13, [sl], {230} @ 0xe6 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x00965cd0 │ │ │ │ addseq r5, r6, r0, ror lr │ │ │ │ strbteq sl, [fp], #-2168 @ 0xfffff788 │ │ │ │ strbteq sl, [fp], #-424 @ 0xfffffe58 │ │ │ │ cmpeq r1, r8, lsr r3 │ │ │ │ strbteq sp, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25336,16 +25336,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r7, r9, fp, ip, sp} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 8, cr12, [sl], {94} @ 0x5e │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq r5, r6, r0, ror lr │ │ │ │ addseq r6, r6, r0, lsl r0 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq lr, [fp], #-2728 @ 0xfffff558 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq sp, [fp], #-3832 @ 0xfffff108 │ │ │ │ @@ -25353,16 +25353,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq lr, [fp], #-2704 @ 0xfffff570 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r7, fp, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {s24-s53} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r6, r0, lsl r0 │ │ │ │ @ instruction: 0x009661b0 │ │ │ │ strbteq lr, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, lsr #11 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25370,16 +25370,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r5, r7, r8, fp, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia sl, {d12-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009661b0 │ │ │ │ addseq r6, r6, r0, asr r3 │ │ │ │ strbteq lr, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr #12 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25387,16 +25387,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 13, cr12, [sl], {22} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r6, r6, r0, asr r3 │ │ │ │ @ instruction: 0x009664f0 │ │ │ │ strbteq sl, [sp], #-2656 @ 0xfffff5a0 │ │ │ │ svclt 0x00ff0b58 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25404,16 +25404,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 13, cr12, [sl], {22} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009664f0 │ │ │ │ umullseq r6, r6, r0, r6 @ │ │ │ │ strbteq sl, [sp], #-2656 @ 0xfffff5a0 │ │ │ │ svclt 0x00ff0b58 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25421,16 +25421,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr r4 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r4, r5, r6, r7, sl, fp, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr12, [sl], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r6, r6, r0, r6 @ │ │ │ │ addseq r6, r6, r0, lsr r8 │ │ │ │ cmpeq r1, r8, lsl #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq lr, [fp], #-2544 @ 0xfffff610 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, lsl #13 │ │ │ │ @@ -25438,16 +25438,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, sl, fp, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr12, [sl], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r6, r0, lsr r8 │ │ │ │ @ instruction: 0x009669d0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq sl, [sp], #-3024 @ 0xfffff430 │ │ │ │ @@ -25455,16 +25455,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r6, r9, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr12, [sl], {214} @ 0xd6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009669d0 │ │ │ │ addseq r6, r6, r0, ror fp │ │ │ │ strbteq r3, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, asr #13 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25472,16 +25472,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r6, r7, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr12, [sl], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r6, r0, ror fp │ │ │ │ addseq r6, r6, r0, lsl sp │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ strbteq lr, [sp], #-2496 @ 0xfffff640 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r3, [ip], #-896 @ 0xfffffc80 │ │ │ │ @@ -25489,16 +25489,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r3, r7, r8, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr12, [sl], {22} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r6, r6, r0, lsl sp │ │ │ │ @ instruction: 0x00966eb0 │ │ │ │ cmpeq r1, r8, ror r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, ror r7 │ │ │ │ @@ -25506,16 +25506,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r6, r8, r9, sl, ip, sp} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr12, [sl], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00966eb0 │ │ │ │ addseq r7, r6, r0, asr r0 │ │ │ │ strbteq r3, [sp], #-328 @ 0xfffffeb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r1, r8, ror #6 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25523,16 +25523,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r7, r8, sl, ip, sp} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 7, cr12, [sl], {62} @ 0x3e │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r7, r6, r0, asr r0 │ │ │ │ @ instruction: 0x009671f0 │ │ │ │ strbteq r4, [sp], #-1256 @ 0xfffffb18 │ │ │ │ svclt 0x00ff0140 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25540,16 +25540,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r2, {r0, r2, r5, r7, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 7, cr12, [sl], {62} @ 0x3e │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009671f0 │ │ │ │ umullseq r7, r6, r0, r3 │ │ │ │ strbteq r4, [sp], #-1256 @ 0xfffffb18 │ │ │ │ svclt 0x00ff0140 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25557,16 +25557,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #1 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, r9, fp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr3, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r7, r6, r0, r3 │ │ │ │ addseq r7, r6, r0, lsr r5 │ │ │ │ cmpeq r1, r8, lsl #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r3, [sp], #-264 @ 0xfffffef8 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, lsl #7 │ │ │ │ @@ -25574,16 +25574,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r9, fp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr3, [fp], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r6, r0, lsr r5 │ │ │ │ @ instruction: 0x009676d0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ strbteq r4, [sp], #-2008 @ 0xfffff828 │ │ │ │ @@ -25591,16 +25591,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, fp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s6-s259} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009676d0 │ │ │ │ addseq r7, r6, r0, ror r8 │ │ │ │ strteq r5, [sl], #2584 @ 0xa18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsheq r5, [r1, #-56] @ 0xffffffc8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25608,16 +25608,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r8, fp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d3-d29} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r6, r0, ror r8 │ │ │ │ addseq r7, r6, r0, lsl sl │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbteq r8, [sp], #-152 @ 0xffffff68 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, lsl r4 │ │ │ │ @@ -25625,16 +25625,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r9, sl, fp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr3, [fp], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r7, r6, r0, lsl sl │ │ │ │ @ instruction: 0x00967bb0 │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, lsr #8 │ │ │ │ @@ -25642,16 +25642,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r6, r7, sl, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 6, cr3, [fp], {102} @ 0x66 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x00967bb0 │ │ │ │ addseq r7, r6, r0, asr sp │ │ │ │ subseq r2, r1, #240, 24 @ 0xf000 │ │ │ │ subeq sl, r9, #24, 2 │ │ │ │ strdeq sp, [ip, #-88] @ 0xffffffa8 │ │ │ │ subseq sp, r1, #48 @ 0x30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -25659,16 +25659,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r7, r8, sl, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 7, cr3, [fp], {54} @ 0x36 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq r7, r6, r0, asr sp │ │ │ │ @ instruction: 0x00967ef0 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq sp, r1, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -25676,16 +25676,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sp, r1, #184, 14 @ 0x2e00000 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b29f6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00967ef0 │ │ │ │ umullseq r8, r6, r0, r0 │ │ │ │ subseq sp, r1, #136, 14 @ 0x2200000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq sp, [ip, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25693,16 +25693,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s4-s177} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r8, r6, r0, r0 │ │ │ │ addseq r8, r6, r0, lsr r2 │ │ │ │ subseq sp, r1, #128, 14 @ 0x2000000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq sp, ip, r8, r6 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25710,16 +25710,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r9, sl, fp, ip, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 12, cr2, [fp], {142} @ 0x8e │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r8, r6, r0, lsr r2 │ │ │ │ @ instruction: 0x009683d0 │ │ │ │ subseq sp, r1, #160, 26 @ 0x2800 │ │ │ │ svclt 0x00feebf0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25727,16 +25727,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r9, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 12, cr2, [fp], {142} @ 0x8e │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009683d0 │ │ │ │ addseq r8, r6, r0, ror r5 │ │ │ │ subseq sp, r1, #160, 26 @ 0x2800 │ │ │ │ svclt 0x00feebf0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25744,16 +25744,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 52584 @ 0xcd68 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr2, [fp], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r6, r0, ror r5 │ │ │ │ addseq r8, r6, r0, lsl r7 │ │ │ │ cmpeq ip, r8, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq sp, r1, #64, 14 @ 0x1000000 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq ip, r8, lsl #14 │ │ │ │ @@ -25761,16 +25761,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr2, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r6, r0, lsl r7 │ │ │ │ @ instruction: 0x009688b0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subseq sp, r1, #32, 28 @ 0x200 │ │ │ │ @@ -25778,16 +25778,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r7, r9, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr2, [fp], {78} @ 0x4e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009688b0 │ │ │ │ addseq r8, r6, r0, asr sl │ │ │ │ streq r5, [r0], #208 @ 0xd0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq ip, r8, lsr #14 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25795,16 +25795,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r7, r9, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr2, [fp], {62} @ 0x3e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r6, r0, asr sl │ │ │ │ @ instruction: 0x00968bf0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r9, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq r4, [r0], #3976 @ 0xf88 │ │ │ │ @@ -25812,16 +25812,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr2, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00968bf0 │ │ │ │ umullseq r8, r6, r0, sp │ │ │ │ subseq r2, r2, #88, 24 @ 0x5800 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq ip, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25829,16 +25829,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r7, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr2, [fp], {54} @ 0x36 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r8, r6, r0, sp │ │ │ │ addseq r8, r6, r0, lsr pc │ │ │ │ subseq r2, r2, #88, 24 @ 0x5800 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq ip, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25846,16 +25846,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r7, r9, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr2, [fp], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r8, r6, r0, lsr pc │ │ │ │ ldrsbeq r9, [r6], r0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ subseq sl, r7, #160, 24 @ 0xa000 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sl, r7, #72, 14 @ 0x1200000 │ │ │ │ @@ -25863,16 +25863,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr2, [fp], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrsbeq r9, [r6], r0 │ │ │ │ addseq r9, r6, r0, ror r2 │ │ │ │ smlalbteq pc, ip, r8, sl @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r3, r8, lsr #23 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ smlalbteq pc, ip, r8, sl @ │ │ │ │ @@ -25880,16 +25880,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #124 @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r7, r8, sl, ip, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr2, [fp], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r6, r0, ror r2 │ │ │ │ addseq r9, r6, r0, lsl r4 │ │ │ │ subseq lr, r6, #8, 4 @ 0x80000000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq pc, ip, r8, r7 @ │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25897,16 +25897,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr1, [fp], {62} @ 0x3e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r6, r0, lsl r4 │ │ │ │ @ instruction: 0x009695b0 │ │ │ │ subseq lr, r6, #232, 2 @ 0x3a │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq ip, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25914,16 +25914,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r7, fp, sp, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + vstmia fp, {s2-s31} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x009695b0 │ │ │ │ addseq r9, r6, r0, asr r7 │ │ │ │ subseq r0, r7, #8, 2 │ │ │ │ svclt 0x00fede60 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25931,16 +25931,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r7, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia fp, {s2-s31} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r9, r6, r0, asr r7 │ │ │ │ @ instruction: 0x009698f0 │ │ │ │ subseq r0, r7, #8, 2 │ │ │ │ svclt 0x00fede60 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -25948,16 +25948,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq pc, [ip, #-104] @ 0xffffff98 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d1-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009698f0 │ │ │ │ umullseq r9, r6, r0, sl │ │ │ │ cmppeq ip, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq lr, r6, #168, 2 @ 0x2a │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmppeq ip, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ @@ -25965,16 +25965,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r8, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d1-d3} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r9, r6, r0, sl │ │ │ │ addseq r9, r6, r0, lsr ip │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subseq r0, r7, #200, 4 @ 0x8000000c │ │ │ │ @@ -25982,16 +25982,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr1, [fp], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r6, r0, lsr ip │ │ │ │ @ instruction: 0x00969dd0 │ │ │ │ strteq r8, [r7], #464 @ 0x1d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq ip, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -25999,16 +25999,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr1, [fp], {102} @ 0x66 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00969dd0 │ │ │ │ addseq r9, r6, r0, ror pc │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ subseq r6, r7, #80, 30 @ 0x140 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #248 @ 0xf8 │ │ │ │ @@ -26016,16 +26016,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r9, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr1, [fp], {142} @ 0x8e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r9, r6, r0, ror pc │ │ │ │ addseq sl, r6, r0, lsl r1 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ subseq r6, r7, #160, 30 @ 0x280 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #264 @ 0x108 │ │ │ │ @@ -26033,16 +26033,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r8, r9, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr1, [fp], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r6, r0, lsl r1 │ │ │ │ @ instruction: 0x0096a2b0 │ │ │ │ cmppeq ip, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmppeq ip, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ @@ -26050,16 +26050,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r6, r8, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr1, [fp], {230} @ 0xe6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096a2b0 │ │ │ │ addseq sl, r6, r0, asr r4 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ subseq r7, r6, #72, 8 @ 0x48000000 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq sl, [r6], #248 @ 0xf8 │ │ │ │ @@ -26067,16 +26067,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 4, cr1, [fp], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq sl, r6, r0, asr r4 │ │ │ │ @ instruction: 0x0096a5f0 │ │ │ │ subseq r6, r6, #240, 30 @ 0x3c0 │ │ │ │ subeq sl, r9, #24, 2 │ │ │ │ smlalbbeq pc, ip, r8, r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26084,16 +26084,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 6, cr1, [fp], {118} @ 0x76 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x0096a5f0 │ │ │ │ umullseq sl, r6, r0, r7 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq r8, r6, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -26101,16 +26101,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r8, r6, #120, 30 @ 0x1e0 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr0, [fp], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq sl, r6, r0, r7 │ │ │ │ addseq sl, r6, r0, lsr r9 │ │ │ │ cmppeq ip, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq r9, r6, #24, 4 @ 0x80000001 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmppeq ip, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ @@ -26118,16 +26118,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r8, sl, sp, lr, pc} │ │ │ │ - strbtls r2, [r8], -sl, lsl #27 │ │ │ │ + stc 7, cr1, [fp], {134} @ 0x86 │ │ │ │ + cmnpl r0, #17, 30 @ 0x44 │ │ │ │ addseq sl, r6, r0, lsr r9 │ │ │ │ @ instruction: 0x0096aad0 │ │ │ │ subseq r4, r2, #56, 22 @ 0xe000 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r1, r0, r0, lsr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq r5, [r0], #112 @ 0x70 │ │ │ │ @@ -26135,16 +26135,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, ip, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + @ instruction: 0xec8b0946 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0096aad0 │ │ │ │ addseq sl, r6, r0, ror ip │ │ │ │ subseq r4, r2, #56, 22 @ 0xe000 │ │ │ │ subseq r3, r2, #224, 12 @ 0xe000000 │ │ │ │ cmpeq ip, r8, asr #24 │ │ │ │ subseq sl, r2, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26152,16 +26152,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + vstmia fp, {s0-s61} │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq sl, r6, r0, ror ip │ │ │ │ addseq sl, r6, r0, lsl lr │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq ip, r2, #168, 6 @ 0xa0000002 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subseq sl, r2, #64, 16 @ 0x400000 │ │ │ │ @@ -26169,16 +26169,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq ip, r2, #144, 6 @ 0x40000002 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr0, [fp], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sl, r6, r0, lsl lr │ │ │ │ @ instruction: 0x0096afb0 │ │ │ │ subseq ip, r2, #144, 4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq ip, r8, lsr #22 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26186,16 +26186,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr0, [fp], {150} @ 0x96 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096afb0 │ │ │ │ addseq fp, r6, r0, asr r1 │ │ │ │ subseq ip, r2, #136, 4 @ 0x80000008 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 52920 @ 0xceb8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26203,16 +26203,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 15, cr0, [fp], {246} @ 0xf6 │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq fp, r6, r0, asr r1 │ │ │ │ @ instruction: 0x0096b2f0 │ │ │ │ subseq r1, r5, #208, 16 @ 0xd00000 │ │ │ │ svclt 0x00fec8f8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26220,16 +26220,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, r4, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 15, cr0, [fp], {246} @ 0xf6 │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0096b2f0 │ │ │ │ umullseq fp, r6, r0, r4 │ │ │ │ subseq r1, r5, #208, 16 @ 0xd00000 │ │ │ │ svclt 0x00fec8f8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26237,16 +26237,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #26 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r9, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr0, [fp], {206} @ 0xce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq fp, r6, r0, r4 │ │ │ │ addseq fp, r6, r0, lsr r6 │ │ │ │ smlaltbeq lr, ip, r8, fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq ip, r2, #88, 2 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ smlaltbeq lr, ip, r8, fp │ │ │ │ @@ -26254,16 +26254,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, ip, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr0, [fp], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r6, r0, lsr r6 │ │ │ │ @ instruction: 0x0096b7d0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subseq r1, r5, #208, 18 @ 0x340000 │ │ │ │ @@ -26271,16 +26271,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr0, [fp], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096b7d0 │ │ │ │ addseq fp, r6, r0, ror r9 │ │ │ │ strbteq r3, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq lr, ip, r8, fp │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26288,16 +26288,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr0, [fp], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r6, r0, ror r9 │ │ │ │ addseq fp, r6, r0, lsl fp │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ subseq r7, r5, #248, 10 @ 0x3e000000 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r3, [ip], #-896 @ 0xfffffc80 │ │ │ │ @@ -26305,16 +26305,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr0, [fp], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq fp, r6, r0, lsl fp │ │ │ │ @ instruction: 0x0096bcb0 │ │ │ │ strdeq lr, [ip, #-184] @ 0xffffff48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strdeq lr, [ip, #-184] @ 0xffffff48 │ │ │ │ @@ -26322,16 +26322,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr0, [fp], {190} @ 0xbe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096bcb0 │ │ │ │ addseq fp, r6, r0, asr lr │ │ │ │ subseq r6, r4, #208, 10 @ 0x34000000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq lr, ip, r8, r6 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26339,16 +26339,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r8, r9, fp, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + @ instruction: 0xec8b799e │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq fp, r6, r0, asr lr │ │ │ │ @ instruction: 0x0096bff0 │ │ │ │ subseq r7, r4, #40, 26 @ 0xa00 │ │ │ │ svclt 0x00febee0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26356,16 +26356,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r8, r9, fp, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + @ instruction: 0xec8b799e │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0096bff0 │ │ │ │ umullseq ip, r6, r0, r1 │ │ │ │ subseq r7, r4, #40, 26 @ 0xa00 │ │ │ │ svclt 0x00febee0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26373,16 +26373,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #10 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s14-s227} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq ip, r6, r0, r1 │ │ │ │ addseq ip, r6, r0, lsr r3 │ │ │ │ smlaltteq lr, ip, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq r6, r4, #144, 10 @ 0x24000000 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ smlaltteq lr, ip, r8, r7 │ │ │ │ @@ -26390,16 +26390,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r7, r8, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d7-d9} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r6, r0, lsr r3 │ │ │ │ @ instruction: 0x0096c4d0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subseq r8, r4, #240, 2 @ 0x3c │ │ │ │ @@ -26407,16 +26407,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr7, [fp], {94} @ 0x5e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096c4d0 │ │ │ │ addseq ip, r6, r0, ror r6 │ │ │ │ strteq r5, [sl], #2584 @ 0xa18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq lr, [ip, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26424,16 +26424,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r7, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr7, [fp], {22} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r6, r0, ror r6 │ │ │ │ addseq ip, r6, r0, lsl r8 │ │ │ │ strdeq lr, [ip, #-136] @ 0xffffff78 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subseq lr, r4, #128, 30 @ 0x200 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strdeq lr, [ip, #-136] @ 0xffffff78 │ │ │ │ @@ -26441,16 +26441,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr7, [fp], {126} @ 0x7e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r6, r0, lsl r8 │ │ │ │ @ instruction: 0x0096c9b0 │ │ │ │ cmpeq ip, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq ip, r8, lsl #18 │ │ │ │ @@ -26458,16 +26458,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr7, [fp], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096c9b0 │ │ │ │ addseq ip, r6, r0, asr fp │ │ │ │ ldreq r6, [r3, #-3904] @ 0xfffff0c0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [r9, #648]! @ 0x288 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26475,16 +26475,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r7, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr7, [fp], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq ip, r6, r0, asr fp │ │ │ │ @ instruction: 0x0096ccf0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldreq fp, [r7, #-984] @ 0xfffffc28 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r7, #-584] @ 0xfffffdb8 │ │ │ │ @@ -26492,16 +26492,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r8, sl, fp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr7, [fp], {222} @ 0xde │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096ccf0 │ │ │ │ umullseq ip, r6, r0, lr │ │ │ │ strbeq r1, [r9, #776]! @ 0x308 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r3, r8, asr fp │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [r9, #776]! @ 0x308 │ │ │ │ @@ -26509,16 +26509,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r8, r9, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr7, [fp], {214} @ 0xd6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq ip, r6, r0, lr │ │ │ │ addseq sp, r6, r0, lsr r0 │ │ │ │ ldreq r1, [r7, #-920] @ 0xfffffc68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [r9, #184]! @ 0xb8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26526,16 +26526,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr7, [fp], {142} @ 0x8e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r6, r0, lsr r0 │ │ │ │ @ instruction: 0x0096d1d0 │ │ │ │ ldreq r1, [r7, #-912] @ 0xfffffc70 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [r9, #264]! @ 0x108 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26543,16 +26543,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, r9, sl, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 4, cr7, [fp], {238} @ 0xee │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x0096d1d0 │ │ │ │ addseq sp, r6, r0, ror r3 │ │ │ │ ldreq r3, [r7, #-64] @ 0xffffffc0 │ │ │ │ svclt 0x00feb410 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26560,16 +26560,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, r9, sl, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 4, cr7, [fp], {238} @ 0xee │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq sp, r6, r0, ror r3 │ │ │ │ addseq sp, r6, r0, lsl r5 │ │ │ │ ldreq r3, [r7, #-64] @ 0xffffffc0 │ │ │ │ svclt 0x00feb410 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26577,16 +26577,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #4072]! @ 0xfe8 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr7, [fp], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r6, r0, lsl r5 │ │ │ │ @ instruction: 0x0096d6b0 │ │ │ │ strbeq r1, [r9, #296]! @ 0x128 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq r1, [r7, #-848] @ 0xfffffcb0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [r9, #296]! @ 0x128 │ │ │ │ @@ -26594,16 +26594,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r7, sl, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr7, [fp], {86} @ 0x56 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096d6b0 │ │ │ │ addseq sp, r6, r0, asr r8 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldreq r3, [r7, #-320] @ 0xfffffec0 │ │ │ │ @@ -26611,16 +26611,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r8, sl, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr7, [fp], {174} @ 0xae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r6, r0, asr r8 │ │ │ │ @ instruction: 0x0096d9f0 │ │ │ │ strteq r8, [r7], #464 @ 0x1d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r1, [r9, #328]! @ 0x148 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26628,16 +26628,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r7, r8, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b6936 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096d9f0 │ │ │ │ umullseq sp, r6, r0, fp │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldreq r7, [r7, #-3216] @ 0xfffff370 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #248 @ 0xf8 │ │ │ │ @@ -26645,16 +26645,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r7, r8, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d6-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq sp, r6, r0, fp │ │ │ │ addseq sp, r6, r0, lsr sp │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ ldreq r7, [r7, #-3320] @ 0xfffff308 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r8, [r7], #264 @ 0x108 │ │ │ │ @@ -26662,16 +26662,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, r9, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr6, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq sp, r6, r0, lsr sp │ │ │ │ @ instruction: 0x0096ded0 │ │ │ │ strbeq r1, [r9, #408]! @ 0x198 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r1, [r9, #408]! @ 0x198 │ │ │ │ @@ -26679,16 +26679,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r8, r9, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr6, [fp], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096ded0 │ │ │ │ addseq lr, r6, r0, ror r0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldreq ip, [r6, #-3944] @ 0xfffff098 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq sl, [r6], #248 @ 0xf8 │ │ │ │ @@ -26696,16 +26696,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, r8, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 15, cr6, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq lr, r6, r0, ror r0 │ │ │ │ addseq lr, r6, r0, lsl r2 │ │ │ │ ldreq ip, [r6, #-3200] @ 0xfffff380 │ │ │ │ streq r0, [ip, #-1792] @ 0xfffff900 │ │ │ │ strbeq r0, [r9, #3832]! @ 0xef8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26713,16 +26713,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r9, ip, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 0, cr6, [fp], {198} @ 0xc6 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq lr, r6, r0, lsl r2 │ │ │ │ @ instruction: 0x0096e3b0 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq lr, [r6, #-272] @ 0xfffffef0 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -26730,16 +26730,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq lr, [r6, #-248] @ 0xffffff08 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr6, [fp], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096e3b0 │ │ │ │ addseq lr, r6, r0, asr r5 │ │ │ │ strbeq r0, [r9, #3912]! @ 0xf48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq lr, [r6, #-728] @ 0xfffffd28 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #3912]! @ 0xf48 │ │ │ │ @@ -26747,16 +26747,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r7, ip, pc} │ │ │ │ - strbtls r2, [r8], -sl, lsl #27 │ │ │ │ + stc 2, cr6, [fp], {86} @ 0x56 │ │ │ │ + cmnpl r0, #17, 30 @ 0x44 │ │ │ │ addseq lr, r6, r0, asr r5 │ │ │ │ @ instruction: 0x0096e6f0 │ │ │ │ ldreq r7, [r3, #-2472] @ 0xfffff658 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r1, r0, r0, lsr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ streq r5, [r0], #112 @ 0x70 │ │ │ │ @@ -26764,16 +26764,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r7, r8, ip, pc} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 3, cr6, [fp], {22} │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0096e6f0 │ │ │ │ umullseq lr, r6, r0, r8 │ │ │ │ ldreq r7, [r3, #-2472] @ 0xfffff658 │ │ │ │ ldreq r7, [r3, #-992] @ 0xfffffc20 │ │ │ │ strbeq r0, [r9, #280]! @ 0x118 │ │ │ │ ldreq fp, [r3, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -26781,16 +26781,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r9, sl, ip, pc} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 4, cr6, [fp], {142} @ 0x8e │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ umullseq lr, r6, r0, r8 │ │ │ │ addseq lr, r6, r0, lsr sl │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq sp, [r3, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldreq fp, [r3, #-4016] @ 0xfffff050 │ │ │ │ @@ -26798,16 +26798,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strdeq ip, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq sp, [r3, #-0] │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r7, r8, sl, ip, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr6, [fp], {78} @ 0x4e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq lr, r6, r0, lsr sl │ │ │ │ @ instruction: 0x0096ebd0 │ │ │ │ ldreq ip, [r3, #-4024] @ 0xfffff048 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r0, [r9, #2504]! @ 0x9c8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26815,16 +26815,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r6, r7, r9, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr5, [fp], {102} @ 0x66 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096ebd0 │ │ │ │ addseq lr, r6, r0, ror sp │ │ │ │ ldreq ip, [r3, #-4016] @ 0xfffff050 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r0, [r9, #2584]! @ 0xa18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26832,16 +26832,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r7, fp, sp, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + vstmia fp, {s10-s79} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq lr, r6, r0, ror sp │ │ │ │ addseq lr, r6, r0, lsl pc │ │ │ │ ldreq fp, [r5, #-3264] @ 0xfffff340 │ │ │ │ svclt 0x00fe9ea8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26849,16 +26849,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r7, fp, sp, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia fp, {s10-s79} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq lr, r6, r0, lsl pc │ │ │ │ ldrheq pc, [r6], r0 @ │ │ │ │ ldreq fp, [r5, #-3264] @ 0xfffff340 │ │ │ │ svclt 0x00fe9ea8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26866,16 +26866,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #408]! @ 0x198 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s10-s167} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrheq pc, [r6], r0 @ │ │ │ │ addseq pc, r6, r0, asr r2 @ │ │ │ │ strbeq r0, [r9, #2616]! @ 0xa38 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq ip, [r3, #-3952] @ 0xfffff090 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #2616]! @ 0xa38 │ │ │ │ @@ -26883,16 +26883,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ strheq ip, [fp], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r8, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d5-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r6, r0, asr r2 @ │ │ │ │ @ instruction: 0x0096f3f0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldreq fp, [r5, #-3520] @ 0xfffff240 │ │ │ │ @@ -26900,16 +26900,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr5, [fp], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096f3f0 │ │ │ │ umullseq pc, r6, r0, r5 @ │ │ │ │ strbteq r3, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r0, [r9, #2648]! @ 0xa58 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26917,16 +26917,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 14, cr5, [fp], {174} @ 0xae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq pc, r6, r0, r5 @ │ │ │ │ addseq pc, r6, r0, lsr r7 @ │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ ldreq r1, [r6, #-1608] @ 0xfffff9b8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r3, [ip], #-896 @ 0xfffffc80 │ │ │ │ @@ -26934,16 +26934,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r7, r9, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr5, [fp], {70} @ 0x46 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r6, r0, lsr r7 @ │ │ │ │ @ instruction: 0x0096f8d0 │ │ │ │ strbeq r0, [r9, #2696]! @ 0xa88 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #2696]! @ 0xa88 │ │ │ │ @@ -26951,16 +26951,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r7, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 2, cr5, [fp], {14} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096f8d0 │ │ │ │ addseq pc, r6, r0, ror sl @ │ │ │ │ ldreq r3, [r5, #-2176] @ 0xfffff780 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r0, [r9, #2024]! @ 0x7e8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -26968,16 +26968,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, r7, r9, sl, sp, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 4, cr5, [fp], {110} @ 0x6e │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq pc, r6, r0, ror sl @ │ │ │ │ addseq pc, r6, r0, lsl ip @ │ │ │ │ ldreq r4, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ svclt 0x00fe9490 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -26985,16 +26985,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, r7, r9, sl, sp, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 4, cr5, [fp], {110} @ 0x6e │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq pc, r6, r0, lsl ip @ │ │ │ │ @ instruction: 0x0096fdb0 │ │ │ │ ldreq r4, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ svclt 0x00fe9490 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27002,16 +27002,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r9, #1816]! @ 0x718 │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r9, sl, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr5, [fp], {166} @ 0xa6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x0096fdb0 │ │ │ │ addseq pc, r6, r0, asr pc @ │ │ │ │ strbeq r0, [r9, #2056]! @ 0x808 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq r3, [r5, #-2112] @ 0xfffff7c0 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #2056]! @ 0x808 │ │ │ │ @@ -27019,16 +27019,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r8, r9, sl, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 5, cr5, [fp], {214} @ 0xd6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq pc, r6, r0, asr pc @ │ │ │ │ ldrsheq r0, [r7], r0 @ │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldreq r4, [r5, #-3088] @ 0xfffff3f0 │ │ │ │ @@ -27036,16 +27036,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r7, r8, sl, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr5, [fp], {46} @ 0x2e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ ldrsheq r0, [r7], r0 @ │ │ │ │ umullseq r0, r7, r0, r2 │ │ │ │ strteq r5, [sl], #2584 @ 0xa18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r0, [r9, #2088]! @ 0x828 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27053,16 +27053,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ ldrdeq ip, [fp], #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r6, r9, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr4, [fp], {230} @ 0xe6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r0, r7, r0, r2 │ │ │ │ addseq r0, r7, r0, lsr r4 │ │ │ │ strbeq r0, [r9, #2120]! @ 0x848 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldreq r9, [r5, #-696] @ 0xfffffd48 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #2120]! @ 0x848 │ │ │ │ @@ -27070,16 +27070,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b49ce │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r7, r0, lsr r4 │ │ │ │ @ instruction: 0x009705d0 │ │ │ │ strbeq r0, [r9, #2136]! @ 0x858 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r0, [r9, #2136]! @ 0x858 │ │ │ │ @@ -27087,16 +27087,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r8, r9, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b498e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009705d0 │ │ │ │ addseq r0, r7, r0, ror r7 │ │ │ │ strbeq r7, [r3, #2280]! @ 0x8e8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrbeq r9, [r1, #1088] @ 0x440 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r7, [r3, #2280]! @ 0x8e8 │ │ │ │ @@ -27104,16 +27104,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s8-s221} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r7, r0, ror r7 │ │ │ │ addseq r0, r7, r0, lsl r9 │ │ │ │ strbeq r7, [r3, #2296]! @ 0x8f8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq r7, [r3, #2296]! @ 0x8f8 │ │ │ │ @@ -27121,16 +27121,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ smulleq ip, fp, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b490e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r7, r0, lsl r9 │ │ │ │ @ instruction: 0x00970ab0 │ │ │ │ strbeq fp, [r2, #2328]! @ 0x918 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ strbeq fp, [r2, #2328]! @ 0x918 │ │ │ │ @@ -27138,16 +27138,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, ip, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r7, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s8-s13} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00970ab0 │ │ │ │ addseq r0, r7, r0, asr ip │ │ │ │ cmpeq r1, r8, ror #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq r1, r8, ror #1 │ │ │ │ @@ -27155,16 +27155,16 @@ │ │ │ │ ... │ │ │ │ ldrshteq lr, [r4], #-172 @ 0xffffff54 │ │ │ │ sbceq ip, fp, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r7, r8, r9, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr4, [fp], {6} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r0, r7, r0, asr ip │ │ │ │ @ instruction: 0x00970df0 │ │ │ │ cmpeq pc, r8, lsl #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r3, r8, lsl #29 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, lsl #23 │ │ │ │ @@ -27172,16 +27172,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r7, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr4, [fp], {30} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00970df0 │ │ │ │ umullseq r0, r7, r0, pc @ │ │ │ │ ldrteq sp, [fp], -r8, lsl #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, lsr r9 @ │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27189,16 +27189,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r7, r9, sl, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr4, [fp], {54} @ 0x36 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r0, r7, r0, pc @ │ │ │ │ addseq r1, r7, r0, lsr r1 │ │ │ │ ldrteq sp, [fp], -r0, lsl #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, lsl #19 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27206,16 +27206,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r7, sl, ip, sp, pc} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 6, cr4, [fp], {22} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ addseq r1, r7, r0, lsr r1 │ │ │ │ @ instruction: 0x009712d0 │ │ │ │ @ instruction: 0x063bddf0 │ │ │ │ svclt 0x00fe8258 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27223,16 +27223,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r7, sl, ip, sp, pc} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 6, cr4, [fp], {22} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x009712d0 │ │ │ │ addseq r1, r7, r0, ror r4 │ │ │ │ @ instruction: 0x063bddf0 │ │ │ │ svclt 0x00fe8258 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27240,16 +27240,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, ror #16 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, r7, r8, sl, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr4, [fp], {110} @ 0x6e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r7, r0, ror r4 │ │ │ │ addseq r1, r7, r0, lsl r6 │ │ │ │ cmpeq pc, r8, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrteq sp, [fp], -r0, asr #2 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, lsr #19 │ │ │ │ @@ -27257,16 +27257,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r8, sl, ip, sp, pc} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr4, [fp], {158} @ 0x9e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r7, r0, lsl r6 │ │ │ │ @ instruction: 0x009717b0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ @ instruction: 0x063bdef0 │ │ │ │ @@ -27274,16 +27274,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r8, r9, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8bb9d6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009717b0 │ │ │ │ addseq r1, r7, r0, asr r9 │ │ │ │ ldrbeq sp, [r7], #-1360 @ 0xfffffab0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, asr #19 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27291,16 +27291,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, r7, r8, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d11-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r7, r0, asr r9 │ │ │ │ @ instruction: 0x00971af0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ @ instruction: 0x063c0df0 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r7], #-1144 @ 0xfffffb88 │ │ │ │ @@ -27308,16 +27308,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r9, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr11, [fp], {134} @ 0x86 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00971af0 │ │ │ │ umullseq r1, r7, r0, ip │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ ldrteq r0, [ip], -r0, asr #28 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r7], #-1160 @ 0xfffffb78 │ │ │ │ @@ -27325,16 +27325,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r8, r9, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr11, [fp], {190} @ 0xbe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r1, r7, r0, ip │ │ │ │ addseq r1, r7, r0, lsr lr │ │ │ │ cmpeq pc, r8, lsl sl @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, lsl sl @ │ │ │ │ @@ -27342,16 +27342,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r6, r8, sl, fp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr11, [fp], {254} @ 0xfe │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r1, r7, r0, lsr lr │ │ │ │ @ instruction: 0x00971fd0 │ │ │ │ smlatbeq r1, r8, r5, r9 │ │ │ │ ldrteq r8, [fp], -r0, lsr #14 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq fp, [r9], #-2160 @ 0xfffff790 │ │ │ │ @@ -27359,16 +27359,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r5, r9, lr} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 0, cr11, [fp], {190} @ 0xbe │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x00971fd0 │ │ │ │ addseq r2, r7, r0, ror r1 │ │ │ │ @ instruction: 0x063b8478 │ │ │ │ ldrteq r9, [r3], -r8, ror #6 │ │ │ │ cmpeq pc, r8, ror r7 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -27376,16 +27376,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ smulleq sp, fp, ip, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r7, lr} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 2, cr11, [fp], {14} │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ addseq r2, r7, r0, ror r1 │ │ │ │ addseq r2, r7, r0, lsl r3 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x063b9250 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -27393,16 +27393,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x063b9238 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r5, r7, r9, sl, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 4, cr11, [fp], {38} @ 0x26 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r2, r7, r0, lsl r3 │ │ │ │ @ instruction: 0x009724b0 │ │ │ │ cmpeq pc, r8, asr #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x063b9418 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, asr #15 │ │ │ │ @@ -27410,16 +27410,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r8, lr} │ │ │ │ - strbtls r2, [r8], -sl, lsl #27 │ │ │ │ + stc 3, cr11, [fp], {158} @ 0x9e │ │ │ │ + cmnpl r0, #17, 30 @ 0x44 │ │ │ │ @ instruction: 0x009724b0 │ │ │ │ addseq r2, r7, r0, asr r6 │ │ │ │ @ instruction: 0x0638de98 │ │ │ │ addseq r1, r5, r4, lsl r6 │ │ │ │ orreq r1, r0, r0, lsr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrbteq r7, [r8], #-3488 @ 0xfffff260 │ │ │ │ @@ -27427,16 +27427,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r6, r7, r8, r9, sl, lr} │ │ │ │ - @ instruction: 0x966e4998 │ │ │ │ + stc 5, cr11, [fp], {94} @ 0x5e │ │ │ │ + cmnpl r6, #3072 @ 0xc00 │ │ │ │ addseq r2, r7, r0, asr r6 │ │ │ │ @ instruction: 0x009727f0 │ │ │ │ @ instruction: 0x0638de98 │ │ │ │ @ instruction: 0x0638d8d0 │ │ │ │ @ instruction: 0x015fa998 │ │ │ │ @ instruction: 0x06390e38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -27444,16 +27444,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r7, sl, lr} │ │ │ │ - strbtls r0, [lr], -lr, lsr #30 │ │ │ │ + stc 6, cr11, [fp], {54} @ 0x36 │ │ │ │ + msrpl SPSR_sx, #11584 @ 0x2d40 │ │ │ │ @ instruction: 0x009727f0 │ │ │ │ umullseq r2, r7, r0, r9 │ │ │ │ orreq r2, r4, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x06391c18 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq r1, [r9], -r8, ror #1 │ │ │ │ @@ -27461,16 +27461,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r1, [r9], -r0, lsl #24 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r9, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 8, cr10, [fp], {246} @ 0xf6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r2, r7, r0, r9 │ │ │ │ addseq r2, r7, r0, lsr fp │ │ │ │ @ instruction: 0x06391bb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, asr #4 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27478,16 +27478,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r8, r9, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8ba9ae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r2, r7, r0, lsr fp │ │ │ │ @ instruction: 0x00972cd0 │ │ │ │ @ instruction: 0x06391bb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x015fb298 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27495,16 +27495,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r8, fp, ip, lr} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + vstmia fp, {d10-d16} │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x00972cd0 │ │ │ │ addseq r2, r7, r0, ror lr │ │ │ │ ldrteq sl, [sl], -r8, ror #5 │ │ │ │ svclt 0x00fe6cf0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27512,16 +27512,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r8, fp, ip, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + vstmia fp, {d10-d16} │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r2, r7, r0, ror lr │ │ │ │ addseq r3, r7, r0, lsl r0 │ │ │ │ ldrteq sl, [sl], -r8, ror #5 │ │ │ │ svclt 0x00fe6cf0 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27529,16 +27529,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, lsl sl @ │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r4, r6, r9, sl, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 12, cr10, [fp], {198} @ 0xc6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r7, r0, lsl r0 │ │ │ │ @ instruction: 0x009731b0 │ │ │ │ ldrheq fp, [pc, #-40] @ 9731a0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x06391b70 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrheq fp, [pc, #-40] @ 9731b0 │ │ │ │ @@ -27546,16 +27546,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 13, cr10, [fp], {118} @ 0x76 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009731b0 │ │ │ │ addseq r3, r7, r0, asr r3 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq sl, [sl], -r8, ror #7 │ │ │ │ @@ -27563,16 +27563,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strdeq sp, [fp], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r6, r7, r8, sl, fp, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 15, cr10, [fp], {78} @ 0x4e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r7, r0, asr r3 │ │ │ │ @ instruction: 0x009734f0 │ │ │ │ strbteq sl, [r5], #-1848 @ 0xfffff8c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbeq fp, [pc, #-40] @ 9734e8 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27580,16 +27580,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r9, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 0, cr10, [fp], {214} @ 0xd6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009734f0 │ │ │ │ umullseq r3, r7, r0, r6 │ │ │ │ ldrdeq r8, [r1, -r8] │ │ │ │ ldrteq sp, [sl], -r0, asr #8 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq sl, [r5], #-1688 @ 0xfffff968 │ │ │ │ @@ -27597,16 +27597,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r8, r9, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 1, cr10, [fp], {142} @ 0x8e │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r3, r7, r0, r6 │ │ │ │ addseq r3, r7, r0, lsr r8 │ │ │ │ cmpeq pc, r8, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, lsl #6 │ │ │ │ @@ -27614,16 +27614,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r8, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 3, cr10, [fp], {182} @ 0xb6 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r7, r0, lsr r8 │ │ │ │ @ instruction: 0x009739d0 │ │ │ │ ldrteq r3, [sl], -r8, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, rrx │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27631,16 +27631,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r8, r9, sl, ip, lr} │ │ │ │ - strbtls sp, [r4], -r2, lsl #18 │ │ │ │ + stc 5, cr10, [fp], {150} @ 0x96 │ │ │ │ + cmnpl ip, #156672 @ 0x26400 │ │ │ │ @ instruction: 0x009739d0 │ │ │ │ addseq r3, r7, r0, ror fp │ │ │ │ ldrteq r3, [sl], -r0, lsl #24 │ │ │ │ svclt 0x00fe62d8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27648,16 +27648,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r8, r9, sl, ip, lr} │ │ │ │ - @ instruction: 0x9664d998 │ │ │ │ + stc 5, cr10, [fp], {150} @ 0x96 │ │ │ │ + cmnpl ip, #3072 @ 0xc00 │ │ │ │ addseq r3, r7, r0, ror fp │ │ │ │ addseq r3, r7, r0, lsl sp │ │ │ │ ldrteq r3, [sl], -r0, lsl #24 │ │ │ │ svclt 0x00fe62d8 │ │ │ │ subeq r8, sp, r4, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r9, r4, r0, asr #12 │ │ │ │ @@ -27665,16 +27665,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x015faf98 │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r6, sl, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 6, cr10, [fp], {238} @ 0xee │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r3, r7, r0, lsl sp │ │ │ │ @ instruction: 0x00973eb0 │ │ │ │ cmpeq pc, r8, lsl #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrteq r3, [sl], -r8, lsr #32 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, lsl #1 │ │ │ │ @@ -27682,16 +27682,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r7, r8, sl, ip, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + stc 7, cr10, [fp], {30} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x00973eb0 │ │ │ │ addseq r4, r7, r0, asr r0 │ │ │ │ subeq r3, sp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ ldrteq r3, [sl], -r8, asr #29 │ │ │ │ @@ -27699,16 +27699,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ strheq sp, [fp], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b9956 │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r7, r0, asr r0 │ │ │ │ @ instruction: 0x009741f0 │ │ │ │ strbeq r4, [lr], #-2144 @ 0xfffff7a0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, lsr #1 │ │ │ │ @ instruction: 0x009513b0 │ │ │ │ subeq r4, sp, r0, lsr fp │ │ │ │ @@ -27716,16 +27716,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r7, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {s18-s63} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0x009741f0 │ │ │ │ umullseq r4, r7, r0, r3 │ │ │ │ cmpeq pc, r8, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrteq r6, [sl], -r0, asr #31 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmpeq pc, r8, asr #1 │ │ │ │ @@ -27733,16 +27733,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, r4, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + vstmia fp, {d9-} │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ umullseq r4, r7, r0, r3 │ │ │ │ addseq r4, r7, r0, lsr r5 │ │ │ │ ldrsbeq fp, [pc, #-8] @ 974540 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ ldrsbeq fp, [pc, #-8] @ 974550 │ │ │ │ @@ -27750,16 +27750,16 @@ │ │ │ │ ... │ │ │ │ rsbseq lr, r4, r8, lsl #22 │ │ │ │ sbceq sp, fp, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ rsbseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - stmibcs r3, {r0, r2, r4, r5, r8, r9, fp, sp, lr} │ │ │ │ - @ instruction: 0x966e579c │ │ │ │ + @ instruction: 0xec8b99ae │ │ │ │ + cmnpl r6, #29360128 @ 0x1c00000 │ │ │ │ addseq r4, r7, r0, lsr r5 │ │ │ │ @ instruction: 0x009746d0 │ │ │ │ cmppeq lr, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ orreq r0, r4, r0, asr #30 │ │ │ │ cmppeq lr, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ @@ -31915,29 +31915,29 @@ │ │ │ │ orreq r5, r0, r8, lsl #5 │ │ │ │ orreq sl, r0, r0, ror #19 │ │ │ │ orreq r1, r0, r0, lsr #30 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ addseq r2, r5, r0, lsl r8 │ │ │ │ @ instruction: 0x01403e98 │ │ │ │ orreq r9, r0, r0, ror #21 │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ orreq sp, r0, r8, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r0, r0, lsr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r8, lsl #22 │ │ │ │ - smlatteq r0, r8, r8, r2 │ │ │ │ + smlatteq r0, r0, r8, r2 │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ orreq sp, r0, r0, lsr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r0, r8, asr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #5 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ + tsteq r0, r8, lsr r8 │ │ │ │ orreq sp, r0, r8, asr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r0, r0, lsl #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, ror r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r8, asr #16 │ │ │ │ @@ -34891,15 +34891,15 @@ │ │ │ │ orreq r1, r0, r8, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r9, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ cmpeq r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #136, 18 @ 0x220000 │ │ │ │ + subeq r6, r2, #128, 18 @ 0x200000 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ... │ │ │ │ strdeq r7, [r0, r8] │ │ │ │ orreq r7, r0, r0, lsl #22 │ │ │ │ orreq r1, r0, r0, lsr #10 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ @@ -34935,17 +34935,17 @@ │ │ │ │ cmpeq r0, r8, asr r2 │ │ │ │ cmpeq r0, r8, ror #4 │ │ │ │ @ instruction: 0x01404398 │ │ │ │ smlalbbeq r4, r0, r8, r3 │ │ │ │ hvceq 1080 @ 0x438 │ │ │ │ ... │ │ │ │ subeq r3, pc, r8, lsl ip @ │ │ │ │ - @ instruction: 0xf7d404d8 │ │ │ │ - @ instruction: 0xf7d40bb0 │ │ │ │ - @ instruction: 0xf7d40b10 │ │ │ │ + @ instruction: 0xf7b804d8 │ │ │ │ + @ instruction: 0xf7b80bb0 │ │ │ │ + @ instruction: 0xf7b80b10 │ │ │ │ subeq r3, pc, r0, lsr ip @ │ │ │ │ orreq r2, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsceq r4, r0, r8, lsl #4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01215be8 │ │ │ │ andeq r1, r0, lr, asr #5 │ │ │ │ @@ -37825,26 +37825,26 @@ │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ ldrdeq r8, [fp], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r2, r3, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0xf7d404d8 │ │ │ │ + @ instruction: 0xf7b804d8 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ smlalbteq r2, r0, r8, sp │ │ │ │ ... │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7d40bb0 │ │ │ │ + @ instruction: 0xf7b80bb0 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ ldrdeq r2, [r0, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7d40b10 │ │ │ │ + @ instruction: 0xf7b80b10 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ smlaltteq r2, r0, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r1, r0, r1, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq r2, r0, r0, lsl fp │ │ │ │ @@ -117587,15 +117587,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #180, 4 @ 0x4000000b │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r5, r4, #900 @ 0x384 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ + tsteq r0, r8, lsl fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -117773,15 +117773,15 @@ │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrteq ip, [r9], #-2356 @ 0xfffff6cc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #268435458 @ 0x10000002 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117845,15 +117845,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, ip, #60, 14 @ 0xf00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r1, #912 @ 0x390 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, lsl #8 │ │ │ │ + tsteq r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117887,21 +117887,21 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, r4, #204, 20 @ 0xcc000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r1, #1872 @ 0x750 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r8, r5, r3 │ │ │ │ + smlatteq r0, r0, r5, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r1, #2576 @ 0xa10 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, asr r8 │ │ │ │ + tsteq r0, r0, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117947,15 +117947,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq sl, r4, asr #18 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #1140850689 @ 0x44000001 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118013,21 +118013,21 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ smlabteq r5, r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, r4 @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r1, #3600 @ 0xe10 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r8, sp, r3 │ │ │ │ + smlatteq r0, r0, sp, r3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r1, #37, 30 @ 0x94 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r8, r8, r4 │ │ │ │ + smlatteq r0, r0, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118085,21 +118085,21 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrheq sp, [r0, #100]! @ 0x64 │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq pc, r1, #35913728 @ 0x2240000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8 │ │ │ │ + strdeq r4, [r0, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #173 @ 0xad │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118115,15 +118115,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrheq fp, [r0, #100]! @ 0x64 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #237 @ 0xed │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, lsl r6 │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r2, fp, sp, lsr #19 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118151,15 +118151,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip, asr #30 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #1073741836 @ 0x4000000c │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ + tsteq r0, r8, lsr r8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r3, [fp], -sp │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118193,15 +118193,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ smlabteq r5, r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, ip, #28, 16 @ 0x1c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #169 @ 0xa9 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, ror fp │ │ │ │ + tsteq r0, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118217,15 +118217,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicseq r0, r5, r4, lsl #18 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #1872 @ 0x750 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, lsr lr │ │ │ │ + tsteq r0, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118277,15 +118277,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicseq r0, r5, ip, lsl r9 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #45, 30 @ 0xb4 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8 │ │ │ │ + mrseq r7, (UNDEF: 0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118295,15 +118295,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq sl, r4, lsr #30 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #1232 @ 0x4d0 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, lsr r2 │ │ │ │ + tsteq r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118313,21 +118313,21 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq ip, ip, #204, 10 @ 0x33000000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #-738197502 @ 0xd4000002 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - @ instruction: 0x010075b0 │ │ │ │ + smlatbeq r0, r8, r5, r7 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #148480 @ 0x24400 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - ldrdeq r7, [r0, -r8] │ │ │ │ + ldrdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r3, [fp], -sp │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118337,15 +118337,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, fp, #28, 12 @ 0x1c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #1073741854 @ 0x4000001e │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r0, lsl lr │ │ │ │ + ldrdeq r8, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118379,21 +118379,21 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #36, 4 @ 0x40000002 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #-2063597568 @ 0x85000000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, lsl #6 │ │ │ │ + mrseq r9, LR_irq │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #66560 @ 0x10400 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r0, r8, lsl r1 │ │ │ │ + tsteq r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118433,27 +118433,27 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, r4, #188, 30 @ 0x2f0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #33792 @ 0x8400 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - ldrdeq sl, [r0, -r8] │ │ │ │ + ldrdeq sl, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, sl, #20, 20 @ 0x14000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #181403648 @ 0xad00000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r8, r8, sl │ │ │ │ + smlatteq r0, r0, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118475,15 +118475,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r3, r4, ror #14 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq lr, r1, #943718400 @ 0x38400000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118505,15 +118505,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, #108, 18 @ 0x1b0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #1073741861 @ 0x40000025 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - @ instruction: 0x0100ae90 │ │ │ │ + smlabbeq r0, r8, lr, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118535,15 +118535,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ smlabteq r5, r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip, lsr #32 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #-805306357 @ 0xd000000b │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r0, r3, fp │ │ │ │ + ldrdeq fp, [r0, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118553,15 +118553,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r3, ip, lsl #25 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #1140850688 @ 0x44000000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r0, r8, r4, lr │ │ │ │ + smlatteq r0, r0, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118571,57 +118571,57 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, r4, lsr r0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq sp, r1, #171966464 @ 0xa400000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatbeq r1, r0, lr, r0 │ │ │ │ + @ instruction: 0x01010e98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrhteq sp, [r2], -r1 │ │ │ │ lsleq r0, r8, #29 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #188, 26 @ 0x2f00 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq ip, r1, #-2080374781 @ 0x84000003 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatteq r1, r0, sp, r3 │ │ │ │ + ldrdeq r3, [r1, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r3, [fp], -sp │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bicseq r0, r5, ip, lsr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #1073741886 @ 0x4000003e │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r1, r8, ror r6 │ │ │ │ + tsteq r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #67108865 @ 0x4000001 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlatbeq r1, r0, r2, r7 │ │ │ │ + @ instruction: 0x01017298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r1, #1073741825 @ 0x40000001 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - mrseq r8, SP_irq │ │ │ │ + smlatteq r1, r8, r2, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #1409286145 @ 0x54000001 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - smlabbeq r2, r8, r8, r4 │ │ │ │ + tsteq r2, r0, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r3, fp, r5, asr #2 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ smlabteq r5, r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118631,27 +118631,27 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq lr, r4, #252, 16 @ 0xfc0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq ip, r1, #-1275068416 @ 0xb4000000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r3, r0, lsl r3 │ │ │ │ + mrseq r9, SP_svc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #156, 4 @ 0xc0000009 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq ip, r1, #-805306368 @ 0xd0000000 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r7, r0, ror fp │ │ │ │ + tsteq r7, r8, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118661,15 +118661,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r2, sl, #140, 6 @ 0x30000002 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r1, #603979778 @ 0x24000002 │ │ │ │ lsleq r1, r8, #8 │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsceq r1, r5, r8, ror fp │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ lsreq r1, r8, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118799,207 +118799,207 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r1, r4, lsr #31 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #1019904 @ 0xf9000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ + tsteq sl, r0, ror #10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #4079616 @ 0x3e4000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - smlabteq sl, r8, r4, pc @ │ │ │ │ + smlabteq sl, r0, r4, pc @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #278528 @ 0x44000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - @ instruction: 0x010e4e98 │ │ │ │ + strdeq r4, [lr, -r8] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r2, sl, #76, 6 @ 0x30000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #1027604480 @ 0x3d400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ + tsteq r0, r0, asr #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #1808 @ 0x710 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq r2, r0, asr #4 │ │ │ │ + tsteq r2, r0, lsr #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r2, r4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #2128 @ 0x850 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq r6, r8, lsr #2 │ │ │ │ + tsteq r6, r0, lsr r6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #3211264 @ 0x310000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq r8, r8, ror fp │ │ │ │ + tsteq r8, r0, lsl #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #322961408 @ 0x13400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq fp, r0, asr r1 │ │ │ │ + tsteq sl, r0, ror #22 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ teqeq r5, r4, asr #28 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #3088 @ 0xc10 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - @ instruction: 0x011cab98 │ │ │ │ + @ instruction: 0x011ca690 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #576 @ 0x240 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - @ instruction: 0x011e13d8 │ │ │ │ + tsteq lr, r0, lsl #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #209920 @ 0x33400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq lr, r0, asr r6 │ │ │ │ + tsteq lr, r8, lsr #12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq pc, sl, #60, 10 @ 0xf000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #276 @ 0x114 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - tsteq pc, r0, lsr #24 │ │ │ │ + @ instruction: 0x011f9bf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, r4, #196, 8 @ 0xc4000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r1, #964 @ 0x3c4 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #120 @ 0x78 │ │ │ │ + subeq r0, r0, #112 @ 0x70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #256901120 @ 0xf500000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #128, 6 │ │ │ │ + subeq r0, r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r3, sl, #36, 8 @ 0x24000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #45 @ 0x2d │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #168, 12 @ 0xa800000 │ │ │ │ + subeq r0, r0, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #872448 @ 0xd5000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #16, 18 @ 0x40000 │ │ │ │ + subeq r0, r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #30408704 @ 0x1d00000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #64, 22 @ 0x10000 │ │ │ │ + subeq r0, r0, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r3, r4, ror #11 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #255852544 @ 0xf400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #216, 24 @ 0xd800 │ │ │ │ + subeq r0, r0, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r3, sl, #132, 6 @ 0x10000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #149 @ 0x95 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r0, #144, 30 @ 0x240 │ │ │ │ + subeq r0, r0, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq sl, r4, lsr #8 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #577536 @ 0x8d000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #104, 4 @ 0x80000006 │ │ │ │ + subeq r1, r0, #96, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #244, 22 @ 0x3d000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #2899968 @ 0x2c4000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #56, 8 @ 0x38000000 │ │ │ │ + subeq r1, r0, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #1358954496 @ 0x51000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #64, 12 @ 0x4000000 │ │ │ │ + subeq r1, r0, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #-1879048178 @ 0x9000000e │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #64, 18 @ 0x100000 │ │ │ │ + subeq r1, r0, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119009,57 +119009,57 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ teqeq r5, r4, lsl #28 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1073741838 @ 0x4000000e │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #216, 22 @ 0x36000 │ │ │ │ + subeq r1, r0, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r2, fp, sp, lsr #19 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnseq sl, ip, ror r3 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #1342177280 @ 0x50000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r1, r0, #64, 28 @ 0x400 │ │ │ │ + subeq r1, r0, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1073741858 @ 0x40000022 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #248 @ 0xf8 │ │ │ │ + subeq r2, r0, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #218112 @ 0x35400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #208, 6 @ 0x40000003 │ │ │ │ + subeq r2, r0, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1073741880 @ 0x40000038 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #240, 10 @ 0x3c000000 │ │ │ │ + subeq r2, r0, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #-1879048189 @ 0x90000003 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #16, 18 @ 0x40000 │ │ │ │ + subeq r2, r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1342177290 @ 0x5000000a │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #128, 22 @ 0x20000 │ │ │ │ + subeq r2, r0, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119075,141 +119075,141 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq sl, r4, ror #7 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1409286144 @ 0x54000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #144, 26 @ 0x2400 │ │ │ │ + subeq r2, r0, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r5, ip, ror r9 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1946157057 @ 0x74000001 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r2, r0, #192, 30 @ 0x300 │ │ │ │ + subeq r2, r0, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #603979779 @ 0x24000003 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #24, 4 @ 0x80000001 │ │ │ │ + subeq r3, r0, #16, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #1523712 @ 0x174000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #96, 10 @ 0x18000000 │ │ │ │ + subeq r3, r0, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrhteq sp, [r2], -r1 │ │ │ │ lsleq r0, r8, #29 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r2, r5, #140, 16 @ 0x8c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #-184549376 @ 0xf5000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #168, 14 @ 0x2a00000 │ │ │ │ + subeq r3, r0, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #10027008 @ 0x990000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #168, 20 @ 0xa8000 │ │ │ │ + subeq r3, r0, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #822083584 @ 0x31000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #184, 26 @ 0x2e00 │ │ │ │ + subeq r3, r0, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #6356992 @ 0x610000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r3, r0, #144, 30 @ 0x240 │ │ │ │ + subeq r3, r0, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq lr, r4, #100, 6 @ 0x90000001 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r9, r2, #121634816 @ 0x7400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #40, 4 @ 0x80000002 │ │ │ │ + subeq r4, r0, #32, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #3555328 @ 0x364000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #64, 8 @ 0x40000000 │ │ │ │ + subeq r4, r0, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, ror r4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #-1862270976 @ 0x91000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #16, 14 @ 0x400000 │ │ │ │ + subeq r4, r0, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #205520896 @ 0xc400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #88, 18 @ 0x160000 │ │ │ │ + subeq r4, r0, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #1061158912 @ 0x3f400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #144, 22 @ 0x24000 │ │ │ │ + subeq r4, r0, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #63963136 @ 0x3d00000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r4, r0, #112, 28 @ 0x700 │ │ │ │ + subeq r4, r0, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ ldrsbteq r3, [fp], -sp │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105cd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip, lsl fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #231735296 @ 0xdd00000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r5, r0, #192 @ 0xc0 │ │ │ │ + subeq r5, r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, ip, asr #7 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #7602176 @ 0x740000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r5, r0, #248, 4 @ 0x8000000f │ │ │ │ + subeq r5, r0, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119219,351 +119219,351 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ smlabteq r5, r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, ip, lsr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r2, #5, 28 @ 0x50 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r5, r0, #240, 10 @ 0x3c000000 │ │ │ │ + subeq r5, r0, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #67108864 @ 0x4000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r5, r0, #96, 24 @ 0x6000 │ │ │ │ + subeq r5, r0, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #268435466 @ 0x1000000a │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r6, r0, #40, 6 @ 0xa0000000 │ │ │ │ + subeq r6, r0, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #44302336 @ 0x2a40000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r6, r0, #184, 16 @ 0xb80000 │ │ │ │ + subeq r6, r0, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r5, r4, lsr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #11337728 @ 0xad0000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r6, r0, #160, 22 @ 0x28000 │ │ │ │ + subeq r6, r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, lsr r4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #16056320 @ 0xf50000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r6, r0, #224, 28 @ 0xe00 │ │ │ │ + subeq r6, r0, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #610304 @ 0x95000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #64, 2 │ │ │ │ + subeq r7, r0, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #643072 @ 0x9d000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #112, 4 │ │ │ │ + subeq r7, r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #675840 @ 0xa5000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #160, 6 @ 0x80000002 │ │ │ │ + subeq r7, r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #157 @ 0x9d │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #64, 10 @ 0x10000000 │ │ │ │ + subeq r7, r0, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #193536 @ 0x2f400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #184, 12 @ 0xb800000 │ │ │ │ + subeq r7, r0, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #-805306362 @ 0xd0000006 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #96, 16 @ 0x600000 │ │ │ │ + subeq r7, r0, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq r6, r2, #248512512 @ 0xed00000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #40, 20 @ 0x28000 │ │ │ │ + subeq r7, r0, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, fp, #212, 8 @ 0xd4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #-1879048189 @ 0x90000003 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #40, 24 @ 0x2800 │ │ │ │ + subeq r7, r0, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq r7, r2, #3088 @ 0xc10 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r7, r0, #88, 28 @ 0x580 │ │ │ │ + subeq r7, r0, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r3, ip, lsr r3 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #1342177280 @ 0x50000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #80 @ 0x50 │ │ │ │ + subeq r8, r0, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #46336 @ 0xb500 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #40, 4 @ 0x80000002 │ │ │ │ + subeq r8, r0, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #189792256 @ 0xb500000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #88, 8 @ 0x58000000 │ │ │ │ + subeq r8, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq r6, r2, #255852544 @ 0xf400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #208, 12 @ 0xd000000 │ │ │ │ + subeq r8, r0, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #20971520 @ 0x1400000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #0, 18 │ │ │ │ + subeq r8, r0, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq r8, r2, #4672 @ 0x1240 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #128, 20 @ 0x80000 │ │ │ │ + subeq r8, r0, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #1073741876 @ 0x40000034 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #80, 24 @ 0x5000 │ │ │ │ + subeq r8, r0, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsbseq r6, r2, #335544322 @ 0x14000002 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r8, r0, #248, 26 @ 0x3e00 │ │ │ │ + subeq r8, r0, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #692224 @ 0xa9000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r9, r0, #56 @ 0x38 │ │ │ │ + subeq r9, r0, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #954368 @ 0xe9000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r9, r0, #88, 4 @ 0x80000005 │ │ │ │ + subeq r9, r0, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #41984 @ 0xa400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r9, r0, #40, 8 @ 0x28000000 │ │ │ │ + subeq r9, r0, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #201728 @ 0x31400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r9, r0, #144, 12 @ 0x9000000 │ │ │ │ + subeq r9, r0, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #67108864 @ 0x4000000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r9, r0, #232, 16 @ 0xe80000 │ │ │ │ + subeq r9, r0, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #238592 @ 0x3a400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sl, r0, #96, 2 │ │ │ │ + subeq sl, r0, #88, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #1851392 @ 0x1c4000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sl, r0, #40, 18 @ 0xa0000 │ │ │ │ + subeq sl, r0, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #25856 @ 0x6500 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sl, r0, #72, 24 @ 0x4800 │ │ │ │ + subeq sl, r0, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #42205184 @ 0x2840000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sl, r0, #224, 30 @ 0x380 │ │ │ │ + subeq sl, r0, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r9, r2, #87040 @ 0x15400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #80, 8 @ 0x50000000 │ │ │ │ + subeq fp, r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, fp, #12, 6 @ 0x30000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #1073741839 @ 0x4000000f │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #224, 14 @ 0x3800000 │ │ │ │ + subeq fp, r0, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #495616 @ 0x79000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #208, 18 @ 0x340000 │ │ │ │ + subeq fp, r0, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #48384 @ 0xbd00 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #120, 22 @ 0x1e000 │ │ │ │ + subeq fp, r0, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #3136 @ 0xc40 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #152, 26 @ 0x2600 │ │ │ │ + subeq fp, r0, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strdeq r3, [sp, #44]! @ 0x2c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #13376 @ 0x3440 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq fp, r0, #240, 30 @ 0x3c0 │ │ │ │ + subeq fp, r0, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #2576 @ 0xa10 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq ip, r0, #24, 8 @ 0x18000000 │ │ │ │ + subeq ip, r0, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r4, r2, #3904 @ 0xf40 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq ip, r0, #40, 16 @ 0x280000 │ │ │ │ + subeq ip, r0, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #15532032 @ 0xed0000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq ip, r0, #16, 22 @ 0x4000 │ │ │ │ + subeq ip, r0, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #268435458 @ 0x10000002 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq ip, r0, #232, 30 @ 0x3a0 │ │ │ │ + subeq ip, r0, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #592 @ 0x250 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sp, r0, #96, 10 @ 0x18000000 │ │ │ │ + subeq sp, r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #25, 30 @ 0x64 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sp, r0, #160, 16 @ 0xa00000 │ │ │ │ + subeq sp, r0, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #1073741855 @ 0x4000001f │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sp, r0, #192, 20 @ 0xc0000 │ │ │ │ + subeq sp, r0, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, r4, #36, 10 @ 0x9000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r9, r2, #42205184 @ 0x2840000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq sp, r0, #16, 30 @ 0x40 │ │ │ │ + subeq sp, r0, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r8, r2, #17408 @ 0x4400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq lr, r0, #200, 6 @ 0x20000003 │ │ │ │ + subeq lr, r0, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r5, r2, #85 @ 0x55 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq lr, r0, #184, 12 @ 0xb800000 │ │ │ │ + subeq lr, r0, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r2, #164626432 @ 0x9d00000 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq lr, r0, #112, 18 @ 0x1c0000 │ │ │ │ + subeq lr, r0, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r6, r2, #1012 @ 0x3f4 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq lr, r0, #0, 24 │ │ │ │ + subeq lr, r0, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, r6, r9, lsr #28 │ │ │ │ lsreq r0, r8, #28 │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119573,21 +119573,21 @@ │ │ │ │ lsreq r0, r8, #28 │ │ │ │ smlabteq lr, r0, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r2, r4, asr pc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #452 @ 0x1c4 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq lr, r0, #80, 28 @ 0x500 │ │ │ │ + subeq lr, r0, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r2, #836 @ 0x344 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #136 @ 0x88 │ │ │ │ + subeq pc, r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, r6, r9, lsr #28 │ │ │ │ lsreq r0, r8, #28 │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119597,21 +119597,21 @@ │ │ │ │ lsreq r0, r8, #28 │ │ │ │ smlabteq lr, r0, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r2, ip, asr #31 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #1073741830 @ 0x40000006 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #112, 4 │ │ │ │ + subeq pc, r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #52480 @ 0xcd00 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #136, 8 @ 0x88000000 │ │ │ │ + subeq pc, r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, r6, r9, lsr #28 │ │ │ │ lsreq r0, r8, #28 │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119621,21 +119621,21 @@ │ │ │ │ lsreq r0, r8, #28 │ │ │ │ smlabteq lr, r0, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r3, r4, asr #32 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r4, r2, #420 @ 0x1a4 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #184, 16 @ 0xb80000 │ │ │ │ + subeq pc, r0, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r4, r2, #2000 @ 0x7d0 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #192, 24 @ 0xc000 │ │ │ │ + subeq pc, r0, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq sl, r6, r9, lsr #28 │ │ │ │ lsreq r0, r8, #28 │ │ │ │ tsteq lr, r0, asr #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119645,21 +119645,21 @@ │ │ │ │ lsreq r0, r8, #28 │ │ │ │ smlabteq lr, r0, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r9, r6, #116, 12 @ 0x7400000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #222208 @ 0x36400 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq pc, r0, #80, 30 @ 0x140 │ │ │ │ + subeq pc, r0, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r2, #69 @ 0x45 │ │ │ │ roreq r1, r8, #9 │ │ │ │ - subeq r0, r1, #88, 2 │ │ │ │ + subeq r0, r1, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq pc, r0, r1, lsl #16 │ │ │ │ eorseq fp, r0, r1, lsl #11 │ │ │ │ moveq r1, r8 │ │ │ │ mrseq r8, (UNDEF: 57) │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -119729,273 +119729,273 @@ │ │ │ │ lsreq r2, r8, #25 │ │ │ │ smlabteq r0, r8, r0, r8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #46399488 @ 0x2c40000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r0, r1, #72, 28 @ 0x480 │ │ │ │ + subeq r0, r1, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq sl, r4, asr ip │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #16580608 @ 0xfd0000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #128, 2 │ │ │ │ + subeq r1, r1, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #999424 @ 0xf4000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #80, 6 @ 0x40000001 │ │ │ │ + subeq r1, r1, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #2179072 @ 0x214000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #72, 10 @ 0x12000000 │ │ │ │ + subeq r1, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #3227648 @ 0x314000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #8, 14 @ 0x200000 │ │ │ │ + subeq r1, r1, #0, 14 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #53248 @ 0xd000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #208, 16 @ 0xd00000 │ │ │ │ + subeq r1, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r2, fp, sp, lsr #19 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq sl, ip, lsr #23 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #221 @ 0xdd │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #56, 22 @ 0xe000 │ │ │ │ + subeq r1, r1, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #41 @ 0x29 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r1, r1, #240, 26 @ 0x3c00 │ │ │ │ + subeq r1, r1, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #315392 @ 0x4d000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #88 @ 0x58 │ │ │ │ + subeq r2, r1, #80 @ 0x50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #561152 @ 0x89000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #40, 4 @ 0x80000002 │ │ │ │ + subeq r2, r1, #32, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #806912 @ 0xc5000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #232, 6 @ 0xa0000003 │ │ │ │ + subeq r2, r1, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #1024 @ 0x400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #168, 10 @ 0x2a000000 │ │ │ │ + subeq r2, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq sl, r4, lsl ip │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #62464 @ 0xf400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #136, 14 @ 0x2200000 │ │ │ │ + subeq r2, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #123904 @ 0x1e400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #80, 18 @ 0x140000 │ │ │ │ + subeq r2, r1, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #185344 @ 0x2d400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #32, 22 @ 0x8000 │ │ │ │ + subeq r2, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #246784 @ 0x3c400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #224, 24 @ 0xe000 │ │ │ │ + subeq r2, r1, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #11520 @ 0x2d00 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r2, r1, #240, 28 @ 0xf00 │ │ │ │ + subeq r2, r1, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #26880 @ 0x6900 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #176 @ 0xb0 │ │ │ │ + subeq r3, r1, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #42240 @ 0xa500 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #112, 4 │ │ │ │ + subeq r3, r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #58624 @ 0xe500 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #64, 8 @ 0x40000000 │ │ │ │ + subeq r3, r1, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, r4, #132, 10 @ 0x21000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #2368 @ 0x940 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #16, 12 @ 0x1000000 │ │ │ │ + subeq r3, r1, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #6464 @ 0x1940 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #208, 14 @ 0x3400000 │ │ │ │ + subeq r3, r1, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r0, ip, ror r9 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #3088 @ 0xc10 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #176, 20 @ 0xb0000 │ │ │ │ + subeq r3, r1, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #10560 @ 0x2940 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r3, r1, #72, 26 @ 0x1200 │ │ │ │ + subeq r3, r1, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #1296 @ 0x510 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r4, r1, #24 │ │ │ │ + subeq r4, r1, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #1168 @ 0x490 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r4, r1, #160, 4 │ │ │ │ + subeq r4, r1, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #14912 @ 0x3a40 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r4, r1, #72, 10 @ 0x12000000 │ │ │ │ + subeq r4, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r0, [sp, #132]! @ 0x84 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #43264 @ 0xa900 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r4, r1, #104, 14 @ 0x1a00000 │ │ │ │ + subeq r4, r1, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #103424 @ 0x19400 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r4, r1, #112, 22 @ 0x1c000 │ │ │ │ + subeq r4, r1, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #1261568 @ 0x134000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r5, r1, #48, 8 @ 0x30000000 │ │ │ │ + subeq r5, r1, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #8000 @ 0x1f40 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r5, r1, #216, 16 @ 0xd80000 │ │ │ │ + subeq r5, r1, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #80740352 @ 0x4d00000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r5, r1, #160, 26 @ 0x2800 │ │ │ │ + subeq r5, r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #1088 @ 0x440 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r6, r1, #136, 2 @ 0x22 │ │ │ │ + subeq r6, r1, #128, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r0, ip, lsr r9 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq ip, r2, #1157627904 @ 0x45000000 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r6, r1, #96, 8 @ 0x60000000 │ │ │ │ + subeq r6, r1, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #3664 @ 0xe50 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r6, r1, #144, 16 @ 0x900000 │ │ │ │ + subeq r6, r1, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sl, r2, #612 @ 0x264 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r6, r1, #48, 22 @ 0xc000 │ │ │ │ + subeq r6, r1, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r2, #53 @ 0x35 │ │ │ │ roreq r1, r8, #11 │ │ │ │ - subeq r6, r1, #96, 26 @ 0x1800 │ │ │ │ + subeq r6, r1, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r9, r4, #976 @ 0x3d0 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -120047,453 +120047,453 @@ │ │ │ │ asreq r1, r8, #10 │ │ │ │ ldrdeq r9, [r0, -r8] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #843055104 @ 0x32400000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #96, 12 @ 0x6000000 │ │ │ │ + subeq r7, r1, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r2, #964 @ 0x3c4 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r7, r1, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r3, ip, lsl r1 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #17825792 @ 0x1100000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #56, 18 @ 0xe0000 │ │ │ │ + subeq r7, r1, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #51380224 @ 0x3100000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #64, 22 @ 0x10000 │ │ │ │ + subeq r7, r1, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x01ecc29c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #118489088 @ 0x7100000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #216, 24 @ 0xd800 │ │ │ │ + subeq r7, r1, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #335544323 @ 0x14000003 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r7, r1, #184, 28 @ 0xb80 │ │ │ │ + subeq r7, r1, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #135266304 @ 0x8100000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r8, r1, #56 @ 0x38 │ │ │ │ + subeq r8, r1, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #139460608 @ 0x8500000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r8, r1, #152, 2 @ 0x26 │ │ │ │ + subeq r8, r1, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #147849216 @ 0x8d00000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r8, r1, #208, 4 │ │ │ │ + subeq r8, r1, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r2, fp, sp, lsr #19 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq ip, [ip, #28]! │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-738197502 @ 0xd4000002 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r8, r1, #80, 8 @ 0x50000000 │ │ │ │ + subeq r8, r1, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #14912 @ 0x3a40 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r8, r1, #40, 24 @ 0x2800 │ │ │ │ + subeq r8, r1, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #9437184 @ 0x900000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r9, r1, #224, 6 @ 0x80000003 │ │ │ │ + subeq r9, r1, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r2, #388 @ 0x184 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r9, r1, #200, 16 @ 0xc80000 │ │ │ │ + subeq r9, r1, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #446464 @ 0x6d000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r9, r1, #176, 24 @ 0xb000 │ │ │ │ + subeq r9, r1, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #156237824 @ 0x9500000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sl, r1, #152, 12 @ 0x9800000 │ │ │ │ + subeq sl, r1, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq ip, ip, asr r2 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #872415233 @ 0x34000001 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sl, r1, #96, 22 @ 0x18000 │ │ │ │ + subeq sl, r1, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-805306354 @ 0xd000000e │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sl, r1, #104, 26 @ 0x1a00 │ │ │ │ + subeq sl, r1, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-805306357 @ 0xd000000b │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sl, r1, #112, 30 @ 0x1c0 │ │ │ │ + subeq sl, r1, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #268435468 @ 0x1000000c │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #88, 4 @ 0x80000005 │ │ │ │ + subeq fp, r1, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-1879048182 @ 0x9000000a │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #168, 8 @ 0xa8000000 │ │ │ │ + subeq fp, r1, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c1f801 │ │ │ │ ldrsbteq fp, [r5], -r5 │ │ │ │ roreq r0, r8, #31 │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x06512d7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #1342177289 @ 0x50000009 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #32, 12 @ 0x2000000 │ │ │ │ + subeq fp, r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #268435464 @ 0x10000008 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #168, 14 @ 0x2a00000 │ │ │ │ + subeq fp, r1, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #244, 2 @ 0x3d │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-805306362 @ 0xd0000006 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #24, 18 @ 0x60000 │ │ │ │ + subeq fp, r1, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-1879048187 @ 0x90000005 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #168, 20 @ 0xa8000 │ │ │ │ + subeq fp, r1, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq pc, r9, #236, 16 @ 0xec0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #1342177284 @ 0x50000004 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #32, 24 @ 0x2000 │ │ │ │ + subeq fp, r1, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #268435459 @ 0x10000003 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #160, 26 @ 0x2800 │ │ │ │ + subeq fp, r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #-805306367 @ 0xd0000001 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq fp, r1, #40, 30 @ 0xa0 │ │ │ │ + subeq fp, r1, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #5440 @ 0x1540 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #96, 4 │ │ │ │ + subeq ip, r1, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #624951296 @ 0x25400000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #24, 10 @ 0x6000000 │ │ │ │ + subeq ip, r1, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r9, #76, 16 @ 0x4c0000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #222298112 @ 0xd400000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #56, 14 @ 0xe00000 │ │ │ │ + subeq ip, r1, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #708 @ 0x2c4 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #24, 18 @ 0x60000 │ │ │ │ + subeq ip, r1, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #2576 @ 0xa10 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #128, 20 @ 0x80000 │ │ │ │ + subeq ip, r1, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #4259840 @ 0x410000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #48, 24 @ 0x3000 │ │ │ │ + subeq ip, r1, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #10027008 @ 0x990000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq ip, r1, #112, 28 @ 0x700 │ │ │ │ + subeq ip, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #2899968 @ 0x2c4000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #200 @ 0xc8 │ │ │ │ + subeq sp, r1, #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq pc, r9, #172, 16 @ 0xac0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #15794176 @ 0xf10000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #0, 8 │ │ │ │ + subeq sp, r1, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #2030043136 @ 0x79000000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #56, 14 @ 0xe00000 │ │ │ │ + subeq sp, r1, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #956301312 @ 0x39000000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #96, 20 @ 0x60000 │ │ │ │ + subeq sp, r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r2, #2064 @ 0x810 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #64, 26 @ 0x1000 │ │ │ │ + subeq sp, r1, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #104857600 @ 0x6400000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq sp, r1, #216, 30 @ 0x360 │ │ │ │ + subeq sp, r1, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r2, r3, #51642368 @ 0x3140000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq lr, r1, #176, 6 @ 0xc0000002 │ │ │ │ + subeq lr, r1, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #65 @ 0x41 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq lr, r1, #160, 12 @ 0xa000000 │ │ │ │ + subeq lr, r1, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #3227648 @ 0x314000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq lr, r1, #64, 18 @ 0x100000 │ │ │ │ + subeq lr, r1, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, r4, #148, 28 @ 0x940 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r2, r3, #193 @ 0xc1 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq lr, r1, #24, 26 @ 0x600 │ │ │ │ + subeq lr, r1, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #3686400 @ 0x384000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #32 │ │ │ │ + subeq pc, r1, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #315392 @ 0x4d000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #112, 4 │ │ │ │ + subeq pc, r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r2, r3, #1677721600 @ 0x64000000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #184, 8 @ 0xb8000000 │ │ │ │ + subeq pc, r1, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #1073741850 @ 0x4000001a │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #64, 16 @ 0x400000 │ │ │ │ + subeq pc, r1, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r2, r3, #72351744 @ 0x4500000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #248, 20 @ 0xf8000 │ │ │ │ + subeq pc, r1, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r3, ip, ror #2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r2, r3, #44288 @ 0xad00 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq pc, r1, #112, 28 @ 0x700 │ │ │ │ + subeq pc, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #18688 @ 0x4900 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #88, 4 @ 0x80000005 │ │ │ │ + subeq r0, r2, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsheq sp, [r0, #44]! @ 0x2c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r3, #1560281088 @ 0x5d000000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #128, 8 @ 0x80000000 │ │ │ │ + subeq r0, r2, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #577536 @ 0x8d000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #152, 14 @ 0x2600000 │ │ │ │ + subeq r0, r2, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #1024 @ 0x400 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #80, 18 @ 0x140000 │ │ │ │ + subeq r0, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r2, #1036288 @ 0xfd000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #128, 22 @ 0x20000 │ │ │ │ + subeq r0, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #78848 @ 0x13400 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r0, r2, #8, 28 @ 0x80 │ │ │ │ + subeq r0, r2, #0, 28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq pc, r3, r1, lsl #16 │ │ │ │ eorseq r2, fp, sp, lsr #19 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnseq sp, ip, asr r2 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r1, r3, #42991616 @ 0x2900000 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r1, r2, #136 @ 0x88 │ │ │ │ + subeq r1, r2, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #148480 @ 0x24400 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r1, r2, #208, 4 │ │ │ │ + subeq r1, r2, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #234496 @ 0x39400 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r1, r2, #120, 10 @ 0x1e000000 │ │ │ │ + subeq r1, r2, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #28928 @ 0x7100 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r1, r2, #96, 16 @ 0x600000 │ │ │ │ + subeq r1, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r2, #7744 @ 0x1e40 │ │ │ │ lsreq r1, r8, #13 │ │ │ │ - subeq r1, r2, #16, 22 @ 0x4000 │ │ │ │ + subeq r1, r2, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r4, #856064 @ 0xd1000 │ │ │ │ asreq r1, r8, #10 │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -120581,15 +120581,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnmi r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq r7, r4, #1064960 @ 0x104000 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - tsteq r1, r8, asr #8 │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r9, r4, #356515840 @ 0x15400000 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ ldrdeq pc, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -120665,117 +120665,117 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ strdeq pc, [r8, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r3, r3, #964 @ 0x3c4 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r8, r2, #80, 10 @ 0x14000000 │ │ │ │ + subeq r8, r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #57 @ 0x39 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r8, r2, #200, 12 @ 0xc800000 │ │ │ │ + subeq r8, r2, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #129 @ 0x81 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r8, r2, #112, 16 @ 0x700000 │ │ │ │ + subeq r8, r2, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ cmppeq r5, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r4, sl, sp, lsr #4 │ │ │ │ lsreq r1, r8, #32 │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x06512ebc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #1073741856 @ 0x40000020 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r8, r2, #8, 24 @ 0x800 │ │ │ │ + subeq r8, r2, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #149 @ 0x95 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r8, r2, #232, 28 @ 0xe80 │ │ │ │ + subeq r8, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sp, r4, #116, 6 @ 0xd0000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #580 @ 0x244 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #16, 2 │ │ │ │ + subeq r9, r2, #8, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #29, 30 @ 0x74 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #120, 6 @ 0xe0000001 │ │ │ │ + subeq r9, r2, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #2704 @ 0xa90 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #192, 10 @ 0x30000000 │ │ │ │ + subeq r9, r2, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #-738197502 @ 0xd4000002 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #104, 16 @ 0x680000 │ │ │ │ + subeq r9, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #189 @ 0xbd │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #240, 20 @ 0xf0000 │ │ │ │ + subeq r9, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #1073741833 @ 0x40000009 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq r9, r2, #168, 26 @ 0x2a00 │ │ │ │ + subeq r9, r2, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r6, fp, r9, lsr #13 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ @ instruction: 0x0105a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r3, [sp, #28]! │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #5184 @ 0x1440 │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq sl, r2, #176, 2 @ 0x2c │ │ │ │ + subeq sl, r2, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #-1879048182 @ 0x9000000a │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq sl, r2, #112, 10 @ 0x1c000000 │ │ │ │ + subeq sl, r2, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r9, r4, lsl #7 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r3, #1073741871 @ 0x4000002f │ │ │ │ lsreq r1, r8, #16 │ │ │ │ - subeq sl, r2, #192, 16 @ 0xc00000 │ │ │ │ + subeq sl, r2, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r5, #173015040 @ 0xa500000 │ │ │ │ asreq r1, r8, #13 │ │ │ │ tstpeq r9, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -120827,21 +120827,21 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ @ instruction: 0x0111c6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #150994944 @ 0x9000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r2, #96, 12 @ 0x6000000 │ │ │ │ + subeq fp, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #4096 @ 0x1000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r2, #208, 20 @ 0xd0000 │ │ │ │ + subeq fp, r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -120857,99 +120857,99 @@ │ │ │ │ lsreq r0, r8, #30 │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x06512e5c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #-1526726656 @ 0xa5000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r2, #48, 26 @ 0xc00 │ │ │ │ + subeq fp, r2, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #-385875968 @ 0xe9000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r2, #216, 28 @ 0xd80 │ │ │ │ + subeq fp, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #1073741850 @ 0x4000001a │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #208 @ 0xd0 │ │ │ │ + subeq ip, r2, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #4194304 @ 0x400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #88, 4 @ 0x80000005 │ │ │ │ + subeq ip, r2, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #1600 @ 0x640 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #248, 6 @ 0xe0000003 │ │ │ │ + subeq ip, r2, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #52480 @ 0xcd00 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #160, 10 @ 0x28000000 │ │ │ │ + subeq ip, r2, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, fp, #4, 2 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #306184192 @ 0x12400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #240, 12 @ 0xf000000 │ │ │ │ + subeq ip, r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #390070272 @ 0x17400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #64, 16 @ 0x400000 │ │ │ │ + subeq ip, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrdeq r1, [sp, #236]! @ 0xec │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #490733568 @ 0x1d400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #120, 18 @ 0x1e0000 │ │ │ │ + subeq ip, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #3136 @ 0xc40 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r2, #64, 30 @ 0x100 │ │ │ │ + subeq ip, r2, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r1, r3, r9, lsl #10 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq r4, [r5], -ip, ror #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #1232 @ 0x4d0 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r2, #216, 4 @ 0x8000000d │ │ │ │ + subeq sp, r2, #208, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #59648 @ 0xe900 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r2, #168, 12 @ 0xa800000 │ │ │ │ + subeq sp, r2, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ eorseq r3, fp, r9, lsl #18 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ tsteq r6, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -120959,837 +120959,837 @@ │ │ │ │ lsreq r0, r8, #30 │ │ │ │ tsteq fp, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0655487c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #193536 @ 0x2f400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r2, #136, 20 @ 0x88000 │ │ │ │ + subeq sp, r2, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, sl, #108, 26 @ 0x1b00 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #2192 @ 0x890 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r2, #48, 2 │ │ │ │ + subeq lr, r2, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #1019904 @ 0xf9000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r2, #208, 12 @ 0xd000000 │ │ │ │ + subeq lr, r2, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #28573696 @ 0x1b40000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r2, #72, 20 @ 0x48000 │ │ │ │ + subeq lr, r2, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #315392 @ 0x4d000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r2, #40, 28 @ 0x280 │ │ │ │ + subeq lr, r2, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ stlexheq r1, ip, [sp] │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #2441216 @ 0x254000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r2, #104 @ 0x68 │ │ │ │ + subeq pc, r2, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #4521984 @ 0x450000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r2, #32, 4 │ │ │ │ + subeq pc, r2, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #893386752 @ 0x35400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ + subeq pc, r2, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #-2130706432 @ 0x81000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r2, #112, 24 @ 0x7000 │ │ │ │ + subeq pc, r2, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #591396864 @ 0x23400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r2, #184, 30 @ 0x2e0 │ │ │ │ + subeq pc, r2, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #960495616 @ 0x39400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #208, 2 @ 0x34 │ │ │ │ + subeq r0, r3, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #72351744 @ 0x4500000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #136, 6 @ 0x20000002 │ │ │ │ + subeq r0, r3, #128, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1073741839 @ 0x4000000f │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #216, 10 @ 0x36000000 │ │ │ │ + subeq r0, r3, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, r4, #4, 14 @ 0x100000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #227540992 @ 0xd900000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ + subeq r0, r3, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #6553600 @ 0x640000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #120, 20 @ 0x78000 │ │ │ │ + subeq r0, r3, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsheq r5, [r1, #228] @ 0xe4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #23330816 @ 0x1640000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #56, 24 @ 0x3800 │ │ │ │ + subeq r0, r3, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #40108032 @ 0x2640000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r3, #160, 28 @ 0xa00 │ │ │ │ + subeq r0, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #84934656 @ 0x5100000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r3, #216, 4 @ 0x8000000d │ │ │ │ + subeq r1, r3, #208, 4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1073741863 @ 0x40000027 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r3, #240, 8 @ 0xf0000000 │ │ │ │ + subeq r1, r3, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #524288000 @ 0x1f400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r3, #240, 12 @ 0xf000000 │ │ │ │ + subeq r1, r3, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #4160 @ 0x1040 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r3, #112, 20 @ 0x70000 │ │ │ │ + subeq r1, r3, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #268435459 @ 0x10000003 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r3, #152, 28 @ 0x980 │ │ │ │ + subeq r1, r3, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1900544 @ 0x1d0000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #120, 2 │ │ │ │ + subeq r2, r3, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #63176704 @ 0x3c40000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #120, 6 @ 0xe0000001 │ │ │ │ + subeq r2, r3, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #6356992 @ 0x610000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #104, 10 @ 0x1a000000 │ │ │ │ + subeq r2, r3, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #10289152 @ 0x9d0000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #232, 12 @ 0xe800000 │ │ │ │ + subeq r2, r3, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #14483456 @ 0xdd0000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #48, 18 @ 0xc0000 │ │ │ │ + subeq r2, r3, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #468 @ 0x1d4 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r3, #8, 30 │ │ │ │ + subeq r2, r3, #0, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #1654784 @ 0x194000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r3, #168, 4 @ 0x8000000a │ │ │ │ + subeq r3, r3, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #223346688 @ 0xd500000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r3, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r3, r3, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #3424256 @ 0x344000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r3, #0, 14 │ │ │ │ + subeq r3, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #380928 @ 0x5d000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r3, #88, 18 @ 0x160000 │ │ │ │ + subeq r3, r3, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq sp, r3, #229 @ 0xe5 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r3, #176, 24 @ 0xb000 │ │ │ │ + subeq r3, r3, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq pc, sl, #68, 26 @ 0x1100 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #29696 @ 0x7400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r3, #168 @ 0xa8 │ │ │ │ + subeq r4, r3, #160 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #1280 @ 0x500 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ + subeq r4, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #230400 @ 0x38400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r3, #64, 18 @ 0x100000 │ │ │ │ + subeq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #37120 @ 0x9100 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r3, #152, 24 @ 0x9800 │ │ │ │ + subeq r4, r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrheq r5, [r1, #228] @ 0xe4 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #1600 @ 0x640 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r3, #32, 30 @ 0x80 │ │ │ │ + subeq r4, r3, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #7744 @ 0x1e40 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r3, #136, 2 @ 0x22 │ │ │ │ + subeq r5, r3, #128, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #656 @ 0x290 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r3, #128, 6 │ │ │ │ + subeq r5, r3, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #3472 @ 0xd90 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r3, #192, 12 @ 0xc000000 │ │ │ │ + subeq r5, r3, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #516 @ 0x204 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r3, #192, 18 @ 0x300000 │ │ │ │ + subeq r5, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r5, r3, #804 @ 0x324 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r3, #144, 24 @ 0x9000 │ │ │ │ + subeq r5, r3, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #93 @ 0x5d │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #32 │ │ │ │ + subeq r6, r3, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #245 @ 0xf5 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #64, 6 │ │ │ │ + subeq r6, r3, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq lr, r4, #140, 18 @ 0x230000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #660 @ 0x294 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #248, 8 @ 0xf8000000 │ │ │ │ + subeq r6, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #1073741839 @ 0x4000000f │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #64, 14 @ 0x1000000 │ │ │ │ + subeq r6, r3, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #-1811939328 @ 0x94000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #136, 20 @ 0x88000 │ │ │ │ + subeq r6, r3, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq ip, r3, #1073741863 @ 0x40000027 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r3, #232, 26 @ 0x3a00 │ │ │ │ + subeq r6, r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #2768 @ 0xad0 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r7, r3, #56, 2 │ │ │ │ + subeq r7, r3, #48, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #1073741860 @ 0x40000024 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r7, r3, #160, 6 @ 0x80000002 │ │ │ │ + subeq r7, r3, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #-805306365 @ 0xd0000003 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r7, r3, #88, 12 @ 0x5800000 │ │ │ │ + subeq r7, r3, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #1342177291 @ 0x5000000b │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r7, r3, #232, 20 @ 0xe8000 │ │ │ │ + subeq r7, r3, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1073741881 @ 0x40000039 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r7, r3, #48, 30 @ 0xc0 │ │ │ │ + subeq r7, r3, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #-469762046 @ 0xe4000002 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r8, r3, #40, 4 @ 0x80000002 │ │ │ │ + subeq r8, r3, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #1090519040 @ 0x41000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r8, r3, #0, 10 │ │ │ │ + subeq r8, r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #1493172224 @ 0x59000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r8, r3, #160, 16 @ 0xa00000 │ │ │ │ + subeq r8, r3, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #20971520 @ 0x1400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r8, r3, #8, 24 @ 0x800 │ │ │ │ + subeq r8, r3, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #423624704 @ 0x19400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r8, r3, #112, 30 @ 0x1c0 │ │ │ │ + subeq r8, r3, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #13631488 @ 0xd00000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r9, r3, #80, 4 │ │ │ │ + subeq r9, r3, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #38797312 @ 0x2500000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r9, r3, #48, 10 @ 0xc000000 │ │ │ │ + subeq r9, r3, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #173015040 @ 0xa500000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r9, r3, #224, 14 @ 0x3800000 │ │ │ │ + subeq r9, r3, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #198180864 @ 0xbd00000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r9, r3, #72, 20 @ 0x48000 │ │ │ │ + subeq r9, r3, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1342177282 @ 0x50000002 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r9, r3, #112, 26 @ 0x1c00 │ │ │ │ + subeq r9, r3, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #19136512 @ 0x1240000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sl, r3, #168, 2 @ 0x2a │ │ │ │ + subeq sl, r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #2424832 @ 0x250000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sl, r3, #112, 10 @ 0x1c000000 │ │ │ │ + subeq sl, r3, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #5046272 @ 0x4d0000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sl, r3, #232, 14 @ 0x3a00000 │ │ │ │ + subeq sl, r3, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #7667712 @ 0x750000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sl, r3, #248, 18 @ 0x3e0000 │ │ │ │ + subeq sl, r3, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #10289152 @ 0x9d0000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sl, r3, #152, 28 @ 0x980 │ │ │ │ + subeq sl, r3, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #2768896 @ 0x2a4000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r3, #96, 6 @ 0x80000001 │ │ │ │ + subeq fp, r3, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #-1879048185 @ 0x90000007 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r3, #0, 14 │ │ │ │ + subeq fp, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #413696 @ 0x65000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r3, #0, 20 │ │ │ │ + subeq fp, r3, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #806912 @ 0xc5000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r3, #96, 24 @ 0x6000 │ │ │ │ + subeq fp, r3, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #29696 @ 0x7400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq fp, r3, #216, 28 @ 0xd80 │ │ │ │ + subeq fp, r3, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #58368 @ 0xe400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r3, #192, 2 @ 0x30 │ │ │ │ + subeq ip, r3, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #268435468 @ 0x1000000c │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r3, #184, 10 @ 0x2e000000 │ │ │ │ + subeq ip, r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #193536 @ 0x2f400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r3, #144, 18 @ 0x240000 │ │ │ │ + subeq ip, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #21760 @ 0x5500 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq ip, r3, #232, 26 @ 0x3a00 │ │ │ │ + subeq ip, r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #2624 @ 0xa40 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r3, #176 @ 0xb0 │ │ │ │ + subeq sp, r3, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1946157057 @ 0x74000001 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r3, #96, 6 @ 0x80000001 │ │ │ │ + subeq sp, r3, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #6208 @ 0x1840 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r3, #184, 10 @ 0x2e000000 │ │ │ │ + subeq sp, r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #11584 @ 0x2d40 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r3, #248, 16 @ 0xf80000 │ │ │ │ + subeq sp, r3, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #2960 @ 0xb90 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq sp, r3, #8, 26 @ 0x200 │ │ │ │ + subeq sp, r3, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #388 @ 0x184 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #48 @ 0x30 │ │ │ │ + subeq lr, r3, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r6, r3, #676 @ 0x2a4 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #136, 6 @ 0x20000002 │ │ │ │ + subeq lr, r3, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #69 @ 0x45 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #72, 14 @ 0x1200000 │ │ │ │ + subeq lr, r3, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #209 @ 0xd1 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #136, 20 @ 0x88000 │ │ │ │ + subeq lr, r3, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1073741836 @ 0x4000000c │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #248, 24 @ 0xf800 │ │ │ │ + subeq lr, r3, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1073741841 @ 0x40000011 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq lr, r3, #192, 28 @ 0xc00 │ │ │ │ + subeq lr, r3, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1073741859 @ 0x40000023 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #160 @ 0xa0 │ │ │ │ + subeq pc, r3, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1073741875 @ 0x40000033 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #96, 4 │ │ │ │ + subeq pc, r3, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #268435457 @ 0x10000001 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #120, 8 @ 0x78000000 │ │ │ │ + subeq pc, r3, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #-1879048190 @ 0x90000002 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #56, 12 @ 0x3800000 │ │ │ │ + subeq pc, r3, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #268435464 @ 0x10000008 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #56, 16 @ 0x380000 │ │ │ │ + subeq pc, r3, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1342177292 @ 0x5000000c │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #8, 20 @ 0x8000 │ │ │ │ + subeq pc, r3, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #-805306355 @ 0xd000000d │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #0, 24 │ │ │ │ + subeq pc, r3, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #-738197504 @ 0xd4000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #184, 26 @ 0x2e00 │ │ │ │ + subeq pc, r3, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #-738197503 @ 0xd4000001 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq pc, r3, #160, 30 @ 0x280 │ │ │ │ + subeq pc, r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1409286147 @ 0x54000003 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #184, 2 @ 0x2e │ │ │ │ + subeq r0, r4, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #-1543503869 @ 0xa4000003 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #112, 6 @ 0xc0000001 │ │ │ │ + subeq r0, r4, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #553648128 @ 0x21000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #128, 10 @ 0x20000000 │ │ │ │ + subeq r0, r4, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1627389952 @ 0x61000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #104, 16 @ 0x680000 │ │ │ │ + subeq r0, r4, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #20971520 @ 0x1400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #24, 22 @ 0x6000 │ │ │ │ + subeq r0, r4, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #289406976 @ 0x11400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r0, r4, #200, 26 @ 0x3200 │ │ │ │ + subeq r0, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #977272832 @ 0x3a400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r4, #16, 2 │ │ │ │ + subeq r1, r4, #8, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #101711872 @ 0x6100000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r4, #104, 8 @ 0x68000000 │ │ │ │ + subeq r1, r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #1677721603 @ 0x64000003 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r4, #120, 16 @ 0x780000 │ │ │ │ + subeq r1, r4, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #201728 @ 0x31400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r4, #16, 24 @ 0x1000 │ │ │ │ + subeq r1, r4, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #248512512 @ 0xed00000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r1, r4, #152, 28 @ 0x980 │ │ │ │ + subeq r1, r4, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #66560 @ 0x10400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r4, #16, 2 │ │ │ │ + subeq r2, r4, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #4456448 @ 0x440000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r4, #224, 6 @ 0x80000003 │ │ │ │ + subeq r2, r4, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq pc, r3, #692060160 @ 0x29400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r4, #64, 14 @ 0x1000000 │ │ │ │ + subeq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq pc, r3, #81920 @ 0x14000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r4, #16, 22 @ 0x4000 │ │ │ │ + subeq r2, r4, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #-1325400064 @ 0xb1000000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r2, r4, #88, 30 @ 0x160 │ │ │ │ + subeq r2, r4, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #14656 @ 0x3940 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r4, #232, 4 @ 0x8000000e │ │ │ │ + subeq r3, r4, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #1024 @ 0x400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r4, #72, 10 @ 0x12000000 │ │ │ │ + subeq r3, r4, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #943718400 @ 0x38400000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r4, #112, 14 @ 0x1c00000 │ │ │ │ + subeq r3, r4, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq pc, r3, #-805306358 @ 0xd000000a │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r4, #24, 22 @ 0x6000 │ │ │ │ + subeq r3, r4, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #28573696 @ 0x1b40000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r3, r4, #0, 30 │ │ │ │ + subeq r3, r4, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #2424832 @ 0x250000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r4, #232, 2 @ 0x3a │ │ │ │ + subeq r4, r4, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq fp, r3, #4014080 @ 0x3d4000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r4, #152, 10 @ 0x26000000 │ │ │ │ + subeq r4, r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #76546048 @ 0x4900000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r4, #24, 18 @ 0x60000 │ │ │ │ + subeq r4, r4, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #8716288 @ 0x850000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r4, r4, #160, 24 @ 0xa000 │ │ │ │ + subeq r4, r4, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq lr, r3, #139460608 @ 0x8500000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #8 │ │ │ │ + subeq r5, r4, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #999424 @ 0xf4000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #248, 2 @ 0x3e │ │ │ │ + subeq r5, r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #1327104 @ 0x144000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ + subeq r5, r4, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #315392 @ 0x4d000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #128, 14 @ 0x2000000 │ │ │ │ + subeq r5, r4, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #397312 @ 0x61000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #64, 20 @ 0x40000 │ │ │ │ + subeq r5, r4, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #987136 @ 0xf1000 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #80, 26 @ 0x1400 │ │ │ │ + subeq r5, r4, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #95232 @ 0x17400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r5, r4, #160, 30 @ 0x280 │ │ │ │ + subeq r5, r4, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r7, r3, #115712 @ 0x1c400 │ │ │ │ roreq r1, r8, #17 │ │ │ │ - subeq r6, r4, #112, 4 │ │ │ │ + subeq r6, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq ip, r4, #205520896 @ 0xc400000 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ strheq r9, [sp, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -121817,771 +121817,771 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ tsteq r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r5, #268435458 @ 0x10000002 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - tsteq fp, r8, lsr #21 │ │ │ │ + tsteq fp, r0, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r5, #1073741865 @ 0x40000029 │ │ │ │ asreq r1, r8, #13 │ │ │ │ ldrheq pc, [fp, -r0] @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #-1006632958 @ 0xc4000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r6, r4, #24, 28 @ 0x180 │ │ │ │ + subeq r6, r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #603979778 @ 0x24000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r6, r4, #208, 30 @ 0x340 │ │ │ │ + subeq r6, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #268435470 @ 0x1000000e │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #96, 2 │ │ │ │ + subeq r7, r4, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #-1879048182 @ 0x9000000a │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #8, 6 @ 0x20000000 │ │ │ │ + subeq r7, r4, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #872415234 @ 0x34000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r7, r4, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1342177289 @ 0x50000009 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #136, 20 @ 0x88000 │ │ │ │ + subeq r7, r4, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #268435464 @ 0x10000008 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #240, 22 @ 0x3c000 │ │ │ │ + subeq r7, r4, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #2832 @ 0xb10 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #32, 26 @ 0x800 │ │ │ │ + subeq r7, r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #2896 @ 0xb50 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #96, 28 @ 0x600 │ │ │ │ + subeq r7, r4, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #1677721602 @ 0x64000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #240, 30 @ 0x3c0 │ │ │ │ + subeq r7, r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #20736 @ 0x5100 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #112, 4 │ │ │ │ + subeq r8, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1342177284 @ 0x50000004 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #136, 8 @ 0x88000000 │ │ │ │ + subeq r8, r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1342177281 @ 0x50000001 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #16, 12 @ 0x1000000 │ │ │ │ + subeq r8, r4, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #-738197502 @ 0xd4000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #16, 16 @ 0x100000 │ │ │ │ + subeq r8, r4, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #-201326589 @ 0xf4000003 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #0, 20 │ │ │ │ + subeq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #1157627904 @ 0x45000000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #136, 24 @ 0x8800 │ │ │ │ + subeq r8, r4, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #268435456 @ 0x10000000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r4, #136, 28 @ 0x880 │ │ │ │ + subeq r8, r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #250880 @ 0x3d400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #120, 2 │ │ │ │ + subeq r9, r4, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #234496 @ 0x39400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #224, 6 @ 0x80000003 │ │ │ │ + subeq r9, r4, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #-989855744 @ 0xc5000000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #56, 10 @ 0xe000000 │ │ │ │ + subeq r9, r4, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #7667712 @ 0x750000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #56, 14 @ 0xe00000 │ │ │ │ + subeq r9, r4, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #937984 @ 0xe5000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #144, 18 @ 0x240000 │ │ │ │ + subeq r9, r4, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #495616 @ 0x79000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #80, 22 @ 0x14000 │ │ │ │ + subeq r9, r4, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1073741840 @ 0x40000010 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r4, #56, 26 @ 0xe00 │ │ │ │ + subeq r9, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #37748736 @ 0x2400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #208 @ 0xd0 │ │ │ │ + subeq sl, r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #55552 @ 0xd900 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #72, 10 @ 0x12000000 │ │ │ │ + subeq sl, r4, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #60672 @ 0xed00 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #152, 18 @ 0x260000 │ │ │ │ + subeq sl, r4, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #1027604480 @ 0x3d400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #192, 22 @ 0x30000 │ │ │ │ + subeq sl, r4, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #2441216 @ 0x254000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #136, 28 @ 0x880 │ │ │ │ + subeq sl, r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #147456 @ 0x24000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #240, 30 @ 0x3c0 │ │ │ │ + subeq sl, r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #13434880 @ 0xcd0000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #56, 2 │ │ │ │ + subeq fp, r4, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #8454144 @ 0x810000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #216, 4 @ 0x8000000d │ │ │ │ + subeq fp, r4, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #64225280 @ 0x3d40000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #80, 8 @ 0x50000000 │ │ │ │ + subeq fp, r4, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #58982400 @ 0x3840000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #0, 12 │ │ │ │ + subeq fp, r4, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #53739520 @ 0x3340000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #152, 14 @ 0x2600000 │ │ │ │ + subeq fp, r4, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #76546048 @ 0x4900000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #216, 18 @ 0x360000 │ │ │ │ + subeq fp, r4, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #231735296 @ 0xdd00000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #16, 24 @ 0x1000 │ │ │ │ + subeq fp, r4, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #804 @ 0x324 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r4, #168, 28 @ 0xa80 │ │ │ │ + subeq fp, r4, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #339738624 @ 0x14400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #160, 2 @ 0x28 │ │ │ │ + subeq ip, r4, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #23330816 @ 0x1640000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #240, 10 @ 0x3c000000 │ │ │ │ + subeq ip, r4, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1073741834 @ 0x4000000a │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #40, 16 @ 0x280000 │ │ │ │ + subeq ip, r4, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1073741829 @ 0x40000005 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #176, 18 @ 0x2c0000 │ │ │ │ + subeq ip, r4, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #81920 @ 0x14000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #64, 24 @ 0x4000 │ │ │ │ + subeq ip, r4, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #20480 @ 0x5000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq ip, r4, #80, 28 @ 0x500 │ │ │ │ + subeq ip, r4, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #2030043136 @ 0x79000000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #176 @ 0xb0 │ │ │ │ + subeq sp, r4, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #-1006632958 @ 0xc4000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #144, 4 │ │ │ │ + subeq sp, r4, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #125 @ 0x7d │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #96, 12 @ 0x6000000 │ │ │ │ + subeq sp, r4, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #452 @ 0x1c4 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #152, 16 @ 0x980000 │ │ │ │ + subeq sp, r4, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #1073741858 @ 0x40000022 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #160, 22 @ 0x28000 │ │ │ │ + subeq sp, r4, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #282624 @ 0x45000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #224, 26 @ 0x3800 │ │ │ │ + subeq sp, r4, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #249 @ 0xf9 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sp, r4, #104, 30 @ 0x1a0 │ │ │ │ + subeq sp, r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #225 @ 0xe1 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #152 @ 0x98 │ │ │ │ + subeq lr, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #659456 @ 0xa1000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #56, 4 @ 0x80000003 │ │ │ │ + subeq lr, r4, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #888832 @ 0xd9000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #16, 8 @ 0x10000000 │ │ │ │ + subeq lr, r4, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #12386304 @ 0xbd0000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #64, 12 @ 0x4000000 │ │ │ │ + subeq lr, r4, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #-805306361 @ 0xd0000007 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #32, 16 @ 0x200000 │ │ │ │ + subeq lr, r4, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #77 @ 0x4d │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #160, 18 @ 0x280000 │ │ │ │ + subeq lr, r4, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #1073741853 @ 0x4000001d │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #40, 22 @ 0xa000 │ │ │ │ + subeq lr, r4, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #205 @ 0xcd │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #104, 24 @ 0x6800 │ │ │ │ + subeq lr, r4, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #145 @ 0x91 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq lr, r4, #168, 28 @ 0xa80 │ │ │ │ + subeq lr, r4, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #25600 @ 0x6400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #112 @ 0x70 │ │ │ │ + subeq pc, r4, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #2704 @ 0xa90 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #32, 6 @ 0x80000000 │ │ │ │ + subeq pc, r4, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r9, r4, #626688 @ 0x99000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #248, 10 @ 0x3e000000 │ │ │ │ + subeq pc, r4, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #181 @ 0xb5 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #192, 14 @ 0x3000000 │ │ │ │ + subeq pc, r4, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #994050048 @ 0x3b400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ + subeq pc, r4, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #66560 @ 0x10400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq pc, r4, #16, 30 @ 0x40 │ │ │ │ + subeq pc, r4, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sl, r4, #39059456 @ 0x2540000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r0, r5, #112, 6 @ 0xc0000001 │ │ │ │ + subeq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #-1879048177 @ 0x9000000f │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r0, r5, #8, 14 @ 0x200000 │ │ │ │ + subeq r0, r5, #0, 14 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #3883008 @ 0x3b4000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r0, r5, #48, 22 @ 0xc000 │ │ │ │ + subeq r0, r5, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #189440 @ 0x2e400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r0, r5, #40, 26 @ 0xa00 │ │ │ │ + subeq r0, r5, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #209 @ 0xd1 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r0, r5, #176, 28 @ 0xb00 │ │ │ │ + subeq r0, r5, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #53 @ 0x35 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r1, r5, #160 @ 0xa0 │ │ │ │ + subeq r1, r5, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #1073741875 @ 0x40000033 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r1, r5, #176, 4 │ │ │ │ + subeq r1, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #45, 30 @ 0xb4 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ + subeq r1, r5, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r9, r4, #2384 @ 0x950 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r1, r5, #160, 22 @ 0x28000 │ │ │ │ + subeq r1, r5, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #2375680 @ 0x244000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r1, r5, #24, 30 @ 0x60 │ │ │ │ + subeq r1, r5, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #254976 @ 0x3e400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #176 @ 0xb0 │ │ │ │ + subeq r2, r5, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #336 @ 0x150 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #184, 6 @ 0xe0000002 │ │ │ │ + subeq r2, r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #4160 @ 0x1040 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #224, 10 @ 0x38000000 │ │ │ │ + subeq r2, r5, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #933888 @ 0xe4000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #104, 14 @ 0x1a00000 │ │ │ │ + subeq r2, r5, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #436 @ 0x1b4 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #88, 18 @ 0x160000 │ │ │ │ + subeq r2, r5, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #1360 @ 0x550 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #48, 22 @ 0xc000 │ │ │ │ + subeq r2, r5, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #13568 @ 0x3500 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r2, r5, #16, 26 @ 0x400 │ │ │ │ + subeq r2, r5, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #49408 @ 0xc100 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r3, r5, #64 @ 0x40 │ │ │ │ + subeq r3, r5, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #37120 @ 0x9100 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r3, r5, #0, 30 │ │ │ │ + subeq r3, r5, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #15007744 @ 0xe50000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r4, r5, #216, 2 @ 0x36 │ │ │ │ + subeq r4, r5, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #1677721603 @ 0x64000003 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r4, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq r4, r5, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #10816 @ 0x2a40 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r4, r5, #56, 20 @ 0x38000 │ │ │ │ + subeq r4, r5, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #576 @ 0x240 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r4, r5, #160, 24 @ 0xa000 │ │ │ │ + subeq r4, r5, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #48384 @ 0xbd00 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r4, r5, #128, 30 @ 0x200 │ │ │ │ + subeq r4, r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #36096 @ 0x8d00 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r5, r5, #24, 4 @ 0x80000001 │ │ │ │ + subeq r5, r5, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #4048 @ 0xfd0 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r5, r5, #104, 8 @ 0x68000000 │ │ │ │ + subeq r5, r5, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #54272 @ 0xd400 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r5, r5, #104, 12 @ 0x6800000 │ │ │ │ + subeq r5, r5, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #397312 @ 0x61000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r5, r5, #168, 16 @ 0xa80000 │ │ │ │ + subeq r5, r5, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r9, r4, #135266304 @ 0x8100000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r5, r5, #120, 28 @ 0x780 │ │ │ │ + subeq r5, r5, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #6356992 @ 0x610000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r6, r5, #208, 10 @ 0x34000000 │ │ │ │ + subeq r6, r5, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #11796480 @ 0xb40000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #192, 2 @ 0x30 │ │ │ │ + subeq r7, r5, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #80740352 @ 0x4d00000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r7, r5, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #65273856 @ 0x3e40000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #152, 10 @ 0x26000000 │ │ │ │ + subeq r7, r5, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #7602176 @ 0x740000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #72, 16 @ 0x480000 │ │ │ │ + subeq r7, r5, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #3648 @ 0xe40 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #208, 20 @ 0xd0000 │ │ │ │ + subeq r7, r5, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #11840 @ 0x2e40 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #80, 26 @ 0x1400 │ │ │ │ + subeq r7, r5, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #2899968 @ 0x2c4000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r7, r5, #96, 30 @ 0x180 │ │ │ │ + subeq r7, r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #15007744 @ 0xe50000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #208 @ 0xd0 │ │ │ │ + subeq r8, r5, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #177209344 @ 0xa900000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #48, 4 │ │ │ │ + subeq r8, r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #16192 @ 0x3f40 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #80, 8 @ 0x50000000 │ │ │ │ + subeq r8, r5, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #10813440 @ 0xa50000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #240, 10 @ 0x3c000000 │ │ │ │ + subeq r8, r5, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #222298112 @ 0xd400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r8, r5, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #742391808 @ 0x2c400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #104, 18 @ 0x1a0000 │ │ │ │ + subeq r8, r5, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #-1879048187 @ 0x90000005 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #24, 24 @ 0x1800 │ │ │ │ + subeq r8, r5, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r9, r4, #-805306357 @ 0xd000000b │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r8, r5, #160, 30 @ 0x280 │ │ │ │ + subeq r8, r5, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r0, r4, #528 @ 0x210 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r5, #48, 4 │ │ │ │ + subeq r9, r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #2960 @ 0xb90 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r5, #104, 12 @ 0x6800000 │ │ │ │ + subeq r9, r5, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #5696 @ 0x1640 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r5, #128, 20 @ 0x80000 │ │ │ │ + subeq r9, r5, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r6, r4, #33 @ 0x21 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq r9, r5, #232, 30 @ 0x3a0 │ │ │ │ + subeq r9, r5, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r7, r4, #344064 @ 0x54000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #88, 4 @ 0x80000005 │ │ │ │ + subeq sl, r5, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #289406976 @ 0x11400000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #168, 6 @ 0xa0000002 │ │ │ │ + subeq sl, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #-1392508928 @ 0xad000000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #136, 10 @ 0x22000000 │ │ │ │ + subeq sl, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #-1275068414 @ 0xb4000002 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #64, 14 @ 0x1000000 │ │ │ │ + subeq sl, r5, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #10027008 @ 0x990000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #144, 16 @ 0x900000 │ │ │ │ + subeq sl, r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r5, r4, #44288 @ 0xad00 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #192, 20 @ 0xc0000 │ │ │ │ + subeq sl, r5, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r4, r4, #1342177295 @ 0x5000000f │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #8, 26 @ 0x200 │ │ │ │ + subeq sl, r5, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #1073741857 @ 0x40000021 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq sl, r5, #32, 30 @ 0x80 │ │ │ │ + subeq sl, r5, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r4, #3211264 @ 0x310000 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r5, #168, 2 @ 0x2a │ │ │ │ + subeq fp, r5, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r4, #-1879048177 @ 0x9000000f │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - subeq fp, r5, #8, 8 @ 0x8000000 │ │ │ │ + subeq fp, r5, #0, 8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r5, #10496 @ 0x2900 │ │ │ │ asreq r1, r8, #13 │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122627,15 +122627,15 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq r1, r0, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r3, r5, #1409286145 @ 0x54000001 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq r1, r0, #24, 30 @ 0x60 │ │ │ │ + subeq r1, r0, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r2, r5, #38144 @ 0x9500 │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq r2, r0, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122699,27 +122699,27 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq r7, r0, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r4, #7232 @ 0x1c40 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq r7, r0, #32, 24 @ 0x2000 │ │ │ │ + subeq r7, r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r5, #1073741831 @ 0x40000007 │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq r8, r0, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r5, #3664 @ 0xe50 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq r8, r0, #48, 12 @ 0x3000000 │ │ │ │ + subeq r8, r0, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r2, r5, #306184192 @ 0x12400000 │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq r8, r0, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122837,45 +122837,45 @@ │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq lr, r0, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r4, #548 @ 0x224 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq lr, r0, #248, 22 @ 0x3e000 │ │ │ │ + subeq lr, r0, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r4, #3216 @ 0xc90 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq lr, r0, #176, 28 @ 0xb00 │ │ │ │ + subeq lr, r0, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r4, #1012 @ 0x3f4 │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq pc, r0, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r4, #2448 @ 0x990 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq pc, r0, #168, 10 @ 0x2a000000 │ │ │ │ + subeq pc, r0, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsbseq pc, r4, #2000 @ 0x7d0 │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq pc, r0, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r4, #133 @ 0x85 │ │ │ │ asreq r1, r8, #13 │ │ │ │ - subeq pc, r0, #240, 16 @ 0xf00000 │ │ │ │ + subeq pc, r0, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq lr, r4, #253 @ 0xfd │ │ │ │ asreq r1, r8, #13 │ │ │ │ subeq pc, r0, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123161,15 +123161,15 @@ │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r8, r1, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r6, #33024 @ 0x8100 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq r8, r1, #224, 8 @ 0xe0000000 │ │ │ │ + subeq r8, r1, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #1073741832 @ 0x40000008 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r8, r1, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123185,15 +123185,15 @@ │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r8, r1, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #1073741854 @ 0x4000001e │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq r8, r1, #88, 26 @ 0x1600 │ │ │ │ + subeq r8, r1, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r6, #67108866 @ 0x4000002 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r9, r1, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123239,15 +123239,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r6, r8, #148, 20 @ 0x94000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r8, r6, #1310720 @ 0x140000 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq sl, r1, #216, 12 @ 0xd800000 │ │ │ │ + subeq sl, r1, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r4, r6, #82944 @ 0x14400 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq sl, r1, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123305,27 +123305,27 @@ │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq ip, r1, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsbseq r6, r6, #6208 @ 0x1840 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq sp, r1, #144, 8 @ 0x90000000 │ │ │ │ + subeq sp, r1, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #1073741884 @ 0x4000003c │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq sp, r1, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #603979779 @ 0x24000003 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq sp, r1, #152, 20 @ 0x98000 │ │ │ │ + subeq sp, r1, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123581,15 +123581,15 @@ │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r6, r2, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r8, r6, #10289152 @ 0x9d0000 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq r6, r2, #88, 6 @ 0x60000001 │ │ │ │ + subeq r6, r2, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #16318464 @ 0xf90000 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r6, r2, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123719,15 +123719,15 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r6, r8, #44, 10 @ 0xb000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq pc, r5, #173056 @ 0x2a400 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ - subeq r9, r2, #232, 26 @ 0x3a00 │ │ │ │ + subeq r9, r2, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r6, r6, #67108864 @ 0x4000000 │ │ │ │ lsleq r1, r8, #17 │ │ │ │ subeq r9, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123881,15 +123881,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq fp, r6, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r3, r4, #189 @ 0xbd │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - subeq r3, r0, #136 @ 0x88 │ │ │ │ + subeq r3, r0, #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r3, r4, #34603008 @ 0x2100000 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ subeq r3, r0, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123935,15 +123935,15 @@ │ │ │ │ lsreq r2, r8, #25 │ │ │ │ subeq r4, r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r5, r4, #-1879048184 @ 0x90000008 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - subeq r4, r0, #104, 4 @ 0x80000006 │ │ │ │ + subeq r4, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #964 @ 0x3c4 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq pc, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123983,15 +123983,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r0, r3, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq sp, r6, #1168 @ 0x490 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq r4, r3, #32, 2 │ │ │ │ + subeq r4, r3, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #3344 @ 0xd10 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r4, r3, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124109,15 +124109,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq pc, r3, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #6400 @ 0x1900 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq pc, r3, #200, 8 @ 0xc8000000 │ │ │ │ + subeq pc, r3, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r2, r8, #121634816 @ 0x7400000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq pc, r3, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124145,15 +124145,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r0, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #872448 @ 0xd5000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq r0, r4, #184, 16 @ 0xb80000 │ │ │ │ + subeq r0, r4, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsbseq r2, r8, #272629760 @ 0x10400000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r0, r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124289,15 +124289,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r5, r4, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq lr, r7, #10289152 @ 0x9d0000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq r5, r4, #176, 26 @ 0x2c00 │ │ │ │ + subeq r5, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r7, r5, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -124361,15 +124361,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r7, r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #1027604480 @ 0x3d400000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq r7, r4, #88, 18 @ 0x160000 │ │ │ │ + subeq r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq r1, r7, #608174080 @ 0x24400000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq r7, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124457,15 +124457,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq sl, r4, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r7, #524288000 @ 0x1f400000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ - subeq sl, r4, #80, 22 @ 0x14000 │ │ │ │ + subeq sl, r4, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsbseq sp, r7, #1157627904 @ 0x45000000 │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq sl, r4, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -125021,15 +125021,15 @@ │ │ │ │ roreq r1, r8, #19 │ │ │ │ subeq lr, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r5, r4, #1342177294 @ 0x5000000e │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - subeq r4, r0, #184, 8 @ 0xb8000000 │ │ │ │ + subeq r4, r0, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ rsceq r7, r5, r0, asr #29 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffefffff │ │ │ │ ldrbteq r5, [r7], #-992 @ 0xfffffc20 │ │ │ │ @@ -128993,15 +128993,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sp, #132, 2 @ 0x21 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r4, r4, #-1543503871 @ 0xa4000001 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ - subeq r5, r0, #160, 16 @ 0xa00000 │ │ │ │ + subeq r5, r0, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq lr, r3, #265289728 @ 0xfd00000 │ │ │ │ lsreq r2, r8, #25 │ │ │ │ subeq r5, r0, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -130469,15 +130469,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x064bdc94 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq lr, r4, #2899968 @ 0x2c4000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r5, r1, #192, 12 @ 0xc000000 │ │ │ │ + subeq r5, r1, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sl, r5, #17664 @ 0x4500 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r5, r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -130493,15 +130493,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r6, r1, #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r9, r6, #2128 @ 0x850 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r6, r1, #0, 12 │ │ │ │ + subeq r6, r1, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq lr, r4, #266240 @ 0x41000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r6, r1, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -130907,15 +130907,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r7, r1, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq lr, r4, #214016 @ 0x34400 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r7, r1, #72, 30 @ 0x120 │ │ │ │ + subeq r7, r1, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -131621,15 +131621,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, sl, #196, 4 @ 0x4000000c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq ip, r5, #7488 @ 0x1d40 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq sp, r1, #232, 18 @ 0x3a0000 │ │ │ │ + subeq sp, r1, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq ip, r5, #47360 @ 0xb900 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq sp, r1, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -131657,15 +131657,15 @@ │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, sl, #148, 22 @ 0x25000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq ip, r5, #1895825408 @ 0x71000000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq lr, r1, #176, 8 @ 0xb0000000 │ │ │ │ + subeq lr, r1, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r8, r1, sp, lsr pc │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -133355,15 +133355,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq pc, r1, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq ip, r5, #137 @ 0x89 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq pc, r1, #184, 16 @ 0xb80000 │ │ │ │ + subeq pc, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -134021,15 +134021,15 @@ │ │ │ │ lsreq r2, r8, #4 │ │ │ │ subseq ip, r1, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r6, r5, #2179072 @ 0x214000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r2, r2, #40, 8 @ 0x28000000 │ │ │ │ + subeq r2, r2, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -134885,15 +134885,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r4, r2, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r8, r5, #1073741833 @ 0x40000009 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r5, r2, #48, 2 │ │ │ │ + subeq r5, r2, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -135245,15 +135245,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r5, r2, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq sl, r6, #53739520 @ 0x3340000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r6, r2, #232, 6 @ 0xa0000003 │ │ │ │ + subeq r6, r2, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -135749,15 +135749,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r8, r2, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq fp, r5, #6094848 @ 0x5d0000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r9, r2, #128, 2 │ │ │ │ + subeq r9, r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r3, fp, r9, lsl r0 │ │ │ │ lsleq r0, r8, #31 │ │ │ │ ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -136127,15 +136127,15 @@ │ │ │ │ lsreq r0, r8, #31 │ │ │ │ swpeq sp, r0, [r6] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq pc, sl, #20, 26 @ 0x500 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r4, #-1879048190 @ 0x90000002 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq fp, r2, #56, 16 @ 0x380000 │ │ │ │ + subeq fp, r2, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsbseq ip, sp, #5570560 @ 0x550000 │ │ │ │ lsreq r2, r8, #13 │ │ │ │ subseq r1, r5, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -136265,15 +136265,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq fp, r2, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #576 @ 0x240 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq fp, r2, #208, 28 @ 0xd00 │ │ │ │ + subeq fp, r2, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #1458176 @ 0x164000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq ip, r2, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -136835,15 +136835,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq sp, r2, #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #3856 @ 0xf10 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq sp, r2, #104, 4 @ 0x80000006 │ │ │ │ + subeq sp, r2, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r4, #-2080374784 @ 0x84000000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq sp, r2, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -136859,15 +136859,15 @@ │ │ │ │ lsreq r0, r8, #30 │ │ │ │ tsteq fp, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r9, sl, #12, 10 @ 0x3000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r2, r6, #66322432 @ 0x3f40000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq sp, r2, #208, 14 @ 0x3400000 │ │ │ │ + subeq sp, r2, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #40108032 @ 0x2640000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq sp, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -137099,15 +137099,15 @@ │ │ │ │ lsreq r2, r8, #16 │ │ │ │ subseq r3, r7, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r1, r6, #61696 @ 0xf100 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq pc, r2, #0, 10 │ │ │ │ + subeq pc, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r5, #39059456 @ 0x2540000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq pc, r2, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -137807,15 +137807,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r2, r3, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r9, r5, #-1543503869 @ 0xa4000003 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r2, r3, #160, 10 @ 0x28000000 │ │ │ │ + subeq r2, r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r9, r5, #1342177286 @ 0x50000006 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r2, r3, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -138779,15 +138779,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r5, r3, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq r5, r6, #788 @ 0x314 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r5, r3, #184, 18 @ 0x2e0000 │ │ │ │ + subeq r5, r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r9, r1, #205 @ 0xcd │ │ │ │ roreq r2, r8, #20 │ │ │ │ subseq r0, fp, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -138941,21 +138941,21 @@ │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r5, sl, #124, 24 @ 0x7c00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r4, #18688 @ 0x4900 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r5, r3, #136, 26 @ 0x2200 │ │ │ │ + subeq r5, r3, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq r5, r5, #47185920 @ 0x2d00000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r6, r3, #88 @ 0x58 │ │ │ │ + subeq r6, r3, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ eorseq r1, r3, r9, lsl #10 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -138971,15 +138971,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r6, r3, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq fp, r5, #268435468 @ 0x1000000c │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r6, r3, #128, 20 @ 0x80000 │ │ │ │ + subeq r6, r3, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ eorseq r2, r3, r1, lsr r9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139841,21 +139841,21 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r8, r3, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r5, r6, #89128960 @ 0x5500000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r8, r3, #72, 24 @ 0x4800 │ │ │ │ + subeq r8, r3, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addeq r3, r6, #97 @ 0x61 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r9, r3, #104 @ 0x68 │ │ │ │ + subeq r9, r3, #120 @ 0x78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq pc, r5, #37, 30 @ 0x94 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r9, r3, #0, 8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141125,15 +141125,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq fp, r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addeq r0, r6, #6619136 @ 0x650000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq fp, r3, #104, 28 @ 0x680 │ │ │ │ + subeq fp, r3, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ eorseq r1, r3, r5, lsr #9 │ │ │ │ asreq r0, r8, #31 │ │ │ │ smlabbeq pc, r0, r0, r1 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141179,15 +141179,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq sp, r3, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r0, r6, #28928 @ 0x7100 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq sp, r3, #80, 28 @ 0x500 │ │ │ │ + subeq sp, r3, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq pc, r4, #557842432 @ 0x21400000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq lr, r3, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141203,15 +141203,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq lr, r3, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq pc, r5, #11075584 @ 0xa90000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq lr, r3, #248, 20 @ 0xf8000 │ │ │ │ + subeq lr, r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r4, #22020096 @ 0x1500000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq lr, r3, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -141299,15 +141299,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r2, r4, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r3, r6, #289406976 @ 0x11400000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r2, r4, #8, 22 @ 0x2000 │ │ │ │ + subeq r2, r4, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r7, r6, #315392 @ 0x4d000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r2, r4, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141317,27 +141317,27 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r3, r4, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r8, r6, #15794176 @ 0xf10000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r3, r4, #16, 22 @ 0x4000 │ │ │ │ + subeq r3, r4, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #262144 @ 0x40000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r3, r4, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r2, r6, #9536 @ 0x2540 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r4, r4, #72, 4 @ 0x80000004 │ │ │ │ + subeq r4, r4, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r5, #826277888 @ 0x31400000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r4, r4, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141401,15 +141401,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r6, r4, #112 @ 0x70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r8, r6, #10747904 @ 0xa40000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r6, r4, #120, 6 @ 0xe0000001 │ │ │ │ + subeq r6, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq r4, r6, #17039360 @ 0x1040000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r6, r4, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141455,15 +141455,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r7, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, r4, #836 @ 0x344 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r8, r4, #192, 4 │ │ │ │ + subeq r8, r4, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq fp, r5, #3424256 @ 0x344000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r8, r4, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141473,15 +141473,15 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r8, r4, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq fp, r5, #1589248 @ 0x184000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r8, r4, #128, 18 @ 0x200000 │ │ │ │ + subeq r8, r4, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, r5, #81 @ 0x51 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r8, r4, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141737,21 +141737,21 @@ │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq pc, r4, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r6, r5, #205 @ 0xcd │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq pc, r4, #32, 24 @ 0x2000 │ │ │ │ + subeq pc, r4, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addeq pc, r4, #74752 @ 0x12400 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ - subeq r0, r5, #208 @ 0xd0 │ │ │ │ + subeq r0, r5, #216 @ 0xd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addeq pc, r4, #4521984 @ 0x450000 │ │ │ │ lsleq r1, r8, #6 │ │ │ │ subeq r0, r5, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141773,15 +141773,15 @@ │ │ │ │ roreq r3, r8, #13 │ │ │ │ @ instruction: 0x01004bb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #58624 @ 0xe500 │ │ │ │ roreq r3, r8, #13 │ │ │ │ - tsteq r0, r8, ror pc │ │ │ │ + @ instruction: 0x01004f98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addseq r0, r9, #1073741872 @ 0x40000030 │ │ │ │ roreq r3, r8, #13 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142001,15 +142001,15 @@ │ │ │ │ lsleq r1, r8, #10 │ │ │ │ subeq sl, r5, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r1, r7, #1073741825 @ 0x40000001 │ │ │ │ lsleq r1, r8, #10 │ │ │ │ - subeq fp, r5, #144, 2 @ 0x24 │ │ │ │ + subeq fp, r5, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r2, r7, #113 @ 0x71 │ │ │ │ lsleq r1, r8, #10 │ │ │ │ subeq fp, r5, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -143123,15 +143123,15 @@ │ │ │ │ lsreq r1, r8, #7 │ │ │ │ ldrdeq r7, [r1, -r8] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq r4, r9, #-738197503 @ 0xd4000001 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ - strdeq r8, [r5, -r0] │ │ │ │ + strdeq r8, [r5, -r8] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq r4, r9, #419430400 @ 0x19000000 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -143141,15 +143141,15 @@ │ │ │ │ lsreq r1, r8, #7 │ │ │ │ strdeq pc, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, r9, #10551296 @ 0xa10000 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ - tsteq fp, r0, lsl #30 │ │ │ │ + tsteq fp, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, r9, #64225280 @ 0x3d40000 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ @ instruction: 0x0110a8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144503,15 +144503,15 @@ │ │ │ │ lsreq r1, r8, #7 │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq r5, r9, #123904 @ 0x1e400 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ - subeq r0, r0, #80, 26 @ 0x1400 │ │ │ │ + subeq r0, r0, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, r9, #921600 @ 0xe1000 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ subeq r1, r0, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -144695,15 +144695,15 @@ │ │ │ │ lsreq r1, r8, #7 │ │ │ │ subeq r2, r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r9, #1073741830 @ 0x40000006 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ - subeq r3, r0, #168, 2 @ 0x2a │ │ │ │ + subeq r3, r0, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, r9, #171966464 @ 0xa400000 │ │ │ │ lsreq r1, r8, #7 │ │ │ │ subeq r3, r0, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -145163,15 +145163,15 @@ │ │ │ │ asreq r1, r8, #12 │ │ │ │ subeq r5, r0, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r9, #15269888 @ 0xe90000 │ │ │ │ asreq r1, r8, #12 │ │ │ │ - subeq r5, r0, #208, 22 @ 0x34000 │ │ │ │ + subeq r5, r0, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r9, #268435459 @ 0x10000003 │ │ │ │ asreq r1, r8, #12 │ │ │ │ subeq r6, r0, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147682,21 +147682,21 @@ │ │ │ │ lsleq r1, r8, #18 │ │ │ │ subeq sl, r1, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sl, r9, #1677721600 @ 0x64000000 │ │ │ │ lsleq r1, r8, #18 │ │ │ │ - subeq sl, r1, #240, 20 @ 0xf0000 │ │ │ │ + subeq sl, r1, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r9, #12124160 @ 0xb90000 │ │ │ │ lsleq r1, r8, #18 │ │ │ │ - subeq sl, r1, #176, 30 @ 0x2c0 │ │ │ │ + subeq sl, r1, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sl, r9, #1946157057 @ 0x74000001 │ │ │ │ lsleq r1, r8, #18 │ │ │ │ subeq fp, r1, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -148258,15 +148258,15 @@ │ │ │ │ lsleq r2, r8, #14 │ │ │ │ subseq sl, r9, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, sl, #6881280 @ 0x690000 │ │ │ │ lsleq r1, r8, #12 │ │ │ │ - smlabbeq r0, r8, r8, r6 │ │ │ │ + smlatbeq r0, r0, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, sl, #16056320 @ 0xf50000 │ │ │ │ lsleq r1, r8, #12 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -148426,15 +148426,15 @@ │ │ │ │ asreq r1, r8, #21 │ │ │ │ subeq r9, r2, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, sl, #105 @ 0x69 │ │ │ │ asreq r1, r8, #21 │ │ │ │ - subeq sl, r2, #32, 4 │ │ │ │ + subeq sl, r2, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r2, #81 @ 0x51 │ │ │ │ asreq r2, r8, #18 │ │ │ │ subseq r1, sl, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149226,15 +149226,15 @@ │ │ │ │ lsleq r1, r8, #12 │ │ │ │ smlatteq r0, r0, ip, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adceq r8, sl, #44288 @ 0xad00 │ │ │ │ lsleq r1, r8, #12 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r2, sl, #30670848 @ 0x1d40000 │ │ │ │ lsleq r1, r8, #12 │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149418,15 +149418,15 @@ │ │ │ │ lsreq r2, r8, #26 │ │ │ │ subseq r1, sp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, sl, #641728512 @ 0x26400000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ - subeq r5, r3, #48, 4 │ │ │ │ + subeq r5, r3, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, sl, #38797312 @ 0x2500000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ subeq r5, r3, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -149448,15 +149448,15 @@ │ │ │ │ asreq r1, r8, #24 │ │ │ │ subeq r5, r3, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, sl, #5570560 @ 0x550000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ - subeq r6, r3, #208 @ 0xd0 │ │ │ │ + subeq r6, r3, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, sl, #356515840 @ 0x15400000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ subeq r6, r3, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -151392,15 +151392,15 @@ │ │ │ │ lsreq r2, r8, #29 │ │ │ │ subseq pc, pc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sp, sl, #1327104 @ 0x144000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ - subeq r9, r3, #176, 10 @ 0x2c000000 │ │ │ │ + subeq r9, r3, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq sp, sl, #3162112 @ 0x304000 │ │ │ │ asreq r1, r8, #24 │ │ │ │ subeq r9, r3, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152076,15 +152076,15 @@ │ │ │ │ asreq r1, r8, #27 │ │ │ │ subeq r0, r4, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, sl, #5440 @ 0x1540 │ │ │ │ asreq r1, r8, #27 │ │ │ │ - subeq r1, r4, #96, 4 │ │ │ │ + subeq r1, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, sl, #4014080 @ 0x3d4000 │ │ │ │ asreq r1, r8, #27 │ │ │ │ subeq r1, r4, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154014,15 +154014,15 @@ │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq r8, r4, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #10747904 @ 0xa40000 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq r9, r4, #216, 6 @ 0x60000003 │ │ │ │ + subeq r9, r4, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, r7, #9, 28 @ 0x90 │ │ │ │ roreq r3, r8, #7 │ │ │ │ strbeq sp, [r3], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -154350,27 +154350,27 @@ │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq ip, r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #214016 @ 0x34400 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq ip, r4, #48, 18 @ 0xc0000 │ │ │ │ + subeq ip, r4, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #51456 @ 0xc900 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq ip, r4, #16, 26 @ 0x400 │ │ │ │ + subeq ip, r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #839680 @ 0xcd000 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq sp, r4, #64 @ 0x40 │ │ │ │ + subeq sp, r4, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #160432128 @ 0x9900000 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq sp, r4, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154476,15 +154476,15 @@ │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq lr, r4, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, fp, #872415234 @ 0x34000002 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq lr, r4, #184, 24 @ 0xb800 │ │ │ │ + subeq lr, r4, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #17 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq lr, r4, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155166,15 +155166,15 @@ │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq r0, r5, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, fp, #964 @ 0x3c4 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ + subeq r0, r5, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #-1879048181 @ 0x9000000b │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq r0, r5, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -155184,15 +155184,15 @@ │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq r0, r5, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #-1275068413 @ 0xb4000003 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ - subeq r0, r5, #176, 20 @ 0xb0000 │ │ │ │ + subeq r0, r5, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, sp, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, fp, #25, 30 @ 0x64 │ │ │ │ lsleq r1, r8, #31 │ │ │ │ subeq r0, r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -366038,51 +366038,51 @@ │ │ │ │ strdeq ip, [r3], #80 @ 0x50 @ │ │ │ │ smlatteq r0, r0, r2, r0 │ │ │ │ orreq r1, r0, r0, asr #16 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, pc, r8, lsr sl @ │ │ │ │ - tsteq r0, r0, lsr r6 │ │ │ │ - cmpeq r4, r8, lsr r2 │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ + cmpeq r4, r8, lsr r2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + cmpeq r2, r8, asr sp │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orrseq r6, r2, r0, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r8, ror #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r3, r8, asr #14 │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ - cmpeq r3, r8, asr r7 │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ - smlaltteq r9, r3, r8, r0 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - cmpeq r2, r8, asr sp │ │ │ │ - tsteq r0, r0, ror r6 │ │ │ │ + cmpeq r3, r8, asr r7 │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ strdeq r9, [r2, #-216] @ 0xffffff28 │ │ │ │ - tsteq r0, r8, ror r6 │ │ │ │ + tsteq r0, r0, ror r6 │ │ │ │ cmpeq r2, r8, lsl pc │ │ │ │ + tsteq r0, r8, ror r6 │ │ │ │ + cmpeq r3, r8, lsr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01801890 │ │ │ │ smlabbeq r0, r0, r6, r0 │ │ │ │ - cmpeq r3, r8, lsr #12 │ │ │ │ + cmpeq r3, r8, lsr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r6, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r6, r0 │ │ │ │ @ instruction: 0x01000690 │ │ │ │ - cmpeq r3, r8, lsr r6 │ │ │ │ - smlatbeq r0, r8, r6, r0 │ │ │ │ orreq sp, r2, r0, lsl #26 │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ + smlaltteq r9, r3, r8, r0 │ │ │ │ + @ instruction: 0x010006b0 │ │ │ │ strdeq r9, [r3, #-8] │ │ │ │ @ instruction: 0x010006b8 │ │ │ │ ldrdeq r4, [r5, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018018b8 │ │ │ │ ldrdeq r0, [r0, -r8] │ │ │ │ strbeq r5, [r9, #1688]! @ 0x698 │ │ │ │ @@ -366620,15 +366620,15 @@ │ │ │ │ tsteq r0, r8, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ - subeq sp, r0, #128 @ 0x80 │ │ │ │ + subeq sp, r0, #144 @ 0x90 │ │ │ │ @ instruction: 0x018b5d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, ror pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #30 │ │ │ │ @@ -368201,35 +368201,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r7, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r7, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #16 │ │ │ │ + tsteq r0, r0, lsl r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, pc, r0, asr r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ + tsteq r0, r8, lsl #16 │ │ │ │ orreq fp, r0, r0, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ qdaddeq r0, r8, ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ smlabbeq r0, r0, r9, r0 │ │ │ │ orreq r3, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq pc, sl, r8, lsl r4 @ │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq pc, sl, r8, lsl r4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ @@ -368259,59 +368259,59 @@ │ │ │ │ subeq r6, r8, #216, 8 @ 0xd8000000 │ │ │ │ orreq sl, pc, r8, ror r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, r8, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01002990 │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ + smlabbeq r0, r8, r9, r2 │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ orreq ip, r0, r0, ror r9 │ │ │ │ + strdeq r2, [r0, -r8] │ │ │ │ + @ instruction: 0x018d31b0 │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ orreq r3, r0, r0, lsl #5 │ │ │ │ - tsteq r0, r0, lsl #18 │ │ │ │ - @ instruction: 0x018d31b0 │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ - cmpeq ip, r8, rrx │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ + cmpeq ip, r8, rrx │ │ │ │ + tsteq r0, r0, asr r9 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ + tsteq r0, r0, lsl r9 │ │ │ │ hvceq 49160 @ 0xc008 │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ smlalbbeq r0, ip, r8, r0 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + tsteq r0, r0, lsr #18 │ │ │ │ smlaltbeq r0, ip, r8, r0 │ │ │ │ - tsteq r0, r0, lsr r9 │ │ │ │ + tsteq r0, r8, lsr #18 │ │ │ │ strheq r0, [ip, #-8] │ │ │ │ - tsteq r0, r0, asr #18 │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ smlalbteq r0, ip, r8, r0 │ │ │ │ + tsteq r0, r0, asr #18 │ │ │ │ + ldrdeq r0, [ip, #-8] │ │ │ │ tsteq r0, r0, rrx │ │ │ │ orreq r3, r0, r8, lsr #5 │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ - ldrdeq r0, [ip, #-8] │ │ │ │ - tsteq r0, r0, asr r9 │ │ │ │ smlaltteq r0, ip, r8, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r0, [ip, #-8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsl r9 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ - smlabbeq r0, r8, r9, r2 │ │ │ │ - strdeq r2, [r0, -r8] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ + smlatteq r0, r8, r8, r2 │ │ │ │ + tsteq r0, r0, ror r9 │ │ │ │ orreq r2, sp, r0, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ smlatbeq r0, r0, r1, r2 │ │ │ │ ldrdeq r3, [r0, r0] │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, ror r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01002990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01002998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r9, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r9, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -368738,34 +368738,34 @@ │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r4, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, rrx │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r9, ip, r0, ror #22 │ │ │ │ - swpeq r3, r0, [r0] @ │ │ │ │ + smlatbeq r0, r0, r0, r3 │ │ │ │ qaddeq r3, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r0, r3 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ - ldrdeq r3, [r0, -r0] │ │ │ │ - smlabbeq r0, r8, r0, r3 │ │ │ │ - tsteq r8, r0, lsr sl │ │ │ │ - orreq r9, r4, r0, lsl #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r0, ror #28 │ │ │ │ + tsteq r8, r0, lsr sl │ │ │ │ + orreq r9, r4, r0, lsl #25 │ │ │ │ + ldrdeq r3, [r0, -r0] │ │ │ │ + smlabbeq r0, r8, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r3, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -368821,23 +368821,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003198 │ │ │ │ strheq r3, [r0, -r8] │ │ │ │ orreq r3, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r0, -r0] │ │ │ │ - @ instruction: 0x010031b8 │ │ │ │ - hvceq 49208 @ 0xc038 │ │ │ │ smlabteq r0, r0, r1, r3 │ │ │ │ + @ instruction: 0x010031b0 │ │ │ │ + hvceq 49208 @ 0xc038 │ │ │ │ + @ instruction: 0x010031b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r0, ror #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r3, [r0, -r0] │ │ │ │ subseq r5, r2, #16 │ │ │ │ orreq r5, fp, r8, lsr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r1, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -368851,66 +368851,66 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #4 │ │ │ │ + tsteq r0, r0, asr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, lsr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr #4 │ │ │ │ - tsteq r0, r8, lsr r2 │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ - tsteq r0, r0, asr #4 │ │ │ │ - smlabbeq r0, r8, r2, r3 │ │ │ │ - @ instruction: 0x010031b0 │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ + smlabbeq r0, r0, r2, r3 │ │ │ │ + smlatbeq r0, r8, r1, r3 │ │ │ │ cmpeq ip, r8, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlabbeq r0, r8, r2, r3 │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ + orreq r2, r0, r8, asr sp │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r3, r0, r8, asr r7 │ │ │ │ + smlatbeq r0, r8, r2, r3 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003290 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r3, r0, r8, asr r7 │ │ │ │ - tsteq sl, r8, ror #9 │ │ │ │ - orreq r2, r0, r8, asr sp │ │ │ │ - @ instruction: 0x010032b0 │ │ │ │ - smlabbeq r0, r0, r2, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r2, r3 │ │ │ │ - smlatbeq r0, r0, r2, r3 │ │ │ │ + @ instruction: 0x010032b0 │ │ │ │ cmpeq sp, r8, lsr #30 │ │ │ │ - @ instruction: 0x010032b8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ orreq sp, r1, r0, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r0, r8, r2, r3 │ │ │ │ + smlatbeq r0, r0, r2, r3 │ │ │ │ + @ instruction: 0x010032b8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018fa990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ + smlatteq r0, r0, r2, r3 │ │ │ │ subeq sl, r5, #32, 6 @ 0x80000000 │ │ │ │ orreq r5, fp, r8, asr #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r8, r2, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r8, lsl #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlatteq r0, r8, r2, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r3, LR_irq │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ @@ -368941,26 +368941,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r3, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r3, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010033b0 │ │ │ │ - smlatbeq r0, r0, r3, r3 │ │ │ │ + smlatbeq r0, r8, r3, r3 │ │ │ │ + @ instruction: 0x01003390 │ │ │ │ strheq r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ + smlatbeq r0, r0, r3, r3 │ │ │ │ + andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r0, r8] │ │ │ │ - smlatbeq r0, r8, r3, r3 │ │ │ │ - andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r8, lsl #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010033b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010033b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r3, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [r0, -r8] │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ @ instruction: 0x0180b8b8 │ │ │ │ @@ -368971,24 +368971,24 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, lsr #16 │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ - tsteq r0, r0, lsl r4 │ │ │ │ - tsteq sl, r8, ror #9 │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ + tsteq r0, r8, lsl #8 │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ + tsteq r0, r0, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01003390 │ │ │ │ + smlabbeq r0, r8, r3, r3 │ │ │ │ @ instruction: 0x014c0398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ mrseq r3, (UNDEF: 16) │ │ │ │ orreq r3, r0, r8, asr #16 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ orreq r1, r0, r8, asr #30 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ @@ -369009,19 +369009,19 @@ │ │ │ │ smlabbeq r0, r0, r4, r3 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ strdeq r0, [ip, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01003498 │ │ │ │ + smlatbeq r0, r0, r4, r3 │ │ │ │ + smlabbeq r0, r0, ip, sl │ │ │ │ + orreq r8, sl, r0, lsr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r4, r3 │ │ │ │ - smlabbeq r0, r8, ip, sl │ │ │ │ - orreq r8, sl, r0, lsr #31 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ strdeq sl, [pc, r0] │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ smlatbeq r0, r8, r4, r3 │ │ │ │ tsteq r0, r8, lsl #6 │ │ │ │ @ instruction: 0x01803898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -369057,77 +369057,77 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, ror #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #10 │ │ │ │ + smlabbeq r0, r8, r5, r3 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r3, ip, r0, asr r3 │ │ │ │ @ instruction: 0x010035b0 │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01003590 │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ strdeq r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ - smlabbeq r0, r8, r5, r3 │ │ │ │ + tsteq r0, r8, ror r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r3, r0, r0, lsl r9 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r0, lsr #31 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r3, r0, r0, lsl r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01003590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003598 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r5, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010035b8 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ - smlatteq r0, r0, r5, r3 │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ smlatbeq r0, r8, r5, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r5, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018fa7b0 │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - strdeq r3, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r5, r3 │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ - tsteq r0, r0, ror r5 │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ + tsteq r0, r8, lsr r6 │ │ │ │ + tsteq r0, r8, ror #10 │ │ │ │ smlaltteq r0, ip, r8, r3 │ │ │ │ + tsteq r0, r8, lsr #12 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr r6 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq sl, pc, r8, ror #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr r6 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r8, sl, r8, lsl #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r3, r0, r8, lsl #19 │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ + orreq r3, r0, r8, lsl #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -369141,20 +369141,20 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01003698 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r6, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, r6, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010036b8 │ │ │ │ + @ instruction: 0x010036b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r8, asr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010036b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r6, r3 │ │ │ │ smlabteq r0, r0, r5, r3 │ │ │ │ ldrdeq r3, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r6, r3 │ │ │ │ smlatteq r0, r0, r6, r3 │ │ │ │ orreq r7, ip, r0, asr lr │ │ │ │ @@ -369217,24 +369217,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r7, r3 │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ orreq r3, r0, r8, ror sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ - smlatteq r0, r8, r7, r3 │ │ │ │ - smlalbbeq r0, ip, r8, r4 │ │ │ │ strdeq r3, [r0, -r0] │ │ │ │ + smlatteq r0, r0, r7, r3 │ │ │ │ + smlalbbeq r0, ip, r8, r4 │ │ │ │ + smlatteq r0, r8, r7, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r8, asr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ @@ -369247,39 +369247,39 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ subeq r4, r2, #216, 8 @ 0xd8000000 │ │ │ │ orreq r5, fp, r0, ror pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, asr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010038b0 │ │ │ │ + smlatbeq r0, r8, r8, r3 │ │ │ │ + tsteq r0, r8, asr r8 │ │ │ │ + @ instruction: 0x01003898 │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ - smlatbeq r0, r0, r8, r3 │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ - tsteq r0, r0, lsl #18 │ │ │ │ - smlatteq r0, r0, r7, r3 │ │ │ │ + strdeq r3, [r0, -r8] │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ hvceq 49224 @ 0xc048 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - smlabbeq r0, r8, r8, r3 │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ cmpeq r1, r8, asr r3 │ │ │ │ + smlabbeq r0, r8, r8, r3 │ │ │ │ + ldrdeq r4, [r2, #-200] @ 0xffffff38 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r0, r0] │ │ │ │ - @ instruction: 0x01003890 │ │ │ │ - ldrdeq r4, [r2, #-200] @ 0xffffff38 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r4, [r2, #-200] @ 0xffffff38 │ │ │ │ - tsteq r0, r8, ror r8 │ │ │ │ - orreq r5, r1, r0, asr r2 │ │ │ │ - smlatbeq r0, r8, r8, r3 │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ + orreq r5, r1, r0, asr r2 │ │ │ │ + smlatbeq r0, r0, r8, r3 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01003898 │ │ │ │ + @ instruction: 0x01003890 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010038b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010038b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r8, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -369287,31 +369287,31 @@ │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ hvceq 54728 @ 0xd5c8 │ │ │ │ smlatteq r0, r0, r8, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, pc, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r3, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl #18 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ smlabteq r2, r8, r7, ip │ │ │ │ strdeq sp, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r3, [r0, -r8] │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ + tsteq r0, r8, lsr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r8, [sl, r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -369352,26 +369352,26 @@ │ │ │ │ smlatteq r0, r0, r9, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01803b90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r9, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ - tsteq sl, r8, ror #9 │ │ │ │ - orreq sl, pc, r8, lsr #16 │ │ │ │ + tsteq r0, r0, lsl #20 │ │ │ │ + smlalbteq r0, ip, r8, r4 │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ orreq r8, sl, r0, asr pc │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ - smlalbteq r0, ip, r8, r4 │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r8, [sl, r0] │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ + orreq sl, pc, r8, lsr #16 │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ - strdeq r3, [r0, -r0] │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01803bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -369381,25 +369381,25 @@ │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ @ instruction: 0x0180b8b8 │ │ │ │ smlabteq r0, r0, sl, r3 │ │ │ │ tsteq r0, r8, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror sl │ │ │ │ + smlabbeq r0, r8, sl, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, ror #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r8, sl, r3 │ │ │ │ - smlabbeq r0, r0, sl, r3 │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ - smlabbeq r0, r8, sl, r3 │ │ │ │ + smlabbeq r0, r0, sl, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsl #20 │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ strheq r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r8, sl, r3 │ │ │ │ smlatbeq r0, r0, sl, r3 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, sl, r0, lsr #12 │ │ │ │ @ instruction: 0x01003ab0 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ @@ -369424,18 +369424,18 @@ │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ orreq r3, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsr r1 │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ smlabteq r0, r8, fp, r3 │ │ │ │ @ instruction: 0x01003a90 │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -369525,26 +369525,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, ip, r3 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ ldrdeq ip, [sp, r8] │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ @ instruction: 0x01003c90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01003cb0 │ │ │ │ + smlabteq r0, r8, ip, r3 │ │ │ │ smlabteq r0, r0, r7, r3 │ │ │ │ orreq r3, r0, r0, lsr #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r0, -r0] │ │ │ │ - smlabteq r0, r0, ip, r3 │ │ │ │ + @ instruction: 0x01003cb8 │ │ │ │ strdeq r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ - smlabteq r0, r8, ip, r3 │ │ │ │ + smlabteq r0, r0, ip, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r3, [r0, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, sp, r3 │ │ │ │ smlatteq r0, r0, ip, r3 │ │ │ │ orreq r2, r0, r8, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r1, r0, lsr #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ @@ -369603,33 +369603,33 @@ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r8, ip, r8, ror #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r0, asr #27 │ │ │ │ smlatteq r0, r8, lr, r3 │ │ │ │ smlabteq r0, r0, sp, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl #30 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ - ldrdeq r5, [sp, #-216] @ 0xffffff28 │ │ │ │ - strdeq r3, [r0, -r0] │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ + smlatteq r0, r8, sp, r3 │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ + strdeq r3, [r0, -r0] │ │ │ │ + tsteq r0, r0, lsl pc │ │ │ │ + @ instruction: 0x01003cb0 │ │ │ │ + smlaltteq r0, ip, r8, r4 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ orreq r2, r0, r8, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r1, r0, lsr #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r0, r8, ror #27 │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ orreq sl, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x01003cb8 │ │ │ │ - smlaltteq r0, ip, r8, r4 │ │ │ │ + tsteq r0, r0, lsr lr │ │ │ │ + ldrdeq r5, [sp, #-216] @ 0xffffff28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ strdeq r3, [r0, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsr #28 │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ @@ -369678,20 +369678,20 @@ │ │ │ │ smlatteq r0, r0, lr, r3 │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ strdeq pc, [sl, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, pc, r8, ror #18 │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ orreq r3, r0, r0, ror #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq ip, r0, r0, asr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsl pc │ │ │ │ + tsteq r0, r8, lsl #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018c8698 │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ orreq r2, r0, r8, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -369762,15 +369762,15 @@ │ │ │ │ @ instruction: 0x010041b8 │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ qaddeq r4, r0, r0 │ │ │ │ orreq r8, sl, r8, lsl #19 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r0, r0, sp, r3 │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ smlaltbeq r5, sp, r8, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ @@ -370080,44 +370080,44 @@ │ │ │ │ orreq r1, r8, r8, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r1, r0, ror r3 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ orreq r4, r0, r0, lsl #3 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ ldrdeq r3, [sp, r0] │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ + @ instruction: 0x01004598 │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r5, r4 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r5, fp, r8, lsr #29 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, ror r5 │ │ │ │ - @ instruction: 0x01004590 │ │ │ │ + smlabbeq r0, r0, r5, r4 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ + @ instruction: 0x01004590 │ │ │ │ + orreq r0, r0, r8, lsr #6 │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ orreq r4, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0x01004598 │ │ │ │ - orreq r0, r0, r8, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r5, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010045b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010045b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r5, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabteq r0, r0, r2, r3 │ │ │ │ ldrdeq r4, [r0, r0] │ │ │ │ smlabteq r0, r8, r5, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ @@ -370134,19 +370134,19 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ strdeq r4, [r0, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a89b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsl r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsr r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ smlaltteq r0, ip, r8, r6 │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, fp, r8, lsl r8 │ │ │ │ @@ -370277,26 +370277,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018fa7b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01004890 │ │ │ │ - smlabbeq r0, r0, r8, r4 │ │ │ │ + smlabbeq r0, r8, r8, r4 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ hvceq 49240 @ 0xc058 │ │ │ │ + smlabbeq r0, r0, r8, r4 │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlabbeq r0, r8, r5, r4 │ │ │ │ orreq r4, r0, r0, lsl r3 │ │ │ │ - smlabbeq r0, r8, r8, r4 │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsl r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01004890 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01004898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r8, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r8, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010048b0 │ │ │ │ @@ -370305,26 +370305,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r8, r4 │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ orreq r4, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, r8, r4 │ │ │ │ + strdeq r4, [r0, -r8] │ │ │ │ subeq ip, r0, #8, 10 @ 0x2000000 │ │ │ │ orreq r1, ip, r0, ror #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #18 │ │ │ │ - strdeq r4, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r8, r4 │ │ │ │ tsteq r6, r8, lsr #27 │ │ │ │ - strdeq r4, [r0, -r8] │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ - tsteq r0, r0, ror r8 │ │ │ │ + strdeq r4, [r0, -r0] │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ cmpeq ip, r8, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ orreq r4, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ @@ -370334,22 +370334,22 @@ │ │ │ │ tsteq r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r5, fp, r8, ror #21 │ │ │ │ - tsteq r0, r8, lsl #18 │ │ │ │ - orreq r4, r0, r8, lsl #7 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ - tsteq r0, r0, lsr #20 │ │ │ │ - tsteq r0, r8, asr r9 │ │ │ │ + tsteq r0, r8, lsl #18 │ │ │ │ + orreq r4, r0, r8, lsl #7 │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r5, fp, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ subeq r4, r3, #216, 22 @ 0x36000 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ smlabbeq r0, r8, r9, r4 │ │ │ │ @@ -370375,29 +370375,29 @@ │ │ │ │ subseq fp, r4, #128, 28 @ 0x800 │ │ │ │ orreq r8, sl, r0, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r9, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r9, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr #20 │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ + @ instruction: 0x011b07f8 │ │ │ │ + orreq r4, r0, r8, lsr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ tstpeq r8, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ ldrdeq fp, [r0, -r0] │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ ldrdeq r4, [r0, r8] │ │ │ │ - @ instruction: 0x011b07f8 │ │ │ │ - orreq r4, r0, r8, lsr #23 │ │ │ │ - @ instruction: 0x01004ab8 │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ + @ instruction: 0x01004ab0 │ │ │ │ + strdeq r4, [r0, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ orreq r5, r0, r8, asr #2 │ │ │ │ @ instruction: 0x01004a98 │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -370421,35 +370421,35 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, sl, r4 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01004a90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01004ab8 │ │ │ │ + tsteq sl, r0, asr #10 │ │ │ │ + orreq r4, r0, r0, lsr fp │ │ │ │ + smlatteq r0, r8, sl, r4 │ │ │ │ smlatbeq r0, r8, sl, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, sl, r4 │ │ │ │ - tsteq sl, r0, asr #10 │ │ │ │ - orreq r4, r0, r0, lsr fp │ │ │ │ - strdeq r4, [r0, -r0] │ │ │ │ - @ instruction: 0x01004ab0 │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ orreq r4, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, sl, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r8] │ │ │ │ + strdeq r4, [r0, -r0] │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r0, r8, sl, r4 │ │ │ │ + smlatteq r0, r0, sl, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r4, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ smlabteq r0, r0, r8, r4 │ │ │ │ orreq r4, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -370481,22 +370481,22 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, fp, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, fp, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01004b90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, fp, r4 │ │ │ │ + smlatbeq r0, r8, fp, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r0, r0, lsr #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01004bb0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01004bb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r4, [r0, -r8] │ │ │ │ smlabteq r0, r0, fp, r4 │ │ │ │ @ instruction: 0x011aaed0 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r0, ror #18 │ │ │ │ @@ -370511,27 +370511,27 @@ │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ ldrdeq r0, [ip, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #24 │ │ │ │ + tsteq r0, r8, lsl ip │ │ │ │ ldrbteq sp, [r7], #-1504 @ 0xfffffa20 │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r4, [r0, r0] │ │ │ │ + tsteq r0, r8, lsr ip │ │ │ │ rsbsle pc, r1, #156, 26 @ 0x2700 │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsr ip │ │ │ │ + strdeq r4, [r0, r0] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, lsr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ tsteq r3, r8, asr lr │ │ │ │ orreq r5, r0, r0, lsr #7 │ │ │ │ smlabbeq r0, r8, ip, r4 │ │ │ │ @@ -370561,19 +370561,19 @@ │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ smlatbeq r0, r0, ip, r4 │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ orreq r4, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r8] │ │ │ │ + smlatteq r0, r0, ip, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r4, [r0, -r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, fp, r0, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r0, r8, ip, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -370730,24 +370730,24 @@ │ │ │ │ orreq r5, fp, r8, ror #31 │ │ │ │ smlatbeq r0, r8, pc, r4 @ │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, pc, r4 @ │ │ │ │ - @ instruction: 0x01004fb0 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + smlabbeq r0, r8, pc, r4 @ │ │ │ │ + smlalbbeq r0, ip, r8, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r4, [r0, r0] │ │ │ │ @ instruction: 0x01004f90 │ │ │ │ - smlalbbeq r0, ip, r8, r6 │ │ │ │ - @ instruction: 0x01004f98 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror #6 │ │ │ │ + @ instruction: 0x01004fb0 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r0, lsl r0 │ │ │ │ ldrdeq r4, [r0, -r8] │ │ │ │ smlatbeq r0, r0, pc, r4 @ │ │ │ │ @ instruction: 0x01004fb8 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ @ instruction: 0x01004eb0 │ │ │ │ @@ -370759,47 +370759,47 @@ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r1, ip, r0, ror #13 │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ ldrdeq r4, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, pc, r4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r8] │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01807c90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ + tsteq r0, r8 │ │ │ │ + tstpeq r6, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ orreq r4, r0, r0, lsr #14 │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ - tstpeq r6, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ - strheq r5, [r0, -r0] │ │ │ │ - smlabbeq r0, r8, pc, r4 @ │ │ │ │ + tsteq r0, r8, rrx │ │ │ │ + tsteq r0, r8, ror pc │ │ │ │ hvceq 49256 @ 0xc068 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r0, r5 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ qaddeq r5, r8, r0 │ │ │ │ cmpeq ip, r8, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r0, r8, asr #14 │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ orreq r0, r0, r8, ror sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ - tsteq r0, r0, rrx │ │ │ │ + strheq r5, [r0, -r0] │ │ │ │ andle r0, r0, r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r5, fp, r8, lsr fp │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ + tsteq r0, r0, rrx │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ qaddeq r5, r0, r0 │ │ │ │ smlabbeq r0, r8, r0, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r0, r8, pc, r1 @ │ │ │ │ orreq r4, r0, r0, ror r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -370808,16 +370808,16 @@ │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ smlatbeq r0, r0, r0, r5 │ │ │ │ cmpeq ip, r8, lsl r6 │ │ │ │ smlatbeq r0, r8, r0, r5 │ │ │ │ cmpeq ip, r8, lsr #12 │ │ │ │ swpeq r5, r0, [r0] @ │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ - tsteq r0, r0, lsr #2 │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r5, fp, r8, lsr fp │ │ │ │ smlabteq r0, r8, r0, r5 │ │ │ │ tsteq r0, r8, ror #30 │ │ │ │ smlabteq r0, r0, r9, r1 │ │ │ │ @ instruction: 0x01804798 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @@ -370832,28 +370832,28 @@ │ │ │ │ @ instruction: 0x018c91b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ mrseq r5, (UNDEF: 0) │ │ │ │ orreq r4, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r1 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r6, fp, r8, lsr #17 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ - tsteq r0, r0, lsl #28 │ │ │ │ - tsteq r0, r8, lsl r1 │ │ │ │ + strdeq r5, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsl r1 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r6, fp, r8, lsr #17 │ │ │ │ tsteq r0, r0, lsr r1 │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ cmpeq ip, r8, lsr #20 │ │ │ │ smlatbeq r0, r0, r1, r5 │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ + tsteq r0, r0, lsr #2 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ orreq r4, r0, r8, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -371653,65 +371653,65 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, sp, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl lr │ │ │ │ + tsteq r0, r8, lsr #28 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ orreq r4, r0, r8, asr #29 │ │ │ │ - @ instruction: 0x0118d098 │ │ │ │ - @ instruction: 0x018fa990 │ │ │ │ @ instruction: 0x011b65b8 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ - strdeq r5, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ + strdeq r5, [r0, -r0] │ │ │ │ + @ instruction: 0x0118d098 │ │ │ │ + @ instruction: 0x018fa990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsl #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r5, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr lr │ │ │ │ + tsteq r0, r0, lsl #28 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ - tsteq r0, r0, ror #28 │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ + tsteq r0, r8, lsl lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsr lr │ │ │ │ tsteq r0, r8, asr r4 │ │ │ │ strdeq r4, [r0, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror #28 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ + smlatbeq r0, r0, lr, r5 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ - smlatbeq r0, r8, lr, r5 │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r0, r8, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, lr, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01005eb0 │ │ │ │ @ instruction: 0x01005e90 │ │ │ │ cmpeq pc, r8, lsl #10 │ │ │ │ - @ instruction: 0x01005e98 │ │ │ │ + smlatbeq r0, r8, lr, r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orrseq sp, r5, r0, ror #26 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r0, r0, lr, r5 │ │ │ │ + @ instruction: 0x01005e98 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orrseq sp, r5, r0, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01005eb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r0, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq lr, r8, lsr r0 │ │ │ │ rsceq r9, r6, r8, lsl #3 │ │ │ │ @@ -371793,33 +371793,33 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #32 │ │ │ │ + qaddeq r6, r8, r0 │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ orreq r8, r0, r0, ror #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r1, r0, ror #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ + subeq r4, r2, #16, 4 │ │ │ │ + orreq r9, sl, r8, lsl #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2, lsl r0 │ │ │ │ strdeq r5, [r0, -r8] │ │ │ │ orreq r5, r0, r0, lsl #1 │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ - subeq r4, r2, #24, 4 @ 0x80000001 │ │ │ │ - orreq r9, sl, r8, lsl #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r0] │ │ │ │ qaddeq r6, r0, r0 │ │ │ │ strdeq ip, [r0, r8] │ │ │ │ smlatbeq r0, r8, r0, r6 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ orreq r7, r2, r8, asr r1 │ │ │ │ smlabbeq r0, r0, r0, r6 │ │ │ │ @@ -371895,23 +371895,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01006198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r1, r6 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ orreq r5, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010061b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ - smlabteq r0, r0, r1, r6 │ │ │ │ - cmpeq ip, r8, lsl #14 │ │ │ │ smlabteq r0, r8, r1, r6 │ │ │ │ + @ instruction: 0x010061b8 │ │ │ │ + cmpeq ip, r8, lsl #14 │ │ │ │ + smlabteq r0, r0, r1, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r0] │ │ │ │ tsteq r0, r0, lsl r6 │ │ │ │ orreq sl, pc, r0, lsr sl @ │ │ │ │ smlatteq r0, r0, r1, r6 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r0, ip, r8, fp │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ @@ -371940,34 +371940,34 @@ │ │ │ │ ldrdeq r5, [r4, r8] │ │ │ │ tsteq r0, r8, lsr r2 │ │ │ │ @ instruction: 0x0107adb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ - orreq r9, ip, r8, lsl #3 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ + smlabbeq r0, r8, r2, r6 │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ orreq r5, r0, r8, ror #3 │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ - @ instruction: 0x01006290 │ │ │ │ - smlabbeq r0, r0, r2, r6 │ │ │ │ - tsteq r0, r8, lsr #8 │ │ │ │ - @ instruction: 0x010061b8 │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ + @ instruction: 0x010061b0 │ │ │ │ strdeq r0, [ip, #-104] @ 0xffffff98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - smlatbeq r0, r8, r2, r6 │ │ │ │ - smlabbeq r0, r8, r2, r6 │ │ │ │ + @ instruction: 0x01006290 │ │ │ │ + smlabbeq r0, r0, r2, r6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + strheq r3, [r1, #-104] @ 0xffffff98 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ orreq r0, r0, r8, ror sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01006298 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strheq r3, [r1, #-104] @ 0xffffff98 │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ + orreq r9, ip, r8, lsl #3 │ │ │ │ smlatbeq r0, r0, r3, r0 │ │ │ │ orreq r5, r0, r0, lsl r2 │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ orreq r5, r0, r8, lsr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r0, ror #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -372049,21 +372049,21 @@ │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ smlalbbeq r0, ip, r8, r9 │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ @ instruction: 0x014c0998 │ │ │ │ smlatteq r0, r8, r3, r6 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr r4 │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ orreq pc, r0, r0, lsr pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ + tsteq r0, r8, lsl r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ smlatteq r0, r0, lr, r5 │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372093,17 +372093,17 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ @ instruction: 0x010064b8 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r5, fp, r0, ror #27 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a93b0 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r5, fp, r0, ror #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r4, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01805698 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r4, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372143,71 +372143,71 @@ │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ orreq r5, r0, r0, ror #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r5, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r5, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01006590 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010065b8 │ │ │ │ - smlatbeq r0, r0, r5, r6 │ │ │ │ - cmpeq ip, r8, asr r7 │ │ │ │ smlatbeq r0, r8, r5, r6 │ │ │ │ + @ instruction: 0x01006598 │ │ │ │ + cmpeq ip, r8, asr r7 │ │ │ │ + smlatbeq r0, r0, r5, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a93b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010065b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r5, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r5, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl #12 │ │ │ │ + tsteq r0, r0, lsr #12 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ smlatteq r0, r8, r5, r6 │ │ │ │ strdeq r0, [ip, #-232] @ 0xffffff18 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ smlatteq r0, r0, r1, r2 │ │ │ │ @ instruction: 0x018057b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsl #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ - tsteq r0, r8, lsl r6 │ │ │ │ + tsteq r0, r0, lsl r6 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ - tsteq r0, r0, lsr #12 │ │ │ │ - tsteq r0, r8, ror #12 │ │ │ │ - @ instruction: 0x01006598 │ │ │ │ + tsteq r0, r8, lsl r6 │ │ │ │ + tsteq r0, r0, ror #12 │ │ │ │ + @ instruction: 0x01006590 │ │ │ │ cmpeq ip, r8, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, r6, r6 │ │ │ │ + tsteq r0, r8, ror #12 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, asr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, ror #12 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r8, r6, r6 │ │ │ │ tsteq r0, r8, ror r6 │ │ │ │ smlalbteq ip, sp, r8, r3 │ │ │ │ smlatbeq r0, r0, r6, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r0, lsl #16 │ │ │ │ @ instruction: 0x01006690 │ │ │ │ @@ -372239,19 +372239,19 @@ │ │ │ │ tsteq r0, r8, lsr #14 │ │ │ │ smlatteq r0, r8, r6, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ smlatteq r0, r8, sp, r5 │ │ │ │ orreq r5, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl r7 │ │ │ │ + tsteq r0, r8, lsl r7 │ │ │ │ + subeq ip, r0, #128, 24 @ 0x8000 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ - subeq ip, r0, #136, 24 @ 0x8800 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r0, lsl #22 │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ tsteq r0, r0, lsr #14 │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ @@ -372277,32 +372277,32 @@ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018cf290 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r0, r8, r7, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r7, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r0, r7, r6 │ │ │ │ + smlatteq r0, r0, r7, r6 │ │ │ │ @ instruction: 0x010067b0 │ │ │ │ hvceq 63576 @ 0xf858 │ │ │ │ @ instruction: 0x010067b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0195ddb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r8, r7, r6 │ │ │ │ + ldrdeq r6, [r0, -r0] │ │ │ │ + smlalbbeq r0, ip, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, asr #17 │ │ │ │ ldrdeq r6, [r0, -r8] │ │ │ │ - smlalbbeq r0, ip, r8, r7 │ │ │ │ - smlatteq r0, r0, r7, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlatteq r0, r8, r7, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, fp, r0, lsl r4 │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ @@ -372313,43 +372313,43 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq sl, pc, r8, lsr #16 │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror #16 │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ - smlatbeq r0, r0, r8, r6 │ │ │ │ + tsteq r0, r0, asr #16 │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ + tsteq r0, r8, asr #16 │ │ │ │ + @ instruction: 0x01006898 │ │ │ │ + smlabteq r0, r0, r7, r6 │ │ │ │ + hvceq 49272 @ 0xc078 │ │ │ │ smlatbeq r0, r8, r8, r2 │ │ │ │ orreq r5, r0, r8, lsl r9 │ │ │ │ - ldrdeq r6, [r0, -r0] │ │ │ │ - hvceq 49272 @ 0xc078 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, fp, r0, lsr #6 │ │ │ │ @ instruction: 0x010068b0 │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r8, r6 │ │ │ │ - @ instruction: 0x010068b8 │ │ │ │ - @ instruction: 0x01005490 │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ - orreq r5, r0, r0, asr #18 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, lsl #19 │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ + orreq r5, r0, r0, asr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01006898 │ │ │ │ + smlabbeq r0, r8, r8, r6 │ │ │ │ + @ instruction: 0x010068b8 │ │ │ │ + @ instruction: 0x01005490 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r8, lsr #17 │ │ │ │ smlatteq r0, r0, r8, r6 │ │ │ │ smlatbeq r0, r8, r8, r6 │ │ │ │ smlabteq r0, r0, r8, r6 │ │ │ │ smlabteq r0, r0, r9, r6 │ │ │ │ smlatbeq r0, r8, r7, r6 │ │ │ │ @@ -372428,22 +372428,22 @@ │ │ │ │ smlatteq r0, r8, r9, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ - tsteq r0, r8, lsl #20 │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ - smlabbeq r0, r0, r9, r6 │ │ │ │ - smlalbbeq r0, ip, r8, pc @ │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r5, r0, r8, asr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r5, r0, r8, asr sl │ │ │ │ + smlabbeq r0, r0, r9, r6 │ │ │ │ + smlalbbeq r0, ip, r8, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372489,26 +372489,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, sl, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, fp, r0, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ + tsteq r0, r8, lsl fp │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ strdeq r0, [ip, #-120] @ 0xffffff88 │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r0, r8, asr #26 │ │ │ │ strdeq r5, [r0, r8] │ │ │ │ - tsteq r0, r8, lsl fp │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ @ instruction: 0x014f8598 │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ @@ -372520,24 +372520,24 @@ │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, fp, r6 │ │ │ │ - @ instruction: 0x01006b98 │ │ │ │ - cmpeq sp, r8, asr r5 │ │ │ │ - smlabbeq r0, r0, fp, r6 │ │ │ │ + tsteq r0, r8, ror fp │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ - @ instruction: 0x01006b90 │ │ │ │ - smlatteq r0, r8, fp, r6 │ │ │ │ + smlabbeq r0, r0, fp, r6 │ │ │ │ + smlatteq r0, r0, fp, r6 │ │ │ │ + strdeq r6, [r0, -r8] │ │ │ │ + smlaltteq r0, ip, r8, r7 │ │ │ │ @ instruction: 0x01001eb8 │ │ │ │ orreq r5, r0, r8, asr #22 │ │ │ │ - tsteq r0, r0, lsl #22 │ │ │ │ - smlaltteq r0, ip, r8, r7 │ │ │ │ + @ instruction: 0x01006b98 │ │ │ │ + cmpeq sp, r8, asr r5 │ │ │ │ smlatbeq r0, r0, fp, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, pc, r8, lsr fp @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01006bb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372545,21 +372545,21 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ orreq r5, r0, r0, ror fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r0, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ + smlatteq r0, r8, fp, r6 │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ @ instruction: 0x0180b890 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r0, r0, fp, r6 │ │ │ │ + ldrdeq r6, [r0, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ @ instruction: 0x01005490 │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ @ instruction: 0x01805b98 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ @@ -372570,24 +372570,24 @@ │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsr #20 │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ @ instruction: 0x01054990 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ smlatbeq r0, r0, ip, r6 │ │ │ │ - tsteq r0, r0, ror fp │ │ │ │ + @ instruction: 0x01006b90 │ │ │ │ hvceq 56392 @ 0xdc48 │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ orreq r5, r0, r0, asr #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr ip │ │ │ │ + tsteq r0, r8, asr ip │ │ │ │ + tsteq ip, r0, lsr #23 │ │ │ │ + orreq r9, sl, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ - tsteq ip, r8, ror #23 │ │ │ │ - orreq r9, sl, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, ip, r6 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ @@ -372629,24 +372629,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr #26 │ │ │ │ - tsteq r0, r8, lsr sp │ │ │ │ - cmpeq ip, r8, asr r8 │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ + cmpeq ip, r8, asr r8 │ │ │ │ + tsteq r0, r8, lsr sp │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ @ instruction: 0x01006cb8 │ │ │ │ orreq r5, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ @@ -372657,15 +372657,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, sp, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, sp, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01006d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + tsteq r0, r8, asr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, lsl #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01805cb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r5, [r0, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -372696,58 +372696,58 @@ │ │ │ │ orreq r5, r0, r0, ror #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, lsl #30 │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ orreq r5, r0, r0, lsr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r8, asr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr lr │ │ │ │ - tsteq r0, r0, asr #28 │ │ │ │ + tsteq r0, r8, lsr lr │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ - tsteq r0, r8, asr #28 │ │ │ │ - smlatbeq r0, r8, lr, r6 │ │ │ │ - tsteq r0, r0, lsr sp │ │ │ │ + tsteq r0, r0, asr #28 │ │ │ │ + smlatbeq r0, r0, lr, r6 │ │ │ │ + tsteq r0, r8, lsr #26 │ │ │ │ cmpeq ip, r8, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r0, r0, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, lr, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, ror sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01006e90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01006eb0 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r5, r0, r8, lsr #31 │ │ │ │ + smlatbeq r0, r8, lr, r6 │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r0, r0, lr, r6 │ │ │ │ + orreq r5, r0, r8, lsr #31 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x01006e90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01006eb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, lr, r6 │ │ │ │ smlabteq r0, r0, lr, r6 │ │ │ │ strdeq r9, [pc, #-24] @ 1006eac <__bss_end__@@Base+0x33a0e0> │ │ │ │ - smlabteq r0, r8, lr, r6 │ │ │ │ + ldrdeq r6, [r0, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orrseq sp, r5, r0, lsl #28 │ │ │ │ + orreq r9, sl, r0, asr #10 │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ ldrdeq r5, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, asr #10 │ │ │ │ + orrseq sp, r5, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r1, [ip, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372781,24 +372781,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, pc, r6 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, pc, r6 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, pc, r6 @ │ │ │ │ - @ instruction: 0x01006f98 │ │ │ │ - strheq r0, [ip, #-136] @ 0xffffff78 │ │ │ │ smlatbeq r0, r0, pc, r6 @ │ │ │ │ + @ instruction: 0x01006f90 │ │ │ │ + strheq r0, [ip, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0x01006f98 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r8, pc, r6 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01006fb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, pc, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, pc, r6 @ │ │ │ │ @@ -372811,45 +372811,45 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, pc, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ @ instruction: 0x01806098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - mrseq r7, (UNDEF: 0) │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ - ldrdeq r9, [pc, -r0] │ │ │ │ tsteq r0, r8, lsl r0 │ │ │ │ - tsteq r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01006f90 │ │ │ │ + tsteq r0, r8 │ │ │ │ + ldrdeq r9, [pc, -r0] │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ + tsteq r0, r8, rrx │ │ │ │ + smlabbeq r0, r8, pc, r6 @ │ │ │ │ smlalbbeq r0, ip, r8, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ smlabbeq r0, r8, r1, r5 │ │ │ │ orreq r6, r0, r0, asr #1 │ │ │ │ subeq r6, r5, #248, 28 @ 0xf80 │ │ │ │ orreq r1, ip, r0, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qaddeq r7, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qaddeq r7, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, rrx │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror r0 │ │ │ │ + tsteq r0, r0, ror r0 │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ @ instruction: 0x0180b890 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ + tsteq r0, r0, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r7, r0, [r0] @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372865,19 +372865,19 @@ │ │ │ │ subseq r2, r9, #40, 28 @ 0x280 │ │ │ │ orreq ip, r1, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r0, r7 │ │ │ │ addle lr, r4, #124, 10 @ 0x1f000000 │ │ │ │ orreq ip, r1, r8, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabteq r0, r8, r0, r7 │ │ │ │ + orreq r9, sl, r0, ror #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r0, r0, lsl r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, ror #11 │ │ │ │ + smlabteq r0, r8, r0, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r7, (UNDEF: 16) │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372919,25 +372919,25 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orrseq sp, r5, r8, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r1, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r1, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010071b8 │ │ │ │ + ldrdeq r7, [r0, -r0] │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ @ instruction: 0x018061b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, r1, r7 │ │ │ │ - smlabteq r0, r8, r1, r7 │ │ │ │ + smlabteq r0, r0, r1, r7 │ │ │ │ strdeq r0, [ip, #-136] @ 0xffffff78 │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ + smlabteq r0, r8, r1, r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatteq r0, r0, r1, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r0, ror #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r1, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ @@ -372950,24 +372950,24 @@ │ │ │ │ tsteq r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ @ instruction: 0x01005490 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrdeq sl, [pc, r0] │ │ │ │ - tsteq r0, r0, asr #4 │ │ │ │ + tsteq r0, r0, lsr r2 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ + tsteq r0, r0, asr #4 │ │ │ │ + smlatbeq r0, r8, r2, r7 │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ orreq r6, r0, r0, lsl #4 │ │ │ │ - tsteq r0, r8, asr #4 │ │ │ │ - @ instruction: 0x010072b0 │ │ │ │ - smlabteq r0, r0, r1, r7 │ │ │ │ + @ instruction: 0x010071b8 │ │ │ │ smlaltteq r0, ip, r8, r8 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq sl, [pc, r0] │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ cmpeq pc, r8, lsl r2 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -372979,21 +372979,21 @@ │ │ │ │ tsteq r0, r0, ror r1 │ │ │ │ orreq r6, r0, r8, lsr #4 │ │ │ │ @ instruction: 0x010018b8 │ │ │ │ orreq r6, r0, r0, asr r2 │ │ │ │ tsteq r0, r0, ror #22 │ │ │ │ orreq r6, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, r2, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010072b8 │ │ │ │ + @ instruction: 0x010072b0 │ │ │ │ ldrdeq r9, [pc, -r0] │ │ │ │ orreq r9, sl, r0, asr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r0, r8, r2, r7 │ │ │ │ + smlatbeq r0, r0, r2, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010072b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r2, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r2, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -373001,22 +373001,22 @@ │ │ │ │ ldrdeq r5, [r0, -r8] │ │ │ │ orreq r6, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r2, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - mrseq r7, LR_irq │ │ │ │ + tsteq r0, r8, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, rrx │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ orreq r6, r0, r8, asr #5 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsr #6 │ │ │ │ @@ -373140,24 +373140,24 @@ │ │ │ │ smlatteq r0, r8, r4, r7 │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ orreq r6, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ - tsteq r0, r8, asr r5 │ │ │ │ - orreq r3, r1, r0, lsr fp │ │ │ │ + tsteq r0, r0, lsr r5 │ │ │ │ + hvceq 49304 @ 0xc098 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, sl, r8, ror pc │ │ │ │ tsteq r0, r8, lsr r5 │ │ │ │ - hvceq 49304 @ 0xc098 │ │ │ │ - tsteq r0, r0, asr #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr #13 │ │ │ │ + tsteq r0, r8, asr r5 │ │ │ │ + orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r0, r8, lsl #8 │ │ │ │ swpeq r1, r0, [r0] @ │ │ │ │ orreq r6, r0, r0, lsr r4 │ │ │ │ @ instruction: 0x01002190 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -373167,49 +373167,49 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r5, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r5, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, r5, r7 │ │ │ │ + smlabteq r0, r0, r5, r7 │ │ │ │ smlatbeq r0, r0, r5, r7 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ orreq r6, r0, r8, asr r4 │ │ │ │ ldrdeq r2, [r0, -r8] │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r8, r5, r7 │ │ │ │ - @ instruction: 0x010075b8 │ │ │ │ + @ instruction: 0x010075b0 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ - smlabteq r0, r0, r5, r7 │ │ │ │ - tsteq r0, r0, lsl r6 │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ + @ instruction: 0x010075b8 │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ + tsteq r0, r0, lsr #10 │ │ │ │ cmpeq ip, r8, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r8, r5, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, r5, r7 │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ orreq r6, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ - tsteq r0, r0, lsl #12 │ │ │ │ + tsteq r0, r0, lsl r6 │ │ │ │ strdeq r1, [ip, #-200] @ 0xffffff38 │ │ │ │ - tsteq r0, r8, lsl r6 │ │ │ │ - andle r0, r0, r1 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq ip, r0, r0, asr r1 │ │ │ │ - smlabteq r0, r0, r8, r7 │ │ │ │ - tsteq r0, r8, lsl #12 │ │ │ │ + @ instruction: 0x010078b8 │ │ │ │ + tsteq r0, r0, lsl #12 │ │ │ │ + tsteq r0, r8, lsl r6 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [fp, r8] │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ smlatbeq r0, r0, r5, r0 │ │ │ │ orreq r6, r0, r8, lsr #9 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ @@ -373358,30 +373358,30 @@ │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01007890 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ @ instruction: 0x018066b0 │ │ │ │ - @ instruction: 0x010078b0 │ │ │ │ + smlabteq r0, r0, r8, r7 │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01007898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r8, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, lsl #15 │ │ │ │ - strdeq r7, [r0, -r0] │ │ │ │ - smlatbeq r0, r8, r8, r7 │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010078b8 │ │ │ │ + @ instruction: 0x010078b0 │ │ │ │ + strdeq r7, [r0, -r0] │ │ │ │ + smlatbeq r0, r8, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r8, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -373619,19 +373619,19 @@ │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01007c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, ip, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r0, ip, r7 │ │ │ │ + smlatbeq r0, r8, ip, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r0, ip, r7 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq sl, ip, r8, ror fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01007cb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, ip, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -373646,15 +373646,15 @@ │ │ │ │ orreq sl, pc, r8, lsl #20 │ │ │ │ subeq r7, r7, #16, 30 @ 0x40 │ │ │ │ orreq r1, ip, r0, lsr ip │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ smlatteq r0, r8, ip, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #26 │ │ │ │ - subeq r7, r4, #96, 18 @ 0x180000 │ │ │ │ + subeq r7, r4, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0x010074b0 │ │ │ │ tsteq r0, r8, lsl sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010074b0 │ │ │ │ tsteq ip, r0, lsl lr │ │ │ │ orrseq sp, r5, r8, ror #30 │ │ │ │ @@ -373729,25 +373729,25 @@ │ │ │ │ smlabbeq r0, r8, lr, r7 │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ subseq r6, r0, #120, 22 @ 0x1e000 │ │ │ │ ldrdeq r1, [ip, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01007e90 │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ + tsteq r0, r0, ror #28 │ │ │ │ cmpeq ip, r8, lsl #20 │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlabbeq r0, r8, sp, r7 │ │ │ │ strdeq r6, [r0, r8] │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01007e90 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ strdeq r5, [lr, r0] │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ smlabbeq r0, r0, lr, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01007e98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -373759,55 +373759,55 @@ │ │ │ │ smlabbeq r4, r0, r3, r6 │ │ │ │ @ instruction: 0x0195df90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, lr, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, lr, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl #30 │ │ │ │ - smlatteq r0, r0, lr, r7 │ │ │ │ - smlabteq r2, r0, r5, sl │ │ │ │ strdeq r7, [r0, -r0] │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ + ldrdeq r7, [r0, -r8] │ │ │ │ + smlabteq r2, r0, r5, sl │ │ │ │ + smlatteq r0, r0, lr, r7 │ │ │ │ + tsteq r0, r0, lsr pc │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ + strdeq r0, [ip, #-152] @ 0xffffff68 │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ orreq r6, r0, r8, asr #20 │ │ │ │ - tsteq r0, r0, ror #28 │ │ │ │ - strdeq r0, [ip, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsl #30 │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ orreq sl, pc, r0, lsr sl @ │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ - orreq lr, ip, r8, ror r2 │ │ │ │ - strdeq r7, [r0, -r8] │ │ │ │ - orreq r6, r0, r0, ror sl │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018086b8 │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ - tsteq r0, r0, lsr pc │ │ │ │ - smlabbeq r0, r0, pc, r7 @ │ │ │ │ + strdeq r7, [r0, -r8] │ │ │ │ + orreq r6, r0, r0, ror sl │ │ │ │ + tsteq r0, r0, ror #30 │ │ │ │ tsteq r0, r0, lsr #30 │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ + orreq lr, ip, r8, ror r2 │ │ │ │ + smlabbeq r0, r0, pc, r7 @ │ │ │ │ + tsteq r0, r8, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ + tsteq sl, r8, asr #11 │ │ │ │ + orreq r3, r0, r8, ror #2 │ │ │ │ + @ instruction: 0x01008b98 │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, pc, r7 @ │ │ │ │ - tsteq sl, r8, asr #11 │ │ │ │ - orreq r3, r0, r8, ror #2 │ │ │ │ - smlatbeq r0, r0, fp, r8 │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ smlatteq r0, r0, r5, r7 │ │ │ │ @ instruction: 0x01806a98 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r8, lsr #17 │ │ │ │ smlatbeq r0, r8, pc, r7 @ │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -374569,39 +374569,39 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror fp │ │ │ │ smlatbeq r0, r0, r4, r8 │ │ │ │ orreq r7, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01008b90 │ │ │ │ + smlatbeq r0, r0, fp, r8 │ │ │ │ smlabbeq r0, r0, fp, r8 │ │ │ │ @ instruction: 0x011aaed0 │ │ │ │ smlabbeq r0, r8, fp, r8 │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ cmpeq ip, r8, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01008bb0 │ │ │ │ @ instruction: 0x011b65b8 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ - ldrdeq r8, [r0, -r0] │ │ │ │ - @ instruction: 0x01008b98 │ │ │ │ + smlabteq r0, r8, fp, r8 │ │ │ │ + @ instruction: 0x01008b90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01008bb0 │ │ │ │ tsteq r0, r8, lsl r9 │ │ │ │ orreq r7, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01008bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r0, -r0] │ │ │ │ + tsteq sl, r0, asr #9 │ │ │ │ + orreq ip, r1, r0, ror #3 │ │ │ │ + tsteq r0, r0, lsr ip │ │ │ │ smlabteq r0, r0, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ - tsteq sl, r0, asr #9 │ │ │ │ - orreq ip, r1, r0, ror #3 │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ - smlabteq r0, r8, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, fp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ @@ -374613,53 +374613,53 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr #24 │ │ │ │ + tsteq r0, r0, asr #24 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ + smlabbeq r0, r8, ip, r8 │ │ │ │ + tsteq r0, r8, lsr #24 │ │ │ │ @ instruction: 0x010005b0 │ │ │ │ orreq r7, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x01008c90 │ │ │ │ - tsteq r0, r0, lsr ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r0, ip, r8 │ │ │ │ + @ instruction: 0x01008c90 │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ orreq r7, r0, r8, lsr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01008cb0 │ │ │ │ @ instruction: 0x011b1f98 │ │ │ │ orreq ip, r1, r8, lsl #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabbeq r0, r8, ip, r8 │ │ │ │ + smlabbeq r0, r0, ip, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01008cb8 │ │ │ │ smlatbeq r0, r0, ip, r8 │ │ │ │ @ instruction: 0x014c5398 │ │ │ │ smlatbeq r0, r8, ip, r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsl #24 │ │ │ │ + mrseq r7, LR_irq │ │ │ │ + orreq r9, sl, r8, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, ip, r8 │ │ │ │ - tsteq r0, r8, lsl #6 │ │ │ │ - orreq r9, sl, r8, ror #15 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ ldrdeq r7, [r0, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -374692,23 +374692,23 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ smlabbeq r0, r0, r6, r6 │ │ │ │ orreq r7, r0, r0, lsr #18 │ │ │ │ smlabbeq r0, r0, sp, r8 │ │ │ │ tsteq r0, r8, lsr sp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r6, fp, r8, lsl r2 │ │ │ │ - tsteq r0, r0, ror sp │ │ │ │ + tsteq r0, r8, ror #26 │ │ │ │ cmpeq ip, r8, asr #20 │ │ │ │ - tsteq r0, r8, ror sp │ │ │ │ + tsteq r0, r0, ror sp │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r6, fp, r8, lsl r2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r2, r8, asr #16 │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ orrseq lr, r5, r8, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, sp, r8 │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ orreq r7, r0, r8, asr #18 │ │ │ │ @@ -374720,16 +374720,16 @@ │ │ │ │ smlatbeq r0, r8, sp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, sp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, sp, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr lr │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq lr, sp, r8, lsl #1 │ │ │ │ + tsteq r0, r0, lsl lr │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r0, r0, ror r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01807998 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r0, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -374737,21 +374737,21 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r0, r0, lsl sl │ │ │ │ strdeq r1, [r0, -r8] │ │ │ │ orreq r7, r0, r8, lsr sl │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ orreq r7, r0, r0, ror #20 │ │ │ │ tsteq r0, r8, lsl lr │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ + tsteq r0, r0, ror #26 │ │ │ │ cmpeq ip, r8, lsr sl │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq lr, sp, r8, lsl #1 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ - ldrdeq r8, [r0, -r0] │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ @ instruction: 0x018089b0 │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ @@ -374795,19 +374795,19 @@ │ │ │ │ smlabbeq r0, r8, r6, r5 │ │ │ │ orreq r7, r0, r8, ror fp │ │ │ │ tsteq r0, r8, lsl pc │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r8, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ + tsteq r0, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsl r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r1, ip, r0, lsl lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr pc │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ @@ -375021,25 +375021,25 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r2, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r2, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010092b0 │ │ │ │ - @ instruction: 0x01009298 │ │ │ │ - cmpeq ip, r8, lsl #22 │ │ │ │ smlatbeq r0, r8, r2, r9 │ │ │ │ + @ instruction: 0x01009290 │ │ │ │ + cmpeq ip, r8, lsl #22 │ │ │ │ + @ instruction: 0x01009298 │ │ │ │ andle r0, r0, r1 │ │ │ │ - tsteq r0, r8, lsr r4 │ │ │ │ - orreq r8, r0, r0, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsl r8 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ + orreq r8, r0, r0, asr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010092b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010092b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r2, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r2, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -375051,49 +375051,49 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0] │ │ │ │ smlabbeq r0, r0, r2, r7 │ │ │ │ orreq r8, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r1, ip, r8, lsr lr │ │ │ │ - tsteq r0, r0, lsl r3 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ - tsteq r0, r8, lsl r3 │ │ │ │ smlabbeq r0, r0, r3, r9 │ │ │ │ - @ instruction: 0x01009290 │ │ │ │ + tsteq r0, r8, lsl #6 │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ + tsteq r0, r0, lsl r3 │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ + smlabbeq r0, r8, r2, r9 │ │ │ │ strdeq r0, [ip, #-168] @ 0xffffff58 │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq r0, r8, lsr r3 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r0, r8, lsl r0 │ │ │ │ orreq r8, r0, r0, lsr #11 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ - tsteq r0, r0, lsr #6 │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r8, lsl r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r2, [r1, #-232] @ 0xffffff18 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r1, ip, r8, lsr lr │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ cmpeq ip, r8, lsr r6 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018b6290 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r3, r9 │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ orreq r8, r0, r8, asr #31 │ │ │ │ + @ instruction: 0x01009e98 │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ orreq r8, r0, r8, asr #11 │ │ │ │ - smlatbeq r0, r0, lr, r9 │ │ │ │ - tsteq r0, r0, ror r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq r0, r8, r3, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01009390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01009398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r3, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -375775,134 +375775,134 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ ldrdeq r9, [r0, -r0] │ │ │ │ orreq r8, r0, r8, lsr #25 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ - @ instruction: 0x01009eb8 │ │ │ │ + smlabteq r0, r8, lr, r9 │ │ │ │ smlabbeq r0, r8, sp, r9 │ │ │ │ strheq r5, [ip, #-184] @ 0xffffff48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01009e90 │ │ │ │ + smlatbeq r0, r0, lr, r9 │ │ │ │ ldrdeq r7, [r0, -r8] │ │ │ │ ldrdeq r8, [r0, r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, lr, r9 │ │ │ │ @ instruction: 0x011b65b8 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ - smlabteq r0, r8, lr, r9 │ │ │ │ - @ instruction: 0x01009e98 │ │ │ │ + smlabteq r0, r0, lr, r9 │ │ │ │ + @ instruction: 0x01009e90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r8, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, lsl #15 │ │ │ │ - strdeq r9, [r0, -r8] │ │ │ │ - @ instruction: 0x01009eb0 │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ orreq ip, r1, r0, ror #3 │ │ │ │ - tsteq r0, r8, lsr pc │ │ │ │ - smlabteq r0, r0, lr, r9 │ │ │ │ + tsteq r0, r0, lsr pc │ │ │ │ + @ instruction: 0x01009eb8 │ │ │ │ + strdeq r9, [r0, -r8] │ │ │ │ + @ instruction: 0x01009eb0 │ │ │ │ smlabteq r0, r0, r7, r8 │ │ │ │ strdeq r8, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, lr, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #30 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, sp, r8, rrx │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ + tsteq r0, r8, lsr pc │ │ │ │ strdeq r9, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ orreq r8, r0, r0, lsr #26 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r1, ip, r0, ror #28 │ │ │ │ - tsteq r0, r8, ror #30 │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ - smlabbeq r0, r8, pc, r9 @ │ │ │ │ - tsteq r0, r0, lsr pc │ │ │ │ + smlabbeq r0, r0, pc, r9 @ │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r1, ip, r0, asr #22 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ orreq r8, r0, r8, asr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, pc, r9 @ │ │ │ │ - @ instruction: 0x01009f90 │ │ │ │ - hvceq 49832 @ 0xc2a8 │ │ │ │ @ instruction: 0x011b1f98 │ │ │ │ orreq ip, r1, r8, lsl #4 │ │ │ │ - smlabteq r0, r8, pc, r9 @ │ │ │ │ - smlabbeq r0, r0, pc, r9 @ │ │ │ │ + smlabteq r0, r0, pc, r9 @ │ │ │ │ + tsteq r0, r8, ror pc │ │ │ │ + @ instruction: 0x01009f90 │ │ │ │ + hvceq 49832 @ 0xc2a8 │ │ │ │ @ instruction: 0x01009f98 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01009fb0 │ │ │ │ tsteq r0, r0, ror #30 │ │ │ │ orreq r8, r0, r0, ror sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01009fb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r8] │ │ │ │ + smlabteq r0, r8, pc, r9 @ │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ orreq fp, r0, r8, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabteq r0, r0, pc, r9 @ │ │ │ │ + @ instruction: 0x01009fb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r9, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, pc, r9 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r8, pc, r9 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - mrseq sl, (UNDEF: 0) │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ - @ instruction: 0x01808d98 │ │ │ │ + strdeq r9, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr r8 │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ + @ instruction: 0x01808d98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + mrseq sl, (UNDEF: 0) │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ - tsteq r0, r8, ror pc │ │ │ │ + smlabbeq r0, r8, pc, r9 @ │ │ │ │ cmpeq ip, r8, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq r0, lr, r8, sl │ │ │ │ smlabbeq r0, r8, sl, r6 │ │ │ │ orreq r8, r0, r0, asr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #32 │ │ │ │ @@ -375910,34 +375910,34 @@ │ │ │ │ qaddeq sl, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qaddeq sl, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r0 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r8, lsr #7 │ │ │ │ - swpeq sl, r8, [r0] │ │ │ │ + strheq sl, [r0, -r0] │ │ │ │ tsteq r0, r0, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r0, sl │ │ │ │ smlabbeq r0, r8, r4, r8 │ │ │ │ orreq r8, r0, r8, ror #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq sl, [r0, -r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, fp, r0, ror r4 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - swpeq sl, r0, [r0] @ │ │ │ │ - smlatbeq r0, r8, r0, sl │ │ │ │ + smlatbeq r0, r0, r0, sl │ │ │ │ cmpeq ip, r8, asr fp │ │ │ │ - strheq sl, [r0, -r0] │ │ │ │ + smlatbeq r0, r8, r0, sl │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr r8 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + swpeq sl, r0, [r0] @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ orreq r8, r0, r0, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -375949,44 +375949,44 @@ │ │ │ │ strdeq sl, [r0, -r0] │ │ │ │ strdeq r5, [ip, #-184] @ 0xffffff48 │ │ │ │ strdeq sl, [r0, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ + tsteq r0, r8, lsr #2 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ + tsteq sl, r0, lsr r6 │ │ │ │ @ instruction: 0x01008190 │ │ │ │ orreq r8, r0, r8, lsr lr │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ - tsteq sl, r0, lsr r6 │ │ │ │ - tsteq r0, r8, lsr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r0, r0, r0, sl │ │ │ │ + swpeq sl, r8, [r0] │ │ │ │ cmpeq ip, r8, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r8, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ smlatteq r0, r8, sl, r8 │ │ │ │ orreq r8, r0, r0, ror #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ + tsteq r0, r0, ror r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r1, sl │ │ │ │ @ instruction: 0x0100a190 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ smlatbeq r0, r0, r1, sl │ │ │ │ smlatteq r0, r0, r1, sl │ │ │ │ @@ -376033,23 +376033,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r0, r2, sl │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ - @ instruction: 0x014c0b98 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ + @ instruction: 0x014c0b98 │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq r0, r0, r2, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r8, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r2, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100a290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -376061,26 +376061,26 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018b65b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orrseq lr, r5, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r2, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq sl, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r2, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, lsl #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ - smlatteq r0, r0, r2, sl │ │ │ │ + ldrdeq sl, [r0, -r8] │ │ │ │ @ instruction: 0x011a6498 │ │ │ │ - smlatteq r0, r8, r2, sl │ │ │ │ - tsteq r0, r0, asr r3 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ + smlatteq r0, r0, r2, sl │ │ │ │ + tsteq r0, r8, asr #6 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ smlalbbeq r0, ip, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq sl, LR_irq │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [fp, r8] │ │ │ │ @@ -376092,20 +376092,20 @@ │ │ │ │ orreq r1, ip, r0, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ - tsteq fp, r8, lsr sp │ │ │ │ ldrsheq r8, [sl, -r8] │ │ │ │ orreq r9, r0, r0, ror #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ + tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ + tsteq fp, r8, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, lsl #12 │ │ │ │ tsteq r0, r0, ror r3 │ │ │ │ @ instruction: 0x0100a3b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, asr pc │ │ │ │ @ instruction: 0x0100a298 │ │ │ │ @@ -376337,22 +376337,22 @@ │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, ip, r8, lsr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #14 │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ @@ -376409,128 +376409,128 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, asr r6 │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ + smlabbeq r0, r0, r8, sl │ │ │ │ @ instruction: 0x01005490 │ │ │ │ orrseq sp, r5, r8, lsl #27 │ │ │ │ tsteq r0, r0, asr #18 │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r8, ror r6 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, lsl #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [r0, r8] │ │ │ │ smlatbeq r0, r8, r8, sl │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r8, sl │ │ │ │ - tsteq r0, r8, ror r8 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ strdeq r0, [ip, #-184] @ 0xffffff48 │ │ │ │ - smlabbeq r0, r0, r8, sl │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlabbeq r0, r8, r8, sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100a890 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100a8b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, lsr #4 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r1, sp, r8, asr #9 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ smlatbeq r0, r0, r8, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100a8b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r8, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, r8, sl │ │ │ │ + strdeq sl, [r0, -r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r0, ror r1 │ │ │ │ tsteq r0, r0, lsr #18 │ │ │ │ smlabteq r0, r8, r8, sl │ │ │ │ @ instruction: 0x010003b8 │ │ │ │ orreq r9, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl #18 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ + smlatteq r0, r8, r8, sl │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ - tsteq r0, r0, ror r8 │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ + tsteq r0, r0, lsr r9 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ smlaltteq r0, ip, r8, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, asr #18 │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, asr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, ror r2 │ │ │ │ smlatteq r0, r0, lr, sl │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x01005490 │ │ │ │ - orrseq sp, r5, r8, lsr #28 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ orreq r9, r2, r8, asr #25 │ │ │ │ - tsteq r0, r0, ror #18 │ │ │ │ - tsteq r0, r0, lsr r9 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, asr r9 │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ + @ instruction: 0x01005490 │ │ │ │ + orrseq sp, r5, r8, lsr #28 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ orreq r6, r0, r0, asr ip │ │ │ │ + smlabbeq r0, r8, r9, sl │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ @ instruction: 0x01809298 │ │ │ │ - @ instruction: 0x0100a990 │ │ │ │ - tsteq r0, r0, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0100a990 │ │ │ │ + tsteq sl, r8, asr #11 │ │ │ │ + orreq r7, r0, r8, ror fp │ │ │ │ + @ instruction: 0x0100a9b8 │ │ │ │ smlabbeq r0, r0, r9, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r9, sl │ │ │ │ - tsteq sl, r8, asr #11 │ │ │ │ - orreq r7, r0, r8, ror fp │ │ │ │ - smlabteq r0, r0, r9, sl │ │ │ │ - smlabbeq r0, r8, r9, sl │ │ │ │ @ instruction: 0x010091b8 │ │ │ │ orreq r9, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r9, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0100a9b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r8, r9, sl │ │ │ │ + smlabteq r0, r0, r9, sl │ │ │ │ tsteq r4, r8, lsl r0 │ │ │ │ orreq r6, r0, r8, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x0100a9b8 │ │ │ │ + @ instruction: 0x0100a9b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r8, r9, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r9, sl │ │ │ │ smlabbeq r0, r0, pc, r4 @ │ │ │ │ orreq r9, r0, r8, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r8, r9, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq sl, [r0, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ @@ -376553,23 +376553,23 @@ │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ orreq r9, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, sl, sl │ │ │ │ - smlabbeq r0, r8, sl, sl │ │ │ │ - cmpeq ip, r8, lsr #24 │ │ │ │ @ instruction: 0x0100aa90 │ │ │ │ + smlabbeq r0, r0, sl, sl │ │ │ │ + cmpeq ip, r8, lsr #24 │ │ │ │ + smlabbeq r0, r8, sl, sl │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r0, sl, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, sl, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100aab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -376583,24 +376583,24 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, sl, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, sl, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ - tsteq r0, r0, lsl #22 │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ + strdeq sl, [r0, -r8] │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabbeq r0, r0, sl, sl │ │ │ │ + tsteq r0, r8, ror sl │ │ │ │ cmpeq ip, r8, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ @ instruction: 0x018093b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ @@ -376609,62 +376609,62 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror #22 │ │ │ │ + tsteq r0, r8, ror #22 │ │ │ │ smlabteq r0, r0, sp, r1 │ │ │ │ ldrdeq r9, [r0, r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100ab90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, fp, sl │ │ │ │ smlatteq r0, r8, r2, r6 │ │ │ │ orreq r9, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, fp, sl │ │ │ │ + @ instruction: 0x0100abb0 │ │ │ │ + subeq r6, r2, #152, 22 @ 0x26000 │ │ │ │ + orreq r9, sl, r8, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100abb8 │ │ │ │ - subeq r6, r2, #160, 22 @ 0x28000 │ │ │ │ - orreq r9, sl, r8, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, fp, sl │ │ │ │ smlatteq r0, r8, r7, r1 │ │ │ │ orreq r9, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsl ip │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ + tsteq r0, r0, lsl #24 │ │ │ │ orreq r9, sl, r8, asr #19 │ │ │ │ - subeq ip, r1, #104, 18 @ 0x1a0000 │ │ │ │ + subeq ip, r1, #96, 18 @ 0x180000 │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsl ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsr ip │ │ │ │ @@ -376683,87 +376683,87 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r0, ip, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0100ac90 │ │ │ │ + smlabbeq r0, r8, ip, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0100ac90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, ip, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, ip, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100acb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100acb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, ip, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, ip, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq sl, [r0, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r8, sp, sl │ │ │ │ - smlatteq r0, r8, ip, sl │ │ │ │ + @ instruction: 0x0100ad98 │ │ │ │ + ldrdeq sl, [r0, -r8] │ │ │ │ hvceq 49352 @ 0xc0c8 │ │ │ │ + @ instruction: 0x0100ad90 │ │ │ │ + smlalbbeq r0, ip, r8, ip │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ orreq r9, r0, r8, asr #9 │ │ │ │ - @ instruction: 0x0100ad98 │ │ │ │ - smlalbbeq r0, ip, r8, ip │ │ │ │ - tsteq r0, r0, lsr #26 │ │ │ │ + tsteq r0, r8, lsl sp │ │ │ │ @ instruction: 0x0181ceb0 │ │ │ │ - tsteq r0, r0, lsl #26 │ │ │ │ + strdeq sl, [r0, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsl sp │ │ │ │ + tsteq r0, r8, lsl #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r0] │ │ │ │ - tsteq r0, r8, lsl sp │ │ │ │ - tsteq r0, r8, lsl #26 │ │ │ │ + tsteq r0, r0, lsl sp │ │ │ │ + tsteq r0, r0, lsl #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, asr sp │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ - tsteq r0, r0, lsr sp │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ + strdeq sl, [r0, -r0] │ │ │ │ + tsteq r0, r8, lsr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ + tsteq r0, r8, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, lsl #26 │ │ │ │ + tsteq r0, r0, lsl #26 │ │ │ │ orreq r9, sl, r8, asr #19 │ │ │ │ - tsteq r0, r8, asr #26 │ │ │ │ - tsteq r0, r8, lsr sp │ │ │ │ + tsteq r0, r0, asr #26 │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, lsr #26 │ │ │ │ - tsteq r0, r8, ror sp │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ - smlabbeq r0, r0, lr, r0 │ │ │ │ - strdeq r9, [r0, r0] │ │ │ │ + tsteq r0, r0, lsr #26 │ │ │ │ tsteq r0, r0, ror sp │ │ │ │ + smlatteq r0, r8, ip, sl │ │ │ │ + tsteq r0, r8, ror #26 │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ + smlabbeq r0, r0, lr, r0 │ │ │ │ + strdeq r9, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ - smlabbeq r0, r8, sp, sl │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ - @ instruction: 0x0100ad90 │ │ │ │ + smlabbeq r0, r0, sp, sl │ │ │ │ + tsteq r0, r0, asr sp │ │ │ │ + smlabbeq r0, r8, sp, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabbeq r0, r0, sp, sl │ │ │ │ + tsteq r0, r8, ror sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r0, r8, sp, sl │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ orreq r9, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100adb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100adb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -376785,26 +376785,26 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsl lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr #28 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + tsteq r0, r8, lsr lr │ │ │ │ + tsteq r0, r0, lsr #28 │ │ │ │ smlaltbeq r0, ip, r8, ip │ │ │ │ + tsteq r0, r0, lsr lr │ │ │ │ + andle r0, r0, r1 │ │ │ │ mrseq r6, LR_irq │ │ │ │ orreq r9, r0, r8, ror #10 │ │ │ │ - tsteq r0, r8, lsr lr │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #28 │ │ │ │ @@ -376813,27 +376813,27 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r0, lr, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, lr, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0100aeb8 │ │ │ │ + @ instruction: 0x0100aeb0 │ │ │ │ + @ instruction: 0x0100ae90 │ │ │ │ + smlatbeq r0, r8, r1, fp │ │ │ │ @ instruction: 0x0100ae98 │ │ │ │ - @ instruction: 0x0100b1b0 │ │ │ │ - smlatbeq r0, r0, lr, sl │ │ │ │ - smlatteq r0, r8, r1, fp │ │ │ │ - tsteq r0, r0, lsr #28 │ │ │ │ + smlatteq r0, r0, r1, fp │ │ │ │ + tsteq r0, r8, lsl lr │ │ │ │ @ instruction: 0x014c0c98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01809590 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x01809590 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0100aeb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, lr, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [r0, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0181c9b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377007,39 +377007,39 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r0, r8, r1, fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, r1, fp │ │ │ │ + @ instruction: 0x0100b1b8 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq ip, pc, r0, ror #20 │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ @ instruction: 0x0100b190 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r8, r1, fp │ │ │ │ @ instruction: 0x010c1a90 │ │ │ │ - ldrdeq sl, [r0, -r8] │ │ │ │ - @ instruction: 0x0100b1b8 │ │ │ │ - @ instruction: 0x0100aeb0 │ │ │ │ + ldrdeq sl, [r0, -r0] │ │ │ │ + @ instruction: 0x0100b1b0 │ │ │ │ + smlatbeq r0, r0, lr, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrdeq sl, [r0, -r8] │ │ │ │ + ldrdeq sl, [r0, -r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r8, r1, fp │ │ │ │ smlabbeq r0, r0, r1, fp │ │ │ │ orreq r9, r0, r0, ror r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq fp, [r0, -r8] │ │ │ │ - ldrdeq fp, [r0, -r8] │ │ │ │ + smlatteq r0, r8, r1, fp │ │ │ │ cmpeq pc, r8, lsr lr @ │ │ │ │ - strdeq fp, [r0, -r0] │ │ │ │ - andle r0, r0, r1 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r9, sl, r0, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r0, r0, r1, fp │ │ │ │ + ldrdeq fp, [r0, -r8] │ │ │ │ + strdeq fp, [r0, -r0] │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbeq lr, [r5, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01809798 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377055,39 +377055,39 @@ │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, ror r2 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ - rsbseq ip, r0, r8, ror r2 │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ + rsbseq ip, r0, r8, ror r2 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ rsbseq ip, r0, r8, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq ip, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b298 │ │ │ │ smlabbeq r0, r0, r2, fp │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ smlabbeq r0, r8, r2, fp │ │ │ │ ldrdeq fp, [r0, -r8] │ │ │ │ ldrdeq fp, [r0, -r0] │ │ │ │ cmpeq pc, r8, lsl #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r0, r0, r2, fp │ │ │ │ + smlatbeq r0, r8, r2, fp │ │ │ │ + subeq ip, r0, #104, 18 @ 0x1a0000 │ │ │ │ + orreq r9, sl, r0, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b2b0 │ │ │ │ - subeq ip, r0, #112, 18 @ 0x1c0000 │ │ │ │ - orreq r9, sl, r0, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b2b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r2, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r2, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -377116,111 +377116,111 @@ │ │ │ │ tsteq r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r0, r0, lsl r8 │ │ │ │ @ instruction: 0x01005490 │ │ │ │ orrseq sp, r5, r0, ror #26 │ │ │ │ - tsteq r0, r8, ror #6 │ │ │ │ + smlabbeq r0, r8, r3, fp │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b390 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ orreq ip, r1, r8, asr ip │ │ │ │ - @ instruction: 0x0100b3b8 │ │ │ │ - tsteq r0, r0, ror #6 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ strdeq r0, [ip, #-200] @ 0xffffff38 │ │ │ │ - smlabbeq r0, r8, r3, fp │ │ │ │ + tsteq r0, r8, ror r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, r0, r8, lsr r8 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, asr #20 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, r0, r8, lsr r8 │ │ │ │ + @ instruction: 0x0100b3b8 │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r0, r3, fp │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orrseq lr, r5, r0, lsl #1 │ │ │ │ - tsteq r0, r8, lsr #8 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ @ instruction: 0x0100b3b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r3, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq fp, [r0, -r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq fp, [r0, -r8] │ │ │ │ - smlatteq r0, r8, r3, fp │ │ │ │ - tsteq sl, r8, asr #32 │ │ │ │ strdeq fp, [r0, -r0] │ │ │ │ - tsteq r0, r8, lsr r4 │ │ │ │ - tsteq r0, r0, ror r3 │ │ │ │ + smlatteq r0, r0, r3, fp │ │ │ │ + tsteq sl, r8, asr #32 │ │ │ │ + smlatteq r0, r8, r3, fp │ │ │ │ + tsteq r0, r0, lsr r4 │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ smlaltteq r0, ip, r8, ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq fp, [r0, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr #8 │ │ │ │ @ instruction: 0x01005490 │ │ │ │ orrseq sp, r5, r0, lsl sp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ orreq r9, sl, r8, lsr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, lsr r4 │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ tsteq r0, r8, lsr #2 │ │ │ │ orreq r9, r0, r0, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r0, r8, r4, fp │ │ │ │ - tsteq r0, r8, ror r4 │ │ │ │ - rsbseq ip, r0, r8, lsl r2 │ │ │ │ smlabbeq r0, r0, r4, fp │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ + rsbseq ip, r0, r8, lsl r2 │ │ │ │ + tsteq r0, r8, ror r4 │ │ │ │ rsbseq ip, r0, r8, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsbseq ip, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlabbeq r0, r8, r4, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0100b498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r0, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r0, r8, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0100b4b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r0, r0, r4, fp │ │ │ │ + @ instruction: 0x0100b4b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlabteq r0, r0, r4, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlabteq r0, r8, r4, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r0, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq fp, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r0, r4, fp │ │ │ │ @@ -378631,15 +378631,15 @@ │ │ │ │ ldrdeq ip, [r0, -r8] │ │ │ │ orreq r2, r0, r0, lsl sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r8, r0, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r0, r8, sl, ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror r0 │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ tsteq r0, r0, lsr r5 │ │ │ │ orreq fp, r0, r0, ror r0 │ │ │ │ tsteq r0, r0, lsl #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ @@ -380010,16 +380010,16 @@ │ │ │ │ rsceq r9, r3, r0, lsl #25 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ strheq lr, [r0, -r8] │ │ │ │ tsteq r0, r0, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ + smlabteq r0, r8, r1, lr │ │ │ │ + cmpeq ip, r8, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ qaddeq lr, r0, r0 │ │ │ │ orreq ip, r0, r8, lsr r0 │ │ │ │ smlabbeq r0, r0, r0, lr │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ @@ -380095,29 +380095,29 @@ │ │ │ │ @ instruction: 0x010455b0 │ │ │ │ orreq r6, r4, r0, ror #4 │ │ │ │ strdeq lr, [r0, -r0] │ │ │ │ @ instruction: 0x0100e1b0 │ │ │ │ tsteq r0, r8, asr r1 │ │ │ │ smlatbeq r0, r8, r1, lr │ │ │ │ mrseq lr, R8_usr │ │ │ │ - cmpeq ip, r8, lsr sp │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlatteq r0, r0, r1, lr │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r0, r8, lsr #2 │ │ │ │ strdeq lr, [r0, -r8] │ │ │ │ @ instruction: 0x01877798 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r8, r2, r8, asr r5 │ │ │ │ tsteq r0, r8, asr r2 │ │ │ │ smlatteq r0, r8, r1, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, ror #20 │ │ │ │ tsteq pc, r8, asr r7 @ │ │ │ │ @ instruction: 0x01895a90 │ │ │ │ smlatteq r0, r8, r4, r9 │ │ │ │ orreq ip, r0, r0, asr r1 │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ @@ -380132,16 +380132,16 @@ │ │ │ │ orreq ip, r0, r0, asr r1 │ │ │ │ @ instruction: 0x0100ac98 │ │ │ │ orreq ip, r0, r8, ror r1 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ @ instruction: 0x0182beb0 │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ tsteq r0, r0, asr r2 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, ror #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r8, asr #6 │ │ │ │ ldrdeq sl, [r8, -r8] │ │ │ │ ldrdeq fp, [r2, r8] │ │ │ │ @ instruction: 0x0100e2b0 │ │ │ │ tsteq r0, r0, ror r2 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ @@ -380291,23 +380291,23 @@ │ │ │ │ smlabteq r0, r8, r4, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ strdeq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x0100e4b0 │ │ │ │ andle r0, r0, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r0, r0, r4, lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ - strdeq lr, [r0, -r0] │ │ │ │ - tsteq sl, r8, asr #32 │ │ │ │ strdeq lr, [r0, -r8] │ │ │ │ - @ instruction: 0x0100e8b0 │ │ │ │ - smlabteq r0, r8, r1, lr │ │ │ │ + smlatteq r0, r8, r4, lr │ │ │ │ + tsteq sl, r8, asr #32 │ │ │ │ + strdeq lr, [r0, -r0] │ │ │ │ + @ instruction: 0x0100e890 │ │ │ │ + tsteq r0, r8, ror r0 │ │ │ │ cmpeq ip, r8, lsr #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, lsr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r0, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r0, r8, lsl #6 │ │ │ │ smlatbeq r1, r0, r3, r5 │ │ │ │ orreq r8, r2, r8, lsl #5 │ │ │ │ @ instruction: 0x0100e7b8 │ │ │ │ @@ -380490,18 +380490,18 @@ │ │ │ │ @ instruction: 0x01842bb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq lr, [r0, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r0, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ strdeq lr, [r0, -r8] │ │ │ │ smlalbbeq lr, pc, r8, r2 @ │ │ │ │ - tsteq r0, r0, lsl #16 │ │ │ │ + @ instruction: 0x0100e8b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrsheq lr, [r5, r8] │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ + orreq r9, sl, r8, lsr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r2, r8, ror pc │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ @@ -380528,24 +380528,24 @@ │ │ │ │ smlaltteq r2, sl, r8, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlabbeq r0, r8, r8, lr │ │ │ │ tsteq r0, r0, lsr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r8, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ - orreq r9, sl, r8, lsr #18 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ smlatbeq r0, r0, r8, lr │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ smlatbeq r0, r8, r8, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ smlalbteq r5, r0, r8, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x0100e890 │ │ │ │ + ldrsheq lr, [r5, r8] │ │ │ │ subseq r5, lr, #40, 14 @ 0xa00000 │ │ │ │ orreq r6, fp, r0, lsr #13 │ │ │ │ smlatteq r0, r0, r8, lr │ │ │ │ cmpeq r4, r8, lsl r1 │ │ │ │ ldrdeq lr, [r0, -r0] │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ ldrdeq lr, [r0, -r8] │ │ │ │ @@ -380662,18 +380662,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r0, lsl #8 │ │ │ │ tsteq r0, r0, lsr #22 │ │ │ │ @ instruction: 0x0100ea98 │ │ │ │ - @ instruction: 0x0100ea90 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a9a90 │ │ │ │ + @ instruction: 0x0100ea90 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabteq r0, r0, sl, lr │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ strdeq lr, [r0, -r0] │ │ │ │ cmpeq r1, r8, lsr #4 │ │ │ │ smlatteq r0, r0, sl, lr │ │ │ │ @@ -380684,15 +380684,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ cmpeq r0, r8, lsl r3 │ │ │ │ strdeq lr, [r0, -r8] │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01847598 │ │ │ │ - smlatbeq r0, r8, sl, lr │ │ │ │ + @ instruction: 0x0100eab0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r0, r0, r0, r9 │ │ │ │ orreq r7, r1, r8, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r2, r8, asr #31 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r8, ror r4 │ │ │ │ @@ -382371,39 +382371,39 @@ │ │ │ │ smlabteq r1, r8, r4, r0 │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ strdeq r0, [r1, -r8] │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ smlatbeq r1, r0, r2, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r1, r8, r8, r0 │ │ │ │ + smlabbeq r1, r8, r8, r0 │ │ │ │ + tsteq r1, r8, ror r5 │ │ │ │ + smlaltbeq r0, ip, r8, sp │ │ │ │ tstpeq r0, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ strdeq sl, [fp, #-152] @ 0xffffff68 │ │ │ │ ldrdeq ip, [r6, -r8] │ │ │ │ ldrdeq r1, [r1, r0] │ │ │ │ @ instruction: 0x010105b8 │ │ │ │ - smlaltbeq r0, ip, r8, sp │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01030db8 │ │ │ │ @ instruction: 0x01010598 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ smlatbeq r1, r8, r5, r0 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @ instruction: 0x010105b0 │ │ │ │ strdeq r0, [r1, -r0] │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ smlaltteq r0, r1, r8, r6 │ │ │ │ - smlabbeq r1, r8, r8, r0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x018a9a90 │ │ │ │ smlabteq r1, r8, r5, r0 │ │ │ │ cmpeq r1, r8, lsl #18 │ │ │ │ ldrdeq r0, [r1, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r8, ror r7 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -382574,16 +382574,16 @@ │ │ │ │ @ instruction: 0x01817bb8 │ │ │ │ @ instruction: 0x010107b0 │ │ │ │ smlalbbeq r0, r1, r8, r7 │ │ │ │ smlabbeq r1, r0, r8, r0 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x018a9a90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r1, r8, r8, r0 │ │ │ │ @ instruction: 0x01010898 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ smlatbeq r1, r0, r8, r0 │ │ │ │ @ instruction: 0x01877798 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -382961,19 +382961,19 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01010e90 │ │ │ │ smlabbeq r1, r8, lr, r0 │ │ │ │ @ instruction: 0x01805198 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq sl, r0, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01010e98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r1, [r1, -r8] │ │ │ │ + strdeq r1, [r1, -r0] │ │ │ │ + smlatbeq r1, r0, lr, r0 │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ + @ instruction: 0x010112b0 │ │ │ │ tsteq r1, r8, asr r7 │ │ │ │ @ instruction: 0x01811e98 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ strdeq r0, [r1, -r0] │ │ │ │ strdeq ip, [r2, r0] │ │ │ │ smlabteq r1, r8, lr, r0 │ │ │ │ @@ -383002,24 +383002,24 @@ │ │ │ │ orreq sp, r1, r0, lsr #14 │ │ │ │ tsteq r1, r8, lsl #30 │ │ │ │ orreq pc, r3, r0, ror #28 │ │ │ │ ldrdeq r0, [r1, -r8] │ │ │ │ @ instruction: 0x01010eb0 │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ smlabteq r1, r0, lr, r0 │ │ │ │ - tsteq r1, r8, asr pc │ │ │ │ - smlatbeq r1, r0, r8, r1 │ │ │ │ + tsteq r1, r0, ror #10 │ │ │ │ + @ instruction: 0x014c0d98 │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ strdeq r1, [r1, #-120] @ 0xffffff88 │ │ │ │ - tsteq r1, r8, ror r5 │ │ │ │ - @ instruction: 0x014c0d98 │ │ │ │ + smlatteq r1, r8, pc, r0 @ │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ @@ -383090,15 +383090,15 @@ │ │ │ │ orreq r5, r1, r8, ror #6 │ │ │ │ rsceq r9, r2, r8, ror #14 │ │ │ │ orreq ip, r7, r0, lsl r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r1, r0, r0, r1 │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ orreq r1, r1, r0, asr #29 │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r1, r0] │ │ │ │ smlabteq r1, r0, r0, r1 │ │ │ │ @ instruction: 0x01422c98 │ │ │ │ strheq r1, [r1, -r8] │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ @@ -383128,18 +383128,18 @@ │ │ │ │ orreq r7, r1, r8, asr ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, ror r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, asr #3 │ │ │ │ tsteq r1, r8, lsl r1 │ │ │ │ andle r0, r0, sl │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ + tsteq r1, r8, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ - strdeq r1, [r1, -r0] │ │ │ │ - smlatteq r1, r8, pc, r0 @ │ │ │ │ + hvceq 10264 @ 0x2818 │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ orreq r5, r0, r8, lsr #6 │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ orreq pc, r0, r8, asr r0 @ │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ tsteq r1, r0, lsr pc │ │ │ │ @@ -383176,16 +383176,16 @@ │ │ │ │ orreq r7, r1, r8, asr ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r1, r0, asr #22 │ │ │ │ smlatbeq r1, r8, r0, r1 │ │ │ │ smlalbbeq r2, r2, r8, ip @ │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ smlabbeq r1, r8, r0, r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - hvceq 10264 @ 0x2818 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r1, [r1, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ ldrdeq r0, [r4, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ mrseq r1, R9_usr │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ @@ -383203,15 +383203,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, lsr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r0, ror #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r4, r8, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r1, r8, r2, r1 │ │ │ │ + smlatbeq r1, r0, r8, r1 │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ tstpeq pc, r8, asr #19 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ @ instruction: 0x01885898 │ │ │ │ smlabbeq r1, r0, r2, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr #22 │ │ │ │ @@ -383222,18 +383222,18 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ orreq lr, r6, r8, ror r8 │ │ │ │ smlatbeq r1, r0, r2, r1 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r1, [r1, -r8] │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ + smlabbeq r1, r8, r2, r2 │ │ │ │ + smlatbeq r1, r8, r2, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r8, ror #5 │ │ │ │ @ instruction: 0x010112b8 │ │ │ │ andle r0, r0, fp │ │ │ │ ldrdeq r1, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ @@ -383604,16 +383604,16 @@ │ │ │ │ orreq r7, r4, r8, lsr #19 │ │ │ │ @ instruction: 0x01011890 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ - smlatbeq r1, r0, r2, r3 │ │ │ │ - @ instruction: 0x010112b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r1, [r1, -r8] │ │ │ │ smlaleq r4, r4, r8, r1 @ │ │ │ │ orreq r7, r8, r0, asr #8 │ │ │ │ smlatbeq r1, r8, r8, r1 │ │ │ │ orreq r0, r0, r8, ror #28 │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ @ instruction: 0x010118b0 │ │ │ │ smlabteq r1, r8, r8, r1 │ │ │ │ @@ -384031,23 +384031,23 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r8, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, ror #30 │ │ │ │ + smlatbeq r1, r0, r2, r3 │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r1, r8, lr, r1 │ │ │ │ cmpeq r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, asr #6 │ │ │ │ + tsteq r3, r8, lsr #22 │ │ │ │ + orreq r5, r0, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r8, asr #20 │ │ │ │ @ instruction: 0x01011fb0 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ smlabbeq r1, r8, pc, r1 @ │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ @ instruction: 0x01011f90 │ │ │ │ @@ -384238,16 +384238,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, asr #26 │ │ │ │ tsteq r1, r8, ror #4 │ │ │ │ andle r0, r0, r0 │ │ │ │ smlabteq r1, r8, pc, r1 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r3, r8, lsr #22 │ │ │ │ - orreq r5, r0, r0, lsr r0 │ │ │ │ + tsteq r1, r8, ror #6 │ │ │ │ + tsteq r1, r8, ror #30 │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ orreq r2, r4, r8, lsr #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01012290 │ │ │ │ smlatbeq r1, r8, r2, r2 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -385268,16 +385268,16 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x01013290 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r0, asr #21 │ │ │ │ tsteq r1, r0, lsr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010133b0 │ │ │ │ - smlabbeq r1, r8, r2, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r8, asr #6 │ │ │ │ @ instruction: 0x010132b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x01013298 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010132b8 │ │ │ │ @@ -385315,19 +385315,19 @@ │ │ │ │ ldrdeq r3, [r1, -r8] │ │ │ │ strheq pc, [r4, #-40] @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, ror #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ + @ instruction: 0x010133b0 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ + tsteq r1, r8, ror #8 │ │ │ │ + tsteq r1, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r6, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ tstpeq r6, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r4, r0, lsl fp │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x01013390 │ │ │ │ @@ -385336,16 +385336,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr #6 │ │ │ │ ldrdeq r8, [r0, #-152] @ 0xffffff68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r1, r0, r3, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq r1, r0, ror r4 │ │ │ │ - tsteq r1, r8, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r0, lsl #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ strdeq r3, [r1, -r8] │ │ │ │ @ instruction: 0x010133b8 │ │ │ │ subeq r4, pc, #0, 8 │ │ │ │ @@ -385374,26 +385374,26 @@ │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ smlabbeq r1, r8, r4, r3 │ │ │ │ tsteq r1, r8, lsr r4 │ │ │ │ - tsteq r1, r8, ror r4 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ cmpeq r2, r8, lsl #6 │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r0, lsl fp │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r1, r8, ror #8 │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ smlatbeq r1, r8, r4, r3 │ │ │ │ smlatteq r1, r0, r6, r3 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r1, r0, r4, r3 │ │ │ │ @ instruction: 0x01013498 │ │ │ │ @@ -385401,19 +385401,19 @@ │ │ │ │ smlatbeq r1, r0, r4, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r4, r8, ror r9 │ │ │ │ @ instruction: 0x01011eb8 │ │ │ │ cmpeq ip, r8, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010134b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, lsl #10 │ │ │ │ + smlabteq r1, r0, r4, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a9ab8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r8, lsl #10 │ │ │ │ strdeq r3, [r1, -r0] │ │ │ │ cmpeq r1, r8, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r1, [r1, r0] │ │ │ │ smlatteq r1, r0, r4, r3 │ │ │ │ ldrdeq r8, [r0, #-168] @ 0xffffff58 │ │ │ │ smlatteq r1, r8, r4, r3 │ │ │ │ @@ -385672,15 +385672,15 @@ │ │ │ │ orreq pc, r2, r8, lsl r2 @ │ │ │ │ tsteq r1, r8, lsl #18 │ │ │ │ ldrdeq r3, [r1, -r0] │ │ │ │ strdeq r3, [r1, -r0] │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ ldrdeq r1, [r1, -r0] │ │ │ │ orreq r3, r7, r0, asr r8 │ │ │ │ - ldrdeq r3, [r1, -r0] │ │ │ │ + tsteq r1, r8, asr fp │ │ │ │ orreq r0, r0, r0, lsl #6 │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ orreq r2, r1, r8, lsl r1 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, lsr r9 │ │ │ │ tsteq r1, r0, ror r9 │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ @@ -385792,16 +385792,16 @@ │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x01013a98 │ │ │ │ cmpeq r9, r8, lsr #4 │ │ │ │ smlabteq r1, r0, sl, r3 │ │ │ │ ldrdeq r9, [r3], #136 @ 0x88 @ │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrdeq r0, [r0, r8] │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ + strdeq r0, [ip, #-216] @ 0xffffff28 │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ orreq r2, r1, r0, asr #2 │ │ │ │ smlatteq r1, r8, sl, r3 │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ strdeq r3, [r1, -r8] │ │ │ │ smlabbeq r1, r0, fp, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -385813,29 +385813,29 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ orreq r2, r0, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ - strdeq r0, [ip, #-216] @ 0xffffff28 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq pc, r8, ror #25 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq r1, r8, asr fp │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a9ab8 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r1, r8, fp, r3 │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ orreq r2, r4, r0, lsl #19 │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ @@ -385961,15 +385961,15 @@ │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ orreq r6, r7, r0, lsr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r7, r0, lsl #11 │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ orrseq lr, r5, r0, lsr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r1, -r0] │ │ │ │ + tsteq r1, r0, ror #6 │ │ │ │ smlabbeq r1, r0, sp, r3 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ smlabteq r1, r0, sp, r3 │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01013d98 │ │ │ │ @@ -385984,48 +385984,48 @@ │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ tsteq r1, r8, lsl sp │ │ │ │ @ instruction: 0x01413798 │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ hvceq 22824 @ 0x5928 │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r1, -r8] │ │ │ │ + smlatteq r1, r0, sp, r3 │ │ │ │ + smlabteq r1, r0, r2, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 31784 @ 0x7c28 │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ - mrseq r4, SP_irq │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ strdeq r3, [r1, -r0] │ │ │ │ @ instruction: 0x01051e90 │ │ │ │ strdeq r3, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ strdeq r5, [r0, #-200] @ 0xffffff38 │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ cmpeq r0, r8, lsl #26 │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, lsl lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 22824 @ 0x5928 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ + ldrdeq r3, [r1, -r0] │ │ │ │ + smlaltteq r0, ip, r8, sp │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01013d90 │ │ │ │ hvceq 2248 @ 0x8c8 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r0, r3, r8, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, asr #28 │ │ │ │ - tsteq r1, r0, lsr #22 │ │ │ │ - smlaltteq r0, ip, r8, sp │ │ │ │ + @ instruction: 0x01013eb0 │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ smlatteq r1, r8, sp, r3 │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ hvceq 22824 @ 0x5928 │ │ │ │ smlabbeq r1, r8, lr, r3 │ │ │ │ tsteq r6, r8, lsr #29 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ @@ -386298,34 +386298,34 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrdeq r3, [r1, -r8] │ │ │ │ orreq r2, r1, r0, ror #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r3, [r1, -r0] │ │ │ │ orreq r8, r0, r0, ror #28 │ │ │ │ - smlabteq r1, r0, r2, r4 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ + mrseq r4, SP_irq │ │ │ │ + tsteq r1, r0, asr lr │ │ │ │ ldrdeq r4, [r1, -r0] │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r0, lsl #8 │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ ldrdeq r4, [r1, -r8] │ │ │ │ strdeq r4, [r1, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r4, [r1, -r0] │ │ │ │ - tsteq r1, r0, ror #6 │ │ │ │ - @ instruction: 0x01013eb0 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + smlaltbeq r3, r2, r8, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r8, ror r4 │ │ │ │ @ instruction: 0x01014390 │ │ │ │ tsteq r1, r0, lsl r3 │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ @@ -386340,16 +386340,16 @@ │ │ │ │ strdeq ip, [r7, r8] │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ andle r0, r0, fp │ │ │ │ tsteq sl, r8, lsr #19 │ │ │ │ strdeq r7, [r0, r0] │ │ │ │ smlatteq r1, r8, r3, r4 │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlaltbeq r3, r2, r8, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r4, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r9, r8, asr #4 │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ cmpeq r0, r8, asr #26 │ │ │ │ smlabbeq r1, r0, r3, r4 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -386435,57 +386435,57 @@ │ │ │ │ smlabteq r1, r8, r4, r4 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ strdeq r4, [r1, -r8] │ │ │ │ @ instruction: 0x010144b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r1, r8, r4, r4 │ │ │ │ + tsteq r1, r0, lsr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq ip, [sl, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, lsr #10 │ │ │ │ + tsteq sl, r0, asr pc │ │ │ │ + orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, lsr r9 │ │ │ │ tsteq r1, r8, lsr r5 │ │ │ │ strdeq r4, [r1, -r0] │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq r1, r0, lsl r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ smlalbbeq r8, r2, r8, r8 │ │ │ │ - tsteq sl, r0, asr pc │ │ │ │ - orreq r0, r0, r8, lsl r4 │ │ │ │ - smlabbeq r1, r0, r5, r4 │ │ │ │ - tsteq r1, r8, lsl r5 │ │ │ │ + tsteq r1, r8, asr r5 │ │ │ │ + smlatteq r1, r8, r4, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r8, lsr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq lr, r6, r0, lsr #17 │ │ │ │ @ instruction: 0x01014598 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, asr #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r1, r8, r5, r4 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r7, r4, r0, lsr #25 │ │ │ │ + smlabbeq r1, r0, r5, r4 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r7, r4, r0, lsr #25 │ │ │ │ + tsteq r1, r8, ror #12 │ │ │ │ + tsteq r1, r8, asr #10 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r2, r8, ror #3 │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ @ instruction: 0x01408d98 │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r8, lsl #4 │ │ │ │ - tsteq r1, r0, ror r6 │ │ │ │ - tsteq r1, r8, asr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq r1, r8, r5, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r1, r0, r5, r4 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ orreq r7, r0, r8, asr #23 │ │ │ │ strdeq r4, [r1, -r0] │ │ │ │ @ instruction: 0x01014590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -386507,15 +386507,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [r1, -r8] │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r0, r0, lsr #23 │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ smlatteq r1, r8, r5, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, asr #12 │ │ │ │ + tsteq r1, r0, ror r6 │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ hvceq 2264 @ 0x8d8 │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ @@ -386524,28 +386524,28 @@ │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ @ instruction: 0x01877798 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ tsteq pc, r8, lsr #1 │ │ │ │ orreq r3, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010146b8 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ orreq r2, r0, r0, asr #19 │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrdeq r4, [r1, -r8] │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r1, r8, ror #12 │ │ │ │ + tsteq r1, r0, asr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010146b8 │ │ │ │ smlabbeq r1, r8, r6, r4 │ │ │ │ cmpeq r2, r8, asr r6 │ │ │ │ smlabteq ip, r0, r5, r4 │ │ │ │ orreq r2, r1, r0, lsr r2 │ │ │ │ @ instruction: 0x01014698 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ @@ -386777,15 +386777,15 @@ │ │ │ │ tsteq r1, r0, lsr #20 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r9, r0, ror #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01014a98 │ │ │ │ + smlatbeq r1, r0, sl, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r4, r8, lsl sp │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r3, r8, lsr ip │ │ │ │ @@ -386802,19 +386802,19 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01817d98 │ │ │ │ @ instruction: 0x01014a90 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r1, r8, sl, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ + smlatbeq r1, r8, sl, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01014ab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01014ab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq fp, r5, r0, lsl #8 │ │ │ │ @@ -387125,15 +387125,15 @@ │ │ │ │ @ instruction: 0x01014f90 │ │ │ │ cmpeq r0, r8, asr lr │ │ │ │ @ instruction: 0x01014f98 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r8, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - mrseq r5, (UNDEF: 17) │ │ │ │ + @ instruction: 0x010151b0 │ │ │ │ smlabteq r1, r0, r5, r5 │ │ │ │ strdeq sp, [r2], #104 @ 0x68 @ │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ orrseq lr, r5, r8 │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ orreq sl, r2, r8, ror #29 │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ @@ -387212,30 +387212,30 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r5, [r1, -r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r1, r8, r1, r5 │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ + cmpeq ip, r8, lsr lr │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ @ instruction: 0x0116e9f0 │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r2, r0, r0, lsr sp │ │ │ │ @ instruction: 0x01015198 │ │ │ │ tsteq r1, r8, lsl r1 │ │ │ │ @ instruction: 0x01059fb0 │ │ │ │ orreq r8, r2, r8, lsl #5 │ │ │ │ strdeq r4, [r1, -r0] │ │ │ │ cmpeq r2, r8, lsr #20 │ │ │ │ smlatbeq r1, r8, r1, r5 │ │ │ │ - cmpeq ip, r8, lsr lr │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r5, [r1, -r8] │ │ │ │ strheq r9, [r0, #-40] @ 0xffffffd8 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @@ -387254,18 +387254,18 @@ │ │ │ │ @ instruction: 0x01808b90 │ │ │ │ @ instruction: 0x011aaef8 │ │ │ │ orreq fp, r2, r8, lsr #32 │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ @ instruction: 0x01015190 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ - @ instruction: 0x010151b0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r0] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r1, r8, r1, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r7, r0, asr #27 │ │ │ │ @ instruction: 0x010151b8 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ smlatteq r1, r0, pc, r4 @ │ │ │ │ @@ -387289,15 +387289,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ @ instruction: 0x01450798 │ │ │ │ cmpeq r5, r8, lsr r5 │ │ │ │ tsteq r1, r8, lsr r2 │ │ │ │ - subeq lr, r1, #208, 18 @ 0x340000 │ │ │ │ + subeq lr, r1, #200, 18 @ 0x320000 │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ strdeq r5, [r1, -r8] │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ strdeq r2, [r4, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01808b90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -387531,17 +387531,17 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r1, -r0] │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsl #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatteq r1, r0, r6, r5 │ │ │ │ + smlatbeq r1, r8, r6, r5 │ │ │ │ + tsteq r1, r8, ror r6 │ │ │ │ + ldrbeq r3, [lr], #2464 @ 0x9a0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r7, r8, ror #27 │ │ │ │ tsteq r1, r8, lsl r6 │ │ │ │ orreq r1, r8, r0, asr r9 │ │ │ │ tsteq r1, r0, lsr #12 │ │ │ │ orreq r1, r8, r8, ror r9 │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ @@ -387563,27 +387563,27 @@ │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x011185b0 │ │ │ │ smlaltteq lr, r6, r8, ip │ │ │ │ smlabbeq r1, r0, r6, r5 │ │ │ │ - ldrbeq r3, [lr], #2464 @ 0x9a0 │ │ │ │ - smlatbeq r1, r8, r6, r5 │ │ │ │ - tsteq r1, r0, asr r9 │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ + mrseq r5, (UNDEF: 17) │ │ │ │ + cmpeq ip, r8, lsr #28 │ │ │ │ tsteq sl, r0, lsl #1 │ │ │ │ orreq r7, r4, r8, asr lr │ │ │ │ @ instruction: 0x01015698 │ │ │ │ smlaltteq r9, r0, r8, pc @ │ │ │ │ smlatbeq r1, r0, r6, r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r0, ror r3 │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ - cmpeq ip, r8, lsr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatteq r1, r0, r6, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq lr, r6, r8, ip │ │ │ │ ldrdeq r5, [r1, -r0] │ │ │ │ orreq fp, r0, r0, lsl #9 │ │ │ │ smlabteq r1, r8, r6, r5 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -387699,23 +387699,23 @@ │ │ │ │ smlabbeq r1, r8, r8, r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01812398 │ │ │ │ smlatteq r1, r8, r7, r5 │ │ │ │ smlaltteq r1, r4, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010158b8 │ │ │ │ + tsteq r1, r0, asr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ orreq r1, r4, r8, ror #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatbeq r1, r8, r8, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, asr r9 │ │ │ │ + tsteq fp, r0, ror #4 │ │ │ │ + orreq r8, r1, r8, lsr r3 │ │ │ │ smlabteq r1, r8, r8, r5 │ │ │ │ @ instruction: 0x011aa998 │ │ │ │ ldrdeq r5, [r1, -r0] │ │ │ │ smlabbeq r1, r0, r9, r5 │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ smlalbteq fp, r0, r8, r5 │ │ │ │ strdeq r5, [r1, -r8] │ │ │ │ @@ -387726,16 +387726,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ ldrdeq sl, [r0, #-8] │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r5, [r1, -r8] │ │ │ │ cmpeq r2, r8, lsr r7 │ │ │ │ - tsteq fp, r0, ror #4 │ │ │ │ - orreq r8, r1, r8, lsr r3 │ │ │ │ + @ instruction: 0x01015c90 │ │ │ │ + @ instruction: 0x010158b8 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq pc, r7, r8, r1 @ │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ tsteq r1, r0, lsr r9 │ │ │ │ @@ -387744,16 +387744,16 @@ │ │ │ │ smlaltteq r5, r0, r8, lr │ │ │ │ tsteq r1, r0, asr #18 │ │ │ │ strdeq r5, [r0, #-232] @ 0xffffff18 │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, lsr ip │ │ │ │ - @ instruction: 0x01015c98 │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r8, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ @ instruction: 0x010159b0 │ │ │ │ @ instruction: 0x01451298 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ @@ -387950,20 +387950,20 @@ │ │ │ │ orreq r2, r1, r8, ror #7 │ │ │ │ tsteq r1, r0, lsl #10 │ │ │ │ orreq r2, r0, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r1, r0, ip, r5 │ │ │ │ - subseq sl, r8, #232, 24 @ 0xe800 │ │ │ │ - orrseq lr, r5, r8, asr #2 │ │ │ │ @ instruction: 0x011b07f8 │ │ │ │ orreq r4, r0, r8, lsr #23 │ │ │ │ - strdeq r5, [r1, -r0] │ │ │ │ - @ instruction: 0x01015c90 │ │ │ │ + @ instruction: 0x01015db8 │ │ │ │ + smlabbeq r1, r8, ip, r5 │ │ │ │ + subseq sl, r8, #232, 24 @ 0xe800 │ │ │ │ + orrseq lr, r5, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r2, r0, lsl #6 │ │ │ │ tstpeq r7, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ orreq r7, r4, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatbeq r1, r8, ip, r5 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ @@ -388020,38 +388020,38 @@ │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ andle r0, r0, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq sp, r2, r0, lsl #19 │ │ │ │ - subeq lr, r1, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0x018b67b8 │ │ │ │ + tsteq sl, r0, asr #10 │ │ │ │ + orreq r4, r0, r0, lsr fp │ │ │ │ @ instruction: 0x01015db0 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq sl, r0, asr #10 │ │ │ │ - orreq r4, r0, r0, lsr fp │ │ │ │ + smlabbeq r1, r0, lr, r5 │ │ │ │ + smlatbeq r1, r0, sp, r5 │ │ │ │ smlabteq r1, r8, sp, r5 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ smlatteq r1, r0, sp, r5 │ │ │ │ @ instruction: 0x01877798 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r5, [r1, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r0, r0, lsl #25 │ │ │ │ - smlatbeq r1, r0, lr, r5 │ │ │ │ - @ instruction: 0x01015db8 │ │ │ │ + subeq lr, r1, #200, 18 @ 0x320000 │ │ │ │ + @ instruction: 0x018b67b8 │ │ │ │ strdeq r6, [r1, -r0] │ │ │ │ - smlatbeq r1, r0, sp, r5 │ │ │ │ + strdeq r5, [r1, -r0] │ │ │ │ tsteq r1, r8, lsl #28 │ │ │ │ cmpeq r0, r8, lsr #16 │ │ │ │ tsteq r1, r0, lsl lr │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r2, r0, lsl #6 │ │ │ │ @ instruction: 0x011c21f8 │ │ │ │ @@ -388074,28 +388074,28 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r0, lsl r4 │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ smlalbteq r5, r7, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r4, r8, asr #23 │ │ │ │ - tsteq sl, r8, asr #25 │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r1, r8, ror lr │ │ │ │ @ instruction: 0x01015e90 │ │ │ │ @ instruction: 0x011a33d0 │ │ │ │ @ instruction: 0x01015e98 │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ cmpeq r0, r8, lsl r8 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlabbeq r1, r0, lr, r5 │ │ │ │ + tsteq sl, r8, asr #25 │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ tsteq r1, r8, lsl r0 │ │ │ │ - tsteq r1, r8, ror lr │ │ │ │ + smlatbeq r1, r0, lr, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [r1, -r8] │ │ │ │ smlabteq r1, r0, lr, r5 │ │ │ │ tsteq r6, r8, lsr #6 │ │ │ │ smlabteq r1, r8, lr, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ @@ -388815,24 +388815,24 @@ │ │ │ │ smlatbeq r1, r8, r0, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ + tsteq r1, r8, lsr #20 │ │ │ │ ldrdeq r0, [r4, -r0] │ │ │ │ orreq r7, r0, r0, asr #24 │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, lsr sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ ldrdeq r2, [r1, r8] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r8, asr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ @@ -389151,31 +389151,31 @@ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ smlaltbeq r1, r5, r8, r2 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r1, r0, ror fp │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabbeq r1, r0, pc, r6 @ │ │ │ │ + ldrdeq r6, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq r1, r5, r8, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r2, r0, lsr #7 │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ smlalbteq ip, r0, r8, r2 │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8 │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8 │ │ │ │ - ldrdeq r6, [r1, -r0] │ │ │ │ + smlabbeq r1, r8, pc, r6 @ │ │ │ │ smlalbbeq r0, ip, r8, lr │ │ │ │ + ldrdeq r6, [r1, -r0] │ │ │ │ + andle r0, r0, r1 │ │ │ │ strdeq sp, [ip, -r0] │ │ │ │ orreq r2, r1, r8, asr #21 │ │ │ │ smlatbeq r1, r0, pc, r6 @ │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ smlatbeq r1, r8, pc, r6 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ @@ -389184,18 +389184,18 @@ │ │ │ │ cmpeq r4, r8, lsr r4 │ │ │ │ smlabteq r1, r0, pc, r6 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r6, r8, lsr #16 │ │ │ │ tsteq sp, r8, asr r9 │ │ │ │ smlaltbeq r1, r5, r8, r2 │ │ │ │ - ldrdeq r6, [r1, -r8] │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r9, [sl, r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r8 │ │ │ │ smlatteq r1, r8, pc, r6 @ │ │ │ │ @ instruction: 0x011aaed0 │ │ │ │ strdeq r6, [r1, -r0] │ │ │ │ tsteq r1, r8, rrx │ │ │ │ @ instruction: 0x01016fb0 │ │ │ │ smlalbteq r2, r4, r8, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -389292,15 +389292,15 @@ │ │ │ │ @ instruction: 0x011a28f0 │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ - @ instruction: 0x01017298 │ │ │ │ + smlabbeq r1, r0, r3, r7 │ │ │ │ smlaltbeq r5, ip, r8, fp │ │ │ │ rsceq sp, r2, r0, asr #23 │ │ │ │ smlatbeq r1, r0, r0, r7 │ │ │ │ @ instruction: 0x01017198 │ │ │ │ ldrdeq r8, [r2, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r3, r0, ror #28 │ │ │ │ @@ -389362,32 +389362,32 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r1, r0, r2, r7 │ │ │ │ rsceq sl, r2, r0, lsr #6 │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ smlabbeq r1, r8, r1, r7 │ │ │ │ - @ instruction: 0x01017398 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - ldrdeq r7, [r1, -r8] │ │ │ │ + smlatbeq r1, r0, r2, r7 │ │ │ │ strbeq r0, [ip], #2496 @ 0x9c0 │ │ │ │ + ldrdeq r7, [r1, -r8] │ │ │ │ + strdeq r7, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r7, r0, asr #27 │ │ │ │ tsteq r2, r8, lsl #11 │ │ │ │ orreq r7, r8, r0, ror #4 │ │ │ │ smlabteq r1, r0, r2, r7 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ orreq r2, r1, r0, asr #22 │ │ │ │ smlatbeq r1, r8, r2, r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ - smlabbeq r1, r0, r3, r7 │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ + smlabbeq r1, r0, pc, r6 @ │ │ │ │ + hvceq 49384 @ 0xc0e8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ smlatteq r1, r0, r2, r7 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r8, ror #22 │ │ │ │ mrseq r7, SP_irq │ │ │ │ @@ -389420,16 +389420,16 @@ │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ tsteq r1, r0, ror r3 │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ tsteq r1, r8, lsl r3 │ │ │ │ strdeq r1, [r5, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x01017390 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - smlabbeq r1, r8, pc, r6 @ │ │ │ │ - hvceq 49384 @ 0xc0e8 │ │ │ │ + @ instruction: 0x01017398 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01812bb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872c98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -389555,49 +389555,49 @@ │ │ │ │ smlabbeq r1, r8, r5, r7 │ │ │ │ @ instruction: 0x011a33d0 │ │ │ │ @ instruction: 0x01017590 │ │ │ │ tsteq r1, r8, lsr r6 │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ smlaltbeq fp, r0, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq r1, r0, r5, r7 │ │ │ │ + tsteq r1, r0, lsr #12 │ │ │ │ ldrdeq r0, [r4, -r0] │ │ │ │ orreq r7, r0, r0, asr #24 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ smlatbeq r1, r0, r5, r7 │ │ │ │ @ instruction: 0x010175b8 │ │ │ │ rsceq sl, r2, r0, asr r0 │ │ │ │ smlalbteq r3, r7, r8, r8 │ │ │ │ smlalbteq r1, r9, r8, sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010176b0 │ │ │ │ + ldrbeq r3, [lr], #2464 @ 0x9a0 │ │ │ │ + ldrdeq r9, [sl, r0] │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r7, [r1, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r1, r0, r5, r7 │ │ │ │ qdaddeq r6, r8, r0 │ │ │ │ smlatteq r1, r8, r5, r7 │ │ │ │ cmpeq r0, r8, rrx │ │ │ │ strdeq r7, [r1, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01817eb0 │ │ │ │ - ldrbeq r3, [lr], #2464 @ 0x9a0 │ │ │ │ - ldrdeq r9, [sl, r0] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + smlabteq r1, r0, r5, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r2, [r1, r8] │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r7, r0, r8, ror fp │ │ │ │ tsteq r1, r0, ror r6 │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r0, lsr #26 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r7, [r1, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x010176b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r1, r8, asr #26 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr r6 │ │ │ │ smlatteq r1, r0, r6, r7 │ │ │ │ @@ -389627,15 +389627,15 @@ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq pc, r2, r8, lsl r2 @ │ │ │ │ strdeq r7, [r1, -r0] │ │ │ │ smlatbeq r1, r0, r6, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010176b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, lsl r7 │ │ │ │ + tsteq r1, r0, asr r7 │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ @ instruction: 0x011a28f0 │ │ │ │ tsteq r1, r0, lsr r4 │ │ │ │ smlabteq r1, r8, r5, r7 │ │ │ │ ldrdeq r7, [r1, -r8] │ │ │ │ tsteq r1, r0, asr #14 │ │ │ │ tsteq r1, r8, asr #12 │ │ │ │ @@ -389650,32 +389650,32 @@ │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r8, lsl #14 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0195e198 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01017798 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, lsr #24 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq lr, r6, r0, lsr #17 │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r7, r0, lsl lr │ │ │ │ @ instruction: 0x011a85f0 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ smlabbeq r1, r0, r7, r7 │ │ │ │ tsteq r1, r8, lsr r7 │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ andle r0, r0, r3 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, lsr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01017798 │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ - subeq lr, r1, #208, 18 @ 0x340000 │ │ │ │ + subeq lr, r1, #200, 18 @ 0x320000 │ │ │ │ smlabbeq r1, r8, r7, r7 │ │ │ │ smlabteq r1, r8, r2, r8 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ orreq r7, r0, r8, asr #23 │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ @@ -389765,15 +389765,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ smlatteq r1, r0, r8, r7 │ │ │ │ @ instruction: 0x01054990 │ │ │ │ smlatteq r1, r8, r8, r7 │ │ │ │ - tsteq r1, r0, asr #20 │ │ │ │ + @ instruction: 0x01017a90 │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ hvceq 59800 @ 0xe998 │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ cmpeq sl, r8, asr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq sp, [sl, #-56] @ 0xffffffc8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -389852,36 +389852,36 @@ │ │ │ │ smlaltteq fp, r0, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq r1, r8, sl, r7 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018bf3b8 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r1, r8, lsr sl │ │ │ │ + tsteq r1, r0, ror sl │ │ │ │ + ldrdeq r0, [ip, #-232] @ 0xffffff18 │ │ │ │ tsteq r1, r0, asr sl │ │ │ │ cmpeq r4, r8, lsl #16 │ │ │ │ tsteq r1, r8, asr sl │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq pc, [r0, r8] │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r0, lsl #8 │ │ │ │ smlatbeq r1, r0, sl, r7 │ │ │ │ tsteq r1, r0, ror #20 │ │ │ │ smlabbeq r1, r8, sl, r7 │ │ │ │ - ldrdeq r0, [ip, #-232] @ 0xffffff18 │ │ │ │ + andle r0, r0, r3 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ - @ instruction: 0x01017a90 │ │ │ │ - andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, lsr #24 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r1, r8, lsr sl │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r7, r7, r8, ror r4 │ │ │ │ smlatteq r1, r8, sl, r7 │ │ │ │ @ instruction: 0x01017a98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01017ab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -390403,53 +390403,53 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r0, r8, asr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018482b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r1, r8, r2, r8 │ │ │ │ + tsteq r1, r8, lsl r4 │ │ │ │ @ instruction: 0x011e2598 │ │ │ │ andle r0, r0, sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, asr r4 │ │ │ │ + mrseq r8, SP_irq │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ strdeq r8, [r1, -r8] │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r1, r0, asr #6 │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmpeq fp, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ orreq r8, r4, r8, lsl #6 │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ @ instruction: 0x01018390 │ │ │ │ @ instruction: 0x010182b0 │ │ │ │ smlaltteq ip, r0, r8, sl │ │ │ │ - tsteq r1, r0, ror r3 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r1, r0, asr #20 │ │ │ │ + smlalbteq r0, ip, r8, lr │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r1, r8, r2, r8 │ │ │ │ strdeq r2, [r4, #-168] @ 0xffffff58 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq fp, sl, r8, ip │ │ │ │ smlabbeq r1, r0, r6, r8 │ │ │ │ rsceq lr, r2, r8, lsr #6 │ │ │ │ - tsteq r1, r0, ror sl │ │ │ │ - smlalbteq r0, ip, r8, lr │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x011963f8 │ │ │ │ orreq r8, r4, r0, lsr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x011a85f0 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ ldrdeq r8, [r1, -r0] │ │ │ │ @@ -390482,16 +390482,16 @@ │ │ │ │ orreq r2, r1, r8, asr #31 │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ orreq r9, r0, r0, asr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ smlalbteq pc, pc, r8, r0 @ │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -390669,43 +390669,43 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r4, r8, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01828490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r8, lsl r7 │ │ │ │ + tsteq r1, r0, asr r7 │ │ │ │ tsteq r1, r0, lsl r7 │ │ │ │ orreq r0, r0, r0, ror r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, ror r7 │ │ │ │ - tsteq r1, r0, asr r7 │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ + tsteq r1, r0, lsr #14 │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x010193b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r4, r8, lsl #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r8, [r4, r8] │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ rsceq sl, r2, r0, ror #7 │ │ │ │ strheq r5, [r7, #-136] @ 0xffffff78 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010193b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, asr r8 │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ smlaltbeq pc, pc, r8, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq r1, r0, r8, r8 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, asr #24 │ │ │ │ tstpeq ip, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ orreq r8, r4, r0, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r7, r0, asr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r1, r8, lsl r0 │ │ │ │ @ instruction: 0x01018798 │ │ │ │ @@ -390752,16 +390752,16 @@ │ │ │ │ smlalbbeq fp, r2, r8, r8 │ │ │ │ tsteq r1, r0, asr #16 │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ smlabbeq r1, r0, r7, r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, asr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq r1, r0, r8, r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ @ instruction: 0x01800eb8 │ │ │ │ smlatteq r1, r0, r8, r8 │ │ │ │ @@ -396705,15 +396705,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sp, r8, ror #28 │ │ │ │ smlalbbeq r8, r7, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tstpeq r1, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, r8, asr #30 │ │ │ │ tsteq r1, r8, ror r5 │ │ │ │ hvceq 27928 @ 0x6d18 │ │ │ │ tsteq r1, r8, ror #10 │ │ │ │ cmpeq r0, r8, lsl r9 │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -398164,16 +398164,16 @@ │ │ │ │ ldrdeq sl, [r2, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq pc, [r1, -r8] │ │ │ │ tstpeq r1, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r2, r0, asr #26 │ │ │ │ + @ instruction: 0x010214b0 │ │ │ │ + cmpeq ip, r8, lsl pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbbeq r6, sl, r8, r7 │ │ │ │ tstpeq r1, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ tstpeq r1, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r1, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ @@ -399737,15 +399737,15 @@ │ │ │ │ @ instruction: 0x010201b8 │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r2, r8, lsl fp │ │ │ │ - cmpeq ip, r8, lsl pc │ │ │ │ + andle r0, r0, r3 │ │ │ │ smlabteq r2, r0, r4, r1 │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ smlabteq r2, r8, r4, r1 │ │ │ │ smlabteq r5, r0, r3, r1 │ │ │ │ ldrdeq r1, [r2, -r0] │ │ │ │ cmpeq r0, r8, lsr #4 │ │ │ │ ldrdeq r1, [r2, -r8] │ │ │ │ @@ -400146,16 +400146,16 @@ │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq sl, r2, r0, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ - tsteq r2, r8, asr #30 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, asr #24 │ │ │ │ smlabbeq r2, r8, r9, r1 │ │ │ │ orreq r5, r6, r0, asr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r1, r0, lsl #18 │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -400414,16 +400414,16 @@ │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ tsteq r2, r8, lsr #30 │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, asr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r2, r0, asr #26 │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ cmpeq r9, r8, lsr #12 │ │ │ │ tsteq sp, r0, lsl #30 │ │ │ │ ldrdeq r3, [r1, r0] │ │ │ │ tsteq r1, r0, lsl #14 │ │ │ │ orreq r8, r1, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -403024,16 +403024,16 @@ │ │ │ │ ldrdeq r0, [r5, #-72] @ 0xffffffb8 │ │ │ │ tstpeq r8, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ orreq r6, r6, r0, lsr r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq r1, r0, lsr #20 │ │ │ │ - smlabteq r2, r8, r6, r4 │ │ │ │ + smlabbeq r2, r8, r8, r4 │ │ │ │ + @ instruction: 0x011afff8 │ │ │ │ tsteq r2, r0, lsr #16 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01844690 │ │ │ │ @ instruction: 0x011a85f0 │ │ │ │ @@ -403055,17 +403055,17 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ smlatbeq r2, r8, r8, r4 │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ @ instruction: 0x01024890 │ │ │ │ - @ instruction: 0x011afff8 │ │ │ │ - smlatteq r2, r8, r8, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tstpeq r1, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r7, r0, asr r2 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ orreq ip, r1, r8, asr ip │ │ │ │ ldrdeq r4, [r2, -r0] │ │ │ │ smlatbeq r2, r0, r8, r4 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ @@ -403078,16 +403078,16 @@ │ │ │ │ orreq ip, r1, r0, lsl #25 │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ smlabteq r2, r8, r8, r4 │ │ │ │ ldrdeq ip, [r1, -r8] │ │ │ │ orreq r6, r6, r0, lsl #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq sl, r4, r8, lsr r4 │ │ │ │ - @ instruction: 0x010214b0 │ │ │ │ - cmpeq ip, r8, lsl #30 │ │ │ │ + tsteq r1, r0, lsr #20 │ │ │ │ + smlabteq r2, r8, r6, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r4, [r2, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -404693,15 +404693,15 @@ │ │ │ │ @ instruction: 0x01026190 │ │ │ │ cmpeq sl, r8, ror #24 │ │ │ │ smlatteq r6, r0, r3, r3 │ │ │ │ ldrdeq sl, [r2, r8] │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ cmpeq sl, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r2, -r0] │ │ │ │ + ldrdeq r6, [r2, -r8] │ │ │ │ tsteq r2, r0, asr #4 │ │ │ │ cmpeq sl, r8, lsl #8 │ │ │ │ tsteq r2, r8, lsr r2 │ │ │ │ orreq r1, r1, r0, lsr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r2, r8, r1, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -405312,18 +405312,18 @@ │ │ │ │ orreq r4, r4, r8, lsr #15 │ │ │ │ smlatteq r2, r8, fp, r6 │ │ │ │ @ instruction: 0x01026bb0 │ │ │ │ smlabteq r2, r8, fp, r6 │ │ │ │ orreq r0, r0, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r2, r0, lsl ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, ror ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r2, r0, lsl ip │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ @ instruction: 0x01835398 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r2, r0, fp, r6 │ │ │ │ strdeq r6, [r2, -r8] │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ tsteq r2, r0, lsl #24 │ │ │ │ @@ -413490,16 +413490,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r3, r0, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r6, r8, ror #25 │ │ │ │ - rsbsle sp, r5, #64, 24 @ 0x4000 │ │ │ │ - orreq pc, r2, r8, ror #14 │ │ │ │ + ldrdeq r2, [r3, -r0] │ │ │ │ + cmpeq ip, r8, ror #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r8, r8, lsl r4 │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ orreq r9, r7, r8, lsr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatbeq r2, r8, fp, lr │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ @@ -417857,15 +417857,15 @@ │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ orreq r6, r1, r8, lsr #2 │ │ │ │ strdeq r2, [r3, -r8] │ │ │ │ @ instruction: 0x01032fb8 │ │ │ │ @ instruction: 0x01032f98 │ │ │ │ rsceq r4, r3, r0, asr #21 │ │ │ │ smlabteq r3, r8, r4, r3 │ │ │ │ - cmpeq ip, r8, ror #30 │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlatteq r3, r0, pc, r2 @ │ │ │ │ orreq r0, r0, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [r7, r8] │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -418174,16 +418174,16 @@ │ │ │ │ smlabteq r3, r8, lr, r1 │ │ │ │ @ instruction: 0x010334b8 │ │ │ │ rsceq r9, r2, r8, asr #30 │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ @ instruction: 0x018757b8 │ │ │ │ tsteq r3, r0, ror #6 │ │ │ │ smlatbeq r3, r8, r4, r3 │ │ │ │ - tsteq r3, r0, asr #10 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq r0, r9, r8, r2 │ │ │ │ smlatteq r3, r0, r4, r3 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ smlatteq r3, r8, r4, r3 │ │ │ │ tsteq r3, r8, lsr r5 │ │ │ │ tsteq r3, r0, ror #8 │ │ │ │ @@ -418204,16 +418204,16 @@ │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ tsteq r3, r0, ror #6 │ │ │ │ smlaleq r8, r1, r8, r9 │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ @ instruction: 0x01808898 │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, ror ip │ │ │ │ + rsbsle sp, r5, #64, 24 @ 0x4000 │ │ │ │ + orreq pc, r2, r8, ror #14 │ │ │ │ tsteq r9, r8 │ │ │ │ orreq r3, r1, r8, asr #29 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ cmpeq r7, r8, lsl fp │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ orreq r9, r2, r8, asr #25 │ │ │ │ smlabbeq r3, r0, r5, r3 │ │ │ │ @@ -418658,16 +418658,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ - @ instruction: 0x0102eb98 │ │ │ │ + smlatteq r2, r8, r8, r4 │ │ │ │ + tsteq r3, r0, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r3, r8, ror ip │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ orreq r5, r0, r0, lsr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r3, r8, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -424204,20 +424204,20 @@ │ │ │ │ strdeq r0, [r1, r0] │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ smlatteq r3, r0, r2, r9 │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ @ instruction: 0x0182b6b8 │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ strdeq r9, [r3, -r0] │ │ │ │ - subeq r7, r8, #96, 4 │ │ │ │ - orreq sl, pc, r0, lsl ip @ │ │ │ │ + tsteq r3, r0, lsl r3 │ │ │ │ + tsteq r7, r0, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r6, r8, ror #31 │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ - tsteq r7, r0, lsr #19 │ │ │ │ + strheq sp, [r3, -r8] │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ strheq r3, [r1, #-56] @ 0xffffffc8 │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01815db8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -425362,16 +425362,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ rsbsle r3, r0, r0, lsl r6 │ │ │ │ orreq sp, r2, r8, lsl #20 │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r6, r0, lsr sp │ │ │ │ - smlatbeq r3, r8, r1, fp │ │ │ │ - mrseq sp, (UNDEF: 19) │ │ │ │ + @ instruction: 0x0102eb98 │ │ │ │ + cmpeq ip, r8, asr pc │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ orreq fp, r6, r8, asr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r8, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ orreq sp, r1, r0, ror #21 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ @@ -426166,16 +426166,16 @@ │ │ │ │ orreq r9, r1, r0, asr sp │ │ │ │ tsteq r3, r8, asr r1 │ │ │ │ orreq r5, r1, r0, asr r2 │ │ │ │ smlatbeq r3, r0, r1, fp │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0103b190 │ │ │ │ - ldrdeq r2, [r3, -r0] │ │ │ │ - cmpeq ip, r8, asr pc │ │ │ │ + subeq r7, r8, #96, 4 │ │ │ │ + orreq sl, pc, r0, lsl ip @ │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ orreq ip, r6, r0, ror r3 │ │ │ │ @ instruction: 0x0103b198 │ │ │ │ orreq r3, r0, r0, asr r5 │ │ │ │ strdeq fp, [r3, -r8] │ │ │ │ @ instruction: 0x0103b1b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -428129,15 +428129,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r6, r0, asr r7 @ │ │ │ │ @ instruction: 0x0103cf90 │ │ │ │ @ instruction: 0x01473a98 │ │ │ │ smlabteq r3, r8, r9, sp │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strheq sp, [r3, -r0] │ │ │ │ + mrseq sp, (UNDEF: 19) │ │ │ │ tsteq r3, r0, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r3, r0, ror r0 │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ @@ -428152,18 +428152,18 @@ │ │ │ │ orreq r9, r1, r0, lsr pc │ │ │ │ smlatbeq r3, r8, r0, sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r3, r0, asr r3 │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ + smlatteq r3, r8, r3, sp │ │ │ │ + strheq sp, [r3, -r0] │ │ │ │ @ instruction: 0x011c4bf0 │ │ │ │ orreq r6, r4, r0, asr r3 │ │ │ │ ldrdeq sp, [r3, -r0] │ │ │ │ cmpeq r1, r8, ror #2 │ │ │ │ smlatteq r3, r0, r0, sp │ │ │ │ andle r0, r0, r1 │ │ │ │ smlatbeq r3, r0, lr, ip │ │ │ │ @@ -428172,16 +428172,16 @@ │ │ │ │ orreq r4, r1, r8, lsr #26 │ │ │ │ strdeq sp, [r3, -r0] │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ strdeq sp, [r3, -r8] │ │ │ │ smlatteq r3, r0, r1, sp │ │ │ │ tsteq r3, r8, lsr #32 │ │ │ │ cmpeq r5, r8, lsl r4 │ │ │ │ - @ instruction: 0x0103d4b8 │ │ │ │ - strheq sp, [r3, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r3, r0, asr r3 │ │ │ │ tsteq r3, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r3, r8, lsl r1 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ @@ -428321,15 +428321,15 @@ │ │ │ │ tsteq r3, r0, asr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 43192 @ 0xa8b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq sp, [r3, -r8] │ │ │ │ + @ instruction: 0x0103d4b8 │ │ │ │ ldrsheq r8, [sl, -r8] │ │ │ │ orreq r9, r0, r0, ror #16 │ │ │ │ smlabteq r3, r8, r3, sp │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ ldrdeq sp, [r3, -r8] │ │ │ │ smlatteq r3, r8, r2, sp │ │ │ │ ldrdeq sp, [r3, -r0] │ │ │ │ @@ -428354,20 +428354,20 @@ │ │ │ │ orreq r9, r0, r0, asr #10 │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ @ instruction: 0x0103d3b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0103d3b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlatbeq r3, r0, r5, sp │ │ │ │ - smlabteq r3, r8, r6, r9 │ │ │ │ - orreq r9, r1, r8, asr pc │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ + smlabteq r3, r8, r6, r9 │ │ │ │ + orreq r9, r1, r8, asr pc │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq sp, [r3, -r8] │ │ │ │ strdeq sp, [r3, -r8] │ │ │ │ smlalbteq r4, r1, r8, r1 │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, lsl #7 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @@ -428410,16 +428410,16 @@ │ │ │ │ smlaltbeq r4, r1, r8, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabteq r1, r8, r0, pc @ │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ orreq r4, r3, r0, ror #10 │ │ │ │ ldrdeq sp, [r3, -r8] │ │ │ │ smlatbeq r3, r8, r4, sp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r3, r8, r3, sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlatbeq r3, r0, r5, sp │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r7, r0, ror #27 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @ instruction: 0x01827090 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -456648,18 +456648,18 @@ │ │ │ │ orreq r0, r1, r0, ror pc │ │ │ │ smlabteq r5, r0, sp, r8 │ │ │ │ tsteq r5, r0, lsr #26 │ │ │ │ @ instruction: 0x011b65b8 │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ smlatteq r5, r0, sp, r8 │ │ │ │ + subeq r9, r1, #184 @ 0xb8 │ │ │ │ + @ instruction: 0x018a9c98 │ │ │ │ @ instruction: 0x01058eb8 │ │ │ │ tsteq r3, r0, lsr r8 │ │ │ │ - subeq r9, r1, #192 @ 0xc0 │ │ │ │ - @ instruction: 0x018a9c98 │ │ │ │ tsteq r5, r8, lsr lr │ │ │ │ smlalbteq r7, r3, r8, r3 │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ orreq r4, r1, r8, ror #28 │ │ │ │ tsteq r5, r0, ror #28 │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ tsteq r5, r0, lsr #28 │ │ │ │ @@ -480280,16 +480280,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0195e198 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r7, sp, r8, asr r0 │ │ │ │ + tsteq r7, r8, lsr #2 │ │ │ │ + ldrdeq r0, [ip, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaleq fp, r4, r0, r2 │ │ │ │ tstpeq r6, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x0106ffb8 │ │ │ │ @@ -480407,23 +480407,23 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ smlaltbeq r6, sl, r8, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r6, [r3], #224 @ 0xe0 @ │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ - ldrdeq r0, [ip, #-248] @ 0xffffff08 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r8, r8, lsl #25 │ │ │ │ orreq r5, sl, r0, lsl r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq ip, fp, r8, ip │ │ │ │ - tsteq r7, r8, asr r2 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x018a9c98 │ │ │ │ @ instruction: 0x01070190 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ @ instruction: 0x010701b0 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ @@ -480482,16 +480482,16 @@ │ │ │ │ orreq pc, r0, r8, lsl r9 @ │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ tsteq r7, r8, lsr r2 │ │ │ │ @ instruction: 0x01070298 │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x018a9c98 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r7, sp, r8, asr r0 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ @ instruction: 0x010702b8 │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ tsteq pc, r0, lsl #3 │ │ │ │ smlaltbeq ip, fp, r8, ip │ │ │ │ smlabbeq r7, r0, r2, r0 │ │ │ │ @@ -483051,15 +483051,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabteq r7, r0, r9, r2 │ │ │ │ @ instruction: 0x01072a98 │ │ │ │ @ instruction: 0x018714b0 │ │ │ │ smlatteq r7, r8, lr, r3 │ │ │ │ - tstpeq r6, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tsteq r7, r8, asr r2 │ │ │ │ smlabbeq r7, r8, sl, r2 │ │ │ │ orreq sp, r1, r0, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r1, r8, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq r7, r8, r3, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -486182,18 +486182,18 @@ │ │ │ │ cmpeq sl, r8, asr #20 │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r1, r8, ror #20 │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ cmpeq sl, r8, asr r1 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sp, sp, r8, asr #25 │ │ │ │ - tsteq r7, r8, lsr #30 │ │ │ │ + tsteq r7, r0, ror fp │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ + tsteq r7, r8, lsr #30 │ │ │ │ + strdeq fp, [r7, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r4, r0, lsl #31 │ │ │ │ @ instruction: 0x010a0fb0 │ │ │ │ orreq r2, r7, r0, lsl r3 │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ smlaltteq sp, sl, r8, r7 │ │ │ │ @ instruction: 0x01075b98 │ │ │ │ @@ -487446,16 +487446,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - smlabteq r7, r0, r5, r7 │ │ │ │ - @ instruction: 0x0107c3b8 │ │ │ │ + tstpeq r6, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ + smlalbteq r0, ip, r8, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq sp, [r1, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r7, r8, lsl #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ @@ -487868,16 +487868,16 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ strdeq r5, [fp, #-232] @ 0xffffff18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r7, r8, lsr #2 │ │ │ │ - smlalbteq r0, ip, r8, pc @ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sp, sp, r8, asr #25 │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r7, [r7, -r8] │ │ │ │ cmpeq r7, r8, ror #6 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r7, r0, lsr r6 │ │ │ │ @@ -488025,15 +488025,15 @@ │ │ │ │ tsteq r7, r0, ror r7 │ │ │ │ smlaltteq r1, r5, r8, sp │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @ instruction: 0x01842098 │ │ │ │ tsteq r7, r8, asr r8 │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ - tsteq r7, r8, ror #22 │ │ │ │ + smlabteq r7, r0, r5, r7 │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ smlatbeq r7, r0, r8, r7 │ │ │ │ smlatbeq r7, r8, r7, r7 │ │ │ │ smlalbteq lr, r3, r8, sp │ │ │ │ @ instruction: 0x011aaef8 │ │ │ │ @@ -491303,15 +491303,15 @@ │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r0, r8, asr #18 │ │ │ │ cmpeq fp, r8, lsr r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatteq r7, r8, fp, sl │ │ │ │ + @ instruction: 0x0107c3b8 │ │ │ │ tsteq r7, r8, ror fp │ │ │ │ orreq r5, r8, r0, asr #27 │ │ │ │ qaddeq r9, r0, r7 │ │ │ │ orreq r9, r7, r0, asr r2 │ │ │ │ smlatbeq r7, r8, fp, sl │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ smlatbeq r7, r0, fp, sl │ │ │ │ @@ -491334,16 +491334,16 @@ │ │ │ │ cmpeq r2, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq fp, [r2, #-152] @ 0xffffff68 │ │ │ │ smlatteq r7, r0, fp, sl │ │ │ │ smlabteq r7, r8, fp, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ + mrseq ip, LR_svc │ │ │ │ + orreq r6, r0, r8, lsl #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r1, r8, lsr r6 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq fp, [sl, #-88] @ 0xffffffa8 │ │ │ │ strdeq sl, [r7, -r8] │ │ │ │ cmpeq sl, r8, lsl r6 │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ @@ -492618,16 +492618,16 @@ │ │ │ │ orreq ip, r0, r0, asr r6 │ │ │ │ smlabteq r7, r8, r8, fp │ │ │ │ orreq r2, r7, r8, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq fp, [r7, -r8] │ │ │ │ smlatteq r7, r8, pc, fp @ │ │ │ │ tsteq ip, r8, ror r4 │ │ │ │ - mrseq ip, LR_svc │ │ │ │ - orreq r6, r0, r8, lsl #23 │ │ │ │ + smlatbeq r8, r0, r5, r0 │ │ │ │ + smlatteq r7, r8, fp, sl │ │ │ │ strdeq fp, [r7, -r0] │ │ │ │ tsteq ip, r8, lsr r4 │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ smlalbteq r6, r1, r8, r9 │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -492858,16 +492858,16 @@ │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ @ instruction: 0x011aaef8 │ │ │ │ @ instruction: 0x01828eb8 │ │ │ │ ldrdeq ip, [r7, -r0] │ │ │ │ smlatbeq r7, r0, r3, ip │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ strhteq ip, [r3], #0 │ │ │ │ - smlatteq r8, r0, r5, r0 │ │ │ │ - strdeq fp, [r7, -r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r8, r8, lsr r4 │ │ │ │ @ instruction: 0x010fbf98 │ │ │ │ orreq fp, r8, r8, lsl #27 │ │ │ │ @ instruction: 0x011aaef8 │ │ │ │ orreq r8, r2, r8, lsl #30 │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ smlabteq r7, r8, r3, ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -496987,15 +496987,15 @@ │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r9, r0, ror r8 │ │ │ │ orreq r3, r7, r8, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x010804b0 │ │ │ │ + smlatteq r8, r0, r5, r0 │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ orreq r0, r8, r0, ror #3 │ │ │ │ smlabteq r8, r0, r4, r0 │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r9, r8, lsr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -497016,16 +497016,16 @@ │ │ │ │ cmpeq r2, r8, asr r5 │ │ │ │ smlatbeq r8, r0, r4, r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq sp, [r0, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r1, r4, r0, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabteq r8, r0, r6, r0 │ │ │ │ + tsteq sl, r0, asr #10 │ │ │ │ + orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ orreq lr, r7, r0, lsr #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010804b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r4, r8, ror r7 │ │ │ │ smlatteq r8, r8, r4, r0 │ │ │ │ @@ -497076,32 +497076,32 @@ │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq fp, r2, r8, r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, lsl r8 │ │ │ │ cmpeq r9, r8, asr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq sl, r0, asr #10 │ │ │ │ - orreq r4, r0, r0, lsr fp │ │ │ │ + tsteq r8, r8, ror #24 │ │ │ │ + @ instruction: 0x010804b0 │ │ │ │ ldrdeq r0, [r8, -r8] │ │ │ │ rsceq r6, r3, r8, ror #24 │ │ │ │ @ instruction: 0x011a85f0 │ │ │ │ orreq r8, r1, r8, ror #15 │ │ │ │ smlabteq r8, r0, r5, r0 │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ @ instruction: 0x010805b0 │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ orreq r3, r7, r0, lsr sl │ │ │ │ cmpeq sl, r8, lsr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r8, r8, asr sp │ │ │ │ - smlatbeq r8, r0, r5, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabteq r8, r0, r6, r0 │ │ │ │ strdeq r0, [r8, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r8, lsr r8 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ @@ -497444,16 +497444,16 @@ │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r7, r8, ror #23 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ orreq fp, r0, r8, asr #25 │ │ │ │ smlatteq r8, r0, fp, r0 │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r1, ip, r0, lsr #31 │ │ │ │ + @ instruction: 0x011a5e98 │ │ │ │ + orreq r8, r0, r0, asr #12 │ │ │ │ tsteq r8, r0, ror fp │ │ │ │ strdeq lr, [r0, r0] │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ ldrdeq r0, [r0, r8] │ │ │ │ smlatbeq r8, r8, fp, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01080b98 │ │ │ │ @@ -497510,16 +497510,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r2, r0, lsl #31 │ │ │ │ orreq r3, r7, r8, lsr ip │ │ │ │ tsteq r8, r0, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x011a5e98 │ │ │ │ - orreq r8, r0, r0, asr #12 │ │ │ │ + tsteq r8, r8, lsl lr │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ strdeq sp, [r5, -r0] │ │ │ │ orreq sp, r9, r0, lsl #17 │ │ │ │ smlabteq r8, r0, ip, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ orreq r9, r9, r8, ror sl │ │ │ │ @ instruction: 0x01080cb0 │ │ │ │ @@ -497570,26 +497570,26 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, lsl sp │ │ │ │ - ldrdeq r3, [r8, -r0] │ │ │ │ - tsteq r8, r8, ror #24 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r1, ip, r0, lsr #31 │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ rsceq r1, r4, r8, ror #17 │ │ │ │ tsteq r4, r8, lsl #28 │ │ │ │ orreq r3, r7, r8, lsl #25 │ │ │ │ smlalbbeq r0, fp, r8, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq r8, r0, sp, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r8, r0, r6, r1 │ │ │ │ + ldrdeq r3, [r8, -r0] │ │ │ │ @ instruction: 0x01080d90 │ │ │ │ @ instruction: 0x011ac798 │ │ │ │ @ instruction: 0x01080d98 │ │ │ │ strdeq r0, [r8, -r8] │ │ │ │ @ instruction: 0x01080c98 │ │ │ │ cmpeq r3, r8, lsl #4 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ @@ -498164,16 +498164,16 @@ │ │ │ │ orreq r6, r7, r0, lsl r4 │ │ │ │ smlatteq r8, r0, r8, r2 │ │ │ │ smlabbeq r8, r0, r6, r1 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ ldrdeq r1, [r8, -r8] │ │ │ │ @ instruction: 0x01081690 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01084890 │ │ │ │ + tsteq r2, r8, ror #6 │ │ │ │ + orreq fp, r0, r0, ror #7 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ ldrdeq ip, [r6, r0] │ │ │ │ tsteq r8, r0, lsl r7 │ │ │ │ smlatbeq r8, r8, r6, r1 │ │ │ │ smlabteq r8, r0, r6, r1 │ │ │ │ cmpeq r1, r8 │ │ │ │ smlabteq r8, r8, r6, r1 │ │ │ │ @@ -499666,16 +499666,16 @@ │ │ │ │ smlatteq r8, r0, sp, r2 │ │ │ │ tsteq r8, r8, lsl #28 │ │ │ │ orreq sp, r1, r8, asr #9 │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ orreq pc, r1, r0, lsr #25 │ │ │ │ tsteq r8, r0, ror lr │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ - tsteq r2, r8, ror #6 │ │ │ │ - orreq fp, r0, r0, ror #7 │ │ │ │ + smlatbeq r8, r0, r8, r4 │ │ │ │ + smlatbeq r8, r0, r6, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -500096,16 +500096,16 @@ │ │ │ │ orreq r4, r0, r8, asr #24 │ │ │ │ smlatteq r8, r0, r4, r3 │ │ │ │ @ instruction: 0x010834b0 │ │ │ │ strdeq r3, [r8, -r8] │ │ │ │ smlatbeq r8, r0, r4, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq lr, r7, r8, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlatteq r8, r8, r8, r4 │ │ │ │ - tsteq r8, r8, lsl lr │ │ │ │ tsteq sl, r0, asr #9 │ │ │ │ orreq ip, r1, r0, ror #3 │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ ldrdeq r3, [r8, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01845ab8 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -500634,15 +500634,15 @@ │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r8, lsr ip │ │ │ │ strdeq r7, [r1, #-40] @ 0xffffffd8 │ │ │ │ strdeq r3, [r8, -r0] │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ - strdeq r5, [r8, -r0] │ │ │ │ + tsteq r8, r8, ror #22 │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ tsteq r8, r8, ror sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ strdeq r9, [r8, #-200] @ 0xffffff38 │ │ │ │ @@ -501360,20 +501360,20 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlabteq sl, r8, r7, fp │ │ │ │ smlaltbeq pc, fp, r8, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r8, r0, lsl #22 │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ - orreq pc, r1, r8, lsl #28 │ │ │ │ tsteq sp, r0, asr #27 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ + tsteq r8, r8, lsr #20 │ │ │ │ + orreq pc, r1, r8, lsl #28 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x01084890 │ │ │ │ @ instruction: 0x010848b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r3, r8, r0, ror sl │ │ │ │ tsteq r8, r8, lsr r9 │ │ │ │ @@ -501382,16 +501382,16 @@ │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrdeq r4, [r8, -r8] │ │ │ │ hvceq 21288 @ 0x5328 │ │ │ │ smlatteq r8, r0, r8, r4 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r6, r8, lsr r9 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatbeq r8, r0, r8, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r8, r0, lsl #22 │ │ │ │ strdeq r4, [r8, -r8] │ │ │ │ cmpeq r4, r8, asr r9 │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r4, r0, ror #3 │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ @@ -502536,16 +502536,16 @@ │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r3, r8, r0, ror sl │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ smlatteq r8, r0, sl, r5 │ │ │ │ - smlabteq r8, r8, lr, r6 │ │ │ │ - smlabteq r8, r0, sl, r5 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, asr #25 │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ orreq r3, r7, r0, lsl #11 │ │ │ │ tsteq r8, r8, asr #22 │ │ │ │ @@ -502566,16 +502566,16 @@ │ │ │ │ tsteq r8, r0, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq r6, sl, r8, lr │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, asr #25 │ │ │ │ + smlabteq r8, r8, lr, r6 │ │ │ │ + smlabteq r8, r0, sl, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, sl, r8, lsl r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, lsr #9 │ │ │ │ tsteq r8, r8, ror fp │ │ │ │ @@ -503886,15 +503886,15 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r1, r8, ror #31 │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, lsr r8 │ │ │ │ - tstpeq r8, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r8, r0, r8, pc @ │ │ │ │ tsteq r8, r0, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ cmpeq r7, r8, asr #26 │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ @ instruction: 0x011a33d0 │ │ │ │ @@ -512594,16 +512594,16 @@ │ │ │ │ hvceq 6152 @ 0x1808 │ │ │ │ tstpeq r8, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r2, r8, ror r6 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ - tstpeq r8, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0108f890 │ │ │ │ + cmpeq ip, r8, lsl r0 │ │ │ │ tstpeq r8, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tstpeq r8, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tstpeq r8, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -512625,19 +512625,19 @@ │ │ │ │ tstpeq r8, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ tstpeq r8, r0, asr r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r8, -r0] │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0108f898 │ │ │ │ - cmpeq ip, r8, lsl r0 │ │ │ │ - smlatbeq r8, r0, r8, pc @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, asr #25 │ │ │ │ + tsteq r9, r8, asr sl │ │ │ │ + tstpeq r8, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0108f8b0 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r3, #-104] @ 0xffffff98 │ │ │ │ smlabteq r8, r8, r8, pc @ │ │ │ │ @@ -512665,15 +512665,15 @@ │ │ │ │ smlabteq r8, r0, r7, pc @ │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq r8, r0, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ + tsteq r9, r0, ror #2 │ │ │ │ tstpeq r8, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ smlatbeq r8, r0, lr, lr │ │ │ │ tstpeq r8, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tstpeq r8, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ @@ -518184,20 +518184,20 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r9, r8, ror #30 │ │ │ │ tstpeq r8, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r5, [ip, #-216] @ 0xffffff28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ - smlabbeq r9, r0, pc, r4 @ │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ + smlabbeq r9, r0, pc, r4 @ │ │ │ │ + @ instruction: 0x0109a3b8 │ │ │ │ + tstpeq r8, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, r8 │ │ │ │ smlatteq r1, r8, r0, lr │ │ │ │ orreq sp, r6, r0, ror #26 │ │ │ │ strdeq r5, [r9, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatbeq r9, r0, pc, r4 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -519332,16 +519332,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ smlalbteq pc, fp, r8, r8 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq sp, r3, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0108f890 │ │ │ │ - cmpeq ip, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r9, r0, ror r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01496598 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ orreq r4, r7, r0, lsl #19 │ │ │ │ tsteq r6, r0, lsr r7 │ │ │ │ @@ -522189,15 +522189,15 @@ │ │ │ │ strdeq r8, [r9, -r0] │ │ │ │ smlalbbeq r4, r3, r8, r8 │ │ │ │ strdeq r8, [r9, -r8] │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01098e90 │ │ │ │ + tsteq r9, r8, lsl #8 │ │ │ │ @ instruction: 0x0118a590 │ │ │ │ orreq lr, r6, r0, lsr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq r9, fp, r8, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -522224,16 +522224,16 @@ │ │ │ │ @ instruction: 0x011b75b0 │ │ │ │ smlabbeq r9, r0, lr, r8 │ │ │ │ strdeq r8, [r9, -r0] │ │ │ │ smlatteq r9, r8, sp, r8 │ │ │ │ hvceq 13448 @ 0x3488 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq sl, [r9, -r8] │ │ │ │ + tsteq r4, r8, ror lr │ │ │ │ + orreq r9, r0, r0, lsr #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r8, [r9, -r0] │ │ │ │ tsteq r9, r8, ror r2 │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ @ instruction: 0x01098eb0 │ │ │ │ orreq sp, r1, r8, asr #9 │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ @@ -523578,16 +523578,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlatbeq r9, r8, r3, sl │ │ │ │ cmpeq r3, r8, lsr #18 │ │ │ │ @ instruction: 0x0109a3b0 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8 │ │ │ │ - tsteq r4, r8, ror lr │ │ │ │ - orreq r9, r0, r0, lsr #9 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x01098e90 │ │ │ │ smlabteq r9, r8, r3, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrdeq sl, [r9, -r8] │ │ │ │ tsteq fp, r0, asr #7 │ │ │ │ smlatteq r9, r0, r3, sl │ │ │ │ @@ -523598,16 +523598,16 @@ │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r9, r8, r3, sl │ │ │ │ tsteq r9, r0, lsl #8 │ │ │ │ smlaleq r9, r3, r8, r0 │ │ │ │ smlaltbeq r7, sl, r8, r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x0109a3b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq sl, [r9, -r8] │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlabteq r9, r8, fp, sl │ │ │ │ ldrdeq r8, [r8, r0] │ │ │ │ tsteq r9, r8, asr #8 │ │ │ │ @@ -529443,15 +529443,15 @@ │ │ │ │ smlatbeq r9, r0, lr, pc @ │ │ │ │ ldrdeq r5, [ip, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, pc, r0, lsr #23 │ │ │ │ tstpeq r9, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ tstpeq r9, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ - tsteq sl, r0, lsr #32 │ │ │ │ + tsteq sl, r8, lsr #32 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ @ instruction: 0x0109ff90 │ │ │ │ tstpeq r9, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ smlalbteq pc, pc, r8, ip @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -529459,51 +529459,51 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0109ff98 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ orreq r6, fp, r0, lsl #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq r9, r8, pc, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlatbeq r9, r0, pc, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0109ffb0 │ │ │ │ + smlatbeq r9, r8, pc, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r8, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0109ffb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0109ffb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [r9, -r8] │ │ │ │ subseq sl, ip, #144, 14 @ 0x2400000 │ │ │ │ orreq r6, fp, r8, lsr #17 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, asr r0 │ │ │ │ tsteq sl, r8 │ │ │ │ smlabteq r9, r8, pc, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, asr #32 │ │ │ │ - tsteq sl, r8, asr #25 │ │ │ │ - orreq fp, r0, r8, asr #25 │ │ │ │ + tsteq fp, r8, lsr #32 │ │ │ │ + orreq r9, sl, r0, lsl sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r5, [r1, r0] │ │ │ │ - tsteq fp, r0, lsr r0 │ │ │ │ - orreq r9, sl, r0, lsl sp │ │ │ │ + tsteq sl, r8, asr #25 │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ @ instruction: 0x011aa998 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r7, sp, r8, lsl #15 │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ mrseq r0, (UNDEF: 10) │ │ │ │ tsteq sl, r8, lsl r0 │ │ │ │ smlatbeq sl, r0, r4, r0 │ │ │ │ tstpeq r9, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ strheq ip, [lr, #-184] @ 0xffffff48 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - smlatteq r9, r0, pc, pc @ │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a9db0 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + strdeq pc, [r9, -r0] │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r2, ip, r0, asr #5 │ │ │ │ tsteq sl, r0, rrx │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018ff198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -529783,15 +529783,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sl, r8, r4, r0 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ smlatteq sl, r8, r4, r0 │ │ │ │ @ instruction: 0x010a0498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r0, [sl, -r0] │ │ │ │ + tsteq sl, r8, lsl #10 │ │ │ │ tstpeq r8, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ orreq r1, ip, r8, asr ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010a04b0 │ │ │ │ subeq r1, r0, #112, 14 @ 0x1c00000 │ │ │ │ orreq pc, pc, r0, asr #3 │ │ │ │ ldrdeq r0, [sl, -r0] │ │ │ │ @@ -529800,23 +529800,23 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, rrx │ │ │ │ smlaltbeq r6, ip, r8, r6 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ @ instruction: 0x018089b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq sl, r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, lsl r5 │ │ │ │ - tsteq sl, r0, lsl #10 │ │ │ │ + strdeq r0, [sl, -r8] │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a9db0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, lsl r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, ip, r0, lsl r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ @@ -529827,23 +529827,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlabbeq sl, r8, r5, r0 │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ tsteq sl, r8, ror r5 │ │ │ │ - tsteq sl, r0, asr fp │ │ │ │ - strdeq r0, [sl, -r8] │ │ │ │ + tsteq sl, r8, ror #10 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ + tsteq sl, r8, ror #6 │ │ │ │ + strdeq r0, [sl, -r0] │ │ │ │ cmpeq ip, r8, asr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlabbeq sl, r8, r5, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, ip, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ ldrdeq r0, [sl, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, lsr r5 │ │ │ │ @@ -533409,19 +533409,19 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r7, r0, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r7, r0, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror #26 │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq fp, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r8, asr #4 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, lsl sp │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ orreq r0, r0, r8, lsl r4 │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ tsteq sl, r8, ror #26 │ │ │ │ smlabbeq sl, r0, sp, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -533798,16 +533798,16 @@ │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872c98 │ │ │ │ tsteq sl, r0, ror #6 │ │ │ │ strheq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r2, r3, r8, ror #23 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, lsl sp │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq sl, r0, ror #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, lsr #29 │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ andle r0, r0, r0 │ │ │ │ smlatbeq sl, r8, r1, r5 │ │ │ │ cmpeq fp, r8, lsr fp │ │ │ │ @ instruction: 0x010a4390 │ │ │ │ @@ -534304,16 +534304,16 @@ │ │ │ │ @ instruction: 0x011aa998 │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabteq sl, r0, sl, r4 │ │ │ │ smlaltteq r3, r4, r8, ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0147e398 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq sl, r8, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r8, asr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -537117,15 +537117,15 @@ │ │ │ │ strdeq r7, [sl, -r0] │ │ │ │ @ instruction: 0x018101b0 │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r7, [sl, -r8] │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ tsteq sl, r0, asr r7 │ │ │ │ cmpeq r7, r8, asr r6 │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r7, r0, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -537154,16 +537154,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlatteq sl, r8, r7, r7 │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ tsteq sl, r8, ror #10 │ │ │ │ strdeq r6, [ip, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror #12 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r5, [r7, r0] │ │ │ │ strdeq r7, [sl, -r0] │ │ │ │ @ instruction: 0x010a7898 │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ cmpeq r7, r8, asr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -537356,16 +537356,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r7, r0, lsr r0 │ │ │ │ strdeq r7, [sl, -r0] │ │ │ │ andle r0, r0, r3 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sl, r0, ror #12 │ │ │ │ smlabbeq sl, r0, fp, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r8, asr #2 │ │ │ │ orreq r4, r9, r8, asr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r0, asr r9 │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ @@ -544987,15 +544987,15 @@ │ │ │ │ @ instruction: 0x010af1b0 │ │ │ │ ldrdeq r9, [sl, -r0] │ │ │ │ tstpeq sl, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ tstpeq sl, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tstpeq sl, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r9, r0, lsr #4 │ │ │ │ tstpeq sl, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ orreq pc, r1, r0, ror #12 │ │ │ │ qaddeq pc, r8, sl @ │ │ │ │ orreq r1, r2, r0, ror r8 │ │ │ │ tstpeq sl, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @@ -545060,16 +545060,16 @@ │ │ │ │ ldrdeq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ tstpeq sl, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + smlaltbeq r1, ip, r8, r1 │ │ │ │ ldrdeq r5, [r9, -r0] │ │ │ │ ldrdeq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ tstpeq sl, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlabbeq sl, r8, r3, pc @ │ │ │ │ @@ -545109,23 +545109,23 @@ │ │ │ │ tstpeq sl, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq sl, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r7, r0, asr #26 │ │ │ │ tstpeq sl, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - smlaltbeq r1, ip, r8, r1 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq sl, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tstpeq sl, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ - smlalbteq r9, r3, r8, r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r9, [sl, r8] │ │ │ │ + tstpeq sl, r8, asr #8 @ p-variant is OBSOLETE │ │ │ │ + smlalbteq r9, r3, r8, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r0, r4, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r4, r8, lsr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -545147,23 +545147,23 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sl, r8, r4, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010af4b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010af4b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlabteq sl, r0, r4, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq pc, [sl, -r0] │ │ │ │ - ldrdeq pc, [sl, -r0] │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ - tsteq fp, r0, ror #12 │ │ │ │ - tstpeq sl, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, r8, r4, pc @ │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + ldrdeq pc, [sl, -r0] │ │ │ │ + tsteq fp, r8, lsl pc │ │ │ │ + tstpeq sl, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x014c1198 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq pc, [sl, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, fp, r0, lsr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, pc, r8, ror #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1fb0 │ │ │ │ tstpeq sl, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ @@ -553996,22 +553996,22 @@ │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ orreq r4, r7, r8, asr #30 │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ smlatteq fp, r8, lr, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - smlatteq fp, r0, r4, ip │ │ │ │ - @ instruction: 0x011aa998 │ │ │ │ + tsteq sl, r8, ror #9 │ │ │ │ + orreq r7, r0, r8, asr #18 │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ orreq r9, r7, r8, lsr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 45752 @ 0xb2b8 │ │ │ │ - tsteq sl, r8, ror #9 │ │ │ │ - orreq r7, r0, r8, asr #18 │ │ │ │ + tsteq fp, r0, lsr #24 │ │ │ │ + tsteq fp, r0, lsl #30 │ │ │ │ smlabteq r4, r0, sl, r0 │ │ │ │ ldrdeq r5, [r7, r8] │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01822090 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -557540,16 +557540,16 @@ │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ cmpeq r9, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011b1f98 │ │ │ │ orreq ip, r1, r8, lsl #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ - tsteq fp, r0, ror #26 │ │ │ │ - tsteq fp, r8, lsl pc │ │ │ │ + smlatteq fp, r0, r4, ip │ │ │ │ + @ instruction: 0x011aa998 │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ tsteq fp, r8, ror r6 │ │ │ │ ldrdeq ip, [fp, -r0] │ │ │ │ strdeq fp, [fp, -r0] │ │ │ │ cmpeq r7, r8, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -559948,24 +559948,24 @@ │ │ │ │ orreq r3, r7, r8, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq fp, r0, fp, sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq pc, pc, r0, lsl r2 @ │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + @ instruction: 0x018d2b98 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ strdeq sl, [r4, r0] │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ tsteq fp, r8, lsl #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01897098 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - @ instruction: 0x018d2b98 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq fp, r0, lsl #24 │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ ldrdeq r7, [r7, #-8] │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ andle r0, r0, r1 │ │ │ │ strdeq r8, [r6, -r0] │ │ │ │ @ instruction: 0x01840fb8 │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ @@ -560037,15 +560037,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r7, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq fp, r0, lsr #24 │ │ │ │ + orreq pc, pc, r0, lsl r2 @ │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ smlalbteq sl, r1, r8, sp │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ @@ -560208,25 +560208,25 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, asr #2 │ │ │ │ - tsteq fp, r8, lsr #32 │ │ │ │ + tsteq fp, r0, lsr r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ svcvc 0x00ffffff │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r2, ip, r8, ror #5 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, sl, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r2, ip, r8, ror #5 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r2, fp, r8, lr │ │ │ │ smlabbeq fp, r8, r0, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ qaddeq lr, r0, fp │ │ │ │ ldrdeq sl, [r7, r8] │ │ │ │ qaddeq lr, r8, fp │ │ │ │ smlabteq fp, r0, pc, sp @ │ │ │ │ @@ -564759,15 +564759,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, lsl #14 │ │ │ │ tsteq ip, r0, lsr #14 │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq ip, r0, r4, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sp, r0, asr #22 │ │ │ │ + tsteq sp, r0, ror #4 │ │ │ │ tsteq ip, r8, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, asr #14 │ │ │ │ hvceq 28904 @ 0x70e8 │ │ │ │ tsteq ip, r0, ror #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq ip, r0, asr r7 │ │ │ │ @@ -583452,16 +583452,16 @@ │ │ │ │ orreq r0, r4, r8, lsl sl │ │ │ │ tsteq sp, r0, ror #22 │ │ │ │ tsteq sp, r0, lsr #22 │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ cmpeq r9, r8, ror #26 │ │ │ │ tsteq sp, r8, lsl #2 │ │ │ │ rsceq r0, r5, r8, asr fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq sp, r8, lsr #10 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, ror lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r7, r8, lsl #9 │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ orreq r1, r4, r8, ror #3 │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ orreq ip, r2, r8, asr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -583908,16 +583908,16 @@ │ │ │ │ orreq r2, r0, r0, lsl #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ orreq sp, r2, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, ror lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq sp, r8, lsr #10 │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ smlaltbeq r7, r9, r8, sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsr #11 │ │ │ │ andle r0, r0, r3 │ │ │ │ orreq r0, r1, r0, lsr #10 │ │ │ │ smlabbeq sp, r8, r2, r5 │ │ │ │ @@ -593898,26 +593898,26 @@ │ │ │ │ tsteq r4, r8, ror r1 │ │ │ │ tsteq sp, r8, ror #28 │ │ │ │ smlabteq sp, r8, lr, lr │ │ │ │ ldrdeq lr, [sp, -r0] │ │ │ │ @ instruction: 0x0144a898 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sp, r0, r6, pc @ │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sp, sp, r8, asr #25 │ │ │ │ + smlatbeq sp, r0, lr, lr │ │ │ │ + smlaltteq r1, ip, r8, r1 │ │ │ │ smlabbeq sp, r8, lr, lr │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ smlabbeq sp, r8, pc, lr @ │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ @ instruction: 0x010dee98 │ │ │ │ orreq r6, r8, r0, lsr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tstpeq sp, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - smlaltteq r1, ip, r8, r1 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq fp, r8, r8, lsl #22 │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ orreq r6, r8, r8, asr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ @@ -594192,16 +594192,16 @@ │ │ │ │ orreq r6, r9, r0, lsl #11 │ │ │ │ @ instruction: 0x0100b798 │ │ │ │ orreq ip, r4, r0, ror r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tstpeq sp, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, ror lr │ │ │ │ tstpeq sl, r0, lsl r1 @ p-variant is OBSOLETE │ │ │ │ cmpeq sl, r8, lsl #12 │ │ │ │ tstpeq sp, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ strdeq fp, [r0, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r7, r0, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -594254,16 +594254,16 @@ │ │ │ │ @ instruction: 0x01872590 │ │ │ │ strdeq pc, [sp, -r8] │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ tstpeq sp, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ tstpeq sp, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ smlabbeq sp, r8, r3, pc @ │ │ │ │ cmppeq r2, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, ror lr │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sp, sp, r8, asr #25 │ │ │ │ tstpeq sp, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ strheq lr, [r1, #-232] @ 0xffffff18 │ │ │ │ tstpeq sp, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r0, r0, lsl #20 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ @@ -594313,15 +594313,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq r5, r8, r8, ip │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ @ instruction: 0x01808898 │ │ │ │ tstpeq sp, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ smlatteq sp, r0, r4, pc @ │ │ │ │ ldrdeq r3, [lr, -r8] │ │ │ │ - tsteq sp, r8, ror lr │ │ │ │ + tstpeq sp, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ smlabteq sp, r0, r5, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq lr, sl, r8, fp │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ @@ -599256,15 +599256,15 @@ │ │ │ │ tsteq lr, r8, lsl #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r3, r8, r8, ror r2 │ │ │ │ ldrdeq r4, [lr, -r8] │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ - strdeq r4, [lr, -r8] │ │ │ │ + smlabbeq lr, r8, pc, r4 @ │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ tsteq lr, r0, ror #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011b75b0 │ │ │ │ orreq pc, r3, r8, asr ip @ │ │ │ │ @ instruction: 0x010e4290 │ │ │ │ tsteq lr, r0, asr #4 │ │ │ │ @@ -599946,16 +599946,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlatbeq lr, r8, r2, r1 │ │ │ │ andle r0, r0, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - smlabbeq sp, r0, sp, sp │ │ │ │ - strheq r6, [ip, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0x010e4e98 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ orreq r4, r3, r0, ror #10 │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ strheq pc, [r1, #-152] @ 0xffffff68 @ │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -600051,29 +600051,29 @@ │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ tsteq lr, r8, ror lr │ │ │ │ tsteq lr, r0, ror #28 │ │ │ │ tsteq lr, r0, lsl #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrdeq r4, [lr, -r0] │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, lsr fp │ │ │ │ @ instruction: 0x010e4eb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011bb790 │ │ │ │ cmpeq sl, r8, lsr fp │ │ │ │ smlabteq lr, r8, lr, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - smlabbeq lr, r8, pc, r4 @ │ │ │ │ - tsteq lr, r8, ror r5 │ │ │ │ + tsteq sp, r8, ror lr │ │ │ │ + ldrdeq r1, [ip, #-24] @ 0xffffffe8 │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ @ instruction: 0x011e83f8 │ │ │ │ ldrdeq pc, [r3, r0] │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ smlatteq lr, r0, lr, r4 │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ @@ -600110,16 +600110,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r4, [lr, -r8] │ │ │ │ smlalbteq pc, r1, r8, r9 @ │ │ │ │ smlabbeq lr, r8, sp, r4 │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r7, r8, lsr #13 │ │ │ │ - smlatbeq sp, r0, lr, lr │ │ │ │ - ldrdeq r1, [ip, #-24] @ 0xffffffe8 │ │ │ │ + smlabbeq sp, r0, sp, sp │ │ │ │ + strheq r6, [ip, #-136] @ 0xffffff78 │ │ │ │ smlatbeq lr, r0, lr, r4 │ │ │ │ cmpeq sl, r8, asr fp │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010e4f98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -600196,15 +600196,15 @@ │ │ │ │ strheq r5, [lr, -r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r7, [r7, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r3, r8, lsr r3 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - subeq r3, r5, #240, 24 @ 0xf000 │ │ │ │ + subeq r3, r5, #232, 24 @ 0xe800 │ │ │ │ cmpeq ip, r8, lsr r7 │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ strdeq pc, [r1, #-152] @ 0xffffff68 │ │ │ │ strdeq r5, [lr, -r8] │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r1, [r2, r8] │ │ │ │ @@ -607636,38 +607636,38 @@ │ │ │ │ cmpeq sl, r8, asr r5 │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq sp, [r7, r8] │ │ │ │ smlabbeq sp, r0, r2, r8 │ │ │ │ strdeq ip, [lr, -r8] │ │ │ │ - smlabbeq lr, r8, sp, r8 │ │ │ │ - @ instruction: 0x01800e90 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, asr lr │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ smlatbeq lr, r0, r4, ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq pc, [sp, -r0] │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, asr lr │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq lr, r0, lsr #10 │ │ │ │ tsteq lr, r0, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlabbeq lr, r0, r5, ip │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq lr, r8, asr r5 │ │ │ │ + smlabbeq lr, r8, sp, r8 │ │ │ │ + @ instruction: 0x01800e90 │ │ │ │ smlabteq lr, r0, r5, ip │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ orreq ip, r8, r0, asr #18 │ │ │ │ @ instruction: 0x010ec598 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -607715,15 +607715,15 @@ │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq ip, [lr, -r0] │ │ │ │ @ instruction: 0x01420298 │ │ │ │ tsteq lr, r0, asr #8 │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq lr, r0, lsr #10 │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ andle r0, r0, r3 │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x010ec690 │ │ │ │ @@ -608172,16 +608172,16 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r2, r8, ror sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r2, ip, r0, ror #6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, lsr #29 │ │ │ │ smlatbeq lr, r8, sp, ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x010ecdb8 │ │ │ │ andle r0, r0, fp │ │ │ │ smlatbeq lr, r0, sp, ip │ │ │ │ @ instruction: 0x0181f6b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -608592,16 +608592,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ andle r0, r0, r0 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, lsr #29 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r2, ip, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018a86b8 │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r8, lsr r0 │ │ │ │ @@ -608783,15 +608783,15 @@ │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ smlalbbeq r0, r2, r8, r3 │ │ │ │ smlatteq lr, r8, r4, sp │ │ │ │ smlatteq lr, r0, r6, sp │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ @ instruction: 0x010ed6b0 │ │ │ │ tsteq lr, r0, lsr #22 │ │ │ │ - smlabbeq lr, r0, sp, ip │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ qaddeq lr, r0, lr │ │ │ │ hvceq 43608 @ 0xaa58 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -625260,16 +625260,16 @@ │ │ │ │ @ instruction: 0x01872590 │ │ │ │ @ instruction: 0x011aaef8 │ │ │ │ orreq r8, r2, r8, lsl #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r1, ip, r0, lsl lr │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + strdeq r9, [sl, r0] │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -625712,16 +625712,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ smlabbeq pc, r8, pc, sp @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r9, [sl, r0] │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r1, ip, r0, lsl lr │ │ │ │ smlatbeq pc, r0, pc, sp @ │ │ │ │ strdeq r4, [r7, #-152] @ 0xffffff68 │ │ │ │ smlatbeq pc, r8, pc, sp @ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [r7, r8] │ │ │ │ tstpeq sp, r0, lsl r2 @ p-variant is OBSOLETE │ │ │ │ @@ -625839,15 +625839,15 @@ │ │ │ │ smlabbeq pc, r0, r6, lr @ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ smlabbeq pc, r0, r1, lr @ │ │ │ │ orreq pc, r1, r0, ror #12 │ │ │ │ smlatteq pc, r8, pc, sp @ │ │ │ │ strdeq lr, [r1, r0] │ │ │ │ tsteq r0, r0, ror #9 │ │ │ │ - smlabbeq pc, r0, r8, sp @ │ │ │ │ + @ instruction: 0x010fdf90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x010fe1b8 │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ smlatbeq pc, r8, r1, lr @ │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ @ instruction: 0x010fe1b0 │ │ │ │ @@ -638377,31 +638377,31 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r0, ror #10 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr r7 │ │ │ │ - @ instruction: 0x0110a590 │ │ │ │ + @ instruction: 0x0110a5b0 │ │ │ │ + tsteq r0, r0, lsl #11 │ │ │ │ cmpeq ip, r8, lsr r2 │ │ │ │ + @ instruction: 0x0110a590 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x0110a5b0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, lsl sp │ │ │ │ tsteq r0, r0, lsr #11 │ │ │ │ hvceq 8760 @ 0x2238 │ │ │ │ tsteq r0, r8, lsr #11 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r2, r0, lsr r7 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, lsl sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r0, [r4], #160 @ 0xa0 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -638533,15 +638533,15 @@ │ │ │ │ tsteq r0, r8, ror #15 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018b6998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r8, asr r6 │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ @@ -638556,28 +638556,28 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r0, r0, lsr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ orreq r3, r8, r8, lsl sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, lsr #17 │ │ │ │ - tsteq r0, r8, ror #16 │ │ │ │ + tsteq r0, r8, asr #16 │ │ │ │ @ instruction: 0x011aaed0 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ + tsteq r0, r8, asr sl │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ cmppeq fp, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ - tsteq r0, r0, ror r8 │ │ │ │ - @ instruction: 0x0110bab8 │ │ │ │ - tsteq r0, r0, lsl #11 │ │ │ │ + tsteq r0, r8, ror r5 │ │ │ │ cmpeq ip, r8, lsr #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r8, lsr #17 │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ orreq r4, r2, r0, lsr #20 │ │ │ │ smlabbeq pc, r0, ip, pc @ │ │ │ │ orreq r6, r2, r8, asr r7 │ │ │ │ @ instruction: 0x0110a890 │ │ │ │ rsceq lr, r3, r0, asr #19 │ │ │ │ @ instruction: 0x014b9998 │ │ │ │ @@ -639703,27 +639703,27 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ + @ instruction: 0x0110bab8 │ │ │ │ tsteq r1, r8, asr #32 │ │ │ │ orreq r0, sl, r0, ror r1 │ │ │ │ strdeq r7, [r8, -r0] │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r0, r0, asr #22 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, lsr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq pc, r0, lsr #21 │ │ │ │ orreq r3, sl, r0, lsl #30 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, lsr #29 │ │ │ │ + @ instruction: 0x01110a98 │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r0, r8, lsr #21 │ │ │ │ @@ -639738,16 +639738,16 @@ │ │ │ │ orreq r6, r2, r0, asr #17 │ │ │ │ tsteq r0, r0, lsl #21 │ │ │ │ orreq ip, r7, r8, lsl sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq fp, r8, asr #22 │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ orreq r3, r7, r0, asr #3 │ │ │ │ - @ instruction: 0x01110c98 │ │ │ │ - tsteq r0, r8, asr sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r0, r0, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r8, r8, lsr #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0110b8f0 │ │ │ │ @ instruction: 0x0110bad0 │ │ │ │ @@ -639773,15 +639773,15 @@ │ │ │ │ @ instruction: 0x01193590 │ │ │ │ orreq r6, sl, r0, lsl #24 │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ orreq r1, r8, r0, lsr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, pc, r8, lsl #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r0, r8, ror r0 │ │ │ │ + @ instruction: 0x01110c98 │ │ │ │ tsteq r0, r0, asr fp │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ smlatbeq r7, r8, r5, sl │ │ │ │ smlaltbeq r8, r9, r8, lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -640106,16 +640106,16 @@ │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r9, r8, lsr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ andle r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsr #25 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r9, r7, r8, ror r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0110c098 │ │ │ │ orreq r3, r1, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -644850,16 +644850,16 @@ │ │ │ │ ldrdeq r7, [sl, r8] │ │ │ │ @ instruction: 0x011102f8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl #21 │ │ │ │ rsceq r0, r5, r8, asr #30 │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ @ instruction: 0x01826eb0 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, ror #6 │ │ │ │ + tsteq r1, r8, ror #7 │ │ │ │ + tsteq r0, r8, ror r0 │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01110ab0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ @@ -644978,16 +644978,16 @@ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ ldrdeq r6, [r2, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ - @ instruction: 0x01110a98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01110cb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r1, r0, lsl #19 │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ @@ -646406,16 +646406,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r4, fp, r8, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x011a3698 │ │ │ │ - orreq r1, r0, r0, asr #1 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + @ instruction: 0x018d2e90 │ │ │ │ @ instruction: 0x011122d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011122f0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ @@ -646470,22 +646470,22 @@ │ │ │ │ orreq ip, r1, r8, asr r7 │ │ │ │ @ instruction: 0x011123f8 │ │ │ │ tsteq r1, r8, asr #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq fp, r8, asr r1 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - @ instruction: 0x018d2e90 │ │ │ │ + tsteq r1, r8, asr #23 │ │ │ │ + tsteq r1, r8, ror #5 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ ldrdeq ip, [r1, r0] │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ @ instruction: 0x011123f0 │ │ │ │ - tsteq r1, r0, asr #25 │ │ │ │ - tsteq r1, r8, ror #7 │ │ │ │ + @ instruction: 0x011a3698 │ │ │ │ + orreq r1, r0, r0, asr #1 │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0186f390 │ │ │ │ strdeq lr, [r3, -r0] │ │ │ │ strdeq ip, [r1, r8] │ │ │ │ tsteq r1, r8, asr #8 │ │ │ │ @@ -646497,15 +646497,15 @@ │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ andle r0, r0, r4 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ orreq ip, r1, r0, lsr #16 │ │ │ │ @ instruction: 0x011124b8 │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r1, r8, ror #5 │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ tsteq r1, r0, ror #8 │ │ │ │ cmpeq r2, r8, rrx │ │ │ │ tsteq r1, r8, ror #8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r0, r0, lsl #7 │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ @@ -646911,15 +646911,15 @@ │ │ │ │ tsteq r1, r8, lsl #21 │ │ │ │ orreq r3, r7, r0, lsl r2 │ │ │ │ @ instruction: 0x01112ad0 │ │ │ │ tsteq r5, r8, asr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r2, r0, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, asr #23 │ │ │ │ + tsteq r1, r0, asr #25 │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ tsteq r1, r0, ror #21 │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr sl │ │ │ │ @@ -646972,19 +646972,19 @@ │ │ │ │ qdaddeq fp, r8, sl │ │ │ │ subseq ip, r7, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0x018ff2b0 │ │ │ │ @ instruction: 0x01112bb8 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq ip, [r7, r8] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01112fb8 │ │ │ │ @ instruction: 0x01054990 │ │ │ │ ldrdeq r9, [sl, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r1, r0, asr #23 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq r8, r8, lsl #2 │ │ │ │ tsteq r1, r0, ror #23 │ │ │ │ cmpeq r9, r8, asr lr │ │ │ │ tsteq r1, r8, lsl #19 │ │ │ │ cmpeq r9, r8, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ @@ -647036,16 +647036,16 @@ │ │ │ │ @ instruction: 0x01112af8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ tsteq sp, r0, lsl #5 │ │ │ │ orreq r8, sl, r0, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r4, r8, ror #19 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r1, r8, asr #23 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01112fb8 │ │ │ │ tsteq r1, r8, asr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01112cd0 │ │ │ │ strdeq r1, [r8, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0x01112cd8 │ │ │ │ @@ -647310,15 +647310,15 @@ │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ ldrdeq sp, [r3, -r0] │ │ │ │ orreq ip, r1, r0, lsr r7 │ │ │ │ tsteq r1, r0, lsr r1 │ │ │ │ ldrsheq r3, [r1, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r2, r0, ror #5 │ │ │ │ - @ instruction: 0x011132d8 │ │ │ │ + @ instruction: 0x011136d8 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r6, [sl, r0] │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq lr, [r8, r8] │ │ │ │ @@ -647426,16 +647426,16 @@ │ │ │ │ orreq ip, r1, r0, ror r8 │ │ │ │ @ instruction: 0x011132f0 │ │ │ │ @ instruction: 0x011132b8 │ │ │ │ @ instruction: 0x011132d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r1, ip, r8, ror #27 │ │ │ │ + subeq r7, r0, #208, 20 @ 0xd0000 │ │ │ │ + orreq r9, sl, r8, lsl pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror #5 │ │ │ │ tsteq r0, r8, asr #11 │ │ │ │ @@ -647682,16 +647682,16 @@ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018013b8 │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ smlaleq r5, r3, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq ip, [r2, r0] │ │ │ │ - subeq r7, r0, #216, 20 @ 0xd8000 │ │ │ │ - orreq r9, sl, r8, lsl pc │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r1, ip, r8, ror #27 │ │ │ │ @ instruction: 0x011136f0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ @@ -652776,16 +652776,16 @@ │ │ │ │ @ instruction: 0x01116cb0 │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ @ instruction: 0x01800e90 │ │ │ │ tsteq r1, r8, ror #12 │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ - tsteq r1, r0, lsl #17 │ │ │ │ - cmpeq ip, r8, lsr #22 │ │ │ │ + subeq r6, r2, #192, 28 @ 0xc00 │ │ │ │ + orreq r9, sl, r0, asr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ orreq r5, r8, r0, ror #3 │ │ │ │ tsteq r1, r8, lsr #21 │ │ │ │ tsteq r1, r0, lsl #13 │ │ │ │ tsteq r1, r8, ror r6 │ │ │ │ @@ -652890,16 +652890,16 @@ │ │ │ │ hvceq 45288 @ 0xb0e8 │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ cmpeq sl, r8, asr r5 │ │ │ │ tsteq r1, r8, lsl r8 │ │ │ │ qdaddeq r8, r8, sl │ │ │ │ tsteq r1, r8, lsr #16 │ │ │ │ smlaltteq sp, sl, r8, r4 │ │ │ │ - subeq r6, r2, #200, 28 @ 0xc80 │ │ │ │ - orreq r9, sl, r0, asr #30 │ │ │ │ + tsteq r1, r0, lsl #17 │ │ │ │ + cmpeq ip, r8, lsr #22 │ │ │ │ tsteq r1, r8, asr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r7, r0, asr #32 │ │ │ │ tsteq r1, r8, asr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -655137,15 +655137,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0111acd0 │ │ │ │ + tsteq r1, r0, lsl #26 │ │ │ │ @ instruction: 0x0111abf0 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x0111a998 │ │ │ │ cmpeq sl, r8, asr ip │ │ │ │ tsteq r1, r0, asr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ @@ -655232,28 +655232,28 @@ │ │ │ │ @ instruction: 0x01872c98 │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ + subeq r4, r0, #240, 8 @ 0xf0000000 │ │ │ │ + orreq r9, sl, r8, ror #30 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ orreq r2, r8, r0, lsr #7 │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ @ instruction: 0x0111acd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r8, r0, lsl r9 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r8, r3, r0, lsr #14 │ │ │ │ - subeq r4, r0, #248, 8 @ 0xf8000000 │ │ │ │ - orreq r9, sl, r8, ror #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ @@ -657546,15 +657546,15 @@ │ │ │ │ smlaltbeq lr, sl, r8, r3 │ │ │ │ strdeq lr, [r3, -r0] │ │ │ │ strdeq ip, [r1, r8] │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq r1, r0, ror r6 │ │ │ │ + tsteq r1, r8, lsr r8 │ │ │ │ cmpeq ip, r8, lsl fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ orreq ip, r1, r0, lsr #16 │ │ │ │ tsteq r1, r0, ror r1 │ │ │ │ tsteq r1, r8, lsl #2 │ │ │ │ @@ -662247,15 +662247,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r1, r4, r8, asr #21 │ │ │ │ tsteq r2, r0, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01124db0 │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r9, r8, asr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x014bf398 │ │ │ │ @ instruction: 0x0111cad8 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ tsteq r2, r0, lsr #3 │ │ │ │ @@ -665528,16 +665528,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ strdeq r1, [r8, #-40] @ 0xffffffd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011e5390 │ │ │ │ @ instruction: 0x014bf398 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01127390 │ │ │ │ + tsteq r2, r0, asr #2 │ │ │ │ + smlalbbeq r1, ip, r8, r2 │ │ │ │ @ instruction: 0x01124d98 │ │ │ │ cmpeq r8, r8, ror #24 │ │ │ │ @ instruction: 0x01124db8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r0, asr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ @@ -665757,25 +665757,25 @@ │ │ │ │ ldrsbeq r5, [r2, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r9, r0, lsr #4 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ - smlalbbeq r1, ip, r8, r2 │ │ │ │ - tsteq r2, r8, ror #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r8, ror #30 │ │ │ │ @ instruction: 0x0103dbb0 │ │ │ │ orreq r7, r0, r0, ror #20 │ │ │ │ @ instruction: 0x01125190 │ │ │ │ tsteq r2, r0, asr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaleq sp, r4, r8, sp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r8, ror #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01127390 │ │ │ │ @ instruction: 0x01125198 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r0, lsl #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ strdeq sp, [r3, -r8] │ │ │ │ @@ -673840,15 +673840,15 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ + @ instruction: 0x0112d7f0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq fp, r3, r8, asr fp │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r3, r8, lsl #11 │ │ │ │ tsteq r2, r0, lsr #31 │ │ │ │ @@ -673876,16 +673876,16 @@ │ │ │ │ @ instruction: 0x0112cfb0 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ ldrdeq lr, [sl, #-136] @ 0xffffff78 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq ip, [pc, r0] │ │ │ │ + tsteq r2, r0, asr #4 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ tsteq r2, r8, asr #31 │ │ │ │ @@ -674013,15 +674013,15 @@ │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ strdeq r5, [sl, #-104] @ 0xffffff98 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ orreq r7, r0, r8, lsl #16 │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + @ instruction: 0x0113aeb8 │ │ │ │ tsteq r2, r0, lsl #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32536 @ 0x7f18 │ │ │ │ tsteq sl, r0, lsr #10 │ │ │ │ orreq r7, r0, r0, lsl #17 │ │ │ │ @ instruction: 0x0112d290 │ │ │ │ @@ -674134,16 +674134,16 @@ │ │ │ │ orreq r4, r0, r0, lsr fp │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ tsteq r2, r8, lsl #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x0112d7f0 │ │ │ │ - @ instruction: 0x0113aed0 │ │ │ │ + @ instruction: 0x01124db0 │ │ │ │ + hvceq 49448 @ 0xc128 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ ldrdeq sl, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ cmpeq r7, r8, asr #32 │ │ │ │ tsteq r2, r0, asr r4 │ │ │ │ @@ -674376,16 +674376,16 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ orreq r1, r5, r8, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq r2, r0, asr #2 │ │ │ │ - hvceq 49448 @ 0xc128 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + strdeq ip, [pc, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq fp, r8, ror #14 │ │ │ │ tsteq r2, r0, lsl #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r2, r8, lsr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -680366,15 +680366,15 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r3, r8, ror r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r3, r8, lsr #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r3, r8, lsl #21 │ │ │ │ + @ instruction: 0x0113cad0 │ │ │ │ tsteq r3, r8, lsl #13 │ │ │ │ @ instruction: 0x01133598 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r3, r0, ror #12 │ │ │ │ @ instruction: 0x01801390 │ │ │ │ @@ -687575,15 +687575,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r7, r0, asr #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r3, r0, lsl r7 │ │ │ │ + @ instruction: 0x0113aed0 │ │ │ │ @ instruction: 0x0113a698 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x010e2fb0 │ │ │ │ @@ -687632,16 +687632,16 @@ │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ cmpeq r2, r8, asr #18 │ │ │ │ tsteq r3, r0, lsl #11 │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ @ instruction: 0x0113a6d0 │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0113c9d8 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r8, lsl pc │ │ │ │ tsteq r3, r0, lsr #14 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ orreq r7, r1, r0, lsl #10 │ │ │ │ smlabteq r6, r0, fp, sl │ │ │ │ @ instruction: 0x018278b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -688122,22 +688122,22 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r4, r8, lsr r8 │ │ │ │ @ instruction: 0x0113aeb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x0113ca90 │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ tsteq r3, r8, asr #29 │ │ │ │ strdeq r8, [r7, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - @ instruction: 0x0113cad0 │ │ │ │ - @ instruction: 0x0113aeb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0113c9d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq lr, [fp, #-232] @ 0xffffff18 │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ cmpeq r9, r8, asr #30 │ │ │ │ tsteq r3, r0, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ @@ -689902,34 +689902,34 @@ │ │ │ │ cmpeq r3, r8, asr #6 │ │ │ │ tsteq r3, r8, ror sl │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r2, r0, lsl #2 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r6, sp, r8, rrx │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r3, r0, lsl #21 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r9, sl, r0, asr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq fp, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0113cab0 │ │ │ │ @ instruction: 0x011a64f0 │ │ │ │ @ instruction: 0x0113cab8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ strdeq r4, [r2, #-216] @ 0xffffff28 │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ tsteq r3, r8, lsr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x0113ca90 │ │ │ │ + tsteq r3, r0, lsl #21 │ │ │ │ tsteq r3, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq sp, [r2], #176 @ 0xb0 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x0113caf8 │ │ │ │ @@ -693171,15 +693171,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ orreq r5, r0, r0, ror #14 │ │ │ │ @ instruction: 0x0113fdb8 │ │ │ │ tstpeq r3, r8, lsl #27 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01900ef8 │ │ │ │ + strexeq r9, r0, [sl] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tstpeq r3, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @ instruction: 0x01805990 │ │ │ │ @ instruction: 0x0113fdf0 │ │ │ │ @@ -695035,15 +695035,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ @ instruction: 0x01141ad8 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r5, r4, r8, lsl #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strexeq r9, r0, [sl] │ │ │ │ + @ instruction: 0x01900ef8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r2, [ip, r8] │ │ │ │ @ instruction: 0x01141ad0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -701196,26 +701196,26 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r2, r0, asr r8 │ │ │ │ @ instruction: 0x01147af8 │ │ │ │ rsceq r4, r4, r8, asr lr │ │ │ │ strheq r9, [fp, #-200] @ 0xffffff38 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r4, r8, lsr #22 │ │ │ │ + tsteq r4, r8, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r8, r8, ror #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r4, r8, asr #23 │ │ │ │ orreq pc, r2, r8, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r6, fp, r0, asr #19 │ │ │ │ + @ instruction: 0x018a9fb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r2, r8, lsl #11 │ │ │ │ ldrhtle r3, [r0], #-96 @ 0xffffffa0 │ │ │ │ orreq pc, r2, r8, lsl #11 │ │ │ │ tsteq r4, r8, asr #22 │ │ │ │ tsteq sl, r8, lsl #3 │ │ │ │ tsteq r4, r0, asr fp │ │ │ │ @@ -701651,15 +701651,15 @@ │ │ │ │ tsteq r4, r8, lsl #4 │ │ │ │ cmpeq r5, r8, rrx │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r5, r8, ror #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x018a9fb8 │ │ │ │ + orreq r6, fp, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0186f3b8 │ │ │ │ smlatbeq r1, r0, r8, r6 │ │ │ │ orreq r8, r2, r0, lsr #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, sl, r8, ror #6 │ │ │ │ smlabteq r9, r0, r0, r7 │ │ │ │ @@ -721320,15 +721320,15 @@ │ │ │ │ swpbeq r6, r8, [sl] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r5, r8, ror #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq r5, r8, lsl #7 │ │ │ │ + @ instruction: 0x01160090 │ │ │ │ cmpeq ip, r8, lsr r9 │ │ │ │ @ instruction: 0x0115b590 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ tsteq r5, r8, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @@ -723246,18 +723246,18 @@ │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, sl, r8, lsr #24 │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x0115d1d0 │ │ │ │ cmpeq fp, r8, lsl #30 │ │ │ │ - tsteq r6, r0, lsr #4 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ + @ instruction: 0x0115d390 │ │ │ │ ldrdeq r1, [ip, #-40] @ 0xffffffd8 │ │ │ │ + tsteq r5, r8, lsr #8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x0115d3b8 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ orreq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x0115d3f8 │ │ │ │ @@ -723286,16 +723286,16 @@ │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ @ instruction: 0x0111d3f0 │ │ │ │ smlaltbeq sp, sl, r8, r7 │ │ │ │ tstpeq sl, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ orreq r4, r0, r8, lsl r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ - @ instruction: 0x01160090 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + strdeq r9, [sl, r0] │ │ │ │ tsteq r5, r0, asr #8 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ @ instruction: 0x011539f8 │ │ │ │ smlaltbeq sp, sl, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -726128,16 +726128,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ rsceq lr, r3, r8, ror #5 │ │ │ │ @ instruction: 0x014b4b98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strdeq r9, [sl, r0] │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrsheq r0, [r6, -r0] │ │ │ │ tsteq r6, r8, lsl #1 │ │ │ │ @ instruction: 0x0114bdb8 │ │ │ │ cmpeq fp, r8, lsl #30 │ │ │ │ ldrheq r0, [r6, -r0] │ │ │ │ @ instruction: 0x0104ebb0 │ │ │ │ ldrheq r0, [r6, -r8] │ │ │ │ @@ -736303,15 +736303,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq lr, r7, r8, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ + tsteq r6, r8, lsr r8 │ │ │ │ @ instruction: 0x01169f98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r6, r8, lsr #31 │ │ │ │ cmpeq r5, r8, lsl #30 │ │ │ │ @ instruction: 0x01169fb0 │ │ │ │ @@ -736728,16 +736728,16 @@ │ │ │ │ smlaltbeq fp, r3, r8, sp │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r0, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r6, r8, lsr #23 │ │ │ │ + tsteq r6, r8, lsr #2 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ strdeq r1, [r8, #-40] @ 0xffffffd8 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r2, r8, r0, asr #23 │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ @@ -738455,15 +738455,15 @@ │ │ │ │ tsteq r6, r8, lsl #2 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tsteq r6, r8, lsl #3 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ + tstpeq r6, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ tsteq r6, r8, ror r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltteq r2, fp, r8, r1 │ │ │ │ tsteq r6, r8, asr #2 │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ tsteq r6, r8, ror #2 │ │ │ │ @@ -738478,16 +738478,16 @@ │ │ │ │ @ instruction: 0x01494f98 │ │ │ │ tsteq r6, r0, lsl #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0116c190 │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq r6, r8, lsr r8 │ │ │ │ - tstpeq r6, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r8, lsl #7 │ │ │ │ + smlalbteq r1, ip, r8, r2 │ │ │ │ tsteq r6, r8, asr #3 │ │ │ │ andle r0, r0, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r5, r8, asr #23 │ │ │ │ tsteq r6, r8, lsr #3 │ │ │ │ smlalbteq r6, sl, r8, r6 │ │ │ │ @ instruction: 0x0116c1b0 │ │ │ │ @@ -738906,16 +738906,16 @@ │ │ │ │ tsteq r6, r0, lsl #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ orreq r1, r0, r0, asr ip │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ - @ instruction: 0x0115d390 │ │ │ │ - smlalbteq r1, ip, r8, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r6, r8, lsr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, lsr r4 │ │ │ │ tsteq r6, r0, lsl #17 │ │ │ │ @@ -740151,15 +740151,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r3, r8, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0116ead8 │ │ │ │ + tstpeq r6, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r6, r8, ror #15 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ @ instruction: 0x0116dbd0 │ │ │ │ @@ -741122,16 +741122,16 @@ │ │ │ │ orreq r6, r1, r8, lsr r0 │ │ │ │ @ instruction: 0x01160898 │ │ │ │ strdeq r0, [sl, r8] │ │ │ │ tsteq r4, r8, ror #12 │ │ │ │ cmpeq sl, r8, asr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tstpeq r6, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + @ instruction: 0x018a9fb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0116eaf8 │ │ │ │ orreq r0, r0, r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r7, r0, ror #30 │ │ │ │ @ instruction: 0x0116ebd8 │ │ │ │ @@ -741886,24 +741886,24 @@ │ │ │ │ strdeq ip, [r3, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0x0116f6b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r6, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ smlaltbeq r8, r5, r8, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - @ instruction: 0x018a9fb8 │ │ │ │ + tsteq r7, r0, lsl #4 │ │ │ │ + @ instruction: 0x0116ead8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ orreq r7, r9, r8, ror #1 │ │ │ │ tstpeq r6, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0116f6d8 │ │ │ │ - @ instruction: 0x01170298 │ │ │ │ - tstpeq r6, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tstpeq r6, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ tstpeq r6, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tstpeq r6, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ @@ -742552,16 +742552,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01883598 │ │ │ │ tsteq r7, r8, lsr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r7, sp, r8, lsl #15 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + orreq r2, sp, r0, asr #23 │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ cmpeq r5, r8, lsr ip │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -742604,16 +742604,16 @@ │ │ │ │ @ instruction: 0x01170198 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, asr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r5, r8, lsr #5 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - orreq r2, sp, r0, asr #23 │ │ │ │ + @ instruction: 0x01171590 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r3, r8, lsr #2 │ │ │ │ tsteq r7, r0, lsr #4 │ │ │ │ smlaltteq ip, r3, r8, r7 │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ @@ -742642,16 +742642,16 @@ │ │ │ │ orreq r6, sl, r0, lsl #29 │ │ │ │ tsteq r7, r8, lsl #5 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ @ instruction: 0x01170290 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ ldrdeq ip, [r3, #-120] @ 0xffffff88 │ │ │ │ - @ instruction: 0x01171598 │ │ │ │ - tsteq r7, r0, lsl #4 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r7, sp, r8, lsl #15 │ │ │ │ tsteq r7, r8, lsr #5 │ │ │ │ ldrdeq r3, [r8, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0x011702b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r6, r8, r0, lsr #14 │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ @@ -742692,16 +742692,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r5, r8, lsr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01883598 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011702b8 │ │ │ │ - @ instruction: 0x011715b8 │ │ │ │ - tsteq r7, r0, lsr r1 │ │ │ │ + @ instruction: 0x011728d8 │ │ │ │ + @ instruction: 0x01170298 │ │ │ │ tsteq r7, r8, ror #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ tsteq r7, r0, lsl #7 │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ @@ -743835,47 +743835,47 @@ │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011714b0 │ │ │ │ smlalbbeq sl, r7, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r7, r8, asr r5 │ │ │ │ + @ instruction: 0x01171598 │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r8, ror #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r7, r0, lsr #11 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ smlabbeq r0, r8, r0, r9 │ │ │ │ orreq r7, r9, r8, lsr #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ cmpeq r5, r8, lsl r0 │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r5, r8, lsl #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ - @ instruction: 0x011728d8 │ │ │ │ - @ instruction: 0x01171590 │ │ │ │ + @ instruction: 0x011728b0 │ │ │ │ + tsteq r7, r8, asr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq r7, r0, asr #19 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ ldrdeq r2, [ip, r8] │ │ │ │ tstpeq r6, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ - tsteq r7, r0, ror r4 │ │ │ │ - tsteq r7, r8, lsr #11 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, ror #6 │ │ │ │ tsteq r7, r0, asr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r6, r8, lsl #20 │ │ │ │ orreq r3, sl, r8, asr #6 │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ tsteq r7, r0, ror #11 │ │ │ │ @@ -745080,26 +745080,26 @@ │ │ │ │ cmpeq sl, r8, asr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq r4, fp, r8, sp │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, ror #6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x011715b8 │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ orreq r7, r9, r0, asr #1 │ │ │ │ @ instruction: 0x011729b8 │ │ │ │ @ instruction: 0x011728b8 │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ smlalbbeq r6, sl, r8, r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01853690 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x011728b0 │ │ │ │ + tsteq r7, r0, ror r4 │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ tsteq r6, r0, asr r0 │ │ │ │ smlaltbeq r4, fp, r8, sp │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01172890 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -753855,15 +753855,15 @@ │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ orreq pc, r0, r0, lsr pc @ │ │ │ │ tsteq r7, r0, ror #3 │ │ │ │ @ instruction: 0x0117b1b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0117b2f8 │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x011a5e98 │ │ │ │ orreq r8, r0, r0, lsr r7 │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ @ instruction: 0x0117b1d8 │ │ │ │ @ instruction: 0x0117b1f0 │ │ │ │ @@ -753930,16 +753930,16 @@ │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq pc, [r4], #168 @ 0xa8 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ + strdeq r1, [ip, #-40] @ 0xffffffd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ tsteq r7, r0, lsl #6 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r8, lsl #6 │ │ │ │ cmppeq r7, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r0, lsl r3 │ │ │ │ @@ -758973,15 +758973,15 @@ │ │ │ │ tsteq r8, r0, ror #3 │ │ │ │ tsteq r8, r0, lsr #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r5, r8, asr #24 │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ - strdeq r1, [ip, #-40] @ 0xffffffd8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x011801d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -760404,16 +760404,16 @@ │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ tsteq r8, r0, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x014bf298 │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r2, sp, r0, asr #28 │ │ │ │ tsteq r0, r0, asr #5 │ │ │ │ @ instruction: 0x011817d8 │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ hvceq 31432 @ 0x7ac8 │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -760600,16 +760600,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r5, r8, asr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r2, sp, r0, asr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r8, r0, asr sp │ │ │ │ tsteq r8, r0, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, asr fp │ │ │ │ @@ -760883,15 +760883,15 @@ │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq r8, r0, asr #31 │ │ │ │ tsteq r8, r0, lsl #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r8, r0, lsl #19 │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ @ instruction: 0x01181fb0 │ │ │ │ smlalbbeq r7, sl, r8, r0 │ │ │ │ tstpeq r6, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ orreq r4, r5, r0, asr #30 │ │ │ │ tsteq r8, r8, asr #31 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ @@ -761516,16 +761516,16 @@ │ │ │ │ orreq r3, r4, r0, lsr r3 │ │ │ │ tsteq r8, r0, ror r9 │ │ │ │ cmpeq r5, r8, lsr #14 │ │ │ │ tsteq r8, r8, ror r9 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r5, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r8, r8, lsl r0 │ │ │ │ + tsteq r8, r8, ror fp │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq r8, r0, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ ldrdeq r4, [r2, r0] │ │ │ │ tsteq r8, r8, asr #19 │ │ │ │ @ instruction: 0x01182990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -761643,15 +761643,15 @@ │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq sp, r8, r8, lsl #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01181fd0 │ │ │ │ tsteq r8, r0, ror pc │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + @ instruction: 0x01190790 │ │ │ │ tsteq sp, r8, ror lr │ │ │ │ orreq ip, r9, r8, ror r7 │ │ │ │ @ instruction: 0x01182b90 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq r8, r0, lsr #23 │ │ │ │ @@ -772136,18 +772136,18 @@ │ │ │ │ orreq r3, r8, r8, ror #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r0, asr #30 │ │ │ │ tsteq sl, r0, ror #27 │ │ │ │ strdeq r6, [r5, r0] │ │ │ │ @ instruction: 0x0118cf98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ - tsteq r9, r0, lsr #18 │ │ │ │ - tsteq r8, r0, asr #3 │ │ │ │ + @ instruction: 0x0117b2f8 │ │ │ │ smlaltteq r1, ip, r8, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r8, r8, lsl r0 │ │ │ │ tsteq r8, r8, lsl #31 │ │ │ │ orreq r0, r1, r8, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ orreq pc, r7, r8, lsl ip @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -775634,16 +775634,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r7, r0, rrx │ │ │ │ orreq r1, sl, r8, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r6, fp, r0, ror #20 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, asr lr │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ andle r0, r0, r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r5, r8, ror r0 │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ @@ -775728,16 +775728,16 @@ │ │ │ │ orreq r8, r5, r0, asr #2 │ │ │ │ tsteq r9, r0, lsl #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, asr lr │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ tsteq r9, r8, lsl #16 │ │ │ │ rsceq r9, r4, r0, ror #23 │ │ │ │ tsteq r9, r0, asr #15 │ │ │ │ ldrdeq sl, [r7, r8] │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ orreq r0, r8, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -775829,15 +775829,15 @@ │ │ │ │ tsteq r9, r0, lsl r9 │ │ │ │ ldrdeq r5, [r3], #104 @ 0x68 @ │ │ │ │ tsteq r9, r8, lsl r9 │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011908b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x01190790 │ │ │ │ + orreq r6, fp, r0, ror #20 │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r5, r8, asr r2 │ │ │ │ tsteq r9, r0, asr #18 │ │ │ │ rsceq r3, r6, r8, ror #24 │ │ │ │ hvceq 35384 @ 0x8a38 │ │ │ │ @@ -783821,17 +783821,17 @@ │ │ │ │ @ instruction: 0x011985f0 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ @ instruction: 0x011985f8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r0, lsl #11 │ │ │ │ cmppeq r5, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq r9, r8, lsl #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq r9, r0, lsl ip │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r0, lsr r0 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r9, r0, lsl r6 │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -783854,16 +783854,16 @@ │ │ │ │ @ instruction: 0x01887198 │ │ │ │ tsteq r9, r8, ror r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq r9, r0, lsl ip │ │ │ │ @ instruction: 0x01198698 │ │ │ │ tsteq r9, r8, lsr r3 │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ @ instruction: 0x01885898 │ │ │ │ @ instruction: 0x011987b8 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ tsteq r8, r0, lsr #9 │ │ │ │ @@ -796317,23 +796317,23 @@ │ │ │ │ tsteq sl, r0, lsr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r8, r8, lsl #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror #18 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ orreq r7, r0, r8, lsl r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ tsteq sl, r0, ror #15 │ │ │ │ cmpeq sl, r8, lsr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011a5ef0 │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ + cmpeq ip, r8, lsr r3 │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, lsl #19 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ tsteq sl, r8, lsl #19 │ │ │ │ @@ -797281,15 +797281,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a5b98 │ │ │ │ - cmpeq ip, r8, lsr r3 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ orreq r7, r2, r0, lsr #9 │ │ │ │ tsteq sl, r0, lsr #17 │ │ │ │ tsteq sl, r0, ror #16 │ │ │ │ tsteq sl, r8, ror r8 │ │ │ │ @@ -797490,16 +797490,16 @@ │ │ │ │ hvceq 48296 @ 0xbca8 │ │ │ │ @ instruction: 0x011a5b90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r5, r0, asr #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r9, sl, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x011a5bb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a5bf8 │ │ │ │ @@ -797694,16 +797694,16 @@ │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a5e98 │ │ │ │ orreq r3, r2, r0, lsr pc │ │ │ │ tsteq sl, r0, lsr #2 │ │ │ │ @ instruction: 0x011a5eb8 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r9, sl, r0, asr lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011a5ef0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ @ instruction: 0x011a61f0 │ │ │ │ orreq ip, r5, r0, lsl r5 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -806601,15 +806601,15 @@ │ │ │ │ tsteq sl, r0, lsl r9 │ │ │ │ smlaltteq r2, r6, r8, r0 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, r0, r0, lsl r6 │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ tsteq sl, r0, ror #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq sl, r0, ror #22 │ │ │ │ + tsteq fp, r8, lsr #22 │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ @@ -806692,16 +806692,16 @@ │ │ │ │ orreq ip, r9, r8, ror #11 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ tsteq sl, r0, asr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, lsr pc │ │ │ │ + tsteq fp, r0, asr r1 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq sl, r8, lsl #23 │ │ │ │ @ instruction: 0x011aa998 │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011aeaf8 │ │ │ │ @@ -808097,15 +808097,15 @@ │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ smlalbbeq r2, r6, r8, r3 │ │ │ │ tsteq fp, r8, lsr r8 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + tsteq fp, r8, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq ip, [r9, r8] │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -808538,16 +808538,16 @@ │ │ │ │ orreq r4, r0, r8, lsr #23 │ │ │ │ tsteq fp, r8, lsl #17 │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r0, lsl #24 │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ cmpeq fp, r8, lsr r5 │ │ │ │ - tsteq fp, r8, lsr #22 │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ + tsteq sl, r0, ror #18 │ │ │ │ + cmpeq ip, r8, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [fp, #-216] @ 0xffffff28 │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ @@ -808726,16 +808726,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8, lsl fp │ │ │ │ cmpeq r4, r8, lsl r2 │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r3, r0, ror #27 │ │ │ │ - tsteq sl, r0, asr r8 │ │ │ │ - cmpeq ip, r8, lsr #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r0, lsr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, lsl #17 │ │ │ │ orreq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x011b0b98 │ │ │ │ @@ -814393,15 +814393,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 46952 @ 0xb768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, ror r5 │ │ │ │ + tsteq fp, r0, asr r7 │ │ │ │ tsteq fp, r0, ror #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ae190 │ │ │ │ hvceq 46952 @ 0xb768 │ │ │ │ @ instruction: 0x011b63d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -814504,16 +814504,16 @@ │ │ │ │ orreq r3, r2, r8, lsl #20 │ │ │ │ @ instruction: 0x011b6590 │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r6, r0, lsl #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, lsl r9 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, lsr #29 │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @ instruction: 0x01804a90 │ │ │ │ tsteq fp, r0, ror #11 │ │ │ │ @@ -814606,16 +814606,16 @@ │ │ │ │ tsteq fp, r0, lsl #15 │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ smlalbteq r2, r4, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, lsr #29 │ │ │ │ + @ instruction: 0x011b7798 │ │ │ │ + tsteq fp, r0, ror r5 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq fp, r8, asr #14 │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -814624,16 +814624,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, lsr r6 │ │ │ │ ldrdeq r3, [r2, r0] │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ - tsteq fp, r0, ror #15 │ │ │ │ - tsteq fp, r8, lsl #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r0, lsl r9 │ │ │ │ tsteq fp, r8, asr #31 │ │ │ │ orreq r7, r9, r0, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaltbeq pc, fp, r8, ip @ │ │ │ │ @ instruction: 0x011a6498 │ │ │ │ orreq r4, r0, r0, lsl r8 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ @@ -814745,15 +814745,15 @@ │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ orreq r3, r2, r8, lsr #21 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ tsteq fp, r8, lsl r9 │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, lsl fp │ │ │ │ + tsteq fp, r8, lsl #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq ip, r5, r0 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r3, r2, r8, lsl #20 │ │ │ │ tsteq fp, r0, lsl #19 │ │ │ │ @@ -814838,16 +814838,16 @@ │ │ │ │ orreq r3, r2, r8, lsl #20 │ │ │ │ tsteq fp, r8, asr #21 │ │ │ │ tsteq fp, r8, lsl #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r3, r4, r8, lsl #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r5, r0, ror sp │ │ │ │ - tsteq fp, r8, ror #15 │ │ │ │ - tsteq sl, r8, lsl #11 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, ror #6 │ │ │ │ tsteq fp, r8, asr #19 │ │ │ │ cmpeq r9, r8, lsr r4 │ │ │ │ tsteq fp, r0, asr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ orreq r3, r2, r8, lsr #21 │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ @@ -815666,16 +815666,16 @@ │ │ │ │ strheq r2, [r6, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ orreq sp, r1, r8, lsl sl │ │ │ │ tsteq fp, r0, asr #15 │ │ │ │ tsteq fp, r8, lsl #15 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, ror #6 │ │ │ │ + tsteq fp, r0, ror lr │ │ │ │ + tsteq fp, r8, lsr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq sl, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011b77d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, asr #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -815684,16 +815684,16 @@ │ │ │ │ @ instruction: 0x011b77b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ orreq sp, r5, r8, lsl #29 │ │ │ │ - tsteq fp, r8, lsl #29 │ │ │ │ - @ instruction: 0x011b7798 │ │ │ │ + tsteq fp, r8, ror #15 │ │ │ │ + tsteq sl, r8, lsl #11 │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ @ instruction: 0x011b75b0 │ │ │ │ @ instruction: 0x0180e090 │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ @@ -815890,16 +815890,16 @@ │ │ │ │ @ instruction: 0x011b7af0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ hvceq 50952 @ 0xc708 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, asr #23 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + @ instruction: 0x018d2e90 │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, lsl #23 │ │ │ │ ldrdeq pc, [r1, r8] │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ @@ -816104,22 +816104,22 @@ │ │ │ │ hvceq 25352 @ 0x6308 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - @ instruction: 0x018d2e90 │ │ │ │ + @ instruction: 0x011ba6d8 │ │ │ │ + tsteq fp, r8, lsl fp │ │ │ │ tsteq fp, r0, lsl #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq fp, r0, lsr #15 │ │ │ │ - tsteq fp, r0, ror lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r0, asr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018011b0 │ │ │ │ tsteq fp, r8, lsr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, ror #3 │ │ │ │ orreq sp, r5, r8, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -818611,15 +818611,15 @@ │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq pc, r7, r8, lsr sl @ │ │ │ │ tsteq fp, r8, asr #11 │ │ │ │ tsteq fp, r0, lsl #11 │ │ │ │ smlaltbeq r1, r5, r8, sl │ │ │ │ @ instruction: 0x0149d598 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ba690 │ │ │ │ + tsteq fp, r0, lsr #15 │ │ │ │ smlatbeq sp, r0, ip, sp │ │ │ │ cmpeq sl, r8, lsr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x011ba5b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -818672,16 +818672,16 @@ │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq fp, r8, lsl #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ba9f8 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ @ instruction: 0x011ba6b0 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ strdeq r4, [r1, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, lsr #13 │ │ │ │ @ instruction: 0x011ba6b8 │ │ │ │ @@ -818690,16 +818690,16 @@ │ │ │ │ smlalbbeq r3, r6, r8, r5 │ │ │ │ tsteq fp, r8, asr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strhteq sl, [r4], #64 @ 0x40 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x011ba690 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r1, r5, r0, lsl #1 │ │ │ │ @ instruction: 0x011ba6f0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -818740,16 +818740,16 @@ │ │ │ │ smlalbteq r3, r6, r8, r5 │ │ │ │ @ instruction: 0x011ba790 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r5, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r3 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x011ba6d8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011ba9f8 │ │ │ │ @ instruction: 0x011ba7d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ba7b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8, asr #15 │ │ │ │ @@ -819105,15 +819105,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlaleq sp, r3, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, ror r1 │ │ │ │ + tsteq fp, r8, lsr #3 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq pc, r7, r8, lsr sl @ │ │ │ │ tsteq fp, r8, ror #27 │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ @ instruction: 0x01442e98 │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ @@ -819368,30 +819368,30 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq fp, r8, ror pc │ │ │ │ + subeq sl, r1, #216, 4 @ 0x8000000d │ │ │ │ + orreq sl, sl, r8, asr r0 │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ orreq r9, r0, r0, asr #10 │ │ │ │ @ instruction: 0x011bb1b8 │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ @ instruction: 0x011bb190 │ │ │ │ cmpeq r6, r8, lsl r7 │ │ │ │ @ instruction: 0x011bb198 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r5, r8, ror r4 │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ smlaltbeq lr, sl, r8, r1 │ │ │ │ - subeq sl, r1, #224, 4 │ │ │ │ - orreq sl, sl, r8, asr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq fp, r8, ror pc │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r4, r3, r0, lsl r5 │ │ │ │ @ instruction: 0x011bb1f0 │ │ │ │ @ instruction: 0x011bb1b0 │ │ │ │ tsteq fp, r0, lsr #3 │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ tsteq fp, r0, asr #3 │ │ │ │ @@ -820309,15 +820309,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq pc, [fp, #-104] @ 0xffffff98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, sl, r0, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq fp, r0, lsl #1 │ │ │ │ + tsteq fp, r8, lsl #1 │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ rsceq lr, r3, r0, asr #10 │ │ │ │ strheq fp, [fp, #-8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, asr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ @@ -820332,18 +820332,18 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrsheq ip, [fp, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, sl, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrsheq ip, [fp, -r0] │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ orreq lr, r5, r8, lsl #12 │ │ │ │ ldrheq ip, [fp, -r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -820500,16 +820500,16 @@ │ │ │ │ @ instruction: 0x014bc598 │ │ │ │ tsteq fp, r0, lsl r3 │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01155590 │ │ │ │ qdaddeq r0, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #7 │ │ │ │ - tsteq fp, r0, lsr #9 │ │ │ │ - smlalbbeq r7, ip, r8, r2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r8, lsr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r5, r8, asr r6 │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ @ instruction: 0x011bb6d0 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ @@ -820594,16 +820594,16 @@ │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq fp, r8, lsl #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r5, r0, lsl #13 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r8, lsr #1 │ │ │ │ + tsteq fp, r0, lsr #9 │ │ │ │ + smlalbbeq r7, ip, r8, r2 │ │ │ │ tsteq fp, r8, lsr #9 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [fp, r8] │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011bc4f8 │ │ │ │ @@ -822874,22 +822874,22 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ smlaltteq r3, r6, r8, ip │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r5, r0, asr r9 │ │ │ │ - tsteq fp, r8, asr #16 │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ @ instruction: 0x011c0b98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ + tsteq fp, r0, lsr #6 │ │ │ │ + ldrdeq sl, [sl, r0] │ │ │ │ @ instruction: 0x011bbef0 │ │ │ │ cmppeq lr, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011bc498 │ │ │ │ - ldrdeq sl, [sl, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #17 │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq fp, r8, ror r8 │ │ │ │ @@ -823416,15 +823416,15 @@ │ │ │ │ strexeq r7, r8, [r9] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tstpeq fp, r8, lsr #1 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x011bf190 │ │ │ │ + tsteq ip, r0, ror #18 │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ tstpeq fp, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r9, r0, lsr #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @@ -823472,16 +823472,16 @@ │ │ │ │ tstpeq fp, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ tstpeq fp, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tstpeq fp, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ hvceq 39320 @ 0x9998 │ │ │ │ - tsteq ip, r8, ror r9 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + subeq r1, r3, #152, 6 @ 0x60000002 │ │ │ │ + orreq sl, sl, r8, asr #2 │ │ │ │ @ instruction: 0x011bf1b8 │ │ │ │ orreq r6, r7, r8, asr #21 │ │ │ │ tstpeq fp, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ @ instruction: 0x011bf1b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq fp, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ @@ -824996,21 +824996,21 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ ldrdeq r1, [r8, r0] │ │ │ │ tsteq ip, r8, lsl #19 │ │ │ │ tsteq ip, r8, asr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - subeq r1, r3, #160, 6 @ 0x80000002 │ │ │ │ - orreq sl, sl, r8, asr #2 │ │ │ │ + tsteq ip, r8, ror r9 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ - tsteq fp, r0, lsr #6 │ │ │ │ + @ instruction: 0x011bc498 │ │ │ │ cmpeq ip, r8, lsr #4 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ orreq lr, r0, r8, lsr sp │ │ │ │ @ instruction: 0x011c09d0 │ │ │ │ tsteq ip, r0, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq ip, r8, lsr #21 │ │ │ │ @@ -825079,15 +825079,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r8, r0, lsr #24 │ │ │ │ tsteq ip, r0, lsr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq ip, r0, lsr #23 │ │ │ │ + tsteq ip, r8, ror #23 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq fp, lr, r8, lsr #31 │ │ │ │ tsteq ip, r0, asr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011c0ad8 │ │ │ │ @@ -825140,16 +825140,16 @@ │ │ │ │ smlaltteq r4, r6, r8, r1 │ │ │ │ @ instruction: 0x011c0b90 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r3, fp, r8, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011c0ab0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011c0bf0 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r8, ror #8 │ │ │ │ @ instruction: 0x011c0bb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -825158,16 +825158,16 @@ │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0185edb0 │ │ │ │ tsteq ip, r0, ror #23 │ │ │ │ orreq r9, r7, r8, lsr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r3, fp, r8, r4 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r8, ror #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011c0bf0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq ip, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sp, r0, ror #31 │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -831675,15 +831675,15 @@ │ │ │ │ tsteq ip, r8, lsr r2 │ │ │ │ orreq r2, r7, r8, ror lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r1, r0, ror #19 │ │ │ │ tstpeq sl, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ orreq pc, r5, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq ip, r0, lsr r3 │ │ │ │ + tsteq ip, r8, lsr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ strdeq r3, [r4, #-8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, ror #3 │ │ │ │ tsteq ip, r8, asr #3 │ │ │ │ cmpeq r4, r8, lsl #6 │ │ │ │ @@ -831768,16 +831768,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, lsr #5 │ │ │ │ strdeq r4, [r6, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011c8890 │ │ │ │ + tsteq ip, r8, ror r5 │ │ │ │ + strheq r1, [ip, #-56] @ 0xffffffc8 │ │ │ │ @ instruction: 0x0114d2f8 │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ tsteq ip, r8, asr #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -832939,15 +832939,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r8, r8, lsl r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, lsr #13 │ │ │ │ - strheq r1, [ip, #-56] @ 0xffffffc8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq ip, r8, lsl #11 │ │ │ │ orreq r2, r8, r0, lsl #31 │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ ldrdeq sp, [r8, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0x011c8598 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq ip, r0, lsr #11 │ │ │ │ @@ -833012,18 +833012,18 @@ │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ @ instruction: 0x011c8698 │ │ │ │ tsteq ip, r0, lsl #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x018824b8 │ │ │ │ - tsteq ip, r8, lsr #13 │ │ │ │ - andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, sl, r8, ror #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011c8890 │ │ │ │ tsteq ip, r0, asr r1 │ │ │ │ strdeq ip, [fp, #-88] @ 0xffffffa8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq ip, r0, ror #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011c86d0 │ │ │ │ @@ -835055,17 +835055,17 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq fp, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ tsteq ip, r0, lsl #13 │ │ │ │ orreq r3, r9, r0, asr #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r8, r0, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ca690 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq ip, r8, lsr #24 │ │ │ │ + tsteq ip, r0, lsl #24 │ │ │ │ + @ instruction: 0x011cab98 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r5, r8, lsr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, asr #24 │ │ │ │ tsteq ip, r8, asr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, asr #13 │ │ │ │ @@ -835379,15 +835379,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011cab90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011cabf8 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + tsteq ip, r0, asr #30 │ │ │ │ tsteq ip, r8, lsr #23 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r9, r0, asr #4 │ │ │ │ tsteq ip, r8, asr #23 │ │ │ │ @@ -835402,18 +835402,18 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, asr #11 │ │ │ │ ldrdeq sp, [sl, #-24] @ 0xffffffe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq ip, r0, lsl #24 │ │ │ │ - @ instruction: 0x011cafb0 │ │ │ │ - tsteq ip, r8, ror r5 │ │ │ │ + tsteq ip, r0, lsr r3 │ │ │ │ smlaltbeq r1, ip, r8, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq ip, r8, lsr #24 │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ orreq r5, r8, r0, asr #27 │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ @@ -835610,18 +835610,18 @@ │ │ │ │ tsteq ip, r0, lsl r0 │ │ │ │ tsteq ip, r8, lsr #30 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011caeb8 │ │ │ │ smlalbteq r5, r6, r8, r8 │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ - orreq ip, r1, r0, lsl #25 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ orreq r9, sl, r8, lsl pc │ │ │ │ + tsteq ip, r0, lsl r1 │ │ │ │ + tsteq ip, r8, lsr pc │ │ │ │ tsteq ip, r0, asr pc │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01148bb8 │ │ │ │ cmpeq r9, r8, asr #12 │ │ │ │ tsteq ip, r8, lsr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -835640,18 +835640,18 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, lsr #3 │ │ │ │ strheq r3, [sl, #-120] @ 0xffffff88 │ │ │ │ tsteq ip, r0, lsl #3 │ │ │ │ cmpeq r9, r8, asr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq ip, r0, asr #4 │ │ │ │ - tsteq ip, r0, asr #30 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ + orreq ip, r1, r0, lsl #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq ip, r8, lsr pc │ │ │ │ + @ instruction: 0x011cafb0 │ │ │ │ @ instruction: 0x011caff0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872c98 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -835665,15 +835665,15 @@ │ │ │ │ tsteq ip, r0 │ │ │ │ cmpeq r6, r8, lsl #18 │ │ │ │ tsteq ip, r8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r6, r0, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq ip, r0, lsr #1 │ │ │ │ + tsteq ip, r0, asr #4 │ │ │ │ tsteq ip, r8, asr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r8, lsr #32 │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, ror r5 │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ @@ -835700,16 +835700,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ strheq pc, [fp, #-168] @ 0xffffff58 @ │ │ │ │ @ instruction: 0x011cb098 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq ip, r0, lsl #8 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sl, sl, r8, asr r0 │ │ │ │ tsteq ip, r8, ror #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r6, r8, ror #1 │ │ │ │ tsteq ip, r0, asr #1 │ │ │ │ smlaltbeq fp, sl, r8, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -835728,16 +835728,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r2, r0, lsr #5 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sl, sl, r8, asr r0 │ │ │ │ + @ instruction: 0x011cbaf0 │ │ │ │ + tsteq ip, r0, lsr #1 │ │ │ │ tsteq ip, r0, lsr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011c88f8 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ tsteq ip, r8, lsr r1 │ │ │ │ @@ -835804,16 +835804,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - @ instruction: 0x011cbaf8 │ │ │ │ - tsteq ip, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq ip, r0, lsl #8 │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ tsteq ip, r8, asr r2 │ │ │ │ tsteq ip, r0, ror #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r8, lsr sp │ │ │ │ tsteq ip, r8, ror #4 │ │ │ │ @@ -836353,37 +836353,37 @@ │ │ │ │ tsteq ip, r0, asr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r6, r8, lsr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011cbad8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq ip, r8, lsl fp │ │ │ │ + @ instruction: 0x011cbaf8 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sl, sl, r0, lsl #1 │ │ │ │ tsteq r3, r8, asr #29 │ │ │ │ orreq r5, r8, r8, ror #7 │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ tsteq ip, r0, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sl, sl, r0, lsl #1 │ │ │ │ - tsteq ip, r8, lsr #32 │ │ │ │ - @ instruction: 0x011cbaf0 │ │ │ │ + tsteq ip, r0, lsl ip │ │ │ │ + @ instruction: 0x011cbad8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq ip, r8, lsl fp │ │ │ │ tsteq ip, r8, lsl #22 │ │ │ │ tsteq ip, r8, ror #22 │ │ │ │ tsteq ip, r0, lsl fp │ │ │ │ tsteq ip, r0, ror #23 │ │ │ │ @ instruction: 0x011cba90 │ │ │ │ cmpeq r8, r8, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r1, r5, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq ip, r8, lsr #23 │ │ │ │ + tsteq ip, r8, lsr #32 │ │ │ │ tsteq ip, r8, asr r9 │ │ │ │ orreq r3, sl, r0, ror #23 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r9, r7, r0, asr #6 │ │ │ │ @ instruction: 0x011cbbf0 │ │ │ │ tsteq ip, r8, lsr fp │ │ │ │ tsteq ip, r0, asr fp │ │ │ │ @@ -836406,16 +836406,16 @@ │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq sp, [r9, r0] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ce1f0 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sl, sl, r8, lsr #1 │ │ │ │ @ instruction: 0x011cbbb8 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq ip, r0, asr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r8, asr #22 │ │ │ │ smlaltbeq r5, r6, r8, sl │ │ │ │ @ instruction: 0x011cbbd0 │ │ │ │ @@ -836432,16 +836432,16 @@ │ │ │ │ tsteq ip, r8, ror #23 │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ smlaltbeq sp, fp, r8, r7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq ip, r4, r0, ror #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r6, r0, asr r2 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sl, sl, r8, lsr #1 │ │ │ │ + tsteq ip, r0, lsl #5 │ │ │ │ + tsteq ip, r8, lsr #23 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ strdeq sp, [r7, r8] │ │ │ │ tsteq ip, r8, asr ip │ │ │ │ tsteq ip, r8, lsl ip │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ tsteq ip, r0, ror #20 │ │ │ │ @@ -836694,16 +836694,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, lsl r3 │ │ │ │ orreq r0, r6, r8, asr #5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872c98 │ │ │ │ - @ instruction: 0x011cd9d8 │ │ │ │ - tsteq ip, r0, lsl ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011ce1f0 │ │ │ │ tsteq ip, r0, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r7, r7, r0, lsl r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -837168,15 +837168,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq ip, r8, lsr #18 │ │ │ │ + @ instruction: 0x011cd9d8 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq ip, r0, lsr #15 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -837270,16 +837270,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ orreq r3, r9, r0, asr fp │ │ │ │ tsteq ip, r8, lsl #23 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq r0, r0, r8 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + ldrdeq sl, [sl, r0] │ │ │ │ tsteq ip, r8, lsr fp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01840798 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -837868,16 +837868,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011cda90 │ │ │ │ orreq r1, r8, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r0, [r6, r8] │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - ldrdeq sl, [sl, r0] │ │ │ │ + tsteq ip, r8, asr #19 │ │ │ │ + tsteq ip, r8, lsr #18 │ │ │ │ @ instruction: 0x011cd290 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @ instruction: 0x011cd298 │ │ │ │ @ instruction: 0x011cd2f0 │ │ │ │ tsteq ip, r0, lsl #4 │ │ │ │ strdeq r9, [r9, #-232] @ 0xffffff18 │ │ │ │ @ instruction: 0x011cd2b8 │ │ │ │ @@ -838338,16 +838338,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011cd9d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq ip, r0, ror #31 │ │ │ │ - tsteq ip, r0, lsl #5 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq r0, r0, r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r6, r8, ror #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r2, r0, lsl lr @ │ │ │ │ @ instruction: 0x011cd9f0 │ │ │ │ @@ -838885,15 +838885,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ tsteq ip, r8, asr r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq ip, r0, asr r5 │ │ │ │ + tsteq ip, r0, ror #31 │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011ce2b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -839072,16 +839072,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq ip, r0, asr #10 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01184690 │ │ │ │ orreq r1, r8, r0, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tstpeq ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sl, sl, r8, asr #2 │ │ │ │ @ instruction: 0x011cf9f8 │ │ │ │ @ instruction: 0x014b8c98 │ │ │ │ tsteq ip, r8, asr #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, sl, r0, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -839358,16 +839358,16 @@ │ │ │ │ cmpeq r8, r8, lsr #10 │ │ │ │ tsteq ip, r8, lsr #24 │ │ │ │ orreq r0, r6, r8, asr #15 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ orreq pc, r0, r8, lsr r7 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ce9b8 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sl, sl, r8, asr #2 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq ip, r0, asr r5 │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r0, ror #19 │ │ │ │ strdeq ip, [r2, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r2, r8, lsl r5 │ │ │ │ @ instruction: 0x011ce9f0 │ │ │ │ @@ -839748,16 +839748,16 @@ │ │ │ │ @ instruction: 0x011cefb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq fp, r8, ror #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01860890 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq ip, r8, asr #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tstpeq ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x011ceff8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011c9398 │ │ │ │ @@ -854586,16 +854586,16 @@ │ │ │ │ tsteq sp, r0, asr #27 │ │ │ │ tsteq sp, r8, lsr #15 │ │ │ │ @ instruction: 0x011dd7f8 │ │ │ │ tsteq sp, r0, lsr r7 │ │ │ │ @ instruction: 0x0144c998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sp, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ - @ instruction: 0x018fcc90 │ │ │ │ + tsteq sp, r0, lsr #16 │ │ │ │ + cmpeq ip, r8, lsr #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r9, r8, lsr #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r0, r4, r0, asr #30 │ │ │ │ tsteq sp, r8, lsl r8 │ │ │ │ orreq ip, r0, r0, asr #19 │ │ │ │ tstpeq r2, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ @@ -854613,15 +854613,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r9, r8, ror r0 │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ orreq r3, r8, r8, ror #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r4, r9, r8, ror r0 │ │ │ │ tsteq sp, r0, ror #17 │ │ │ │ - cmpeq ip, r8, lsr #8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq sp, r0, ror pc │ │ │ │ strdeq pc, [r3, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ tsteq sp, r0, asr r8 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ tsteq sp, r8, asr #16 │ │ │ │ @@ -854660,16 +854660,16 @@ │ │ │ │ orreq r1, r6, r8, ror #29 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbbeq sp, sl, r8, r2 │ │ │ │ @ instruction: 0x011dd8d8 │ │ │ │ ldrdeq r2, [r0, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r9, r8, lsr #17 │ │ │ │ - @ instruction: 0x011de7f8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq sl, [r4], #224 @ 0xe0 @ │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ strhteq r6, [r6], #168 @ 0xa8 │ │ │ │ smlaltteq r5, r9, r8, r0 │ │ │ │ @@ -855626,16 +855626,16 @@ │ │ │ │ orreq r8, r9, r0, lsr #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r4, r3, r0, lsl r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sp, r8, ror #15 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r0, lsr r0 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ + @ instruction: 0x018fcc90 │ │ │ │ tsteq sp, r8, lsl #16 │ │ │ │ cmpeq r6, r8, lsr #32 │ │ │ │ tsteq sp, r0, lsl r8 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r6, r8, ror r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -856107,15 +856107,15 @@ │ │ │ │ tsteq sp, r8, ror #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x011dd7b8 │ │ │ │ + @ instruction: 0x011de7f8 │ │ │ │ tsteq sp, r0, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq sp, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ee3b8 │ │ │ │ orreq r2, r6, r8, ror #2 │ │ │ │ tsteq sp, r0, lsr #31 │ │ │ │ @@ -858124,16 +858124,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r0, lsr #30 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 48520 @ 0xbd88 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq ip, pc, r0, ror #25 │ │ │ │ + @ instruction: 0x011e13d8 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -858435,25 +858435,25 @@ │ │ │ │ @ instruction: 0x011e13d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq pc, r2, r8, ror #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011e13f8 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ + @ instruction: 0x011e37b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r4, r0, ror ip │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r4, r3, r0, lsr #8 │ │ │ │ tsteq lr, r8, lsr #8 │ │ │ │ tsteq lr, r8, ror #7 │ │ │ │ - tsteq lr, r0, lsl #8 │ │ │ │ - tsteq lr, r0, asr #15 │ │ │ │ - tsteq sp, r0, lsr #16 │ │ │ │ + @ instruction: 0x011dd7b8 │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq ip, pc, r0, ror #25 │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ andle r0, r0, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01883390 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbbeq r6, fp, r8, r0 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ @@ -858928,15 +858928,15 @@ │ │ │ │ cmpeq r6, r8, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ + tsteq lr, r0, asr #15 │ │ │ │ @ instruction: 0x011e1690 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r0, asr r5 │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ andle r0, r0, r7 │ │ │ │ @@ -860174,16 +860174,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011e2ef8 │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r3, r8, ror #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r7, r0, lsr r8 │ │ │ │ - @ instruction: 0x011e38b0 │ │ │ │ - tsteq lr, r0, asr #26 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + @ instruction: 0x018a9fb8 │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ @@ -860730,18 +860730,18 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x010eefb0 │ │ │ │ orreq r7, sl, r0, asr #29 │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ smlaleq r1, r5, r8, r6 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - @ instruction: 0x018a9fb8 │ │ │ │ + @ instruction: 0x011e38d8 │ │ │ │ + tsteq lr, r8, lsl #30 │ │ │ │ tsteq lr, r0, lsl #19 │ │ │ │ - @ instruction: 0x011e37b8 │ │ │ │ + tsteq lr, r0, asr #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r8, ror #11 │ │ │ │ tsteq lr, r8, asr #15 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r8, asr r8 │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ @@ -860792,26 +860792,26 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r3, r0, lsl r9 @ │ │ │ │ tsteq lr, r0, lsl r8 │ │ │ │ cmpeq r6, r8, ror #22 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ strdeq r0, [sp, r8] │ │ │ │ - tsteq lr, r0, asr #26 │ │ │ │ - tsteq lr, r8, lsr #17 │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + orreq r2, sp, r0, asr #23 │ │ │ │ tsteq lr, r0, asr #17 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ @ instruction: 0x011e2598 │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - orreq r2, sp, r0, asr #23 │ │ │ │ + @ instruction: 0x011e3cb0 │ │ │ │ + @ instruction: 0x011e38b0 │ │ │ │ tsteq fp, r0, rrx │ │ │ │ orreq r2, r6, r0, ror #18 │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011e38f8 │ │ │ │ tsteq sl, r0, asr r4 │ │ │ │ tsteq lr, r0, lsl #18 │ │ │ │ @@ -860844,16 +860844,16 @@ │ │ │ │ orreq r0, r3, r8, asr #6 │ │ │ │ tsteq lr, r0, lsr #19 │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ tstpeq sp, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq lr, r0, lsl sp │ │ │ │ - @ instruction: 0x011e38d8 │ │ │ │ + tsteq lr, r0, asr #26 │ │ │ │ + tsteq lr, r8, lsr #17 │ │ │ │ @ instruction: 0x011e3990 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r4, r3, r0, lsr #8 │ │ │ │ @ instruction: 0x011e39d8 │ │ │ │ @@ -860923,15 +860923,15 @@ │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ orreq r0, sl, r0, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r6, r8, lsl #19 │ │ │ │ tsteq lr, r0, asr r0 │ │ │ │ cmpeq r9, r8, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011e3bf0 │ │ │ │ + tsteq lr, r0, lsl sp │ │ │ │ tsteq lr, r8, asr #21 │ │ │ │ orreq sp, r9, r0, lsr r3 │ │ │ │ @ instruction: 0x011e3ad0 │ │ │ │ @ instruction: 0x01801098 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl #4 │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ @@ -861000,16 +861000,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r8, ror #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r0, ror #26 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ tsteq r9, r8, lsl #27 │ │ │ │ @ instruction: 0x018629b0 │ │ │ │ tsteq lr, r0, lsr pc │ │ │ │ orreq r3, r7, r8, asr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0147c398 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -861048,16 +861048,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011e3c90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011e3c98 │ │ │ │ cmppeq r9, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ tsteq lr, r0, lsr #25 │ │ │ │ rsceq r8, r3, r0, lsl #3 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ + tsteq lr, r8, asr lr │ │ │ │ + @ instruction: 0x011e3bf0 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ orreq r8, r1, r8, lsr r3 │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ @ instruction: 0x011e3cb8 │ │ │ │ @ instruction: 0x011e3cd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -861072,16 +861072,16 @@ │ │ │ │ orreq pc, r3, r8, lsr r9 @ │ │ │ │ tsteq lr, r0, lsl #26 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq lr, r8, lsl #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ cmpeq r6, r8, lsl ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq lr, r8, lsr #30 │ │ │ │ - @ instruction: 0x011e3cb0 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r5, r0, r0, ror r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsl sp │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018ca7b8 │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ @@ -861092,16 +861092,16 @@ │ │ │ │ tsteq lr, r8, lsr #26 │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ tsteq lr, r8, asr sp │ │ │ │ @ instruction: 0x011e3db0 │ │ │ │ tsteq lr, r0, ror #25 │ │ │ │ smlaltteq sp, r4, r8, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011e3f98 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r2, [r6, r8] │ │ │ │ tsteq lr, r8, lsl #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, lsl #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -861154,16 +861154,16 @@ │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ cmpeq r6, r8, asr ip │ │ │ │ tsteq lr, r0, asr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r2, [r6, r8] │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, ror #6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq lr, r0, ror #26 │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r9, r8, lsr sl │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ @@ -861206,16 +861206,16 @@ │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x0117fbb8 │ │ │ │ smlalbteq lr, r9, r8, sp │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq r4, r1, r8, lsr #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq lr, r8, asr lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011e3f98 │ │ │ │ tsteq lr, r8, lsr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r0, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -861237,15 +861237,15 @@ │ │ │ │ @ instruction: 0x011e3f90 │ │ │ │ cmppeq r7, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 32744 @ 0x7fe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r0, lsr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, asr r0 │ │ │ │ + tsteq lr, r0, ror r0 │ │ │ │ @ instruction: 0x011e3fb0 │ │ │ │ orreq lr, r0, r8, lsr #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r9, r8, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r3, r0, ror #18 │ │ │ │ tsteq lr, r8, asr #31 │ │ │ │ @@ -861282,22 +861282,22 @@ │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011e3fd0 │ │ │ │ hvceq 26824 @ 0x68c8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, ror r0 │ │ │ │ + subeq r2, r2, #192, 22 @ 0x30000 │ │ │ │ + @ instruction: 0x018aa4b8 │ │ │ │ tsteq lr, r8, rrx │ │ │ │ cmpeq sl, r8, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq lr, r4, r8, lsr #17 │ │ │ │ - subeq r2, r2, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0x018aa4b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq lr, r8, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq lr, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r5, r8, lsr r4 │ │ │ │ @ instruction: 0x011e4098 │ │ │ │ tsteq lr, r0, lsl #1 │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ @@ -861765,19 +861765,19 @@ │ │ │ │ @ instruction: 0x011e47d0 │ │ │ │ strdeq r7, [r1, r8] │ │ │ │ tsteq r2, r8, ror r0 │ │ │ │ @ instruction: 0x0183f9b0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011e47f0 │ │ │ │ + tsteq lr, r8, lsr #19 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, sl, r0, ror #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011e4ff0 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r0, ror #9 │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ smlaltteq lr, r9, r8, sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r2, [r6, r0] │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ strheq r8, [fp, #-216] @ 0xffffff28 │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ @@ -861878,16 +861878,16 @@ │ │ │ │ rsceq r7, r3, r0, lsl #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r0, lsl #7 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r0, ror #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011e4ff0 │ │ │ │ @ instruction: 0x011e49b8 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ tsteq lr, r0, asr #19 │ │ │ │ tsteq lr, r0, lsr #20 │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ cmpeq r4, r8, lsr #4 │ │ │ │ tsteq lr, r0, ror #20 │ │ │ │ @@ -864028,15 +864028,15 @@ │ │ │ │ rsceq r4, r4, r8, ror #14 │ │ │ │ tsteq lr, r0, lsr fp │ │ │ │ rsceq r4, r4, r0, lsl #15 │ │ │ │ strdeq lr, [r9, #-232] @ 0xffffff18 │ │ │ │ ldrdeq lr, [r9, #-232] @ 0xffffff18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, lsr lr │ │ │ │ - subeq r1, r3, #184, 22 @ 0x2e000 │ │ │ │ + subeq r1, r3, #176, 22 @ 0x2c000 │ │ │ │ orreq ip, r1, r8, asr r2 │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ orreq r5, r8, r8, lsl #9 │ │ │ │ @ instruction: 0x011d1b98 │ │ │ │ @ instruction: 0x01883890 │ │ │ │ tsteq lr, r0, ror #23 │ │ │ │ tsteq lr, r8, asr #22 │ │ │ │ @@ -865371,15 +865371,15 @@ │ │ │ │ tsteq lr, r8, lsl r0 │ │ │ │ tsteq lr, r0, ror #29 │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ cmpeq r9, r8, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ + tsteq lr, r8, ror #1 │ │ │ │ tsteq lr, r0, lsr #29 │ │ │ │ cmpeq r9, r8, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r8, lsr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r3, r8, lsr lr @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -866148,18 +866148,18 @@ │ │ │ │ rsceq r6, r3, r0, lsl #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r0, lsl r6 │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, asr #2 │ │ │ │ - ldrsbeq r9, [lr, -r0] │ │ │ │ + tsteq lr, r8, ror #24 │ │ │ │ cmpeq ip, r8, ror #8 │ │ │ │ + ldrsbeq r9, [lr, -r0] │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r6, r0, lsr #4 │ │ │ │ @ instruction: 0x011e8c90 │ │ │ │ @@ -866432,22 +866432,22 @@ │ │ │ │ strheq r9, [r6, #-104] @ 0xffffff98 │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ orreq r3, r8, r8, asr #20 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ orreq r4, r3, r0, ror #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, asr #1 │ │ │ │ - tsteq lr, r8, ror #1 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r0, ror #9 │ │ │ │ tsteq lr, r0, ror #1 │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01073990 │ │ │ │ strheq lr, [r9, #-248] @ 0xffffff08 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r0, ror #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq lr, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq lr, [r9, #-248] @ 0xffffff08 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r2, r8, ror r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01863298 │ │ │ │ tsteq lr, r8, lsl r1 │ │ │ │ @@ -866729,15 +866729,15 @@ │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ tsteq lr, r8, lsl #11 │ │ │ │ @ instruction: 0x011e95d8 │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ hvceq 19896 @ 0x4db8 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ @@ -866774,26 +866774,26 @@ │ │ │ │ tsteq lr, r0, lsl #12 │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ + tsteq lr, r0, asr r6 │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ ldrdeq ip, [r0, r8] │ │ │ │ tsteq lr, r8, ror #12 │ │ │ │ tsteq lr, r0, lsr r6 │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #25 │ │ │ │ tsteq lr, r8, lsr #13 │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ + tsteq lr, r8, ror r4 │ │ │ │ @ instruction: 0x011e9690 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, ror #9 │ │ │ │ orreq pc, r3, r8, ror pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -866806,16 +866806,16 @@ │ │ │ │ hvceq 27000 @ 0x6978 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tstpeq lr, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ orreq pc, r3, r8, asr #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r8, asr #32 │ │ │ │ - tsteq lr, r8, lsr #16 │ │ │ │ - tsteq lr, r8, lsl r7 │ │ │ │ + tsteq lr, r0, ror #24 │ │ │ │ + cmpeq ip, r8, asr r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ tsteq lr, r8, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -866902,16 +866902,16 @@ │ │ │ │ @ instruction: 0x01883390 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r6, r0, ror #6 │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ - tsteq lr, r8, ror #24 │ │ │ │ - cmpeq ip, r8, asr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ tsteq sp, r8, asr #11 │ │ │ │ @ instruction: 0x018831b0 │ │ │ │ tsteq lr, r8, ror #16 │ │ │ │ tsteq lr, r0, lsr r8 │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -867523,15 +867523,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x011ea1d8 │ │ │ │ @ instruction: 0x011ea1d0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, lsr #4 │ │ │ │ + tsteq lr, r8, lsl r7 │ │ │ │ tsteq lr, r0, lsr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sl, r9, r8, asr #4 │ │ │ │ tsteq lr, r8, ror #3 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ @@ -867542,16 +867542,16 @@ │ │ │ │ cmpeq r6, r8, lsl #18 │ │ │ │ tsteq lr, r8, lsl r2 │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r6, r0, asr r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq lr, r8, lsl #17 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, lsr #29 │ │ │ │ tsteq lr, r0, ror r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r3, [sl, #-8] │ │ │ │ tsteq lr, r8, asr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -867690,16 +867690,16 @@ │ │ │ │ cmpeq fp, r8, lsl lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r8, r0, ror sl │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, lsr #29 │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ + tsteq lr, r8, lsr #4 │ │ │ │ tsteq lr, r8, lsl #9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011ea4d8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, lsr #9 │ │ │ │ @@ -867858,16 +867858,16 @@ │ │ │ │ orreq r4, r3, r0, lsr #8 │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ @ instruction: 0x011ea6f8 │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ smlalbbeq r9, r6, r8, r9 │ │ │ │ tsteq r1, r8, ror #15 │ │ │ │ orreq r1, r8, r0, lsr #29 │ │ │ │ - tsteq lr, r0, lsr #30 │ │ │ │ - tsteq lr, r8, ror r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq lr, r8, lsl #17 │ │ │ │ @ instruction: 0x011e2598 │ │ │ │ andle r0, r0, r5 │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ orreq r1, r8, r0, lsr fp │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ @ instruction: 0x01840090 │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ @@ -867951,15 +867951,15 @@ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ea7f8 │ │ │ │ strheq r9, [r6, #-152] @ 0xffffff68 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq lr, r0, ror ip │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ tsteq lr, r0, lsl r9 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r8, ror #11 │ │ │ │ @ instruction: 0x011ea898 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq lr, r8, lsr #18 │ │ │ │ @@ -870248,16 +870248,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r8, r4, r0, ror #31 │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ cmpeq fp, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq pc, r8, ror r5 @ │ │ │ │ + @ instruction: 0x01054990 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ tsteq lr, r0, lsr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r4, r4, r8, asr #30 │ │ │ │ tsteq lr, r8, lsl #1 │ │ │ │ @@ -870298,16 +870298,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r8, asr r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x01054990 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq lr, r0, ror ip │ │ │ │ tsteq lr, r0, asr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -870420,16 +870420,16 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq lr, r0, lsl pc │ │ │ │ smlabteq r2, r0, r5, sl │ │ │ │ tsteq lr, r8, lsl pc │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ hvceq 39672 @ 0x9af8 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq lr, r8, lsr sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq pc, r8, ror r5 @ │ │ │ │ @ instruction: 0x011ecfb8 │ │ │ │ tsteq lr, r0, asr #32 │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ tsteq lr, r0, ror #30 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ @@ -871202,16 +871202,16 @@ │ │ │ │ smlalbteq r0, fp, r8, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01894eb0 │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ orreq r8, sl, r0, asr #2 │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ @ instruction: 0x01802ab0 │ │ │ │ - tsteq lr, r8, lsl #26 │ │ │ │ - @ instruction: 0x01802998 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r8, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, r7, r0, asr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq sp, r2, r8, ror r3 │ │ │ │ tsteq lr, r0, ror #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011edb98 │ │ │ │ @@ -871278,16 +871278,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r5, r4, r8, lsl #3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbbeq fp, sl, r8, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r8, lsl #10 │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ + @ instruction: 0x01802998 │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ smlalbbeq fp, sl, r8, pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq fp, r5, r0, lsl #11 │ │ │ │ tsteq lr, r0, lsr #25 │ │ │ │ @@ -873889,15 +873889,15 @@ │ │ │ │ tsteq pc, r8, asr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ strdeq r3, [r6, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ - tsteq lr, r8, asr fp │ │ │ │ + tsteq lr, r8, lsl #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r8, r8, lsl #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tstpeq lr, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -882049,15 +882049,15 @@ │ │ │ │ @ instruction: 0x011f84b0 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq pc, r8, asr #9 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq pc, r8, lsl r5 @ │ │ │ │ + tsteq pc, r0, lsr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #29 │ │ │ │ @ instruction: 0x018fccb8 │ │ │ │ @ instruction: 0x011f84f0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -882066,32 +882066,32 @@ │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq pc, r8, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011f8490 │ │ │ │ hvceq 27480 @ 0x6b58 │ │ │ │ tsteq pc, r8, asr sl @ │ │ │ │ tsteq pc, r0, ror #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011f8698 │ │ │ │ + tsteq pc, r0, lsr r5 @ │ │ │ │ + strdeq r1, [ip, #-72] @ 0xffffffb8 │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, asr r5 @ │ │ │ │ - strdeq r1, [ip, #-72] @ 0xffffffb8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r9, r0, lsr r6 │ │ │ │ tsteq r7, r0, lsr #7 │ │ │ │ orreq r4, r6, r8, lsr ip │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq pc, r0, lsr #11 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x018aa4b8 │ │ │ │ tsteq pc, r8, ror r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r8, r7, r0, lsl #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -882100,16 +882100,16 @@ │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x011f8590 │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq fp, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x018aa4b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011f8698 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r2, ip, r8, lsr #18 │ │ │ │ @ instruction: 0x011f85b8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ @@ -883528,28 +883528,28 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, ror #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq pc, r0, lsr #27 │ │ │ │ - sbceq ip, ip, r8, asr #2 │ │ │ │ + tsteq pc, r0, lsr #24 │ │ │ │ + @ instruction: 0x011aaed0 │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ orreq r0, r0, r0, asr #28 │ │ │ │ tsteq pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x01877798 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r8, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011f9c90 │ │ │ │ - @ instruction: 0x011aaed0 │ │ │ │ + @ instruction: 0x011fa6f8 │ │ │ │ tsteq pc, r0, lsr ip @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r0, asr #24 │ │ │ │ cmpeq r6, r8, lsl r9 │ │ │ │ tsteq pc, r8, asr #24 │ │ │ │ @@ -883568,28 +883568,28 @@ │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsl #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + tsteq pc, r8, lsl r5 @ │ │ │ │ + smlaltteq r1, ip, r8, r4 │ │ │ │ @ instruction: 0x011f9cb8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, lsr #25 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ @ instruction: 0x011f9cb0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, lsr ip @ │ │ │ │ cmpeq r6, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq pc, r0, lsr r5 @ │ │ │ │ - smlaltteq r1, ip, r8, r4 │ │ │ │ + tsteq pc, r0, lsr #27 │ │ │ │ + sbceq ip, ip, r8, asr #2 │ │ │ │ @ instruction: 0x011f9cd0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, ror #25 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -883661,15 +883661,15 @@ │ │ │ │ @ instruction: 0x011f9df0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror sp @ │ │ │ │ cmpeq r6, r8, lsr r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r0, r0, lsr pc │ │ │ │ tsteq pc, r0, lsl #30 │ │ │ │ - @ instruction: 0x011f9bf0 │ │ │ │ + tsteq pc, r0, asr #25 │ │ │ │ tsteq pc, r0, lsl lr @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r8, r0, lsl #29 │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ @@ -883737,15 +883737,15 @@ │ │ │ │ tsteq pc, r0, lsr #30 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq pc, r8, lsr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011f9eb0 │ │ │ │ cmpeq r6, r8, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ + tsteq pc, r0, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ orreq sp, r9, r8, asr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r0, r7, r8, asr r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -884188,16 +884188,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r6, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, ror #11 │ │ │ │ tsteq pc, r0, lsr #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, lsr fp @ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + @ instruction: 0x018a9fb8 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ orreq r2, r8, r0, lsr #7 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, asr #12 │ │ │ │ tsteq pc, r8, ror #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror #12 │ │ │ │ @@ -884234,18 +884234,18 @@ │ │ │ │ orreq r5, r6, r0, ror r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq pc, r9, r0, ror #31 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - @ instruction: 0x018a9fb8 │ │ │ │ + tsteq pc, r0, lsl #14 │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ tsteq pc, r8, lsl #14 │ │ │ │ - @ instruction: 0x011fa6f8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq ip, r8, lsr r9 │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq r7, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, lsr #14 │ │ │ │ @@ -885528,16 +885528,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq sl, r8, asr #11 │ │ │ │ orreq r3, r8, r8, lsr #29 │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ tsteq pc, r8, lsl fp @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011fd8b0 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq sl, sl, r8, lsl #10 │ │ │ │ tsteq pc, r8, asr fp @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ smlalbteq fp, r6, r8, sp │ │ │ │ tsteq pc, r0, asr fp @ │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -886284,18 +886284,18 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsl r3 @ │ │ │ │ smlalbbeq r1, fp, r8, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq sl, sl, r8, lsl #10 │ │ │ │ - tsteq pc, r8, asr #18 │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + tsteq pc, r8, lsr r9 @ │ │ │ │ + tsteq pc, r0, lsr fp @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011fd8b0 │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ cmpeq fp, r8, lsr #14 │ │ │ │ tsteq pc, r0, lsr #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsl #15 │ │ │ │ @@ -886372,16 +886372,16 @@ │ │ │ │ tsteq pc, r0, lsr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ orreq r5, r9, r0, lsl #18 │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ - orreq ip, r1, r0, lsl #25 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, asr #30 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror #16 │ │ │ │ strdeq r1, [r8, #-40] @ 0xffffffd8 │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ cmpeq r9, r8, lsl #10 │ │ │ │ tsteq pc, r8, ror r8 @ │ │ │ │ @@ -886426,22 +886426,22 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq pc, r8, lsr #18 │ │ │ │ andle r0, r0, r0 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, asr #30 │ │ │ │ + @ instruction: 0x011fdbf0 │ │ │ │ + tsteq pc, r0, ror #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r6, r8, lsr #9 │ │ │ │ - tsteq pc, r0, ror #27 │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ + orreq ip, r1, r0, lsl #25 │ │ │ │ tsteq pc, r0, lsl r8 @ │ │ │ │ - tsteq pc, r0, ror #16 │ │ │ │ + tsteq pc, r8, asr #18 │ │ │ │ tsteq pc, r0, asr #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsr #15 │ │ │ │ @@ -887417,15 +887417,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r6, r8, lsl #13 │ │ │ │ tsteq pc, r8, lsr #17 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r3, r8, r8, ror #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq pc, r8, lsl sl @ │ │ │ │ + tsteq pc, r0, ror #27 │ │ │ │ tsteq pc, r0, lsr #8 │ │ │ │ orreq fp, r8, r0, lsl sp │ │ │ │ tsteq pc, r0, lsr r9 @ │ │ │ │ orreq r9, r7, r8, lsr #4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -887506,16 +887506,16 @@ │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ tsteq pc, r0, lsl #20 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r6, r8, ror sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tsteq pc, r8, lsl r1 @ │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + ldrdeq r9, [sl, r8] │ │ │ │ tsteq r5, r8, asr #11 │ │ │ │ ldrdeq r6, [sl, r0] │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq pc, r8, lsr sl @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r0, asr #19 │ │ │ │ @@ -887624,16 +887624,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r7, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ orreq r5, r6, r0, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - ldrdeq r9, [sl, r8] │ │ │ │ + tsteq pc, r0, lsr #15 │ │ │ │ + tsteq pc, r8, lsl sl @ │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq ip, r9, r0, lsl r6 │ │ │ │ cmpeq sl, r8, lsl r9 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ @@ -887748,16 +887748,16 @@ │ │ │ │ cmpeq fp, r8, lsr #18 │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ orreq r2, r8, r0, lsl #31 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r8, r8, ror #14 │ │ │ │ @ instruction: 0x011fe790 │ │ │ │ @ instruction: 0x014b2a98 │ │ │ │ - tsteq pc, r0, asr #15 │ │ │ │ - @ instruction: 0x011fdbf0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tsteq pc, r8, lsl r1 @ │ │ │ │ @ instruction: 0x011fddf0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r0, lsl #28 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ tsteq pc, r8, lsl #28 │ │ │ │ @@ -888218,16 +888218,16 @@ │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ sbceq ip, ip, r8, asr #2 │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - tsteq sl, r0, asr r2 │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + orreq r9, sl, r0, ror #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq fp, [r7, #-232] @ 0xffffff18 │ │ │ │ tsteq pc, r0, asr r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r0, ror #10 │ │ │ │ @@ -888372,24 +888372,24 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ tsteq pc, r8, asr #27 │ │ │ │ strheq r2, [fp, #-168] @ 0xffffff58 │ │ │ │ tsteq pc, r0, lsl #12 │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ - tsteq sl, r8, asr #29 │ │ │ │ - orreq r9, sl, r0, ror #6 │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + tsteq pc, r8, lsr r5 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ smlatteq r3, r0, r5, r4 │ │ │ │ orreq r8, sl, r0, lsl #10 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r1, r0, r0, lsl r1 │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq pc, r0, lsr #15 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ + @ instruction: 0x01804a90 │ │ │ │ @ instruction: 0x011fe7f8 │ │ │ │ tstpeq r5, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011fe7d8 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ tsteq pc, r0, ror #15 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ @@ -888401,15 +888401,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq r5, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r8, lsl #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ subeq r0, r0, #248, 20 @ 0xf8000 │ │ │ │ - tsteq pc, r8, lsr r5 @ │ │ │ │ + tsteq pc, r0, asr #15 │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ @ instruction: 0x01841e90 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01865890 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq lr, r0, r8, asr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -888639,29 +888639,29 @@ │ │ │ │ tsteq pc, r0, lsl #17 │ │ │ │ cmppeq fp, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, asr #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ + tsteq pc, r0, lsr #26 │ │ │ │ tsteq pc, r8, ror #23 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ orreq r5, r6, r8, lsl #18 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ swpbeq r9, r8, [fp] │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ @ instruction: 0x011febf8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - tstpeq pc, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ + ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ + orreq sl, sl, r0, lsr r5 │ │ │ │ tsteq pc, r0, lsr #24 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq r7, r2, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -888724,16 +888724,16 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r8, lsr #1 │ │ │ │ orreq r5, r6, r0, lsr r9 │ │ │ │ tsteq pc, r8, lsr #6 │ │ │ │ hvceq 38376 @ 0x95e8 │ │ │ │ tsteq pc, r0, lsl #26 │ │ │ │ smlaleq r0, r4, r0, sp │ │ │ │ - ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - orreq sl, sl, r0, lsr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + tstpeq pc, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq sl, r8, ror #10 │ │ │ │ @ instruction: 0x011fedb0 │ │ │ │ orreq r1, r8, r0, asr lr │ │ │ │ tsteq pc, r8, asr sp @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tstpeq lr, r8, lsl #23 @ p-variant is OBSOLETE │ │ │ │ @@ -889431,23 +889431,23 @@ │ │ │ │ @ instruction: 0x011ff6f8 │ │ │ │ smlaltteq fp, fp, r8, r5 @ │ │ │ │ tsteq sp, r0, asr #27 │ │ │ │ orreq r0, r0, r8, lsr #6 │ │ │ │ tstpeq pc, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ tstpeq pc, r8, lsl r8 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - tstpeq pc, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01872590 │ │ │ │ tstpeq pc, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011ffab8 │ │ │ │ @ instruction: 0x01865a98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x011ffaf8 │ │ │ │ + strbeq r4, [fp], #-960 @ 0xfffffc40 │ │ │ │ + orreq sl, sl, r8, lsr #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmppeq fp, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ orreq r9, r0, r0, asr #10 │ │ │ │ @ instruction: 0x011ff898 │ │ │ │ tstpeq pc, r8, asr r8 @ p-variant is OBSOLETE @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -889518,16 +889518,16 @@ │ │ │ │ rsceq r9, r3, r8, lsr pc │ │ │ │ tsteq sl, r0, asr #11 │ │ │ │ orreq r4, r7, r0, ror #17 │ │ │ │ @ instruction: 0x011ff9b8 │ │ │ │ tstpeq pc, r0, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ orreq r5, r6, r0, asr #21 │ │ │ │ - strbeq r4, [fp], #-960 @ 0xfffffc40 │ │ │ │ - orreq sl, sl, r8, lsr #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x011ffaf8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x011ff998 │ │ │ │ andle r0, r0, r1 │ │ │ │ tstpeq pc, r0, lsr #19 @ p-variant is OBSOLETE │ │ │ │ @@ -889899,15 +889899,15 @@ │ │ │ │ @ instruction: 0x011a3698 │ │ │ │ orreq r1, r0, r0, asr #1 │ │ │ │ @ instruction: 0x011fff90 │ │ │ │ tstpeq pc, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ cmpeq fp, r8, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - subeq r0, r0, #8 │ │ │ │ + subeq r0, r0, #32 │ │ │ │ @ instruction: 0x011ffff8 │ │ │ │ strhteq r9, [r4], #32 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ @ instruction: 0x018089b0 │ │ │ │ @ instruction: 0x011fffd0 │ │ │ │ tstpeq pc, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r8, lsl #27 │ │ │ │ @@ -1142163,27 +1142163,27 @@ │ │ │ │ movtmi r4, #23628 @ 0x5c4c │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcmi 0x0043646e │ │ │ │ teqeq r0, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [pc, #-2072] @ 130ceec <__bss_end__@@Base+0x640120> │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strbvc r2, [r2, #-3903]! @ 0xfffff0c1 │ │ │ │ svccs 0x00646c69 │ │ │ │ rsbsvc r6, r0, #478150656 @ 0x1c800000 │ │ │ │ cmnvs r5, #1862270976 @ 0x6f000000 │ │ │ │ strbvs r6, [ip, #-617]! @ 0xfffffd97 │ │ │ │ strbtvc r7, [r1], #-45 @ 0xffffffd3 │ │ │ │ rsbvc r2, r6, #104, 30 @ 0x1a0 │ │ │ │ cmnvc r1, #-1543503871 @ 0xa4000001 │ │ │ │ @ instruction: 0x332e312d │ │ │ │ svccs 0x0031312e │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ rsbsvc r6, r3, ip, ror #18 │ │ │ │ ... │ │ │ │ andeq lr, r6, r1, lsl r6 │ │ │ │ strcc r0, [lr], #-3840 @ 0xfffff100 │ │ │ │ ldclmi 15, cr4, [r2, #-280] @ 0xfffffee8 │ │ │ │ @ instruction: 0x432d5441 │ │ │ │ subspl r4, r4, #1264 @ 0x4f0 │ │ │ │ @@ -1142201,15 +1142201,15 @@ │ │ │ │ ldmda r1, {r1, r2, r4, r6, r9, sl, ip, lr} │ │ │ │ svceq 0x00000006 │ │ │ │ svcmi 0x0046340e │ │ │ │ strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ cdpmi 3, 4, cr4, cr15, cr13, {1} │ │ │ │ mcrrmi 2, 5, r5, pc, cr4 │ │ │ │ streq r0, [pc, #-2315] @ 130cec5 <__bss_end__@@Base+0x6400f9> │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ blx ffe5680a <_edata@@Base+0xf985680a> │ │ │ │ ... │ │ │ │ teqeq r3, r0, lsr r0 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movwpl r0, #0 │ │ │ │ ldrbpl r5, [r6], -r5, asr #8 │ │ │ │ andeq r0, r6, r0 │ │ │ │ @@ -1142217,27 +1142217,27 @@ │ │ │ │ ldclmi 15, cr4, [r2, #-280] @ 0xfffffee8 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmppl r4, #1104 @ 0x450 │ │ │ │ teqeq r0, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [pc, #-2132] @ 130cfe8 <__bss_end__@@Base+0x64021c> │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldclvs 2, cr7, [r0], #-184 @ 0xffffff48 │ │ │ │ svceq 0x00096361 │ │ │ │ svcmi 0x00432c04 │ │ │ │ ldrteq r5, [r5], -lr, asr #6 │ │ │ │ pushmi {r0, r1, r2, r3, r8, sl, fp} │ │ │ │ @ instruction: 0x2d54494e │ │ │ │ movtmi r5, #58694 @ 0xe546 │ │ │ │ @ instruction: 0x4e4f4954 │ │ │ │ stccs 15, cr0, [r5], {6} │ │ │ │ mrrcmi 0, 4, r5, r0, cr1 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ ... │ │ │ │ movwmi r0, #48405 @ 0xbd15 │ │ │ │ svcmi 0x004d4d4f │ │ │ │ stmdbmi ip, {r1, r2, r3, r6, r8, sl, fp, sp}^ │ │ │ │ qdaddmi r5, r3, ip │ │ │ │ cmpmi r4, sp, asr #4 │ │ │ │ @@ -1142255,15 +1142255,15 @@ │ │ │ │ stccs 15, cr0, [r5], {9} │ │ │ │ movtmi r4, #64578 @ 0xfc42 │ │ │ │ andvc r0, r5, #19200 @ 0x4b00 │ │ │ │ cmnvs r1, #112, 24 @ 0x7000 │ │ │ │ stccs 15, cr0, [r4], {10} │ │ │ │ bcs 281ee34 <__bss_end__@@Base+0x1b52068> │ │ │ │ svceq 0x0021080a │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ blx ffe56942 <_edata@@Base+0xf9856942> │ │ │ │ ... │ │ │ │ teqeq r3, r0, lsr r0 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movwmi r0, #0 │ │ │ │ eorcc r5, pc, r4, asr #4 │ │ │ │ stccs 0, cr0, [r6], {-0} │ │ │ │ @@ -1142271,27 +1142271,27 @@ │ │ │ │ svceq 0x00065345 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ stccs 15, cr0, [r5], {8} │ │ │ │ teqeq r0, r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlsldmi r5, pc, r0, r2 @ │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tstcs lr, r2, asr pc │ │ │ │ blmi 14d0dd8 <__bss_end__@@Base+0x80400c> │ │ │ │ svcmi 0x00575945 │ │ │ │ svcmi 0x00464452 │ │ │ │ strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ cdpmi 3, 4, cr4, cr15, cr13, {1} │ │ │ │ mcrrmi 2, 5, r5, pc, cr4 │ │ │ │ cdpvs 6, 4, cr2, cr9, cr13, {0} │ │ │ │ @ instruction: 0x66667573 │ │ │ │ strbvs r6, [r9, #-873]! @ 0xfffffc97 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ ldclvs 7, cr6, [r5, #-456]! @ 0xfffffe38 │ │ │ │ ... │ │ │ │ subseq r0, r8, #12, 2 │ │ │ │ stmdbpl r1, {r3, sl, fp} │ │ │ │ stccs 15, cr0, [r2], {10} │ │ │ │ beq 1edf318 <__bss_end__@@Base+0x121254c> │ │ │ │ stcmi 3, cr0, [ip], #-60 @ 0xffffffc4 │ │ │ │ @@ -1142309,15 +1142309,15 @@ │ │ │ │ ldrbmi r4, [r5, #-3137] @ 0xfffff3bf │ │ │ │ streq r0, [pc, #-1619] @ 130d3d9 <__bss_end__@@Base+0x64060d> │ │ │ │ subspl r4, r2, #44, 10 @ 0xb000000 │ │ │ │ svceq 0x0031524f │ │ │ │ svcmi 0x0046320e │ │ │ │ strbpl r4, [r1], #-3410 @ 0xfffff2ae │ │ │ │ cdpmi 3, 4, cr4, cr15, cr13, {1} │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ blx ffe56a7a <_edata@@Base+0xf9856a7a> │ │ │ │ ... │ │ │ │ teqeq r3, r0, lsr r0 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ stcmi 0, cr0, [r0], {-0} │ │ │ │ ldmdaeq r4, {r0, r3, r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0x512c0000 │ │ │ │ @@ -1142325,27 +1142325,27 @@ │ │ │ │ subseq r0, r9, #12, 2 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svceq 0x00093030 │ │ │ │ teqeq r0, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccs 0x002f4649 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ streq r0, [pc, #-2130] @ 130d266 <__bss_end__@@Base+0x64049a> │ │ │ │ svcmi 0x0055512c │ │ │ │ stceq 5, cr4, [pc, #-336] @ 130d970 <__bss_end__@@Base+0x640ba4> │ │ │ │ svcmi 0x0052502c │ │ │ │ stclmi 2, cr5, [r1, #-284] @ 0xfffffee4 │ │ │ │ subspl r4, r2, #188743680 @ 0xb400000 │ │ │ │ cdpeq 2, 0, cr5, cr15, cr15, {2} │ │ │ │ subpl r4, pc, #52428800 @ 0x3200000 │ │ │ │ ldclcs 1, cr4, [r4, #-308] @ 0xfffffecc │ │ │ │ strbpl r4, [lr], #-3907 @ 0xfffff0bd │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ ldrbtvc r4, [r8], #-1297 @ 0xfffffaef │ │ │ │ ... │ │ │ │ streq r2, [pc, #-264] @ 130da18 <__bss_end__@@Base+0x640c4c> │ │ │ │ strbpl r5, [r5], #-768 @ 0xfffffd00 │ │ │ │ svceq 0x00083046 │ │ │ │ cmpmi r3, r3, lsl #24 │ │ │ │ svceq 0x00092f52 │ │ │ │ @@ -1142363,15 +1142363,15 @@ │ │ │ │ blmi 23e1890 <__bss_end__@@Base+0x1714ac4> │ │ │ │ rsbsvc r0, r2, ip, lsl #10 │ │ │ │ beq 2be6118 <__bss_end__@@Base+0x1f1934c> │ │ │ │ stcmi 4, cr0, [ip], #-60 @ 0xffffffc4 │ │ │ │ ldmdaeq r4, {r0, r3, r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0x512c050f │ │ │ │ ldrbmi r4, [r4, #-3925] @ 0xfffff0ab │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ ldrdeq r2, [r7], #16 @ │ │ │ │ cmpeq r1, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, fp │ │ │ │ andle pc, r0, r8, lsr #29 │ │ │ │ @@ -1142389,27 +1142389,27 @@ │ │ │ │ movtpl r2, #27908 @ 0x6d04 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svceq 0x0045544f │ │ │ │ teqeq r0, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtpl r4, #61251 @ 0xef43 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strbpl r2, [r6, #-3412] @ 0xfffff2ac │ │ │ │ ldmdbmi r4, {r1, r2, r3, r6, r8, r9, lr}^ │ │ │ │ svceq 0x00064e4f │ │ │ │ subpl r2, r1, r5, lsl #24 │ │ │ │ svccs 0x00594c50 │ │ │ │ stccs 15, cr0, [r5], {8} │ │ │ │ strbpl r5, [pc], #-1361 @ 130dc30 <__bss_end__@@Base+0x640e64> │ │ │ │ svceq 0x00085945 │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ subeq r5, r5, pc, asr #8 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ strbpl r5, [pc], #-1361 @ 130dc44 <__bss_end__@@Base+0x640e78> │ │ │ │ ... │ │ │ │ stmdacc r7, {r2}^ │ │ │ │ svceq 0x00083534 │ │ │ │ strbmi r2, [r4, #-3079] @ 0xfffff3f9 │ │ │ │ subpl r4, r1, #17152 @ 0x4300 │ │ │ │ streq r0, [pc], -r5, asr #16 │ │ │ │ @@ -1142427,15 +1142427,15 @@ │ │ │ │ tsteq pc, r4, asr #4 │ │ │ │ stceq 12, cr4, [r8], {45} @ 0x2d │ │ │ │ ldrbmi r4, [r2, -r4, lsl #2] │ │ │ │ streq r0, [pc, #-2131] @ 130d479 <__bss_end__@@Base+0x6406ad> │ │ │ │ movtpl r4, #39980 @ 0x9c2c │ │ │ │ stmdbeq pc!, {r2, r4, r6, r9, fp, sp} @ │ │ │ │ eormi r0, ip, #62914560 @ 0x3c00000 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ strhteq r2, [r7], #48 @ 0x30 │ │ │ │ ldrsbeq r5, [r1, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, sp │ │ │ │ andle r7, r1, r8, lsl #10 │ │ │ │ @@ -1142453,27 +1142453,27 @@ │ │ │ │ tstne r2, r4, ror #30 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ andshi r0, r1, #14 │ │ │ │ teqeq r0, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpmi sp, sp, lsr #20 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svceq 0x00084c41 │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ svceq 0x0045544f │ │ │ │ cmpmi r8, pc, lsl #28 │ │ │ │ cmpmi r4, r3, asr r8 │ │ │ │ strbpl r4, [r5], -r2, asr #24 │ │ │ │ cdpmi 3, 4, cr4, cr1, cr1, {2} │ │ │ │ svceq 0x00090b54 │ │ │ │ strbmi r2, [r9], -r2, lsl #24 │ │ │ │ stccs 15, cr0, [r3], {8} │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ eormi r0, ip, #15728640 @ 0xf00000 │ │ │ │ ... │ │ │ │ svceq 0x0007544e │ │ │ │ strbmi r2, [r7, #-3078] @ 0xfffff3fa │ │ │ │ ldclmi 3, cr5, [r9, #-312] @ 0xfffffec8 │ │ │ │ stceq 8, cr0, [pc, #-44] @ 130ddc0 <__bss_end__@@Base+0x640ff4> │ │ │ │ cmpmi sp, sp, lsr #20 │ │ │ │ @@ -1142491,15 +1142491,15 @@ │ │ │ │ movweq r0, #63558 @ 0xf846 │ │ │ │ strbpl r4, [pc], #-3628 @ 130de24 <__bss_end__@@Base+0x641058> │ │ │ │ stccs 15, cr0, [r6], {8} │ │ │ │ cdpmi 15, 5, cr4, cr5, cr2, {2} │ │ │ │ svceq 0x00085044 │ │ │ │ ldrbpl r2, [r1, #-3077] @ 0xfffff3fb │ │ │ │ svceq 0x0045544f │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ rsceq r2, r7, r8, asr #10 │ │ │ │ @ instruction: 0x01515e98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, r3, lsl r0 │ │ │ │ andle r1, r7, r8, ror r1 │ │ │ │ @@ -1142517,27 +1142517,27 @@ │ │ │ │ strdeq r9, [r4], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ rsceq r8, r5, r8, lsl #1 │ │ │ │ teqeq r0, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq sl, r4, ip, lsl #2 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ ldrdeq r8, [r5], #0 @ │ │ │ │ cmpeq r5, r8, lsr r8 │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ andle r0, r0, r1 │ │ │ │ ... │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq sp, [r4], #-156 @ 0xffffff64 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ @@ -1142555,15 +1142555,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq pc, r4, r2, asr pc @ │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ strhteq r2, [r7], #168 @ 0xa8 │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, r5, lsr r0 │ │ │ │ andsle r2, fp, ip, lsr r3 │ │ │ │ @@ -1142581,27 +1142581,27 @@ │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ rsceq r8, r5, r0, asr #3 │ │ │ │ teqeq r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r1, [r5], #-204 @ 0xffffff34 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ smceq 8 │ │ │ │ subeq r1, r5, r8, lsl #28 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ cmpeq r5, r8, asr #17 │ │ │ │ ... │ │ │ │ rsceq r8, r5, r0, lsr #4 │ │ │ │ cmpeq r5, r8, lsr ip │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ @@ -1142619,15 +1142619,15 @@ │ │ │ │ rsceq r8, r5, r0, asr r2 │ │ │ │ ldrsbeq r5, [r5, #-248] @ 0xffffff08 │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andle r0, r0, r2 │ │ │ │ svcgt 0x00ffffff │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ ldrdeq r4, [r7], #104 @ 0x68 @ │ │ │ │ cmpeq r1, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, sp │ │ │ │ mulle r1, r4, r9 │ │ │ │ @@ -1142645,27 +1142645,27 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ teqeq r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andle r0, r0, r2 │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r2, r5, r0, ror #29 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ ... │ │ │ │ cmneq r0, r8 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r3, r5, ip, lsr #6 │ │ │ │ rsceq r8, r5, r8, asr r3 │ │ │ │ @@ -1142683,15 +1142683,15 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ orreq ip, sl, r0, ror lr │ │ │ │ @ instruction: 0x018ace98 │ │ │ │ subeq r3, r5, r0, asr r6 │ │ │ │ cmneq r0, r8 │ │ │ │ orreq ip, sl, r0, ror lr │ │ │ │ @ instruction: 0x018ace98 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ smlaleq r4, r7, r0, r9 │ │ │ │ cmpeq r1, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, ip │ │ │ │ andle r4, r2, r0, lsl #6 │ │ │ │ @@ -1142709,27 +1142709,27 @@ │ │ │ │ subeq r3, r5, r0, lsl #26 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ teqeq r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r3, [r5], #-228 @ 0xffffff1c │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ smceq 8 │ │ │ │ subeq r4, r5, r4, lsr #32 │ │ │ │ rsceq r8, r5, r0, lsr #10 │ │ │ │ cmpeq r5, r8, ror #2 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ svcgt 0x00ffffff │ │ │ │ @@ -1142747,15 +1142747,15 @@ │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r3 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ rsceq r4, r7, r8, ror #23 │ │ │ │ cmpeq r1, r8, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, lr │ │ │ │ andle pc, r0, r4, asr #4 │ │ │ │ @@ -1142773,27 +1142773,27 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smceq 8 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ rsceq r8, r5, r8, lsl #31 │ │ │ │ cmpeq r7, r8, lsl #24 │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r5, r5, r4, asr #3 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ ... │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r8, r5, ip, lsr #19 │ │ │ │ rsceq r8, r5, r8, ror #31 │ │ │ │ cmpeq r7, r8, lsr #30 │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ @@ -1142811,15 +1142811,15 @@ │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andle r0, r0, r4 │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r4 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ rsceq r4, r7, r0, asr #28 │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, fp │ │ │ │ andle ip, r0, r0, ror #5 │ │ │ │ @@ -1142837,27 +1142837,27 @@ │ │ │ │ ldrsbeq r7, [r7, #-232] @ 0xffffff18 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmneq r0, r8, asr r1 │ │ │ │ teqeq r0, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andle r0, r0, r3 │ │ │ │ - @ instruction: 0xf7d40b08 │ │ │ │ + @ instruction: 0xf7b80b08 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ smceq 8 │ │ │ │ subeq pc, r5, r0, asr #14 │ │ │ │ rsceq r9, r5, r8, lsr r1 │ │ │ │ ldrsheq r9, [r7, #-8] │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - pld [r3, ip @ ] │ │ │ │ + @ instruction: 0xf7b7f8bc │ │ │ │ andle r0, r0, r1 │ │ │ │ ... │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r0, r6, r4, lsr r1 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ cmneq r0, r8 │ │ │ │ @@ -1142875,15 +1142875,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r0, r6, r8, asr r4 │ │ │ │ cmneq r0, r8 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ rsceq r9, r5, r8, lsl #14 │ │ │ │ cmpeq sl, r8, ror sp │ │ │ │ orreq r6, r1, r8, lsr #27 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ strdeq r4, [r7], #240 @ 0xf0 @ │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsl r5 │ │ │ │ andle r0, r0, r6, lsr r0 │ │ │ │ strhle r9, [fp], -ip │ │ │ │ @@ -1350689,19 +1350689,19 @@ │ │ │ │ svcvs 0x00446e49 │ │ │ │ cdpvs 1, 6, cr6, cr9, cr13, {3} │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbtvc r4, [r1], #-804 @ 0xfffffcdc │ │ │ │ rsbvc r6, pc, #26476544 @ 0x1940000 │ │ │ │ strbeq r5, [r2, #3961] @ 0xf79 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - rsbcs r7, lr, r3, asr r5 │ │ │ │ - rsbscs r7, r2, r1, asr #32 │ │ │ │ - eorcc r3, r0, r2, lsr r7 │ │ │ │ - teqcc r4, #200704 @ 0x31000 │ │ │ │ - eorscs r3, r5, sl, lsr r4 │ │ │ │ + rsbcs r7, r5, r4, asr r5 │ │ │ │ + rsbcs r6, r3, r4, asr #10 │ │ │ │ + @ instruction: 0x31203033 │ │ │ │ + ldrcc r3, [r2, #-2608]! @ 0xfffff5d0 │ │ │ │ + eorscs r3, r9, sl, lsr r3 │ │ │ │ subcs r5, r3, r5, asr r4 │ │ │ │ ldrcc r3, [r2, #-50]! @ 0xffffffce │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbvs r5!, {r2, r5, r9, sp, lr}^ │ │ │ │ ldrbvs r6, [pc], #-1132 @ 13ee1bc <__bss_end__@@Base+0x7213f0> │ │ │ │ rsbeq r7, r5, r1, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1361735,15 +1361735,15 @@ │ │ │ │ @ instruction: 0x018fa9b8 │ │ │ │ strbeq r7, [r4], #-2520 @ 0xfffff628 │ │ │ │ ... │ │ │ │ orreq r1, ip, r0, asr #27 │ │ │ │ subeq r1, fp, #176, 24 @ 0xb000 │ │ │ │ ... │ │ │ │ orreq pc, pc, r8, asr #2 │ │ │ │ - subeq r7, r3, #96, 22 @ 0x18000 │ │ │ │ + subeq r7, r3, #112, 22 @ 0x1c000 │ │ │ │ ... │ │ │ │ orreq r5, fp, r0, ror #27 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ ... │ │ │ │ strdeq sl, [pc, r8] │ │ │ │ strbeq r6, [r4], #-1448 @ 0xfffffa58 │ │ │ │ ... │ │ │ │ @@ -1379177,15 +1379177,15 @@ │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ strheq r4, [pc, #120] @ 140bf0c <__bss_end__@@Base+0x73f140> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ teqeq r1, r8, asr r4 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - movmi r5, #116, 26 @ 0x1d00 │ │ │ │ + movmi r4, #252, 18 @ 0x3f0000 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ biceq r9, r4, r0, lsl r3 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ ldrheq r9, [r0, #176] @ 0xb0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -2004051,15 +2004051,15 @@ │ │ │ │ smlaltteq r0, r0, r8, r1 @ │ │ │ │ rsceq r4, r1, r0, lsl r8 │ │ │ │ @ instruction: 0x011e0cd0 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, asr #12 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ strdeq r0, [r0, #-24] @ 0xffffffe8 │ │ │ │ rsceq r5, r1, r0, ror r7 │ │ │ │ subeq r3, r6, #48, 6 @ 0xc0000000 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ @@ -2004079,15 +2004079,15 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr #4 │ │ │ │ rsceq r2, r0, r8, lsr #25 │ │ │ │ - subeq r5, r2, #64, 6 │ │ │ │ + subeq r5, r2, #8, 6 @ 0x20000000 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr r2 │ │ │ │ rsceq r2, r0, r0, asr #25 │ │ │ │ @@ -2004647,32 +2004647,32 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01400698 │ │ │ │ rsceq r6, r0, r0, asr r3 │ │ │ │ - subeq r6, r2, #152, 14 @ 0x2600000 │ │ │ │ + subeq r6, r2, #144, 14 @ 0x2400000 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r0, r0, r8, r6 @ │ │ │ │ strdeq r9, [r0], #8 @ │ │ │ │ - subeq r5, r2, #224, 6 @ 0x80000003 │ │ │ │ + subeq r5, r2, #216, 6 @ 0x60000003 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r0, [r0, #-104] @ 0xffffff98 │ │ │ │ rsceq r9, r0, r0, ror #1 │ │ │ │ - subeq r5, r2, #208, 6 @ 0x40000003 │ │ │ │ + subeq r5, r2, #200, 6 @ 0x20000003 │ │ │ │ cmneq r0, r8 │ │ │ │ andhi r0, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r0, r0, r8, r6 @ │ │ │ │ @@ -2006051,23 +2006051,23 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr #2 │ │ │ │ strdeq r3, [r0], #56 @ 0x38 @ │ │ │ │ - subeq r7, r2, #88, 22 @ 0x16000 │ │ │ │ + subeq r7, r2, #80, 22 @ 0x14000 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr r1 │ │ │ │ rsceq r3, r0, r0, lsl r4 │ │ │ │ - subeq r7, r2, #248, 22 @ 0x3e000 │ │ │ │ + subeq r7, r2, #240, 22 @ 0x3c000 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, ror #2 │ │ │ │ rsceq r0, r1, r8, asr #5 │ │ │ │ @@ -2008343,23 +2008343,23 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl #6 │ │ │ │ rsceq r6, r0, r0, ror #4 │ │ │ │ - subeq r5, r2, #80, 6 @ 0x40000001 │ │ │ │ + subeq r5, r2, #72, 6 @ 0x20000001 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl r3 │ │ │ │ strhteq r5, [r0], #232 @ 0xe8 │ │ │ │ - subeq r5, r2, #160, 6 @ 0x80000002 │ │ │ │ + subeq r5, r2, #152, 6 @ 0x60000002 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr #6 │ │ │ │ rsceq r1, r0, r8, lsl #31 │ │ │ │ @@ -2011904,15 +2011904,15 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r3, r0, r8, sp │ │ │ │ rsceq r6, r0, r0, asr r9 │ │ │ │ - subeq r5, r2, #112, 6 @ 0xc0000001 │ │ │ │ + subeq r5, r2, #104, 6 @ 0xa0000001 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r3, [r0, #-216] @ 0xffffff28 │ │ │ │ rsceq r6, r0, r0, ror #22 │ │ │ │ @@ -2013874,15 +2013874,15 @@ │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r4, r0, r8, lr │ │ │ │ rsceq r0, r1, r8, asr #20 │ │ │ │ - subeq r3, r2, #88, 30 @ 0x160 │ │ │ │ + subeq r3, r2, #80, 30 @ 0x140 │ │ │ │ cmneq r0, r8 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01404e98 │ │ │ │ rsceq r0, r1, r8, lsr #21 │ │ │ │ @@ -2015473,15 +2015473,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldcpl 12, cr11, [r5], {46} @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ smlalbbeq r6, r0, r8, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ @@ -2030168,25 +2030168,25 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtne ip, #13677 @ 0x356d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrbgt r5, [ip, r8, lsr #20]! │ │ │ │ + strbgt r6, [r0, r8, lsr #20]! │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvc 3ea51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r1, [r8, r0, ror #10] │ │ │ │ + strgt r1, [ip, r0, ror #10]! │ │ │ │ cmpeq r1, r8, lsr #26 │ │ │ │ rsceq r4, r1, r8, ror #20 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcpl 15, 1, fp, cr6, cr5, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2030356,15 +2030356,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldmdaeq fp, {r0, r5, r6, ip, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7c3dd71 │ │ │ │ + @ instruction: 0xc7a7dd71 │ │ │ │ @ instruction: 0x01413298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvc r5, [r1, #-705]! @ 0xfffffd3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2038973,15 +2038973,15 @@ │ │ │ │ smlatteq lr, r0, r6, r4 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs r5, [sp, lr, asr #1] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7c3d839 │ │ │ │ + @ instruction: 0xc7a7d839 │ │ │ │ strheq pc, [r1, #-136] @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq ip, [r8], sp, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2048013,25 +2048013,25 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addscc r1, r2, #200704 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r8, [r6, r9, ror #21] │ │ │ │ + strgt r8, [sl, r9, ror #21]! │ │ │ │ smlaltbeq r0, r3, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne lr, [r6], #1987 @ 0x7c3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7c683f5 │ │ │ │ + @ instruction: 0xc7aa83f5 │ │ │ │ smlaltteq r0, r3, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibmi r8!, {r0, r3, r4, r6, r8, sl, fp, ip, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2049521,15 +2049521,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclvc 1, cr12, [lr, #-1004]! @ 0xfffffc14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7c68e71 │ │ │ │ + @ instruction: 0xc7aa8e71 │ │ │ │ hvceq 13848 @ 0x3618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r0, #2785280 @ 0x2a8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2049751,105 +2049751,105 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorvc sp, r7, #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrbgt r5, [ip, r8, lsr #20]! │ │ │ │ + strbgt r6, [r0, r8, lsr #20]! │ │ │ │ cmpeq r3, r8, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvs r8, [r6, -sl, ror #11] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sl, [r4, r1, lsr #6]! │ │ │ │ + strbgt sl, [r8, r1, lsr #6] │ │ │ │ hvceq 14072 @ 0x36f8 │ │ │ │ rsceq r3, r1, r8, lsr #30 │ │ │ │ tsteq r5, r8, lsl r6 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldmiavc r9!, {s2-s75} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sl, [r3, r1, lsl #6]! │ │ │ │ + strbgt sl, [r7, r1, lsl #6] │ │ │ │ cmpeq r3, r8 │ │ │ │ rsceq r3, r1, r0, asr #30 │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbcc pc, lr, r0, lsr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7c40bdd │ │ │ │ + sbfxgt r0, sp, #23, #9 │ │ │ │ smlalbbeq r7, r3, r8, r0 │ │ │ │ rsceq r3, r1, r8, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvc r8, [sl, #-2857] @ 0xfffff4d7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt lr, sp, #22, #4 │ │ │ │ + @ instruction: 0xc7c7eb5d │ │ │ │ cmpeq r3, r8, lsl r1 │ │ │ │ rsceq r3, r1, r0, ror pc │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdacc r3!, {r0, r2, r8, r9, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2d019 │ │ │ │ + bfigt sp, r9, #0, #7 │ │ │ │ @ instruction: 0x01437198 │ │ │ │ rsceq r3, r1, r8, lsl #31 │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strtvc r6, [r4], #383 @ 0x17f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e456b9 │ │ │ │ + @ instruction: 0xc7c856b9 │ │ │ │ cmpeq r3, r8, lsl r2 │ │ │ │ rsceq r3, r1, r0, lsr #31 │ │ │ │ tsteq r5, r8, asr #9 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 23beb98 <__bss_end__@@Base+0x16f1dcc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r3, [r3, r9, asr #27]! │ │ │ │ + strbgt r3, [r7, r9, asr #27] │ │ │ │ hvceq 14120 @ 0x3728 │ │ │ │ strhteq r3, [r1], #248 @ 0xf8 │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r9, r6, lsr #30]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt r0, r9, #17, #5 │ │ │ │ + @ instruction: 0xc7c808d9 │ │ │ │ ldrdeq r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldrdeq r3, [r1], #240 @ 0xf0 @ │ │ │ │ @ instruction: 0x011575b8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ teqmi r3, #110100480 @ 0x6900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r2, r9, ror #31]! │ │ │ │ + strbgt lr, [r6, r9, ror #31] │ │ │ │ cmpeq r3, r8, asr r3 │ │ │ │ rsceq r3, r1, r8, ror #31 │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00e4a413 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2049861,725 +2049861,725 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsvc r0, #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r8, [r4, r1, lsr #24]! │ │ │ │ + strbgt r8, [r8, r1, lsr #24] │ │ │ │ smlaltteq r7, r3, r8, r3 │ │ │ │ rsceq r4, r1, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmcs r8, {r1, r5, r7, r9, sl, fp, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r7, [r3, r1, asr #20]! │ │ │ │ + strbgt r7, [r7, r1, asr #20] │ │ │ │ hvceq 14152 @ 0x3748 │ │ │ │ rsceq r4, r1, r8, lsl r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvs r9, [pc], #-3288 @ 182f718 <__bss_end__@@Base+0xb6294c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r1, [r4, sp, ror #11]! │ │ │ │ + strbgt r1, [r8, sp, ror #11] │ │ │ │ cmpeq r3, r8, lsl #10 │ │ │ │ rsceq r4, r1, r0, lsr r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smullcs r0, r5, r7, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt pc, [r2, r5, asr #27]! @ │ │ │ │ + strbgt pc, [r6, r5, asr #27] @ │ │ │ │ @ instruction: 0x01437598 │ │ │ │ rsceq r4, r1, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcvs 7, cr14, [r2], {237} @ 0xed │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r8, [r4, r1, asr #22]! │ │ │ │ + strbgt r8, [r8, r1, asr #22] │ │ │ │ cmpeq r3, r8, lsr #12 │ │ │ │ rsceq r4, r1, r0, rrx │ │ │ │ @ instruction: 0x01159098 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x56fa1f34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r7, [r3, r9, lsr #16]! │ │ │ │ + strbgt r7, [r7, r9, lsr #16] │ │ │ │ smlalbbeq r7, r3, r8, r6 │ │ │ │ rsceq r4, r1, r8, ror r0 │ │ │ │ tsteq r5, r8, lsl r0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bne 23aecf0 <__bss_end__@@Base+0x16e1f24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r1, [r4, r9, lsl #1]! │ │ │ │ + strbgt r1, [r8, r9, lsl #1] │ │ │ │ smlaltteq r7, r3, r8, r6 │ │ │ │ smlaleq r4, r1, r0, r0 │ │ │ │ tsteq r5, r8, lsr #3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdppl 4, 14, cr6, cr7, cr1, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2f811 │ │ │ │ + bfigt pc, r1, (invalid: 16:6) @ │ │ │ │ cmpeq r3, r8, asr #14 │ │ │ │ rsceq r4, r1, r8, lsr #1 │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsne r8, r0, #128974848 @ 0x7b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2cb99 │ │ │ │ + bfigt ip, r9, (invalid: 23:6) │ │ │ │ smlaltbeq r7, r3, r8, r7 │ │ │ │ rsceq r4, r1, r0, asr #1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andcc fp, ip, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, r9, lsl #24]! │ │ │ │ + strbgt fp, [r6, r9, lsl #24] │ │ │ │ cmpeq r3, r8, lsl #16 │ │ │ │ ldrdeq r4, [r1], #8 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvc 3, cr5, [fp], {222} @ 0xde │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r1, [r4, r9, asr #26]! │ │ │ │ + strbgt r1, [r8, r9, asr #26] │ │ │ │ cmpeq r3, r8, ror #16 │ │ │ │ strdeq r4, [r1], #0 @ │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdacc r1, {r0, r4, r7, r9, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r0, [r3, r9, lsl #11]! │ │ │ │ + strbgt r0, [r7, r9, lsl #11] │ │ │ │ smlalbteq r7, r3, r8, r8 │ │ │ │ rsceq r4, r1, r8, lsl #2 │ │ │ │ @ instruction: 0x0115bcd0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvc r2, [r6], #2283 @ 0x8eb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt fp, r9, #15, #5 │ │ │ │ + @ instruction: 0xc7c8b7d9 │ │ │ │ cmpeq r3, r8, lsr #18 │ │ │ │ rsceq r4, r1, r0, lsr #2 │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpcs sp, #-1073741811 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt ip, [r3, r9, lsl #4]! │ │ │ │ + strbgt ip, [r7, r9, lsl #4] │ │ │ │ smlalbbeq r7, r3, r8, r9 │ │ │ │ rsceq r4, r1, r8, lsr r1 │ │ │ │ @ instruction: 0x01154cb8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x008ad34d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r1, [r4, sp, lsr #13]! │ │ │ │ + strbgt r1, [r8, sp, lsr #13] │ │ │ │ smlaltteq r7, r3, r8, r9 │ │ │ │ rsceq r4, r1, r0, asr r1 │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcs 2842128 <__bss_end__@@Base+0x1b7535c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2fe99 │ │ │ │ + bfigt pc, r9, (invalid: 29:6) @ │ │ │ │ cmpeq r3, r8, asr #20 │ │ │ │ rsceq r4, r1, r8, ror #2 │ │ │ │ @ instruction: 0x01154db8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x6797a878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r9, [r4, r1, lsr #20]! │ │ │ │ + strbgt r9, [r8, r1, lsr #20] │ │ │ │ smlaltbeq r7, r3, r8, sl │ │ │ │ rsceq r4, r1, r0, lsl #3 │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvc r4, [r3, #-2897]! @ 0xfffff4af │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e3c971 │ │ │ │ + @ instruction: 0xc7c7c971 │ │ │ │ cmpeq r3, r8, lsl #22 │ │ │ │ smlaleq r4, r1, r8, r1 │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibcc r4!, {r0, r1, r3, r5, r8, fp, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt r0, r9, #10, #5 │ │ │ │ + @ instruction: 0xc7c80559 │ │ │ │ cmpeq r3, r8, ror #22 │ │ │ │ strhteq r4, [r1], #16 │ │ │ │ @ instruction: 0x011553f8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcvc 0, cr3, [lr, #-400]! @ 0xfffffe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r2, r1, asr #24]! │ │ │ │ + strbgt lr, [r6, r1, asr #24] │ │ │ │ smlalbteq r7, r3, r8, fp │ │ │ │ rsceq r4, r1, r8, asr #3 │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnscc sp, lr, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e4bf39 │ │ │ │ + @ instruction: 0xc7c8bf39 │ │ │ │ cmpeq r3, r8, lsr #24 │ │ │ │ rsceq r4, r1, r0, ror #3 │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movwvs r9, #33816 @ 0x8418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e3d719 │ │ │ │ + bfigt sp, r9, (invalid: 14:7) │ │ │ │ smlalbbeq r7, r3, r8, ip │ │ │ │ strdeq r4, [r1], #24 @ │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccs 0x00df7662 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e42231 │ │ │ │ + @ instruction: 0xc7c82231 │ │ │ │ smlaltteq r7, r3, r8, ip │ │ │ │ rsceq r4, r1, r0, lsl r2 │ │ │ │ tsteq r5, r8, lsl #19 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 1dab714 <__bss_end__@@Base+0x10de948> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt r0, r9, #21, #4 │ │ │ │ + @ instruction: 0xc7c70ad9 │ │ │ │ cmpeq r3, r8, asr #26 │ │ │ │ rsceq r4, r1, r8, lsr #4 │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x27c20d57 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2cb35 │ │ │ │ + @ instruction: 0xc7c6cb35 │ │ │ │ smlaltbeq r7, r3, r8, sp │ │ │ │ rsceq r4, r1, r0, asr #4 │ │ │ │ @ instruction: 0x01156498 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r8, [r5], #3139 @ 0xc43 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, r1, lsr #23]! │ │ │ │ + strbgt fp, [r6, r1, lsr #23] │ │ │ │ cmpeq r3, r8, lsl #28 │ │ │ │ rsceq r4, r1, r8, asr r2 │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdami r2!, {r0, r3, r4, r5, r9, sl, fp, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e41a15 │ │ │ │ + bfigt r1, r5, (invalid: 20:8) │ │ │ │ cmpeq r3, r8, ror #28 │ │ │ │ rsceq r4, r1, r0, ror r2 │ │ │ │ tsteq r5, r8, ror r5 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stceq 7, cr15, [r8], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e30231 │ │ │ │ + @ instruction: 0xc7c70231 │ │ │ │ smlalbteq r7, r3, r8, lr │ │ │ │ rsceq r4, r1, r8, lsl #5 │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r1, pc, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2bf7d │ │ │ │ + @ instruction: 0xc7c6bf7d │ │ │ │ cmpeq r3, r8, lsr #30 │ │ │ │ rsceq r4, r1, r0, lsr #5 │ │ │ │ tsteq r5, r8, lsl #20 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcspl pc, fp, #38797312 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sl, [r2, r9, ror #30]! │ │ │ │ + strbgt sl, [r6, r9, ror #30] │ │ │ │ smlalbbeq r7, r3, r8, pc @ │ │ │ │ strhteq r4, [r1], #40 @ 0x28 │ │ │ │ @ instruction: 0x01156998 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrne 4, 0, r1, cr12, cr15, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r0, [r4, r9, ror #10]! │ │ │ │ + strbgt r0, [r8, r9, ror #10] │ │ │ │ smlaltteq r7, r3, r8, pc @ │ │ │ │ ldrdeq r4, [r1], #32 @ │ │ │ │ tsteq r5, r8, ror #21 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl 9d2fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt lr, r1, #24, #3 │ │ │ │ + @ instruction: 0xc7c6ec51 │ │ │ │ cmpeq r3, r8, asr #32 │ │ │ │ rsceq r4, r1, r8, ror #5 │ │ │ │ tsteq r5, r8, ror sl │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne r6, [r1], -sl, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt ip, [r4, r1, lsl #3]! │ │ │ │ + strbgt ip, [r8, r1, lsl #3] │ │ │ │ smlaltbeq r8, r3, r8, r0 │ │ │ │ rsceq r4, r1, r0, lsl #6 │ │ │ │ tsteq r5, r0, lsl #31 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtmi r2, [r0], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sp, [r3, r9, lsl #30]! │ │ │ │ + strbgt sp, [r7, r9, lsl #30] │ │ │ │ cmpeq r3, r8, lsl #2 │ │ │ │ rsceq r4, r1, r8, lsl r3 │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdaeq r7!, {r1, r2, r4, r8, r9, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e424fd │ │ │ │ + @ instruction: 0xc7c824fd │ │ │ │ cmpeq r3, r8, ror #2 │ │ │ │ rsceq r4, r1, r0, lsr r3 │ │ │ │ tsteq r5, r0, rrx │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclmi 2, cr5, [sp], #356 @ 0x164 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt r0, r1, #27, #4 │ │ │ │ + @ instruction: 0xc7c70dd1 │ │ │ │ smlalbteq r8, r3, r8, r1 │ │ │ │ rsceq r4, r1, r8, asr #6 │ │ │ │ @ instruction: 0x01156ff0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq fp, sl, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2be35 │ │ │ │ + @ instruction: 0xc7c6be35 │ │ │ │ cmpeq r3, r8, lsr #4 │ │ │ │ rsceq r4, r1, r0, ror #6 │ │ │ │ tsteq r5, r0, lsl r4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvs 15, cr11, [r2, #-476]! @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2ae19 │ │ │ │ + bfigt sl, r9, (invalid: 28:6) │ │ │ │ smlalbbeq r8, r3, r8, r2 │ │ │ │ rsceq r4, r1, r8, ror r3 │ │ │ │ tsteq r5, r0, lsr #7 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x21a55d0d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt pc, [r3, r5, lsl #18]! @ │ │ │ │ + strbgt pc, [r7, r5, lsl #18] @ │ │ │ │ smlaltteq r8, r3, r8, r2 │ │ │ │ smlaleq r4, r1, r0, r3 │ │ │ │ @ instruction: 0x0115b4f0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs ip, [pc, #-1090]! @ 182f89e <__bss_end__@@Base+0xb62ad2> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sp, [r2, r9, ror #31]! │ │ │ │ + strbgt sp, [r6, r9, ror #31] │ │ │ │ cmpeq r3, r8, asr #6 │ │ │ │ rsceq r4, r1, r8, lsr #7 │ │ │ │ tsteq r5, r0, lsl #9 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibcs r8!, {r3, r4, r5, r9, sl, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, sp, lsr #27]! │ │ │ │ + strbgt fp, [r6, sp, lsr #27] │ │ │ │ smlaltbeq r8, r3, r8, r3 │ │ │ │ rsceq r4, r1, r0, asr #7 │ │ │ │ @ instruction: 0x0115adb8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 1f61174 <__bss_end__@@Base+0x12943a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2ad91 │ │ │ │ + bfigt sl, r1, (invalid: 27:6) │ │ │ │ cmpeq r3, r8, lsl #8 │ │ │ │ ldrdeq r4, [r1], #56 @ 0x38 @ │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvc r2, [fp, fp, ror #14] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt pc, [r3, r5, lsr #12]! @ │ │ │ │ + strbgt pc, [r7, r5, lsr #12] @ │ │ │ │ cmpeq r3, r8, ror #8 │ │ │ │ strdeq r4, [r1], #48 @ 0x30 @ │ │ │ │ tsteq r5, r8, lsr #29 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movwcc fp, #7716 @ 0x1e24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sp, [r2, r9, asr #25]! │ │ │ │ + strbgt sp, [r6, r9, asr #25] │ │ │ │ smlalbteq r8, r3, r8, r4 │ │ │ │ rsceq r4, r1, r8, lsl #8 │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvc 0x00d65c5e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r9, [r4, r9, lsr #12]! │ │ │ │ + strbgt r9, [r8, r9, lsr #12] │ │ │ │ cmpeq r3, r8, lsr #10 │ │ │ │ rsceq r4, r1, r0, lsr #8 │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vstmdbcs r7!, {s2-s89} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt r8, r9, #28, #4 │ │ │ │ + @ instruction: 0xc7c78e59 │ │ │ │ smlalbbeq r8, r3, r8, r5 │ │ │ │ rsceq r4, r1, r8, lsr r4 │ │ │ │ tsteq r5, r8, ror #31 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnsvs pc, r2, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt pc, [r3, r9, asr #22]! @ │ │ │ │ + strbgt pc, [r7, r9, asr #22] @ │ │ │ │ smlaltteq r8, r3, r8, r5 │ │ │ │ rsceq r4, r1, r0, asr r4 │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r6, [sl, #-365]! @ 0xfffffe93 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r2, r9, ror #4]! │ │ │ │ + strbgt lr, [r6, r9, ror #4] │ │ │ │ cmpeq r3, r8, asr #12 │ │ │ │ rsceq r4, r1, r8, ror #8 │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibvs sp!, {r0, r1, r2, r4, r8, r9, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, r5, lsl #29]! │ │ │ │ + strbgt fp, [r6, r5, lsl #29] │ │ │ │ smlaltbeq r8, r3, r8, r6 │ │ │ │ rsceq r4, r1, r0, lsl #9 │ │ │ │ tsteq r5, r8, lsl #23 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 97db04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sl, [r2, r9, ror #28]! │ │ │ │ + strbgt sl, [r6, r9, ror #28] │ │ │ │ cmpeq r3, r8, lsl #14 │ │ │ │ smlaleq r4, r1, r8, r4 │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0712d55f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e493b9 │ │ │ │ + @ instruction: 0xc7c893b9 │ │ │ │ cmpeq r3, r8, ror #14 │ │ │ │ strhteq r4, [r1], #64 @ 0x40 │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi ffeb06cc <_edata@@Base+0xf98b06cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e38d19 │ │ │ │ + bfigt r8, r9, (invalid: 26:7) │ │ │ │ smlalbteq r8, r3, r8, r7 │ │ │ │ rsceq r4, r1, r8, asr #9 │ │ │ │ tsteq r5, r0, lsr #29 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x064de079 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt pc, [r3, r5, lsr #19]! @ │ │ │ │ + strbgt pc, [r7, r5, lsr #19] @ │ │ │ │ cmpeq r3, r8, lsr #16 │ │ │ │ rsceq r4, r1, r0, ror #9 │ │ │ │ @ instruction: 0x01155ff0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r7, r7, #884736 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r2, r1, lsr #1]! │ │ │ │ + strbgt lr, [r6, r1, lsr #1] │ │ │ │ smlalbbeq r8, r3, r8, r8 │ │ │ │ strdeq r4, [r1], #72 @ 0x48 @ │ │ │ │ tsteq r5, r0, lsl #31 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vnmlaeq.f64 d25, d0, d12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2bdfd │ │ │ │ + @ instruction: 0xc7c6bdfd │ │ │ │ smlaltteq r8, r3, r8, r8 │ │ │ │ rsceq r4, r1, r0, lsl r5 │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclne 8, cr7, [r4], #404 @ 0x194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt sl, [r2, r1, ror #27]! │ │ │ │ + strbgt sl, [r6, r1, ror #27] │ │ │ │ cmpeq r3, r8, asr #18 │ │ │ │ rsceq r4, r1, r8, lsr #10 │ │ │ │ tsteq r5, r8, lsl #4 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorpl r9, r3, pc, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e3f71d │ │ │ │ + bfigt pc, sp, (invalid: 14:7) @ │ │ │ │ smlaltbeq r8, r3, r8, r9 │ │ │ │ rsceq r4, r1, r0, asr #10 │ │ │ │ tsteq r5, r8, asr r3 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtne r0, [r9], #848 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - ubfxgt sp, r1, #27, #3 │ │ │ │ + @ instruction: 0xc7c6ddd1 │ │ │ │ cmpeq r3, r8, lsl #20 │ │ │ │ rsceq r4, r1, r8, asr r5 │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdapl lr!, {r1, r3, r5, r8, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2bf35 │ │ │ │ + @ instruction: 0xc7c6bf35 │ │ │ │ cmpeq r3, r8, ror #20 │ │ │ │ rsceq r4, r1, r0, ror r5 │ │ │ │ tsteq r5, r0, lsr #16 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq c19cb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2af1d │ │ │ │ + bfigt sl, sp, (invalid: 30:6) │ │ │ │ smlalbteq r8, r3, r8, sl │ │ │ │ rsceq r4, r1, r8, lsl #11 │ │ │ │ @ instruction: 0x0115a7b0 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x46184556 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e40035 │ │ │ │ + @ instruction: 0xc7c80035 │ │ │ │ cmpeq r3, r8, lsr #22 │ │ │ │ rsceq r4, r1, r0, lsr #11 │ │ │ │ tsteq r5, r0, lsl #18 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcseq sp, r2, #6400 @ 0x1900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r2, r1, ror #14]! │ │ │ │ + strbgt lr, [r6, r1, ror #14] │ │ │ │ smlalbbeq r8, r3, r8, fp │ │ │ │ strhteq r4, [r1], #88 @ 0x58 │ │ │ │ @ instruction: 0x0115a890 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpmi 14, 0, cr3, cr5, cr3, {3} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e49bf9 │ │ │ │ + @ instruction: 0xc7c89bf9 │ │ │ │ smlaltteq r8, r3, r8, fp │ │ │ │ ldrdeq r4, [r1], #80 @ 0x50 @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorne r7, r5, sp, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r9, [r3, r9, ror #9]! │ │ │ │ + strbgt r9, [r7, r9, ror #9] │ │ │ │ cmpeq r3, r8, asr #24 │ │ │ │ rsceq r4, r1, r8, ror #11 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x5cf299b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e49d99 │ │ │ │ + bfigt r9, r9, (invalid: 27:8) │ │ │ │ smlaltbeq r8, r3, r8, ip │ │ │ │ rsceq r4, r1, r0, lsl #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdane r8!, {r3, r4, r5, r6, r7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r9, [r3, sp, asr #20]! │ │ │ │ + strbgt r9, [r7, sp, asr #20] │ │ │ │ cmpeq r3, r8, lsl #26 │ │ │ │ rsceq r4, r1, r8, lsl r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtpl lr, [pc], #642 @ 1830118 <__bss_end__@@Base+0xb6334c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2c51d │ │ │ │ + bfigt ip, sp, (invalid: 10:6) │ │ │ │ cmpeq r3, r8, ror #26 │ │ │ │ rsceq r4, r1, r0, lsr r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r9, lr, sl, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, r9, asr #10]! │ │ │ │ + strbgt fp, [r6, r9, asr #10] │ │ │ │ smlalbteq r8, r3, r8, sp │ │ │ │ rsceq r4, r1, r8, asr #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclmi 15, cr7, [r9], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt ip, [r2, sp, asr #23]! │ │ │ │ + strbgt ip, [r6, sp, asr #23] │ │ │ │ cmpeq r3, r8, lsr #28 │ │ │ │ rsceq r4, r1, r0, ror #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x006061bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt fp, [r2, r1, asr #24]! │ │ │ │ + strbgt fp, [r6, r1, asr #24] │ │ │ │ smlalbbeq r8, r3, r8, lr │ │ │ │ rsceq r4, r1, r8, ror r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x03b783c1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt lr, [r3, r1, ror #22]! │ │ │ │ + strbgt lr, [r7, r1, ror #22] │ │ │ │ smlaltteq r8, r3, r8, lr │ │ │ │ smlaleq r4, r1, r0, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrhtmi r9, [r6], r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xc7e2d01d │ │ │ │ + bfigt sp, sp, #0, #7 │ │ │ │ cmpeq r3, r8, asr #30 │ │ │ │ rsceq r4, r1, r8, lsr #13 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 15, cr7, [r1], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2050611,15 +2050611,15 @@ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x46111a19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - bfigt lr, sp, (invalid: 27:3) │ │ │ │ + @ instruction: 0xc7a7ed9d │ │ │ │ cmpeq r3, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vldmiavc r9!, {s2-s75} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2050801,15 +2050801,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 311387c <__bss_end__@@Base+0x2446ab0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - strbgt r6, [r8, r0, lsl #6] │ │ │ │ + strgt r6, [ip, r0, lsl #6]! │ │ │ │ @ instruction: 0x0143a898 │ │ │ │ rsceq r4, r1, r8, lsr sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdacs r6, {r1, r2, r3, r5, r9, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2172773,15 +2172773,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r0, [r0, #-0]! │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrbpl r2, [r4, -r1, lsl #14]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq r0, r1, #96, 18 @ 0x180000 │ │ │ │ + subeq r0, r1, #88, 18 @ 0x160000 │ │ │ │ smlaltbeq r2, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ stclpl 12, cr14, [fp, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2175821,15 +2175821,15 @@ │ │ │ │ strbeq r1, [r3, #3864]! @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq r3, r2, #56, 2 │ │ │ │ + subeq r3, r2, #48, 2 │ │ │ │ smlalbbeq r5, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bpl ffb14524 <_edata@@Base+0xf9514524> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2175992,15 +2175992,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #56, 14 @ 0xe00000 │ │ │ │ + subeq r6, r2, #48, 14 @ 0xc00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrshtvc sp, [r9], #-78 @ 0xffffffb2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176020,15 +2176020,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r4, r2, #8, 20 @ 0x8000 │ │ │ │ + subeq r4, r2, #0, 20 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcspl r2, r3, #96468992 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176056,15 +2176056,15 @@ │ │ │ │ adcspl ip, pc, #-1291845632 @ 0xb3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r4, r2, #24, 20 @ 0x18000 │ │ │ │ + subeq r4, r2, #16, 20 @ 0x10000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strtvs r1, [pc], #1571 @ 18aea18 <__bss_end__@@Base+0xbe1c4c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176374,35 +2176374,35 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r5, [ip, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #232, 16 @ 0xe80000 │ │ │ │ + subeq r6, r2, #224, 16 @ 0xe00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq pc, [pc], r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r5, [ip, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #8, 18 @ 0x20000 │ │ │ │ + subeq r6, r2, #240, 16 @ 0xf00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andvc r7, ip, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #24, 18 @ 0x60000 │ │ │ │ + subeq r6, r2, #16, 18 @ 0x40000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x006091ce │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176414,85 +2176414,85 @@ │ │ │ │ cdpmi 14, 13, cr0, cr12, cr12, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #200, 16 @ 0xc80000 │ │ │ │ + subeq r6, r2, #192, 16 @ 0xc00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdavs lr!, {r1, r2, r3, r4, r6, r7, r8, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #216, 16 @ 0xd80000 │ │ │ │ + subeq r6, r2, #208, 16 @ 0xd00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvncs fp, #246784 @ 0x3c400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50584 @ 0xc598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #40, 18 @ 0xa0000 │ │ │ │ + subeq r6, r2, #32, 18 @ 0x80000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi lr, [r3, -sp, ror #11]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c5998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #56, 18 @ 0xe0000 │ │ │ │ + subeq r6, r2, #48, 18 @ 0xc0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbmi pc, [lr, #2687] @ 0xa7f @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r5, [ip, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #72, 18 @ 0x120000 │ │ │ │ + subeq r6, r2, #64, 18 @ 0x100000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x000948e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r5, [ip, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #88, 18 @ 0x160000 │ │ │ │ + subeq r6, r2, #80, 18 @ 0x140000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldccc 7, cr5, [r4, #456]! @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r5, [ip, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #104, 18 @ 0x1a0000 │ │ │ │ + subeq r6, r2, #96, 18 @ 0x180000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrhtpl r4, [r3], #-141 @ 0xffffff73 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #120, 18 @ 0x1e0000 │ │ │ │ + subeq r6, r2, #112, 18 @ 0x1c0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclpl 15, cr8, [r5], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ rsceq sl, r5, r0, lsr #21 │ │ │ │ @@ -2176723,45 +2176723,45 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #72, 14 @ 0x1200000 │ │ │ │ + subeq r6, r2, #64, 14 @ 0x1000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmmi r7, {r0, r2, r3, r5, r6, r7, r9, sl, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #88, 14 @ 0x1600000 │ │ │ │ + subeq r6, r2, #80, 14 @ 0x1400000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbcs r7!, {r0, r1, r2, r3, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #120, 12 @ 0x7800000 │ │ │ │ + subeq r6, r2, #112, 12 @ 0x7000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq lr, r0, r6, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #200, 14 @ 0x3200000 │ │ │ │ + subeq r6, r2, #192, 14 @ 0x3000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibpl sp, {r2, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176831,45 +2176831,45 @@ │ │ │ │ stclpl 4, cr2, [fp, #944]! @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #144, 4 │ │ │ │ + subeq r5, r2, #136, 4 @ 0x80000008 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strcs r6, [r5], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [ip, #-8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #160, 4 │ │ │ │ + subeq r5, r2, #152, 4 @ 0x80000009 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrne r2, [sl, #-3128] @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #176, 4 │ │ │ │ + subeq r5, r2, #168, 4 @ 0x8000000a │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibvc sl, {r0, r1, r4, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #152, 16 @ 0x980000 │ │ │ │ + subeq r6, r2, #144, 16 @ 0x900000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcpl 0x00004ec6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176917,45 +2176917,45 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #0, 6 │ │ │ │ + subeq r5, r2, #248, 4 @ 0x8000000f │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r2, #566]! @ 0x236 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #136, 12 @ 0x8800000 │ │ │ │ + subeq r6, r2, #128, 12 @ 0x8000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x005cf211 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #128, 6 │ │ │ │ + subeq r5, r2, #120, 6 @ 0xe0000001 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 2b7bbb0 <__bss_end__@@Base+0x1eaede4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r2, #144, 6 @ 0x40000002 │ │ │ │ + subeq r5, r2, #136, 6 @ 0x20000002 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blvs 257c014 <__bss_end__@@Base+0x18af248> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2176977,45 +2176977,45 @@ │ │ │ │ strcs r4, [fp], #-3262 @ 0xfffff342 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r6, ip, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #152, 12 @ 0x9800000 │ │ │ │ + subeq r6, r2, #144, 12 @ 0x9000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x6766f332 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #168, 12 @ 0xa800000 │ │ │ │ + subeq r6, r2, #160, 12 @ 0xa000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bmi 559870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #184, 12 @ 0xb800000 │ │ │ │ + subeq r6, r2, #176, 12 @ 0xb000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbmi fp!, {r0, r1, r2, r3, r7, r8, ip, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [ip, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #200, 12 @ 0xc800000 │ │ │ │ + subeq r6, r2, #192, 12 @ 0xc000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x6e56e909 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177035,25 +2177035,25 @@ │ │ │ │ cmpcc r3, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #216, 12 @ 0xd800000 │ │ │ │ + subeq r6, r2, #208, 12 @ 0xd000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpne 12, 15, cr3, cr9, cr11, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #232, 12 @ 0xe800000 │ │ │ │ + subeq r6, r2, #224, 12 @ 0xe000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x61beef77 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177121,35 +2177121,35 @@ │ │ │ │ strbtvc r2, [r8], ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #248, 12 @ 0xf800000 │ │ │ │ + subeq r6, r2, #240, 12 @ 0xf000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x71235e04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #8, 14 @ 0x200000 │ │ │ │ + subeq r6, r2, #0, 14 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpvc sl, #-536870911 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #24, 14 @ 0x600000 │ │ │ │ + subeq r6, r2, #16, 14 @ 0x400000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcmi 13, cr10, [r4, #956]! @ 0x3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177161,15 +2177161,15 @@ │ │ │ │ stccs 6, cr10, [fp, #-144] @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #40, 14 @ 0xa00000 │ │ │ │ + subeq r6, r2, #32, 14 @ 0x800000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbvs r4, {r1, r2, r3, r4, r8, sl, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177181,15 +2177181,15 @@ │ │ │ │ bpl 157e60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #104, 14 @ 0x1a00000 │ │ │ │ + subeq r6, r2, #96, 14 @ 0x1800000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbpl r8, [r4], lr, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177209,45 +2177209,45 @@ │ │ │ │ mcrne 5, 6, r3, cr8, cr5, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50728 @ 0xc628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #120, 14 @ 0x1e00000 │ │ │ │ + subeq r6, r2, #112, 14 @ 0x1c00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, lr, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r6, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #136, 14 @ 0x2200000 │ │ │ │ + subeq r6, r2, #128, 14 @ 0x2000000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc r7, [r4, -ip, asr #20]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #168, 14 @ 0x2a00000 │ │ │ │ + subeq r6, r2, #160, 14 @ 0x2800000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtmi r2, #41298 @ 0xa152 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r6, r2, #176, 14 @ 0x2c00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc r3, [r0, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177359,25 +2177359,25 @@ │ │ │ │ blmi 18589f8 <__bss_end__@@Base+0xb8bc2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #216, 14 @ 0x3600000 │ │ │ │ + subeq r6, r2, #208, 14 @ 0x3400000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcpl 4, cr9, [r9, #-16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #24, 16 @ 0x180000 │ │ │ │ + subeq r6, r2, #16, 16 @ 0x100000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbne r5, [r8], #-645 @ 0xfffffd7b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177389,15 +2177389,15 @@ │ │ │ │ stmiacs r0, {r0, r1, r2, r3, r6, r8, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #40, 16 @ 0x280000 │ │ │ │ + subeq r6, r2, #32, 16 @ 0x200000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stccc 6, cr14, [r8, #-788]! @ 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177419,15 +2177419,15 @@ │ │ │ │ ldclvc 14, cr14, [r4, #-224]! @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #56, 16 @ 0x380000 │ │ │ │ + subeq r6, r2, #48, 16 @ 0x300000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnscc r4, pc, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177449,25 +2177449,25 @@ │ │ │ │ andeq r9, r8, #913408 @ 0xdf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #72, 16 @ 0x480000 │ │ │ │ + subeq r6, r2, #64, 16 @ 0x400000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvs fp, [r7], #-1266 @ 0xfffffb0e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #88, 16 @ 0x580000 │ │ │ │ + subeq r6, r2, #80, 16 @ 0x500000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbne r9, [r3, #-57]! @ 0xffffffc7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177509,15 +2177509,15 @@ │ │ │ │ svcvs 0x00818bb5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #104, 16 @ 0x680000 │ │ │ │ + subeq r6, r2, #96, 16 @ 0x600000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrpl 0, 6, r3, cr15, cr10, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177547,35 +2177547,35 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #120, 16 @ 0x780000 │ │ │ │ + subeq r6, r2, #112, 16 @ 0x700000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strne r4, [sp, #1983]! @ 0x7bf │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #136, 16 @ 0x880000 │ │ │ │ + subeq r6, r2, #128, 16 @ 0x800000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ usatcs r8, #26, sl, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #168, 16 @ 0xa80000 │ │ │ │ + subeq r6, r2, #160, 16 @ 0xa00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcspl pc, r6, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177587,15 +2177587,15 @@ │ │ │ │ ldrtne r1, [lr], ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50744 @ 0xc638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r6, r2, #184, 16 @ 0xb80000 │ │ │ │ + subeq r6, r2, #176, 16 @ 0xb00000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi fp, [r5], #879 @ 0x36f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177665,25 +2177665,25 @@ │ │ │ │ addsne r7, fp, #35389440 @ 0x21c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #40, 20 @ 0x28000 │ │ │ │ + subeq r7, r2, #32, 20 @ 0x20000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subvc r6, r6, #5308416 @ 0x510000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, ip, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #56, 20 @ 0x38000 │ │ │ │ + subeq r7, r2, #48, 20 @ 0x30000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 11fbc54 <__bss_end__@@Base+0x52ee88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177745,25 +2177745,25 @@ │ │ │ │ stmdbcs r3, {r0, r2, r5, r9, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #72, 20 @ 0x48000 │ │ │ │ + subeq r7, r2, #64, 20 @ 0x40000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movwpl r8, #45895 @ 0xb347 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #88, 20 @ 0x58000 │ │ │ │ + subeq r7, r2, #80, 20 @ 0x50000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r3, r2, r0, lsr pc │ │ │ │ biccs r0, r6, r7, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177783,35 +2177783,35 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #104, 20 @ 0x68000 │ │ │ │ + subeq r7, r2, #96, 20 @ 0x60000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbne r3!, {r0, r1, r6, ip, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #120, 20 @ 0x78000 │ │ │ │ + subeq r7, r2, #112, 20 @ 0x70000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blpl 23570a8 <__bss_end__@@Base+0x168a2dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #136, 20 @ 0x88000 │ │ │ │ + subeq r7, r2, #128, 20 @ 0x80000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andpl lr, r7, #5184 @ 0x1440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177833,15 +2177833,15 @@ │ │ │ │ strbmi fp, [sl], #847 @ 0x34f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #152, 20 @ 0x98000 │ │ │ │ + subeq r7, r2, #144, 20 @ 0x90000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blpl 1eddad4 <__bss_end__@@Base+0x1210d08> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177869,35 +2177869,35 @@ │ │ │ │ rscscc r5, sl, #973078528 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #168, 20 @ 0xa8000 │ │ │ │ + subeq r7, r2, #160, 20 @ 0xa0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strmi r9, [r3], #1853 @ 0x73d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #184, 20 @ 0xb8000 │ │ │ │ + subeq r7, r2, #176, 20 @ 0xb0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbtcc r0, [r5], ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 50760 @ 0xc648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #200, 20 @ 0xc8000 │ │ │ │ + subeq r7, r2, #192, 20 @ 0xc0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpvc 4, 5, cr12, cr7, cr3, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177907,35 +2177907,35 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r6, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #216, 20 @ 0xd8000 │ │ │ │ + subeq r7, r2, #208, 20 @ 0xd0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbvs r3, fp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #232, 20 @ 0xe8000 │ │ │ │ + subeq r7, r2, #224, 20 @ 0xe0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x1786bfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #248, 20 @ 0xf8000 │ │ │ │ + subeq r7, r2, #240, 20 @ 0xf0000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs sl, [r8, #1501] @ 0x5dd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2177955,85 +2177955,85 @@ │ │ │ │ blpl 2263dc8 <__bss_end__@@Base+0x1596ffc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #8, 22 @ 0x2000 │ │ │ │ + subeq r7, r2, #0, 22 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcc 2d0a33c <__bss_end__@@Base+0x203d570> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #24, 22 @ 0x6000 │ │ │ │ + subeq r7, r2, #16, 22 @ 0x4000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x57b17c7a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, ip, r8, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #40, 22 @ 0xa000 │ │ │ │ + subeq r7, r2, #32, 22 @ 0x8000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibvs r1, {r0, r5, r7, r8, r9, fp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #56, 22 @ 0xe000 │ │ │ │ + subeq r7, r2, #48, 22 @ 0xc000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbtcs r7, [r7], #-290 @ 0xfffffede │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #72, 22 @ 0x12000 │ │ │ │ + subeq r7, r2, #64, 22 @ 0x10000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmeq r0!, {r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #104, 22 @ 0x1a000 │ │ │ │ + subeq r7, r2, #96, 22 @ 0x18000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibne r5!, {r1, r2, r4, r5, r6, r7, r8, sl, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #120, 22 @ 0x1e000 │ │ │ │ + subeq r7, r2, #112, 22 @ 0x1c000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbeq sl, {r0, r1, r3, r5, r6, sl, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #136, 22 @ 0x22000 │ │ │ │ + subeq r7, r2, #128, 22 @ 0x20000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdapl fp, {r1, r2, r3, r4, r7, fp, ip, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178051,85 +2178051,85 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #152, 22 @ 0x26000 │ │ │ │ + subeq r7, r2, #144, 22 @ 0x24000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvs 12, cr11, [r0], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #168, 22 @ 0x2a000 │ │ │ │ + subeq r7, r2, #160, 22 @ 0x28000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcvs r5, ip, #16056320 @ 0xf50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq r6, ip, r8, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #184, 22 @ 0x2e000 │ │ │ │ + subeq r7, r2, #176, 22 @ 0x2c000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcc sl, [lr], #-3569 @ 0xfffff20f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014c6598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #200, 22 @ 0x32000 │ │ │ │ + subeq r7, r2, #192, 22 @ 0x30000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbmi r9, {r0, r1, r4, r6, fp, ip, sp, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltbeq r6, ip, r8, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #216, 22 @ 0x36000 │ │ │ │ + subeq r7, r2, #208, 22 @ 0x34000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdvs r6, [lr, #137]! @ 0x89 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [ip, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #232, 22 @ 0x3a000 │ │ │ │ + subeq r7, r2, #224, 22 @ 0x38000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdaeq lr, {r0, r3, r5, r6, r7, sl, fp, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq r6, ip, r8, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #8, 24 @ 0x800 │ │ │ │ + subeq r7, r2, #0, 24 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcleq 8, cr10, [sp, #696] @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [ip, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #24, 24 @ 0x1800 │ │ │ │ + subeq r7, r2, #16, 24 @ 0x1000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fffceaa0 <_edata@@Base+0xf99ceaa0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2178139,45 +2178139,45 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ... │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlaltteq r6, ip, r8, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #40, 24 @ 0x2800 │ │ │ │ + subeq r7, r2, #32, 24 @ 0x2000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvc 3, cr3, [lr, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [ip, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #56, 24 @ 0x3800 │ │ │ │ + subeq r7, r2, #48, 24 @ 0x3000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq ip, [r5, r5, lsl #3] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #72, 24 @ 0x4800 │ │ │ │ + subeq r7, r2, #64, 24 @ 0x4000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcs r4, [r4, r5, lsl #9] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r7, r2, #88, 24 @ 0x5800 │ │ │ │ + subeq r7, r2, #80, 24 @ 0x5000 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blne 2cb7b88 <__bss_end__@@Base+0x1feadbc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2186605,15 +2186605,15 @@ │ │ │ │ movtvc r3, #40426 @ 0x9dea │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014cce98 │ │ │ │ rsceq r5, r8, r8, asr r9 │ │ │ │ - subeq sp, r4, #144, 16 @ 0x900000 │ │ │ │ + subeq sp, r4, #168, 16 @ 0xa80000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x003a27a2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2188019,15 +2188019,15 @@ │ │ │ │ @ instruction: 0x371456fd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq ip, r8, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r2, r4, #232, 2 @ 0x3a │ │ │ │ + subeq r2, r4, #248, 2 @ 0x3e │ │ │ │ strheq r0, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrrcvc 13, 10, lr, r0, cr1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192799,15 +2192799,15 @@ │ │ │ │ umullvc r2, fp, r7, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbteq pc, ip, r8, lr @ │ │ │ │ rsceq r6, r5, r8, lsl pc │ │ │ │ - subeq fp, r3, #216, 30 @ 0x360 │ │ │ │ + subeq fp, r3, #224, 30 @ 0x380 │ │ │ │ strheq r0, [r0, #-88]! @ 0xffffffa8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldclcs 14, cr5, [r8], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2192819,15 +2192819,15 @@ │ │ │ │ beq ffd1237c <_edata@@Base+0xf971237c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlalbbeq pc, ip, r8, pc @ │ │ │ │ rsceq r6, r5, r8, ror pc │ │ │ │ - subeq ip, r3, #224, 26 @ 0x3800 │ │ │ │ + subeq ip, r3, #248, 26 @ 0x3e00 │ │ │ │ strheq r0, [r0, #-88]! @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiavs r9!, {r0, r2, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2201626,15 +2201626,15 @@ │ │ │ │ eormi lr, lr, r6, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 56248 @ 0xdbb8 │ │ │ │ smlaleq r4, r8, r8, pc @ │ │ │ │ - subeq pc, r4, #96, 12 @ 0x6000000 │ │ │ │ + subeq pc, r4, #112, 12 @ 0x7000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vstmiavc sl, {s24-s236} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2214187,15 +2214187,15 @@ │ │ │ │ ldrhtvc r7, [fp], r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [lr, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #168, 4 @ 0x8000000a │ │ │ │ + subeq r1, r5, #192, 4 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbvc sl!, {r0, r1, r2, r3, r4, r5, r9, sl, ip}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2218619,15 +2218619,15 @@ │ │ │ │ stmdami ip, {r2, r3, r6, r9, sl, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq lr, [lr, #-168] @ 0xffffff58 │ │ │ │ rsceq r4, r8, r8, ror #3 │ │ │ │ - subeq r1, r5, #208, 24 @ 0xd000 │ │ │ │ + subeq r1, r5, #224, 24 @ 0xe000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvc r7, [pc], -sl, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2226438,15 +2226438,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsvc r2, r7, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq r0, r1, #224, 28 @ 0xe00 │ │ │ │ + subeq r0, r1, #240, 28 @ 0xf00 │ │ │ │ cmpeq sp, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ ldmdavs lr!, {r1, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2226708,15 +2226708,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcc 1fe0940 <__bss_end__@@Base+0x1313b74> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq r0, r1, #224, 28 @ 0xe00 │ │ │ │ + subeq r0, r1, #240, 28 @ 0xf00 │ │ │ │ strheq r5, [sp, #-232] @ 0xffffff18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r8, r0, r0 │ │ │ │ @ instruction: 0x0733ca73 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2248857,15 +2248857,15 @@ │ │ │ │ cmpne r9, #1342177295 @ 0x5000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #240 @ 0xf0 │ │ │ │ + subeq sp, r4, #0, 2 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc ffbe0178 <_edata@@Base+0xf95e0178> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2257740,25 +2257740,25 @@ │ │ │ │ bpl 13aef80 <__bss_end__@@Base+0x6e21b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strheq r6, [pc, #-248] @ 18fefec <__bss_end__@@Base+0xc32220> │ │ │ │ rsceq r6, r8, r8, lsr #1 │ │ │ │ - subeq ip, r4, #104, 4 @ 0x80000006 │ │ │ │ + subeq ip, r4, #120, 4 @ 0x80000007 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbcc sp!, {r6, sl, fp, ip} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #152, 4 @ 0x80000009 │ │ │ │ + subeq ip, r4, #168, 4 @ 0x8000000a │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01fd1a9a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2257820,15 +2257820,15 @@ │ │ │ │ svccs 0x00d0cd83 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #16, 14 @ 0x400000 │ │ │ │ + subeq ip, r4, #32, 14 @ 0x800000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi r0, [lr], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andle r0, r0, r0 │ │ │ │ @@ -2257960,15 +2257960,15 @@ │ │ │ │ bcc 28ed3fc <__bss_end__@@Base+0x1c20630> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr #28 │ │ │ │ ldrdeq r1, [r7], #176 @ 0xb0 @ │ │ │ │ - subeq fp, r3, #160 @ 0xa0 │ │ │ │ + subeq fp, r3, #176 @ 0xb0 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x7652a154 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2261528,15 +2261528,15 @@ │ │ │ │ eorseq sl, pc, #738197504 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl #3 │ │ │ │ rsceq r3, r8, r8, lsr #22 │ │ │ │ - subeq r5, r5, #224, 12 @ 0xe000000 │ │ │ │ + subeq r5, r5, #240, 12 @ 0xf000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdavc r4!, {r2, r4, r5, r6, r7, r8, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2263898,15 +2263898,15 @@ │ │ │ │ addvs r2, r8, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror r5 │ │ │ │ ldrdeq r3, [r8], #152 @ 0x98 @ │ │ │ │ - subeq r5, r5, #24, 20 @ 0x18000 │ │ │ │ + subeq r5, r5, #32, 20 @ 0x20000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc r7, [r1, #-2071]! @ 0xfffff7e9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2263988,15 +2263988,15 @@ │ │ │ │ strbvs lr, [r5, r5, asr #20] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r2, r5, #120, 2 │ │ │ │ + subeq r2, r5, #128, 2 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x00fc658f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264168,15 +2264168,15 @@ │ │ │ │ @ instruction: 0x5600087d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #3 │ │ │ │ strhteq r4, [r8], #24 │ │ │ │ - subeq r1, r5, #96, 26 @ 0x1800 │ │ │ │ + subeq r1, r5, #112, 26 @ 0x1c00 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x005d46a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264288,15 +2264288,15 @@ │ │ │ │ svccc 0x006b1b55 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #184, 26 @ 0x2e00 │ │ │ │ + subeq r1, r5, #200, 26 @ 0x3200 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbcc pc, [r7, #-615] @ 0xfffffd99 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264568,15 +2264568,15 @@ │ │ │ │ bcs 8632ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrheq r8, [r1, #-88] @ 0xffffffa8 │ │ │ │ rsceq r4, r8, r0, lsr #9 │ │ │ │ - subeq r1, r5, #224, 10 @ 0x38000000 │ │ │ │ + subeq r1, r5, #240, 10 @ 0x3c000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrpl sl, [r2], #-1725 @ 0xfffff943 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264658,15 +2264658,15 @@ │ │ │ │ stmibcs pc!, {r3, r6, r8, fp} @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #64, 28 @ 0x400 │ │ │ │ + subeq r0, r5, #88, 28 @ 0x580 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmcs r3!, {r1, r5, r6, sl, fp, ip, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264838,15 +2264838,15 @@ │ │ │ │ bcc 61f0a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #176, 16 @ 0xb00000 │ │ │ │ + subeq r0, r5, #32, 18 @ 0x80000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 5, 6, cr9, cr1, cr11, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2264988,15 +2264988,15 @@ │ │ │ │ ldclpl 5, cr13, [r0, #-684]! @ 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #18 │ │ │ │ rsceq r5, r8, r8, ror #7 │ │ │ │ - subeq lr, r4, #152, 18 @ 0x260000 │ │ │ │ + subeq lr, r4, #176, 18 @ 0x2c0000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x002c9be1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2265208,15 +2265208,15 @@ │ │ │ │ svceq 0x006bffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #24 │ │ │ │ rsceq r4, r8, r0, ror sp │ │ │ │ - subeq pc, r4, #248, 22 @ 0x3e000 │ │ │ │ + subeq pc, r4, #8, 24 @ 0x800 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcpl 8, cr0, [pc, #568]! @ 19067e8 <__bss_end__@@Base+0xc39a1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2265258,15 +2265258,15 @@ │ │ │ │ stmdacs r8, {r1, r3, r5, r6, r9, fp, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #192, 12 @ 0xc000000 │ │ │ │ + subeq lr, r4, #200, 12 @ 0xc800000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpne r7, #-2147483589 @ 0x8000003b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2265288,15 +2265288,15 @@ │ │ │ │ @ instruction: 0x3d31c9db │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl sp │ │ │ │ rsceq r5, r8, r0, lsr #16 │ │ │ │ - subeq sp, r4, #80, 24 @ 0x5000 │ │ │ │ + subeq sp, r4, #96, 24 @ 0x6000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclvs 5, cr15, [r3, #432]! @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268128,15 +2268128,15 @@ │ │ │ │ stcpl 3, cr3, [sp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr #2 │ │ │ │ rsceq r3, r8, r8, lsl r9 │ │ │ │ - subeq r5, r5, #136, 22 @ 0x22000 │ │ │ │ + subeq r5, r5, #144, 22 @ 0x24000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subvs r6, r4, r1, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268198,15 +2268198,15 @@ │ │ │ │ cdppl 15, 9, cr0, cr1, cr11, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrheq fp, [r1, #-24] @ 0xffffffe8 │ │ │ │ rsceq r3, r8, r8, lsr sl │ │ │ │ - subeq r5, r5, #16, 18 @ 0x40000 │ │ │ │ + subeq r5, r5, #32, 18 @ 0x80000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbcsvs r7, r2, #4864 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268228,15 +2268228,15 @@ │ │ │ │ tsteq r3, r7, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #40, 24 @ 0x2800 │ │ │ │ + subeq r1, r5, #56, 24 @ 0x3800 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x61be7dcd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268248,25 +2268248,25 @@ │ │ │ │ bcs 81acc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #56, 26 @ 0xe00 │ │ │ │ + subeq r1, r5, #72, 26 @ 0x1200 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bcc 1dc0938 <__bss_end__@@Base+0x10f3b6c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsl r2 │ │ │ │ rsceq r4, r8, r8, lsl #3 │ │ │ │ - subeq r1, r5, #224, 26 @ 0x3800 │ │ │ │ + subeq r1, r5, #240, 26 @ 0x3c00 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibcs r4, {r1, r2, r5, r7, r9, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268288,15 +2268288,15 @@ │ │ │ │ usatcc r2, #1, r9, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #4 │ │ │ │ smlaleq r4, r8, r8, r3 │ │ │ │ - subeq r1, r5, #176, 16 @ 0xb00000 │ │ │ │ + subeq r1, r5, #192, 16 @ 0xc00000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addmi r7, r0, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268318,15 +2268318,15 @@ │ │ │ │ mvnsne r6, r3, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0151b298 │ │ │ │ rsceq r4, r8, r8, ror #15 │ │ │ │ - subeq r0, r5, #168, 24 @ 0xa800 │ │ │ │ + subeq r0, r5, #192, 24 @ 0xc000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtcc r4, #22581 @ 0x5835 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268556,15 +2268556,15 @@ │ │ │ │ @ instruction: 0x21274eef │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq pc, r4, #88, 26 @ 0x1600 │ │ │ │ + subeq pc, r4, #104, 26 @ 0x1a00 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpeq 1, 8, cr2, cr2, cr15, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268726,15 +2268726,15 @@ │ │ │ │ stmdbvc r0!, {r5, r7, sl, ip, sp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #11 │ │ │ │ ldrdeq r5, [r8], #0 @ │ │ │ │ - subeq pc, r4, #176, 4 │ │ │ │ + subeq pc, r4, #200, 4 @ 0x8000000c │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r9, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268786,15 +2268786,15 @@ │ │ │ │ stclne 5, cr7, [sp, #-836] @ 0xfffffcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #160, 8 @ 0xa0000000 │ │ │ │ + subeq lr, r4, #168, 8 @ 0xa8000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldccc 6, cr8, [r1, #828]! @ 0x33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268866,15 +2268866,15 @@ │ │ │ │ stmiavs lr!, {r1, r3, r6, r7, r9, sl, fp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #80, 28 @ 0x500 │ │ │ │ + subeq sp, r4, #96, 28 @ 0x600 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addcc ip, r1, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2268976,15 +2268976,15 @@ │ │ │ │ blne 364c58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #216, 4 @ 0x8000000d │ │ │ │ + subeq sp, r4, #232, 4 @ 0x8000000e │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbvs r5, [r7, #-2255] @ 0xfffff731 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269026,15 +2269026,15 @@ │ │ │ │ vldmiapl r5, {s3-s179} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0151b998 │ │ │ │ rsceq r5, r8, r8, ror #25 │ │ │ │ - subeq ip, r4, #72, 28 @ 0x480 │ │ │ │ + subeq ip, r4, #96, 28 @ 0x600 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stcmi 3, cr4, [pc], {110} @ 0x6e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269076,15 +2269076,15 @@ │ │ │ │ blne 256651c <__bss_end__@@Base+0x1899750> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #136, 24 @ 0x8800 │ │ │ │ + subeq ip, r4, #152, 24 @ 0x9800 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmdbmi r4!, {r2, r5, r7, r9, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2271016,15 +2271016,15 @@ │ │ │ │ cmnvs r8, #2441216 @ 0x254000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r1, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #168, 24 @ 0xa800 │ │ │ │ + subeq r1, r5, #184, 24 @ 0xb800 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrvs sp, r1, #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2273586,15 +2273586,15 @@ │ │ │ │ smmlsrpl r5, r8, sp, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0151f798 │ │ │ │ rsceq r3, r8, r8, lsl ip │ │ │ │ - subeq r5, r5, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r5, r5, #184, 8 @ 0xb8000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiaeq r7!, {r0, r1, r2, r6, r8, ip, sp, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2273716,15 +2273716,15 @@ │ │ │ │ mrcvs 5, 6, r0, cr0, cr9, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ smlaleq r3, r8, r8, r7 │ │ │ │ - subeq r5, r5, #136, 30 @ 0x220 │ │ │ │ + subeq r5, r5, #152, 30 @ 0x260 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs r5, [r4], #1853 @ 0x73d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2273956,25 +2273956,25 @@ │ │ │ │ eormi r0, ip, r4, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r5, #160, 16 @ 0xa00000 │ │ │ │ + subeq r5, r5, #184, 16 @ 0xb80000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrvs lr, [pc, #-517]! @ 190ec63 <__bss_end__@@Base+0xc41e97> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ rsceq r3, r8, r8, asr #24 │ │ │ │ - subeq r5, r5, #248, 6 @ 0xe0000003 │ │ │ │ + subeq r5, r5, #16, 8 @ 0x10000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcpl 0x0087cbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274186,25 +2274186,25 @@ │ │ │ │ ldreq pc, [r6, #1186] @ 0x4a2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r2, r5, #144, 8 @ 0x90000000 │ │ │ │ + subeq r2, r5, #160, 8 @ 0xa0000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibvs r1!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsl #23 @ p-variant is OBSOLETE │ │ │ │ smlaleq r3, r8, r0, pc @ │ │ │ │ - subeq r2, r5, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r2, r5, #200, 6 @ 0x20000003 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ movtpl r4, #32572 @ 0x7f3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274506,15 +2274506,15 @@ │ │ │ │ stcvs 2, cr13, [pc], {221} @ 0xdd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ rsceq r4, r8, r8, ror #18 │ │ │ │ - subeq r0, r5, #8, 16 @ 0x80000 │ │ │ │ + subeq r0, r5, #120, 16 @ 0x780000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00a26a0d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274626,15 +2274626,15 @@ │ │ │ │ mrrcvs 5, 9, r0, r4, cr14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #184, 8 @ 0xb8000000 │ │ │ │ + subeq r1, r5, #208, 8 @ 0xd0000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbvc r6, [r2, #-1445]! @ 0xfffffa5b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274716,15 +2274716,15 @@ │ │ │ │ ldmdavc pc!, {r0, r2, r4, r8, fp, sp, pc} @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ rsceq r4, r8, r8, ror #24 │ │ │ │ - subeq pc, r4, #232, 30 @ 0x3a0 │ │ │ │ + subeq pc, r4, #240, 30 @ 0x3c0 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrcs r8, [sp, pc, asr #5]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274766,15 +2274766,15 @@ │ │ │ │ mrceq 8, 1, r2, cr10, cr1, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ strhteq r4, [r8], #168 @ 0xa8 │ │ │ │ - subeq r0, r5, #72, 8 @ 0x48000000 │ │ │ │ + subeq r0, r5, #88, 8 @ 0x58000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcvs 0x00397349 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274796,15 +2274796,15 @@ │ │ │ │ cmnvc r5, r9, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #32, 8 @ 0x20000000 │ │ │ │ + subeq r0, r5, #48, 8 @ 0x30000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcne 0x00325d77 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274856,15 +2274856,15 @@ │ │ │ │ bmi 313c504 <__bss_end__@@Base+0x246f738> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmppeq r1, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq pc, r4, #56, 12 @ 0x3800000 │ │ │ │ + subeq pc, r4, #72, 12 @ 0x4800000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x77b79f78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274976,15 +2274976,15 @@ │ │ │ │ svceq 0x0075b8bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #48, 18 @ 0xc0000 │ │ │ │ + subeq lr, r4, #72, 18 @ 0x120000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclvs 15, cr13, [lr, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2274996,15 +2274996,15 @@ │ │ │ │ adcpl r2, r4, sp, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq pc, r4, #208, 24 @ 0xd000 │ │ │ │ + subeq pc, r4, #224, 24 @ 0xe000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x67c7253d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2275036,15 +2275036,15 @@ │ │ │ │ svcvs 0x00b6b69a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq pc, r4, #72, 8 @ 0x48000000 │ │ │ │ + subeq pc, r4, #88, 8 @ 0x58000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [sl, #869]! @ 0x365 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2275126,15 +2275126,15 @@ │ │ │ │ tstvs r8, sl, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #232, 22 @ 0x3a000 │ │ │ │ + subeq lr, r4, #16, 24 @ 0x1000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs r2, [r3], -r1, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2275266,15 +2275266,15 @@ │ │ │ │ strdvs r0, [r0, #-183] @ 0xffffff49 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #176, 14 @ 0x2c00000 │ │ │ │ + subeq lr, r4, #200, 14 @ 0x3200000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strvc sp, [ip], #125 @ 0x7d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2275546,15 +2275546,15 @@ │ │ │ │ subeq lr, r0, #25690112 @ 0x1880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsheq r0, [r2, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #24, 18 @ 0x60000 │ │ │ │ + subeq sp, r4, #40, 18 @ 0xa0000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc 1600a1c <__bss_end__@@Base+0x933c50> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2276006,25 +2276006,25 @@ │ │ │ │ movwcc r9, #57600 @ 0xe100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl #14 │ │ │ │ rsceq r6, r8, r0, asr #1 │ │ │ │ - subeq ip, r4, #32, 4 │ │ │ │ + subeq ip, r4, #48, 4 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rscsvc r7, r4, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #64, 4 │ │ │ │ + subeq ip, r4, #80, 4 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpcc 4, 12, cr1, cr6, cr14, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2277696,15 +2277696,15 @@ │ │ │ │ strcc ip, [r6, sp, ror #31]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01521198 │ │ │ │ strdeq r3, [r8], #120 @ 0x78 @ │ │ │ │ - subeq r5, r5, #8, 28 @ 0x80 │ │ │ │ + subeq r5, r5, #32, 28 @ 0x200 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnne fp, #650117120 @ 0x26c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2277776,15 +2277776,15 @@ │ │ │ │ bicsvs r9, lr, r6, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl r2 │ │ │ │ rsceq r3, r8, r0, asr #31 │ │ │ │ - subeq r2, r5, #72, 6 @ 0x20000001 │ │ │ │ + subeq r2, r5, #96, 6 @ 0x80000001 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldccc 7, cr14, [r3, #64] @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2277796,15 +2277796,15 @@ │ │ │ │ stmibne r4!, {r0, r1, r3, r5, r6, r9, sl, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsr r2 │ │ │ │ rsceq r4, r8, r8, lsl r2 │ │ │ │ - subeq r1, r5, #80, 24 @ 0x5000 │ │ │ │ + subeq r1, r5, #96, 24 @ 0x6000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcs r1, [r6, #6]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2277886,25 +2277886,25 @@ │ │ │ │ ldclvc 5, cr6, [r5, #-608]! @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #32, 26 @ 0x800 │ │ │ │ + subeq r0, r5, #56, 26 @ 0xe00 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stclne 15, cr9, [sl, #-496] @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ rsceq r4, r8, r8, ror r8 │ │ │ │ - subeq r0, r5, #120, 22 @ 0x1e000 │ │ │ │ + subeq r0, r5, #136, 22 @ 0x22000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r0, #2160] @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2278256,15 +2278256,15 @@ │ │ │ │ ldrdvs r4, [r6], r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl r5 │ │ │ │ rsceq r5, r8, r8, ror #22 │ │ │ │ - subeq sp, r4, #136, 4 @ 0x80000008 │ │ │ │ + subeq sp, r4, #160, 4 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmibcc r3!, {r5, r9, fp}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2278306,25 +2278306,25 @@ │ │ │ │ eorseq r6, pc, #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #152, 28 @ 0x980 │ │ │ │ + subeq ip, r4, #168, 28 @ 0xa80 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blmi 51e8 <_mcleanup@plt-0x434d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, ror r5 │ │ │ │ rsceq r5, r8, r0, ror #26 │ │ │ │ - subeq ip, r4, #176, 24 @ 0xb000 │ │ │ │ + subeq ip, r4, #192, 24 @ 0xc000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strpl r5, [r1, #-3434] @ 0xfffff296 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2278386,15 +2278386,15 @@ │ │ │ │ ldccc 4, cr9, [r1, #-16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r4, #32, 16 @ 0x200000 │ │ │ │ + subeq ip, r4, #56, 16 @ 0x380000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmnvc lr, #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -2297768,15 +2297768,15 @@ │ │ │ │ stmdacc r1!, {r1, r2, r6, r7, r8, r9, sl, ip, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ hvceq 64792 @ 0xfd18 │ │ │ │ rsceq r5, r8, r8, lsr fp │ │ │ │ - subeq sp, r4, #0, 6 │ │ │ │ + subeq sp, r4, #16, 6 @ 0x40000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrpl r4, [r9, #1879] @ 0x757 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2297888,15 +2297888,15 @@ │ │ │ │ strbtvs r8, [sl], #-413 @ 0xfffffe63 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, asr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #240, 10 @ 0x3c000000 │ │ │ │ + subeq sp, r4, #8, 12 @ 0x800000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclvs 7, cr9, [r0, #-868] @ 0xfffffc9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2297918,15 +2297918,15 @@ │ │ │ │ @ instruction: 0x13baea40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq pc, r8, lsr sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #248, 12 @ 0xf800000 │ │ │ │ + subeq sp, r4, #8, 14 @ 0x200000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ stmiacc r9!, {r2, r3, r6, r9, sl, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2297948,15 +2297948,15 @@ │ │ │ │ ldmdbeq r0!, {r0, r1, r2, r3, r5, fp, ip, sp, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq pc, [pc, #-8] @ 1926664 <__bss_end__@@Base+0xc59898> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #40, 16 @ 0x280000 │ │ │ │ + subeq sp, r4, #64, 16 @ 0x400000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x66099f33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298068,15 +2298068,15 @@ │ │ │ │ ldmdbmi r6, {r1, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014ffd98 │ │ │ │ rsceq r5, r8, r8, lsr r8 │ │ │ │ - subeq sp, r4, #24, 24 @ 0x1800 │ │ │ │ + subeq sp, r4, #40, 24 @ 0x2800 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldclcs 1, cr13, [r1], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298108,15 +2298108,15 @@ │ │ │ │ blne 278aca0 <__bss_end__@@Base+0x1abded4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sp, r4, #96, 30 @ 0x180 │ │ │ │ + subeq sp, r4, #120, 30 @ 0x1e0 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmibvs r3, {r5, r6, r9, fp, ip} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298178,15 +2298178,15 @@ │ │ │ │ ldmdbcc lr, {r0, r1, r3, r4, r5, r6, r8, fp, ip, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #8, 8 @ 0x8000000 │ │ │ │ + subeq lr, r4, #32, 8 @ 0x20000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi ip, [r0, -fp, lsl #23]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298238,15 +2298238,15 @@ │ │ │ │ svcvc 0x00087c59 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq lr, r4, #160, 16 @ 0xa00000 │ │ │ │ + subeq lr, r4, #168, 16 @ 0xa80000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbmi r7, [r1, #-122]! @ 0xffffff86 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298348,15 +2298348,15 @@ │ │ │ │ svccc 0x0093e1f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01504698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq pc, r4, #112, 2 │ │ │ │ + subeq pc, r4, #120, 2 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strhmi r5, [r5], #-181 @ 0xffffff4b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298398,15 +2298398,15 @@ │ │ │ │ ldrdcs r8, [fp, #23]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsr #23 │ │ │ │ rsceq r5, r8, r8, lsl #1 │ │ │ │ - subeq pc, r4, #96, 6 @ 0x80000001 │ │ │ │ + subeq pc, r4, #112, 6 @ 0xc0000001 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x47149953 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298718,15 +2298718,15 @@ │ │ │ │ sbcsmi pc, r8, #9, 28 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq fp, [r0, #-40] @ 0xffffffd8 │ │ │ │ rsceq r4, r8, r8, asr sl │ │ │ │ - subeq r0, r5, #104, 10 @ 0x1a000000 │ │ │ │ + subeq r0, r5, #120, 10 @ 0x1e000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbcc sp, [r8, -r5, ror #10] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298748,15 +2298748,15 @@ │ │ │ │ strvs sl, [r7], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #248, 10 @ 0x3e000000 │ │ │ │ + subeq r0, r5, #0, 12 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcvc 4, cr1, [sp, #364] @ 0x16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298848,15 +2298848,15 @@ │ │ │ │ ldceq 13, cr7, [r2], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq r0, r5, #104, 14 @ 0x1a00000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ beq 238a490 <__bss_end__@@Base+0x16bd6c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2298908,15 +2298908,15 @@ │ │ │ │ svcpl 0x00bf5277 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0150fa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r0, r5, #112, 26 @ 0x1c00 │ │ │ │ + subeq r0, r5, #128, 26 @ 0x2000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrmi fp, [r0, r7, lsr #27] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2299018,15 +2299018,15 @@ │ │ │ │ sbcne r1, sl, r2, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r1, r5, #184, 10 @ 0x2e000000 │ │ │ │ + subeq r1, r5, #200, 10 @ 0x32000000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldcvc 13, cr3, [r4], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2299178,15 +2299178,15 @@ │ │ │ │ stmdavc r3!, {r4, r5, r7, sl, ip}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsl #18 │ │ │ │ rsceq r3, r8, r0, ror lr │ │ │ │ - subeq r4, r5, #152, 24 @ 0x9800 │ │ │ │ + subeq r4, r5, #176, 24 @ 0xb000 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldmdbpl fp!, {r0, r2, r4, r5, r8, r9, sl, lr} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2299458,25 +2299458,25 @@ │ │ │ │ eorcc fp, pc, #30932992 @ 0x1d80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, asr #23 │ │ │ │ strhteq r3, [r8], #112 @ 0x70 │ │ │ │ - subeq r5, r5, #48, 30 @ 0xc0 │ │ │ │ + subeq r5, r5, #64, 30 @ 0x100 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x169cc952 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r2, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r5, r5, #96, 30 @ 0x180 │ │ │ │ + subeq r5, r5, #112, 30 @ 0x1c0 │ │ │ │ smulbbeq r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mcrcs 13, 5, sl, cr8, cr5, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2354719,15 +2354719,15 @@ │ │ │ │ svcne 0x00b14ac5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x014f2998 │ │ │ │ strhteq ip, [r6], #72 @ 0x48 │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ + tsteq r0, r0, asr #10 │ │ │ │ @ instruction: 0x01600190 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ ldrvc sp, [pc], #2466 @ 195ddb0 <__bss_end__@@Base+0xc90fe4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2406188,25 +2406188,25 @@ │ │ │ │ smlalbteq r0, ip, r8, r2 │ │ │ │ ldrdeq r0, [ip, #-40] @ 0xffffffd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq ip, r8, lsr #6 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ smlalbteq r0, ip, r8, r1 │ │ │ │ strdeq r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x014c0298 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq sl, r1, #56, 28 @ 0x380 │ │ │ │ andeq r5, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r2, asr r0 │ │ │ │ rsbseq pc, r1, #212, 22 @ 0x35000 │ │ │ │ - tsteq r0, r8, lsr ip │ │ │ │ + tsteq r0, r0, lsr ip │ │ │ │ roreq r1, r8, #7 │ │ │ │ cmpeq r5, r8, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ asreq r1, r8, #8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlatteq r0, r8, r6, r0 │ │ │ │ smlalbteq r0, ip, r8, r2 │ │ │ │ @@ -2406244,25 +2406244,25 @@ │ │ │ │ cmpeq lr, r8, lsr #10 │ │ │ │ cmpeq lr, r8, asr r5 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq ip, [lr, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ cmpeq ip, r8, lsr r0 │ │ │ │ cmpeq ip, r8, asr #32 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ swpbeq r1, r8, [ip] │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq pc, r1, #112, 28 @ 0x700 │ │ │ │ andeq sl, r0, fp, lsr r9 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ rsbseq sl, r2, #32, 2 │ │ │ │ - subeq r5, r0, #168, 18 @ 0x2a0000 │ │ │ │ + subeq r5, r0, #160, 18 @ 0x280000 │ │ │ │ asreq r1, r8, #9 │ │ │ │ hvceq 59192 @ 0xe738 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ addeq sp, r6, #192, 28 @ 0xc00 │ │ │ │ andeq sl, r0, r3, asr #3 │ │ │ │ andeq r0, r0, sp, asr #1 │ │ │ │ addeq r7, r7, #28, 22 @ 0x7000 │ │ │ │ @@ -2406292,15 +2406292,15 @@ │ │ │ │ ldrdeq r0, [lr, #-136] @ 0xffffff78 │ │ │ │ cmpeq lr, r8, lsr lr │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r2, lr, r8, r0 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ cmpeq ip, r8, asr r6 │ │ │ │ cmpeq ip, r8, ror #12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r3, [ip, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -2406356,15 +2406356,15 @@ │ │ │ │ cmpeq ip, r8, ror #2 │ │ │ │ smlaltbeq r5, ip, r8, r1 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq ip, r8, ror #4 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ cmpeq ip, r8, lsl r1 │ │ │ │ cmpeq ip, r8, lsr #2 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ hvceq 50200 @ 0xc418 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq sp, r2, #200, 10 @ 0x32000000 │ │ │ │ andeq r5, r0, r3, lsl lr │ │ │ │ @@ -2406452,15 +2406452,15 @@ │ │ │ │ cmpeq pc, r8, lsr #30 │ │ │ │ cmpeq pc, r8, lsr pc @ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbbeq r6, pc, r8, pc @ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ hvceq 50792 @ 0xc668 │ │ │ │ smlalbbeq r6, ip, r8, r6 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrdeq r6, [ip, #-104] @ 0xffffff98 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq r3, r3, #240, 30 @ 0x3c0 │ │ │ │ andeq r1, r0, r7, lsl r4 │ │ │ │ @@ -2406500,25 +2406500,25 @@ │ │ │ │ smlaltteq r8, pc, r8, r4 @ │ │ │ │ strdeq r8, [pc, #-72] @ 1a0187c <__bss_end__@@Base+0xd34ab0> │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ cmpeq pc, r8, asr #10 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ @ instruction: 0x014c6a98 │ │ │ │ smlaltbeq r6, ip, r8, sl │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strdeq r6, [ip, #-168] @ 0xffffff58 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq r5, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq sl, r0, ip, ror pc │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ rsbseq pc, r3, #248, 20 @ 0xf8000 │ │ │ │ - subeq r1, r3, #208, 22 @ 0x34000 │ │ │ │ + subeq r1, r3, #200, 22 @ 0x32000 │ │ │ │ asreq r1, r8, #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ addseq r9, r9, #200, 16 @ 0xc80000 │ │ │ │ andeq lr, r0, r1, asr #6 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ addseq r7, sl, #40, 2 │ │ │ │ @@ -2406548,15 +2406548,15 @@ │ │ │ │ cmpeq pc, r8, ror #14 │ │ │ │ hvceq 63608 @ 0xf878 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r8, pc, r8, r7 @ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x010006b0 │ │ │ │ + smlatbeq r0, r8, r6, r0 │ │ │ │ cmpeq ip, r8, asr #30 │ │ │ │ cmpeq ip, r8, asr pc │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strheq r8, [ip, #-248] @ 0xffffff08 │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ rsbseq r0, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq fp, r0, r3, lsr r2 │ │ │ │ @@ -2407774,15 +2407774,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ smlalbteq r5, pc, r8, r7 @ │ │ │ │ andeq r1, r0, r1, lsl #18 │ │ │ │ addeq sp, r3, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r4, ror #21 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addeq sp, r4, #224, 24 @ 0xe000 │ │ │ │ - ldrdeq r7, [r0, -r0] │ │ │ │ + smlatteq r0, r0, r0, r7 │ │ │ │ lsleq r2, r8, #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ roreq r2, r8, #26 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrheq r4, [r2, #-168] @ 0xffffff58 │ │ │ │ @@ -2837384,15 +2837384,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ cmpeq r5, r8, lsr pc │ │ │ │ cmpeq r5, r8, asr #30 │ │ │ │ - andle r0, r0, r4, asr #32 │ │ │ │ + andle r0, r0, ip, lsr #32 │ │ │ │ svcgt 0x00ffffff │ │ │ │ andle r0, r0, r0 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ rsbseq r7, r2, r5, ror r3 │ │ │ │ tsteq sl, #232, 16 @ 0xe80000 │ │ │ │ rsbeq r6, r2, ip, ror #18 │ │ │ │ tsteq sl, #232, 16 @ 0xe80000 │ │ │ │ @@ -2871559,15 +2871559,15 @@ │ │ │ │ svcvs 0x0063202c │ │ │ │ cmnvs r1, #1845493760 @ 0x6e000000 │ │ │ │ rsbcs r2, r1, r4, ror r0 │ │ │ │ cmnmi r9, #1610612740 @ 0x60000004 │ │ │ │ @ instruction: 0x63205341 │ │ │ │ ldrbvc r6, [r3, #-3695]! @ 0xfffff191 │ │ │ │ cdpvs 4, 6, cr7, cr1, cr12, {3} │ │ │ │ - @ instruction: 0xf7d32e74 │ │ │ │ + @ instruction: 0xf7b72e74 │ │ │ │ cdpvs 3, 6, cr4, cr1, cr0, {1} │ │ │ │ rsbscs r6, r4, lr, ror #30 │ │ │ │ strbtvc r6, [lr], -r3, ror #30 │ │ │ │ rsbscs r7, r4, r5, ror #4 │ │ │ │ stclvs 2, cr7, [pc, #-408]! @ 1d2ae60 <__bss_end__@@Base+0x105e094> │ │ │ │ rsbsvc r7, r9, r0, lsr #8 │ │ │ │ @ instruction: 0x31252065 │ │ │ │ @@ -2880446,15 +2880446,15 @@ │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ ldrbtmi r7, [r9], #-609 @ 0xfffffd9f │ │ │ │ stclvs 3, cr6, [pc, #-404]! @ 1d39a2c <__bss_end__@@Base+0x106cc60> │ │ │ │ subeq r4, ip, #112, 30 @ 0x1c0 │ │ │ │ ldrbtmi r6, [r4], #-370 @ 0xfffffe8e │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ subeq r3, r1, #25856 @ 0x6500 │ │ │ │ - subeq r8, r1, #24, 10 @ 0x6000000 │ │ │ │ + subeq r8, r1, #32, 10 @ 0x8000000 │ │ │ │ strbtmi r6, [r3], #-2418 @ 0xfffff68e │ │ │ │ uqsub16vc r6, ip, r3 │ │ │ │ subeq fp, r5, #25856 @ 0x6500 │ │ │ │ subeq fp, r0, #0, 20 │ │ │ │ ldrbvs r7, [r0, #-2420]! @ 0xfffff68c │ │ │ │ strbeq r7, [ip], -r4, ror #10 │ │ │ │ rsbsvs r6, r5, #100, 30 @ 0x190 │ │ │ │ @@ -2880946,15 +2880946,15 @@ │ │ │ │ rsbeq r6, lr, r9, ror #30 │ │ │ │ subeq r8, r5, #240, 20 @ 0xf0000 │ │ │ │ ldrbtvc r6, [r3], #-2404 @ 0xfffff69c │ │ │ │ strbvc r6, [r2, #-2418]! @ 0xfffff68e │ │ │ │ ldrbvs r6, [r6, #-2420]! @ 0xfffff68c │ │ │ │ ldrbtvc r6, [r4], #-364 @ 0xfffffe94 │ │ │ │ rsbeq r6, r5, r9, ror #6 │ │ │ │ - subeq r8, r0, #160, 28 @ 0xa00 │ │ │ │ + subeq r8, r0, #168, 28 @ 0xa80 │ │ │ │ stclvs 2, cr7, [r9, #-448]! @ 0xfffffe40 │ │ │ │ ldrbtvc r6, [r2], #-336 @ 0xfffffeb0 │ │ │ │ ldrbvs r6, [r3, #-3141]! @ 0xfffff3bb │ │ │ │ strbtvc r6, [r9], #-3669 @ 0xfffff1ab │ │ │ │ svcvs 0x006e6143 │ │ │ │ cmnvs r3, lr, ror #18 │ │ │ │ subeq r7, r5, #108, 10 @ 0x1b000000 │ │ │ │ @@ -3237578,15 +3237578,15 @@ │ │ │ │ strbeq fp, [r9], #-3464 @ 0xfffff278 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r9, [sl], #-1312 @ 0xfffffae0 │ │ │ │ strbeq r9, [r9], #-816 @ 0xfffffcd0 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - tsteq r0, r8, lsr r8 │ │ │ │ + tsteq r0, r0, asr #16 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbeq r6, [sl], #-808 @ 0xfffffcd8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -3262498,15 +3262498,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq fp, r0, asr #11 │ │ │ │ ldrdeq r9, [r7, -r0] │ │ │ │ strdeq r5, [sl, -r0] │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ - smlabbeq r1, r8, ip, r5 │ │ │ │ + @ instruction: 0x01015c98 │ │ │ │ smlabteq r1, r8, r0, r4 │ │ │ │ tsteq sp, r0, ror lr │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ tsteq r0, r8 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x011f7dd8 │ │ │ │ @@ -3319549,15 +3319549,15 @@ │ │ │ │ ldmdbvs r4!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ cmpvs sp, pc, ror #28 │ │ │ │ stmdavc r9!, {r2, r4, r5, r6, r9, ip, sp, lr}^ │ │ │ │ eorseq r2, r1, r1, asr r1 │ │ │ │ cmnvc r2, #112, 2 │ │ │ │ strbpl r4, [ip], #-2405 @ 0xfffff69b │ │ │ │ rsbeq r7, sp, r5, ror #4 │ │ │ │ - pld [r3, r8 @ ] │ │ │ │ + @ instruction: 0xf7b7f9b8 │ │ │ │ ldrbtvc r6, [r2], #-355 @ 0xfffffe9d │ │ │ │ cmnvs r9, r5, ror #6 │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ strbvs r6, [r8, #-3939] @ 0xfffff09d │ │ │ │ strbtvc r6, [r8], #-1897 @ 0xfffff897 │ │ │ │ ldrbtpl r6, [r4], -r7, ror #10 │ │ │ │ @@ -3404562,15 +3404562,15 @@ │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r5, r9, #0, 12 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq r1, r4, #168, 16 @ 0xa80000 │ │ │ │ + subeq r1, r4, #184, 16 @ 0xb80000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq r1, r9, #8, 6 @ 0x20000000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -3404671,21 +3404671,21 @@ │ │ │ │ subeq lr, r2, #160, 24 @ 0xa000 │ │ │ │ subeq lr, r2, #72, 28 @ 0x480 │ │ │ │ subeq lr, r2, #184, 24 @ 0xb800 │ │ │ │ subeq lr, r2, #96, 28 @ 0x600 │ │ │ │ subeq lr, r2, #216, 24 @ 0xd800 │ │ │ │ subeq lr, r2, #96, 18 @ 0x180000 │ │ │ │ subeq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ - subeq lr, r2, #192, 14 @ 0x3000000 │ │ │ │ + subeq lr, r2, #208, 14 @ 0x3400000 │ │ │ │ subeq lr, r2, #40, 26 @ 0xa00 │ │ │ │ subeq lr, r2, #88, 18 @ 0x160000 │ │ │ │ subeq lr, r2, #200, 18 @ 0x320000 │ │ │ │ subeq lr, r2, #248, 16 @ 0xf80000 │ │ │ │ subeq lr, r2, #136, 28 @ 0x880 │ │ │ │ - subeq lr, r2, #184, 26 @ 0x2e00 │ │ │ │ + subeq lr, r2, #208, 26 @ 0x3400 │ │ │ │ subeq lr, r2, #128, 26 @ 0x2000 │ │ │ │ subeq lr, r2, #232, 24 @ 0xe800 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq lr, r2, #248, 26 @ 0x3e00 │ │ │ │ subeq lr, r2, #40, 10 @ 0xa000000 │ │ │ │ subeq lr, r2, #24, 26 @ 0x600 │ │ │ │ subeq lr, r2, #216, 10 @ 0x36000000 │ │ │ │ @@ -3404705,66 +3404705,66 @@ │ │ │ │ subeq lr, r2, #24, 20 @ 0x18000 │ │ │ │ subeq lr, r2, #8, 28 @ 0x80 │ │ │ │ subeq lr, r2, #32, 24 @ 0x2000 │ │ │ │ subeq lr, r2, #40, 14 @ 0xa00000 │ │ │ │ subeq lr, r2, #152, 12 @ 0x9800000 │ │ │ │ subeq lr, r2, #64, 18 @ 0x100000 │ │ │ │ subeq lr, r2, #152, 24 @ 0x9800 │ │ │ │ - subeq lr, r2, #8, 24 @ 0x800 │ │ │ │ + subeq lr, r2, #24, 24 @ 0x1800 │ │ │ │ subeq lr, r2, #216, 26 @ 0x3600 │ │ │ │ subeq lr, r2, #48, 20 @ 0x30000 │ │ │ │ subeq lr, r2, #128, 20 @ 0x80000 │ │ │ │ subeq lr, r2, #8, 20 @ 0x8000 │ │ │ │ - subeq lr, r2, #192, 20 @ 0xc0000 │ │ │ │ + subeq lr, r2, #208, 20 @ 0xd0000 │ │ │ │ subeq lr, r2, #0, 22 │ │ │ │ subeq lr, r2, #120, 20 @ 0x78000 │ │ │ │ subeq lr, r2, #104, 14 @ 0x1a00000 │ │ │ │ subeq lr, r2, #104, 24 @ 0x6800 │ │ │ │ - subeq lr, r2, #232, 20 @ 0xe8000 │ │ │ │ + subeq lr, r2, #248, 20 @ 0xf8000 │ │ │ │ subeq lr, r2, #232, 16 @ 0xe80000 │ │ │ │ subeq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ subeq lr, r2, #136, 18 @ 0x220000 │ │ │ │ - subeq lr, r2, #216, 18 @ 0x360000 │ │ │ │ + subeq lr, r2, #240, 18 @ 0x3c0000 │ │ │ │ subeq lr, r2, #144, 16 @ 0x900000 │ │ │ │ subeq lr, r2, #184, 20 @ 0xb8000 │ │ │ │ subeq lr, r2, #40, 22 @ 0xa000 │ │ │ │ subeq lr, r2, #40, 24 @ 0x2800 │ │ │ │ subeq lr, r2, #160, 10 @ 0x28000000 │ │ │ │ subeq lr, r2, #144, 20 @ 0x90000 │ │ │ │ subeq lr, r2, #32, 20 @ 0x20000 │ │ │ │ - subeq lr, r2, #32, 28 @ 0x200 │ │ │ │ + subeq lr, r2, #56, 28 @ 0x380 │ │ │ │ subeq lr, r2, #8, 26 @ 0x200 │ │ │ │ subeq lr, r2, #32, 26 @ 0x800 │ │ │ │ subeq lr, r2, #152, 10 @ 0x26000000 │ │ │ │ subeq lr, r2, #184, 14 @ 0x2e00000 │ │ │ │ subeq lr, r2, #136, 16 @ 0x880000 │ │ │ │ subeq lr, r2, #64, 26 @ 0x1000 │ │ │ │ subeq lr, r2, #56, 20 @ 0x38000 │ │ │ │ subeq sp, r2, #104, 26 @ 0x1a00 │ │ │ │ - subeq lr, r2, #232, 14 @ 0x3a00000 │ │ │ │ + subeq lr, r2, #248, 14 @ 0x3e00000 │ │ │ │ subeq lr, r2, #104, 10 @ 0x1a000000 │ │ │ │ subeq lr, r2, #224, 24 @ 0xe000 │ │ │ │ subeq lr, r2, #104, 20 @ 0x68000 │ │ │ │ subeq lr, r2, #144, 28 @ 0x900 │ │ │ │ subeq lr, r2, #176, 26 @ 0x2c00 │ │ │ │ subeq lr, r2, #112, 14 @ 0x1c00000 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ subeq lr, r2, #88, 28 @ 0x580 │ │ │ │ - subeq lr, r2, #8, 16 @ 0x80000 │ │ │ │ - subeq lr, r2, #152, 28 @ 0x980 │ │ │ │ + subeq lr, r2, #24, 16 @ 0x180000 │ │ │ │ + subeq lr, r2, #168, 28 @ 0xa80 │ │ │ │ subeq lr, r2, #16, 28 @ 0x100 │ │ │ │ subeq lr, r2, #144, 26 @ 0x2400 │ │ │ │ subeq lr, r2, #176, 6 @ 0xc0000002 │ │ │ │ subeq lr, r2, #120, 26 @ 0x1e00 │ │ │ │ subeq lr, r2, #168, 26 @ 0x2a00 │ │ │ │ subeq lr, r2, #56, 26 @ 0xe00 │ │ │ │ - subeq lr, r2, #104, 28 @ 0x680 │ │ │ │ + subeq lr, r2, #120, 28 @ 0x780 │ │ │ │ subeq sp, r2, #136, 26 @ 0x2200 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, r2, #48, 24 @ 0x3000 │ │ │ │ + subeq lr, r2, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0x7328296d │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ tsteq r1, r8, ror #21 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsbteq r8, [r0], #-192 @ 0xffffff40 │ │ │ │ @@ -3405458,15 +3405458,15 @@ │ │ │ │ subvc r2, r1, #32 │ │ │ │ strbvs r7, [sp, #-1383]! @ 0xfffffa99 │ │ │ │ bcc 3c3b49c <__bss_end__@@Base+0x2f6e6d0> │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmpvs r4, r0, lsr #32 │ │ │ │ strbtvc r6, [r5], #-1906 @ 0xfffff88e │ │ │ │ rsbsvc r7, r9, r0, lsr #8 │ │ │ │ - @ instruction: 0xf7603a65 │ │ │ │ + @ instruction: 0xf76f3a65 │ │ │ │ ldrbvs r7, [r2, #-2856]! @ 0xfffff4d8 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ subvc r2, r6, #32 │ │ │ │ eorscs r6, sl, pc, ror #26 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ andeq r0, r2, ip, lsl r2 │ │ │ │ ldceq 0, cr0, [r5, #-0] │ │ │ │ @@ -3875874,16 +3875874,16 @@ │ │ │ │ strdeq r7, [r2, -r8] │ │ │ │ strdeq r7, [r2, -r8] │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ tsteq r5, r0, ror #8 │ │ │ │ subseq sp, ip, #8, 22 @ 0x2000 │ │ │ │ subseq sp, ip, #8, 22 @ 0x2000 │ │ │ │ ... │ │ │ │ - subeq r7, r4, #48, 6 @ 0xc0000000 │ │ │ │ - subeq r7, r4, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r7, r4, #40, 6 @ 0xa0000000 │ │ │ │ + subeq r7, r4, #40, 6 @ 0xa0000000 │ │ │ │ ... │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ tsteq sl, r0, asr #10 │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ tsteq fp, r8, asr #5 │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ tsteq fp, r0, lsl #6 │ │ │ │ @@ -3876071,16 +3876071,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x01179190 │ │ │ │ @ instruction: 0x01179190 │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ tsteq fp, r0, ror #27 │ │ │ │ @ instruction: 0x0104ebb0 │ │ │ │ @ instruction: 0x0104ebb0 │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ ... │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ tsteq sl, r8, asr #25 │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ tsteq r2, r0, ror fp │ │ │ │ @@ -3876120,16 +3876120,16 @@ │ │ │ │ subseq r2, fp, #72, 6 @ 0x20000001 │ │ │ │ subseq r2, fp, #72, 6 @ 0x20000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x011179f8 │ │ │ │ @ instruction: 0x011179f8 │ │ │ │ @ instruction: 0x010c1a98 │ │ │ │ @ instruction: 0x010c1a98 │ │ │ │ - @ instruction: 0x0100b1b0 │ │ │ │ - @ instruction: 0x0100b1b0 │ │ │ │ + smlatbeq r0, r8, r1, fp │ │ │ │ + smlatbeq r0, r8, r1, fp │ │ │ │ subeq fp, r2, #104, 2 │ │ │ │ subeq fp, r2, #104, 2 │ │ │ │ ldrdeq r6, [r2, -r0] │ │ │ │ ldrdeq r6, [r2, -r0] │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ tsteq r2, r0, asr #30 │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ @@ -3876357,16 +3876357,16 @@ │ │ │ │ subseq lr, r3, #112, 16 @ 0x700000 │ │ │ │ strbeq r1, [r1], #-1080 @ 0xfffffbc8 │ │ │ │ strbeq r1, [r1], #-1080 @ 0xfffffbc8 │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ ldrbeq r4, [r6], #224 @ 0xe0 │ │ │ │ ldrbeq r4, [r6], #224 @ 0xe0 │ │ │ │ - subeq r7, r4, #104, 18 @ 0x1a0000 │ │ │ │ - subeq r7, r4, #104, 18 @ 0x1a0000 │ │ │ │ + subeq r7, r4, #96, 18 @ 0x180000 │ │ │ │ + subeq r7, r4, #96, 18 @ 0x180000 │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ subeq pc, fp, #144, 18 @ 0x240000 │ │ │ │ subeq pc, fp, #144, 18 @ 0x240000 │ │ │ │ subseq r6, r5, #80, 26 @ 0x1400 │ │ │ │ subseq r6, r5, #80, 26 @ 0x1400 │ │ │ │ smlatteq r0, r8, r5, r1 │ │ │ │ @@ -3876425,16 +3876425,16 @@ │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ tsteq r7, r8, ror sl │ │ │ │ @ instruction: 0x010a91b0 │ │ │ │ @ instruction: 0x010a91b0 │ │ │ │ - mrseq r4, SP_irq │ │ │ │ - mrseq r4, SP_irq │ │ │ │ + smlabteq r1, r0, r2, r4 │ │ │ │ + smlabteq r1, r0, r2, r4 │ │ │ │ subeq pc, fp, #144, 24 @ 0x9000 │ │ │ │ subeq pc, fp, #144, 24 @ 0x9000 │ │ │ │ tsteq ip, r0, asr #7 │ │ │ │ tsteq ip, r0, asr #7 │ │ │ │ ... │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ tsteq r6, r0, asr r1 │ │ │ │ @@ -3876469,16 +3876469,16 @@ │ │ │ │ ... │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ tsteq sl, r0, lsl #17 │ │ │ │ smlatteq r6, r8, sl, r1 │ │ │ │ smlatteq r6, r8, sl, r1 │ │ │ │ - subeq lr, r1, #208, 18 @ 0x340000 │ │ │ │ - subeq lr, r1, #208, 18 @ 0x340000 │ │ │ │ + subeq lr, r1, #200, 18 @ 0x320000 │ │ │ │ + subeq lr, r1, #200, 18 @ 0x320000 │ │ │ │ subseq r4, r1, #0, 16 │ │ │ │ subseq r4, r1, #0, 16 │ │ │ │ ... │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ tsteq r6, r8, asr r6 │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ @@ -3876935,16 +3876935,16 @@ │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ tsteq r9, r0, lsr #5 │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ tsteq pc, r8, lsr #2 │ │ │ │ smlabteq pc, r8, sp, lr @ │ │ │ │ smlabteq pc, r8, sp, lr @ │ │ │ │ - smlatbeq r0, r0, r8, r3 │ │ │ │ - smlatbeq r0, r0, r8, r3 │ │ │ │ + @ instruction: 0x01003898 │ │ │ │ + @ instruction: 0x01003898 │ │ │ │ subeq r2, r1, #192, 20 @ 0xc0000 │ │ │ │ subeq r2, r1, #192, 20 @ 0xc0000 │ │ │ │ subeq r7, r4, #128, 6 │ │ │ │ subeq r7, r4, #128, 6 │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ tsteq r6, r0, lsr #16 │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ @@ -3877219,16 +3877219,16 @@ │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ ldreq r0, [ip], -r8, asr #3 │ │ │ │ ldreq r0, [ip], -r8, asr #3 │ │ │ │ ldrbteq r4, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ ldrbteq r4, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ strteq fp, [r0], #2408 @ 0x968 │ │ │ │ strteq fp, [r0], #2408 @ 0x968 │ │ │ │ - subeq r3, r5, #248, 24 @ 0xf800 │ │ │ │ - subeq r3, r5, #248, 24 @ 0xf800 │ │ │ │ + subeq r3, r5, #240, 24 @ 0xf000 │ │ │ │ + subeq r3, r5, #240, 24 @ 0xf000 │ │ │ │ subeq r0, r9, #64 @ 0x40 │ │ │ │ subeq r0, r9, #64 @ 0x40 │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ subseq lr, r9, #64, 8 @ 0x40000000 │ │ │ │ subseq lr, r9, #64, 8 @ 0x40000000 │ │ │ │ subseq sl, r1, #0, 24 │ │ │ │ @@ -3877843,16 +3877843,16 @@ │ │ │ │ ldrbeq r3, [lr], #2464 @ 0x9a0 │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ tsteq r0, r0, lsr fp │ │ │ │ @ instruction: 0x0117d8d8 │ │ │ │ @ instruction: 0x0117d8d8 │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ + tsteq r0, r8, lsr r3 │ │ │ │ strdeq sl, [r4, -r0] │ │ │ │ strdeq sl, [r4, -r0] │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ subeq r3, r3, #144, 28 @ 0x900 │ │ │ │ subeq r3, r3, #144, 28 @ 0x900 │ │ │ │ tsteq r3, r0, lsl r3 │ │ │ │ @@ -3878239,16 +3878239,16 @@ │ │ │ │ ... │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ tsteq r9, r8, lsr r7 │ │ │ │ ... │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ ... │ │ │ │ - subeq r9, r3, #216, 10 @ 0x36000000 │ │ │ │ - subeq r9, r3, #216, 10 @ 0x36000000 │ │ │ │ + subeq r9, r3, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r9, r3, #232, 10 @ 0x3a000000 │ │ │ │ ... │ │ │ │ tsteq r6, r8, lsl r9 │ │ │ │ tsteq r6, r8, lsl r9 │ │ │ │ ... │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ smlabteq sp, r8, r5, r5 │ │ │ │ @@ -3878261,16 +3878261,16 @@ │ │ │ │ @ instruction: 0x010c43b8 │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ tsteq lr, r0, ror #16 │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ tsteq r9, r8, lsl #4 │ │ │ │ tsteq sl, r0, lsr #26 │ │ │ │ tsteq sl, r0, lsr #26 │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ @ instruction: 0x01108590 │ │ │ │ @ instruction: 0x01108590 │ │ │ │ tsteq r5, r0, lsr #27 │ │ │ │ tsteq r5, r0, lsr #27 │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ @ instruction: 0x011ab2f0 │ │ │ │ @@ -3878371,16 +3878371,16 @@ │ │ │ │ tsteq r6, r8, lsr #10 │ │ │ │ strdeq lr, [r6, -r8] │ │ │ │ strdeq lr, [r6, -r8] │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ tsteq r7, r0, lsl r5 │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ - @ instruction: 0x01006290 │ │ │ │ - @ instruction: 0x01006290 │ │ │ │ + smlabbeq r0, r8, r2, r6 │ │ │ │ + smlabbeq r0, r8, r2, r6 │ │ │ │ @ instruction: 0x011595d0 │ │ │ │ @ instruction: 0x011595d0 │ │ │ │ subseq r4, sp, #200, 8 @ 0xc8000000 │ │ │ │ subseq r4, sp, #200, 8 @ 0xc8000000 │ │ │ │ subeq pc, r8, #224, 24 @ 0xe000 │ │ │ │ subeq pc, r8, #224, 24 @ 0xe000 │ │ │ │ subseq fp, r8, #224, 22 @ 0x38000 │ │ │ │ @@ -3878613,16 +3878613,16 @@ │ │ │ │ subseq ip, r0, #248, 20 @ 0xf8000 │ │ │ │ ... │ │ │ │ subseq r9, r0, #104, 16 @ 0x680000 │ │ │ │ subseq r9, r0, #104, 16 @ 0x680000 │ │ │ │ ... │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ tsteq r1, r0, lsr #24 │ │ │ │ - subeq r1, r2, #144, 10 @ 0x24000000 │ │ │ │ - subeq r1, r2, #144, 10 @ 0x24000000 │ │ │ │ + subeq r1, r2, #136, 10 @ 0x22000000 │ │ │ │ + subeq r1, r2, #136, 10 @ 0x22000000 │ │ │ │ ... │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ ... │ │ │ │ tsteq fp, r0, ror #5 │ │ │ │ @@ -3878837,28 +3878837,28 @@ │ │ │ │ subseq r1, ip, #192, 8 @ 0xc0000000 │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ @ instruction: 0x0622ee30 │ │ │ │ @ instruction: 0x0622ee30 │ │ │ │ streq r9, [r4], #904 @ 0x388 │ │ │ │ streq r9, [r4], #904 @ 0x388 │ │ │ │ - subeq r9, r5, #168, 12 @ 0xa800000 │ │ │ │ - subeq r9, r5, #168, 12 @ 0xa800000 │ │ │ │ + subeq r9, r5, #160, 12 @ 0xa000000 │ │ │ │ + subeq r9, r5, #160, 12 @ 0xa000000 │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ tsteq lr, r0, lsr #12 │ │ │ │ subeq pc, r2, #72, 20 @ 0x48000 │ │ │ │ subeq pc, r2, #72, 20 @ 0x48000 │ │ │ │ tsteq r5, r0, asr #18 │ │ │ │ tsteq r5, r0, asr #18 │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ subeq r4, r3, #128, 24 @ 0x8000 │ │ │ │ subeq r4, r3, #128, 24 @ 0x8000 │ │ │ │ - subeq ip, r3, #16, 20 @ 0x10000 │ │ │ │ - subeq ip, r3, #16, 20 @ 0x10000 │ │ │ │ + subeq ip, r3, #32, 20 @ 0x20000 │ │ │ │ + subeq ip, r3, #32, 20 @ 0x20000 │ │ │ │ subeq sp, r3, #40, 16 @ 0x280000 │ │ │ │ subeq sp, r3, #40, 16 @ 0x280000 │ │ │ │ subeq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ subeq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ subeq r4, r4, #240, 8 @ 0xf0000000 │ │ │ │ subeq r4, r4, #240, 8 @ 0xf0000000 │ │ │ │ subeq r4, r4, #216, 16 @ 0xd80000 │ │ │ │ @@ -4194296,8 +4194296,8 @@ │ │ │ │ andpl r0, r2, sl, lsl #24 │ │ │ │ movwmi r0, #23638 @ 0x5c56 │ │ │ │ movtpl r4, #52289 @ 0xcc41 │ │ │ │ ldrbpl r0, [r0], -ip, lsl #30 │ │ │ │ submi r5, r1, #754974720 @ 0x2d000000 │ │ │ │ @ instruction: 0x532d454c │ │ │ │ svcmi 0x00424d59 │ │ │ │ -[ Too much input for diff (SHA256: 08da5c0e5a5047ca5d236415fad3ebc07ffccd62ca701419fea7352abdd2aceb) ] │ │ │ │ +[ Too much input for diff (SHA256: 786b778fb7753a3a6a5089f602ccf9e771b79b9099cb7bd01f8919ac90366f6a) ]